--- /srv/rebuilderd/tmp/rebuilderdjrrM0t/inputs/qemu-system-arm_10.2.1+ds-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdjrrM0t/out/qemu-system-arm_10.2.1+ds-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-13 07:30:07.000000 debian-binary │ -rw-r--r-- 0 0 0 1400 2026-02-13 07:30:07.000000 control.tar.xz │ --rw-r--r-- 0 0 0 4129552 2026-02-13 07:30:07.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 4130676 2026-02-13 07:30:07.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-arm │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x2952f9 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xa9016c 0x00a9016c 0x00a9016c 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xa9018c 0x00a9018c 0x00a9018c 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xa90198 0xa90198 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xa901b8 0xa901b8 R E 0x10000 │ │ │ │ LOAD 0xa99958 0x00aa9958 0x00aa9958 0x822794 0x86a52c RW 0x10000 │ │ │ │ DYNAMIC 0x11c8a78 0x011d8a78 0x011d8a78 0x001c8 0x001c8 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xa90178 0x00a90178 0x00a90178 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xa90198 0x00a90198 0x00a90198 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xa99958 0x00aa9958 0x00aa9958 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xa99958 0x00aa9958 0x00aa9958 0x7366a8 0x7366a8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0009a28c 09a28c 0b9f18 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 001541a4 1541a4 00d190 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00161334 161334 000400 00 A 5 18 4 │ │ │ │ [ 8] .rel.dyn REL 00161734 161734 127cf8 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0028942c 28942c 001e28 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 0028b254 28b254 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0028b260 28b260 002f2c 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0028e190 28e190 61a89a 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 008a8a2c 8a8a2c 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 008a8a38 8a8a38 1e7734 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00a9016c a9016c 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00a90174 a90174 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00a90178 a90178 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0028e190 28e190 61a8c0 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 008a8a50 8a8a50 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 008a8a58 8a8a58 1e7734 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00a9018c a9018c 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00a90194 a90194 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00a90198 a90198 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00aa9958 a99958 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00aa9958 a99958 000d64 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00aaa6bc a9a6bc 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00aaa6c0 a9a6c0 72e3b8 00 WA 0 0 64 │ │ │ │ [22] .dynamic DYNAMIC 011d8a78 11c8a78 0001c8 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 011d8c40 11c8c40 0073a4 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 011e0000 11d0000 0ec0ec 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -985,141 +985,141 @@ │ │ │ │ 981: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (8) │ │ │ │ 982: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 983: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (16) │ │ │ │ 984: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 985: 01312828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 986: 005536ed 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 987: 012bd168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 988: 00784c4d 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 988: 00784c7d 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 989: 011ea714 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 990: 00766e85 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 990: 00766eb5 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 991: 01312d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 992: 012c6a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 993: 012cc1d8 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 994: 012c2184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 995: 011f1cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 996: 01311244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 997: 0080e311 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 998: 00760755 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 999: 0085f339 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 997: 0080e341 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 998: 00760785 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 999: 0085f369 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1000: 01311f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1001: 013132a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1002: 01311d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PRE_PLUG_DSTATE │ │ │ │ 1003: 012baa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1004: 01188f18 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1005: 013126d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1006: 0081091d 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1006: 0081094d 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1007: 002b97a1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1008: 013134e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1009: 013121a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1010: 012c6a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1011: 0084dff5 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 1012: 008291dd 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1011: 0084e025 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1012: 0082920d 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1013: 01312a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1014: 012b71ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1015: 00847b29 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1015: 00847b59 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1016: 0060f9dd 30 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u16 │ │ │ │ 1017: 01311af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1018: 00444201 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1019: 0081710d 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1019: 0081713d 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1020: 002c9a25 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1021: 012bd6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1022: 0087e59d 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1022: 0087e5cd 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1023: 013119f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1024: 0131307e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1025: 012c7ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1026: 01311398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1027: 0086a135 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1027: 0086a165 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1028: 012c3f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1029: 01223680 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth_exact │ │ │ │ 1030: 012cac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1031: 0080a795 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1031: 0080a7c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1032: 01186330 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1033: 012c9710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1034: 01311f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1035: 013125aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1036: 012b67a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1037: 004821b1 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1038: 01311536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1039: 0078b499 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1040: 00719211 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1039: 0078b4c9 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1040: 00719241 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1041: 0131298e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1042: 012c1644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1043: 01312166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1044: 0120b9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbub │ │ │ │ 1045: 012b747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1046: 013119aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1047: 012c2e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1048: 011fe480 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_ub │ │ │ │ 1049: 0051e82d 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1050: 012bd218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1051: 013127cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1052: 008006b5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1052: 008006e5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ 1053: 0120b974 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbuh │ │ │ │ - 1054: 00845d99 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1054: 00845dc9 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1055: 01312c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1056: 0055fb01 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1057: 01311a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1058: 012b7f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_READ_EVENT │ │ │ │ 1059: 011fe3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_uh │ │ │ │ 1060: 012bd438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1061: 00523325 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1062: 0080d199 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1062: 0080d1c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1063: 01311752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1064: 01313274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1065: 002ff735 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1066: 00858ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1066: 00858f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1067: 0131322e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1068: 0131211e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1069: 012b6120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1070: 005ed5d1 876 FUNC GLOBAL DEFAULT 12 arm_emulate_firmware_reset │ │ │ │ 1071: 005cf3c9 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1072: 0044b73d 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1073: 005cdbe5 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1074: 00832e4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1075: 0071f9a9 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1074: 00832e7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1075: 0071f9d9 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1076: 0059e111 284 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ - 1077: 007f34d9 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1077: 007f3509 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1078: 012be614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1079: 0079d125 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1079: 0079d155 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1080: 012b8800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1081: 00613735 36 FUNC GLOBAL DEFAULT 12 arm_set_default_fp_behaviours │ │ │ │ 1082: 005aec89 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1083: 002cd57d 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1084: 01312f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1085: 012efce8 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1086: 0052ff5d 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1087: 00851f31 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1087: 00851f61 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1088: 012b2bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1089: 01311d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1090: 0084abb9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1090: 0084abe9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1091: 012c1574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1092: 005e1575 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1093: 01312bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1094: 013137fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1095: 01313212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1096: 0082ab0d 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1097: 00859d2d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1096: 0082ab3d 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1097: 00859d5d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1098: 01312376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1099: 007f21d9 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1099: 007f2209 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1100: 0131310a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1101: 00570e81 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1102: 003bad79 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1103: 0131136e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1104: 012c85ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1105: 01311618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_BUZZ_DSTATE │ │ │ │ 1106: 00523139 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1107: 003f0141 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1108: 012b9a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1109: 012b72ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1110: 008a0f51 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1110: 008a0f81 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1111: 0032fdbd 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1112: 00786c89 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1112: 00786cb9 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1113: 00561ce5 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1114: 0087c43d 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1114: 0087c46d 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1115: 012b4a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1116: 0131257e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1117: 01312c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1118: 012c474c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1119: 00536ac1 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1120: 01311c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1121: 00ab4984 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ @@ -1127,443 +1127,443 @@ │ │ │ │ 1123: 002e6b79 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1124: 0131370a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1125: 011fe8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshruntb │ │ │ │ 1126: 012bb42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1127: 012c65c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1128: 00296b19 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1129: 0131160a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_PAGE_PTE_DSTATE │ │ │ │ - 1130: 00841429 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ - 1131: 006cc385 94 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ + 1130: 00841459 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1131: 006cc3b5 94 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ 1132: 01312674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1133: 012b916c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1134: 012bd938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1135: 011fe81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunth │ │ │ │ 1136: 013125fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1137: 01312efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1138: 012ca8ac 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1139: 01312968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1140: 011f399c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1141: 01311b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1142: 0050fd59 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1143: 01311140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1144: 00844fe1 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1144: 00845011 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1145: 012b8b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ - 1146: 006e71ed 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ + 1146: 006e721d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ 1147: 0059d409 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1148: 0086eb4d 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1148: 0086eb7d 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ 1149: 01210e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_1b │ │ │ │ - 1150: 0083848d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1150: 008384bd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1151: 012b74ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1152: 003b25e9 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1153: 008736cd 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1154: 00a64a68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1153: 008736fd 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1154: 00a64a88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1155: 013120f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1156: 01210d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_1h │ │ │ │ 1157: 01312c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1158: 007652f1 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1158: 00765321 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1159: 01222f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s8 │ │ │ │ 1160: 0131312a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1161: 012cafe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1162: 0080be41 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1162: 0080be71 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1163: 0032b705 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1164: 006e73e5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ - 1165: 008467fd 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1166: 008041e1 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1164: 006e7415 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ + 1165: 0084682d 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1166: 00804211 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1167: 012c5014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1168: 012c9cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1169: 0053851d 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1170: 01311814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1171: 01313326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1172: 005c9b6d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1173: 00610d2d 348 FUNC GLOBAL DEFAULT 12 helper_neon_qzip8 │ │ │ │ 1174: 013110b5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ 1175: 01210cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_1s │ │ │ │ - 1176: 0084ff2d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1176: 0084ff5d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1177: 0059d97d 92 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1178: 0050f265 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1179: 002bd52d 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1180: 002bc829 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1181: 003b05dd 10 FUNC GLOBAL DEFAULT 12 omap_intc_set_iclk │ │ │ │ 1182: 01203154 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahb │ │ │ │ 1183: 005de331 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1184: 01311602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ASID_VMID_DSTATE │ │ │ │ 1185: 0060fe5d 50 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u8 │ │ │ │ - 1186: 00837d05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1186: 00837d35 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1187: 011f0798 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ 1188: 012030d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahh │ │ │ │ 1189: 01210c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_2b │ │ │ │ - 1190: 00748fd5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1190: 00749005 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1191: 0131123a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1192: 007bcca9 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1192: 007bccd9 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1193: 013131e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1194: 00329a2d 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1195: 004c20dd 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1196: 01311ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1197: 012c864c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1198: 0036c431 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1199: 01210bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_2h │ │ │ │ 1200: 012b8124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1201: 012b92ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1202: 005e43b1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1203: 01311194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1204: 007fd7fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1205: 0072c155 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1206: 0085505d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1204: 007fd82d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1205: 0072c185 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1206: 0085508d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1207: 00338685 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1208: 007fc231 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1208: 007fc261 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1209: 0120304c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahw │ │ │ │ 1210: 00596b2d 244 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1211: 01210b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_2s │ │ │ │ 1212: 012bd108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1213: 012cba10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1214: 00745811 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1214: 00745841 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1215: 00613b31 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subd │ │ │ │ 1216: 00544635 124 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1217: 013116fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1218: 0088b5a5 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1218: 0088b5d5 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1219: 013133da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1220: 012badfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1221: 0043f199 106 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1222: 00866119 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1222: 00866149 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1223: 012c4c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1224: 005b95f1 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1225: 00613b05 38 FUNC GLOBAL DEFAULT 12 helper_vfp_subh │ │ │ │ - 1226: 00831d71 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1226: 00831da1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1227: 012b3050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1228: 00837b35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1228: 00837b65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1229: 012c6d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1230: 0131144a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1231: 012c1514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1232: 0078b875 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1233: 007174d5 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1232: 0078b8a5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1233: 00717505 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1234: 012bd2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1235: 002f84e9 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1236: 002c3cf1 68 FUNC GLOBAL DEFAULT 12 helper_uhadd8 │ │ │ │ 1237: 0131171c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1238: 012cb5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1239: 007d210d 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1239: 007d213d 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1240: 012b8b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1241: 00613b2d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subs │ │ │ │ 1242: 012c0748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1243: 01312fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ 1244: 011f9308 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsubaddx │ │ │ │ - 1245: 00825591 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1245: 008255c1 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1246: 00444159 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1247: 012b5ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1248: 002d6415 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1249: 01311a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1250: 012c90e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1251: 013127b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1252: 0076f67d 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1252: 0076f6ad 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1253: 01222fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u8 │ │ │ │ 1254: 012c7298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1255: 012b97ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1256: 0083ada9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1256: 0083add9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1257: 01311a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1258: 0045b9c9 148 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1259: 01187fd8 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1260: 01311a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1261: 012bff98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ - 1262: 008498bd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1262: 008498ed 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1263: 012b5bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1264: 012b91ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1265: 0071ed45 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1265: 0071ed75 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1266: 01311de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1267: 002c5a0d 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1268: 012b38ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1269: 01312bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1270: 012ba8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1271: 01188660 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1272: 012cb728 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1273: 0032f48d 108 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ 1274: 011ee8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg16 │ │ │ │ - 1275: 006e9b91 96 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ + 1275: 006e9bc1 96 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ 1276: 011f0714 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup32 │ │ │ │ 1277: 012f07d0 4 OBJECT GLOBAL DEFAULT 25 outgoing_args │ │ │ │ 1278: 013117c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1279: 01313e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1280: 002c82f5 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1281: 0131275e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1282: 01210aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_4b │ │ │ │ 1283: 01311bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1284: 004e7019 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1285: 005e4159 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1286: 003f00fd 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1287: 004da455 100 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1288: 0076aa59 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1288: 0076aa89 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1289: 002fccf5 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1290: 0089f649 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1291: 00782209 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1292: 0081fcad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1290: 0089f679 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1291: 00782239 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1292: 0081fcdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1293: 01210a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_4h │ │ │ │ 1294: 011887e4 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1295: 00681ee9 80 FUNC GLOBAL DEFAULT 12 gen_gvec_sminp │ │ │ │ 1296: 01311074 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1297: 01313456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1298: 005c9f55 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1299: 0053a631 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1300: 008619a1 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1300: 008619d1 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1301: 0131156a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ - 1302: 006fb335 116 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ + 1302: 006fb365 116 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ 1303: 012bb44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1304: 005e8d41 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ 1305: 012109e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_4s │ │ │ │ - 1306: 0087ecc5 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1306: 0087ecf5 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1307: 011f63e8 1368 OBJECT GLOBAL DEFAULT 24 unimplemented │ │ │ │ 1308: 01313140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1309: 005c6305 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1310: 00784f35 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1310: 00784f65 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1311: 002c5811 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1312: 013130ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1313: 0043c445 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1314: 01313df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1315: 0081b011 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1315: 0081b041 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1316: 0131167c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ 1317: 0066fc65 136 FUNC GLOBAL DEFAULT 12 aspeed_soc_cpu_type │ │ │ │ - 1318: 00832fb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1318: 00832fe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1319: 01311ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1320: 00713529 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1321: 00820f21 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1320: 00713559 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1321: 00820f51 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1322: 011fb384 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fs │ │ │ │ 1323: 011fb300 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fu │ │ │ │ 1324: 005e4e95 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1325: 0059b811 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1326: 008279a1 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1326: 008279d1 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1327: 0055a9ad 40 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1328: 012c1108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1329: 012c3b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1330: 01312998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1331: 00308739 580 FUNC GLOBAL DEFAULT 12 build_append_pci_bus_devices │ │ │ │ 1332: 0048215d 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1333: 012c5db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1334: 012c1ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ 1335: 0060f9fd 74 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u8 │ │ │ │ - 1336: 006e9da9 22 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ + 1336: 006e9dd9 22 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ 1337: 00530869 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1338: 012ca01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1339: 00399f91 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1340: 012b63b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1341: 012cc04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1342: 0131288c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1343: 005583f1 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1344: 0081456d 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1344: 0081459d 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1345: 012bb00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1346: 012cbd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1347: 012b4180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1348: 012c455c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1349: 013120ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1350: 01312c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1351: 00768cdd 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1352: 00843671 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1351: 00768d0d 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1352: 008436a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1353: 012b76bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1354: 005361dd 212 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_get_dirty │ │ │ │ 1355: 012b54f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_WRITE_EVENT │ │ │ │ - 1356: 00a64ac8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1356: 00a64ae8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1357: 012bb7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1358: 011ee824 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1359: 005b952d 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1360: 00575f11 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1361: 01313aac 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1362: 004e1dd5 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ 1363: 011f9518 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32 │ │ │ │ - 1364: 00843195 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1365: 0073cab9 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1364: 008431c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1365: 0073cae9 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1366: 012b4ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1367: 00783e8d 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ - 1368: 00897af1 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1369: 00893b05 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1367: 00783ebd 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ + 1368: 00897b21 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1369: 00893b35 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1370: 01312c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1371: 012c0e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1372: 01312b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1373: 013136c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1374: 0080acdd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1374: 0080ad0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1375: 002c96dd 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1376: 00730541 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1376: 00730571 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1377: 01311b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1378: 012c5c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1379: 0036bae9 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1380: 0085d429 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1380: 0085d459 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1381: 013137da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1382: 012bea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1383: 01311b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1384: 01312d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1385: 01311fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1386: 01311f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1387: 00849e69 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1387: 00849e99 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1388: 01312cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1389: 012ba9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1390: 013133d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1391: 0121807c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_d │ │ │ │ 1392: 005b56ed 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1393: 0088ced1 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1393: 0088cf01 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1394: 01313746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1395: 006d587d 52 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ - 1396: 00743e29 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1397: 00873859 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1395: 006d58ad 52 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ + 1396: 00743e59 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1397: 00873889 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1398: 012b2ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1399: 011eccd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1400: 01218184 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_h │ │ │ │ 1401: 01313188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1402: 00770c49 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1402: 00770c79 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1403: 012b72bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1404: 005e8019 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1405: 0073fcc5 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1405: 0073fcf5 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1406: 0031d971 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1407: 003ab691 212 FUNC GLOBAL DEFAULT 12 gicv3_redist_set_irq │ │ │ │ 1408: 0131333e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1409: 006819e5 68 FUNC GLOBAL DEFAULT 12 gen_neon_uqshli │ │ │ │ 1410: 01313726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1411: 012b7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1412: 01312372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1413: 012b4d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1414: 011fb594 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hs │ │ │ │ 1415: 01218100 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_s │ │ │ │ 1416: 011f0690 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1417: 011fb510 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hu │ │ │ │ 1418: 01311fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1419: 007491f1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1419: 00749221 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1420: 012bc858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1421: 01311496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1422: 00786445 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1423: 008a3fcd 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1424: 0081e05d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1422: 00786475 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1423: 008a3ffd 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1424: 0081e08d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1425: 012c6ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1426: 012c1af4 368 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1427: 01311544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1428: 01311a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1429: 00895821 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1430: 00873fe1 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1431: 0078b3ad 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1429: 00895851 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1430: 00874011 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1431: 0078b3dd 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1432: 00393309 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1433: 011e06d8 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1434: 012c469c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1435: 012b53f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1436: 011781b8 12 OBJECT GLOBAL DEFAULT 21 arm_aarch64_machine_interfaces │ │ │ │ 1437: 012132a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_b │ │ │ │ - 1438: 006d311d 84 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ + 1438: 006d314d 84 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ 1439: 01213114 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_d │ │ │ │ - 1440: 008247a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1440: 008247d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1441: 005d8a59 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ - 1442: 006d3171 104 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ + 1442: 006d31a1 104 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ 1443: 0121321c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_h │ │ │ │ 1444: 012b8930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1445: 0051e71d 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1446: 00523899 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1447: 012be684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1448: 0131311a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1449: 012b7a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1450: 00308179 448 FUNC GLOBAL DEFAULT 12 build_append_notification_callback │ │ │ │ 1451: 004b494d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1452: 0083b705 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1453: 00850221 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1452: 0083b735 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1453: 00850251 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1454: 012c3a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1455: 012b4220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1456: 0084e5b9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1456: 0084e5e9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1457: 012ef61c 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1458: 01213198 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_s │ │ │ │ 1459: 0131126c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1460: 01312278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1461: 006d31d9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ + 1461: 006d3209 108 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ 1462: 005e1499 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1463: 0057df3d 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1464: 0131336e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1465: 012eee88 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1466: 0050d635 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1467: 01312184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1468: 0044d385 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1469: 005e81d9 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1470: 007bb395 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1471: 0081dc8d 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1470: 007bb3c5 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1471: 0081dcbd 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1472: 012bf518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1473: 005e860d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1474: 011884c4 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1475: 013129a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1476: 012c6b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1477: 012c45ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1478: 01313020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1479: 012bd828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1480: 0083d949 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1480: 0083d979 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1481: 01216f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_b │ │ │ │ 1482: 012cb23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1483: 0078af75 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1483: 0078afa5 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1484: 005246e9 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ 1485: 01216dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_d │ │ │ │ - 1486: 008770b5 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1486: 008770e5 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1487: 012c3504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1488: 00779135 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1489: 00814f7d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1488: 00779165 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1489: 00814fad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1490: 013137f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1491: 005e0171 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1492: 013134c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1493: 01216ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_h │ │ │ │ 1494: 012c5ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1495: 005257d9 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1496: 002b9851 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1497: 0074f555 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ - 1498: 0080c4d9 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1497: 0074f585 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ + 1498: 0080c509 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1499: 012b2a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1500: 0059c351 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1501: 00846e45 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1501: 00846e75 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1502: 013127aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1503: 01312cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1504: 005434b9 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1505: 013136da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1506: 011ffc38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sb │ │ │ │ 1507: 01216e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_s │ │ │ │ 1508: 011ee7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1509: 003f00bd 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1510: 0080662d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1510: 0080665d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1511: 003312c5 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ - 1512: 006f4559 136 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ + 1512: 006f4589 136 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ 1513: 00310f81 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1514: 005571ad 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1515: 012c0158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1516: 0131382c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1517: 013110a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1518: 006f4b61 224 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ + 1518: 006f4b91 224 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ 1519: 011ffbb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sh │ │ │ │ - 1520: 0080f48d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1521: 0085af45 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1520: 0080f4bd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1521: 0085af75 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1522: 002c83e1 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1523: 013125de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1524: 0131142a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ - 1525: 006f45e1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ + 1525: 006f4611 138 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ 1526: 012bae9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1527: 01313648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1528: 005526e9 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1529: 01313674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1530: 01313236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1531: 007fa7a5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1531: 007fa7d5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1532: 0131119e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1533: 0055a721 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1534: 013121b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1535: 012b918c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1536: 012b4130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1537: 01311872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1538: 01160460 64 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1539: 00816ed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ - 1540: 006f466d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ + 1539: 00816f01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1540: 006f469d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ 1541: 011ffb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sw │ │ │ │ 1542: 012bad3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1543: 005cb631 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1544: 00834159 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1544: 00834189 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1545: 0131320a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1546: 004d9fb5 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ - 1547: 007600b5 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1547: 007600e5 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1548: 011d8760 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1549: 007e2ce1 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1549: 007e2d11 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1550: 00383d71 76 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1551: 0038abb9 124 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ 1552: 005b8ed5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1553: 00868d39 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1553: 00868d69 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1554: 012c0ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1555: 012b919c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1556: 00859775 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1556: 008597a5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1557: 01312750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1558: 0086ed6d 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1558: 0086ed9d 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1559: 012b96ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1560: 012b702c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1561: 002b96f1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1562: 00439c95 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1563: 004dd3c5 20 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1564: 012b3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1565: 005e894d 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ @@ -1581,69 +1581,69 @@ │ │ │ │ 1577: 013132a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1578: 0044ae31 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1579: 00341701 36 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1580: 0032afe5 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1581: 002bdee9 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1582: 01312de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1583: 0121f378 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u16 │ │ │ │ - 1584: 006fa6a5 508 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ - 1585: 0086fe2d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1584: 006fa6d5 508 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ + 1585: 0086fe5d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1586: 00436be9 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ - 1587: 006d96a1 114 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ + 1587: 006d96d1 114 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ 1588: 01312c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1589: 013136d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1590: 012b73bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1591: 003ef565 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1592: 012c41f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1593: 00387321 124 FUNC GLOBAL DEFAULT 12 aspeed_i2c_get_bus │ │ │ │ 1594: 012bda08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1595: 012b941c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1596: 006108e5 42 FUNC GLOBAL DEFAULT 12 helper_neon_ceq_f32 │ │ │ │ 1597: 005d1b41 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1598: 01311e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1599: 01313514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1600: 006d9715 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ + 1600: 006d9745 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ 1601: 0056e595 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1602: 00523f59 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ - 1603: 006dbf8d 122 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ + 1603: 006dbfbd 122 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ 1604: 013121f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1605: 01311c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1606: 008a2699 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1606: 008a26c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1607: 012c99e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1608: 01311f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1609: 00737739 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1609: 00737769 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ 1610: 0131159e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_DSTATE │ │ │ │ - 1611: 00824895 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1611: 008248c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1612: 011ffaac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_ub │ │ │ │ 1613: 012ca68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1614: 005d23dd 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1615: 00867c85 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1615: 00867cb5 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1616: 011f9f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_setq │ │ │ │ - 1617: 0089c5dd 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1617: 0089c60d 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1618: 012c1fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_WRITE_EVENT │ │ │ │ 1619: 012c6f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ - 1620: 006d97b1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ + 1620: 006d97e1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ 1621: 011ffa28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_uh │ │ │ │ 1622: 012bf418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1623: 0085103d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1623: 0085106d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1624: 003f169d 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1625: 012149d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_b │ │ │ │ 1626: 012b917c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1627: 0081a95d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1627: 0081a98d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1628: 013134a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1629: 01214848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_d │ │ │ │ 1630: 003cdda9 92 FUNC GLOBAL DEFAULT 12 omap_clk_setrate │ │ │ │ 1631: 01312df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1632: 0131246a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1633: 0078bf69 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1633: 0078bf99 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1634: 01214950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_h │ │ │ │ 1635: 012c1178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1636: 0084a751 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1637: 007462c5 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1638: 0087e225 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1636: 0084a781 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1637: 007462f5 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1638: 0087e255 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1639: 01311ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1640: 005245e1 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1641: 01312ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1642: 013126fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1643: 0121eb38 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u16 │ │ │ │ 1644: 013135fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1645: 012c3164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ @@ -1655,310 +1655,310 @@ │ │ │ │ 1651: 012148cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_s │ │ │ │ 1652: 00601201 4 FUNC GLOBAL DEFAULT 12 arm_gt_stimer_cb │ │ │ │ 1653: 002b7c1d 192 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1654: 012b6fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ 1655: 0053a071 532 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1656: 01200cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_s │ │ │ │ 1657: 012bc9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ - 1658: 006e2931 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ + 1658: 006e2961 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ 1659: 01200c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_u │ │ │ │ 1660: 01312b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1661: 012c498c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1662: 012c06c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1663: 01313248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1664: 012b7a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1665: 013121a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1666: 0122215c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u16 │ │ │ │ - 1667: 00850dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1667: 00850df1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1668: 01312fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1669: 011ed06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1670: 012c7618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ - 1671: 006e29a5 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ + 1671: 006e29d5 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ 1672: 012c3564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1673: 007336d5 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1673: 00733705 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1674: 012c6d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1675: 00614181 54 FUNC GLOBAL DEFAULT 12 helper_vfp_touizd │ │ │ │ 1676: 01311c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1677: 0051926d 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1678: 0084f42d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1678: 0084f45d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1679: 0131172c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ - 1680: 006e44a9 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ + 1680: 006e44d9 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ 1681: 004dd029 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1682: 013114d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1683: 01311894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1684: 00841f8d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1684: 00841fbd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1685: 012c25bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1686: 00896ee1 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1686: 00896f11 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1687: 006140d5 36 FUNC GLOBAL DEFAULT 12 helper_vfp_touizh │ │ │ │ 1688: 002ba881 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1689: 012b79bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1690: 01312a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1691: 011e78c8 32 OBJECT GLOBAL DEFAULT 24 xy_gain │ │ │ │ 1692: 00296ad9 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1693: 0086134d 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1693: 0086137d 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1694: 0131239a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1695: 0115bbac 64 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1696: 00785305 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1696: 00785335 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1697: 01311b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1698: 012b32c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1699: 008264e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1700: 00745a61 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ - 1701: 006e4611 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ + 1699: 00826515 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1700: 00745a91 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ + 1701: 006e4641 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ 1702: 01311a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1703: 01311b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ - 1704: 006e2a19 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ + 1704: 006e2a49 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ 1705: 012b53b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1706: 00614121 34 FUNC GLOBAL DEFAULT 12 helper_vfp_touizs │ │ │ │ 1707: 012cb080 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1708: 004f8771 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1709: 01312474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1710: 007e9a85 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1710: 007e9ab5 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1711: 005b1b71 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1712: 01312650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ - 1713: 006dc0c1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ + 1713: 006dc0f1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ 1714: 01311ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1715: 007fb9c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1715: 007fb9f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1716: 01311440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1717: 01311a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1718: 008372fd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1718: 0083732d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1719: 00681f39 80 FUNC GLOBAL DEFAULT 12 gen_gvec_umaxp │ │ │ │ - 1720: 006975f9 32 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ + 1720: 00697665 32 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ 1721: 00542555 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1722: 012b9aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1723: 013113d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1724: 0083b911 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1724: 0083b941 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1725: 01312cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1726: 012ca08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1727: 012bb27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1728: 0032ce15 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1729: 008849e1 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1730: 0084fe55 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1729: 00884a11 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1730: 0084fe85 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1731: 01311d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1732: 00878635 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1732: 00878665 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ 1733: 00681c0d 82 FUNC GLOBAL DEFAULT 12 gen_uqsub_bhs │ │ │ │ - 1734: 00807d6d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1735: 008345f5 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1736: 0076655d 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1734: 00807d9d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1735: 00834625 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1736: 0076658d 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1737: 004ddc01 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1738: 013119cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_WRITE_DSTATE │ │ │ │ 1739: 012c83ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1740: 0032ff85 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1741: 0131180a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1742: 0131184a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1743: 012c5004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1744: 00442bdd 168 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1745: 002bcf7d 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1746: 003f14ad 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1747: 0121eab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u32 │ │ │ │ 1748: 01207144 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxb │ │ │ │ 1749: 0121639c 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_d │ │ │ │ 1750: 00329da1 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1751: 0073c539 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1751: 0073c569 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1752: 01311dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1753: 012bd878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1754: 01313354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1755: 012070c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxh │ │ │ │ 1756: 002b7cdd 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1757: 00841679 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1758: 0083bb81 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1757: 008416a9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1758: 0083bbb1 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1759: 012b4dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1760: 002f9b11 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1761: 012b27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1762: 012ba18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ 1763: 01222054 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u32 │ │ │ │ - 1764: 007fb985 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1765: 007442f1 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ - 1766: 006f9cf5 114 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ + 1764: 007fb9b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1765: 00744321 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1766: 006f9d25 114 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ 1767: 01313262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1768: 0089e125 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1768: 0089e155 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1769: 004b21f5 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1770: 01311a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1771: 01204eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270h │ │ │ │ - 1772: 006f9e41 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ + 1772: 006f9e71 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ 1773: 012164a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_s │ │ │ │ 1774: 01311d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1775: 012c0408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1776: 007d4c99 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ - 1777: 006f9d69 112 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ + 1776: 007d4cc9 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1777: 006f9d99 112 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ 1778: 002cd231 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1779: 0120703c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxw │ │ │ │ 1780: 00ab4934 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1781: 01313070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1782: 01311c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1783: 012cb2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1784: 011fa6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_user_reg │ │ │ │ 1785: 012b87c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1786: 00895605 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1787: 007ac635 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1786: 00895635 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1787: 007ac665 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1788: 012c1e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1789: 0084d30d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1789: 0084d33d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1790: 005117c1 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1791: 013133d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1792: 01312e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1793: 01185e64 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1794: 0077c1c9 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1794: 0077c1f9 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1795: 00599b51 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1796: 007340c9 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1797: 0085e915 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1798: 0082090d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1796: 007340f9 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1797: 0085e945 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1798: 0082093d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1799: 01204e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270s │ │ │ │ 1800: 012ca9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1801: 012ba97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1802: 012c70f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1803: 008a7b31 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1804: 006dd361 182 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ - 1805: 006f9dd9 102 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ + 1803: 008a7b61 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1804: 006dd391 182 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ + 1805: 006f9e09 102 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ 1806: 005313cd 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1807: 012b54e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_READ_EVENT │ │ │ │ 1808: 012b8024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1809: 00895b3d 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1810: 007fd875 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1809: 00895b6d 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1810: 007fd8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1811: 012bfe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TRANSFER_DATA_EVENT │ │ │ │ 1812: 00296b49 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1813: 012c8f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_POWERCTL_SET_CPU_OFF_EVENT │ │ │ │ 1814: 012c21d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1815: 01312e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ - 1816: 006dd419 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ + 1816: 006dd449 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ 1817: 0050d6d5 796 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1818: 008284e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1818: 00828511 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1819: 002b5855 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1820: 01311744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1821: 00816ffd 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1822: 0076fd89 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1821: 0081702d 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1822: 0076fdb9 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1823: 0041f5e5 144 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1824: 005e4b15 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1825: 005f4661 300 FUNC GLOBAL DEFAULT 12 arm_debug_excp_handler │ │ │ │ 1826: 013137e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1827: 012baeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1828: 00845391 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1828: 008453c1 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1829: 005d4f95 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1830: 012c7478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1831: 005c720d 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1832: 012b5bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1833: 01312446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1834: 00587cb1 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1835: 0033620d 436 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1836: 012c48fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1837: 002ffe31 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1838: 012bd3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1839: 0082b3c1 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1839: 0082b3f1 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1840: 012ec834 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ - 1841: 006dd4e1 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ + 1841: 006dd511 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ 1842: 004b4889 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1843: 0045be9d 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1844: 013111a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1845: 01313876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1846: 002c85c5 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1847: 012cb3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1848: 004dd3d9 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1849: 012bf4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1850: 01312d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1851: 012c3874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1852: 00300191 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1853: 008100c5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1853: 008100f5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1854: 012baeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1855: 012c26ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1856: 01312800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1857: 01193678 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1858: 0044db09 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1859: 002b5351 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1860: 01312784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1861: 012b2624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1862: 0085fa0d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1862: 0085fa3d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1863: 012c5f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1864: 012b84c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1865: 0038386d 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1866: 0081bc75 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1867: 0072f661 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1866: 0081bca5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1867: 0072f691 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1868: 00588341 176 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1869: 012b2fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1870: 005dbf79 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1871: 012b5d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1872: 004b1d55 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1873: 0078c2b9 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1873: 0078c2e9 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1874: 012b3590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1875: 012063dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270b │ │ │ │ 1876: 0131322a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1877: 005e81e1 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1878: 012c20f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1879: 0084be09 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1880: 008479e1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1881: 0077042d 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1882: 0076cec5 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1879: 0084be39 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1880: 00847a11 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1881: 0077045d 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1882: 0076cef5 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1883: 013132f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1884: 002d331d 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1885: 012c5458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1886: 011f0168 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1887: 012ba17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ 1888: 01206358 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270h │ │ │ │ - 1889: 008a416d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1889: 008a419d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1890: 01311e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1891: 00296b59 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1892: 0131324c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1893: 007f0f59 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1893: 007f0f89 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1894: 01313740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1895: 00541969 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1896: 012bd078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1897: 01313484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1898: 012be1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1899: 00a649f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1900: 006dd131 170 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ - 1901: 00785351 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1899: 00a64a10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1900: 006dd161 170 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ + 1901: 00785381 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1902: 012b975c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1903: 01313704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ - 1904: 006eeded 332 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ + 1904: 006eee1d 332 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ 1905: 012c9390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1906: 0086ee89 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1906: 0086eeb9 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1907: 012c12f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ - 1908: 006dd1dd 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ + 1908: 006dd20d 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ 1909: 012062d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270w │ │ │ │ 1910: 013117a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1911: 012c97b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1912: 002c2f25 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1913: 005c16e1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ 1914: 0056df2d 920 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1915: 01313176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1916: 0131217c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1917: 005d5011 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1918: 002b7d95 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1919: 005f7e4d 202 FUNC GLOBAL DEFAULT 12 write_list_to_cpustate │ │ │ │ 1920: 01311470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1921: 0131200a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1922: 0083b85d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1923: 0087e599 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1922: 0083b88d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1923: 0087e5c9 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1924: 01311cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1925: 01221f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u64 │ │ │ │ 1926: 012ca6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1927: 0080656d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1927: 0080659d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1928: 012b42e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ 1929: 011fab44 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_pc_alignment │ │ │ │ - 1930: 00763079 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ - 1931: 006dd29d 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ + 1930: 007630a9 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1931: 006dd2cd 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ 1932: 01312cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1933: 013127e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1934: 007fcdad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1935: 0080d84d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1934: 007fcddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1935: 0080d87d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1936: 012b8750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1937: 00333e8d 116 FUNC GLOBAL DEFAULT 12 machine_default_cpu_type │ │ │ │ 1938: 005b4d79 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1939: 008334e5 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1939: 00833515 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1940: 0131344e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1941: 012c14e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1942: 01311fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1943: 00800e7d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1943: 00800ead 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1944: 012c249c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ - 1945: 008a6d4d 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1945: 008a6d7d 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1946: 013115c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_CD_DSTATE │ │ │ │ 1947: 012c00b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1948: 013110c4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1949: 01312f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1950: 013131ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1951: 01189280 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1952: 012b971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1953: 008953f1 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1953: 00895421 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1954: 01312916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 1955: 0059dd11 80 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1956: 01313534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1957: 0058eeb5 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1958: 00562d61 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1959: 012b84d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1960: 013128a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1973,175 +1973,175 @@ │ │ │ │ 1969: 011fb48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sf │ │ │ │ 1970: 01313252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1971: 002c3cb5 30 FUNC GLOBAL DEFAULT 12 helper_shaddsubx │ │ │ │ 1972: 01311de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1973: 011fb69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sh │ │ │ │ 1974: 012c4d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1975: 005c8125 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1976: 007f9f35 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1976: 007f9f65 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1977: 00682009 48 FUNC GLOBAL DEFAULT 12 gen_gvec_uhadd │ │ │ │ 1978: 012b9e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1979: 011f00e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1980: 012cb874 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1981: 005e33b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1982: 012c66f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1983: 01311b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1984: 013133c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1985: 0072c199 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1985: 0072c1c9 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ 1986: 013115b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_DSTATE │ │ │ │ - 1987: 00765f75 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1987: 00765fa5 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1988: 0131109b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1989: 01311112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1990: 01311768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1991: 012beb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1992: 01312996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1993: 0073181d 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1993: 0073184d 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1994: 005c8419 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1995: 0131113a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1996: 012c02d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1997: 005e06f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1998: 0046b6b1 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1999: 00735a8d 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 2000: 0080e7f1 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1999: 00735abd 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 2000: 0080e821 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 2001: 012ca70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 2002: 01311b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 2003: 008a5d3d 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 2003: 008a5d6d 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 2004: 013124b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 2005: 012b4820 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 2006: 008403b5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 2007: 0085d519 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 2006: 008403e5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 2007: 0085d549 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 2008: 012c4d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 2009: 0050a085 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 2010: 01312a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 2011: 003b3629 108 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 2012: 002b5441 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 2013: 013134c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 2014: 007bb60d 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2014: 007bb63d 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 2015: 01312562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_READ_DSTATE │ │ │ │ - 2016: 006e2cd5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ + 2016: 006e2d05 144 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ 2017: 005c89a1 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2018: 012c489c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2019: 013110ab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2020: 012bab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 2021: 00831fad 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 2021: 00831fdd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 2022: 01312e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2023: 0121f924 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u16 │ │ │ │ 2024: 012cbe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 2025: 0078b0dd 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2025: 0078b10d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ 2026: 00611ac5 120 FUNC GLOBAL DEFAULT 12 helper_exception_pc_alignment │ │ │ │ - 2027: 0088f5f1 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2027: 0088f621 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2028: 012c1f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2029: 01312bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2030: 012ca53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2031: 01189380 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2032: 012c4294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2033: 004e688d 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2034: 012c32f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ - 2035: 007b3af5 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2036: 007c0791 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2035: 007b3b25 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2036: 007c07c1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2037: 01312b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 2038: 005d77a9 1988 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2039: 005e8025 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 2040: 008065c1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2041: 00782fd9 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2040: 008065f1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2041: 00783009 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2042: 00598f19 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2043: 008890cd 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2044: 007fe959 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2043: 008890fd 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2044: 007fe989 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2045: 00383f7d 158 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ 2046: 005f342d 130 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vinmi │ │ │ │ - 2047: 00888fbd 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2047: 00888fed 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2048: 012b9e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2049: 01313524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2050: 0039a105 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2051: 007820e1 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2051: 00782111 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2052: 01313724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2053: 01311aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2054: 01311bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2055: 005d5091 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 2056: 005e3231 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 2057: 0052f685 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2058: 011fb408 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uf │ │ │ │ 2059: 00570c19 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2060: 007365b9 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2060: 007365e9 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2061: 011fb618 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uh │ │ │ │ 2062: 01312abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 2063: 005c8f31 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2064: 00300429 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2065: 01312208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2066: 012b3120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2067: 0044bd0d 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2068: 012c7e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2069: 012b926c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_ESB_EVENT │ │ │ │ 2070: 012b35b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2071: 0131256c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ - 2072: 006d05a9 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ + 2072: 006d05d9 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ 2073: 00659489 192 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_asid_vmid │ │ │ │ 2074: 002c8891 12 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2075: 003eeced 48 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2076: 012bce58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2077: 01313702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2078: 012c5044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 2079: 012b7d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 2080: 0053a2fd 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2081: 003948e5 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 2082: 00735675 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2082: 007356a5 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2083: 012c9380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2084: 01312f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2085: 01312ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2086: 012b88a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2087: 002c96b5 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 2088: 005b804d 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2089: 008590b5 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2090: 007845c1 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2089: 008590e5 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2090: 007845f1 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2091: 00304559 324 FUNC GLOBAL DEFAULT 12 build_cxl_dsm_method │ │ │ │ - 2092: 0089987d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2093: 00783c55 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2092: 008998ad 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2093: 00783c85 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2094: 005fc655 36 FUNC GLOBAL DEFAULT 12 gt_rme_post_el_change │ │ │ │ 2095: 012c46ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2096: 00857c69 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2097: 0087e8b9 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2096: 00857c99 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2097: 0087e8e9 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2098: 012c7558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2099: 013134ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2100: 00835e15 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2100: 00835e45 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2101: 012b6040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2102: 01311932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_DSTATE │ │ │ │ 2103: 0044afe9 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2104: 0088da5d 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2105: 0078f9c5 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2104: 0088da8d 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2105: 0078f9f5 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2106: 0131341a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2107: 00855189 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2107: 008551b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2108: 002c7f99 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2109: 01222dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_u16 │ │ │ │ 2110: 01313632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2111: 012c7718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2112: 00743b91 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2112: 00743bc1 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2113: 002da0d5 172 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2114: 012cc63c 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2115: 012b5294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2116: 012b6c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2117: 013124b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2118: 01311a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2119: 01311ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2120: 0078d8a9 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2120: 0078d8d9 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2121: 012bd548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2122: 01313e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2123: 0121f798 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u32 │ │ │ │ 2124: 013119b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2125: 0089094d 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2125: 0089097d 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2126: 01229fa4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2127: 012b9dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2128: 012bfe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2129: 011f0060 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ - 2130: 006c8cf5 7300 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ + 2130: 006c8d21 7304 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ 2131: 002c846d 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2132: 00827731 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2133: 00891fe1 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2132: 00827761 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2133: 00892011 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2134: 013119b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_WRITE_DSTATE │ │ │ │ 2135: 005af02d 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2136: 0076f6bd 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2136: 0076f6ed 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2137: 005d0bd1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2138: 005e3a5d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2139: 01313756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2140: 01193718 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2141: 013122a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2142: 012c2fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2143: 00339261 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ @@ -2149,112 +2149,112 @@ │ │ │ │ 2145: 00611bc5 388 FUNC GLOBAL DEFAULT 12 arm_cpu_tlb_fill_align │ │ │ │ 2146: 012c2074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2147: 0120157c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsb │ │ │ │ 2148: 012b5ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_READ_EVENT │ │ │ │ 2149: 013110a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2150: 00447ced 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2151: 002fc815 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2152: 00823f45 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2153: 008095a1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2152: 00823f75 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2153: 008095d1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2154: 01312f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2155: 012bd568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2156: 012014f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsh │ │ │ │ - 2157: 0081bfe5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2157: 0081c015 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2158: 002f6bc1 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2159: 012c2134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2160: 01311a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2161: 01312236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2162: 012cb050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2163: 00552bd9 196 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2164: 002fb17d 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2165: 01311826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2166: 0055ac85 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2167: 01188b8c 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2168: 0131162c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2169: 01310e09 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2170: 008343b9 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2170: 008343e9 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2171: 012c39e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2172: 012f060c 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2173: 002f7025 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2174: 01311986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2175: 01311326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2176: 0032fbb5 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2177: 012093d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbh │ │ │ │ 2178: 012b3bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2179: 01313e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2180: 01313588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2181: 00806825 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2181: 00806855 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2182: 013120c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2183: 01201474 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsw │ │ │ │ 2184: 0118848c 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2185: 01313e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2186: 00732d3d 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2186: 00732d6d 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2187: 013111de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2188: 013137f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2189: 007fcd71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2189: 007fcda1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2190: 01311fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2191: 0087bd89 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2192: 009d9214 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2191: 0087bdb9 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2192: 009d9234 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2193: 01313e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2194: 00383d29 10 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2195: 013129e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2196: 01311a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2197: 012c96f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 2198: 007f85c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2199: 00862a39 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2200: 00877865 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2201: 0089d529 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2198: 007f85f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2199: 00862a69 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2200: 00877895 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2201: 0089d559 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2202: 012092c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbw │ │ │ │ 2203: 012bd738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2204: 00765f85 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2205: 00894e7d 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2204: 00765fb5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2205: 00894ead 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2206: 002be4c1 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2207: 012c75b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2208: 013134fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_EMULATE_FIRMWARE_RESET_DSTATE │ │ │ │ 2209: 012b8a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2210: 005637dd 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2211: 011f081c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2212: 012c3f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2213: 0085c519 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2213: 0085c549 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2214: 012c5708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2215: 0131137c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2216: 0087ea15 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2216: 0087ea45 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2217: 013121f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2218: 012b9eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2219: 012be294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2220: 0131300c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2221: 005e7f1d 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2222: 0082db09 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2223: 00783e71 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2222: 0082db39 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2223: 00783ea1 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2224: 0060dc41 240 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_b │ │ │ │ 2225: 012bc0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2226: 002ae2ad 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2227: 0131201e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2228: 01311fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2229: 012b5c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2230: 012c7658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2231: 0060e251 298 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_d │ │ │ │ 2232: 0041be11 10 FUNC GLOBAL DEFAULT 12 vhost_net_get_features_ex │ │ │ │ - 2233: 0086b98d 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2233: 0086b9bd 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2234: 012bfb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ 2235: 01220608 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u16 │ │ │ │ - 2236: 0078b6d1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2236: 0078b701 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2237: 01312b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2238: 00341971 992 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_init │ │ │ │ 2239: 005d0c51 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2240: 003003cd 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2241: 0075e46d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2241: 0075e49d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2242: 0060de8d 236 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_h │ │ │ │ 2243: 002f90a9 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ 2244: 00602515 214 FUNC GLOBAL DEFAULT 12 sme_exception_el │ │ │ │ - 2245: 00784ff1 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2245: 00785021 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2246: 00550ca1 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2247: 012c7028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2248: 01313722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2249: 00880145 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2249: 00880175 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2250: 0131203c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_DUMP_DSTATE │ │ │ │ 2251: 005419d5 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2252: 00340a2d 48 FUNC GLOBAL DEFAULT 12 cxl_add_cci_commands │ │ │ │ 2253: 002eca2d 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2254: 012bab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2255: 002fb7a1 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2256: 012bf004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ @@ -2265,77 +2265,77 @@ │ │ │ │ 2261: 012013f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvub │ │ │ │ 2262: 0060e02d 236 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_s │ │ │ │ 2263: 005813cd 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2264: 005e1db1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2265: 0060c259 230 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s8 │ │ │ │ 2266: 012c5498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2267: 012c06a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2268: 008a6d51 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2268: 008a6d81 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2269: 003a44c5 138 FUNC GLOBAL DEFAULT 12 gicv3_full_update_noirqset │ │ │ │ 2270: 005e1b2d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2271: 0120136c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuh │ │ │ │ 2272: 012cb65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2273: 002b9d19 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2274: 0083df75 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2274: 0083dfa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2275: 005ea1cd 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2276: 013125b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2277: 0131144c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2278: 00862ed5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2278: 00862f05 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2279: 01313096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2280: 012c3514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2281: 00881409 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2282: 00836291 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2283: 0082c325 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2281: 00881439 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2282: 008362c1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2283: 0082c355 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2284: 012bea04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2285: 013112be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2286: 013114ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2287: 012c72d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2288: 0086ef41 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2288: 0086ef71 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2289: 012c0fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2290: 00765361 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2291: 00784961 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2292: 00764ca1 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ - 2293: 006e253d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ + 2290: 00765391 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2291: 00784991 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2292: 00764cd1 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2293: 006e256d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ 2294: 01311f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2295: 0083b15d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2295: 0083b18d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2296: 012b63a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2297: 005694a9 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2298: 006107e1 78 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s16 │ │ │ │ - 2299: 006ee1a9 234 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_4b │ │ │ │ + 2299: 006ee1d9 234 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_4b │ │ │ │ 2300: 012012e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuw │ │ │ │ 2301: 012bb08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2302: 0131334e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ - 2303: 006e25ad 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ + 2303: 006e25dd 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ 2304: 012c86fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2305: 01311e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2306: 0059c439 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2307: 01311f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2308: 0045d009 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2309: 01312816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2310: 00783795 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2310: 007837c5 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2311: 004d005d 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2312: 0085fc0d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2312: 0085fc3d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2313: 013133ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2314: 00820ac5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2314: 00820af5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2315: 012c1604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2316: 00877d7d 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2317: 0084ddf5 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2318: 007fd6d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2319: 0089f385 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2316: 00877dad 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2317: 0084de25 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2318: 007fd701 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2319: 0089f3b5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2320: 0121dbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesimc │ │ │ │ 2321: 012bd9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2322: 006e261d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ - 2323: 008495a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2322: 006e264d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ + 2323: 008495d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2324: 00397b99 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2325: 0131334a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2326: 003359ad 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2327: 01311cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2328: 005ca325 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2329: 01313572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2330: 0082cfd5 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2330: 0082d005 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2331: 01310e48 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2332: 01313462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2333: 005e07c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2334: 012cb940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2335: 004e7475 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2336: 012bab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2337: 002bb201 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2344,984 +2344,984 @@ │ │ │ │ 2340: 012bb79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2341: 00542f19 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2342: 0131279c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2343: 005b5d15 180 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2344: 01311d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2345: 012bc758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2346: 004e755d 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2347: 00743dc9 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2347: 00743df9 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2348: 012ec8f4 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2349: 012b97fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2350: 012b6ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2351: 011e0f50 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2352: 01312696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2353: 00859805 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2353: 00859835 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2354: 005c074d 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2355: 0083f405 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2356: 00a7eddc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2355: 0083f435 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2356: 00a7edfc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2357: 00615655 4 FUNC GLOBAL DEFAULT 12 helper_rints_exact │ │ │ │ 2358: 005df8b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2359: 002fc169 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2360: 012ca7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2361: 005e8421 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2362: 01312324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2363: 005231c5 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2364: 004e19b9 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2365: 01312d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2366: 01312922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2367: 013114f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2368: 00779e99 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2368: 00779ec9 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2369: 0060c93d 242 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u8 │ │ │ │ 2370: 004e74e9 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2371: 01311494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2372: 01312702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2373: 007370f5 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2373: 00737125 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2374: 01311f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2375: 0089591d 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2376: 0081b2ed 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2375: 0089594d 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2376: 0081b31d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2377: 012bdfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2378: 012c6a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2379: 0084d259 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2379: 0084d289 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2380: 012bd468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2381: 0131316e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2382: 0044b135 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2383: 012b6a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2384: 00828685 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ + 2384: 008286b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ 2385: 0051a00d 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2386: 012b6aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2387: 012c9540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2388: 0085cd51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2388: 0085cd81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2389: 00610855 30 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s32 │ │ │ │ 2390: 013114f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2391: 00748cf1 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2391: 00748d21 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2392: 012caff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2393: 00614529 98 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd │ │ │ │ 2394: 01312aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2395: 005d0cc9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2396: 012c67a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2397: 00614cc9 74 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh │ │ │ │ - 2398: 00792771 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2399: 0087dfe5 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2398: 007927a1 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2399: 0087e015 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2400: 012c3074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2401: 01311ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ - 2402: 006dbca5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ + 2402: 006dbcd5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ 2403: 01312cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2404: 013125c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2405: 008362a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2405: 008362d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2406: 013114ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2407: 0087d441 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2408: 0082b17d 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2409: 006dbd21 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ - 2410: 008358bd 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2407: 0087d471 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2408: 0082b1ad 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2409: 006dbd51 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ + 2410: 008358ed 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2411: 013136ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2412: 012c6eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2413: 012c6f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2414: 013113f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2415: 012c9c88 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2416: 0061490d 72 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs │ │ │ │ 2417: 01311f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2418: 0131245a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2419: 0131345c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2420: 012cb1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2421: 013121a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2422: 0084f3b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2423: 008458f9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2424: 00803a4d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2425: 00875d9d 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2426: 0081fa55 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2422: 0084f3e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2423: 00845929 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2424: 00803a7d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2425: 00875dcd 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2426: 0081fa85 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2427: 013125f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2428: 0047756d 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2429: 01312336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ - 2430: 006e23e1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ + 2430: 006e2411 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ 2431: 0131383c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ - 2432: 006dbd9d 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ + 2432: 006dbdcd 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ 2433: 00681b31 144 FUNC GLOBAL DEFAULT 12 gen_sqadd_bhs │ │ │ │ 2434: 002fd7b9 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2435: 005aef25 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2436: 0038c621 118 FUNC GLOBAL DEFAULT 12 pmbus_direct_mode2data │ │ │ │ 2437: 004f5b31 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2438: 005638dd 560 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2439: 006e2455 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ + 2439: 006e2485 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ 2440: 002ea4a9 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2441: 007819b1 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2441: 007819e1 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2442: 00614149 54 FUNC GLOBAL DEFAULT 12 helper_vfp_touid │ │ │ │ 2443: 00ab38f8 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2444: 012bb77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2445: 012c863c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ 2446: 006140b1 36 FUNC GLOBAL DEFAULT 12 helper_vfp_touih │ │ │ │ - 2447: 008750a9 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2447: 008750d9 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2448: 011fa304 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_r13_banked │ │ │ │ 2449: 01313dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2450: 004b54b1 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2451: 012b939c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2452: 00333dfd 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2453: 01312090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2454: 01311566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2455: 01312692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2456: 0077a6c9 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2456: 0077a6f9 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2457: 012b78ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2458: 01313744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2459: 012b6c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2460: 01220794 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u8 │ │ │ │ - 2461: 006e24c9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ + 2461: 006e24f9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ 2462: 002c2935 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2463: 007f8b0d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2463: 007f8b3d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2464: 006140fd 34 FUNC GLOBAL DEFAULT 12 helper_vfp_touis │ │ │ │ 2465: 005d2acd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2466: 008646d9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2466: 00864709 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2467: 012b5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_EVENT │ │ │ │ 2468: 01313e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2469: 013137ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2470: 00525851 116 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2471: 01311960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2472: 0077c979 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2472: 0077c9a9 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2473: 00444a55 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2474: 01313de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2475: 005c74e1 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2476: 012c2f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2477: 0055a299 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ - 2478: 006e81ad 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ + 2478: 006e81dd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ 2479: 013138d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2480: 012cbf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2481: 01312992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2482: 013131ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2483: 012c3684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2484: 005e2701 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2485: 01313180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2486: 002e9b7d 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2487: 0072dab5 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2488: 007824c1 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2487: 0072dae5 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2488: 007824f1 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2489: 013119ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2490: 012caa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2491: 00570151 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2492: 00575f71 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2493: 0089ebb5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2494: 006e83a5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ + 2493: 0089ebe5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2494: 006e83d5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ 2495: 005ba109 432 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2496: 0059eb25 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2497: 013124da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2498: 012be054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2499: 012b796c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2500: 01312eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2501: 0082ab09 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2501: 0082ab39 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2502: 00526a11 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2503: 00399349 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2504: 012cad64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2505: 01312ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2506: 012c1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2507: 00530c95 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2508: 004f4ed9 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ - 2509: 007feb9d 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ + 2509: 007febcd 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ 2510: 0121e1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip16 │ │ │ │ 2511: 012c05a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2512: 012c69a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ 2513: 012bf354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_EVENT │ │ │ │ - 2514: 00881c95 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2514: 00881cc5 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2515: 012bb62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2516: 012be504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2517: 013123d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2518: 013124ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2519: 01311720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2520: 007e704d 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2521: 0081acc5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2520: 007e707d 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2521: 0081acf5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2522: 01225fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh_round_to_zero │ │ │ │ 2523: 005e8ca1 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2524: 00749e81 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2524: 00749eb1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2525: 012b8aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2526: 011fcb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarb │ │ │ │ - 2527: 006ee5e5 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_2h │ │ │ │ + 2527: 006ee615 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_2h │ │ │ │ 2528: 00304135 240 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2529: 01312454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2530: 012b3380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2531: 01313da1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2532: 0082c335 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2532: 0082c365 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2533: 011fcab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarh │ │ │ │ 2534: 012c8da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2535: 0082dcf5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2536: 006e1fed 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ - 2537: 0083a215 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2535: 0082dd25 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2536: 006e201d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ + 2537: 0083a245 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2538: 01312b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ 2539: 006108b9 44 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s64 │ │ │ │ - 2540: 0075e509 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2540: 0075e539 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2541: 0032ff8d 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2542: 0131343a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2543: 01311e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2544: 0080b455 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2545: 0082d7b5 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2544: 0080b485 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2545: 0082d7e5 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2546: 005cbfa5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2547: 004740dd 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2548: 002c1625 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ - 2549: 006e205d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ + 2549: 006e208d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ 2550: 002c390d 52 FUNC GLOBAL DEFAULT 12 helper_ssub16 │ │ │ │ 2551: 005f7d1d 302 FUNC GLOBAL DEFAULT 12 write_cpustate_to_list │ │ │ │ 2552: 00424d99 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2553: 0131117e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2554: 01311142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2555: 005dbced 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2556: 011e0ea0 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ 2557: 011fca34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarw │ │ │ │ - 2558: 00889eb1 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2558: 00889ee1 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2559: 013132ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2560: 011e0ec0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2561: 002e903d 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2562: 00860b9d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2562: 00860bcd 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2563: 011e0f00 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2564: 0055fa5d 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2565: 012c3ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2566: 008920a9 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2566: 008920d9 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2567: 012bfcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ - 2568: 006d2c8d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ + 2568: 006d2cbd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ 2569: 00523155 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2570: 012be014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2571: 00806b91 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ - 2572: 006e20cd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ + 2571: 00806bc1 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2572: 006e20fd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ 2573: 012c74a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2574: 005e959d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2575: 012cb3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2576: 0089afc1 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2576: 0089aff1 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2577: 005e24c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2578: 00542929 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2579: 012bca78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2580: 0084d4b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2580: 0084d4e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2581: 013114d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2582: 012c5e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2583: 0131304e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2584: 00399a39 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2585: 007709b1 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2586: 00892289 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2585: 007709e1 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2586: 008922b9 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2587: 012bd008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2588: 007aa549 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2588: 007aa579 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2589: 003b22c1 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2590: 005b6609 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2591: 0053a2c1 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2592: 00723861 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2593: 00809d9d 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2592: 00723891 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2593: 00809dcd 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2594: 00383471 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ 2595: 00614629 98 FUNC GLOBAL DEFAULT 12 helper_vfp_tould │ │ │ │ - 2596: 0082c401 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2596: 0082c431 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2597: 013110c0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2598: 00a62e50 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2598: 00a62e70 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2599: 013114d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2600: 012bc0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2601: 013132b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2602: 00802815 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2603: 00735389 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2602: 00802845 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2603: 007353b9 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2604: 012c3654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2605: 012103b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb │ │ │ │ 2606: 00614d99 46 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh │ │ │ │ 2607: 005de9d5 32 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2608: 013128dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ - 2609: 006e0f41 258 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ + 2609: 006e0f71 258 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ 2610: 01312f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2611: 0052dbd1 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2612: 01310db0 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_val │ │ │ │ 2613: 012ca03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 2614: 012c4184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2615: 005cdfd1 128 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_route_changes │ │ │ │ 2616: 01210330 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh │ │ │ │ 2617: 01311c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2618: 011f105c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2619: 012b5304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2620: 013133e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2621: 012c8abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2622: 00842f79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2622: 00842fa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2623: 006149bd 44 FUNC GLOBAL DEFAULT 12 helper_vfp_touls │ │ │ │ 2624: 005413b9 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ - 2625: 006edef1 236 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4b │ │ │ │ + 2625: 006edf21 236 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4b │ │ │ │ 2626: 012cad94 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2627: 004b52e5 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2628: 0057034d 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2629: 01311af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2630: 00861c7d 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2631: 008565fd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2630: 00861cad 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2631: 0085662d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2632: 002c225d 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2633: 0050e711 796 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2634: 0087f4cd 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2634: 0087f4fd 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2635: 012b4d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2636: 012be984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2637: 00856de9 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2637: 00856e19 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2638: 012c10d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2639: 013132fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2640: 012be574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2641: 012b5d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ - 2642: 006ee295 304 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4h │ │ │ │ + 2642: 006ee2c5 304 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4h │ │ │ │ 2643: 0131230e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2644: 012c841c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2645: 012102ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw │ │ │ │ 2646: 01311c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2647: 012c870c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2648: 005c7561 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2649: 013128c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2650: 01311c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2651: 00847cf9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2651: 00847d29 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2652: 01312cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2653: 0052279d 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2654: 0085b46d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2655: 0084c5f1 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2654: 0085b49d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2655: 0084c621 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2656: 011f5154 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2657: 0131173a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2658: 006d5835 72 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ + 2658: 006d5865 72 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ 2659: 0060f9a5 26 FUNC GLOBAL DEFAULT 12 helper_neon_add_u16 │ │ │ │ - 2660: 0086164d 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2660: 0086167d 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2661: 01312150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2662: 0080da2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2662: 0080da5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2663: 011f8d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd8 │ │ │ │ 2664: 01312daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2665: 0077c635 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2666: 0075078d 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2665: 0077c665 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2666: 007507bd 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2667: 01312f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2668: 0131331e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2669: 0077a3cd 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2670: 006dd5a5 178 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ - 2671: 0072de71 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2669: 0077a3fd 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2670: 006dd5d5 178 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ + 2671: 0072dea1 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2672: 0118844c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2673: 002cb759 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2674: 013115a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_DSTATE │ │ │ │ 2675: 012cc07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2676: 005bff41 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2677: 00766711 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2677: 00766741 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2678: 002da4ed 2808 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2679: 01206880 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90b │ │ │ │ 2680: 01188cbc 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2681: 004456a1 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2682: 00842745 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2683: 00743989 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ - 2684: 006dd659 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ - 2685: 00a7032c 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ + 2682: 00842775 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2683: 007439b9 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2684: 006dd689 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ + 2685: 00a7034c 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ 2686: 012c0b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2687: 012c85ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2688: 0078f9d9 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2688: 0078fa09 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2689: 012067fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90h │ │ │ │ 2690: 0044bd65 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2691: 013134a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2692: 01193600 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2693: 012c0f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2694: 012b6bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2695: 0085a355 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2696: 0087fa25 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2695: 0085a385 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2696: 0087fa55 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2697: 012b86a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2698: 012050c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90h │ │ │ │ 2699: 01311c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2700: 012ef3dc 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2701: 01189080 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2702: 0044b851 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2703: 012c45dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2704: 011f1d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2705: 013131b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2706: 01313414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2707: 00850e51 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2708: 006dd729 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ - 2709: 0077ac19 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2707: 00850e81 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2708: 006dd759 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ + 2709: 0077ac49 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2710: 013122d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2711: 00294981 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2712: 01311fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ 2713: 012ba220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PLUG_EVENT │ │ │ │ - 2714: 00836d2d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2714: 00836d5d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2715: 01206778 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90w │ │ │ │ 2716: 012c78f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2717: 01205044 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90s │ │ │ │ 2718: 012b73cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2719: 01311c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2720: 01312ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2721: 012bcc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2722: 011937e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2723: 00542915 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2724: 011894c8 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2725: 01222810 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s8 │ │ │ │ 2726: 012b2960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2727: 01313848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2728: 00784329 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2728: 00784359 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2729: 01312f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2730: 0131307c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2731: 002c7b11 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2732: 002fcda5 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2733: 01311eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2734: 002bac01 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2735: 002fcfed 248 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2736: 003a5ea5 220 FUNC GLOBAL DEFAULT 12 gicv3_dist_set_irq │ │ │ │ 2737: 002fb8e1 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2738: 012c9fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2739: 012bfe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_EVENT │ │ │ │ 2740: 012ca52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2741: 01312364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2742: 002be529 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2743: 00a649c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2743: 00a649e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2744: 005e1a45 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2745: 012c5c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2746: 00717985 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2747: 00842bf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2746: 007179b5 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2747: 00842c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2748: 0131231a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2749: 00681de9 48 FUNC GLOBAL DEFAULT 12 gen_gvec_saba │ │ │ │ 2750: 005bb135 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2751: 012c0df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2752: 012b3060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2753: 013127a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2754: 01312afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2755: 013133a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2756: 004f5c69 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2757: 012bfea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 2758: 00681d89 48 FUNC GLOBAL DEFAULT 12 gen_gvec_sabd │ │ │ │ 2759: 005c9841 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2760: 011f9ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32 │ │ │ │ 2761: 012b9a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2762: 007bd2c9 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2762: 007bd2f9 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2763: 012b7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2764: 012c96d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2765: 0131209e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2766: 01225b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd_round_to_zero │ │ │ │ 2767: 0039c3d5 232 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2768: 01312efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2769: 01312d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2770: 0047f3b1 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2771: 0131157a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2772: 012bc1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2773: 0081c431 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2773: 0081c461 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2774: 0038787d 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2775: 01311318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2776: 003384fd 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2777: 01312d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2778: 005e1099 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2779: 007b4e19 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2780: 0086b8ad 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2779: 007b4e49 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2780: 0086b8dd 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2781: 01313824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2782: 005ead69 14 FUNC GLOBAL DEFAULT 12 arm_cpu_mmu_index │ │ │ │ 2783: 01312f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2784: 012b68b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2785: 0089ec1d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2785: 0089ec4d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2786: 011f4788 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2787: 007e4b4d 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2787: 007e4b7d 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2788: 012c8ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2789: 01311668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ 2790: 0056a055 208 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2791: 0131158c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2792: 01312788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2793: 0116c078 12 OBJECT GLOBAL DEFAULT 21 SpdmTransport_lookup │ │ │ │ 2794: 003072cd 276 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2795: 00a7ed98 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2795: 00a7edb8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2796: 01311d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2797: 012b6b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2798: 0052fead 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2799: 004e6371 504 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2800: 00830939 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2800: 00830969 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2801: 002be441 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2802: 00734405 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2802: 00734435 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2803: 012c6e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2804: 012bad1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2805: 00803801 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2805: 00803831 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2806: 01312eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2807: 0050eacd 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2808: 0044b0c1 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2809: 012cc0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2810: 0087e725 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2811: 0085ed11 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2810: 0087e755 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2811: 0085ed41 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2812: 012b4584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2813: 007e3b45 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2814: 0079bd71 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2813: 007e3b75 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2814: 0079bda1 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2815: 004b44d5 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2816: 012b42a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2817: 012be344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2818: 00819545 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2818: 00819575 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2819: 011884a4 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2820: 008a0de1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2820: 008a0e11 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2821: 012c66c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2822: 0089ba91 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2822: 0089bac1 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2823: 01222894 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u8 │ │ │ │ 2824: 002e7b99 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2825: 005f8175 196 FUNC GLOBAL DEFAULT 12 aarch64_set_svcr │ │ │ │ 2826: 013131bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2827: 013131be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2828: 01224364 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod_round_to_nearest │ │ │ │ 2829: 005de6ad 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2830: 012c3754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2831: 012bcbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2832: 008a07ed 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2832: 008a081d 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2833: 012bcd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ 2834: 0066eaa9 188 FUNC GLOBAL DEFAULT 12 raspi_machine_init │ │ │ │ - 2835: 0070c981 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2835: 0070c9b1 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2836: 00518cd5 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2837: 0053c2a1 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2838: 0076eaed 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2838: 0076eb1d 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2839: 013119c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_WRITE_DSTATE │ │ │ │ 2840: 011f2604 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2841: 0041c9c5 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2842: 011f3a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ 2843: 0120d024 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmvn │ │ │ │ - 2844: 0084e445 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2844: 0084e475 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2845: 01188894 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2846: 012be884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2847: 01312f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2848: 008a283d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2849: 007e6309 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2848: 008a286d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2849: 007e6339 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2850: 002e90dd 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2851: 01312ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2852: 0118930c 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2853: 0060e4cd 418 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s8 │ │ │ │ 2854: 012b9b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2855: 0121fed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s16 │ │ │ │ 2856: 013116de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2857: 01311870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2858: 00614695 88 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd │ │ │ │ 2859: 012c6be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2860: 0083bd49 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2860: 0083bd79 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2861: 01312254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2862: 012c9e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2863: 013105c8 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2864: 00369a79 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2865: 00614ded 46 FUNC GLOBAL DEFAULT 12 helper_vfp_touqh │ │ │ │ 2866: 012c2144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2867: 0083f7f5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2867: 0083f825 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2868: 012c851c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2869: 012bf304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_WRITE_EVENT │ │ │ │ 2870: 01312682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2871: 01312806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2872: 012c68f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2873: 012cb040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ 2874: 0120f4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_sw │ │ │ │ - 2875: 00863a89 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2876: 00845ed5 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2875: 00863ab9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2876: 00845f05 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2877: 006149f1 44 FUNC GLOBAL DEFAULT 12 helper_vfp_touqs │ │ │ │ 2878: 01312a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2879: 012c0c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2880: 0089e52d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2881: 0081ec85 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2880: 0089e55d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2881: 0081ecb5 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2882: 0051e7d5 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2883: 0078b6e9 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2884: 0078bb51 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2885: 00855021 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2883: 0078b719 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2884: 0078bb81 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2885: 00855051 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2886: 01313110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2887: 004badf1 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2888: 01313266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2889: 00855279 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2889: 008552a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2890: 004b2ee5 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2891: 004f6c75 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2892: 012b4470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2893: 012b9e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2894: 012b73ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ - 2895: 006fb3a9 206 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ + 2895: 006fb3d9 206 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ 2896: 0131214a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2897: 006e9ef1 62 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ + 2897: 006e9f21 62 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ 2898: 012021dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavb │ │ │ │ - 2899: 0087f841 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2899: 0087f871 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2900: 012c5e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2901: 008a5ed9 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2902: 008579a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2903: 00896dd1 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2901: 008a5f09 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2902: 008579d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2903: 00896e01 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ 2904: 00569345 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2905: 01312c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2906: 012bc408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2907: 012c244c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ 2908: 01202158 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavh │ │ │ │ - 2909: 007f83a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2909: 007f83d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2910: 005c2b55 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2911: 005de7e9 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2912: 0131169e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2913: 012b3a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2914: 011887cc 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2915: 002bd28d 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2916: 012b2850 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2917: 0131210c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2918: 012c12e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2919: 013128b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2920: 012cc0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2921: 012bf498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2922: 00828c05 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2922: 00828c35 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2923: 0060bad5 248 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32_newel │ │ │ │ 2924: 012cb130 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2925: 00544e79 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2926: 012c237c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2927: 00865d25 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2927: 00865d55 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2928: 0031d9c1 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2929: 013133a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2930: 008330a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2930: 008330d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2931: 012020d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavw │ │ │ │ 2932: 005415d1 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2933: 007f3f5d 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2933: 007f3f8d 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2934: 012c77f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2935: 00333851 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2936: 0038c6a9 16 FUNC GLOBAL DEFAULT 12 pmbus_linear_mode2data │ │ │ │ - 2937: 0078b995 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2938: 00883e45 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2937: 0078b9c5 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2938: 00883e75 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2939: 012c67e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2940: 011898e0 64 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2941: 00424df5 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2942: 0058b889 684 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2943: 012b99fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2944: 00523f85 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2945: 012b914c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2946: 0070f631 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2946: 0070f661 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2947: 012b6654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2948: 012c69c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2949: 005cfd79 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2950: 012200e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rbit_b │ │ │ │ 2951: 0121fcc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s32 │ │ │ │ 2952: 01311e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2953: 0120f43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uh │ │ │ │ 2954: 002f9d95 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2955: 012b2674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2956: 012b2ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2957: 0086f1a5 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2957: 0086f1d5 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2958: 012c19e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2959: 00688ea5 112 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ - 2960: 0072c1d1 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 2959: 00688f15 112 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ + 2960: 0072c201 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ 2961: 0059f235 216 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2962: 01312cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2963: 012cad54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2964: 0131285e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2965: 012b8bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2966: 012bcca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2967: 013120f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2968: 012b44c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2969: 007f87ad 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2969: 007f87dd 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2970: 00614d39 52 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh_round_to_nearest │ │ │ │ 2971: 01311182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2972: 01312e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2973: 01312b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2974: 00523745 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ - 2975: 006e3051 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ + 2975: 006e3081 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ 2976: 0120f3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uw │ │ │ │ 2977: 012c9660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2978: 012bc818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2979: 00868ee5 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2979: 00868f15 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2980: 012bfed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_HVERSION_EVENT │ │ │ │ 2981: 012c4f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2982: 012b48f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2983: 012c47ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2984: 01311c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2985: 0078afd5 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2986: 007fbf61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2985: 0078b005 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2986: 007fbf91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2987: 01311ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2988: 0131163c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2989: 0057112d 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2990: 013125d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 2991: 0084566d 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2992: 006e30b5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ - 2993: 0084bf35 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2991: 0084569d 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2992: 006e30e5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ + 2993: 0084bf65 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2994: 01311e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2995: 01312978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2996: 002be619 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2997: 013112f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2998: 0078dbfd 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2999: 006d06bd 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ + 2998: 0078dc2d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2999: 006d06ed 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ 3000: 012b59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_ACPI_SETUP_EVENT │ │ │ │ 3001: 012c5e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 3002: 0082624d 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 3002: 0082627d 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 3003: 0121a8b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_d │ │ │ │ 3004: 012c3d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 3005: 00873fa9 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 3005: 00873fd9 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 3006: 012b9e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 3007: 0131260a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TRANSFER_DATA_DSTATE │ │ │ │ 3008: 002c8449 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 3009: 00338cad 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 3010: 0121a9bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_h │ │ │ │ 3011: 012c2e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 3012: 005debd9 104 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 3013: 012b78ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 3014: 00844f1d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 3014: 00844f4d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 3015: 012c69e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 3016: 00765dad 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 3016: 00765ddd 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 3017: 012b95dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ - 3018: 006e3125 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ - 3019: 006db771 138 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ + 3018: 006e3155 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ + 3019: 006db7a1 138 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ 3020: 01311784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 3021: 0084a5c9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 3022: 0088e999 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 3021: 0084a5f9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 3022: 0088e9c9 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 3023: 0059d919 16 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 3024: 01313718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3025: 012c3b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 3026: 006d0755 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ + 3026: 006d0785 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ 3027: 0052be1d 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 3028: 012b48e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 3029: 00a7edf0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 3029: 00a7ee10 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 3030: 011f917c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub16 │ │ │ │ 3031: 0121a938 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_s │ │ │ │ 3032: 011ed69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 3033: 01311abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 3034: 011f3bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 3035: 007e63c1 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 3035: 007e63f1 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 3036: 002d6055 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 3037: 002fb389 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 3038: 0121bcd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sitos │ │ │ │ - 3039: 007035c5 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 3039: 007035f5 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 3040: 002cc1e1 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 3041: 00782005 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 3042: 006db87d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ + 3041: 00782035 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 3042: 006db8ad 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ 3043: 005c93b1 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 3044: 005dfc75 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 3045: 0057e8c5 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ 3046: 00569111 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 3047: 006ec19d 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ - 3048: 0076d92d 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 3047: 006ec1cd 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ + 3048: 0076d95d 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 3049: 013133e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 3050: 012c8e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ - 3051: 006ed78d 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ + 3051: 006ed7bd 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ 3052: 011ece5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 3053: 012bcf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 3054: 005cd3d1 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 3055: 00879741 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 3055: 00879771 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 3056: 004b4a11 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 3057: 01312d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 3058: 00835391 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ - 3059: 006ec98d 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ + 3058: 008353c1 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 3059: 006ec9bd 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ 3060: 0131262e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_READ_DSTATE │ │ │ │ 3061: 002a7ec5 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 3062: 0082d985 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 3062: 0082d9b5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 3063: 00444395 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 3064: 013112b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ - 3065: 00745841 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ + 3065: 00745871 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ 3066: 002b6891 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 3067: 013120f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 3068: 01312488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 3069: 00762e59 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 3069: 00762e89 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 3070: 012c8ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 3071: 013133c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 3072: 01311946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ 3073: 005fc741 162 FUNC GLOBAL DEFAULT 12 arm_mmu_idx │ │ │ │ - 3074: 00766091 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ - 3075: 006ed2fd 126 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ + 3074: 007660c1 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 3075: 006ed32d 126 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ 3076: 012b8480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ - 3077: 006ec105 54 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ + 3077: 006ec135 54 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ 3078: 012ca80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3079: 00829e31 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 3080: 006ed535 288 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ + 3079: 00829e61 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3080: 006ed565 288 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ 3081: 004b31a9 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ 3082: 00421f09 8 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3083: 0085a6d1 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3083: 0085a701 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3084: 0048f9bd 3112 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3085: 013126b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3086: 012baaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ - 3087: 006ec2b5 58 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ + 3087: 006ec2e5 58 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ 3088: 01313820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3089: 01312cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3090: 012c0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3091: 00881e31 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3091: 00881e61 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3092: 013137a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3093: 01311e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3094: 012c9b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3095: 00592ba1 4460 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3096: 01312dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3097: 013131d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3098: 012b9b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3099: 0077c3a9 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3099: 0077c3d9 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3100: 013117ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3101: 01312d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3102: 012ca2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3103: 002def05 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3104: 006ecb9d 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ - 3105: 008515a5 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3104: 006ecbcd 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ + 3105: 008515d5 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3106: 01311a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 3107: 012bfc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3108: 012cc0ec 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 3109: 012b56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_EVENT │ │ │ │ 3110: 01312aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3111: 007446f5 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3111: 00744725 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3112: 012bc638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3113: 011935b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3114: 01312024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_IOV_DSTATE │ │ │ │ 3115: 002cd455 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3116: 01311788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3117: 013117c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3118: 012c2ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3119: 01311ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 3120: 01312138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3121: 011eac14 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3122: 0120934c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpth │ │ │ │ 3123: 012c6b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3124: 01311f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3125: 00881751 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3125: 00881781 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 3126: 005bb949 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3127: 00837205 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3127: 00837235 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3128: 0131302a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3129: 012c4284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3130: 012bfeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_EVENT │ │ │ │ 3131: 00442159 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3132: 0121d0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4e │ │ │ │ 3133: 012b34b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3134: 00851f95 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3134: 00851fc5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3135: 012b4110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3136: 011e06e4 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3137: 012c1e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3138: 013110dd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 3139: 012c3374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 3140: 006fad8d 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ + 3140: 006fadbd 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ 3141: 01227a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subd │ │ │ │ 3142: 011f10e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 3143: 008a1971 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3144: 0089e121 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3143: 008a19a1 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3144: 0089e151 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ 3145: 01227b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subh │ │ │ │ 3146: 005f47f9 188 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update │ │ │ │ - 3147: 0071855d 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3147: 0071858d 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3148: 012c4ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3149: 012be6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3150: 01209244 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullptw │ │ │ │ 3151: 012bb74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3152: 00830521 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3152: 00830551 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3153: 0131267e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3154: 01169808 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3155: 012c1a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ 3156: 0056b625 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3157: 012bd5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3158: 0085d169 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 3159: 00802c6d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3160: 007e2431 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3158: 0085d199 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 3159: 00802c9d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3160: 007e2461 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3161: 012b3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3162: 0051a669 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ 3163: 006102bd 110 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s8 │ │ │ │ 3164: 01227a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subs │ │ │ │ - 3165: 0085b6a5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 3166: 006f2aa1 240 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ - 3167: 0086f10d 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ + 3165: 0085b6d5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3166: 006f2ad1 240 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ + 3167: 0086f13d 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ 3168: 004429ed 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3169: 00855e15 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3169: 00855e45 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3170: 012be864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3171: 007f9ac1 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3172: 006f2945 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ - 3173: 006e63a9 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ - 3174: 0072e015 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3175: 007f5aad 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3171: 007f9af1 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3172: 006f2975 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ + 3173: 006e63d9 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ + 3174: 0072e045 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3175: 007f5add 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3176: 012be084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3177: 012cad24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 3178: 0083e7f9 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 3178: 0083e829 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 3179: 005e52bd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 3180: 012b35c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3181: 012c0b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3182: 0131249e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3183: 012bf558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3184: 008195bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3184: 008195ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3185: 01311916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3186: 013134b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ - 3187: 006e649d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ + 3187: 006e64cd 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ 3188: 012ca79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3189: 012c38d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3190: 006f29f1 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ - 3191: 0084ce91 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 3192: 0073c6f9 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3190: 006f2a21 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ + 3191: 0084cec1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3192: 0073c729 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3193: 012b4190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3194: 00873ae1 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3194: 00873b11 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3195: 01212640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal │ │ │ │ 3196: 012c13d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3197: 013121ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3198: 01312e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3199: 012cbcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3200: 012c5054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3201: 00567669 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3202: 00876e85 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3203: 0088b565 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3202: 00876eb5 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3203: 0088b595 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3204: 012c0248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3205: 012b5c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3206: 013110c1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3207: 012b4c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3208: 0089f971 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3208: 0089f9a1 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3209: 01311faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ 3210: 0054b881 316 FUNC GLOBAL DEFAULT 12 iommufd_backend_set_dirty_tracking │ │ │ │ - 3211: 00855369 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3211: 00855399 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ 3212: 0131203e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SCB_COMMAND_DSTATE │ │ │ │ - 3213: 00736c11 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3213: 00736c41 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3214: 01313042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3215: 012ca85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3216: 0032b231 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3217: 01311b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3218: 005dfd21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3219: 00862ca1 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3220: 0087f9cd 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3219: 00862cd1 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3220: 0087f9fd 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3221: 01311c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3222: 012c7358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3223: 004431b5 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3224: 0076f75d 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3224: 0076f78d 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3225: 011f1dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3226: 0071f8cd 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3226: 0071f8fd 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3227: 012bcaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3228: 013123e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3229: 012b29e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3230: 012c496c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3231: 00297ba9 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3232: 01313490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3233: 00802b19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3234: 008785b1 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3233: 00802b49 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3234: 008785e1 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3235: 006821c9 88 FUNC GLOBAL DEFAULT 12 gen_gvec_cls │ │ │ │ - 3236: 0076d4d1 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3236: 0076d501 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3237: 01311c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3238: 01311a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3239: 0088108d 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3239: 008810bd 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3240: 01211e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_d │ │ │ │ 3241: 00614a45 54 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh_round_to_nearest │ │ │ │ 3242: 013134b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_DSTATE │ │ │ │ 3243: 005d8759 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3244: 01312fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ - 3245: 008a087d 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3245: 008a08ad 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3246: 012c6cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ 3247: 0033b0f9 32 FUNC GLOBAL DEFAULT 12 cxl_decode_ig │ │ │ │ 3248: 01211f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_h │ │ │ │ 3249: 0120be18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbb │ │ │ │ - 3250: 007f5075 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3250: 007f50a5 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ 3251: 00682221 92 FUNC GLOBAL DEFAULT 12 gen_gvec_clz │ │ │ │ - 3252: 0074a01d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3252: 0074a04d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3253: 01313e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3254: 013127ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3255: 00743671 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3255: 007436a1 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3256: 012bd6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3257: 00895209 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3257: 00895239 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3258: 0120bd94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbh │ │ │ │ - 3259: 006f1479 150 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ + 3259: 006f14a9 150 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ 3260: 0059cc0d 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3261: 01310df8 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3262: 013119fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3263: 00766e39 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3263: 00766e69 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3264: 01312a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3265: 005d2a4d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3266: 012c0018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ - 3267: 006f1369 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ + 3267: 006f1399 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ 3268: 002e5125 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3269: 01211e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_s │ │ │ │ 3270: 005b904d 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3271: 012c7708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3272: 002ca175 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3273: 01311338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3274: 008430e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3274: 00843111 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3275: 012b9d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3276: 012b54d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_WRITE_EVENT │ │ │ │ 3277: 013127d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ - 3278: 00867631 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3279: 0080c415 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3278: 00867661 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3279: 0080c445 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3280: 01214be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_b │ │ │ │ 3281: 005c0861 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3282: 012bd838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3283: 01214a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_d │ │ │ │ - 3284: 006f13f1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ + 3284: 006f1421 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ 3285: 01311562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3286: 0083baf1 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3287: 00783f85 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3288: 008633f9 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3286: 0083bb21 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3287: 00783fb5 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3288: 00863429 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3289: 01214b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_h │ │ │ │ 3290: 01221a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_b │ │ │ │ - 3291: 006ea31d 36 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ - 3292: 00825a0d 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3291: 006ea34d 36 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ + 3292: 00825a3d 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3293: 002c81b9 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3294: 01221898 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_d │ │ │ │ 3295: 00574471 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3296: 012be954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3297: 012b7c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3298: 005e9e5d 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3299: 013124fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3300: 01311888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3301: 0080a0a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3302: 0085aded 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3301: 0080a0d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3302: 0085ae1d 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ 3303: 012219a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_h │ │ │ │ - 3304: 00827dd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3304: 00827e09 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3305: 010c1924 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3306: 01214adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_s │ │ │ │ 3307: 01312e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3308: 00397055 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3309: 012b6130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3310: 007e2865 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3310: 007e2895 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3311: 013118a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3312: 00852b81 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3313: 007fc501 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3314: 007378f5 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3312: 00852bb1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3313: 007fc531 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3314: 00737925 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ 3315: 012c9048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_DISABLED_EVENT │ │ │ │ - 3316: 00784dbd 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3316: 00784ded 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3317: 011862b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3318: 012c0938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3319: 0131357c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3320: 0122191c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_s │ │ │ │ 3321: 00297645 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3322: 0057e611 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3323: 012b792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ @@ -3331,130 +3331,130 @@ │ │ │ │ 3327: 002db3fd 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3328: 012b8470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3329: 012b713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3330: 01313e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3331: 011f4704 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3332: 01311406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3333: 0131123c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3334: 007fbc91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3334: 007fbcc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3335: 004fdc85 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3336: 0120b4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpnot │ │ │ │ 3337: 012c38f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3338: 0131353e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3339: 005f55e5 2 FUNC GLOBAL DEFAULT 12 arm_cp_write_ignore │ │ │ │ - 3340: 006893f1 12 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ + 3340: 00689461 12 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ 3341: 012b3ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3342: 01312f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3343: 012b4810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3344: 013135ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3345: 0078b9e9 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3345: 0078ba19 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 3346: 00537145 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3347: 008038c5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3347: 008038f5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3348: 0068227d 100 FUNC GLOBAL DEFAULT 12 gen_gvec_cnt │ │ │ │ - 3349: 0079cbfd 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3349: 0079cc2d 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3350: 012b4430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3351: 013125ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3352: 012bc848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3353: 0060dd31 168 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s16 │ │ │ │ 3354: 012cb734 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ 3355: 012bc4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_INCOMPLETE_EVENT │ │ │ │ 3356: 0121c1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_2h │ │ │ │ - 3357: 00850c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3357: 00850cc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3358: 00547da5 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3359: 01312cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3360: 01311f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3361: 01312248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3362: 013138a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3363: 012283ec 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3364: 008489f1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3364: 00848a21 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3365: 012c93c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3366: 00743921 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3367: 0083c4c9 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3368: 0083e0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3366: 00743951 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3367: 0083c4f9 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3368: 0083e10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3369: 012c5c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3370: 012bc208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3371: 00781f85 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3371: 00781fb5 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3372: 013115c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_STE_DSTATE │ │ │ │ 3373: 01313338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3374: 01188560 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3375: 012b95bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3376: 0131274c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3377: 002b2cc9 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3378: 0083e489 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3378: 0083e4b9 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3379: 012b8a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3380: 0087b6a9 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3380: 0087b6d9 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3381: 002c8fbd 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3382: 0085d465 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3382: 0085d495 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3383: 011f2688 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3384: 006f12c9 158 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ - 3385: 00854f31 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3384: 006f12f9 158 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ + 3385: 00854f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3386: 011f3aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3387: 0058941d 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3388: 0055b8ad 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3389: 01312662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3390: 01312f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3391: 007f9c5d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3392: 0074a351 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3391: 007f9c8d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3392: 0074a381 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3393: 0131306c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ - 3394: 006f11a9 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ + 3394: 006f11d9 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ 3395: 012ca15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3396: 01313480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3397: 012bfbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3398: 004eb359 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3399: 005f47e1 22 FUNC GLOBAL DEFAULT 12 helper_exception_swstep │ │ │ │ 3400: 010b9c50 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3401: 012bf164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ - 3402: 0087db41 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3402: 0087db71 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3403: 01311b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3404: 012bd068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3405: 00853231 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3405: 00853261 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3406: 012ef3ec 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3407: 0055719d 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ - 3408: 006eb551 154 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ - 3409: 006f1239 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ + 3408: 006eb581 154 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ + 3409: 006f1269 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ 3410: 00445941 76 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3411: 01311e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3412: 007eb4d9 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3412: 007eb509 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3413: 005637b9 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3414: 012b949c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3415: 01311d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_UNPLUG_DSTATE │ │ │ │ 3416: 013135f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3417: 0052eded 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3418: 0115d9b4 64 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3419: 0050fa0d 356 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3420: 00844089 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3421: 0084be81 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3420: 008440b9 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3421: 0084beb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3422: 002f6ad1 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3423: 008852ed 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3423: 0088531d 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3424: 0043f9bd 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3425: 01313840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3426: 005b8fc5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3427: 012b8b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ 3428: 0050fcb9 92 FUNC GLOBAL DEFAULT 12 audio_add_audiodev │ │ │ │ - 3429: 0082c249 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 3430: 0080270d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3431: 006f08d1 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ - 3432: 007e7f05 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ - 3433: 006f0795 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ + 3429: 0082c279 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3430: 0080273d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3431: 006f0901 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ + 3432: 007e7f35 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3433: 006f07c5 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ 3434: 005e2da5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3435: 0053b329 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3436: 005b57f5 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3437: 01311afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3438: 007f0545 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3438: 007f0575 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3439: 0060e37d 98 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s32 │ │ │ │ 3440: 0121c510 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_4b │ │ │ │ 3441: 012cbf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3442: 0080cfd1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3443: 00827b45 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3444: 0088c391 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3445: 00744e55 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3446: 006f0835 156 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ + 3442: 0080d001 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3443: 00827b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3444: 0088c3c1 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3445: 00744e85 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3446: 006f0865 156 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ 3447: 005bb651 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3448: 0059a761 184 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3449: 00870371 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3449: 008703a1 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3450: 002bc7f1 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3451: 0121c408 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_4h │ │ │ │ 3452: 012c4cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3453: 01206040 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmulh │ │ │ │ 3454: 01313e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3455: 0131192a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3456: 01188130 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ @@ -3466,517 +3466,517 @@ │ │ │ │ 3462: 013113bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3463: 005b428d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3464: 0131377c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3465: 0131115c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3466: 01205fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmuls │ │ │ │ 3467: 012bacdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3468: 012c7d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3469: 0075ee85 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3469: 0075eeb5 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3470: 011e0198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3471: 01218730 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_s │ │ │ │ 3472: 005708c5 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ 3473: 012b57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_BYPASS_EVENT │ │ │ │ - 3474: 00873ce9 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3474: 00873d19 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3475: 004b4fa5 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3476: 0120cd0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegb │ │ │ │ 3477: 002b7139 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3478: 008901a5 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3478: 008901d5 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3479: 0131186e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3480: 0089ea09 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3480: 0089ea39 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3481: 012ca26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3482: 01311e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3483: 0120cc88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegh │ │ │ │ 3484: 00613bc1 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mind │ │ │ │ 3485: 0030053d 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3486: 0131320e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3487: 0044b18d 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3488: 0131136c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3489: 0078d2d1 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3489: 0078d301 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3490: 0131357a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3491: 005e7b0d 284 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3492: 013121fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3493: 01205800 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmah │ │ │ │ 3494: 00613b95 38 FUNC GLOBAL DEFAULT 12 helper_vfp_minh │ │ │ │ 3495: 0120b2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubb │ │ │ │ 3496: 01311c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3497: 0131258e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3498: 012caa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3499: 012b2b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3500: 0120b23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubh │ │ │ │ 3501: 01312822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3502: 00860429 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3503: 007f0fd9 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3504: 007b021d 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3502: 00860459 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3503: 007f1009 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3504: 007b024d 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3505: 004e6779 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3506: 0120cc04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegw │ │ │ │ 3507: 0120577c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas │ │ │ │ 3508: 00543055 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3509: 00613bbd 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mins │ │ │ │ 3510: 01311081 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3511: 00781cc1 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3512: 0083e1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3513: 0087de95 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3514: 00841ad1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3511: 00781cf1 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3512: 0083e1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3513: 0087dec5 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3514: 00841b01 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3515: 01312786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3516: 0083335d 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3516: 0083338d 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3517: 012b6cd4 744 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3518: 00323519 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3519: 01311412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3520: 004a8fcd 30 FUNC GLOBAL DEFAULT 12 sse_counter_for_timestamp │ │ │ │ - 3521: 0087daf1 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3521: 0087db21 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3522: 0120b1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubw │ │ │ │ - 3523: 0077621d 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3524: 00850dfd 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3523: 0077624d 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3524: 00850e2d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3525: 01312f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3526: 012c2e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3527: 012bd778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ 3528: 0056e2c5 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3529: 0131249a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3530: 013135fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3531: 008528f1 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3531: 00852921 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3532: 005d75fd 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3533: 0084f595 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3534: 0082b49d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3533: 0084f5c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3534: 0082b4cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3535: 00596cb9 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3536: 01311d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3537: 012b77cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3538: 007fbdf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3538: 007fbe29 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3539: 003365f1 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3540: 012b929c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3541: 012b4a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3542: 01312958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3543: 0087ec39 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3543: 0087ec69 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3544: 012beb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3545: 01312440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3546: 013124b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3547: 008819c1 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3547: 008819f1 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3548: 005387d5 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3549: 011f3c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3550: 0044a1dd 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3551: 012b69e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3552: 0070d195 180 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3552: 0070d1c5 180 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3553: 013127b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3554: 012ca2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3555: 00537ec5 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3556: 005def09 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ - 3557: 006cfc31 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ + 3557: 006cfc61 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ 3558: 012cbc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ 3559: 00610289 34 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s8 │ │ │ │ - 3560: 007f4ca9 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3560: 007f4cd9 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3561: 012bed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3562: 01311a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3563: 003b7c75 44 FUNC GLOBAL DEFAULT 12 cxl_clear_poison_list_overflowed │ │ │ │ 3564: 0116c668 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3565: 012bd9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3566: 011e04b0 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3567: 005cca29 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3568: 01312008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ 3569: 005c0a81 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i128_chk │ │ │ │ - 3570: 007f1401 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3570: 007f1431 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3571: 004b1df1 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3572: 011f78bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshl │ │ │ │ 3573: 012b5b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3574: 012b6824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3575: 01313e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3576: 01312058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3577: 01312d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3578: 0086ec39 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3578: 0086ec69 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3579: 00532e69 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3580: 01311e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3581: 012c22ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3582: 01311bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3583: 00824d9d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3583: 00824dcd 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3584: 005b8f35 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3585: 012c8d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3586: 012c84bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3587: 013125ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3588: 00446e65 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3589: 00588091 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ 3590: 0033f9a9 186 FUNC GLOBAL DEFAULT 12 cxl_find_dc_region │ │ │ │ 3591: 0060e3e1 234 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s64 │ │ │ │ 3592: 01312a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3593: 0073cabd 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3593: 0073caed 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3594: 01311fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3595: 0075de25 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3595: 0075de55 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3596: 01311f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3597: 00383791 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3598: 0055afdd 640 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3599: 01311372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3600: 0088a519 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3600: 0088a549 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3601: 012bc3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3602: 0088f19d 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3603: 008558e1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3602: 0088f1cd 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3603: 00855911 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3604: 01312ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3605: 005894a5 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3606: 007f8585 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3606: 007f85b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3607: 01311b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3608: 007e2b75 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3608: 007e2ba5 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3609: 012b6994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3610: 013129a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3611: 012bc948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3612: 012cb720 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3613: 01313372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3614: 01311c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3615: 0082b84d 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3616: 0071e511 1356 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3615: 0082b87d 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3616: 0071e541 1356 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3617: 004455f1 176 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3618: 008608f5 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3618: 00860925 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3619: 002984ed 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3620: 012c3124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3621: 005b7abd 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3622: 01311528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3623: 01313e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3624: 01312b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3625: 00855b51 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3625: 00855b81 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3626: 012b3430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3627: 0121f9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat16 │ │ │ │ 3628: 01311a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3629: 0041f955 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3630: 01312946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3631: 012c33d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3632: 01312a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ 3633: 011fa9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg │ │ │ │ - 3634: 00840479 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3634: 008404a9 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3635: 002985a1 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3636: 00514b0d 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3637: 00338aa1 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3638: 012b5274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3639: 005efd69 308 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on_and_reset │ │ │ │ 3640: 005536dd 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3641: 0081d1a9 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3642: 006cfe3d 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ - 3643: 007457dd 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3644: 00806fc9 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3641: 0081d1d9 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3642: 006cfe6d 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ + 3643: 0074580d 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3644: 00806ff9 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3645: 01312e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3646: 011ef58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3647: 012c0fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3648: 012b6764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3649: 013118b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3650: 01189ba0 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3651: 00874f15 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3651: 00874f45 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3652: 00593e31 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3653: 00296cd9 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3654: 004d86c9 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3655: 00874615 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3656: 00814dad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3655: 00874645 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3656: 00814ddd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3657: 011ef16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3658: 004388c9 304 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3659: 005d88fd 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3660: 007fb8d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3660: 007fb901 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3661: 005678b9 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3662: 013131f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3663: 00891fb1 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3663: 00891fe1 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3664: 0131329e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3665: 00562d05 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3666: 012c472c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ - 3667: 006f1fbd 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_h │ │ │ │ + 3667: 006f1fed 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_h │ │ │ │ 3668: 00297541 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3669: 0074bedd 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ - 3670: 006cfec1 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ + 3669: 0074bf0d 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3670: 006cfef1 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ 3671: 0044493d 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3672: 007fc71d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3672: 007fc74d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3673: 003a4c09 72 FUNC GLOBAL DEFAULT 12 gicv3_full_update │ │ │ │ 3674: 00610269 30 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u8 │ │ │ │ 3675: 01220fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_b │ │ │ │ 3676: 012b4240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3677: 01220e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_d │ │ │ │ 3678: 005e163d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3679: 007187fd 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3680: 00746185 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3681: 009fada8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3679: 0071882d 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3680: 007461b5 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3681: 009fadc8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3682: 01312a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3683: 006f2045 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_s │ │ │ │ + 3683: 006f2075 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_s │ │ │ │ 3684: 01220f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_h │ │ │ │ - 3685: 007fa419 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3685: 007fa449 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3686: 01313022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3687: 01313e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3688: 013118b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3689: 00736105 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3690: 007312c9 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3689: 00736135 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3690: 007312f9 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3691: 003ab575 148 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_vlpi │ │ │ │ - 3692: 009fada0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3692: 009fadc0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3693: 012c1e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ - 3694: 00716f81 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3694: 00716fb1 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3695: 01313094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3696: 0065979d 288 FUNC GLOBAL DEFAULT 12 smmu_translate │ │ │ │ 3697: 012c54a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3698: 012b6ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3699: 00745639 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3699: 00745669 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3700: 012bc7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3701: 002bc6c1 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3702: 0082f0a1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3702: 0082f0d1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3703: 00541c95 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3704: 005d40c9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ - 3705: 006db235 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ + 3705: 006db265 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ 3706: 01220ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_s │ │ │ │ 3707: 004de165 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3708: 012c07e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3709: 01311d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3710: 00871309 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3710: 00871339 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3711: 004f6cb5 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3712: 002ef9b9 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ - 3713: 006db2c9 232 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ + 3713: 006db2f9 232 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ 3714: 013130e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3715: 012c71e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3716: 00808199 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3716: 008081c9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3717: 004b1809 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3718: 00545891 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3719: 008455a9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3719: 008455d9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3720: 00587fb1 22 FUNC GLOBAL DEFAULT 12 qemu_has_tunnel │ │ │ │ 3721: 00564331 1676 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3722: 00735761 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3722: 00735791 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3723: 0031d8a1 80 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3724: 01311118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3725: 01301204 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3726: 0131188c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3727: 0085a289 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3728: 00756f11 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3727: 0085a2b9 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3728: 00756f41 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3729: 012c0598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3730: 0121f81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat32 │ │ │ │ 3731: 0032a161 524 FUNC GLOBAL DEFAULT 12 register_write │ │ │ │ 3732: 005de8c9 216 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3733: 0084d139 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ - 3734: 006db3b1 196 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ + 3733: 0084d169 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3734: 006db3e1 196 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ 3735: 0122f3ac 708 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3736: 00884e0d 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3736: 00884e3d 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3737: 0131135a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3738: 01312cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3739: 0087f3f5 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3739: 0087f425 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3740: 012b5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_EVENT │ │ │ │ 3741: 011f9ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_internal │ │ │ │ 3742: 013133b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3743: 012c837c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3744: 002fd4f9 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3745: 01312580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3746: 002c28d1 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3747: 00885fc9 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3747: 00885ff9 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3748: 01311ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3749: 012b60e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3750: 01311206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3751: 0131277a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3752: 005ac4fd 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3753: 01312ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3754: 01313106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3755: 013124e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_CHECKSUM_CHANGE_DSTATE │ │ │ │ 3756: 0131161e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3757: 013127f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3758: 013134ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3759: 012c847c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3760: 00530e85 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3761: 005dfa21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3762: 007aa57d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3763: 0086f9a9 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3762: 007aa5ad 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3763: 0086f9d9 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3764: 0122a548 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3765: 01312d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3766: 011890c8 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3767: 012c58e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3768: 01311468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3769: 012c7ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3770: 012c8a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3771: 01311462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3772: 008738f9 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3772: 00873929 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3773: 00314bc9 78 FUNC GLOBAL DEFAULT 12 wm8750_set_bclk_in │ │ │ │ 3774: 005c6729 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3775: 01312a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3776: 0131207c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3777: 012c852c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3778: 012c3424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3779: 01312e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3780: 0121afec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_h │ │ │ │ 3781: 00339989 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3782: 012b3790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3783: 0041fb4d 4 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3784: 00a62370 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ - 3785: 0088b731 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ - 3786: 006d2169 100 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ + 3784: 00a62390 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ + 3785: 0088b761 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3786: 006d2199 100 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ 3787: 012c0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3788: 00528705 912 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 3789: 00763e55 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3789: 00763e85 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3790: 01311310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3791: 007d2d7d 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3791: 007d2dad 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3792: 002ea7cd 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3793: 012c4f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3794: 012b50a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3795: 012b732c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3796: 012be9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3797: 0121af68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_s │ │ │ │ 3798: 005d414d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3799: 00875b85 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3800: 0082c411 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3799: 00875bb5 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3800: 0082c441 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3801: 0131147e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3802: 00558479 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3803: 0074a2cd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3803: 0074a2fd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3804: 012b6744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3805: 01313774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3806: 00730aad 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3806: 00730add 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3807: 0121f1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s16 │ │ │ │ 3808: 005dea39 58 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3809: 01312d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3810: 006eb8b9 580 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ + 3810: 006eb8e9 580 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ 3811: 005cd07d 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3812: 01312954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3813: 008960cd 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3813: 008960fd 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3814: 002c8025 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3815: 012c5bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3816: 00533e29 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3817: 01312cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3818: 008147c5 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3818: 008147f5 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3819: 01311460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3820: 00334945 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3821: 005071a9 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3822: 01312060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3823: 00812c1d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3823: 00812c4d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3824: 00459665 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3825: 00887bdd 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3825: 00887c0d 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3826: 012b969c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3827: 008330e1 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3827: 00833111 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3828: 005585a5 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3829: 012ca64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3830: 008a0229 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3830: 008a0259 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3831: 01311d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3832: 00560ab5 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3833: 0029863d 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3834: 0131337a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3835: 0086f9e9 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3835: 0086fa19 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3836: 005ea139 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3837: 0085febd 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3837: 0085feed 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3838: 00571b2d 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3839: 01312a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3840: 01313d9c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3841: 01313e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3842: 00857fc9 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3842: 00857ff9 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3843: 011862dc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3844: 012c9bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3845: 01188168 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3846: 01188018 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3847: 01312a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3848: 002a88c5 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3849: 00824fa1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3849: 00824fd1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3850: 012b5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_EVENT │ │ │ │ 3851: 012b68c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3852: 005f478d 84 FUNC GLOBAL DEFAULT 12 helper_exception_bkpt_insn │ │ │ │ 3853: 012b7e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3854: 01311c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3855: 007e4809 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3856: 0081364d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3855: 007e4839 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3856: 0081367d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3857: 012cb56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3858: 012c4164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3859: 006091b9 196 FUNC GLOBAL DEFAULT 12 get_phys_addr │ │ │ │ 3860: 01312c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3861: 008428e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3861: 00842919 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3862: 013114de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3863: 00383015 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3864: 0088e44d 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3864: 0088e47d 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3865: 005ca855 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3866: 01312b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ - 3867: 006eef39 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ + 3867: 006eef69 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ 3868: 012ca960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3869: 012c5b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3870: 007fdcf9 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3870: 007fdd29 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3871: 0051a18d 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3872: 012b38fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3873: 006eea59 284 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ - 3874: 0084d349 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3873: 006eea89 284 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ + 3874: 0084d379 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3875: 005cdc49 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3876: 01312192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3877: 005ca7f9 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3878: 01188194 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3879: 01222ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u16 │ │ │ │ 3880: 01311fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3881: 012be224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3882: 012ca5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3883: 0083c351 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3883: 0083c381 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3884: 002fcc0d 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3885: 012b6c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3886: 012c3334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3887: 013116a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3888: 00615525 68 FUNC GLOBAL DEFAULT 12 helper_recpe_u32 │ │ │ │ 3889: 012c26fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3890: 013136b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3891: 006eecc9 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ - 3892: 00760b61 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3891: 006eecf9 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ + 3892: 00760b91 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3893: 005d9099 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3894: 012bd708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3895: 0054e2f5 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3896: 011881fc 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ - 3897: 006accb9 22 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ + 3897: 006acd4d 22 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ 3898: 01313e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3899: 013134b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3900: 012c4c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3901: 008951e1 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3901: 00895211 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3902: 012b36e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3903: 00614fad 364 FUNC GLOBAL DEFAULT 12 helper_recpe_f16 │ │ │ │ 3904: 0057da5d 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3905: 0131267a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3906: 00718475 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3907: 00843599 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3906: 007184a5 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3907: 008435c9 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3908: 013131b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3909: 01312e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3910: 005dfe15 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3911: 0048f8b1 268 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3912: 01313792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3913: 0121bdd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlad │ │ │ │ 3914: 012c271c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3915: 0089e3d5 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3915: 0089e405 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3916: 012b749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3917: 0050ce69 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3918: 01312bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3919: 0121bfe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah │ │ │ │ 3920: 012230d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u16 │ │ │ │ 3921: 01312a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3922: 01312c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3923: 01313158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ - 3924: 006d41dd 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ + 3924: 006d420d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ 3925: 012c7758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3926: 01313808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3927: 013116e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3928: 01311a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3929: 00809759 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3929: 00809789 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3930: 005ea605 688 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3931: 0043d339 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3932: 01312fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3933: 012b7e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_WRITE_EVENT │ │ │ │ - 3934: 006d4235 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ + 3934: 006d4265 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ 3935: 01311760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3936: 003e28a1 48 FUNC GLOBAL DEFAULT 12 is_supported_silicon_rev │ │ │ │ 3937: 012c9e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3938: 012c75c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3939: 011f1164 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3940: 012c9d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3941: 0121bee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas │ │ │ │ 3942: 01312a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ 3943: 012242e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod_round_to_nearest │ │ │ │ - 3944: 0085f645 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3944: 0085f675 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ 3945: 0051b21d 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ 3946: 0060bc51 248 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32_newel │ │ │ │ - 3947: 00827b81 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3947: 00827bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3948: 01311cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3949: 012b9dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ 3950: 0120c8ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegb │ │ │ │ - 3951: 008013cd 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3951: 008013fd 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3952: 012b92ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3953: 007f8f69 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3953: 007f8f99 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3954: 01312054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3955: 01311b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3956: 005d41d5 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3957: 0120c868 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegh │ │ │ │ - 3958: 006d42a5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ + 3958: 006d42d5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ 3959: 005300c5 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3960: 012bc238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3961: 003ee295 208 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ - 3962: 006da14d 166 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ + 3962: 006da17d 166 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ 3963: 012caf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3964: 012b966c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3965: 011efd48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3966: 013130d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3967: 0131366e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ - 3968: 006da1f5 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ + 3968: 006da225 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ 3969: 012bb12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3970: 012c96a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3971: 00832bf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3971: 00832c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3972: 0131294c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3973: 012c1a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3974: 002c5761 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3975: 01311ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3976: 0120c7e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegw │ │ │ │ 3977: 012b76ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3978: 004242e9 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ @@ -3986,82 +3986,82 @@ │ │ │ │ 3982: 012babbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3983: 012b3bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3984: 01311d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3985: 0120f6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uh │ │ │ │ 3986: 002ccf55 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3987: 01313596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3988: 00447745 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3989: 00784cd1 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3989: 00784d01 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3990: 01312cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3991: 01203808 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarh │ │ │ │ 3992: 012c4134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3993: 006da2c1 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ - 3994: 0072c145 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3993: 006da2f1 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ + 3994: 0072c175 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3995: 012b5484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3996: 012bcd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3997: 012be134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3998: 00615119 6 FUNC GLOBAL DEFAULT 12 helper_recpe_f32 │ │ │ │ 3999: 01311568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 4000: 012283e4 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 4001: 007e8fe9 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 4001: 007e9019 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 4002: 012bfbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 4003: 012bacac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 4004: 005c1439 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 4005: 0120f64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uw │ │ │ │ 4006: 012cc0fc 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 4007: 00610c4d 150 FUNC GLOBAL DEFAULT 12 helper_neon_unzip8 │ │ │ │ 4008: 006700f9 208 FUNC GLOBAL DEFAULT 12 aspeed_board_init_flashes │ │ │ │ 4009: 01312bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 4010: 012c0428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 4011: 007348b5 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 4011: 007348e5 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ 4012: 01203784 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarw │ │ │ │ - 4013: 0078bff1 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 4014: 0088e97d 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 4013: 0078c021 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 4014: 0088e9ad 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 4015: 00615939 128 FUNC GLOBAL DEFAULT 12 helper_check_hcr_el2_trap │ │ │ │ 4016: 0059aa51 104 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 4017: 003a4aed 76 FUNC GLOBAL DEFAULT 12 gicv3_update │ │ │ │ - 4018: 006d4315 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ + 4018: 006d4345 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ 4019: 005de859 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 4020: 007f8495 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 4020: 007f84c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 4021: 012b7a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 4022: 012c6e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 4023: 005e0d3d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 4024: 002eb449 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 4025: 00397f65 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 4026: 0084149d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 4026: 008414cd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 4027: 003f14f1 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ - 4028: 006d436d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ + 4028: 006d439d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ 4029: 012c7d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 4030: 012b9fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 4031: 012c74d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 4032: 002bc805 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 4033: 012bfcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 4034: 012bcfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 4035: 011891dc 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 4036: 00614425 6 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtod │ │ │ │ 4037: 01313182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 4038: 005e5ae9 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 4039: 00592a15 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 4040: 008374d1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 4040: 00837501 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 4041: 002c71ed 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 4042: 01312b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 4043: 00614bc9 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtoh │ │ │ │ 4044: 01312e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ - 4045: 006f1799 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ + 4045: 006f17c9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ 4046: 01313012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 4047: 0059d8fd 28 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 4048: 01312086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 4049: 012c03a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 4050: 012c4f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 4051: 012b9c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 4052: 012b62f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ - 4053: 006f1699 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ + 4053: 006f16c9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ 4054: 013127de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 4055: 00830b45 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ - 4056: 006d43dd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ + 4055: 00830b75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 4056: 006d440d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ 4057: 01312fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ 4058: 01313382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 4059: 005fae59 638 FUNC GLOBAL DEFAULT 12 aarch64_sync_32_to_64 │ │ │ │ 4060: 012bfdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 4061: 012c59a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 4062: 011efcc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 4063: 012b5b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ @@ -4070,81 +4070,81 @@ │ │ │ │ 4066: 012c4aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 4067: 011e1020 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 4068: 01311ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 4069: 011e10a0 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 4070: 012b955c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 4071: 011e10b0 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 4072: 012b80a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 4073: 007a8d5d 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 4073: 007a8d8d 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 4074: 004cfa49 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 4075: 006fadc5 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl │ │ │ │ - 4076: 006f1719 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ - 4077: 008092b9 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 4075: 006fadf5 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl │ │ │ │ + 4076: 006f1749 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ + 4077: 008092e9 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 4078: 012ca00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 4079: 008236c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 4080: 0074a435 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 4081: 006defdd 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ - 4082: 00824361 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 4083: 0070f715 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 4079: 008236f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 4080: 0074a465 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 4081: 006df00d 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ + 4082: 00824391 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 4083: 0070f745 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 4084: 0056921d 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 4085: 0131246c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 4086: 01311578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 4087: 012b7b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 4088: 005584fd 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 4089: 011eeb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 4090: 0077c91d 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 4090: 0077c94d 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 4091: 0059b89d 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 4092: 01312dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ - 4093: 006df12d 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ + 4093: 006df15d 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ 4094: 004b2611 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ - 4095: 0074f4f9 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ + 4095: 0074f529 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ 4096: 004de8d1 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 4097: 012bab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 4098: 002c8a3d 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 4099: 0058be45 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ - 4100: 006dc499 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ + 4100: 006dc4c9 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ 4101: 012c3114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 4102: 007e76e5 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 4102: 007e7715 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 4103: 0131139c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 4104: 01218d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_d │ │ │ │ 4105: 012bc038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 4106: 0077a711 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 4106: 0077a741 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 4107: 005effa9 272 FUNC GLOBAL DEFAULT 12 arm_reset_cpu │ │ │ │ 4108: 012c86ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 4109: 012b29f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 4110: 012bc068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 4111: 008a5ced 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 4111: 008a5d1d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 4112: 012b45a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 4113: 0080bf9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ - 4114: 006dc4f5 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ + 4113: 0080bfcd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 4114: 006dc525 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ 4115: 005614fd 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 4116: 0043f68d 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 4117: 01218e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_h │ │ │ │ - 4118: 0086f7d9 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 4118: 0086f809 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 4119: 00562b9d 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 4120: 012c0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 4121: 0131177c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 4122: 012b7f50 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 4123: 011f4890 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 4124: 0059a981 208 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 4125: 00852405 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 4125: 00852435 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 4126: 005cc239 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 4127: 012c23ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ 4128: 012c7348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 4129: 00559095 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 4130: 013112c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 4131: 012125bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlsl │ │ │ │ 4132: 013110b4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 4133: 01218de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_s │ │ │ │ 4134: 0131367c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 4135: 0041fc29 14 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 4136: 01189244 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 4137: 01312a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 4138: 0072bc49 148 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ - 4139: 006dc551 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ + 4138: 0072bc79 148 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 4139: 006dc581 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ 4140: 012bf144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 4141: 012ba01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 4142: 01313190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 4143: 01311d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 4144: 0044a5fd 6 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 4145: 002b6ab1 256 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 4146: 0131152e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ @@ -4154,29 +4154,29 @@ │ │ │ │ 4150: 012c20b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 4151: 012117d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_d │ │ │ │ 4152: 004f8581 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 4153: 004eb3d1 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 4154: 01312d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 4155: 01313102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 4156: 011880b8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 4157: 0087e58d 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 4157: 0087e5bd 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 4158: 012118d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_h │ │ │ │ 4159: 012c58c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ - 4160: 006f5bcd 194 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ + 4160: 006f5bfd 194 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ 4161: 012efd10 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 4162: 00615129 428 FUNC GLOBAL DEFAULT 12 helper_recpe_f64 │ │ │ │ 4163: 00296955 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ - 4164: 006f5e15 320 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ + 4164: 006f5e45 320 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ 4165: 0131191e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ 4166: 0120ef98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_wb_ud │ │ │ │ - 4167: 0088eea5 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4167: 0088eed5 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4168: 012c1d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4169: 011f270c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 4170: 005dbb79 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ - 4171: 006f5c91 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ + 4171: 006f5cc1 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ 4172: 003efd85 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4173: 01215424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_b │ │ │ │ 4174: 01312db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4175: 005d2d4d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4176: 01215298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_d │ │ │ │ 4177: 012c0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 4178: 01211854 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_s │ │ │ │ @@ -4184,147 +4184,147 @@ │ │ │ │ 4180: 0120bd10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovuntb │ │ │ │ 4181: 01312d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4182: 002c56a5 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4183: 005e686d 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4184: 0131118e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4185: 012153a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_h │ │ │ │ 4186: 01313614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 4187: 0085d5d9 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4188: 00895a85 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ - 4189: 006f5d55 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ + 4187: 0085d609 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4188: 00895ab5 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4189: 006f5d85 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ 4190: 0120bc8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunth │ │ │ │ 4191: 012c7c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_BYTE_EVENT │ │ │ │ 4192: 002ad179 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 4193: 01312886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_WRITE_BLOCK_DSTATE │ │ │ │ - 4194: 006df2cd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ + 4194: 006df2fd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ 4195: 012091c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhb │ │ │ │ 4196: 0131270c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 4197: 01227f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlldm │ │ │ │ 4198: 0121ea30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s8 │ │ │ │ - 4199: 008109a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4199: 008109d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4200: 012c4eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ - 4201: 006df3a5 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ + 4201: 006df3d5 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ 4202: 0121531c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_s │ │ │ │ 4203: 0120913c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhh │ │ │ │ 4204: 012c0648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4205: 00317235 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ - 4206: 006dc5b1 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ + 4206: 006dc5e1 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ 4207: 01312266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4208: 00806cc5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4208: 00806cf5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4209: 002be471 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ - 4210: 006d0abd 186 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ + 4210: 006d0aed 186 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ 4211: 004dd095 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4212: 0088c189 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4212: 0088c1b9 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4213: 012bd8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ - 4214: 006dc609 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ + 4214: 006dc639 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ 4215: 0131124a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4216: 01312762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4217: 012ba73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4218: 00295a31 16 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4219: 01313716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4220: 012ba0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ 4221: 011f7f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat │ │ │ │ 4222: 012090b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhw │ │ │ │ - 4223: 0081c9cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4223: 0081c9fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4224: 005158ad 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ - 4225: 006f6b69 106 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ + 4225: 006f6b99 106 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ 4226: 0041c355 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 4227: 00536d39 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4228: 003f1ab1 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 4229: 0060fe1d 14 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u16 │ │ │ │ - 4230: 006f6ca5 144 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ + 4230: 006f6cd5 144 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ 4231: 011efc40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ - 4232: 006ec259 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ + 4232: 006ec289 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ 4233: 012c5718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4234: 0056786d 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4235: 0089e139 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4236: 0075b1bd 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ - 4237: 006ed8e1 228 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ + 4235: 0089e169 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4236: 0075b1ed 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4237: 006ed911 228 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ 4238: 013127b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4239: 01312e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 4240: 002b8d1d 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4241: 006f6bd5 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ - 4242: 00819a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4241: 006f6c05 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ + 4242: 00819a9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4243: 01311576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4244: 012c0238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4245: 012c3264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4246: 0131143e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4247: 012bc718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ - 4248: 006dc665 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ - 4249: 006eca49 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ + 4248: 006dc695 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ + 4249: 006eca79 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ 4250: 01312e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4251: 013114fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4252: 007814a5 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4253: 0089383d 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4254: 0078a7ad 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4252: 007814d5 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4253: 0089386d 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4254: 0078a7dd 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4255: 01313770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4256: 00547de5 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4257: 012b4a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4258: 012be3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4259: 012c0618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 4260: 003ef519 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 4261: 005e16e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4262: 012c7e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4263: 01311e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ - 4264: 006f6c3d 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ + 4264: 006f6c6d 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ 4265: 011ebcd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4266: 01312160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4267: 0085a041 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ - 4268: 006ed3d9 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ + 4267: 0085a071 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4268: 006ed409 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ 4269: 013117ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4270: 002974d9 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4271: 012c0928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4272: 0082c16d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4272: 0082c19d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4273: 012c9be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4274: 00850989 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4274: 008509b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4275: 012c9de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4276: 002cde31 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4277: 012bcdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4278: 012cbc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4279: 005d3051 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4280: 00816d69 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4280: 00816d99 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4281: 012c8ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4282: 008431d1 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4282: 00843201 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4283: 012145b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_b │ │ │ │ 4284: 012c3934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4285: 01214428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_d │ │ │ │ 4286: 00614145 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitod │ │ │ │ 4287: 012b5d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4288: 01311e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4289: 012bcb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 4290: 01214530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_h │ │ │ │ 4291: 00614091 32 FUNC GLOBAL DEFAULT 12 helper_vfp_uitoh │ │ │ │ 4292: 00383e65 74 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ - 4293: 006e84a1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ - 4294: 00806709 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4293: 006e84d1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ + 4294: 00806739 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4295: 013128b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4296: 00883811 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4296: 00883841 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4297: 01311b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4298: 012c7ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4299: 00836b49 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4299: 00836b79 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4300: 012c57f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4301: 005d2dcd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4302: 00588011 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4303: 0071f6e9 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4303: 0071f719 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4304: 012c0e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 4305: 005d5d4d 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4306: 008176cd 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4306: 008176fd 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4307: 012c9134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4308: 002ffd6d 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4309: 0086db01 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4310: 00825e65 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4311: 00751355 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4309: 0086db31 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4310: 00825e95 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4311: 00751385 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4312: 012144ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_s │ │ │ │ 4313: 01312306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4314: 006140f9 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitos │ │ │ │ 4315: 012bf344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_READ_EVENT │ │ │ │ - 4316: 006e8699 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ + 4316: 006e86c9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ 4317: 012c3234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4318: 005237d9 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 4319: 00730b21 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4319: 00730b51 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4320: 002b8b3d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4321: 012cba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4322: 013120b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 4323: 0053a339 504 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4324: 013110d2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4325: 01311a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4326: 0055283d 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ @@ -4332,23 +4332,23 @@ │ │ │ │ 4328: 012b86c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4329: 013134fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_DSTATE │ │ │ │ 4330: 013136bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4331: 012c820c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4332: 00561711 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4333: 0053a285 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4334: 01312ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4335: 008814a1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4336: 0083ba31 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4337: 0088948d 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4335: 008814d1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4336: 0083ba61 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4337: 008894bd 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4338: 0053a5f1 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4339: 008495e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4339: 00849611 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4340: 0058ed25 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4341: 012b3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4342: 00843509 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4343: 0081e26d 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4342: 00843539 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4343: 0081e29d 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4344: 013116bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4345: 01312cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4346: 0131193c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4347: 01188608 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4348: 0131113c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4349: 01312af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4350: 013119f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ @@ -4356,430 +4356,430 @@ │ │ │ │ 4352: 005e1561 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4353: 0053a531 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4354: 01312768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4355: 0052cef1 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4356: 00682531 92 FUNC GLOBAL DEFAULT 12 gen_gvec_sadalp │ │ │ │ 4357: 012b70bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4358: 011ebc50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4359: 0078f5a5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4360: 008a0315 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4359: 0078f5d5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4360: 008a0345 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4361: 012ca29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4362: 0131160c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_INVALID_PTE_DSTATE │ │ │ │ 4363: 01311586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4364: 0070f305 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4364: 0070f335 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4365: 012c93a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4366: 012c2f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4367: 0083e155 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4367: 0083e185 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4368: 011f3cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4369: 0053a5b1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4370: 01311284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4371: 01207f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsb │ │ │ │ 4372: 00397bd5 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4373: 011882c8 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4374: 012c0078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4375: 00808d31 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4375: 00808d61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4376: 005534a9 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4377: 01207eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsh │ │ │ │ 4378: 012c82cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4379: 002c9fad 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4380: 00823dcd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 4381: 00837929 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4380: 00823dfd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4381: 00837959 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4382: 012b4958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4383: 013118f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4384: 007fd005 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4384: 007fd035 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4385: 012c9650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4386: 012c9770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4387: 0076db51 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4387: 0076db81 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4388: 01312d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4389: 01313806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4390: 01311858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4391: 012c15d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4392: 012c7f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4393: 01312d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4394: 005d30d5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4395: 0085e951 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4395: 0085e981 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4396: 012c878c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4397: 0131244e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4398: 007fe71d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4399: 0080cd8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ - 4400: 006e9ce9 54 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ + 4398: 007fe74d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4399: 0080cdbd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4400: 006e9d19 54 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ 4401: 012c3784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ 4402: 01207e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsw │ │ │ │ - 4403: 007f8fe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4403: 007f9011 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4404: 012c9d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4405: 0131224a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4406: 012c6b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4407: 01312218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4408: 012bb55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4409: 007fe25d 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4409: 007fe28d 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4410: 01227e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_probe_access │ │ │ │ 4411: 011888fc 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4412: 004b4ec9 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4413: 012c456c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4414: 013133a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4415: 005f55f1 2 FUNC GLOBAL DEFAULT 12 arm_cp_reset_ignore │ │ │ │ 4416: 01311658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_WRITE_DSTATE │ │ │ │ 4417: 004905e5 2 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4418: 007f1491 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4418: 007f14c1 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4419: 01312c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 4420: 00830d51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4420: 00830d81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4421: 012c5418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4422: 0081fce9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4423: 008380e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4424: 009d8f84 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4422: 0081fd19 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4423: 00838119 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4424: 009d8fa4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4425: 00440be9 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4426: 004e6d39 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4427: 012c7858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4428: 00819419 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4428: 00819449 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4429: 012cb1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4430: 00881ef9 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4430: 00881f29 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4431: 005232cd 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4432: 00832a8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4432: 00832abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4433: 012bb6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4434: 011ec598 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4435: 012ba19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4436: 00555e25 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4437: 00860a55 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4437: 00860a85 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4438: 012b51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4439: 0131368a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ 4440: 005d337d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4441: 0055a375 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ 4442: 012056f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmsh │ │ │ │ - 4443: 0071f231 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4444: 0087f359 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4443: 0071f261 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4444: 0087f389 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4445: 012c0f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4446: 00818c89 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4446: 00818cb9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4447: 0131235a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4448: 012bb34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4449: 005279a5 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4450: 0121153c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_b │ │ │ │ 4451: 01312852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4452: 006cf445 116 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ - 4453: 0084d3fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4452: 006cf475 116 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ + 4453: 0084d42d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4454: 013127a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4455: 012ef6b0 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4456: 01313554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4457: 013118ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ - 4458: 006eeb75 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ + 4458: 006eeba5 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ 4459: 005199dd 344 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4460: 006cf4b9 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ + 4460: 006cf4e9 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ 4461: 012114b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_h │ │ │ │ - 4462: 00897601 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4462: 00897631 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4463: 01205674 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmss │ │ │ │ 4464: 012bfff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4465: 01311974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4466: 012bd668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4467: 01311208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4468: 002fca25 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4469: 012c9c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4470: 0033125d 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4471: 012cbdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4472: 011f11e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4473: 00842835 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4474: 00879231 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4473: 00842865 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4474: 00879261 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4475: 01311eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4476: 0131161a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_BACKLIGHT_DSTATE │ │ │ │ 4477: 005e4495 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4478: 012bfca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4479: 01313dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4480: 007f88cd 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4480: 007f88fd 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4481: 0053e761 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4482: 01211434 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_s │ │ │ │ 4483: 00542045 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4484: 01207da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlub │ │ │ │ 4485: 012bc3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4486: 00670355 156 FUNC GLOBAL DEFAULT 12 aspeed_load_vbootrom │ │ │ │ 4487: 01312a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4488: 012bac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4489: 01312dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4490: 006cf531 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ - 4491: 0084bb59 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4490: 006cf561 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ + 4491: 0084bb89 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4492: 012b6a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4493: 012b8760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4494: 00864099 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4495: 009fad80 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4494: 008640c9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4495: 009fada0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4496: 012b39dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4497: 012c0e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4498: 01207d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluh │ │ │ │ 4499: 002c8621 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4500: 0088cc01 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4500: 0088cc31 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4501: 002eaec5 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4502: 012b5c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ 4503: 01216b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_b │ │ │ │ - 4504: 0088b2b1 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4504: 0088b2e1 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ 4505: 012169cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_d │ │ │ │ - 4506: 007e5471 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4507: 00735e3d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4506: 007e54a1 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4507: 00735e6d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4508: 00444a59 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4509: 00688f15 128 FUNC GLOBAL DEFAULT 12 gen_exception_internal │ │ │ │ - 4510: 0080fd3d 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4511: 007907c5 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4512: 0076e505 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4509: 00688f85 128 FUNC GLOBAL DEFAULT 12 gen_exception_internal │ │ │ │ + 4510: 0080fd6d 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4511: 007907f5 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4512: 0076e535 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4513: 01313122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4514: 00891f75 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4515: 00781b01 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4514: 00891fa5 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4515: 00781b31 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4516: 01216ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_h │ │ │ │ 4517: 005fb3e5 72 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbid │ │ │ │ - 4518: 00847f31 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4519: 00862241 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4518: 00847f61 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4519: 00862271 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4520: 002fa209 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4521: 0087e659 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4521: 0087e689 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4522: 012caac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4523: 01207c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluw │ │ │ │ 4524: 0058401d 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4525: 00849b0d 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4525: 00849b3d 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4526: 012c58d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4527: 00841c49 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4527: 00841c79 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4528: 013110dc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4529: 012ec7c4 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4530: 0044a311 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4531: 01313890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4532: 012bc9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4533: 005ac4f9 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4534: 01310dfc 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ 4535: 0051b2b9 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4536: 0086e401 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4536: 0086e431 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4537: 011ebbcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4538: 01312ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4539: 01216a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_s │ │ │ │ 4540: 01312330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4541: 01311320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4542: 0131190a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4543: 012cb9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4544: 002bf081 168 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4545: 0082e115 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4546: 0089b055 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4545: 0082e145 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4546: 0089b085 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4547: 012ca2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4548: 008a5eb1 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4548: 008a5ee1 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4549: 0121cd50 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_b │ │ │ │ 4550: 012be934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4551: 0121ca38 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_d │ │ │ │ - 4552: 00816f0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4552: 00816f3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4553: 012bd0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4554: 012b9cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4555: 01312e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4556: 00781d69 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4556: 00781d99 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4557: 0050c905 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4558: 00518c39 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4559: 008991dd 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4559: 0089920d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4560: 005cc1e9 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4561: 0121cc48 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_h │ │ │ │ 4562: 01312748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4563: 00541e2d 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4564: 013115de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_DSTATE │ │ │ │ - 4565: 006ef5f9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ + 4565: 006ef629 116 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ 4566: 013122dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4567: 01311298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4568: 0131284e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4569: 005e847d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4570: 002c3cd5 28 FUNC GLOBAL DEFAULT 12 helper_uhadd16 │ │ │ │ 4571: 0066fb0d 72 FUNC GLOBAL DEFAULT 12 aspeed_machine_ast2600_class_emmc_init │ │ │ │ 4572: 01188a00 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4573: 004ac46d 42 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4574: 012c9104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4575: 013133fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4576: 013138b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4577: 0078aa21 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4577: 0078aa51 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4578: 012bc148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4579: 006eaa5d 1880 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ - 4580: 00855111 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4579: 006eaa8d 1880 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ + 4580: 00855141 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4581: 012c4c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ - 4582: 006f2879 204 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ + 4582: 006f28a9 204 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ 4583: 0121cb40 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_s │ │ │ │ 4584: 012b2a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4585: 004da9c5 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4586: 005d3401 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4587: 00732d59 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4587: 00732d89 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4588: 012b7cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4589: 006f2731 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ - 4590: 00783d9d 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4589: 006f2761 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ + 4590: 00783dcd 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4591: 013121ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4592: 01312be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4593: 00792d35 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4594: 0084d475 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4593: 00792d65 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4594: 0084d4a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4595: 012133a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_h │ │ │ │ 4596: 012ca5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 4597: 006ef3b1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ - 4598: 0083eea5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4597: 006ef3e1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ + 4598: 0083eed5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4599: 012c93f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4600: 006ef255 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ - 4601: 00816e1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4602: 00820565 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4603: 0087f205 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ - 4604: 006f27d5 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ + 4600: 006ef285 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ + 4601: 00816e4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4602: 00820595 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4603: 0087f235 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4604: 006f2805 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ 4605: 005e7c71 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4606: 006818d1 104 FUNC GLOBAL DEFAULT 12 gen_neon_sqrshl │ │ │ │ 4607: 012266f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitod │ │ │ │ 4608: 01213324 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_s │ │ │ │ 4609: 012b8850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4610: 01311e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4611: 00828fe9 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4612: 0078ab09 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4611: 00829019 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4612: 0078ab39 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4613: 01226800 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitoh │ │ │ │ 4614: 0121bac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosizs │ │ │ │ 4615: 00563639 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4616: 005ccd51 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ - 4617: 006ef2c9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ + 4617: 006ef2f9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ 4618: 0044ad41 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4619: 008a0731 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4619: 008a0761 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4620: 004eb3b1 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4621: 00a7ed7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4621: 00a7ed9c 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4622: 006817b1 80 FUNC GLOBAL DEFAULT 12 gen_gvec_urshl │ │ │ │ 4623: 002c3c49 76 FUNC GLOBAL DEFAULT 12 helper_shsub8 │ │ │ │ 4624: 01311844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4625: 002f7f45 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4626: 0131315a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4627: 0052faa1 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4628: 005303d9 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4629: 012bc338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4630: 012b33e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4631: 007e5141 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4631: 007e5171 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4632: 012b950c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4633: 007e52c9 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4633: 007e52f9 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4634: 00681375 92 FUNC GLOBAL DEFAULT 12 gen_gvec_urshr │ │ │ │ 4635: 012bc458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4636: 012b56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_RESET_EXIT_EVENT │ │ │ │ 4637: 0122677c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitos │ │ │ │ 4638: 013120d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4639: 012b77bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4640: 013126e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4641: 012b3760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4642: 0088bd9d 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4642: 0088bdcd 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4643: 012c5e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4644: 0131383e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4645: 0051a10d 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4646: 01311ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4647: 0131127e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4648: 0088e889 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4649: 00781749 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4650: 0084bebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4648: 0088e8b9 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4649: 00781779 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4650: 0084beed 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4651: 012b3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4652: 006fcb75 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4652: 006fcba5 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4653: 01311cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4654: 01312b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4655: 0131202c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_UPDATE_DSTATE │ │ │ │ 4656: 012bb15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4657: 007f12a1 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4657: 007f12d1 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4658: 01312ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4659: 01311518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4660: 012caa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4661: 00548751 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4662: 012ef800 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4663: 008694f9 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4664: 0082baa5 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4663: 00869529 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4664: 0082bad5 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4665: 005ccc91 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4666: 005ac545 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4667: 012b8820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4668: 012ba0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4669: 013138a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4670: 01312202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4671: 007e41c5 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4671: 007e41f5 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4672: 012b748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4673: 007b1b31 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4673: 007b1b61 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4674: 011f480c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4675: 01301184 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4676: 012ca6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4677: 0131225e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4678: 012b9e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4679: 01312ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4680: 012cb59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4681: 011f7eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat16 │ │ │ │ 4682: 01311eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4683: 007fcb91 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4683: 007fcbc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4684: 012b2f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4685: 012b87b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ 4686: 012bc538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_FLUSH_QUEUE_EVENT │ │ │ │ - 4687: 00888199 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4687: 008881c9 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4688: 012c0178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4689: 012b3bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4690: 0081bc85 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4690: 0081bcb5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4691: 012bd7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4692: 012ba87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4693: 00a7edbc 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4694: 007fd07d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4693: 00a7eddc 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4694: 007fd0ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4695: 012c9830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4696: 00761141 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4696: 00761171 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4697: 012c9d5c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4698: 0071fd1d 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4698: 0071fd4d 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4699: 01311488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4700: 00857d65 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4700: 00857d95 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4701: 00449805 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4702: 012cbfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4703: 0082d11d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4703: 0082d14d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4704: 012c893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ 4705: 0059dd61 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4706: 00870c29 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4706: 00870c59 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4707: 004e55bd 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4708: 003314d5 152 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4709: 008094d5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4710: 00741099 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4711: 0085b041 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4709: 00809505 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4710: 007410c9 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4711: 0085b071 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4712: 005ded49 240 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4713: 005eea8d 44 FUNC GLOBAL DEFAULT 12 kvm_arm_add_vcpu_properties │ │ │ │ 4714: 01312c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4715: 012b7eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_READ_EVENT │ │ │ │ 4716: 011f2790 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4717: 012c0228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4718: 012b8400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4719: 0131155e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4720: 01313e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4721: 002bab49 184 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ 4722: 005bb971 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ - 4723: 006f2de5 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_b16 │ │ │ │ + 4723: 006f2e15 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_b16 │ │ │ │ 4724: 012bc7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4725: 00681801 104 FUNC GLOBAL DEFAULT 12 gen_neon_sqshl │ │ │ │ 4726: 012051d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0h │ │ │ │ - 4727: 006f95f5 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ + 4727: 006f9625 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ 4728: 013111b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4729: 01311d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ - 4730: 006f9671 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ + 4730: 006f96a1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ 4731: 012b3100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4732: 0115bd14 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4733: 0131315c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4734: 012be8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4735: 01312434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4736: 013123cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4737: 012c6708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4738: 0085ddb5 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4738: 0085dde5 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4739: 012c4acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4740: 011f504c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4741: 0055a421 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 4742: 00829151 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4742: 00829181 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4743: 0120514c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0s │ │ │ │ 4744: 01312658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4745: 013110a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4746: 012c5488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4747: 012c9d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4748: 003eed8d 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4749: 01313184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4750: 012be0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4751: 003b2321 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4752: 00878d49 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4752: 00878d79 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4753: 010ba690 64 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_no_migration_shift_bug │ │ │ │ 4754: 013131a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4755: 008221a9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4755: 008221d9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4756: 01311ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4757: 01311230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4758: 01312ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4759: 00811561 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4759: 00811591 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ 4760: 01312020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_IOPORT_WRITE_DSTATE │ │ │ │ - 4761: 00745605 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4761: 00745635 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4762: 0052f4b5 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4763: 01311d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4764: 005cfa2d 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4765: 012c56f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4766: 005c0c41 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4767: 0053e7fd 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4768: 012ef3f0 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4769: 01312f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4770: 01313684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4771: 01312594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4772: 012c8a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4773: 00877c69 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4774: 007eb3a1 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4773: 00877c99 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4774: 007eb3d1 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4775: 012cb1ac 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4776: 013131a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4777: 013133ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4778: 012003f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sb │ │ │ │ 4779: 011eb140 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4780: 01311b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4781: 011fa0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sdiv │ │ │ │ @@ -4791,1391 +4791,1391 @@ │ │ │ │ 4787: 002f752d 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4788: 011ff920 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsb │ │ │ │ 4789: 012be124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4790: 012c3a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4791: 012c1914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4792: 002c6655 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4793: 002c7da1 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4794: 00843869 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4795: 00864271 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4794: 00843899 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4795: 008642a1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4796: 012b740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4797: 012c836c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ 4798: 013115da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RECORD_EVENT_DSTATE │ │ │ │ - 4799: 00855f39 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4799: 00855f69 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4800: 011fbdd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalarh │ │ │ │ - 4801: 00828ae1 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4801: 00828b11 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4802: 011fa388 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_read │ │ │ │ 4803: 005b6d25 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4804: 01311d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ 4805: 01223b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_rpres_f32 │ │ │ │ - 4806: 0089feb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4806: 0089fee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4807: 011ff89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsh │ │ │ │ 4808: 012c0168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4809: 01312f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4810: 007869fd 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4810: 00786a2d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4811: 002f8049 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4812: 005dfae1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4813: 006059c1 56 FUNC GLOBAL DEFAULT 12 arm_stage1_mmu_idx │ │ │ │ - 4814: 0077a835 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4814: 0077a865 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4815: 002a84e1 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4816: 0131378a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4817: 002f7229 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4818: 012c0c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4819: 007fd839 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4819: 007fd869 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4820: 01313334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4821: 013112b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4822: 012002ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sw │ │ │ │ 4823: 011fbd50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalars │ │ │ │ 4824: 0052efa5 104 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4825: 012cb22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4826: 0077083d 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4826: 0077086d 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4827: 002cc055 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4828: 005e3485 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4829: 0081fb45 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4829: 0081fb75 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4830: 012c236c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ - 4831: 006f96ed 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ + 4831: 006f971d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ 4832: 0058ee69 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4833: 012c3c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4834: 007e9ab1 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ - 4835: 006f9769 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ + 4834: 007e9ae1 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ + 4835: 006f9799 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ 4836: 005749b9 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4837: 002cce45 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4838: 0057d119 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4839: 0084cd49 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4840: 00895855 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4839: 0084cd79 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4840: 00895885 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4841: 012c7208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4842: 005d0d59 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4843: 003f0145 4712 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4844: 007936b5 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4845: 007639e1 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4846: 008687b9 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4844: 007936e5 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4845: 00763a11 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4846: 008687e9 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4847: 00681539 312 FUNC GLOBAL DEFAULT 12 gen_gvec_sli │ │ │ │ - 4848: 00845205 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4848: 00845235 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4849: 002af489 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4850: 012bb33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4851: 00541b15 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4852: 002d4c71 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4853: 01313470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4854: 0072c141 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4854: 0072c171 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4855: 011863cc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4856: 012c65d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4857: 0059bb85 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4858: 012bb0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4859: 0078b409 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4859: 0078b439 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4860: 012c87dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4861: 0084bfad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4862: 008285d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4861: 0084bfdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4862: 00828601 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4863: 012c3184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4864: 0039a5ed 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4865: 0030284d 168 FUNC GLOBAL DEFAULT 12 nvdimm_init_acpi_state │ │ │ │ 4866: 00511c85 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4867: 00734cfd 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4867: 00734d2d 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4868: 0121d7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h2 │ │ │ │ 4869: 013137c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4870: 008582f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4870: 00858329 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4871: 012b3680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4872: 007335f9 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4872: 00733629 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4873: 0059bb5d 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4874: 005a77cd 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ - 4875: 0072c1d9 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 4875: 0072c209 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 4876: 012bb09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4877: 002fef7d 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4878: 007fd041 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4878: 007fd071 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4879: 0060b9b9 284 FUNC GLOBAL DEFAULT 12 arm_rebuild_hflags │ │ │ │ 4880: 01312f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4881: 012c6ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4882: 002c91a5 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4883: 012bd038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4884: 007fbb65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4885: 008546c5 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4884: 007fbb95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4885: 008546f5 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4886: 0067003d 188 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map_unimplemented │ │ │ │ 4887: 013135aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4888: 01312380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4889: 012ca11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4890: 011f0c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4891: 002a82d1 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4892: 006153dd 6 FUNC GLOBAL DEFAULT 12 helper_rsqrte_rpres_f32 │ │ │ │ 4893: 004e58c5 388 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4894: 005e07b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4895: 01200268 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_ub │ │ │ │ - 4896: 009b5920 544 OBJECT GLOBAL DEFAULT 14 arm_mmuidx_table │ │ │ │ + 4896: 009b5940 544 OBJECT GLOBAL DEFAULT 14 arm_mmuidx_table │ │ │ │ 4897: 012b797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4898: 00816f49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4898: 00816f79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4899: 011f4f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4900: 012c0758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4901: 012001e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uh │ │ │ │ 4902: 00329dd1 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4903: 012b48a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4904: 011f3d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4905: 0053a571 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4906: 011ff818 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbub │ │ │ │ 4907: 004b1e6d 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4908: 0082afe1 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4908: 0082b011 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4909: 012b999c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4910: 01311e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4911: 007e2c49 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4912: 008804b9 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4911: 007e2c79 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4912: 008804e9 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4913: 005e4925 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4914: 011ff794 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbuh │ │ │ │ 4915: 0131178c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4916: 012c5338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4917: 002b5b01 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4918: 012b26c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4919: 0057385d 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4920: 010b6244 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4921: 013118c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4922: 01311d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4923: 00816fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4923: 00816ff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4924: 012be274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4925: 0083b725 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4926: 0082c00d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4925: 0083b755 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4926: 0082c03d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4927: 01200160 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uw │ │ │ │ 4928: 012b85e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4929: 004e0ff1 216 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_device │ │ │ │ 4930: 01312eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4931: 01209a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsb │ │ │ │ 4932: 00511815 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4933: 00563771 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4934: 012b26e4 76 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4935: 005cfb29 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4936: 01188a94 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4937: 01311dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4938: 01313502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTPOFF_WRITE_DSTATE │ │ │ │ - 4939: 006f97e5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ + 4939: 006f9815 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ 4940: 0034023d 176 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_delete_front │ │ │ │ 4941: 013130d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ - 4942: 006f9861 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ + 4942: 006f9891 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ 4943: 0120997c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsh │ │ │ │ 4944: 012b2910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4945: 008287ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4945: 0082881d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4946: 01313214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4947: 012c59c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4948: 004e6569 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4949: 012b6834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4950: 0082b321 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4950: 0082b351 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4951: 003ef47d 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4952: 012bcd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4953: 013114e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4954: 005b4511 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4955: 01311178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4956: 0087993d 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4956: 0087996d 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4957: 012b3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4958: 007fe19d 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4959: 008099b9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4958: 007fe1cd 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4959: 008099e9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4960: 012c42a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4961: 0075f635 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4961: 0075f665 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4962: 012098f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsw │ │ │ │ 4963: 0131159c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_EVENT_DSTATE │ │ │ │ 4964: 005b8d85 284 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4965: 0084d699 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4966: 00766afd 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4967: 0078aebd 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4968: 00894ded 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4969: 00801751 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4965: 0084d6c9 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4966: 00766b2d 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4967: 0078aeed 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4968: 00894e1d 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4969: 00801781 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4970: 012053e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180h │ │ │ │ 4971: 01312964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4972: 012c17d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4973: 00295b29 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ 4974: 011f8624 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub16 │ │ │ │ - 4975: 00863d89 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4975: 00863db9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4976: 012c03f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 4977: 003a2fa1 48 FUNC GLOBAL DEFAULT 12 gic_class_name │ │ │ │ 4978: 01312608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REQUEST_CANCELLED_DSTATE │ │ │ │ - 4979: 007380d9 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4980: 00811b4d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4981: 0071f1d1 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4979: 00738109 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4980: 00811b7d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4981: 0071f201 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4982: 0120535c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180s │ │ │ │ 4983: 004441a9 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4984: 01311250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4985: 003393cd 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4986: 012cbd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4987: 0079081d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4987: 0079084d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4988: 0131125e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ 4989: 012189c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_h │ │ │ │ - 4990: 009b7d18 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4991: 00838b81 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4992: 0084d1c9 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4993: 00716f01 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4990: 009b7d38 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4991: 00838bb1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4992: 0084d1f9 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4993: 00716f31 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4994: 012b946c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4995: 008510fd 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4995: 0085112d 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4996: 012b67b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4997: 01311c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4998: 0052444d 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ 4999: 006109a9 46 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f32 │ │ │ │ - 5000: 0086a0bd 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 5000: 0086a0ed 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 5001: 0045aa71 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 5002: 00863e0d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 5003: 00885f41 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 5002: 00863e3d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 5003: 00885f71 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ 5004: 01218940 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_s │ │ │ │ 5005: 00523c8d 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 5006: 0131118c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 5007: 01311dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 5008: 00565c0d 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 5009: 00547dd1 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 5010: 008359f9 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 5010: 00835a29 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 5011: 01313542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 5012: 012bfec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_READ_EVENT │ │ │ │ 5013: 01312d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 5014: 0047f535 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 5015: 012ef6bc 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 5016: 012c7378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 5017: 01209874 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbub │ │ │ │ 5018: 012c35d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 5019: 012c20d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 5020: 00526175 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 5021: 012b6350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 5022: 003ab609 68 FUNC GLOBAL DEFAULT 12 gicv3_redist_vinvall │ │ │ │ 5023: 004ddf59 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 5024: 00858dcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 5024: 00858dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 5025: 00552775 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 5026: 012b3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 5027: 012097f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuh │ │ │ │ 5028: 01312db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 5029: 013117a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 5030: 012b5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_EVENT │ │ │ │ 5031: 013119a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 5032: 012bb5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 5033: 012c8c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 5034: 0076fffd 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 5035: 008427f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 5036: 008447d1 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 5034: 0077002d 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 5035: 00842829 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 5036: 00844801 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 5037: 00295945 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 5038: 012b785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 5039: 01311a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 5040: 0088a4b5 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 5041: 007f8c2d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 5040: 0088a4e5 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 5041: 007f8c5d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 5042: 012b52a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 5043: 01311b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 5044: 007a1385 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 5044: 007a13b5 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 5045: 004b6331 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 5046: 01312186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ 5047: 0120ef14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_wb_uw │ │ │ │ 5048: 011fb9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalarh │ │ │ │ - 5049: 008110c1 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 5049: 008110f1 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 5050: 01311f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 5051: 008972e1 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 5051: 00897311 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 5052: 0120976c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuw │ │ │ │ 5053: 012b60a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 5054: 0078ed81 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 5054: 0078edb1 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 5055: 002fb461 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 5056: 01312352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 5057: 00447669 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ 5058: 003a56e5 1984 FUNC GLOBAL DEFAULT 12 gicv3_dist_write │ │ │ │ - 5059: 008737b1 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 5060: 00760b51 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 5059: 008737e1 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 5060: 00760b81 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 5061: 012bc788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 5062: 012c1964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 5063: 012badac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 5064: 00543459 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 5065: 011fb930 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalars │ │ │ │ 5066: 01312cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 5067: 012c4bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 5068: 012bd398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 5069: 00888a81 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 5069: 00888ab1 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 5070: 01312482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 5071: 01312b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 5072: 0086fb79 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 5072: 0086fba9 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 5073: 002febcd 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 5074: 013123ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 5075: 002a7d89 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 5076: 01311bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 5077: 01300fa0 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 5078: 005e861d 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 5079: 012eeebc 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 5080: 01311898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 5081: 0078b4b9 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 5082: 006e7cc1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ - 5083: 007e2d79 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 5084: 007f868d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 5081: 0078b4e9 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 5082: 006e7cf1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ + 5083: 007e2da9 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 5084: 007f86bd 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 5085: 005279e1 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 5086: 005de659 58 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 5087: 012c13b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 5088: 013130b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 5089: 0053ed89 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 5090: 01311fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 5091: 01312fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 5092: 004de18d 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 5093: 005b7c71 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 5094: 0081fa91 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 5095: 0086fce5 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 5094: 0081fac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 5095: 0086fd15 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 5096: 012be814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 5097: 012b6814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 5098: 01311934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_DSTATE │ │ │ │ 5099: 011f7e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshll │ │ │ │ - 5100: 006e7eb9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ + 5100: 006e7ee9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ 5101: 0131300a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 5102: 0078304d 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 5102: 0078307d 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 5103: 012ba91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 5104: 01312722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 5105: 00827f7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ - 5106: 0083195d 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ + 5105: 00827fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 5106: 0083198d 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ 5107: 006813d1 36 FUNC GLOBAL DEFAULT 12 gen_gvec_ursra │ │ │ │ 5108: 0122a340 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 5109: 0044c2c5 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ 5110: 00668021 1080 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ - 5111: 006e1941 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ - 5112: 0078ac3d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 5113: 00765ea9 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 5111: 006e1971 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ + 5112: 0078ac6d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 5113: 00765ed9 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 5114: 0131174c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ - 5115: 006e19b5 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ + 5115: 006e19e5 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ 5116: 0044001d 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 5117: 013117c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 5118: 003390c5 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 5119: 002db0f9 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 5120: 00746411 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 5120: 00746441 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 5121: 002ca54d 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 5122: 0048f75d 20 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 5123: 00821d29 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 5123: 00821d59 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 5124: 01312164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 5125: 01311482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 5126: 00765739 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 5126: 00765769 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 5127: 0045bd61 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 5128: 00474375 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 5129: 01311384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 5130: 0056350d 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 5131: 012bcab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 5132: 00828289 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 5132: 008282b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 5133: 012b98dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 5134: 01312200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 5135: 012b3080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 5136: 00750705 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 5136: 00750735 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 5137: 01209d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsb │ │ │ │ 5138: 012c1f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 5139: 006813f5 324 FUNC GLOBAL DEFAULT 12 gen_gvec_sri │ │ │ │ 5140: 012c0438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 5141: 006e1a29 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ - 5142: 00828121 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 5141: 006e1a59 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ + 5142: 00828151 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 5143: 0053ce31 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 5144: 013126e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 5145: 007b1299 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 5145: 007b12c9 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 5146: 005cb8e1 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 5147: 005ef475 428 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf32_note │ │ │ │ 5148: 01209c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsh │ │ │ │ - 5149: 00719281 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 5149: 007192b1 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 5150: 01312dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 5151: 0084a919 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 5151: 0084a949 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 5152: 012be474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 5153: 0052f52d 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 5154: 01311ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 5155: 012c3a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 5156: 01311144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 5157: 01311fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 5158: 012b5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ASID_VMID_EVENT │ │ │ │ 5159: 012b36c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 5160: 00610a19 56 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f64 │ │ │ │ 5161: 012c8ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_EVENT │ │ │ │ - 5162: 006dfe45 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ + 5162: 006dfe75 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ 5163: 012c2014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 5164: 012b9b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 5165: 01313362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 5166: 01311b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 5167: 0057e1f5 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 5168: 00440dd9 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 5169: 012c0898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 5170: 01312052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 5171: 0057dffd 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ 5172: 01209c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsw │ │ │ │ - 5173: 006e0015 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ - 5174: 0073060d 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 5173: 006e0045 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ + 5174: 0073063d 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 5175: 012c6988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 5176: 0088d595 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 5176: 0088d5c5 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 5177: 005ca295 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 5178: 00842d21 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 5178: 00842d51 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 5179: 012c0538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 5180: 013117f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 5181: 012b8c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 5182: 012b5224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 5183: 0047f231 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 5184: 01211098 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_b │ │ │ │ 5185: 0131221e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 5186: 00440ce9 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 5187: 011f4b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 5188: 0037f265 10 FUNC GLOBAL DEFAULT 12 omap_gpio_set_clk │ │ │ │ - 5189: 0084d4ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 5189: 0084d51d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 5190: 01211014 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_h │ │ │ │ - 5191: 00893779 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 5192: 00697655 200 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ - 5193: 007034e9 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 5191: 008937a9 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 5192: 006976c1 200 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ + 5193: 00703519 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 5194: 012b4060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 5195: 01313232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 5196: 012ba09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 5197: 00736779 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 5198: 007fd3c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 5197: 007367a9 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 5198: 007fd3f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 5199: 0054a3e1 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 5200: 008929c1 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 5200: 008929f1 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 5201: 01189018 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 5202: 0131383a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 5203: 01311780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ 5204: 0066cacd 58 FUNC GLOBAL DEFAULT 12 arm_is_psci_call │ │ │ │ - 5205: 007aa449 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 5205: 007aa479 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 5206: 0059c811 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 5207: 01313364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 5208: 01312cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 5209: 002bf131 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ - 5210: 006d3091 140 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ + 5210: 006d30c1 140 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ 5211: 00ab49ac 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 5212: 00808b1d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 5212: 00808b4d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 5213: 01210f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_s │ │ │ │ 5214: 012c59b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 5215: 013137ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 5216: 012b8710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 5217: 012bf438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_WRITE_EVENT │ │ │ │ 5218: 011ec7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 5219: 012bfda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ - 5220: 006faeed 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ + 5220: 006faf1d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ 5221: 0131323c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 5222: 01312f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 5223: 00768f89 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 5224: 00846d81 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 5223: 00768fb9 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 5224: 00846db1 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 5225: 005df975 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 5226: 00800611 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ - 5227: 006fb061 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ + 5226: 00800641 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 5227: 006fb091 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ 5228: 01313dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 5229: 003edea5 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 5230: 003ee4b1 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 5231: 012c98cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 5232: 004f86f1 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 5233: 01311030 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 5234: 0073f931 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 5235: 00a7ed90 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 5234: 0073f961 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 5235: 00a7edb0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 5236: 00542569 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 5237: 0131342c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 5238: 012bb84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ - 5239: 006faf65 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ + 5239: 006faf95 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ 5240: 012bf314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_READ_EVENT │ │ │ │ 5241: 002dc091 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 5242: 006f3de1 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls_idx │ │ │ │ - 5243: 00818ff9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 5242: 006f3e11 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls_idx │ │ │ │ + 5243: 00819029 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 5244: 013134ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 5245: 0073c9a1 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 5245: 0073c9d1 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 5246: 012c279c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 5247: 005e38a5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 5248: 00877585 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 5248: 008775b5 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 5249: 01311500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 5250: 012c879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 5251: 0085e7ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 5251: 0085e7dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ 5252: 01209b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubub │ │ │ │ - 5253: 0084be45 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 5253: 0084be75 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 5254: 011f4260 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 5255: 00743455 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ - 5256: 006fafe1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ + 5255: 00743485 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 5256: 006fb011 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ 5257: 01209b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuh │ │ │ │ 5258: 012bb73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 5259: 012c42b4 664 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 5260: 012c5758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 5261: 00a64b28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 5261: 00a64b48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 5262: 012bfb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 5263: 005eee31 6 FUNC GLOBAL DEFAULT 12 is_64bit_semihosting │ │ │ │ 5264: 012c66e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 5265: 0031d999 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 5266: 012be0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 5267: 01312f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 5268: 012c5d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 5269: 00846bc9 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 5269: 00846bf9 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 5270: 00383809 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 5271: 002c773d 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 5272: 0131248a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 5273: 0088ef11 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 5273: 0088ef41 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 5274: 01312d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 5275: 013110c7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 5276: 011892f8 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 5277: 0033b6fd 244 FUNC GLOBAL DEFAULT 12 cxl_interleave_granularity_enc │ │ │ │ 5278: 01311e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 5279: 012c888c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 5280: 01311560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 5281: 012b3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 5282: 01311d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 5283: 01313254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 5284: 01189068 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ 5285: 00340181 36 FUNC GLOBAL DEFAULT 12 cxl_remove_extent_from_extent_list │ │ │ │ - 5286: 0080bbad 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 5287: 00733e29 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 5286: 0080bbdd 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 5287: 00733e59 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 5288: 013112fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 5289: 012bfbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 5290: 01311c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 5291: 008299c1 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 5291: 008299f1 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 5292: 01209a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuw │ │ │ │ 5293: 012c0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 5294: 003a1175 1420 FUNC GLOBAL DEFAULT 12 gic_acknowledge_irq │ │ │ │ 5295: 012b96dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 5296: 0121e79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s16 │ │ │ │ 5297: 0030043d 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 5298: 012c1d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 5299: 009b84f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 5300: 00721931 1852 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 5301: 0082fb4d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 5299: 009b8518 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 5300: 00721961 1852 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 5301: 0082fb7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 5302: 01212748 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_bfvdot_idx │ │ │ │ 5303: 00530089 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 5304: 007fc9b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 5304: 007fc9e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 5305: 013113de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 5306: 0071ee65 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 5306: 0071ee95 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 5307: 00659639 356 FUNC GLOBAL DEFAULT 12 select_tt │ │ │ │ 5308: 013114d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5309: 00295da9 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5310: 012b781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5311: 0074f1ad 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5311: 0074f1dd 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5312: 012c5024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 5313: 0041f44d 4 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5314: 00843e19 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5314: 00843e49 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5315: 012c27ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5316: 012bc388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5317: 01312a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5318: 01311124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 5319: 0072af1d 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5319: 0072af4d 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5320: 01311748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5321: 0071f891 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5321: 0071f8c1 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5322: 00522e6d 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5323: 01312452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5324: 0078b709 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5324: 0078b739 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5325: 012b6704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5326: 013110d8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5327: 0071f971 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5328: 0081e405 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5327: 0071f9a1 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5328: 0081e435 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5329: 012b5144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5330: 00854909 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5330: 00854939 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5331: 004bbbcd 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5332: 01311b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5333: 0131248c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5334: 002fba6d 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5335: 012b92fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5336: 012b6944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5337: 012b5324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5338: 007fcc09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5339: 007905c9 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5338: 007fcc39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5339: 007905f9 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5340: 0131221c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5341: 011effdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5342: 00302999 4336 FUNC GLOBAL DEFAULT 12 nvdimm_build_acpi │ │ │ │ 5343: 013117a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 5344: 007fc051 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5345: 00a7edf8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5346: 00820dcd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5344: 007fc081 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5345: 00a7ee18 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5346: 00820dfd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5347: 01311dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 5348: 01311ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5349: 012b6b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 5350: 0053c2e1 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 5351: 005bff45 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5352: 005e4c1d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ 5353: 00662849 2080 FUNC GLOBAL DEFAULT 12 arm_load_dtb │ │ │ │ - 5354: 0087bdfd 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5355: 008015a9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5354: 0087be2d 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5355: 008015d9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5356: 01311ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5357: 01313570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5358: 0131351e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5359: 01313772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5360: 01188a68 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ - 5361: 0069771d 156 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ + 5361: 00697789 156 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ 5362: 013112e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5363: 012c5de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5364: 007fb9fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ - 5365: 00688f95 104 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ + 5364: 007fba2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5365: 00689005 104 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ 5366: 002c8ee1 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 5367: 00745a5d 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ - 5368: 0085e861 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5367: 00745a8d 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ + 5368: 0085e891 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5369: 002c62b9 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5370: 002af619 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5371: 003385b1 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5372: 00678cc9 102 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_commands │ │ │ │ - 5373: 007f9909 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 5374: 0089f6cd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5373: 007f9939 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5374: 0089f6fd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5375: 004b5139 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5376: 007907a1 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5376: 007907d1 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5377: 002d9a71 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5378: 00614325 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod │ │ │ │ 5379: 0121e718 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s32 │ │ │ │ 5380: 0131384c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5381: 002ceb69 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 5382: 012cb2a8 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 5383: 00536d21 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5384: 012b5034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 5385: 004e4fad 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ 5386: 00614b15 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh │ │ │ │ 5387: 012bf224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 5388: 008452cd 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5388: 008452fd 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5389: 002c8cf5 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 5390: 007fde45 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5390: 007fde75 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5391: 012bcf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5392: 012c32a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5393: 0053ec31 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5394: 012c2e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5395: 012bb3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5396: 01311688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5397: 01312d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5398: 012b4780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_EVENT │ │ │ │ 5399: 01312228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5400: 01312f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5401: 013130d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5402: 012c0298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5403: 012b5c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ 5404: 011fddcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsb │ │ │ │ - 5405: 0082b501 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5405: 0082b531 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5406: 01312af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5407: 01311ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5408: 0082b9e1 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5408: 0082ba11 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5409: 012b81f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5410: 00a8b918 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5411: 0087a921 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5410: 00a8b938 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5411: 0087a951 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5412: 006147bd 6 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos │ │ │ │ 5413: 002be559 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5414: 012c7308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ 5415: 011fdd48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsh │ │ │ │ 5416: 005f33a5 134 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfiq │ │ │ │ - 5417: 00801455 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5417: 00801485 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5418: 012b5cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_WRITE_EVENT │ │ │ │ 5419: 01311196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5420: 00329cb1 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5421: 00804279 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5421: 008042a9 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5422: 012c55b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5423: 008469b9 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5423: 008469e9 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5424: 005b4c65 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5425: 012b3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5426: 00888b09 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5426: 00888b39 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5427: 012c0ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5428: 00393421 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5429: 00888b81 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5429: 00888bb1 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5430: 012b6714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5431: 004f62b1 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5432: 00835ccd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5432: 00835cfd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5433: 004fe039 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5434: 01312e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ 5435: 011fdcc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsw │ │ │ │ - 5436: 006faadd 688 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ - 5437: 008283b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5436: 006fab0d 688 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ + 5437: 008283e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5438: 012bc608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5439: 01313e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5440: 002ad145 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5441: 012be724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5442: 002cc641 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ 5443: 01200790 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorri │ │ │ │ - 5444: 00870379 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5444: 008703a9 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5445: 012c1dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5446: 012bd978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5447: 0078281d 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5447: 0078284d 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5448: 01313d58 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5449: 0083a5d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5449: 0083a609 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5450: 01220500 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u16 │ │ │ │ 5451: 012c2dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5452: 002c5ac9 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5453: 007308b5 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ - 5454: 0080ac79 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5453: 007308e5 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ + 5454: 0080aca9 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5455: 004db14d 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5456: 0087dd7d 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5457: 007f40f1 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5456: 0087ddad 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5457: 007f4121 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5458: 012273dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mind │ │ │ │ 5459: 012bf468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5460: 0076dc71 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5460: 0076dca1 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5461: 012eee64 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5462: 012bed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5463: 01311c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5464: 012b4574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5465: 012b777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5466: 012274e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minh │ │ │ │ 5467: 012c4b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5468: 0052c679 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5469: 01311d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5470: 00860091 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5470: 008600c1 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5471: 013119e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5472: 0118636c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5473: 008814cd 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5473: 008814fd 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5474: 0121d824 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h │ │ │ │ 5475: 013127d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5476: 012bfc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5477: 012c256c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5478: 005b6dd5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5479: 012c52e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5480: 011fbbc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalarh │ │ │ │ 5481: 012126c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmmla │ │ │ │ 5482: 01313304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_DSTATE │ │ │ │ - 5483: 00860381 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5483: 008603b1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5484: 01227460 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mins │ │ │ │ 5485: 012b957c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5486: 012c76f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5487: 00440af9 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5488: 011e0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5489: 013115e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_OPCODE_DSTATE │ │ │ │ 5490: 012b8660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5491: 0081b3b1 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5491: 0081b3e1 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5492: 013137b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5493: 01311238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5494: 012c899c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5495: 00444411 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5496: 011fbb40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalars │ │ │ │ 5497: 00541bd1 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5498: 013116d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5499: 012bc698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5500: 0078eea1 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5501: 00877cfd 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5500: 0078eed1 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5501: 00877d2d 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5502: 012c0ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5503: 01312dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5504: 0131251c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5505: 0032edf9 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5506: 012c77a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5507: 0131246e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5508: 012c0368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5509: 012c0fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5510: 01313558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5511: 01313318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_EVENT_DSTATE │ │ │ │ - 5512: 0082833d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5512: 0082836d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5513: 012c3da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5514: 013122c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5515: 012be0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5516: 005c9e29 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5517: 002d5089 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5518: 002f7de1 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5519: 002bb751 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5520: 01311220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5521: 00421cf5 224 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5522: 012cb5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5523: 005b6d2d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5524: 01312a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5525: 008357ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5526: 00829529 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5527: 007fcc45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5525: 008357dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5526: 00829559 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5527: 007fcc75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5528: 002fc725 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5529: 007e6549 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5529: 007e6579 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5530: 01311376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5531: 01312e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5532: 012b3600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5533: 01312c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5534: 0078df69 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5534: 0078df99 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5535: 012c9440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5536: 012bad8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5537: 01311a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ 5538: 00681d3d 76 FUNC GLOBAL DEFAULT 12 gen_gvec_sqsub_qc │ │ │ │ - 5539: 008948d9 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5540: 0072f021 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5539: 00894909 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5540: 0072f051 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5541: 01313124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5542: 00800d49 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5542: 00800d79 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5543: 01312132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5544: 01312548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5545: 012b5074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5546: 0121e694 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s64 │ │ │ │ 5547: 005eec7d 48 FUNC GLOBAL DEFAULT 12 kvm_arm_cpu_pre_save │ │ │ │ 5548: 012b5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_EVENT │ │ │ │ 5549: 012bc8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5550: 01311e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5551: 0122047c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u32 │ │ │ │ 5552: 0131368e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5553: 0088bc85 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ - 5554: 00a724b8 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ + 5553: 0088bcb5 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5554: 00a724d8 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ 5555: 00371359 224 FUNC GLOBAL DEFAULT 12 omap_lcdc_init │ │ │ │ 5556: 012bb0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5557: 01311b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5558: 002bfb91 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5559: 013130ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5560: 012bc648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5561: 006fae75 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl_idx │ │ │ │ - 5562: 008250f1 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5561: 006faea5 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl_idx │ │ │ │ + 5562: 00825121 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5563: 012bb06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5564: 003f8049 360 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5565: 0052b4b9 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5566: 0131375a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5567: 0084dd35 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5567: 0084dd65 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5568: 01186360 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5569: 011f97ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_cc │ │ │ │ 5570: 011f3054 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5571: 007654d1 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5571: 00765501 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ 5572: 012b7ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_EVENT │ │ │ │ - 5573: 006eb4fd 84 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ + 5573: 006eb52d 84 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ 5574: 005f4959 70 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update_all │ │ │ │ - 5575: 007820bd 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5575: 007820ed 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5576: 005b7ed9 200 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5577: 0052dbed 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5578: 002bc0fd 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5579: 012baffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5580: 01217398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_b │ │ │ │ 5581: 012c71c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5582: 012b710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5583: 00658ec9 40 FUNC GLOBAL DEFAULT 12 smmu_get_iotlb_key │ │ │ │ 5584: 013123de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5585: 003f1659 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5586: 0121720c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_d │ │ │ │ - 5587: 00807ce1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 5588: 008a2801 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5587: 00807d11 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5588: 008a2831 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5589: 003aa459 2136 FUNC GLOBAL DEFAULT 12 gicv3_redist_write │ │ │ │ 5590: 01313778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5591: 012bec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5592: 013117c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5593: 01217314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_h │ │ │ │ 5594: 01312720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5595: 01313802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5596: 007fc17d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5596: 007fc1ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5597: 012c0f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5598: 01311a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5599: 012c6d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5600: 0086d915 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5601: 0071e0bd 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5600: 0086d945 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5601: 0071e0ed 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ 5602: 011f7d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl48 │ │ │ │ - 5603: 0081f875 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5603: 0081f8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5604: 002ffbe1 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5605: 002c1505 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5606: 0131206c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5607: 01217290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_s │ │ │ │ 5608: 011f7cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl │ │ │ │ 5609: 01312416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5610: 007fd16d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5610: 007fd19d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5611: 012bda28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5612: 00893241 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5612: 00893271 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5613: 002bbc85 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5614: 0121b304 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sd │ │ │ │ 5615: 012c88fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5616: 01312110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5617: 0082f3d1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5617: 0082f401 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5618: 005c1329 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5619: 0088309d 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5620: 007faf05 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5619: 008830cd 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5620: 007faf35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ 5621: 0121b0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sh │ │ │ │ - 5622: 008772ad 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5623: 007fe641 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5624: 00828739 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5625: 007aef41 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5622: 008772dd 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5623: 007fe671 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5624: 00828769 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5625: 007aef71 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5626: 01312c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5627: 004f52f9 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5628: 00512be5 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5629: 01311812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5630: 005bb4e9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5631: 0131361e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5632: 012c7188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5633: 012b786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5634: 011862c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5635: 0055df61 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5636: 0121b1fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ss │ │ │ │ 5637: 012b81a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5638: 007fe87d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5638: 007fe8ad 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5639: 013125f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5640: 012bdf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ - 5641: 006ef85d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ - 5642: 00892389 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5643: 0087bd29 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5641: 006ef88d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ + 5642: 008923b9 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5643: 0087bd59 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5644: 00336435 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5645: 01189830 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5646: 01312fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5647: 012c5688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5648: 003cdd61 4 FUNC GLOBAL DEFAULT 12 omap_clk_onoff │ │ │ │ 5649: 013117ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5650: 0076fc1d 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5650: 0076fc4d 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5651: 012b961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5652: 01311aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5653: 0083a7e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5653: 0083a815 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5654: 012c5638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ - 5655: 006ec45d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ + 5655: 006ec48d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ 5656: 012ca35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5657: 01311598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_READ_DSTATE │ │ │ │ 5658: 012c6968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5659: 012c10f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5660: 002f0b91 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5661: 00781fe9 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5661: 00782019 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5662: 012bd818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5663: 012c83dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5664: 012c6588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5665: 002a8269 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5666: 012b7cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5667: 003ee6dd 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5668: 008184e9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5668: 00818519 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5669: 005678c9 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5670: 012b7d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5671: 012bffc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_RESET_EVENT │ │ │ │ 5672: 005bb479 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5673: 00835d91 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5673: 00835dc1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5674: 01223db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdd │ │ │ │ 5675: 012233ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd │ │ │ │ 5676: 013113d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5677: 0052f7ed 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5678: 005d1c59 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5679: 0084cb65 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5679: 0084cb95 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5680: 0059ad61 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5681: 004d894d 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5682: 012234f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth │ │ │ │ 5683: 01223cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdh │ │ │ │ 5684: 012bc958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5685: 0089e15d 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5685: 0089e18d 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5686: 005b51e5 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5687: 012c6ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5688: 00296939 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5689: 0083f8b5 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5689: 0083f8e5 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5690: 00529cc9 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5691: 012c3604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5692: 0121ba3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touszh │ │ │ │ 5693: 01311092 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 5694: 008259fd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5694: 00825a2d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5695: 005d2501 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5696: 00769081 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5696: 007690b1 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5697: 01223470 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints │ │ │ │ 5698: 005e8515 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5699: 002cd381 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5700: 01223d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladds │ │ │ │ 5701: 012c20c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5702: 0077adf9 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5702: 0077ae29 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5703: 012c5a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5704: 00296fa1 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5705: 01312010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 5706: 007fbd09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5706: 007fbd39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5707: 01312680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5708: 012c52f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5709: 0084642d 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5709: 0084645d 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5710: 01312f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5711: 01311484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5712: 0131185a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5713: 012b73ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5714: 0121b280 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ud │ │ │ │ 5715: 011fb7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalarh │ │ │ │ 5716: 003efd19 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5717: 00536ca5 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5718: 01311610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_ADD_MR_DSTATE │ │ │ │ 5719: 012c1158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5720: 01186348 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5721: 01312fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5722: 005e4d05 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ 5723: 0121b070 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_uh │ │ │ │ - 5724: 00869fb1 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5724: 00869fe1 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5725: 012caf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5726: 0131347a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ - 5727: 006f0485 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ + 5727: 006f04b5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ 5728: 01311bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5729: 01311fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5730: 004dae39 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5731: 0075dd81 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5731: 0075ddb1 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5732: 012c5618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5733: 006f0385 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ - 5734: 00804ee5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5733: 006f03b5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ + 5734: 00804f15 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5735: 012bf1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5736: 00587819 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5737: 012b3890 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5738: 012caa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5739: 00856325 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5739: 00856355 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5740: 00505f21 248 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5741: 0032ce81 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5742: 012be2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ 5743: 011fb720 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalars │ │ │ │ - 5744: 008043cd 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5744: 008043fd 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5745: 0121b178 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_us │ │ │ │ 5746: 006595c1 120 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid_s1 │ │ │ │ - 5747: 008739f9 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5747: 00873a29 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5748: 01311da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5749: 0055d459 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5750: 005e0401 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5751: 009fadd4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5752: 006f0405 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ - 5753: 006ecd29 172 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ - 5754: 008598c5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5755: 00807e51 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5751: 009fadf4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5752: 006f0435 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ + 5753: 006ecd59 172 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ + 5754: 008598f5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5755: 00807e81 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5756: 012bcff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5757: 0088a0e9 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5757: 0088a119 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5758: 0031777d 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5759: 009fadcc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5760: 00879149 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5759: 009fadec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5760: 00879179 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5761: 012ca5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5762: 012beefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5763: 012c3174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5764: 00800f65 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5765: 009fadc4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5764: 00800f95 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5765: 009fade4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5766: 01313134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5767: 003071b5 280 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5768: 00749b61 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5768: 00749b91 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5769: 013123d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5770: 002bc37d 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5771: 01313370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5772: 007c06d1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5772: 007c0701 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5773: 0057d2b5 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5774: 0059ac8d 212 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5775: 012bb40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5776: 012b5b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5777: 0131128c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5778: 008249c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5779: 0085ff7d 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5780: 0085e009 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5778: 008249f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5779: 0085ffad 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5780: 0085e039 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5781: 01312f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5782: 01219de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_d │ │ │ │ 5783: 01224a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtod │ │ │ │ 5784: 002e7989 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5785: 00743a75 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5785: 00743aa5 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5786: 012c4cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5787: 012b395c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5788: 012c19c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5789: 00333df5 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5790: 00610341 104 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s32 │ │ │ │ 5791: 012b2a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5792: 01219ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_h │ │ │ │ 5793: 01313286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5794: 0044c415 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5795: 002bf1c1 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ 5796: 01224700 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtoh │ │ │ │ - 5797: 0082b71d 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5797: 0082b74d 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5798: 011fabc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_setend │ │ │ │ 5799: 0131342e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5800: 007b68d5 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5800: 007b6905 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5801: 005dbb3d 60 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5802: 00308a5d 508 FUNC GLOBAL DEFAULT 12 build_viot │ │ │ │ 5803: 011e1170 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5804: 00844691 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5804: 008446c1 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5805: 011e11e0 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5806: 01219e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_s │ │ │ │ 5807: 0131107b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5808: 011e1270 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5809: 012c0848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5810: 01224d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtos │ │ │ │ - 5811: 0074c2c1 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ + 5811: 0074c2f1 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ 5812: 012bd288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5813: 0060fe51 12 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u16 │ │ │ │ 5814: 0120daf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupb │ │ │ │ - 5815: 0075c239 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5815: 0075c269 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5816: 01312670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5817: 013131c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5818: 012b8450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5819: 01313272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5820: 007fc579 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5821: 00832425 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5820: 007fc5a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5821: 00832455 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5822: 012b50e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5823: 012c77c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5824: 0120da74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viduph │ │ │ │ 5825: 0121d068 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4ekey │ │ │ │ 5826: 00536d31 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5827: 01312b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5828: 002ffdbd 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5829: 01311073 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5830: 012c6e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5831: 00519f75 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5832: 00762e69 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5832: 00762e99 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5833: 01312064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5834: 008a179d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5834: 008a17cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5835: 01202704 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhxsw │ │ │ │ 5836: 00530969 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5837: 012c01a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5838: 012cb930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5839: 012b8bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5840: 005dffcd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5841: 0041be29 42 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features_ex │ │ │ │ 5842: 0120d9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupw │ │ │ │ - 5843: 007ba709 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5843: 007ba739 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5844: 012be634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5845: 01222474 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s8 │ │ │ │ 5846: 012c987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5847: 005b85d1 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5848: 0089762d 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5848: 0089765d 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5849: 012b8590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5850: 00893bb5 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5850: 00893be5 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5851: 013131d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5852: 005d4989 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5853: 012c5cb4 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5854: 012bc3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5855: 012c241c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5856: 0122a34c 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5857: 00845849 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5858: 007e8d4d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5859: 007379a1 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5857: 00845879 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5858: 007e8d7d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5859: 007379d1 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5860: 012cbd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5861: 002976ed 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5862: 007fd2d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5863: 007bcfa5 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5862: 007fd305 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5863: 007bcfd5 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5864: 012c9cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5865: 012bcc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5866: 0082d1cd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5867: 0078f299 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5866: 0082d1fd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5867: 0078f2c9 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5868: 01313218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5869: 01313118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5870: 0122f398 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5871: 0070f58d 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5871: 0070f5bd 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5872: 012ef40c 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5873: 01312fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5874: 0131168a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5875: 012b6784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5876: 012c1a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5877: 012b727c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5878: 012b2ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5879: 012bdbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5880: 012c4cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5881: 0080d8e9 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5881: 0080d919 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5882: 012bdb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5883: 0121ecc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s8 │ │ │ │ 5884: 00537bf9 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5885: 013112ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5886: 013113d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5887: 01311dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5888: 0087e4bd 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5889: 006d3d05 90 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ + 5888: 0087e4ed 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5889: 006d3d35 90 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ 5890: 013125f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5891: 0072dfd9 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5892: 00858269 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5891: 0072e009 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5892: 00858299 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ 5893: 0059deb5 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5894: 012bee1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5895: 00860e59 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5895: 00860e89 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5896: 01313626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5897: 0088d265 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5897: 0088d295 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5898: 011ef0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ - 5899: 006d3d61 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ + 5899: 006d3d91 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ 5900: 005cdc89 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5901: 012c0ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5902: 008084a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5902: 008084d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5903: 012be924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5904: 012c9570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5905: 0076f8c5 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5905: 0076f8f5 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ 5906: 010ba7a4 64 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_cpu_sre_el1 │ │ │ │ 5907: 0054b041 204 FUNC GLOBAL DEFAULT 12 iommufd_backend_connect │ │ │ │ - 5908: 006e9bf1 16 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ - 5909: 0088ea0d 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5908: 006e9c21 16 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ + 5909: 0088ea3d 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5910: 012bd5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5911: 005d29cd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5912: 01311f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5913: 012bd4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5914: 01311ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5915: 0122404c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rmode │ │ │ │ 5916: 013125a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5917: 012c07f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5918: 0054a9c5 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5919: 002c7f0d 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5920: 005a71c5 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5921: 012cb110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5922: 013115d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_2LVL_DSTATE │ │ │ │ 5923: 00563531 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5924: 0084bef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5925: 00827d9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5924: 0084bf29 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5925: 00827dcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5926: 01311e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5927: 013122aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5928: 006d3dc9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ + 5928: 006d3df9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ 5929: 013129c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_READ_DSTATE │ │ │ │ - 5930: 00897155 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5930: 00897185 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5931: 012b6420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5932: 01312572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5933: 002f72c9 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5934: 00877899 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 5935: 00843f85 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5934: 008778c9 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5935: 00843fb5 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5936: 01188fec 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5937: 0120bb00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsb │ │ │ │ 5938: 01311f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5939: 0074ac01 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5940: 007673d5 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5939: 0074ac31 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5940: 00767405 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5941: 01311b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5942: 01312b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5943: 012c1ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ 5944: 006103a9 64 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s64 │ │ │ │ 5945: 012b3570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5946: 012c9a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5947: 013115d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_BYPASS_DSTATE │ │ │ │ 5948: 0055a2a9 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5949: 0131338a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5950: 0120ba7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsh │ │ │ │ 5951: 005e6815 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5952: 01312a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5953: 007fd569 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5953: 007fd599 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5954: 012beda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_CONFLICT_EVENT │ │ │ │ 5955: 0044c359 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5956: 005d4a05 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5957: 00559eb1 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5958: 01313924 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5959: 01311534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5960: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5961: 00746425 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ - 5962: 006e9629 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ + 5961: 00746455 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5962: 006e9659 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ 5963: 013136f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5964: 012b62d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5965: 00825895 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5965: 008258c5 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5966: 012b2b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ - 5967: 006cee79 76 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ + 5967: 006ceea9 76 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ 5968: 011f0588 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5969: 0089e151 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5969: 0089e181 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5970: 005e4659 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5971: 01312f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5972: 00786c0d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5972: 00786c3d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5973: 01312b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5974: 008a4215 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5974: 008a4245 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5975: 01311316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5976: 007e99c9 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5977: 0086f24d 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5976: 007e99f9 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5977: 0086f27d 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5978: 013129a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5979: 004d9fa1 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5980: 012b8194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5981: 0078b855 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5981: 0078b885 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5982: 00587595 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5983: 012cb9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5984: 011e7834 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5985: 012c5448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5986: 012b6370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5987: 008908a1 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5988: 0089917d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5987: 008908d1 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5988: 008991ad 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5989: 0131264a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5990: 0131295c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5991: 01313826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5992: 00810ccd 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ - 5993: 006f7b8d 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ + 5992: 00810cfd 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5993: 006f7bbd 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ 5994: 012b3bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5995: 012b35d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5996: 00757775 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5996: 007577a5 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5997: 0121ed48 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u8 │ │ │ │ 5998: 0115bd44 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5999: 002ccde9 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 6000: 006f796d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ - 6001: 007f39b1 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 6000: 006f799d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ + 6001: 007f39e1 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 6002: 013118bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 6003: 0131201c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 6004: 012c243c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ 6005: 0131251e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ - 6006: 006d3e39 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ + 6006: 006d3e69 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ 6007: 011ef064 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 6008: 013119f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 6009: 01313dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 6010: 0036c7e9 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 6011: 00857ce1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 6011: 00857d11 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 6012: 002b527d 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 6013: 012b2f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 6014: 0089c351 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 6014: 0089c381 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 6015: 013128ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 6016: 006d3e91 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ + 6016: 006d3ec1 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ 6017: 005d77a5 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 6018: 0131194c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ - 6019: 006f7a7d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ + 6019: 006f7aad 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ 6020: 011fefd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbb │ │ │ │ 6021: 012c04c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 6022: 012be6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 6023: 012c6628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 6024: 012c31b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 6025: 00854d25 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ - 6026: 00817b65 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ - 6027: 006e9631 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ + 6025: 00854d55 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ + 6026: 00817b95 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 6027: 006e9661 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ 6028: 011fef54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbh │ │ │ │ 6029: 004e612d 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 6030: 0059b03d 288 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 6031: 013135c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 6032: 012c5798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 6033: 004389f9 3632 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 6034: 0083b609 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 6034: 0083b639 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 6035: 0058c03d 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 6036: 00860b19 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 6036: 00860b49 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 6037: 011edfe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ - 6038: 006d3ef9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ + 6038: 006d3f29 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ 6039: 012c4f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 6040: 01312ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 6041: 012bce98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 6042: 00329b4d 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 6043: 00808e79 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 6043: 00808ea9 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 6044: 012bce48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 6045: 0120b8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntub │ │ │ │ - 6046: 006e9715 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ + 6046: 006e9745 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ 6047: 01313e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 6048: 0039c1bd 54 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 6049: 0032a561 220 FUNC GLOBAL DEFAULT 12 register_write_memory │ │ │ │ 6050: 012bc808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 6051: 01312618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_DSTATE │ │ │ │ 6052: 01311ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 6053: 0120b86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntuh │ │ │ │ 6054: 002e6aa5 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 6055: 01311994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 6056: 00895ead 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 6056: 00895edd 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 6057: 01312ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 6058: 013132de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 6059: 01313082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6060: 013135d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 6061: 0082b4ad 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 6062: 008468f5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 6061: 0082b4dd 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 6062: 00846925 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 6063: 0050f109 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 6064: 00553541 156 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 6065: 012b4c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 6066: 0081ab85 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 6066: 0081abb5 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 6067: 003f1409 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 6068: 0085dc35 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 6068: 0085dc65 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 6069: 012c1934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 6070: 012bcac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 6071: 01312eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 6072: 012bb0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 6073: 0131202a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_OUT_OF_RBDS_DSTATE │ │ │ │ 6074: 013126f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 6075: 00843c81 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 6075: 00843cb1 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 6076: 012c0038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 6077: 01312c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 6078: 011f0504 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 6079: 008786c9 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 6079: 008786f9 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 6080: 0131281a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 6081: 00a7edb4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 6081: 00a7edd4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 6082: 0131226a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 6083: 011f9494 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32_newel │ │ │ │ 6084: 012b774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 6085: 012b47d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 6086: 0076cc55 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 6086: 0076cc85 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 6087: 012c5a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 6088: 0073bb7d 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 6088: 0073bbad 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 6089: 01313264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 6090: 002b6679 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 6091: 00819bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 6091: 00819c05 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 6092: 00444ffd 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 6093: 012b989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ - 6094: 006d9db1 118 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ + 6094: 006d9de1 118 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ 6095: 012c1a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 6096: 0120b65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorn │ │ │ │ 6097: 01312f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 6098: 01311388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 6099: 012c3544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 6100: 006dff2d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ + 6100: 006dff5d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ 6101: 01312966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ 6102: 0120b6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorr │ │ │ │ - 6103: 0084faf5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 6103: 0084fb25 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 6104: 012c850c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 6105: 013128d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 6106: 01313260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 6107: 012b6170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ - 6108: 006d9e29 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ + 6108: 006d9e59 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ 6109: 003b8569 692 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 6110: 0083b549 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 6111: 00735145 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 6110: 0083b579 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 6111: 00735175 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 6112: 005fbb55 276 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_el │ │ │ │ 6113: 0059d8cd 32 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 6114: 01311d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 6115: 012c2084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ - 6116: 006e011d 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ - 6117: 006e6e11 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ + 6116: 006e014d 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ + 6117: 006e6e41 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ 6118: 004bb1f1 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 6119: 005e43cd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 6120: 012ca34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 6121: 012c19a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ - 6122: 006fae3d 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ + 6122: 006fae6d 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ 6123: 005d4a85 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 6124: 004e6b21 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 6125: 008522bd 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 6125: 008522ed 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 6126: 005cc93d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 6127: 012c7e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ 6128: 00610971 54 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f32 │ │ │ │ - 6129: 00736d85 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 6130: 0082c8f5 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 6129: 00736db5 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 6130: 0082c925 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 6131: 01311e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 6132: 0084995d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 6133: 0084c0e5 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 6134: 0089e061 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 6132: 0084998d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 6133: 0084c115 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 6134: 0089e091 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 6135: 012b9bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 6136: 005526a5 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ - 6137: 006e6ec9 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ - 6138: 006d9ec5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ + 6137: 006e6ef9 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ + 6138: 006d9ef5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ 6139: 0131293c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 6140: 012b755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 6141: 0089d6c9 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 6142: 006dadbd 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ - 6143: 007841d9 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 6141: 0089d6f9 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 6142: 006daded 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ + 6143: 00784209 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 6144: 0059c2e1 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 6145: 008336c1 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 6145: 008336f1 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 6146: 005e8771 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 6147: 0074f011 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 6147: 0074f041 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 6148: 011f9b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_bkpt_insn │ │ │ │ 6149: 0131306a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_EXEC_DSTATE │ │ │ │ 6150: 01312d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 6151: 013127c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 6152: 0131158e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 6153: 0050f065 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 6154: 0121f270 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s8 │ │ │ │ - 6155: 006dae65 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ + 6155: 006dae95 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ 6156: 012c1de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 6157: 00871365 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 6158: 0080ec55 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 6157: 00871395 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 6158: 0080ec85 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 6159: 005a1679 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ - 6160: 0082d33d 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ + 6160: 0082d36d 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ 6161: 011eefe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 6162: 0087973d 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 6163: 008a0901 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 6162: 0087976d 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 6163: 008a0931 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 6164: 01312cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 6165: 00763a71 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 6166: 00844e69 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 6165: 00763aa1 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 6166: 00844e99 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 6167: 005898a1 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 6168: 012be454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ - 6169: 00826415 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 6170: 0071f121 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 6169: 00826445 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 6170: 0071f151 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 6171: 005cac11 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 6172: 01312f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 6173: 012c48ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 6174: 012b729c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 6175: 0131363e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 6176: 013112ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 6177: 013116a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ @@ -6186,142 +6186,142 @@ │ │ │ │ 6182: 0050c7b9 76 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 6183: 012c860c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 6184: 005615f5 192 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 6185: 012b79dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 6186: 005aef8d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 6187: 01313638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 6188: 011eb150 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ - 6189: 0068a20d 160 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ + 6189: 0068a27d 160 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ 6190: 01313624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 6191: 0072c001 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 6191: 0072c031 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ 6192: 005694f9 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 6193: 00570519 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 6194: 005cadbd 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 6195: 012ba77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 6196: 0131357e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 6197: 01312710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 6198: 007333e1 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 6198: 00733411 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 6199: 005caf91 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ - 6200: 006fa4e5 448 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ + 6200: 006fa515 448 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ 6201: 002bf1e5 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 6202: 012ba250 1164 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 6203: 00444c0d 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 6204: 0085bd5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 6204: 0085bd8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 6205: 00589949 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 6206: 0078df6d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 6206: 0078df9d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 6207: 0131286e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 6208: 012c5d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ 6209: 00536f55 340 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 6210: 0131296c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 6211: 0085b2b1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 6211: 0085b2e1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 6212: 012c1fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 6213: 002cc6c1 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 6214: 0033990d 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 6215: 002d117d 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 6216: 003139ed 488 FUNC GLOBAL DEFAULT 12 lm4549_write │ │ │ │ 6217: 0131290c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 6218: 007bd1bd 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 6218: 007bd1ed 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 6219: 005751e1 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 6220: 01312468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 6221: 01312290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 6222: 0084a155 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 6222: 0084a185 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 6223: 011f126c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ 6224: 012b5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIG_CACHE_INV_EVENT │ │ │ │ - 6225: 00850649 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 6225: 00850679 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 6226: 012bd3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 6227: 011f0480 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 6228: 0081afcd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 6229: 0075f0a5 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 6228: 0081affd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 6229: 0075f0d5 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 6230: 01312c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 6231: 01312430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 6232: 0060cead 246 FUNC GLOBAL DEFAULT 12 helper_sme2_urshl_d │ │ │ │ 6233: 012c8a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 6234: 012c9c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6235: 0058bed1 364 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 6236: 0078de6d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 6237: 00873c75 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 6236: 0078de9d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 6237: 00873ca5 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 6238: 01312c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 6239: 002ce9c9 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 6240: 01300ff8 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 6241: 0060cbd1 156 FUNC GLOBAL DEFAULT 12 helper_sme2_urshl_h │ │ │ │ 6242: 012c3ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 6243: 012c5a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 6244: 012b3b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 6245: 00733f41 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 6245: 00733f71 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 6246: 013110d4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 6247: 0085c30d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 6248: 0087f269 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 6247: 0085c33d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 6248: 0087f299 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 6249: 002fb0c1 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 6250: 01216d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_b │ │ │ │ - 6251: 0075b711 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 6251: 0075b741 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 6252: 01216bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_d │ │ │ │ 6253: 002c73f1 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 6254: 0083b715 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 6254: 0083b745 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 6255: 012ca17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 6256: 01311e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 6257: 013123d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 6258: 0131332a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 6259: 01216ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_h │ │ │ │ 6260: 01311090 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 6261: 005143e1 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 6262: 00a5a36c 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ + 6262: 00a5a38c 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ 6263: 0060cd0d 158 FUNC GLOBAL DEFAULT 12 helper_sme2_urshl_s │ │ │ │ 6264: 01212538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmlsl │ │ │ │ - 6265: 00713fe9 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 6265: 00714019 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 6266: 005d149d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 6267: 0032b6c5 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 6268: 012c866c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 6269: 01311350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 6270: 012c867c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 6271: 012b69c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 6272: 01312730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 6273: 00897cf5 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 6274: 00878ccd 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 6275: 006ea3b9 40 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ - 6276: 0087ee05 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 6273: 00897d25 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 6274: 00878cfd 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 6275: 006ea3e9 40 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ + 6276: 0087ee35 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 6277: 01311114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 6278: 012b74cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ 6279: 006109d9 64 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f64 │ │ │ │ - 6280: 0080fe55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 6280: 0080fe85 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 6281: 0059e22d 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 6282: 01313100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 6283: 01216c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_s │ │ │ │ 6284: 012c3eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 6285: 008a1171 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 6286: 00781741 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 6287: 0085e89d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 6285: 008a11a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 6286: 00781771 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 6287: 0085e8cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 6288: 013120d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 6289: 012c7438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 6290: 012bb53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 6291: 01312df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 6292: 01311614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_LPG_LED_DSTATE │ │ │ │ 6293: 005cf995 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 6294: 0086f831 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 6294: 0086f861 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 6295: 01310fa4 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 6296: 013122f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 6297: 01186600 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 6298: 007c05d1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 6299: 0071f1f1 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 6300: 007c3831 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 6298: 007c0601 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 6299: 0071f221 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 6300: 007c3861 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 6301: 0131260e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_DSTATE │ │ │ │ 6302: 0059c77d 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 6303: 013122f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 6304: 00596df5 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 6305: 013112b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 6306: 004f6681 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 6307: 0131229e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 6308: 002ccf65 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 6309: 008258a5 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 6309: 008258d5 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 6310: 005e361d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 6311: 004b6151 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 6312: 01312f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 6313: 011ff1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbb │ │ │ │ 6314: 0041caed 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 6315: 012be794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 6316: 007f354d 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 6316: 007f357d 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 6317: 0118830c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 6318: 01313dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 6319: 013128b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 6320: 012c8fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTPOFF_WRITE_EVENT │ │ │ │ 6321: 003709c5 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 6322: 003ef1ed 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 6323: 011ff164 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbh │ │ │ │ @@ -6329,318 +6329,318 @@ │ │ │ │ 6325: 01222708 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s16 │ │ │ │ 6326: 013111d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 6327: 004da945 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 6328: 005cfd5d 26 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 6329: 01310df5 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 6330: 00562941 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 6331: 012b6080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 6332: 0086da9d 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 6332: 0086dacd 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 6333: 012be5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 6334: 00721395 1436 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 6334: 007213c5 1436 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 6335: 002aac69 5028 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 6336: 01313112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 6337: 00596395 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 6338: 013137fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 6339: 0131363c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 6340: 013114b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 6341: 005e8d49 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 6342: 00821c01 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 6342: 00821c31 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 6343: 002ef845 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 6344: 013134ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 6345: 0077c145 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 6345: 0077c175 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 6346: 013135b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6347: 0044547d 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 6348: 002fd0e5 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 6349: 01312560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_WRITE_DSTATE │ │ │ │ 6350: 012c16c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_SHUTDOWN_EVENT │ │ │ │ 6351: 012c8c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 6352: 004b4311 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 6353: 005ddfb1 148 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 6354: 0078ad75 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 6355: 007e949d 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ - 6356: 007fc399 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 6357: 007843b1 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 6354: 0078ada5 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 6355: 007e94cd 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 6356: 007fc3c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 6357: 007843e1 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ 6358: 01312628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ - 6359: 0077a78d 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ - 6360: 006f050d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfsub │ │ │ │ + 6359: 0077a7bd 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 6360: 006f053d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfsub │ │ │ │ 6361: 013126c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 6362: 012ec830 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 6363: 012b9c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 6364: 0086ef09 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 6364: 0086ef39 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 6365: 012c6788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 6366: 011f8bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub16 │ │ │ │ 6367: 01313622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 6368: 0039c8d5 1168 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 6369: 012c14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 6370: 012c0998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 6371: 01313086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 6372: 00542879 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 6373: 0131278c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 6374: 00a649d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 6374: 00a649f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 6375: 01311392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 6376: 003edd71 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 6377: 012c55d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 6378: 013117f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 6379: 005cc40d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6380: 013129a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6381: 0048f771 24 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ - 6382: 00737b31 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6382: 00737b61 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6383: 0131172a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6384: 012c3f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 6385: 005de6c5 208 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6386: 0131325a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6387: 012b791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6388: 0029596d 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6389: 012ca04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6390: 0078f255 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6390: 0078f285 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6391: 013110a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 6392: 0050f311 48 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6393: 012c7f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6394: 011f4998 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6395: 0060243d 214 FUNC GLOBAL DEFAULT 12 sve_exception_el │ │ │ │ 6396: 00562c09 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6397: 0081aa1d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6397: 0081aa4d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6398: 01217e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_d │ │ │ │ 6399: 012c56e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6400: 0050cee9 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6401: 00889c2d 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6401: 00889c5d 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6402: 01312d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6403: 012bb4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 6404: 011f1ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ - 6405: 006ef429 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ + 6405: 006ef459 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ 6406: 01217f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_h │ │ │ │ 6407: 006102b5 8 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s16 │ │ │ │ 6408: 002bb63d 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6409: 01313058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6410: 012b7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6411: 0084ee79 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6411: 0084eea9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 6412: 005cbb65 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6413: 013135ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6414: 01311fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6415: 012b8890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6416: 012c4bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6417: 012c5868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6418: 00594791 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6419: 012c06f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6420: 0085fd71 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6420: 0085fda1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6421: 012efcf8 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6422: 013115bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_MISS_DSTATE │ │ │ │ 6423: 01222600 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s32 │ │ │ │ 6424: 012cad74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6425: 0072de51 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6425: 0072de81 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6426: 0055d199 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ 6427: 005fb42d 52 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tcma │ │ │ │ - 6428: 00823775 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6428: 008237a5 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6429: 00474359 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6430: 01217ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_s │ │ │ │ 6431: 01312678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ 6432: 00340221 26 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_insert_tail │ │ │ │ - 6433: 006ef49d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ - 6434: 0083e425 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6433: 006ef4cd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ + 6434: 0083e455 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6435: 013132dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6436: 004496ed 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6437: 01311740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6438: 007fc1b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6438: 007fc1e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6439: 00581aad 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6440: 0088c379 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6440: 0088c3a9 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 6441: 005eec1d 48 FUNC GLOBAL DEFAULT 12 kvm_arm_reset_vcpu │ │ │ │ 6442: 005b0aa1 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6443: 00680841 70 FUNC GLOBAL DEFAULT 12 gen_srshr32_i32 │ │ │ │ 6444: 0131367e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6445: 0131381a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 6446: 005e33c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6447: 005715b5 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6448: 0081bd61 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6448: 0081bd91 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6449: 012baadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 6450: 005ac6a5 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6451: 01184a94 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6452: 00891d31 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6452: 00891d61 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6453: 013118b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6454: 012c9b44 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6455: 005e8475 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6456: 012c58b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6457: 011f2814 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6458: 012bcb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6459: 0088cc25 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6459: 0088cc55 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6460: 012c1554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6461: 007370a5 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 6462: 007fe7b1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6461: 007370d5 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6462: 007fe7e1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6463: 012b7b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6464: 01185684 220 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6465: 01311e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6466: 0072cbcd 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6466: 0072cbfd 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6467: 012ba08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6468: 013116e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6469: 007305b1 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 6470: 0073a979 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6469: 007305e1 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6470: 0073a9a9 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6471: 01312fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6472: 0131133e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6473: 0084d825 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6473: 0084d855 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6474: 01312018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6475: 0037130d 76 FUNC GLOBAL DEFAULT 12 omap_lcdc_reset │ │ │ │ 6476: 002bef81 88 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6477: 0088e82d 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6478: 007f9249 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6477: 0088e85d 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6478: 007f9279 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6479: 002bcb15 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6480: 00297ce9 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6481: 0131377e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6482: 01313832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_DSTATE │ │ │ │ 6483: 0131323a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 6484: 005cac71 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6485: 012c5bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6486: 012b62c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6487: 013129fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6488: 00522f09 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6489: 012c4f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6490: 01312ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6491: 01312ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6492: 008a6ea1 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6492: 008a6ed1 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6493: 012b3310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6494: 012ef308 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6495: 0050bd19 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6496: 013112f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 6497: 0060f4a1 188 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s16 │ │ │ │ 6498: 012bdaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6499: 007abd21 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6499: 007abd51 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6500: 01311272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6501: 0081638d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6501: 008163bd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6502: 012cb53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6503: 005cae01 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6504: 0131237e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6505: 007a1a2d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6505: 007a1a5d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6506: 00397a51 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6507: 005caff5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6508: 013129ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6509: 01311ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6510: 005b5b01 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6511: 012b3520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6512: 01312c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6513: 012b780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6514: 0120cb80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegh │ │ │ │ 6515: 01312048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_QUEUE_FULL_DSTATE │ │ │ │ - 6516: 006e9619 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ + 6516: 006e9649 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ 6517: 005e2bf5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6518: 012c0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6519: 00832ac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6520: 007fca65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6519: 00832af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6520: 007fca95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6521: 012c9c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6522: 01312f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6523: 007f4981 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6523: 007f49b1 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6524: 013129b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6525: 0082dfb9 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6526: 00816e95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6525: 0082dfe9 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6526: 00816ec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6527: 01311d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6528: 013134c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6529: 0085d9ad 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6529: 0085d9dd 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6530: 01313e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ - 6531: 006ef6e1 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ + 6531: 006ef711 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ 6532: 0120cafc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegs │ │ │ │ 6533: 005d127d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6534: 01206148 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubh │ │ │ │ 6535: 005d0edd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6536: 01313e7c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6537: 012c1344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6538: 012c8dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6539: 012beedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6540: 013120e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6541: 0085d339 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6542: 0081ff7d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6543: 007b5241 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6541: 0085d369 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6542: 0081ffad 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6543: 007b5271 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6544: 0121195c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_d │ │ │ │ 6545: 012be244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6546: 00340971 140 FUNC GLOBAL DEFAULT 12 cxl_init_cci │ │ │ │ 6547: 005cf409 34 FUNC GLOBAL DEFAULT 12 tcg_kick_vcpu_thread │ │ │ │ 6548: 0131377a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6549: 012060c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubs │ │ │ │ 6550: 0121f3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s8 │ │ │ │ 6551: 0131330e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_WORD_DSTATE │ │ │ │ 6552: 012bd8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6553: 01211a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_h │ │ │ │ 6554: 012c1e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6555: 012cb458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6556: 0080a169 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6556: 0080a199 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6557: 01311089 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6558: 01313594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6559: 011f33f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6560: 008332a1 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6560: 008332d1 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6561: 00589919 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6562: 01311912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6563: 007fdf5d 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6563: 007fdf8d 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6564: 012c1048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6565: 013110f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6566: 013123fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6567: 002e9c79 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6568: 013112ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6569: 0059b781 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6570: 012b70dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6571: 012119e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_s │ │ │ │ 6572: 0047f331 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6573: 012baf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6574: 00a7edd0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6575: 0089e159 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6574: 00a7edf0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6575: 0089e189 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6576: 012c97f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6577: 012c5348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6578: 00598f3d 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6579: 012224f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s64 │ │ │ │ 6580: 0118831c 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6581: 0059d9d9 24 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6582: 004427e1 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6583: 0053b171 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6584: 0081aeed 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6584: 0081af1d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6585: 013120d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6586: 0085a16d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6586: 0085a19d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6587: 0060f831 96 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s32 │ │ │ │ 6588: 01312a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6589: 012b43a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6590: 012c9690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6591: 003397d5 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6592: 00784911 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6592: 00784941 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6593: 012c15e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6594: 0050f19d 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6595: 0057dec9 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6596: 012b5094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6597: 01311f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ - 6598: 006f65c1 224 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ + 6598: 006f65f1 224 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ 6599: 005e8035 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6600: 00746061 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6600: 00746091 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6601: 002977a9 112 FUNC GLOBAL DEFAULT 12 target_arm │ │ │ │ 6602: 01312a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6603: 00562ee9 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6604: 012c73a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6605: 01311dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ - 6606: 0068cbe1 140 FUNC GLOBAL DEFAULT 12 delay_exception_el │ │ │ │ + 6606: 0068cc51 140 FUNC GLOBAL DEFAULT 12 delay_exception_el │ │ │ │ 6607: 0131360a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6608: 008952bd 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6609: 0076f9d5 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6608: 008952ed 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6609: 0076fa05 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6610: 005230d5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ 6611: 003149e1 84 FUNC GLOBAL DEFAULT 12 wm8750_data_req_set │ │ │ │ - 6612: 0080d83d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6613: 00766cf5 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6612: 0080d86d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6613: 00766d25 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6614: 011fecc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sb │ │ │ │ 6615: 012be734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6616: 01223158 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s8 │ │ │ │ 6617: 01311cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6618: 0074f5b9 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ - 6619: 0083898d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6618: 0074f5e9 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ + 6619: 008389bd 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6620: 012b6200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6621: 01312a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6622: 0044a675 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6623: 012c2034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6624: 00553645 120 FUNC GLOBAL DEFAULT 12 cpr_walk_fd │ │ │ │ 6625: 011fec3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sh │ │ │ │ - 6626: 00744815 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6627: 00757009 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6626: 00744845 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6627: 00757039 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6628: 005e1dc5 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6629: 0059b5e1 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6630: 008a8a38 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6630: 008a8a58 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6631: 01311004 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6632: 007f82b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6632: 007f82e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6633: 01311bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6634: 01311798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6635: 0087d559 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6635: 0087d589 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6636: 01311aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6637: 011f959c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32 │ │ │ │ 6638: 01312b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6639: 011f3dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6640: 01313ab8 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6641: 00589721 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6642: 0131165c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ @@ -6649,20 +6649,20 @@ │ │ │ │ 6645: 012c5b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6646: 002ba721 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6647: 01312900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6648: 012c02b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6649: 010b910c 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6650: 012c7528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6651: 0121f480 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u8 │ │ │ │ - 6652: 0075d0e5 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6652: 0075d115 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6653: 01311732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6654: 012b775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6655: 002c3871 44 FUNC GLOBAL DEFAULT 12 helper_sadd16 │ │ │ │ 6656: 0029832d 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ - 6657: 006daf35 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ + 6657: 006daf65 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ 6658: 011ecc4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6659: 012b970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6660: 01312f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6661: 01311c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6662: 01312106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ 6663: 005c703d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6664: 012c08a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ @@ -6670,15 +6670,15 @@ │ │ │ │ 6666: 00397771 172 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6667: 012b72fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6668: 012c13a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6669: 005b9f65 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6670: 004b455d 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6671: 0059d5b5 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6672: 00336871 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6673: 00810701 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6673: 00810731 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6674: 012c0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6675: 002fa5b1 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6676: 012c4d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6677: 012b4ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6678: 002fa609 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6679: 012b37c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6680: 002fa669 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6687,24 +6687,24 @@ │ │ │ │ 6683: 002fa74d 128 FUNC GLOBAL DEFAULT 12 aml_call4 │ │ │ │ 6684: 005291fd 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6685: 0131116c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6686: 01311d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6687: 002fa7cd 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6688: 002fa855 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6689: 013119e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ - 6690: 006dafdd 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ + 6690: 006db00d 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ 6691: 0131247a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6692: 008756e1 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6692: 00875711 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ 6693: 01313312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_QWORD_DSTATE │ │ │ │ - 6694: 0076e875 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6694: 0076e8a5 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6695: 0044d041 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6696: 005547ad 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6697: 012cab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6698: 012c84dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6699: 007ffead 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6699: 007ffedd 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6700: 01200814 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vandi │ │ │ │ 6701: 01312880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6702: 0121db3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1su0 │ │ │ │ 6703: 01311474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6704: 012bb8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6705: 012b87a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6706: 0122a000 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ @@ -6713,52 +6713,52 @@ │ │ │ │ 6709: 005a7019 124 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6710: 01310e08 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6711: 012c9e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6712: 012b5dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6713: 00311045 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6714: 012b70fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6715: 002be141 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6716: 0089fef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6716: 0089ff25 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6717: 012bc118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6718: 012c9a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6719: 0087f711 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6720: 00844da5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6719: 0087f741 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6720: 00844dd5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6721: 012b86b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6722: 00827839 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6722: 00827869 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6723: 012c6b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6724: 012c3fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6725: 008639b9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6726: 0075103d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6727: 006db901 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ - 6728: 00800299 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6725: 008639e9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6726: 0075106d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6727: 006db931 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ + 6728: 008002c9 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6729: 012bfce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6730: 01313e7f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6731: 005ac5c9 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6732: 012bfd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6733: 007f2159 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6733: 007f2189 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6734: 0131311e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6735: 0080c5b5 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ - 6736: 006db961 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ + 6735: 0080c5e5 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6736: 006db991 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ 6737: 012231dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u8 │ │ │ │ 6738: 011feab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_ub │ │ │ │ 6739: 012b98ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6740: 013125fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6741: 00393351 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6742: 0080967d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6742: 008096ad 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6743: 0038c901 228 FUNC GLOBAL DEFAULT 12 pmbus_send_string │ │ │ │ 6744: 011fea2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_uh │ │ │ │ 6745: 012bd988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6746: 012bc9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6747: 012c3d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6748: 00827a41 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6748: 00827a71 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6749: 013120e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6750: 012bdfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6751: 011f12f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6752: 012c6a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ - 6753: 006db9c1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ + 6753: 006db9f1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ 6754: 0131247c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6755: 012c4a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ 6756: 0060f891 248 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s64 │ │ │ │ 6757: 01311d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ 6758: 012b3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_EVENT │ │ │ │ 6759: 012c9370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 6760: 012bc218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVE_EVENT │ │ │ │ @@ -6767,15 +6767,15 @@ │ │ │ │ 6763: 01311b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6764: 012bcd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6765: 002fca31 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6766: 013137a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6767: 01311246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6768: 01311b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6769: 012b8410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6770: 0081cdbd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6770: 0081cded 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6771: 01312080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6772: 011f08a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6773: 0060d269 192 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_b │ │ │ │ 6774: 0060d80d 276 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_d │ │ │ │ 6775: 012b63e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6776: 0131194a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6777: 01311b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ @@ -6787,1076 +6787,1076 @@ │ │ │ │ 6783: 012c91a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ 6784: 0057cf8d 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6785: 0052fe11 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6786: 0060d471 202 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_h │ │ │ │ 6787: 012c7788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6788: 0059d521 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6789: 012cb27c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6790: 007e930d 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6791: 008282c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6792: 00826705 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6793: 0088d495 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6790: 007e933d 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6791: 008282f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6792: 00826735 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6793: 0088d4c5 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6794: 0060d329 152 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u16 │ │ │ │ 6795: 012c12d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6796: 012be694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6797: 00519b35 344 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6798: 0086da5d 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6798: 0086da8d 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6799: 005539ed 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6800: 005ea0fd 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6801: 01311638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ 6802: 0060d601 232 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_s │ │ │ │ 6803: 01227eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a64 │ │ │ │ - 6804: 00842fb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6804: 00842fe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6805: 01312012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6806: 01312fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6807: 012bfd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6808: 012c89ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6809: 00783e01 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6809: 00783e31 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6810: 0053c1e1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6811: 012c9810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6812: 0076d6d1 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6812: 0076d701 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6813: 012b4a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6814: 012b7e48 56 OBJECT GLOBAL DEFAULT 24 hw_fsi_trace_events │ │ │ │ 6815: 004431c1 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6816: 0057cfc1 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6817: 00804ed5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6818: 0073c785 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6817: 00804f05 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6818: 0073c7b5 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6819: 012c7f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6820: 0076c3f9 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6820: 0076c429 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6821: 01313db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6822: 012bacbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ 6823: 00610945 42 FUNC GLOBAL DEFAULT 12 helper_neon_cgt_f32 │ │ │ │ 6824: 012136c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_h │ │ │ │ 6825: 012b5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_GET_PTE_EVENT │ │ │ │ - 6826: 0071ccad 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6826: 0071ccdd 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6827: 00441f61 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ - 6828: 006dba21 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ + 6828: 006dba51 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ 6829: 002d5fad 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6830: 01312796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6831: 012c1674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ - 6832: 00a72658 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ + 6832: 00a72678 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ 6833: 01312baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6834: 012bebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6835: 0073ca2d 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6835: 0073ca5d 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6836: 012c37e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6837: 0056213d 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6838: 0059c4ad 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6839: 005cab41 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6840: 012c894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6841: 013132ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6842: 006dba81 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ + 6842: 006dbab1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ 6843: 012c7c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_FETCH_DATA_KIND_EVENT │ │ │ │ 6844: 005cc1f5 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6845: 00614b6d 44 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh_round_to_zero │ │ │ │ 6846: 012ba05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6847: 01311948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ 6848: 0121363c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_s │ │ │ │ - 6849: 0089492d 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6849: 0089495d 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6850: 0131166c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6851: 00842a51 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6851: 00842a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6852: 012c0a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6853: 00760581 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6853: 007605b1 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6854: 012c7198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6855: 01311786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6856: 012b734c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6857: 012c55f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6858: 0070a3a5 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6858: 0070a3d5 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6859: 002f1079 112 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6860: 01312078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6861: 0122a048 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6862: 00588151 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6863: 0030001d 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6864: 012b2f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6865: 012b3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ - 6866: 006dbae1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ + 6866: 006dbb11 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ 6867: 012c7258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6868: 013123a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6869: 006389f5 192 FUNC GLOBAL DEFAULT 12 omap_badwidth_write8 │ │ │ │ 6870: 01312ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6871: 002ce7f1 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6872: 012b2900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6873: 012b8034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6874: 013127f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6875: 0081c289 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6875: 0081c2b9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6876: 00614595 56 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod_round_to_nearest │ │ │ │ 6877: 01312798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6878: 002befd9 168 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6879: 003a5019 1740 FUNC GLOBAL DEFAULT 12 gicv3_dist_read │ │ │ │ 6880: 01312e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6881: 00858fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6882: 0089d61d 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6881: 00858fdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6882: 0089d64d 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6883: 004b2259 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6884: 0131229c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6885: 008344ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6885: 008344dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6886: 002fa3a1 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6887: 012bd588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6888: 012c9fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6889: 0056386d 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6890: 00852975 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6891: 008796b9 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6890: 008529a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6891: 008796e9 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6892: 0060d921 68 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u32 │ │ │ │ 6893: 012bb64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6894: 011f80fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd8 │ │ │ │ 6895: 0131199e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6896: 002cd15d 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6897: 0060e715 190 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s16 │ │ │ │ - 6898: 0087808d 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6898: 008780bd 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6899: 0131114a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6900: 00518da9 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6901: 013121e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6902: 0074f1a1 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6902: 0074f1d1 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6903: 012c5558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6904: 012c3f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6905: 012b35a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6906: 012c3104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6907: 01311802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6908: 012b778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6909: 01311908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6910: 01312b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6911: 00842165 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6911: 00842195 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6912: 011868d4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6913: 013125f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6914: 00842781 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6914: 008427b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6915: 002f81fd 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6916: 01311f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6917: 0073c82d 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6917: 0073c85d 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6918: 0131290e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ 6919: 005e95b5 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6920: 006d4e91 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ - 6921: 0086c18d 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6920: 006d4ec1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ + 6921: 0086c1bd 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6922: 012c3004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6923: 0077b465 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6923: 0077b495 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6924: 012c2ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6925: 002d4ecd 192 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6926: 005b1ae9 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6927: 00749295 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6927: 007492c5 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6928: 0030c6e5 96 FUNC GLOBAL DEFAULT 12 audio_register_model │ │ │ │ 6929: 011f4914 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6930: 013134e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ - 6931: 006d4f09 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ + 6931: 006d4f39 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ 6932: 01188880 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6933: 0050cfcd 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6934: 011f1f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6935: 00892d65 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6935: 00892d95 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6936: 00562a35 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6937: 01312848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6938: 01312114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6939: 0079bcad 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6939: 0079bcdd 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6940: 011d8958 32 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6941: 012bfde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6942: 0085da95 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6942: 0085dac5 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6943: 01312926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6944: 0038c699 16 FUNC GLOBAL DEFAULT 12 pmbus_data2linear_mode │ │ │ │ - 6945: 006d4f99 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ + 6945: 006d4fc9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ 6946: 002f76e5 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6947: 00734c11 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6947: 00734c41 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6948: 011feed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrntb │ │ │ │ - 6949: 007feec1 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6950: 0076fa25 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6951: 00802ac5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6952: 0070f961 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6953: 0072b765 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6949: 007feef1 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6950: 0076fa55 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6951: 00802af5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6952: 0070f991 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6953: 0072b795 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6954: 0059c0c9 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6955: 00a7ede0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6955: 00a7ee00 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6956: 013112ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6957: 0121cfe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_rax1 │ │ │ │ 6958: 011fee4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnth │ │ │ │ 6959: 005338dd 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6960: 00592af1 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6961: 004fdda5 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6962: 00814bd5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6963: 00782671 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6962: 00814c05 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6963: 007826a1 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6964: 0131252a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6965: 012bac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6966: 011f2898 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6967: 0121a728 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_d │ │ │ │ 6968: 012ba210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_UNPLUG_EVENT │ │ │ │ 6969: 012bd598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6970: 012cb730 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6971: 01312144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6972: 012c16e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_READ_EVENT │ │ │ │ 6973: 012c34c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ 6974: 0121a830 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_h │ │ │ │ - 6975: 00853d29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6975: 00853d59 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6976: 002c7159 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6977: 011f90f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub8 │ │ │ │ 6978: 013115e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_UNHANDLED_CMD_DSTATE │ │ │ │ 6979: 005c65b5 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ 6980: 006106dd 156 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s8 │ │ │ │ - 6981: 007e6be1 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6981: 007e6c11 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6982: 01310e04 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6983: 0060e879 108 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s32 │ │ │ │ 6984: 012c27bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6985: 005d4275 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6986: 005e5acd 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6987: 0080c86d 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 6988: 0073baf1 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6987: 0080c89d 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6988: 0073bb21 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6989: 012b91dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6990: 01312ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ 6991: 0059dc91 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6992: 0068a2ad 140 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ - 6993: 0082201d 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6994: 008a0ca5 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6992: 0068a31d 140 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ + 6993: 0082204d 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6994: 008a0cd5 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6995: 00536a5d 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6996: 0121a7ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_s │ │ │ │ 6997: 0131239e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6998: 0083e2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6998: 0083e329 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6999: 012b3870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 7000: 00523b35 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 7001: 01188eb8 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 7002: 00379569 156 FUNC GLOBAL DEFAULT 12 soc_dma_init │ │ │ │ 7003: 005e3db5 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 7004: 013117de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 7005: 0059e855 82 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 7006: 012c0a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 7007: 01313380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 7008: 012b984c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 7009: 012bca28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 7010: 0075d1e5 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 7010: 0075d215 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 7011: 002c870d 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 7012: 004e66f5 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 7013: 0120f8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_ud │ │ │ │ 7014: 01311366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 7015: 0059d261 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 7016: 005411d9 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 7017: 006d5025 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ + 7017: 006d5055 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ 7018: 0052f4c9 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 7019: 007f0235 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 7019: 007f0265 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 7020: 012c7238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 7021: 005cabb1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 7022: 012cbf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 7023: 013125ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 7024: 012b7da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 7025: 00542c25 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 7026: 012b9d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 7027: 013137ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 7028: 002b7431 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ - 7029: 006da5b5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ + 7029: 006da5e5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ 7030: 0131195c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 7031: 006d509d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ - 7032: 00823cf5 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 7031: 006d50cd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ + 7032: 00823d25 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 7033: 013116d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 7034: 002c1abd 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 7035: 012c6c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 7036: 011881b0 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 7037: 012be9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 7038: 012c4f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 7039: 007a808d 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 7039: 007a80bd 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 7040: 00564e5d 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 7041: 012b3650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 7042: 00338c49 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ - 7043: 006da655 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ + 7043: 006da685 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ 7044: 012b4ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 7045: 005cad79 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 7046: 0131282a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 7047: 011ef79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 7048: 005caf2d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 7049: 0060d965 204 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u64 │ │ │ │ 7050: 012c54d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 7051: 008107ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 7051: 0081081d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 7052: 013134de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 7053: 006147f9 42 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls_round_to_zero │ │ │ │ 7054: 012b66b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 7055: 006d5131 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ - 7056: 0081b435 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 7055: 006d5161 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ + 7056: 0081b465 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 7057: 004444a5 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 7058: 012c9008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_IMASK_TOGGLE_EVENT │ │ │ │ 7059: 01312fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 7060: 007904e1 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 7060: 00790511 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 7061: 012b5044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 7062: 00765f59 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 7063: 006da711 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ + 7062: 00765f89 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 7063: 006da741 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ 7064: 005a6e01 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 7065: 00341539 44 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 7066: 0085eaf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 7066: 0085eb25 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 7067: 01311214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 7068: 012b4624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 7069: 00482d45 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 7070: 0131137e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 7071: 01311de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 7072: 0073c891 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 7072: 0073c8c1 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 7073: 0066c47d 452 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ 7074: 01312cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 7075: 0122467c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos_round_to_nearest │ │ │ │ 7076: 00537ce5 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 7077: 01311c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 7078: 0131292c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 7079: 012c5a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 7080: 012c7b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 7081: 002fa325 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 7082: 0080b5e5 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 7082: 0080b615 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 7083: 01313446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 7084: 0080491d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 7084: 0080494d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 7085: 013126d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 7086: 012c470c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ - 7087: 006e13d9 94 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ + 7087: 006e1409 94 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ 7088: 01312ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 7089: 012b7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 7090: 00879ed9 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 7090: 00879f09 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 7091: 012b2c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 7092: 01313dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 7093: 012b46b4 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ 7094: 005ff671 164 FUNC GLOBAL DEFAULT 12 arm_hcrx_el2_eff │ │ │ │ - 7095: 0083bedd 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 7095: 0083bf0d 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 7096: 00610449 112 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s16 │ │ │ │ 7097: 012b7f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_READ_EVENT │ │ │ │ 7098: 012b47e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 7099: 0131209a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 7100: 0081b9e1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 7100: 0081ba11 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ 7101: 01217ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_h │ │ │ │ - 7102: 006e1439 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ - 7103: 008750fd 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 7102: 006e1469 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ + 7103: 0087512d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 7104: 01224a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod │ │ │ │ 7105: 012b37a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 7106: 005569d1 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 7107: 011891c4 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 7108: 01224808 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh │ │ │ │ 7109: 0131319a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 7110: 00856a71 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 7110: 00856aa1 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 7111: 00610f25 150 FUNC GLOBAL DEFAULT 12 helper_neon_zip8 │ │ │ │ 7112: 012bed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 7113: 002cbccd 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 7114: 012b2a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 7115: 01312924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 7116: 004b3901 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 7117: 003399f9 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 7118: 01217a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_s │ │ │ │ 7119: 012c10e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 7120: 0131324a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 7121: 008417e9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 7121: 00841819 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 7122: 00614229 58 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod_round_to_nearest │ │ │ │ 7123: 012ca28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 7124: 0058e949 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 7125: 0059be4d 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 7126: 0032f905 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ - 7127: 006e14b9 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ + 7127: 006e14e9 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ 7128: 013135e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 7129: 012c68c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ 7130: 01224db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos │ │ │ │ - 7131: 0084bd55 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 7131: 0084bd85 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 7132: 0131312e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 7133: 012bff28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 7134: 003ffdd9 220 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 7135: 013127da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 7136: 012b98ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 7137: 012c13e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 7138: 011f8e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd16 │ │ │ │ - 7139: 007e90a5 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 7139: 007e90d5 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 7140: 0131233e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 7141: 002ff479 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 7142: 00557c09 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 7143: 005b4695 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 7144: 00816f85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 7145: 00854141 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ + 7144: 00816fb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 7145: 00854171 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ 7146: 012c1634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 7147: 007e1b59 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 7147: 007e1b89 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 7148: 005e58c1 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 7149: 002c41b9 108 FUNC GLOBAL DEFAULT 12 helper_crypto_aesmc │ │ │ │ 7150: 00522655 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 7151: 0076fa81 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 7151: 0076fab1 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 7152: 002c197d 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 7153: 007fbc55 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 7154: 0088ad3d 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 7153: 007fbc85 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 7154: 0088ad6d 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 7155: 012b4674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 7156: 002a8181 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 7157: 002ef5f5 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 7158: 007e86c1 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 7158: 007e86f1 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 7159: 0131299c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 7160: 01311c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 7161: 005b6fd9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 7162: 012bb07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ - 7163: 006d785d 210 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ + 7163: 006d788d 210 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ 7164: 0060e8e5 234 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s64 │ │ │ │ 7165: 012c6ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 7166: 013136d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 7167: 01311790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 7168: 01313198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 7169: 00379759 420 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_mem │ │ │ │ 7170: 012bc5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_QUEUE_FULL_EVENT │ │ │ │ - 7171: 007438c9 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 7171: 007438f9 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 7172: 00525615 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ - 7173: 006d7931 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ + 7173: 006d7961 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ 7174: 0040c209 132 FUNC GLOBAL DEFAULT 12 lan9118_init │ │ │ │ 7175: 013137a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 7176: 0089017d 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 7176: 008901ad 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 7177: 00383dfd 104 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 7178: 011f3e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 7179: 01200dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavh │ │ │ │ 7180: 012c9b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 7181: 005fb461 276 FUNC GLOBAL DEFAULT 12 aarch64_sve_narrow_vq │ │ │ │ 7182: 012c824c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 7183: 013122c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 7184: 0050efc5 160 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 7185: 012caae0 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 7186: 00889801 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 7186: 00889831 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 7187: 012c0148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 7188: 002ce951 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 7189: 003f880d 6 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ - 7190: 0084311d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 7190: 0084314d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 7191: 01311b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 7192: 005880c5 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ 7193: 01200d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavs │ │ │ │ - 7194: 009fad88 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 7194: 009fada8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 7195: 012c39a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ - 7196: 006d7a29 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ + 7196: 006d7a59 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ 7197: 01206a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadc │ │ │ │ 7198: 012b753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 7199: 01311bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 7200: 012b5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_EVENT │ │ │ │ 7201: 005eebed 48 FUNC GLOBAL DEFAULT 12 kvm_arm_enable_mte │ │ │ │ - 7202: 0085db5d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 7202: 0085db8d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 7203: 012ca5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 7204: 006104dd 40 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s32 │ │ │ │ 7205: 013121c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 7206: 0131160e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_LEVEL_DSTATE │ │ │ │ 7207: 0131255c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_READ_DSTATE │ │ │ │ 7208: 012bd2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 7209: 0083c831 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 7209: 0083c861 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 7210: 0120f2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_os_ud │ │ │ │ 7211: 01311b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 7212: 005446b1 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 7213: 00335d71 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 7214: 00512e7d 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 7215: 0053c221 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 7216: 0041f92d 40 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 7217: 012c9c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 7218: 002c42dd 188 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1c │ │ │ │ 7219: 01312dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 7220: 008846f9 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 7220: 00884729 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 7221: 0057e6b5 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 7222: 00336401 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 7223: 012bdae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 7224: 012c7838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 7225: 008239cd 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 7225: 008239fd 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 7226: 01311a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 7227: 002c4511 124 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1h │ │ │ │ 7228: 013125e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 7229: 00861d65 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 7230: 0078a5d5 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 7231: 007f3edd 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 7232: 0087c68d 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 7233: 00875061 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 7229: 00861d95 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 7230: 0078a605 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 7231: 007f3f0d 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 7232: 0087c6bd 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 7233: 00875091 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 7234: 012bac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 7235: 012b2bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 7236: 002c4451 192 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1m │ │ │ │ 7237: 012211e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_b │ │ │ │ 7238: 01311cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 7239: 01313090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 7240: 012b3550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 7241: 013113b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ 7242: 01221058 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_d │ │ │ │ - 7243: 0082b02d 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 7243: 0082b05d 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 7244: 01311878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 7245: 0131299a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 7246: 002c4399 184 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1p │ │ │ │ - 7247: 008972b9 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 7248: 00782421 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 7247: 008972e9 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 7248: 00782451 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 7249: 01221160 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_h │ │ │ │ 7250: 005ea0d1 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 7251: 0131133c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 7252: 011f8a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub8 │ │ │ │ 7253: 012bd768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 7254: 012cab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 7255: 002a8099 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 7256: 01311a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 7257: 013125b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 7258: 0085ebe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 7258: 0085ec15 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 7259: 01189340 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 7260: 002ce26d 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ - 7261: 006d085d 144 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ + 7261: 006d088d 144 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ 7262: 012b37b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 7263: 0086106d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 7263: 0086109d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 7264: 00515795 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 7265: 012c5c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 7266: 012c9840 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 7267: 012210dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_s │ │ │ │ 7268: 012c9ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 7269: 01313908 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 7270: 01311ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 7271: 011ff0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrntb │ │ │ │ 7272: 00580c91 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 7273: 012b742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 7274: 01311438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 7275: 012cb15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 7276: 0074ab4d 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 7277: 008823b1 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 7276: 0074ab7d 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 7277: 008823e1 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 7278: 012c47cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 7279: 005b50e9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 7280: 0089376d 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 7280: 0089379d 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 7281: 00329361 440 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 7282: 011ff05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnth │ │ │ │ 7283: 012c6548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 7284: 01311c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 7285: 012c75e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ - 7286: 006f640d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ + 7286: 006f643d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ 7287: 011f52e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 7288: 012ef3f8 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 7289: 0073e201 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 7290: 0074eba5 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 7289: 0073e231 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 7290: 0074ebd5 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 7291: 012c1954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ - 7292: 006f64ad 152 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ + 7292: 006f64dd 152 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ 7293: 01313488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 7294: 012cb42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 7295: 012be804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 7296: 0131293a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 7297: 013125d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 7298: 013124ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 7299: 012c91b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 7300: 01312c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 7301: 012c1c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 7302: 00852731 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 7302: 00852761 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 7303: 013122f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 7304: 0131162e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 7305: 005b78d5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 7306: 012c1a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 7307: 012bd788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 7308: 00898de9 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 7308: 00898e19 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 7309: 01311e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 7310: 01213954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_d │ │ │ │ 7311: 012baf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 7312: 002c7195 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 7313: 002af851 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 7314: 01312708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 7315: 01313e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 7316: 005d0ec1 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ - 7317: 006e2a8d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ + 7317: 006e2abd 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ 7318: 002c7b99 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 7319: 0089d8f1 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 7319: 0089d921 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 7320: 013131ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 7321: 01213a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_h │ │ │ │ 7322: 01311ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 7323: 005b741d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 7324: 01313162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 7325: 006e2afd 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ - 7326: 0088e8fd 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 7325: 006e2b2d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ + 7326: 0088e92d 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 7327: 01311ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 7328: 0086f3f5 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 7329: 0081ed5d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 7328: 0086f425 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 7329: 0081ed8d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 7330: 005755a1 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 7331: 012b3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 7332: 012139d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_s │ │ │ │ 7333: 00368019 280 FUNC GLOBAL DEFAULT 12 framebuffer_update_memory_section │ │ │ │ 7334: 012ba79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 7335: 0055ddad 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 7336: 01311cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 7337: 002b5f15 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 7338: 005ae975 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 7339: 013123c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 7340: 0131376e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 7341: 007fe88d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 7341: 007fe8bd 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 7342: 01185dc4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 7343: 01311bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 7344: 013112f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ - 7345: 006e2b6d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ + 7345: 006e2b9d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ 7346: 01311e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 7347: 005157a9 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 7348: 00879729 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 7348: 00879759 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 7349: 01311452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 7350: 00834005 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 7351: 00813a1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 7350: 00834035 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 7351: 00813a4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 7352: 012c2024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 7353: 005e2f55 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 7354: 002fca89 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 7355: 00610519 44 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s64 │ │ │ │ 7356: 01313164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 7357: 007f1b95 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 7357: 007f1bc5 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 7358: 013111e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 7359: 008234b9 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 7359: 008234e9 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 7360: 0038e1ed 192 FUNC GLOBAL DEFAULT 12 pmbus_receive16 │ │ │ │ 7361: 01313748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 7362: 0059a819 204 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 7363: 012b30e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 7364: 010b79e4 64 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 7365: 012c00f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 7366: 01220aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_srshl_d │ │ │ │ 7367: 005f23d9 114 FUNC GLOBAL DEFAULT 12 pmu_op_finish │ │ │ │ 7368: 01220bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_srshl_h │ │ │ │ 7369: 013110df 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 7370: 004da4b9 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 7371: 01313538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 7372: 012b3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 7373: 01312ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 7374: 0080c979 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 7374: 0080c9a9 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 7375: 012c8aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 7376: 012c31f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 7377: 005571bd 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 7378: 012bc0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 7379: 012b5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_MISS_EVENT │ │ │ │ 7380: 013130fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 7381: 00638d85 64 FUNC GLOBAL DEFAULT 12 omap_mpuio_out_set │ │ │ │ 7382: 002971e5 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 7383: 007fc141 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 7384: 00781869 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 7383: 007fc171 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 7384: 00781899 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 7385: 002def81 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ 7386: 01220b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_srshl_s │ │ │ │ - 7387: 0088db75 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 7387: 0088dba5 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 7388: 005e9dfd 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 7389: 007fcf51 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 7389: 007fcf81 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 7390: 012b5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ 7391: 013115a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_SSP_READ_UNDERRUN_DSTATE │ │ │ │ - 7392: 0083e691 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 7392: 0083e6c1 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 7393: 005d09d1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 7394: 005d0e55 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 7395: 00842f3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 7395: 00842f6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 7396: 012bf0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 7397: 012ca6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 7398: 012b5114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 7399: 011ede58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 7400: 00828b45 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 7400: 00828b75 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 7401: 0055af69 116 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 7402: 00821339 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 7402: 00821369 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 7403: 0054daa1 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ 7404: 013119ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_WRITE_DSTATE │ │ │ │ - 7405: 0083b981 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 7406: 008999c1 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 7407: 00766305 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 7408: 0078e59d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 7405: 0083b9b1 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 7406: 008999f1 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 7407: 00766335 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 7408: 0078e5cd 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 7409: 01312b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 7410: 012b53e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ - 7411: 006975e5 20 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ + 7411: 00697651 20 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ 7412: 01311dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 7413: 013119c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_DSTATE │ │ │ │ 7414: 005b79e9 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 7415: 011efbbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 7416: 013126d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 7417: 012c0c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 7418: 012bdb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 7419: 005421e5 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ - 7420: 006d9409 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ + 7420: 006d9439 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ 7421: 011ed618 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 7422: 00760b75 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 7422: 00760ba5 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 7423: 0052f781 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 7424: 012b27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 7425: 00542451 212 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 7426: 00767e11 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ - 7427: 006d9461 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ + 7426: 00767e41 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 7427: 006d9491 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ 7428: 012be2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 7429: 0075f5ad 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 7429: 0075f5dd 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 7430: 004b4c69 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ - 7431: 006d9171 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ + 7431: 006d91a1 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ 7432: 00423465 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 7433: 0116b3b4 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 7434: 01312686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 7435: 01312610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_READ_DSTATE │ │ │ │ 7436: 005867e1 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 7437: 0080cb39 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ - 7438: 006d91c9 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ + 7437: 0080cb69 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 7438: 006d91f9 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ 7439: 01312760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 7440: 0131375c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 7441: 0038e2ad 188 FUNC GLOBAL DEFAULT 12 pmbus_receive32 │ │ │ │ 7442: 0131313e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 7443: 012b4170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 7444: 012bce68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 7445: 011f5700 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ - 7446: 006d94dd 128 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ + 7446: 006d950d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ 7447: 01312c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 7448: 0076fbe9 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 7448: 0076fc19 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 7449: 012c7928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 7450: 01313394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 7451: 01311f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 7452: 002df0c9 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 7453: 012c491c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 7454: 0041c165 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 7455: 012b4918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 7456: 01312438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 7457: 0051b149 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 7458: 0120745c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxb │ │ │ │ 7459: 012c3ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 7460: 012eefc4 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ - 7461: 006d9241 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ + 7461: 006d9271 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ 7462: 01312eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 7463: 00749365 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 7463: 00749395 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 7464: 012c1ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 7465: 0082bd81 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 7465: 0082bdb1 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 7466: 012073d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxh │ │ │ │ 7467: 01312da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 7468: 0066c699 104 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 7469: 00552939 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 7470: 004b3b69 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7471: 0087ea95 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7472: 00806879 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7471: 0087eac5 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7472: 008068a9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7473: 01311bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7474: 013110d0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7475: 005221ed 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7476: 0089e5b1 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7476: 0089e5e1 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 7477: 005aea39 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7478: 00782fcd 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7478: 00782ffd 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7479: 01313dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7480: 01313392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7481: 0084c801 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7482: 00732d91 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7481: 0084c831 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7482: 00732dc1 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7483: 01311882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7484: 012bd4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7485: 012f0788 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7486: 013114c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7487: 0044be1d 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7488: 005d0a51 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7489: 01311acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7490: 0131259a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7491: 013125a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7492: 005157b9 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 7493: 01207354 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxw │ │ │ │ 7494: 005b925d 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ - 7495: 006e79cd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ + 7495: 006e79fd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ 7496: 012bf458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7497: 0131301a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7498: 012cadf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7499: 00800ff5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7499: 00801025 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7500: 01188180 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7501: 004b55b9 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7502: 01311580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7503: 0131347c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7504: 012c3ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7505: 005e4c01 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 7506: 002c8979 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 7507: 011e12c0 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 7508: 01311a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7509: 011e1320 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7510: 012c9cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7511: 00558d89 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ - 7512: 006da7bd 166 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ + 7512: 006da7ed 166 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ 7513: 011e1340 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ - 7514: 006e7bc5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ + 7514: 006e7bf5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ 7515: 01311f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7516: 00743441 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7516: 00743471 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7517: 004dd395 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7518: 01312868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7519: 012c70e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7520: 007bcc9d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7520: 007bcccd 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7521: 012b6160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 7522: 006da865 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ + 7522: 006da895 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ 7523: 00536d1d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7524: 0080f311 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7524: 0080f341 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7525: 012b9c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7526: 007ba089 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7526: 007ba0b9 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7527: 0038bc55 10 FUNC GLOBAL DEFAULT 12 omap_i2c_set_fclk │ │ │ │ 7528: 0131364a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7529: 00546b2d 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7530: 012bcec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7531: 01312dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7532: 012c99d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7533: 012c4024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7534: 012bc628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7535: 005259d9 116 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7536: 0072f5b5 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7536: 0072f5e5 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7537: 012c3694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7538: 012b37e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7539: 012cb960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7540: 01312d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7541: 0131113e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7542: 012cb020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_EVENT │ │ │ │ 7543: 01312e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7544: 012b7ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_EVENT │ │ │ │ 7545: 011fce54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarb │ │ │ │ - 7546: 006da929 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ - 7547: 007fb2cd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7546: 006da959 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ + 7547: 007fb2fd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7548: 012b45f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7549: 002ffc05 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7550: 003e6c55 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7551: 012bf4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7552: 0041c349 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7553: 005d0dd1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7554: 008838ad 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7554: 008838dd 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7555: 01302d28 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7556: 011fcdd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarh │ │ │ │ 7557: 01312e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 7558: 0089d8d9 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7558: 0089d909 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7559: 01312ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7560: 0121df5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip16 │ │ │ │ 7561: 01313116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7562: 0053892d 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_read │ │ │ │ 7563: 01216738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a32 │ │ │ │ 7564: 0045b3cd 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 7565: 0089e155 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7565: 0089e185 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7566: 012c4bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7567: 013113c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7568: 00a8e7f8 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7568: 00a8e818 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7569: 012c0cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7570: 012bf284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 7571: 012baa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ 7572: 012b59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_INVALID_PTE_EVENT │ │ │ │ - 7573: 008755d9 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7573: 00875609 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7574: 011fcd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarw │ │ │ │ 7575: 012c1d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7576: 011fe168 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlc │ │ │ │ 7577: 013111c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7578: 012c5ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7579: 01311d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 7580: 005c1109 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7581: 007fa0d9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7581: 007fa109 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 7582: 005e296d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7583: 00514cfd 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7584: 01311306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7585: 0131303a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7586: 01312d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ 7587: 00663ac1 84 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ - 7588: 00781ab1 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ - 7589: 006db0b1 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ + 7588: 00781ae1 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7589: 006db0e1 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ 7590: 005e6fa5 104 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7591: 011f4680 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ - 7592: 006cfabd 106 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ + 7592: 006cfaed 106 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ 7593: 0131356c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7594: 0030a821 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7595: 0086e3fd 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7596: 008101e9 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7595: 0086e42d 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7596: 00810219 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7597: 0036bfdd 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7598: 00562ce1 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7599: 01311cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7600: 012c34e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7601: 0131371e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7602: 0038e369 176 FUNC GLOBAL DEFAULT 12 pmbus_receive64 │ │ │ │ 7603: 012c0bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7604: 0085cf5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7604: 0085cf8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ 7605: 0043f299 62 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7606: 00819635 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7606: 00819665 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7607: 01311892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ 7608: 012138d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_h │ │ │ │ - 7609: 0077b0c1 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7609: 0077b0f1 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7610: 012bff08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_EVENT │ │ │ │ 7611: 012b9e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7612: 01312332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7613: 011f54f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7614: 002c7bf1 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7615: 005e4e79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7616: 0131275a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7617: 012bd9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ - 7618: 006db15d 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ + 7618: 006db18d 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ 7619: 013128b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7620: 005d360d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7621: 01311cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7622: 004446e5 496 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7623: 00827ff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7623: 00828025 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7624: 012b8014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7625: 007840e5 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7625: 00784115 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7626: 012b4e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7627: 012bb1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7628: 005de695 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ 7629: 012b58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_READ_MMIO_EVENT │ │ │ │ - 7630: 008209cd 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7630: 008209fd 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7631: 0121384c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_s │ │ │ │ 7632: 002c634d 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7633: 008181a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7633: 008181d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7634: 0034225d 292 FUNC GLOBAL DEFAULT 12 cxl_create_dc_event_records_for_extents │ │ │ │ 7635: 013112de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7636: 012b7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7637: 01311186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ - 7638: 006d7dcd 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ + 7638: 006d7dfd 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ 7639: 012be374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7640: 012c3714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7641: 013124d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_DSTATE │ │ │ │ 7642: 0131140e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ 7643: 003a9c15 1992 FUNC GLOBAL DEFAULT 12 gicv3_redist_read │ │ │ │ - 7644: 00734fb1 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7644: 00734fe1 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7645: 01311334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7646: 01188000 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7647: 013111e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ - 7648: 006d7ea1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ + 7648: 006d7ed1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ 7649: 012c45fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7650: 00806f05 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7650: 00806f35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7651: 002f5e99 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7652: 005d0ac5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7653: 0075f5d1 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7653: 0075f601 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7654: 012c94e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7655: 012bc4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_OUT_OF_RBDS_EVENT │ │ │ │ 7656: 00546989 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7657: 005b9405 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7658: 012b8840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7659: 0131295e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7660: 007359c5 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7660: 007359f5 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7661: 01311480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7662: 01312894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7663: 008934fd 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7663: 0089352d 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7664: 00331255 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7665: 005a6ef5 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7666: 0083c2d5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7666: 0083c305 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7667: 011fc824 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqh │ │ │ │ 7668: 002e7715 152 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7669: 011f4a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7670: 0078a64d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7671: 008822ed 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7670: 0078a67d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7671: 0088231d 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7672: 0059d7d1 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7673: 01312fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ - 7674: 006d7f9d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ - 7675: 006f66a1 128 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ + 7674: 006d7fcd 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ + 7675: 006f66d1 128 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ 7676: 012b9e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7677: 0082851d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7677: 0082854d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7678: 01313170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7679: 005964a9 724 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7680: 012c7498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ 7681: 011fc7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqs │ │ │ │ - 7682: 00802f4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7682: 00802f7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7683: 012c3a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7684: 01312472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7685: 002bff75 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7686: 0087e43d 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7686: 0087e46d 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7687: 01311c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7688: 00330e31 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7689: 002c9bd9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 7690: 0081c599 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7690: 0081c5c9 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7691: 012b72ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7692: 011ec304 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7693: 003f7b51 132 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7694: 008754cd 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7694: 008754fd 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7695: 012b89d0 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7696: 008a193d 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7696: 008a196d 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7697: 012b720c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7698: 012b2ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7699: 012c242c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7700: 01311b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7701: 00532e4d 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ 7702: 0120b7e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vand │ │ │ │ - 7703: 007e8869 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7703: 007e8899 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7704: 005b5ac1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7705: 008737a5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7705: 008737d5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7706: 012f0548 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7707: 012b5b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7708: 0044d391 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7709: 002be4e1 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7710: 012c7818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7711: 0081dc15 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7711: 0081dc45 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7712: 002c25d1 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7713: 007e9459 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7713: 007e9489 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7714: 013117cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7715: 002def45 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7716: 012caeb8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7717: 0075e2dd 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7718: 00878d09 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7717: 0075e30d 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7718: 00878d39 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7719: 012166b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a64 │ │ │ │ 7720: 005d2b4d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7721: 0072c821 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7721: 0072c851 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7722: 005e2715 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7723: 011f1fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7724: 0081bba9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7725: 00749ef1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7724: 0081bbd9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7725: 00749f21 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7726: 012b6100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7727: 01188c58 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 7728: 006e74e1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ + 7728: 006e7511 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ 7729: 005a72a9 960 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7730: 00803ed9 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7730: 00803f09 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7731: 003ffcb9 54 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7732: 0131319e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7733: 005d368d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7734: 007ea7c5 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7734: 007ea7f5 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7735: 005eecad 48 FUNC GLOBAL DEFAULT 12 kvm_arm_cpu_post_load │ │ │ │ 7736: 013133fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7737: 004dc205 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7738: 01313598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7739: 002fa129 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7740: 0044d535 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7741: 007fc939 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7741: 007fc969 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7742: 0121d404 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1a │ │ │ │ 7743: 012b73fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7744: 0121d380 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1b │ │ │ │ - 7745: 006e76d9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ + 7745: 006e7709 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ 7746: 012c05e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7747: 004d877d 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7748: 012c3454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7749: 007f9059 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7750: 007fea35 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7749: 007f9089 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7750: 007fea65 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7751: 01312062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7752: 005c91a9 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7753: 012b7ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_WRITE_EVENT │ │ │ │ 7754: 006144cd 92 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd_round_to_zero │ │ │ │ 7755: 005f26b5 1440 FUNC GLOBAL DEFAULT 12 define_pm_cpregs │ │ │ │ 7756: 01311d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7757: 00580859 576 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ 7758: 0060f989 26 FUNC GLOBAL DEFAULT 12 helper_neon_add_u8 │ │ │ │ - 7759: 0083e3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ - 7760: 006f5899 182 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ + 7759: 0083e419 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7760: 006f58c9 182 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ 7761: 012c14f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ - 7762: 006f5aa9 292 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ + 7762: 006f5ad9 292 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ 7763: 002c1a51 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7764: 0088aab1 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7765: 00a62ab8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7766: 007fd929 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ - 7767: 006f5951 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ + 7764: 0088aae1 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7765: 00a62ad8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7766: 007fd959 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7767: 006f5981 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ 7768: 013123be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7769: 013117d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7770: 013135ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7771: 012b47c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7772: 012ca30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7773: 0121dcc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesd │ │ │ │ - 7774: 00735b49 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7774: 00735b79 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7775: 0131191c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7776: 012b6c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7777: 0121dd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aese │ │ │ │ 7778: 002fe465 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7779: 01312016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7780: 007336c5 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7780: 007336f5 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7781: 002be091 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7782: 0084b069 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7782: 0084b099 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7783: 00383475 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ - 7784: 006f59fd 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ + 7784: 006f5a2d 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ 7785: 012b4290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7786: 01313628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7787: 011ec280 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7788: 0053c581 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7789: 013126a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7790: 012c4264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7791: 0087f345 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7791: 0087f375 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ 7792: 0121d2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2a │ │ │ │ - 7793: 00849f71 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7793: 00849fa1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7794: 0121d278 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2b │ │ │ │ 7795: 013114c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7796: 012b6844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7797: 013125c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7798: 013131aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7799: 002b69a5 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7800: 0122089c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u8 │ │ │ │ - 7801: 006f070d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ - 7802: 006f1611 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ + 7801: 006f073d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ + 7802: 006f1641 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ 7803: 013114c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7804: 01312e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7805: 012cb120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7806: 01312d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7807: 00510039 92 FUNC GLOBAL DEFAULT 12 audio_be_get_id │ │ │ │ - 7808: 007332a1 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7808: 007332d1 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7809: 01221814 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_b │ │ │ │ 7810: 004bbb6d 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7811: 00382de1 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7812: 006f060d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ - 7813: 0080bc5d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ - 7814: 006f1511 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ + 7812: 006f063d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ + 7813: 0080bc8d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7814: 006f1541 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ 7815: 01221688 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_d │ │ │ │ 7816: 012b6b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7817: 0084ef9d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7818: 0086026d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7817: 0084efcd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7818: 0086029d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7819: 01311bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7820: 008264f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7820: 00826525 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7821: 005f0579 44 FUNC GLOBAL DEFAULT 12 define_gcs_cpregs │ │ │ │ 7822: 004e50f1 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7823: 012c3584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7824: 007508bd 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7825: 0084f469 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7824: 007508ed 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7825: 0084f499 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7826: 01221790 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_h │ │ │ │ 7827: 002d6975 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7828: 0078c3f1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7828: 0078c421 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7829: 012b717c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7830: 0131321c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7831: 00865769 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7831: 00865799 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7832: 013132e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7833: 012c6568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ - 7834: 006f068d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ + 7834: 006f06bd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ 7835: 012c1e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ - 7836: 006f1591 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ + 7836: 006f15c1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ 7837: 003b4065 408 FUNC GLOBAL DEFAULT 12 memory_device_plug │ │ │ │ 7838: 005d2bcd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7839: 01313270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7840: 012bff38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 7841: 01312022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CA_INIT_DSTATE │ │ │ │ 7842: 004eeea5 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7843: 005e00a5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7844: 0122170c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_s │ │ │ │ - 7845: 007821f1 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7845: 00782221 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7846: 012c64c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7847: 012b4ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7848: 00804dad 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7849: 0080deb5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7848: 00804ddd 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7849: 0080dee5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7850: 013110af 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7851: 007c389d 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7851: 007c38cd 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7852: 01312870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7853: 012cac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7854: 005b9f55 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7855: 012c49dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7856: 012ba88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7857: 012c8b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7858: 012b6874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ @@ -7864,277 +7864,277 @@ │ │ │ │ 7860: 012c7b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7861: 002c7161 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7862: 01219b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_d │ │ │ │ 7863: 002be679 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7864: 01218eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_d │ │ │ │ 7865: 012b4400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7866: 011ec9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7867: 0077d0d5 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7867: 0077d105 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7868: 012b83b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7869: 01219c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_h │ │ │ │ 7870: 00ab4a4c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7871: 01218ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_h │ │ │ │ - 7872: 007e6491 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 7873: 0078275d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7872: 007e64c1 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7873: 0078278d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7874: 012c2e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7875: 01313828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7876: 013113c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7877: 006027ad 150 FUNC GLOBAL DEFAULT 12 arm_sctlr │ │ │ │ - 7878: 008738bd 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7878: 008738ed 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7879: 0131367a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 7880: 0061377d 228 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr_from_host │ │ │ │ - 7881: 007fc6a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7881: 007fc6d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7882: 0055d3ad 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7883: 012b4100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7884: 012c9730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7885: 0081ab41 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7886: 007c0711 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7885: 0081ab71 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7886: 007c0741 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7887: 00341f01 110 FUNC GLOBAL DEFAULT 12 cxl_event_init │ │ │ │ 7888: 012c1874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ 7889: 005f00d1 16 FUNC GLOBAL DEFAULT 12 define_cortex_a72_a57_a53_cp_reginfo │ │ │ │ 7890: 01219bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_s │ │ │ │ - 7891: 0084e715 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7891: 0084e745 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7892: 01218f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_s │ │ │ │ 7893: 012b9cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7894: 012c5094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7895: 00571d3d 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7896: 0068209d 100 FUNC GLOBAL DEFAULT 12 gen_gvec_uhsub │ │ │ │ 7897: 0131164c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7898: 013117bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ 7899: 01202ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsh │ │ │ │ - 7900: 0074ec91 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7900: 0074ecc1 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7901: 01312dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7902: 00786c7d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7903: 0079bcb5 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7902: 00786cad 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7903: 0079bce5 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7904: 002fbf15 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7905: 00574f11 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7906: 00530b21 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7907: 01311ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7908: 012bf538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7909: 0057560d 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ - 7910: 006e116d 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ + 7910: 006e119d 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ 7911: 013112fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7912: 0032b041 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7913: 00743489 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7913: 007434b9 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7914: 0052c6bd 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7915: 005e10ad 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7916: 01204db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarb │ │ │ │ - 7917: 0082704d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7917: 0082707d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7918: 0059aab9 144 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7919: 008752ad 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7919: 008752dd 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7920: 00514ecd 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7921: 0131264e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7922: 0036a8cd 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7923: 00869661 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7923: 00869691 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7924: 01312f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7925: 012ba9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7926: 012b2f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7927: 003ef22d 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7928: 01311792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7929: 008414f1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7929: 00841521 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7930: 01202b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsw │ │ │ │ - 7931: 00767b55 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7931: 00767b85 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7932: 0131225c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7933: 0059b7d5 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7934: 01204d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarh │ │ │ │ 7935: 005ed579 86 FUNC GLOBAL DEFAULT 12 arm_register_el_change_hook │ │ │ │ 7936: 013123f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7937: 004e6a85 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7938: 012b2ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7939: 0085e9c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7940: 00734695 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7939: 0085e9f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7940: 007346c5 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7941: 00610911 50 FUNC GLOBAL DEFAULT 12 helper_neon_cge_f32 │ │ │ │ 7942: 012be944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7943: 013114c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7944: 01311ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7945: 012b4a68 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7946: 0047f2b1 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7947: 0044c155 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7948: 002bf329 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7949: 01313474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7950: 0032b87d 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7951: 00827fb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7951: 00827fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7952: 012cbe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7953: 013132b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7954: 007f03b1 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7955: 00756f51 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7956: 00842e11 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7954: 007f03e1 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7955: 00756f81 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7956: 00842e41 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7957: 012c8a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7958: 007f5c35 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7958: 007f5c65 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7959: 012c7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_EVENT │ │ │ │ 7960: 00341f85 122 FUNC GLOBAL DEFAULT 12 cxl_discard_all_event_records │ │ │ │ 7961: 012c9360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 7962: 01204ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarw │ │ │ │ - 7963: 0080be91 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7964: 007e1ab9 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7963: 0080bec1 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7964: 007e1ae9 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7965: 005257ed 100 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7966: 011ec1fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ 7967: 01313500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_UPDATE_IRQ_DSTATE │ │ │ │ - 7968: 00784189 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7969: 0084a3f1 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7968: 007841b9 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7969: 0084a421 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7970: 01311572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7971: 00864f51 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7971: 00864f81 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7972: 012c4154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7973: 01311fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7974: 012bb4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7975: 0121e400 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f32 │ │ │ │ 7976: 005f2609 82 FUNC GLOBAL DEFAULT 12 pmu_pre_el_change │ │ │ │ 7977: 0131179e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7978: 01310dfd 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7979: 012bc108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7980: 005428ed 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7981: 002ef931 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7982: 0077c32d 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7983: 008a784d 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7982: 0077c35d 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7983: 008a787d 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7984: 013136be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7985: 01311b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ - 7986: 006e0e5d 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ - 7987: 006fc055 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1b │ │ │ │ + 7986: 006e0e8d 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ + 7987: 006fc085 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1b │ │ │ │ 7988: 002c9861 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7989: 0044d3e5 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7990: 002ea619 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7991: 012c72b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ - 7992: 006fc199 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1h │ │ │ │ + 7992: 006fc1c9 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1h │ │ │ │ 7993: 005635f1 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7994: 00583839 54 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7995: 0032b19d 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 7996: 0055cd91 60 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7997: 005e6f2d 66 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7998: 00523dd1 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7999: 013116f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 8000: 012bd0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 8001: 012c5678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 8002: 0082d099 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 8003: 0078d5cd 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 8002: 0082d0c9 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 8003: 0078d5fd 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 8004: 012ba89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 8005: 002cd1a9 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 8006: 0131311c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ - 8007: 006fc2dd 304 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1s │ │ │ │ + 8007: 006fc30d 304 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1s │ │ │ │ 8008: 0131219a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 8009: 0131313a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 8010: 00821539 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 8010: 00821569 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 8011: 00329bc5 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 8012: 00835729 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 8013: 008964f9 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 8012: 00835759 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 8013: 00896529 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 8014: 012c3b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 8015: 01312032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RBD_DSTATE │ │ │ │ 8016: 00ab49d4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 8017: 01312384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 8018: 005d01e1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 8019: 0081bacd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 8019: 0081bafd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 8020: 0041f675 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 8021: 0076d209 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 8021: 0076d239 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 8022: 01187fa0 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 8023: 013138b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 8024: 0072f6c5 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 8024: 0072f6f5 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 8025: 0051a315 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 8026: 006fa231 60 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ - 8027: 0078371d 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 8026: 006fa261 60 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ + 8027: 0078374d 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 8028: 012baa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 8029: 0131291e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ - 8030: 006fc40d 392 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2b │ │ │ │ + 8030: 006fc43d 392 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2b │ │ │ │ 8031: 012bae2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 8032: 012b3290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 8033: 013124fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 8034: 012c2f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 8035: 0084dcc5 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 8035: 0084dcf5 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 8036: 00309e51 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 8037: 0081f965 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 8037: 0081f995 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 8038: 01200bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsb │ │ │ │ 8039: 004d8421 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 8040: 004b47c9 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ - 8041: 006fc595 400 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2h │ │ │ │ + 8041: 006fc5c5 400 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2h │ │ │ │ 8042: 01312edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 8043: 012bb26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 8044: 00734561 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 8044: 00734591 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 8045: 01214df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_b │ │ │ │ 8046: 01313da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 8047: 00842ff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 8047: 00843021 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 8048: 01200b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsh │ │ │ │ 8049: 01214c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_d │ │ │ │ 8050: 012c58f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 8051: 01311c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 8052: 012b8b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 8053: 005d835d 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 8054: 007e55f1 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 8054: 007e5621 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 8055: 01214d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_h │ │ │ │ 8056: 00330cd1 352 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 8057: 005307ed 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 8058: 012bc768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 8059: 01311734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ - 8060: 006fc725 368 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2s │ │ │ │ + 8060: 006fc755 368 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2s │ │ │ │ 8061: 0050f759 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 8062: 00881c8d 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 8062: 00881cbd 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 8063: 012b96cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 8064: 011fb27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_h │ │ │ │ 8065: 0120f124 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_os_uw │ │ │ │ 8066: 012be6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 8067: 01311700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 8068: 012ba80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 8069: 012bac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 8070: 00297281 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 8071: 01200aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsw │ │ │ │ 8072: 005fc0d1 1032 FUNC GLOBAL DEFAULT 12 cpsr_write │ │ │ │ 8073: 01214cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_s │ │ │ │ - 8074: 00736ba1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 8074: 00736bd1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 8075: 012c35c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 8076: 005c0ff9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 8077: 005e2895 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ 8078: 011fb1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_s │ │ │ │ - 8079: 007f0e59 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 8080: 008747a1 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 8079: 007f0e89 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 8080: 008747d1 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 8081: 003ff929 132 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 8082: 007b1a61 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ - 8083: 0084fd8d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 8082: 007b1a91 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ + 8083: 0084fdbd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 8084: 012c21e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 8085: 008198c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 8085: 008198f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 8086: 01311fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 8087: 00557181 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 8088: 00765169 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 8089: 00816e59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 8090: 0071f839 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 8088: 00765199 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 8089: 00816e89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 8090: 0071f869 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 8091: 005142c5 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 8092: 012b5204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 8093: 00444f25 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 8094: 01312d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 8095: 012c8cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 8096: 01312bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 8097: 01312a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 8098: 012b712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 8099: 01312fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 8100: 00524e15 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 8101: 0078b7dd 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 8102: 00879091 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 8103: 007fc9ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 8101: 0078b80d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 8102: 008790c1 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 8103: 007fca1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 8104: 005235dd 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 8105: 012b61d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 8106: 012bd418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 8107: 012bccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 8108: 01311782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 8109: 01312d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 8110: 012c32e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 8111: 012ca6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 8112: 012c05c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 8113: 00807c5d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 8114: 007368e1 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 8113: 00807c8d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 8114: 00736911 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 8115: 01313854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 8116: 005d0259 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 8117: 0058826d 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 8118: 005b5e95 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 8119: 004eb45d 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 8120: 012c4c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 8121: 007fd8b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 8121: 007fd8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 8122: 012bfd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 8123: 0071e099 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 8123: 0071e0c9 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 8124: 0059b21d 456 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 8125: 0121762c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmls_idx │ │ │ │ 8126: 013119e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 8127: 0045ae39 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 8128: 00334a8d 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 8129: 007acf4d 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 8129: 007acf7d 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 8130: 01312684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 8131: 01312264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 8132: 01311970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 8133: 0121e2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f64 │ │ │ │ 8134: 0032b4d9 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 8135: 005ca51d 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ 8136: 005691e5 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ @@ -8142,46 +8142,46 @@ │ │ │ │ 8138: 0044b0d5 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 8139: 0053e599 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 8140: 00514b61 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 8141: 00681731 48 FUNC GLOBAL DEFAULT 12 gen_gvec_sshl │ │ │ │ 8142: 0050d9f9 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 8143: 012ca420 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 8144: 013128c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 8145: 0086f399 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 8145: 0086f3c9 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 8146: 00524c09 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 8147: 01200a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavub │ │ │ │ 8148: 012c468c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 8149: 005342bd 252 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_flag │ │ │ │ 8150: 005e3f01 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ - 8151: 006fc895 380 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4h │ │ │ │ + 8151: 006fc8c5 380 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4h │ │ │ │ 8152: 012c2fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 8153: 006811b9 40 FUNC GLOBAL DEFAULT 12 gen_gvec_sshr │ │ │ │ 8154: 012009a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuh │ │ │ │ 8155: 012bc878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 8156: 0054257d 16 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ 8157: 00300e1d 160 FUNC GLOBAL DEFAULT 12 acpi_memory_plug_cb │ │ │ │ 8158: 012c7b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_EVENT_EVENT │ │ │ │ 8159: 012052d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul270h │ │ │ │ 8160: 012c461c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_EVENT │ │ │ │ 8161: 012baf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_ACCESS_BLOCKED_EVENT │ │ │ │ 8162: 0131144e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_PRE_SAVE_DSTATE │ │ │ │ 8163: 012bea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_CB_EVENT │ │ │ │ 8164: 012bc088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_UNREALIZE_EVENT │ │ │ │ - 8165: 006fca11 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4s │ │ │ │ + 8165: 006fca41 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4s │ │ │ │ 8166: 012c86cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_REJECT_EVENT │ │ │ │ 8167: 01312930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_RESET_DSTATE │ │ │ │ 8168: 01312de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 8169: 013127ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 8170: 00331381 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 8171: 00297459 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 8172: 012bb7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 8173: 012c3f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 8174: 002be481 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 8175: 00829c71 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 8176: 0082d9d9 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 8175: 00829ca1 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 8176: 0082da09 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 8177: 012b47f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 8178: 01205254 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul270s │ │ │ │ 8179: 0120091c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuw │ │ │ │ 8180: 012c5748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 8181: 00596421 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 8182: 0131251a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 8183: 01311085 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ @@ -8193,94 +8193,94 @@ │ │ │ │ 8189: 012c8eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 8190: 012b8560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 8191: 012c0ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 8192: 012245f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos_round_to_nearest │ │ │ │ 8193: 005527e9 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 8194: 012bebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 8195: 002ef649 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 8196: 0072af29 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 8197: 0084ed1d 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 8196: 0072af59 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 8197: 0084ed4d 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 8198: 01212328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_b │ │ │ │ 8199: 012c5518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 8200: 0084d2d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 8201: 0082be45 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 8200: 0084d301 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 8201: 0082be75 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 8202: 0121219c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_d │ │ │ │ 8203: 01311508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 8204: 0032c5d5 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 8205: 01311adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 8206: 01313732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 8207: 012122a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_h │ │ │ │ 8208: 01311820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ 8209: 0121c300 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_idx_4b │ │ │ │ - 8210: 007b1909 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 8210: 007b1939 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 8211: 012c04f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 8212: 0063c0dd 152 FUNC GLOBAL DEFAULT 12 allwinner_h3_bootrom_setup │ │ │ │ 8213: 00543415 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 8214: 00809b8d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 8215: 0072ef35 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 8214: 00809bbd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 8215: 0072ef65 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 8216: 002ffe99 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 8217: 011ebac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ 8218: 01212220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_s │ │ │ │ - 8219: 00808c31 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 8219: 00808c61 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ 8220: 002c4b45 148 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su0 │ │ │ │ 8221: 002c4bd9 172 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su1 │ │ │ │ - 8222: 0089eca1 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 8223: 0085182d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 8222: 0089ecd1 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 8223: 0085185d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 8224: 0061432d 56 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod_round_to_nearest │ │ │ │ 8225: 012b8224 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 8226: 0059c8c1 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 8227: 012bd028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 8228: 00512935 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 8229: 01311d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 8230: 0131213e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 8231: 0071a2cd 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 8231: 0071a2fd 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 8232: 002fa079 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 8233: 005eebc1 44 FUNC GLOBAL DEFAULT 12 kvm_arm_sve_get_vls │ │ │ │ 8234: 002cbd49 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 8235: 0084f6c1 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 8235: 0084f6f1 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 8236: 0131178e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 8237: 0081fbbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 8237: 0081fbed 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 8238: 0131131c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 8239: 00788b7d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 8239: 00788bad 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 8240: 0131303c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 8241: 005812d9 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 8242: 012c0128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 8243: 008623a1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 8243: 008623d1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 8244: 01311097 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 8245: 005158c9 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 8246: 01312ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 8247: 012be204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ 8248: 013119b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_READ_DSTATE │ │ │ │ - 8249: 00736d31 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 8249: 00736d61 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 8250: 00571751 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 8251: 0088e705 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 8251: 0088e735 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 8252: 012c4cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 8253: 011f2058 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 8254: 00526d15 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 8255: 012bfc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 8256: 002be5e9 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 8257: 012b6b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 8258: 00530a75 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 8259: 0072c179 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 8260: 0072c7f9 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 8259: 0072c1a9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 8260: 0072c829 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 8261: 004b1f2d 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 8262: 012b5b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 8263: 01311d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 8264: 013121f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 8265: 0131323e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 8266: 008295ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 8266: 008295dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 8267: 012b45e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 8268: 00769109 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 8269: 007f980d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 8268: 00769139 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 8269: 007f983d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 8270: 00511ba5 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 8271: 01311724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 8272: 0031d9ad 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 8273: 012b5c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 8274: 012c6c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 8275: 008712c5 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 8275: 008712f5 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 8276: 012bfc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 8277: 011f87b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd8 │ │ │ │ 8278: 012b5d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 8279: 012ba7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 8280: 005c0749 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 8281: 002beac9 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 8282: 01313822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ @@ -8290,720 +8290,720 @@ │ │ │ │ 8286: 013124f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 8287: 013137ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 8288: 005d02d5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 8289: 004f4e99 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 8290: 005ba2d1 432 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 8291: 0032b9dd 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 8292: 012076f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxh │ │ │ │ - 8293: 00857919 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 8293: 00857949 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 8294: 012beaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 8295: 004db47d 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 8296: 00858f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 8296: 00858fa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 8297: 012ca05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 8298: 012b3830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 8299: 012b3530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 8300: 005e5f81 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 8301: 01312066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 8302: 0131319c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 8303: 0088b6ed 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 8303: 0088b71d 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 8304: 01311de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 8305: 01312cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 8306: 01312860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 8307: 01312df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 8308: 00522aa9 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 8309: 0072c099 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 8309: 0072c0c9 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ 8310: 0120766c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxw │ │ │ │ - 8311: 00874f79 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 8312: 008a06c9 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 8313: 00876d79 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 8311: 00874fa9 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 8312: 008a06f9 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 8313: 00876da9 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 8314: 011f96a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uxtb16 │ │ │ │ 8315: 012c56b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 8316: 002c9ab1 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 8317: 00732e45 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 8317: 00732e75 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 8318: 01311e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 8319: 0044469d 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 8320: 012c4e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 8321: 0121c720 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_4b │ │ │ │ 8322: 005e3b29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 8323: 012c35e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 8324: 012c1654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 8325: 002be461 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 8326: 00511a09 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 8327: 012bb5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 8328: 0073bddd 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 8328: 0073be0d 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 8329: 011eba40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 8330: 006fee81 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 8330: 006feeb1 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 8331: 01185e14 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ 8332: 012b5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_EVENT │ │ │ │ - 8333: 00744321 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 8333: 00744351 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 8334: 0052fd1d 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 8335: 01311d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 8336: 003366d9 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 8337: 00770635 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 8337: 00770665 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 8338: 00559ed9 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 8339: 012c1a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 8340: 012b88f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 8341: 002eb7dd 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 8342: 012cbe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 8343: 01313e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 8344: 0075f59d 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 8344: 0075f5cd 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 8345: 01313e80 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 8346: 00783f49 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 8346: 00783f79 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 8347: 012c471c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 8348: 013133be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 8349: 0078f865 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 8350: 0087f3e5 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 8349: 0078f895 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 8350: 0087f415 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 8351: 012c9720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 8352: 0081b9f1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 8353: 0089f071 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 8352: 0081ba21 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 8353: 0089f0a1 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 8354: 002f8f55 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 8355: 00868f55 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ - 8356: 0082d2a1 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ + 8355: 00868f85 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 8356: 0082d2d1 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ 8357: 01311422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 8358: 00730ff5 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 8359: 00792dad 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 8358: 00731025 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 8359: 00792ddd 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 8360: 0057d1f5 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 8361: 0131336a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 8362: 012bf064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 8363: 012b4664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 8364: 01313dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 8365: 012bcad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 8366: 002ba5e9 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 8367: 004eb641 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 8368: 012c6c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 8369: 00854fe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 8370: 0083e245 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 8369: 00855015 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 8370: 0083e275 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 8371: 002c6fc9 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 8372: 005b697d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 8373: 01311150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 8374: 013110e2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 8375: 01203cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarb │ │ │ │ 8376: 012b2950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 8377: 011893b4 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 8378: 0078afbd 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 8378: 0078afed 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 8379: 005d116d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 8380: 0085c725 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 8380: 0085c755 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 8381: 012cbdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 8382: 01203c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarh │ │ │ │ 8383: 0131305e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 8384: 012b5b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 8385: 00743ccd 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 8385: 00743cfd 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 8386: 012b7de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 8387: 006f930d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ - 8388: 00898f15 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 8389: 006f9405 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ - 8390: 007f0291 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 8387: 006f933d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ + 8388: 00898f45 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 8389: 006f9435 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ + 8390: 007f02c1 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 8391: 002ba671 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 8392: 012b2604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 8393: 012c9a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ - 8394: 006f94fd 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ + 8394: 006f952d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ 8395: 013118c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 8396: 012c821c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 8397: 012ca74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 8398: 01312c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 8399: 0039c4bd 792 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 8400: 0120e4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20b │ │ │ │ 8401: 002c18a5 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 8402: 01312c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ 8403: 005ed9b9 260 FUNC GLOBAL DEFAULT 12 arm_cpu_finalize_features │ │ │ │ - 8404: 007acd39 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 8404: 007acd69 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 8405: 012b6a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 8406: 0121de54 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip16 │ │ │ │ 8407: 01311eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 8408: 00546845 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 8409: 00533f01 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 8410: 005d1521 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 8411: 0060fca1 90 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s16 │ │ │ │ 8412: 0120e440 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20h │ │ │ │ 8413: 01203ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarw │ │ │ │ 8414: 012c49cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 8415: 0131283e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 8416: 005100c9 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 8417: 012b4710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 8418: 008738c5 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 8418: 008738f5 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 8419: 005e4a2d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 8420: 012c0608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 8421: 007c0611 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 8421: 007c0641 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 8422: 002fcbc5 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 8423: 008a6d75 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 8423: 008a6da5 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 8424: 012b2664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 8425: 01311d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 8426: 012b4bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 8427: 012bd5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 8428: 012c0aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 8429: 01186a24 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 8430: 00873865 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 8430: 00873895 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 8431: 013129ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 8432: 0059bbdd 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 8433: 01312592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 8434: 00819455 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 8434: 00819485 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 8435: 0120e3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20w │ │ │ │ 8436: 012c0fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 8437: 012b9c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 8438: 00810a29 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 8438: 00810a59 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 8439: 00553b61 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 8440: 004ad421 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 8441: 013124f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 8442: 01313268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 8443: 0084f6c5 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 8444: 00846b05 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 8443: 0084f6f5 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 8444: 00846b35 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 8445: 01311eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 8446: 007f382d 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 8446: 007f385d 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 8447: 01313386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 8448: 0131351c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 8449: 00746009 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 8449: 00746039 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 8450: 013131fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 8451: 0120e338 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21b │ │ │ │ 8452: 013136fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 8453: 0070d0f1 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 8453: 0070d121 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 8454: 013128c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 8455: 01312820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 8456: 012b6bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 8457: 0120e2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21h │ │ │ │ - 8458: 0080a271 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ - 8459: 00688ffd 88 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ + 8458: 0080a2a1 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 8459: 0068906d 88 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ 8460: 002c5e8d 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 8461: 0082806d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 8461: 0082809d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 8462: 00585e91 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 8463: 002bf449 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 8464: 011eb9bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 8465: 013129fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 8466: 012c6e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 8467: 01311a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 8468: 012c859c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 8469: 0044a0cd 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 8470: 0131297c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 8471: 01312d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 8472: 013126e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 8473: 0081e741 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 8473: 0081e771 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 8474: 01312938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 8475: 007ff995 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 8475: 007ff9c5 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ 8476: 010ba650 64 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_nmi │ │ │ │ - 8477: 00770585 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 8477: 007705b5 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 8478: 011ee170 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 8479: 013110c3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 8480: 0120e230 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21w │ │ │ │ 8481: 0131109a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 8482: 004b2391 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 8483: 00861209 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 8483: 00861239 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 8484: 011ee50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 8485: 006ea431 280 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ - 8486: 006f9389 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ - 8487: 007d78e9 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ - 8488: 006f9481 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ + 8485: 006ea461 280 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ + 8486: 006f93b9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ + 8487: 007d7919 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 8488: 006f94b1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ 8489: 012b930c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 8490: 012b8bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 8491: 006f9579 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ - 8492: 008740c9 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 8493: 0087062d 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 8491: 006f95a9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ + 8492: 008740f9 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 8493: 0087065d 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 8494: 0057d63d 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 8495: 0131380a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 8496: 012bda58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 8497: 013130c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 8498: 0121ddd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip32 │ │ │ │ 8499: 01311590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 8500: 0060fd6d 40 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s32 │ │ │ │ 8501: 01312ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 8502: 012be774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 8503: 0081ee71 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 8504: 0075e781 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 8503: 0081eea1 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 8504: 0075e7b1 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 8505: 013115d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_STE_DSTATE │ │ │ │ 8506: 012c0d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 8507: 008232cd 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 8507: 008232fd 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 8508: 01311b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 8509: 013129f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 8510: 01205e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmh │ │ │ │ 8511: 00574049 500 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 8512: 00852225 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 8512: 00852255 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 8513: 002a802d 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 8514: 012ca410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 8515: 005f238d 76 FUNC GLOBAL DEFAULT 12 pmu_op_start │ │ │ │ - 8516: 00750819 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 8516: 00750849 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 8517: 01311bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ 8518: 01203fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarb │ │ │ │ - 8519: 00871311 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 8519: 00871341 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 8520: 012c6758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 8521: 012b285c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 8522: 00611b3d 136 FUNC GLOBAL DEFAULT 12 arm_cpu_do_transaction_failed │ │ │ │ 8523: 012c274c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 8524: 011883ec 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 8525: 01205dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnms │ │ │ │ - 8526: 0074a4bd 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 8527: 008804a1 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 8526: 0074a4ed 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 8527: 008804d1 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 8528: 002bdef5 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 8529: 01203f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarh │ │ │ │ 8530: 005ba2b9 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 8531: 012be4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 8532: 002bf209 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 8533: 0080321d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 8533: 0080324d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 8534: 012042dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarb │ │ │ │ 8535: 012c1f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 8536: 01205c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmah │ │ │ │ 8537: 0045ae41 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 8538: 013115e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERRORN_DSTATE │ │ │ │ 8539: 012c53d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 8540: 012c91d4 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 8541: 0072f24d 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 8541: 0072f27d 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 8542: 0044d00d 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 8543: 01311776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 8544: 01204258 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarh │ │ │ │ 8545: 0131183a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 8546: 00a64bd0 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 8546: 00a64bf0 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 8547: 002b63d9 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 8548: 00843ed9 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 8549: 0086e831 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 8550: 0089eea5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 8548: 00843f09 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 8549: 0086e861 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 8550: 0089eed5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 8551: 01312e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 8552: 01205b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmas │ │ │ │ 8553: 005e033d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 8554: 012b58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_HIT_EVENT │ │ │ │ 8555: 012c3614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 8556: 01203ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarw │ │ │ │ - 8557: 0081e9a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 8557: 0081e9d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 8558: 01313886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 8559: 0088b469 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 8559: 0088b499 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 8560: 005269e5 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8561: 0131122a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8562: 01311506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8563: 012c0058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8564: 002b6005 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8565: 012ca06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8566: 01312b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8567: 012041d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarw │ │ │ │ 8568: 0121fc3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u8 │ │ │ │ 8569: 005e6555 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8570: 00834089 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8570: 008340b9 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8571: 012c9b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 8572: 01218bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_d │ │ │ │ - 8573: 00813201 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8574: 00880515 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 8575: 008a0ab9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 8573: 00813231 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8574: 00880545 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8575: 008a0ae9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 8576: 013117d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8577: 005433b9 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8578: 00848bcd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8578: 00848bfd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8579: 01205b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmah │ │ │ │ 8580: 011889e4 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8581: 01218cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_h │ │ │ │ 8582: 012b5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RECORD_EVENT_EVENT │ │ │ │ 8583: 01312f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8584: 012cab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8585: 0063d5c5 200 FUNC GLOBAL DEFAULT 12 allwinner_r40_bootrom_setup │ │ │ │ 8586: 004b4481 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8587: 01311fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8588: 007609d5 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8588: 00760a05 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8589: 01312c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8590: 012c19b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ 8591: 012c7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_DWORD_EVENT │ │ │ │ 8592: 01205a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmas │ │ │ │ - 8593: 0088e39d 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8593: 0088e3cd 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 8594: 01218c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_s │ │ │ │ - 8595: 0076699d 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8595: 007669cd 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8596: 012c4d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8597: 00861289 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8597: 008612b9 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8598: 012b99ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 8599: 013135ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8600: 002f6e45 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8601: 007fd0b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8602: 007ba9cd 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8603: 00813dbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8601: 007fd0e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8602: 007ba9fd 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8603: 00813ded 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8604: 012b3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 8605: 008559a1 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8606: 00891ea9 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8605: 008559d1 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8606: 00891ed9 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8607: 012c891c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 8608: 01312ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8609: 01311dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8610: 0131116a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8611: 007b7709 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8611: 007b7739 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8612: 00562b31 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8613: 01312448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8614: 012c38b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8615: 01313284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8616: 00681221 80 FUNC GLOBAL DEFAULT 12 gen_gvec_ssra │ │ │ │ 8617: 012f04d4 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 8618: 002c9ee1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8619: 013120ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8620: 012b5164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8621: 00575fb1 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8622: 0043fff1 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8623: 01311764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8624: 0084d385 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8624: 0084d3b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8625: 005cf8c9 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8626: 002be8a1 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8627: 00873ed1 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8627: 00873f01 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8628: 012b6140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 8629: 005c7211 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8630: 00a7ede8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8630: 00a7ee08 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8631: 012b75ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8632: 002f7771 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8633: 01311ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8634: 012c37a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8635: 012ca9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8636: 003ffcf1 232 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8637: 012c6668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8638: 002be4b9 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8639: 007ea7d9 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8639: 007ea809 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8640: 011fd484 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarb │ │ │ │ 8641: 011f85a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub8 │ │ │ │ 8642: 011f9284 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsubaddx │ │ │ │ 8643: 00573ded 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8644: 01311fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 8645: 005a7095 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8646: 006edac5 272 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ + 8646: 006edaf5 272 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ 8647: 011fd400 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarh │ │ │ │ 8648: 0057dd45 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8649: 01312672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8650: 012beecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8651: 006ecb1d 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ - 8652: 00850819 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8651: 006ecb4d 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ + 8652: 00850849 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8653: 01313406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8654: 012ef3e8 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8655: 00801e69 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8655: 00801e99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8656: 0055d805 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8657: 00448199 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8658: 01311322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8659: 013110ba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8660: 013127ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 8661: 005c05f9 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8662: 013129f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8663: 012b76dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 8664: 007e65f5 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8665: 00802575 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8664: 007e6625 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8665: 008025a5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8666: 005e95a5 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8667: 012ca970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8668: 00523171 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8669: 005e80d9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ - 8670: 006ed4b1 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ + 8670: 006ed4e1 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ 8671: 004db1e9 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8672: 012b5d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8673: 011fd37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarw │ │ │ │ 8674: 00599e75 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8675: 012b45b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8676: 01312c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8677: 005e4f6d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8678: 01312dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8679: 013130dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8680: 0087ebad 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8680: 0087ebdd 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8681: 012b4090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8682: 005541d9 152 FUNC GLOBAL DEFAULT 12 cpr_exec_output │ │ │ │ - 8683: 006f6721 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ + 8683: 006f6751 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ 8684: 005cdf2d 164 FUNC GLOBAL DEFAULT 12 accel_irqchip_update_msi_route │ │ │ │ 8685: 012b9e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8686: 01312d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8687: 008737a9 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8687: 008737d9 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8688: 01313dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8689: 012b5d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ - 8690: 006f6949 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ + 8690: 006f6979 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ 8691: 012c9fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8692: 0074a521 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8692: 0074a551 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8693: 012bd328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ 8694: 012c9018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CTL_WRITE_EVENT │ │ │ │ - 8695: 0072cbb1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8695: 0072cbe1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8696: 011f2580 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8697: 003836d1 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8698: 00570cd9 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8699: 004e5a49 980 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8700: 011fe0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqb │ │ │ │ 8701: 00522245 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8702: 012eee68 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8703: 012be674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8704: 002dee95 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8705: 002b6169 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ 8706: 011fe060 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqh │ │ │ │ - 8707: 0083e209 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8708: 0085541d 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8709: 0081c441 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8707: 0083e239 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8708: 0085544d 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8709: 0081c471 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8710: 012b43c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8711: 0086e551 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8711: 0086e581 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8712: 01312148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8713: 005739a1 992 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8714: 0084961d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8714: 0084964d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8715: 002c1a1d 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8716: 012ec8ec 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8717: 012baa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8718: 0131364e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8719: 0131376c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8720: 011641ac 64 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ - 8721: 006d062d 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ + 8721: 006d065d 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ 8722: 013137f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8723: 012c1474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ 8724: 01216318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_b │ │ │ │ - 8725: 0081facd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8725: 0081fafd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8726: 012ba1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ - 8727: 006d58b1 56 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ + 8727: 006d58e1 56 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ 8728: 011fdfdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqw │ │ │ │ - 8729: 006e8e11 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ + 8729: 006e8e41 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ 8730: 012bd9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ - 8731: 006e8ef9 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ - 8732: 00791b35 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8731: 006e8f29 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ + 8732: 00791b65 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8733: 012b5934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_IOVA_EVENT │ │ │ │ 8734: 01216294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_h │ │ │ │ 8735: 01312638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8736: 007221b5 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8736: 007221e5 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8737: 005e81f9 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8738: 00570f61 312 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8739: 00779ea5 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8739: 00779ed5 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8740: 012b60c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8741: 00857129 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8741: 00857159 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8742: 01311cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8743: 002c80d9 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8744: 012c3824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8745: 0083410d 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8745: 0083413d 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8746: 01313678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8747: 0073f609 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8747: 0073f639 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8748: 005999e5 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8749: 013124ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8750: 012cbcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ - 8751: 006ef33d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ + 8751: 006ef36d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ 8752: 012c0d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8753: 012c09c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8754: 004db3a9 96 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 8755: 0047434d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8756: 005d03c9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8757: 0131348a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8758: 01312a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8759: 01311954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8760: 004d9ef5 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8761: 01311d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8762: 00893801 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8762: 00893831 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8763: 01311d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8764: 012b3190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 8765: 00770bd5 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8765: 00770c05 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8766: 002c9d1d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8767: 01311072 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8768: 002c9d5d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8769: 0078a9d1 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8769: 0078aa01 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8770: 012c9d30 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8771: 01311492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8772: 00894631 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8772: 00894661 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8773: 01311b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ 8774: 012b5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_SILENCE_EVENT │ │ │ │ - 8775: 007825e1 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8775: 00782611 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8776: 00523df9 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8777: 00574a01 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8778: 012c6fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8779: 012b6220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8780: 008551c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8781: 0072e079 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8782: 008617f5 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8780: 008551f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8781: 0072e0a9 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8782: 00861825 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8783: 00523925 84 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8784: 01311900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8785: 007a9749 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8786: 0081691d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8787: 00776289 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8785: 007a9779 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8786: 0081694d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8787: 007762b9 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8788: 004ef2ed 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8789: 007fc4c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8789: 007fc4f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8790: 01312972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ 8791: 00aadd44 64 OBJECT GLOBAL DEFAULT 21 vmstate_memory_hotplug │ │ │ │ 8792: 005e2e69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8793: 00884779 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8793: 008847a9 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8794: 01313040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8795: 013112d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8796: 0070f931 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8796: 0070f961 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8797: 012bac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8798: 0131339c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8799: 012b9d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8800: 00786835 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8801: 007a889d 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8800: 00786865 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8801: 007a88cd 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8802: 005391a5 212 FUNC GLOBAL DEFAULT 12 address_space_is_io │ │ │ │ 8803: 002ea539 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8804: 013111a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8805: 0131361a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8806: 012c3494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8807: 00860d05 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8807: 00860d35 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8808: 011eff58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8809: 012c0f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8810: 00876f59 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8811: 0088cf15 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8810: 00876f89 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8811: 0088cf45 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8812: 00341725 228 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8813: 007f1631 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8813: 007f1661 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8814: 013127a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8815: 004f6d35 96 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8816: 012c9a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8817: 0118913c 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8818: 002be451 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8819: 00a8e778 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8819: 00a8e798 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8820: 002fac11 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8821: 01311434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8822: 01313de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8823: 0072c18d 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8823: 0072c1bd 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8824: 012bb36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8825: 013136a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8826: 0078682d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 8827: 006e8a69 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ + 8826: 0078685d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8827: 006e8a99 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ 8828: 00531111 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8829: 012c0838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ - 8830: 006e8b55 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ + 8830: 006e8b85 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ 8831: 012b9c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8832: 01311390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8833: 013124ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8834: 00857f0d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8834: 00857f3d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8835: 013114aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8836: 013111d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8837: 002fc6cd 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8838: 01312718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8839: 012be434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8840: 012bcf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8841: 012c7338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8842: 01312b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8843: 012c3574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8844: 0072c99d 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8844: 0072c9cd 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8845: 012cb9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8846: 013130e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8847: 01311aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8848: 0086247d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8849: 00730871 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8848: 008624ad 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8849: 007308a1 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8850: 005d0451 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8851: 01311aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8852: 00766e29 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8852: 00766e59 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8853: 005b6b95 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8854: 012bf4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8855: 002a9ea9 3520 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8856: 01311c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8857: 01312ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8858: 004fd8a1 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8859: 00854609 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8859: 00854639 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8860: 013126c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8861: 00836f59 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8861: 00836f89 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8862: 0131230c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8863: 0085ec99 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8863: 0085ecc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8864: 012bcc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8865: 01313644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8866: 005df735 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8867: 0032b73d 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8868: 01313494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8869: 007145f5 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8869: 00714625 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8870: 012bc588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_STATE_CHANGE_EVENT │ │ │ │ - 8871: 007f4a05 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8871: 007f4a35 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8872: 005e8465 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8873: 012ca54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8874: 005d1ce1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8875: 01311d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8876: 0131181a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8877: 012cace0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8878: 012c21b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ 8879: 00297819 128 FUNC GLOBAL DEFAULT 12 target_aarch64 │ │ │ │ - 8880: 0075d159 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8880: 0075d189 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8881: 01188708 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8882: 01206da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsb │ │ │ │ 8883: 012c458c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8884: 0044be39 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8885: 013121e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8886: 01312222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8887: 012c5be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8888: 012bc278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8889: 01311d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8890: 01312624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DISCONNECT_DSTATE │ │ │ │ 8891: 005d2589 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8892: 01206d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsh │ │ │ │ 8893: 01311d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8894: 009d94a4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8895: 00845cd5 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8896: 007b23a1 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8897: 0081f7fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8894: 009d94c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8895: 00845d05 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8896: 007b23d1 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8897: 0081f82d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8898: 012b96fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8899: 002c5589 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8900: 005e30b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8901: 011efed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8902: 0087453d 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8902: 0087456d 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8903: 0055ed29 704 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8904: 007e66a5 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8904: 007e66d5 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8905: 012c8aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8906: 00393ff9 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8907: 01312f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8908: 01312b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8909: 008364a5 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8909: 008364d5 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8910: 012c9670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8911: 0084299d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8911: 008429cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8912: 01206ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsw │ │ │ │ 8913: 0131265c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8914: 007b1021 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8914: 007b1051 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8915: 012b62a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8916: 012b8490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8917: 01312260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8918: 011f525c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8919: 01312bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8920: 013137c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8921: 005de105 256 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8922: 01312174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8923: 00817585 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8923: 008175b5 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8924: 01311d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8925: 00873cd5 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8925: 00873d05 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8926: 012bb5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8927: 012c8c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8928: 0081b4f9 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8928: 0081b529 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8929: 012cbf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8930: 012bf2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8931: 012c6ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8932: 01312074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8933: 00897db9 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8933: 00897de9 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8934: 012c3c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 8935: 006ee939 286 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ + 8935: 006ee969 286 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ 8936: 01311588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8937: 003f803d 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8938: 00823c09 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8938: 00823c39 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8939: 0053afd5 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8940: 005ee9f5 44 FUNC GLOBAL DEFAULT 12 write_kvmstate_to_list │ │ │ │ 8941: 01311758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ 8942: 01312b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ - 8943: 006ee77d 222 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ + 8943: 006ee7ad 222 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ 8944: 00ab49fc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8945: 006dc13d 190 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ + 8945: 006dc16d 190 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ 8946: 012c6c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ 8947: 0121fbb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u16 │ │ │ │ - 8948: 00863375 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8949: 0088a699 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8948: 008633a5 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8949: 0088a6c9 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8950: 012c2f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8951: 0131253a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8952: 012ba12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8953: 012ba8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8954: 005662d9 408 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8955: 00824eb1 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8955: 00824ee1 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8956: 005e6481 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8957: 01223788 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_u32 │ │ │ │ 8958: 012c6638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8959: 0077041d 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 8960: 006ee85d 220 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ + 8959: 0077044d 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8960: 006ee88d 220 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ 8961: 0052f599 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8962: 012c875c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8963: 012c5e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8964: 002f92d1 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8965: 0041fba9 74 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ 8966: 005df679 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8967: 00565b3d 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8968: 012b6804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8969: 0080e419 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8969: 0080e449 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8970: 00440dd1 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8971: 002c66d5 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8972: 013131ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8973: 002cd4f9 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8974: 01206c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddub │ │ │ │ - 8975: 00825705 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8975: 00825735 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8976: 01311432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8977: 012b42b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8978: 01223a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f16 │ │ │ │ 8979: 01312da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8980: 012bc2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8981: 0054b10d 196 FUNC GLOBAL DEFAULT 12 iommufd_backend_disconnect │ │ │ │ 8982: 012b3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8983: 013120a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ 8984: 01206b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhadduh │ │ │ │ 8985: 00682759 100 FUNC GLOBAL DEFAULT 12 gen_gvec_ursqrte │ │ │ │ - 8986: 009d90cc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8986: 009d90ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8987: 01313310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_BYTE_DSTATE │ │ │ │ 8988: 0121c06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddd │ │ │ │ 8989: 00581969 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8990: 012bafac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8991: 012ca57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8992: 0131369e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8993: 012c7cb8 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8994: 0085647d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8994: 008564ad 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8995: 0121c174 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddh │ │ │ │ 8996: 005d04d9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ 8997: 011f8498 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd16 │ │ │ │ - 8998: 007aa455 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8998: 007aa485 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8999: 012bac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 9000: 005b8c6d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 9001: 0056718d 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 9002: 012c9154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 9003: 003348fd 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 9004: 01311738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 9005: 002be4d9 6 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ @@ -9015,177 +9015,177 @@ │ │ │ │ 9011: 00295be1 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 9012: 012c0858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 9013: 0054db55 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 9014: 012b5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_REG_UPDATE_EVENT │ │ │ │ 9015: 0131132c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 9016: 002be4c9 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 9017: 005a6f99 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 9018: 00735459 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 9018: 00735489 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 9019: 012bf184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 9020: 012ba96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 9021: 013127bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 9022: 0131214c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 9023: 012bcdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 9024: 00786bfd 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ - 9025: 006d9a2d 106 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ + 9024: 00786c2d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 9025: 006d9a5d 106 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ 9026: 01312858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 9027: 0057dc95 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 9028: 002c9e1d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 9029: 01200ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavh │ │ │ │ 9030: 01312f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 9031: 013122da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 9032: 012c3254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 9033: 012b2a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 9034: 012b9ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ 9035: 011fbabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalarh │ │ │ │ - 9036: 00738431 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 9037: 006d9a99 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ + 9036: 00738461 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 9037: 006d9ac9 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ 9038: 0121e484 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f32 │ │ │ │ 9039: 0059dee9 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 9040: 013127b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 9041: 00851a89 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 9042: 0081b829 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 9041: 00851ab9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 9042: 0081b859 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 9043: 012c68e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 9044: 01313292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 9045: 005c0dd9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 9046: 01200e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavs │ │ │ │ 9047: 013111f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 9048: 00556a89 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 9049: 012b399c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 9050: 011efe50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 9051: 0045b8c5 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ - 9052: 006f6545 124 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ + 9052: 006f6575 124 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ 9053: 011fba38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalars │ │ │ │ 9054: 012c0728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 9055: 01312402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 9056: 013110d5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 9057: 005143a5 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 9058: 00610ffd 384 FUNC GLOBAL DEFAULT 12 arm_s1_regime_using_lpae_format │ │ │ │ - 9059: 006d9b29 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ + 9059: 006d9b59 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ 9060: 01311c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 9061: 009fad90 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 9062: 00745ee9 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 9061: 009fadb0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 9062: 00745f19 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 9063: 01313616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 9064: 012c73d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 9065: 002a7e7d 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 9066: 0074a1dd 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 9066: 0074a20d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 9067: 01311742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 9068: 012b937c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 9069: 01312890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 9070: 01311b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 9071: 005254b5 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 9072: 0131175c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 9073: 005567ed 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 9074: 013128bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 9075: 013124d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_BIT_DSTATE │ │ │ │ 9076: 005ccdb1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 9077: 0131188e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 9078: 007f3f95 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 9078: 007f3fc5 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 9079: 01312ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ 9080: 01223998 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f32 │ │ │ │ - 9081: 0085d375 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 9081: 0085d3a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 9082: 01313328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 9083: 011f1e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 9084: 007e49a5 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 9084: 007e49d5 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 9085: 01311086 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 9086: 0044a605 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 9087: 00869a8d 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 9087: 00869abd 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 9088: 00512ef1 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 9089: 002ef1a5 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 9090: 0053bf19 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 9091: 012bee4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 9092: 01311408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 9093: 00855c39 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 9094: 007b290d 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 9095: 0077c8dd 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 9093: 00855c69 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 9094: 007b293d 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 9095: 0077c90d 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 9096: 004fd2f5 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ - 9097: 006860c5 308 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ + 9097: 00686135 308 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ 9098: 012b52e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 9099: 012157c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmul_b │ │ │ │ 9100: 013116e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 9101: 00334941 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 9102: 003ee439 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 9103: 01311c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 9104: 00524bbd 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 9105: 00530e25 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 9106: 012b4eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 9107: 007f0fc1 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 9108: 00764e89 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 9109: 0086d83d 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 9107: 007f0ff1 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 9108: 00764eb9 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 9109: 0086d86d 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 9110: 0131358e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 9111: 012c30d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 9112: 0120b764 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbic │ │ │ │ 9113: 013112fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 9114: 01312c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 9115: 01186934 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 9116: 0085f1cd 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 9116: 0085f1fd 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 9117: 002984e1 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 9118: 01312302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 9119: 013132ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 9120: 005cccf1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 9121: 012b46a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 9122: 007f9305 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 9122: 007f9335 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 9123: 002f82d1 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 9124: 002bda81 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 9125: 012b5ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 9126: 01312544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 9127: 005233d9 100 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events_common │ │ │ │ 9128: 00543541 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 9129: 013119d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 9130: 007501c9 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 9130: 007501f9 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 9131: 012c7f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 9132: 012b97bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 9133: 00819b5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 9133: 00819b8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 9134: 012b92dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 9135: 0072b9a1 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 9136: 00817dc9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 9135: 0072b9d1 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 9136: 00817df9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 9137: 012c5648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 9138: 012c6f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 9139: 012bfe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 9140: 006ef511 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ - 9141: 00824a75 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 9142: 007752dd 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 9140: 006ef541 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ + 9141: 00824aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 9142: 0077530d 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 9143: 0058acd5 1800 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 9144: 013085a0 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 9145: 01312a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 9146: 00810b95 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 9147: 0078b6d9 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 9146: 00810bc5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 9147: 0078b709 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 9148: 013136c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 9149: 012b4260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 9150: 01311c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 9151: 01311db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 9152: 002e9c49 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 9153: 013130f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 9154: 012b4370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 9155: 002ba261 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 9156: 0084a895 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 9157: 007926c9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 9156: 0084a8c5 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 9157: 007926f9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 9158: 012c7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_QWORD_EVENT │ │ │ │ 9159: 01313192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 9160: 011eda38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 9161: 012cc0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 9162: 01312f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 9163: 003292e5 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 9164: 00703399 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 9164: 007033c9 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 9165: 0131324e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 9166: 00804599 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 9166: 008045c9 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 9167: 013128de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 9168: 0054d859 72 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 9169: 008036fd 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 9169: 0080372d 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 9170: 013118d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 9171: 012c2e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 9172: 007456e1 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 9172: 00745711 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 9173: 01311c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 9174: 01313402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 9175: 002ccfbd 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 9176: 012be8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 9177: 00339585 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 9178: 012bfd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 9179: 008a28b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 9180: 0089d99d 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 9179: 008a28e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 9180: 0089d9cd 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 9181: 0120a030 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsb │ │ │ │ 9182: 0032ad2d 400 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 9183: 01312312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ 9184: 0056cd79 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 9185: 012bb3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 9186: 013113a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 9187: 012b9a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ @@ -9196,266 +9196,266 @@ │ │ │ │ 9192: 011f98b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ror_cc │ │ │ │ 9193: 01209fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsh │ │ │ │ 9194: 01311db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 9195: 012c5948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 9196: 01312d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 9197: 012b70cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 9198: 01186390 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 9199: 00869b85 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 9199: 00869bb5 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 9200: 011e1350 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 9201: 00823d05 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 9201: 00823d35 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 9202: 013113e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 9203: 01215004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_b │ │ │ │ 9204: 011e1370 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 9205: 0036bfc5 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 9206: 011e13b0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 9207: 0044af35 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 9208: 01214e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_d │ │ │ │ 9209: 01312574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_WRITE_DSTATE │ │ │ │ - 9210: 007e6a69 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 9210: 007e6a99 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 9211: 012caad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 9212: 0087aad5 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 9212: 0087ab05 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ 9213: 0121e37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f64 │ │ │ │ 9214: 01214f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_h │ │ │ │ - 9215: 0081c7fd 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 9215: 0081c82d 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 9216: 012b2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 9217: 013111b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 9218: 00397429 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 9219: 012c1e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 9220: 0086eb49 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 9220: 0086eb79 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 9221: 005bb8b5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 9222: 01209f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsw │ │ │ │ 9223: 012c7128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 9224: 005fb6d1 28 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff │ │ │ │ 9225: 00329a85 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 9226: 002b8929 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 9227: 0081de19 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 9227: 0081de49 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 9228: 01214efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_s │ │ │ │ 9229: 013114da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 9230: 012cacf0 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 9231: 0076e261 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 9231: 0076e291 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 9232: 01226a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt_pair │ │ │ │ 9233: 005b5485 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 9234: 01313e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 9235: 0044c1fd 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 9236: 0076f9dd 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 9237: 0089d905 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 9236: 0076fa0d 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 9237: 0089d935 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 9238: 012bebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 9239: 007fb6f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 9239: 007fb721 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 9240: 01311840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 9241: 00562a7d 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 9242: 012bff88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ - 9243: 00746001 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 9243: 00746031 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 9244: 012c2154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 9245: 012c0518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ - 9246: 006d3f69 90 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ + 9246: 006d3f99 90 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ 9247: 0044b3b5 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 9248: 007fc44d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 9248: 007fc47d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 9249: 0039a0bd 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 9250: 012c3dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 9251: 013132a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 9252: 013137d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 9253: 0089d859 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 9253: 0089d889 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 9254: 01223890 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f64 │ │ │ │ - 9255: 00895d39 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 9255: 00895d69 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 9256: 012b9c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 9257: 00863785 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ - 9258: 006d3fc5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ + 9257: 008637b5 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 9258: 006d3ff5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ 9259: 01312428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 9260: 0131348c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 9261: 012babec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 9262: 012c9d04 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 9263: 012c0a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 9264: 01311756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 9265: 0121c618 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_2h │ │ │ │ 9266: 005d2771 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 9267: 002ba311 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 9268: 008280a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 9269: 00819c4d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 9268: 008280d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 9269: 00819c7d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 9270: 0059d1cd 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 9271: 0086db4d 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 9271: 0086db7d 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 9272: 002c8e21 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 9273: 0086ea71 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 9274: 0076e2a5 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 9273: 0086eaa1 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 9274: 0076e2d5 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 9275: 013138ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 9276: 013112c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 9277: 01311e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 9278: 01311b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 9279: 012b948c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 9280: 002bcbf1 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 9281: 00342921 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 9282: 01312c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 9283: 002cc7ad 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 9284: 01312f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 9285: 00843b49 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 9285: 00843b79 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 9286: 002f9f19 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 9287: 012b3340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 9288: 012ef858 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 9289: 012c33f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 9290: 006d4031 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ - 9291: 00856b6d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 9290: 006d4061 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ + 9291: 00856b9d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 9292: 00394205 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 9293: 01311e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 9294: 012c1834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 9295: 01209ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddub │ │ │ │ 9296: 012c9490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 9297: 0081fdf1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 9298: 007e7bd1 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 9297: 0081fe21 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 9298: 007e7c01 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 9299: 00526c25 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 9300: 0131267c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 9301: 01209e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduh │ │ │ │ 9302: 005c923d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 9303: 00711c7d 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 9303: 00711cad 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 9304: 013115c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_TT_DSTATE │ │ │ │ 9305: 00393a19 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 9306: 0088cced 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 9306: 0088cd1d 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 9307: 005231dd 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 9308: 002e865d 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 9309: 013115e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_DSTATE │ │ │ │ 9310: 003e6cb5 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 9311: 00881465 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 9312: 0083e335 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 9313: 007f90dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 9311: 00881495 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 9312: 0083e365 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 9313: 007f910d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 9314: 012c5034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 9315: 008098f5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 9315: 00809925 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 9316: 012ca73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 9317: 011894dc 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 9318: 005c09f9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 9319: 012b8620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 9320: 012c95f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 9321: 012c1374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_WRITE_BLOCK_EVENT │ │ │ │ 9322: 012c7628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 9323: 005b41a1 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 9324: 01209d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduw │ │ │ │ 9325: 012bd9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 9326: 007d29d5 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 9326: 007d2a05 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 9327: 012b8720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 9328: 007f48b9 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 9328: 007f48e9 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 9329: 01311198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 9330: 012baefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 9331: 0041fb49 2 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 9332: 011f21e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 9333: 0085514d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 9333: 0085517d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 9334: 00614c45 54 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh_round_to_nearest │ │ │ │ 9335: 0038361d 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 9336: 013134a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 9337: 005a7669 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 9338: 01312004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 9339: 012b3a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 9340: 0033063d 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ - 9341: 006977b9 156 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ + 9341: 00697825 156 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ 9342: 013117b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 9343: 0060fb85 50 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u16 │ │ │ │ 9344: 002c3785 46 FUNC GLOBAL DEFAULT 12 helper_uqsub16 │ │ │ │ 9345: 0121aee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_h │ │ │ │ 9346: 01312c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 9347: 006d40a5 88 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ + 9347: 006d40d5 88 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ 9348: 00681051 72 FUNC GLOBAL DEFAULT 12 gen_gvec_ceq0 │ │ │ │ 9349: 013131de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 9350: 01312616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_WRITE_DSTATE │ │ │ │ 9351: 012bd688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 9352: 0121c8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_4b │ │ │ │ 9353: 00523979 60 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ 9354: 01201ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxb │ │ │ │ - 9355: 00869c75 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 9356: 00836799 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 9355: 00869ca5 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 9356: 008367c9 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 9357: 002cc97d 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 9358: 00863fc1 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ - 9359: 006d40fd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ + 9358: 00863ff1 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 9359: 006d412d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ 9360: 002c3695 94 FUNC GLOBAL DEFAULT 12 helper_qaddsubx │ │ │ │ 9361: 012bc8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 9362: 0076418d 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 9362: 007641bd 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 9363: 0121c7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_4h │ │ │ │ 9364: 013123ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 9365: 00424335 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 9366: 012cae10 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 9367: 01201e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxh │ │ │ │ - 9368: 007ff0a9 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 9368: 007ff0d9 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 9369: 0121ae60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_s │ │ │ │ 9370: 01189c04 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 9371: 013122bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 9372: 012cb26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 9373: 012c479c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 9374: 011f03fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 9375: 00300071 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 9376: 005e5d05 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 9377: 0078fed9 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ - 9378: 006e8c41 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ + 9377: 0078ff09 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 9378: 006e8c71 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ 9379: 011f1aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 9380: 0131303e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 9381: 0083e6a1 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 9381: 0083e6d1 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 9382: 005e6bb9 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 9383: 01311204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 9384: 0084c8e9 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ - 9385: 006e8891 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ + 9384: 0084c919 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 9385: 006e88c1 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ 9386: 01312666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 9387: 012ba6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ - 9388: 006d4169 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ + 9388: 006d4199 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ 9389: 0033373d 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 9390: 009fbed4 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 9390: 009fbef4 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 9391: 01201dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxw │ │ │ │ 9392: 005b8895 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 9393: 012b84f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 9394: 002fb6bd 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 9395: 01313126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 9396: 008a1499 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 9397: 008487b9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 9396: 008a14c9 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 9397: 008487e9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 9398: 0055c3ad 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 9399: 013117b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 9400: 012beaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 9401: 011f060c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 9402: 00a7edb8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 9402: 00a7edd8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 9403: 012be3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 9404: 01313e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 9405: 012188bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_h │ │ │ │ 9406: 012bc378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 9407: 01313688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 9408: 0131107c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 9409: 0131196e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 9410: 012caf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 9411: 0083a9f1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 9412: 0071f0ed 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 9411: 0083aa21 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 9412: 0071f11d 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 9413: 012b44d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 9414: 012b93dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 9415: 004ef209 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 9416: 0081dfd9 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 9416: 0081e009 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 9417: 012c6ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 9418: 0076f705 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 9418: 0076f735 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 9419: 012c6608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 9420: 0131190e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 9421: 0087f2c1 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 9421: 0087f2f1 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 9422: 012b7c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 9423: 00836dc9 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 9424: 00813441 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 9425: 0082e28d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 9423: 00836df9 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 9424: 00813471 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 9425: 0082e2bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 9426: 012bd378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 9427: 012b6864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 9428: 01218838 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_s │ │ │ │ 9429: 012c6f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 9430: 0054b4a9 312 FUNC GLOBAL DEFAULT 12 iommufd_backend_map_file_dma │ │ │ │ 9431: 01311b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 9432: 012bfd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 9433: 008a2879 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 9433: 008a28a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 9434: 002ba3bd 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 9435: 0131301e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ 9436: 005e2281 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 9437: 008a5ba5 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 9437: 008a5bd5 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 9438: 01311e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 9439: 012c0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 9440: 01216420 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_d │ │ │ │ - 9441: 00778c45 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 9441: 00778c75 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 9442: 005bbb4d 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 9443: 01312fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 9444: 013127ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ 9445: 0056d021 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 9446: 0076416d 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 9446: 0076419d 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 9447: 013113ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 9448: 0131139e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 9449: 005cbea9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 9450: 00828829 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 9450: 00828859 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 9451: 012c1f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 9452: 012c3b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 9453: 011f7838 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome │ │ │ │ 9454: 01311cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 9455: 012b32e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 9456: 0131349c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 9457: 01312490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ @@ -9467,134 +9467,134 @@ │ │ │ │ 9463: 01311c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 9464: 005636d9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 9465: 012c3214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 9466: 01216528 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_s │ │ │ │ 9467: 013135ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 9468: 002cf1a1 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 9469: 012c831c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 9470: 0076ed71 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 9470: 0076eda1 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 9471: 0131149e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 9472: 012c1d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 9473: 00756e7d 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 9473: 00756ead 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 9474: 012bb1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 9475: 005cc54d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 9476: 012b3440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 9477: 0131343e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 9478: 006824d5 92 FUNC GLOBAL DEFAULT 12 gen_gvec_saddlp │ │ │ │ 9479: 0131181c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 9480: 013132a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 9481: 012c5c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 9482: 01204150 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarb │ │ │ │ 9483: 004ac4cd 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 9484: 007a9b69 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 9485: 006e8d29 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ - 9486: 0076685d 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 9487: 008253ed 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 9484: 007a9b99 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 9485: 006e8d59 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ + 9486: 0076688d 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 9487: 0082541d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 9488: 005b7141 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ - 9489: 0081e489 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 9489: 0081e4b9 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 9490: 0131143a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 9491: 006e897d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ - 9492: 0085a131 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 9493: 00897881 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 9491: 006e89ad 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ + 9492: 0085a161 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 9493: 008978b1 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 9494: 00588109 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 9495: 0062f90d 232 FUNC GLOBAL DEFAULT 12 armv7m_load_kernel │ │ │ │ 9496: 012040cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarh │ │ │ │ - 9497: 0082a651 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 9498: 008555c1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 9497: 0082a681 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 9498: 008555f1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 9499: 012c65b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 9500: 0088a4ad 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 9500: 0088a4dd 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 9501: 012cade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 9502: 01313e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 9503: 01311f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 9504: 013120f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 9505: 0085364d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 9505: 0085367d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 9506: 01311a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 9507: 006d65c1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ - 9508: 0072206d 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ - 9509: 00697855 136 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ + 9507: 006d65f1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ + 9508: 0072209d 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 9509: 006978c1 136 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ 9510: 011f9830 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_cc │ │ │ │ 9511: 01312f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ 9512: 005cc1d1 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 9513: 012c4dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 9514: 0131222a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 9515: 00395c85 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ - 9516: 006d6659 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ + 9516: 006d6689 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ 9517: 012cb0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 9518: 01204048 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarw │ │ │ │ 9519: 00587de5 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 9520: 002c9b55 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 9521: 00587795 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 9522: 012b7df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 9523: 012b31b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 9524: 00a7edc0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 9524: 00a7ede0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 9525: 012bee9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 9526: 012ba95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 9527: 012c8cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 9528: 0131369c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 9529: 012c5da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 9530: 01312ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 9531: 013121fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 9532: 01311d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 9533: 012b9bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 9534: 00561425 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 9535: 012c266c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 9536: 00537b61 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 9537: 0074eb95 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 9537: 0074ebc5 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 9538: 012b6270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 9539: 00853c69 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ - 9540: 006d6711 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ + 9539: 00853c99 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ + 9540: 006d6741 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ 9541: 013118fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 9542: 012b53c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 9543: 012bc4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RBD_EVENT │ │ │ │ 9544: 002c025d 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 9545: 002ef7c1 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 9546: 01312dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 9547: 005cbbd9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 9548: 01188510 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 9549: 0131372e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 9550: 0076db0d 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 9550: 0076db3d 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 9551: 012bb13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 9552: 013118f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 9553: 00832ca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 9554: 008500e5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 9553: 00832cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 9554: 00850115 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 9555: 002ce0c9 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 9556: 008097c5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 9556: 008097f5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 9557: 005efe9d 268 FUNC GLOBAL DEFAULT 12 arm_set_cpu_off │ │ │ │ 9558: 002c8d69 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 9559: 00824aed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 9560: 00849181 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 9561: 0085eab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 9559: 00824b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 9560: 008491b1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 9561: 0085eae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 9562: 0120d33c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev16b │ │ │ │ - 9563: 006e3689 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ + 9563: 006e36b9 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ 9564: 012c993c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 9565: 012b8540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 9566: 00329da9 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 9567: 012c6df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 9568: 0089eef9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 9568: 0089ef29 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 9569: 002e4615 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 9570: 012bf374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_EVENT │ │ │ │ - 9571: 006893fd 96 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ + 9571: 0068946d 96 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ 9572: 012c284c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 9573: 00442705 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 9574: 002dbf8d 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 9575: 00858e09 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 9575: 00858e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 9576: 002ca3e9 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 9577: 005b69c5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 9578: 006dc6c9 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ + 9578: 006dc6f9 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ 9579: 012bf204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ - 9580: 0089d3f1 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 9580: 0089d421 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 9581: 01312a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 9582: 006e3779 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ - 9583: 00888879 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 9582: 006e37a9 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ + 9583: 008888a9 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 9584: 005d4b8d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 9585: 0089ddb1 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 9585: 0089dde1 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 9586: 0052c421 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 9587: 006dc725 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ - 9588: 0077c4c9 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ - 9589: 00853bb1 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ + 9587: 006dc755 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ + 9588: 0077c4f9 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 9589: 00853be1 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ 9590: 0131358a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 9591: 012c1564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 9592: 002b50c9 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 9593: 00526d01 8 FUNC GLOBAL DEFAULT 12 set_exit_with_parent │ │ │ │ 9594: 011f8b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub16 │ │ │ │ 9595: 003b2399 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 9596: 002bd12d 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ @@ -9602,698 +9602,698 @@ │ │ │ │ 9598: 011f7acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshl │ │ │ │ 9599: 012010d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvh │ │ │ │ 9600: 01313592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 9601: 0059d46d 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 9602: 005e5fb1 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 9603: 01206fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbh │ │ │ │ 9604: 01312862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ - 9605: 006dc781 96 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ + 9605: 006dc7b1 96 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ 9606: 011ef2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 9607: 012c6c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 9608: 0078151d 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 9608: 0078154d 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 9609: 012b6ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 9610: 0077c975 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 9610: 0077c9a5 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 9611: 0131351a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 9612: 01313574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 9613: 012b3360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 9614: 01311dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 9615: 01219834 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_d │ │ │ │ 9616: 012b4080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 9617: 012c88ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ 9618: 01201054 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvs │ │ │ │ - 9619: 008593e5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 9619: 00859415 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 9620: 0121993c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_h │ │ │ │ 9621: 01313002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 9622: 0082c7b9 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 9623: 00816da5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 9622: 0082c7e9 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 9623: 00816dd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 9624: 012c7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 9625: 01311132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 9626: 00449875 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ 9627: 01206f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbw │ │ │ │ - 9628: 006f261d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ - 9629: 0077c485 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 9628: 006f264d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ + 9629: 0077c4b5 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 9630: 012c460c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 9631: 012b8880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 9632: 011eeed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 9633: 00818125 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 9633: 00818155 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 9634: 012ba11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ - 9635: 006f2515 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ + 9635: 006f2545 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ 9636: 012b95ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 9637: 007fed6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ + 9637: 007fed9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ 9638: 012b8c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 9639: 0131176c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 9640: 003297d9 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 9641: 012198b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_s │ │ │ │ 9642: 0131298a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 9643: 0074a82d 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 9643: 0074a85d 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 9644: 005ba2c9 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 9645: 00869d09 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 9646: 0086f4bd 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 9645: 00869d39 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 9646: 0086f4ed 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 9647: 013125e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 9648: 0044442d 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 9649: 005bbb01 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 9650: 0084435d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 9650: 0084438d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 9651: 0044c85d 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 9652: 00a7ed84 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 9653: 0088e5d1 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ - 9654: 006eb1b5 80 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ + 9652: 00a7eda4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 9653: 0088e601 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 9654: 006eb1e5 80 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ 9655: 012b4634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 9656: 01200fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvh │ │ │ │ 9657: 002a93a9 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ - 9658: 006f2599 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ + 9658: 006f25c9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ 9659: 01311ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9660: 01311cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9661: 012b3800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 9662: 002b87a1 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9663: 002b90b1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9664: 01188b28 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9665: 00703419 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9665: 00703449 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9666: 0131289c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9667: 0082f941 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9668: 0084fa1d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9667: 0082f971 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9668: 0084fa4d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9669: 0131310c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9670: 012ca59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9671: 012c0388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9672: 011e9950 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9673: 012b7d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9674: 00512d09 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9675: 00522e79 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9676: 0082ac79 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9676: 0082aca9 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9677: 01200f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvs │ │ │ │ 9678: 01311bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9679: 007575ed 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ - 9680: 006ec1fd 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ + 9679: 0075761d 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9680: 006ec22d 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ 9681: 01311b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 9682: 005e1321 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9683: 008628e1 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ - 9684: 006ed80d 212 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ + 9683: 00862911 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9684: 006ed83d 212 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ 9685: 010be4f8 64 OBJECT GLOBAL DEFAULT 21 vmstate_mphi_state │ │ │ │ 9686: 005d4c09 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9687: 0085567d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ - 9688: 006dc7e1 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ + 9687: 008556ad 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9688: 006dc811 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ 9689: 00ab45b4 64 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9690: 002f91f1 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 9691: 006ec9f1 88 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ + 9691: 006eca21 88 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ 9692: 005e1c0d 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9693: 0086ebbd 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9693: 0086ebed 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9694: 00570405 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9695: 012c05f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9696: 006dc831 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ - 9697: 00880521 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9696: 006dc861 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ + 9697: 00880551 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9698: 0131201a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9699: 012c462c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9700: 0043b68d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9701: 0131233a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9702: 01311fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9703: 01312d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9704: 0055907d 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9705: 002fa1a5 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9706: 004d8511 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 9707: 005cc9cd 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9708: 012b6050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9709: 006e11cd 80 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ - 9710: 00858145 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9709: 006e11fd 80 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ + 9710: 00858175 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9711: 002bd705 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ - 9712: 006ed37d 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ + 9712: 006ed3ad 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ 9713: 0058ea99 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9714: 0072c171 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9714: 0072c1a1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9715: 01311e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9716: 01311816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9717: 012c22dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9718: 013132d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9719: 0078270d 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9719: 0078273d 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9720: 011ef274 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9721: 012b5d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9722: 012cba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9723: 0072af5d 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9723: 0072af8d 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9724: 012bc3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9725: 0074a079 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ - 9726: 006dc881 84 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ + 9725: 0074a0a9 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9726: 006dc8b1 84 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ 9727: 00514765 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9728: 002fd395 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9729: 012c0c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9730: 0131139a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9731: 012b85f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9732: 01213f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_b │ │ │ │ 9733: 013110db 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9734: 012c3d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9735: 01213df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_d │ │ │ │ 9736: 005126c9 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9737: 01228df0 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9738: 01311a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9739: 0084b77d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ - 9740: 006fb111 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ + 9739: 0084b7ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9740: 006fb141 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ 9741: 003364d5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9742: 01213f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_h │ │ │ │ - 9743: 006fb285 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ + 9743: 006fb2b5 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ 9744: 012bfc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9745: 012c8b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9746: 012cb72c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9747: 0072ca21 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9748: 00840a99 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9747: 0072ca51 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9748: 00840ac9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9749: 002f746d 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9750: 011eee54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ - 9751: 006fb189 124 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ + 9751: 006fb1b9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ 9752: 0122278c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u16 │ │ │ │ 9753: 012b78bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9754: 01312e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 9755: 005ba2c1 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9756: 0044747d 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 9757: 008626c1 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9757: 008626f1 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9758: 012c46ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9759: 0118633c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 9760: 0052fa4d 84 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9761: 01312486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9762: 01213e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_s │ │ │ │ 9763: 012c6f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9764: 0131245c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9765: 00306801 152 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9766: 00838625 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9767: 006eb445 100 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ - 9768: 0072aed5 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9769: 006ddd7d 194 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ - 9770: 006fb205 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ - 9771: 007364f1 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9766: 00838655 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9767: 006eb475 100 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ + 9768: 0072af05 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9769: 006dddad 194 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ + 9770: 006fb235 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ + 9771: 00736521 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9772: 011885f0 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9773: 00862f99 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9773: 00862fc9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9774: 00383dbd 62 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9775: 0083b121 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9776: 00873a35 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9775: 0083b151 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9776: 00873a65 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9777: 0131341c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9778: 005cdcb9 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ - 9779: 006dde41 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ + 9779: 006dde71 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ 9780: 013133ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9781: 01312dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9782: 008464b1 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9782: 008464e1 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9783: 002c9b15 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9784: 007bb0b1 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9784: 007bb0e1 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 9785: 0131202e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_SHORT_FRAME_DSTATE │ │ │ │ 9786: 005fb6ed 74 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_nvx_eff │ │ │ │ - 9787: 00782131 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9787: 00782161 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9788: 002a7f69 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9789: 003babb1 6 FUNC GLOBAL DEFAULT 12 led_get_intensity │ │ │ │ 9790: 002cc62d 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9791: 0044bde9 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9792: 013128f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9793: 0131338e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9794: 00442d35 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9795: 012c1a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9796: 008407c1 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9796: 008407f1 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9797: 0131173e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9798: 005cc09d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9799: 00808821 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9800: 007e9909 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9799: 00808851 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9800: 007e9939 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9801: 012caf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9802: 00832d5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9802: 00832d8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9803: 005386ad 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9804: 0032c849 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9805: 01312458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9806: 012c1da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9807: 008a40c5 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9807: 008a40f5 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9808: 005d490d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ - 9809: 00696ff1 6 FUNC GLOBAL DEFAULT 12 delay_exception │ │ │ │ + 9809: 0069705d 6 FUNC GLOBAL DEFAULT 12 delay_exception │ │ │ │ 9810: 013131da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9811: 012b7b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9812: 012c1008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9813: 012b4db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9814: 01311d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9815: 0060c1fd 92 FUNC GLOBAL DEFAULT 12 helper_neon_shl_s16 │ │ │ │ - 9816: 006f01fd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ + 9816: 006f022d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ 9817: 013115dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_MMIO_DSTATE │ │ │ │ 9818: 012c6498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ - 9819: 006ddf15 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ + 9819: 006ddf45 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ 9820: 013124ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9821: 012bd478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9822: 007310a1 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9822: 007310d1 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9823: 0050c805 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9824: 0036c961 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9825: 002c8125 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9826: 01311fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ - 9827: 006f00fd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ + 9827: 006f012d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ 9828: 006141c1 32 FUNC GLOBAL DEFAULT 12 helper_bfcvt │ │ │ │ 9829: 011ff710 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsb │ │ │ │ 9830: 01312378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9831: 0043b7c9 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9832: 01312e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9833: 012bc738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9834: 01311674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9835: 01311a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9836: 0088cfc5 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9836: 0088cff5 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9837: 01311048 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9838: 0039a309 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9839: 011ff68c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsh │ │ │ │ 9840: 012baf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9841: 0071f1e1 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9841: 0071f211 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9842: 012c16b4 16 OBJECT GLOBAL DEFAULT 24 hw_sensor_trace_events │ │ │ │ - 9843: 006f017d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ + 9843: 006f01ad 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ 9844: 0036bca1 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9845: 00711b91 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9845: 00711bc1 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9846: 01312ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9847: 01312c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9848: 012c1d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9849: 00510101 136 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9850: 00835911 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9851: 0084f8c1 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9850: 00835941 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9851: 0084f8f1 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9852: 011643b4 64 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9853: 00828595 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9854: 0081fc71 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9853: 008285c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9854: 0081fca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9855: 005ccb51 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9856: 01311634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9857: 0071ccc1 544 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9858: 007e4e3d 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9857: 0071ccf1 544 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9858: 007e4e6d 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9859: 013117b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9860: 013117ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9861: 006102ad 8 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u16 │ │ │ │ 9862: 01311428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9863: 012c85cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9864: 00570805 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9865: 012c3b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9866: 00748fe5 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9867: 0087f381 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9866: 00749015 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9867: 0087f3b1 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9868: 012c58a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9869: 0088a8e1 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9869: 0088a911 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9870: 01222684 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u32 │ │ │ │ - 9871: 00842e89 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9871: 00842eb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9872: 012b921c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ 9873: 0121a074 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_d │ │ │ │ - 9874: 008916e1 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9874: 00891711 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9875: 012bd1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9876: 012cb25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9877: 005d4c89 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9878: 013127f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9879: 00732df9 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9879: 00732e29 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9880: 0121a17c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_h │ │ │ │ 9881: 00574445 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 9882: 013119c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_READ_DSTATE │ │ │ │ - 9883: 0081da45 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9884: 007a9d7d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9883: 0081da75 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9884: 007a9dad 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9885: 0131218a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9886: 002c862d 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 9887: 008a1181 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9887: 008a11b1 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9888: 013122f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9889: 01313210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9890: 012ef6a8 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9891: 012c6ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ - 9892: 008216b9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9892: 008216e9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9893: 012bb31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9894: 012beb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9895: 005cfcf1 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9896: 006ddb35 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ - 9897: 008156bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9896: 006ddb65 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ + 9897: 008156ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9898: 0131287c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9899: 007d27fd 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9899: 007d282d 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9900: 012b771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9901: 0120c448 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_sh │ │ │ │ 9902: 012b784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9903: 0080fee1 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9903: 0080ff11 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9904: 0121a0f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_s │ │ │ │ 9905: 0059ed49 312 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9906: 002cc63d 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9907: 009fad74 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9907: 009fad94 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9908: 002bdc65 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9909: 0089ed59 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9909: 0089ed89 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9910: 0043757d 1648 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9911: 0085ee3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9912: 0089f155 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ - 9913: 006ddbe5 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ + 9911: 0085ee6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9912: 0089f185 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9913: 006ddc15 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ 9914: 003b34d1 48 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9915: 00734271 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9915: 007342a1 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9916: 0044a319 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9917: 0080667d 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9917: 008066ad 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9918: 01311486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9919: 002e4069 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9920: 0078b9c9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 9921: 008281d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9920: 0078b9f9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9921: 00828205 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9922: 011ef1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9923: 003929b1 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9924: 003b7ca1 544 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9925: 007f841d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9925: 007f844d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9926: 0052bded 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9927: 012b6c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9928: 0120c340 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_ss │ │ │ │ 9929: 01189368 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9930: 00738059 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9930: 00738089 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9931: 01312b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9932: 00309e45 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9933: 012c0cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9934: 0085ac09 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9934: 0085ac39 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9935: 0041e915 152 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9936: 012b4948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ - 9937: 006ddcb1 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ + 9937: 006ddce1 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ 9938: 01312efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9939: 0060f9c1 28 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u8 │ │ │ │ 9940: 011eedd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9941: 0060fc45 66 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s16 │ │ │ │ 9942: 011ff608 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltub │ │ │ │ 9943: 004b3c19 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9944: 012b3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9945: 0078c4d1 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9946: 0076fb79 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9945: 0078c501 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9946: 0076fba9 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9947: 012b3510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9948: 013113aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9949: 005dbcf9 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9950: 004f8361 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9951: 012bcc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9952: 011ff584 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltuh │ │ │ │ 9953: 012c7678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ 9954: 0060edd5 166 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u16 │ │ │ │ - 9955: 0073e0c5 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9955: 0073e0f5 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9956: 00589349 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9957: 01312496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9958: 0059c795 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9959: 012cb67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9960: 0131376a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9961: 00846011 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9962: 008080d5 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9963: 00868dc5 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9964: 00824b65 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9961: 00846041 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9962: 00808105 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9963: 00868df5 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9964: 00824b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9965: 012113b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_b │ │ │ │ 9966: 012bb78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9967: 012b91cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9968: 00782e61 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9968: 00782e91 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ 9969: 005eed35 124 FUNC GLOBAL DEFAULT 12 common_semi_arg │ │ │ │ 9970: 0120c130 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_hs │ │ │ │ - 9971: 006e9a89 52 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ - 9972: 007e3e81 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9973: 007f0d69 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9971: 006e9ab9 52 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ + 9972: 007e3eb1 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9973: 007f0d99 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9974: 0131269c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9975: 012c52d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9976: 012096e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsb │ │ │ │ 9977: 012ca83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9978: 0083fb01 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9978: 0083fb31 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9979: 01313dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9980: 0121132c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_h │ │ │ │ - 9981: 00897231 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9981: 00897261 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9982: 01209664 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsh │ │ │ │ 9983: 0131237a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9984: 013118ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ - 9985: 006ea0d1 588 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ + 9985: 006ea101 588 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ 9986: 0059c1f1 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9987: 013118cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9988: 0087f2e9 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9989: 008a6d6d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9990: 00870d5d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9988: 0087f319 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9989: 008a6d9d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9990: 00870d8d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9991: 0059677d 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9992: 00891ed1 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9992: 00891f01 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9993: 005e89d5 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9994: 0085f251 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9994: 0085f281 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9995: 0039c849 140 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9996: 012b49f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9997: 01312e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9998: 012112a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_s │ │ │ │ 9999: 012b7d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 10000: 003360fd 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 10001: 01312a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 10002: 0131146c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 10003: 00894a2d 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 10003: 00894a5d 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 10004: 0059d8ed 16 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 10005: 01311f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 10006: 01312136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 10007: 013131b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 10008: 012ca3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 10009: 005e40ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 10010: 00821945 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 10011: 007655b9 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 10010: 00821975 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 10011: 007655e9 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 10012: 012095e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsw │ │ │ │ 10013: 0043b905 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 10014: 00586699 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 10015: 008277b5 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 10016: 0085e6f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 10015: 008277e5 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 10016: 0085e729 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 10017: 012cab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 10018: 01189408 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 10019: 012b4dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 10020: 012cbe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 10021: 012bb28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 10022: 0120c3c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_uh │ │ │ │ 10023: 013138c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 10024: 01313460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 10025: 012bb43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 10026: 00832e11 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 10026: 00832e41 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 10027: 01312e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 10028: 00737acd 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 10028: 00737afd 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 10029: 005b6e29 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 10030: 012bf2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 10031: 01313dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 10032: 013133cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 10033: 00801815 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 10033: 00801845 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 10034: 01202fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashb │ │ │ │ 10035: 0131332c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 10036: 005b70b1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 10037: 0120c2bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_us │ │ │ │ 10038: 01312902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 10039: 011f20dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 10040: 012eee9c 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 10041: 0088c38d 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 10041: 0088c3bd 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 10042: 01202f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashh │ │ │ │ 10043: 004ac4d1 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 10044: 013127c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 10045: 0053e889 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 10046: 005d0f5d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 10047: 0060fc89 22 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s32 │ │ │ │ 10048: 0122257c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u64 │ │ │ │ - 10049: 00824ab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 10050: 008254ad 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 10049: 00824ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 10050: 008254dd 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 10051: 01311d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 10052: 00a7ed78 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 10052: 00a7ed98 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 10053: 005362b1 828 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_lebitmap │ │ │ │ 10054: 01312180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 10055: 01312c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 10056: 002c99d1 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 10057: 011935d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 10058: 0050e671 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 10059: 0060f12d 82 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u32 │ │ │ │ 10060: 012c11a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 10061: 01312b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 10062: 012b58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INSERT_EVENT │ │ │ │ 10063: 00424a5d 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 10064: 008a0571 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 10064: 008a05a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 10065: 01202ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashw │ │ │ │ 10066: 012bd4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 10067: 01311b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 10068: 005899f5 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 10069: 011890b4 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 10070: 012bc708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 10071: 005cfcfd 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 10072: 012232e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fjcvtzs │ │ │ │ 10073: 013137c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ 10074: 00678105 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 10075: 013138d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 10076: 005a1725 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ 10077: 011f9a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write │ │ │ │ - 10078: 00802529 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 10078: 00802559 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 10079: 005b6d81 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 10080: 0131382a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 10081: 009d8e34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 10081: 009d8e54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 10082: 012bed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 10083: 0060ca31 156 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_b │ │ │ │ 10084: 011f4db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ 10085: 0120955c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltub │ │ │ │ 10086: 0060cdad 254 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_d │ │ │ │ - 10087: 00893259 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ - 10088: 0074c0b9 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ + 10087: 00893289 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 10088: 0074c0e9 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ 10089: 012b3260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 10090: 005442dd 164 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 10091: 0060cb35 156 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_h │ │ │ │ 10092: 012b8b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ 10093: 00681c61 76 FUNC GLOBAL DEFAULT 12 gen_gvec_uqsub_qc │ │ │ │ - 10094: 00737045 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 10095: 00770425 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 10094: 00737075 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 10095: 00770455 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 10096: 012094d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuh │ │ │ │ 10097: 012c7648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 10098: 012b8044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 10099: 01312b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 10100: 007355a5 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 10100: 007355d5 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 10101: 01313e84 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 10102: 0058eb45 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 10103: 0080fa75 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 10103: 0080faa5 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 10104: 002b8abd 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 10105: 01313298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 10106: 0080745d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 10106: 0080748d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 10107: 012c880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 10108: 008122a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 10108: 008122d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 10109: 0060cc6d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_s │ │ │ │ 10110: 01311a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 10111: 012b9d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 10112: 0080c2b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 10113: 0077c199 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 10112: 0080c2e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 10113: 0077c1c9 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 10114: 005e83b5 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 10115: 012c839c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 10116: 012b47a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 10117: 01209454 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuw │ │ │ │ 10118: 01312a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 10119: 0089d7ed 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 10119: 0089d81d 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 10120: 012c7768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 10121: 013122d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 10122: 01313864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 10123: 006e2edd 98 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ - 10124: 007f53f5 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 10123: 006e2f0d 98 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ + 10124: 007f5425 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 10125: 01311686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 10126: 0080eef1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 10126: 0080ef21 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 10127: 005e3fe5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 10128: 01313e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ - 10129: 006e2f41 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ + 10129: 006e2f71 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ 10130: 01312268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 10131: 0082ca61 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 10131: 0082ca91 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 10132: 01311922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 10133: 0072f671 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 10133: 0072f6a1 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 10134: 005d05cd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 10135: 012bcd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 10136: 01312bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 10137: 005cc119 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 10138: 002c9f69 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 10139: 012b9abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 10140: 01207c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhb │ │ │ │ - 10141: 008a0eb9 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ - 10142: 006e2fc9 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ + 10141: 008a0ee9 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 10142: 006e2ff9 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ 10143: 004452b9 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 10144: 0131258a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 10145: 012b8c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 10146: 012b4d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ 10147: 01207b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhh │ │ │ │ - 10148: 00879575 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 10148: 008795a5 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 10149: 01313dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ 10150: 005f352d 58 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vserr │ │ │ │ - 10151: 0071f6dd 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 10152: 007fad35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 10151: 0071f70d 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 10152: 007fad65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 10153: 0131227c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 10154: 012c5eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ - 10155: 006d612d 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ + 10155: 006d615d 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ 10156: 00598f75 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 10157: 01312bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 10158: 012c1148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 10159: 012c4a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 10160: 0059a025 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 10161: 012c3b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 10162: 013130a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 10163: 012b3850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 10164: 0089f585 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 10164: 0089f5b5 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 10165: 0131181e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 10166: 013110ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ - 10167: 006d6201 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ + 10167: 006d6231 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ 10168: 01311da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 10169: 01312112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 10170: 0074112d 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 10170: 0074115d 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 10171: 01312a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 10172: 012b49a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 10173: 01311172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 10174: 01311dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 10175: 01207b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhw │ │ │ │ 10176: 0041be5d 40 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features_ex │ │ │ │ 10177: 01312108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 10178: 00861ba5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 10178: 00861bd5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 10179: 005bb51d 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 10180: 00447401 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 10181: 006826f5 100 FUNC GLOBAL DEFAULT 12 gen_gvec_urecpe │ │ │ │ - 10182: 006e7dbd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ + 10182: 006e7ded 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ 10183: 00542525 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 10184: 0131108b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 10185: 01311df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 10186: 005b7615 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 10187: 012072d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhb │ │ │ │ 10188: 012b977c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 10189: 007f3e75 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 10189: 007f3ea5 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 10190: 012c93e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 10191: 006d62f9 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ + 10191: 006d6329 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ 10192: 0056ae85 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 10193: 002fa395 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 10194: 0072dbed 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 10194: 0072dc1d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ 10195: 00340541 520 FUNC GLOBAL DEFAULT 12 cxl_process_cci_message │ │ │ │ - 10196: 00738119 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 10196: 00738149 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 10197: 0120724c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhh │ │ │ │ 10198: 003f1611 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 10199: 012b5df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 10200: 006e7fb5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ + 10200: 006e7fe5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ 10201: 01311ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 10202: 012b8580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 10203: 00583871 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 10204: 01313508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CTL_WRITE_DSTATE │ │ │ │ 10205: 01311852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 10206: 0080f54d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 10206: 0080f57d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 10207: 0060f181 230 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u64 │ │ │ │ - 10208: 009fbecc 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 10208: 009fbeec 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 10209: 002c6425 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 10210: 012b705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 10211: 0131179a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 10212: 006eb711 84 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ + 10212: 006eb741 84 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ 10213: 0053cfb1 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 10214: 00801f2d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 10214: 00801f5d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 10215: 012071c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhw │ │ │ │ 10216: 012c65f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 10217: 003cdc25 28 FUNC GLOBAL DEFAULT 12 omap_clk_adduser │ │ │ │ 10218: 01312808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 10219: 005bb4b1 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 10220: 012c00c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 10221: 011f4d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 10222: 005d0645 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 10223: 008830f9 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 10223: 00883129 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 10224: 012b7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 10225: 011fccc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarb │ │ │ │ 10226: 012bc328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 10227: 012c278c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 10228: 003025a5 592 FUNC GLOBAL DEFAULT 12 nvdimm_plug │ │ │ │ 10229: 012cb738 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 10230: 012b9e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 10231: 013121d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 10232: 01313e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 10233: 012b54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 10234: 012c886c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 10235: 007fddb9 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 10235: 007fdde9 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 10236: 011fcc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarh │ │ │ │ 10237: 00447dd1 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 10238: 012bf044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 10239: 012b4800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 10240: 01311a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 10241: 012b8204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 10242: 012c1324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 10243: 00682101 100 FUNC GLOBAL DEFAULT 12 gen_gvec_srhadd │ │ │ │ 10244: 00598ee9 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 10245: 012b788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 10246: 01311c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 10247: 0072c151 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 10247: 0072c181 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 10248: 005e5371 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 10249: 00863641 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 10249: 00863671 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 10250: 005d4f19 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 10251: 002b7a01 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 10252: 0086fa49 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 10252: 0086fa79 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 10253: 012baebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 10254: 002b2b81 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ - 10255: 006ef1dd 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ + 10255: 006ef20d 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ 10256: 012b6490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 10257: 012c8b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 10258: 0080a3ed 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 10258: 0080a41d 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 10259: 005eeb95 44 FUNC GLOBAL DEFAULT 12 kvm_arm_steal_time_finalize │ │ │ │ 10260: 012b6664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 10261: 008961a5 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 10261: 008961d5 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 10262: 013136a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 10263: 011fcbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarw │ │ │ │ 10264: 00613071 336 FUNC GLOBAL DEFAULT 12 define_tlb_insn_regs │ │ │ │ - 10265: 006ef081 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ + 10265: 006ef0b1 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ 10266: 003b9089 128 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 10267: 012c75d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 10268: 003efd49 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 10269: 012c3c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 10270: 01225db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls_round_to_zero │ │ │ │ 10271: 013119fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 10272: 002bf129 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 10273: 00785121 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 10273: 00785151 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 10274: 012c2fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 10275: 0089dd75 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 10275: 0089dda5 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 10276: 013126bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 10277: 0131369a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ - 10278: 006ef0f5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ + 10278: 006ef125 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ 10279: 0054dcd5 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 10280: 002dafe5 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 10281: 01311fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 10282: 0041e9ad 184 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 10283: 0131352a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 10284: 012bdf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 10285: 01312a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 10286: 0033504d 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 10287: 00589a3d 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 10288: 008355f9 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 10288: 00835629 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 10289: 012035f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlab │ │ │ │ 10290: 012b953c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 10291: 01311cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 10292: 006624b1 220 FUNC GLOBAL DEFAULT 12 arm_write_bootloader │ │ │ │ 10293: 013128a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 10294: 012bea14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 10295: 01313466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ @@ -10311,19 +10311,19 @@ │ │ │ │ 10307: 013120e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 10308: 01313e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 10309: 0131121e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 10310: 005ead79 180 FUNC GLOBAL DEFAULT 12 arm_restore_state_to_opc │ │ │ │ 10311: 012c33a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 10312: 004b51d5 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 10313: 012c7158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 10314: 007afc61 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 10315: 0076926d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 10316: 00891d9d 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 10314: 007afc91 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 10315: 0076929d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 10316: 00891dcd 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 10317: 005ae865 164 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 10318: 0080dc89 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 10318: 0080dcb9 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 10319: 01312246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 10320: 002b2991 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 10321: 012c3e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 10322: 002e78ad 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 10323: 0052329d 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 10324: 01212430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlsl_idx │ │ │ │ 10325: 005e5f19 52 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ @@ -10335,44 +10335,44 @@ │ │ │ │ 10331: 012034f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaw │ │ │ │ 10332: 0118920c 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 10333: 012ba7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 10334: 0131154a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 10335: 012cb36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 10336: 00536d75 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ 10337: 005fb2d1 56 FUNC GLOBAL DEFAULT 12 arm_do_plugin_vcpu_discon_cb │ │ │ │ - 10338: 00745cb5 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 10339: 0072c185 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 10338: 00745ce5 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 10339: 0072c1b5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 10340: 012c833c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 10341: 01217188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_b │ │ │ │ 10342: 00524815 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 10343: 002b7ab9 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 10344: 00845c29 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 10345: 00749f61 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 10344: 00845c59 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 10345: 00749f91 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 10346: 01313378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 10347: 0066c1e1 208 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ 10348: 011ee278 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ 10349: 01216ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_d │ │ │ │ - 10350: 00854f6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 10350: 00854f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 10351: 01311e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 10352: 01217104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_h │ │ │ │ 10353: 01313814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 10354: 007b6205 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 10355: 008052c5 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 10354: 007b6235 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 10355: 008052f5 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 10356: 005b45b9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 10357: 003197fd 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 10358: 012cad44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 10359: 01311c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 10360: 008552f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 10360: 00855321 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 10361: 01311606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_GET_PTE_DSTATE │ │ │ │ 10362: 0131378c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 10363: 00850d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 10363: 00850d3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 10364: 012bec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 10365: 0086e7c9 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 10365: 0086e7f9 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 10366: 0131153c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 10367: 0086032d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 10367: 0086035d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 10368: 012bc2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 10369: 002d9a31 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 10370: 01311386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 10371: 0131163a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 10372: 01311524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 10373: 01217080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_s │ │ │ │ 10374: 011ededc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -10380,108 +10380,108 @@ │ │ │ │ 10376: 0131314c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_GID_DSTATE │ │ │ │ 10377: 01189a90 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 10378: 01311a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 10379: 012c6c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 10380: 005d06c1 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 10381: 0131304a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 10382: 01312d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 10383: 0089e781 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 10383: 0089e7b1 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 10384: 0131309e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 10385: 005dbf9d 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 10386: 012bce78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 10387: 00860c21 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 10388: 008a09d9 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 10387: 00860c51 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 10388: 008a0a09 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 10389: 013113fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 10390: 01312e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 10391: 0059adc5 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 10392: 00783eb1 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 10392: 00783ee1 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 10393: 012c6a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 10394: 005e5101 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 10395: 007937a9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 10395: 007937d9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 10396: 01312e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 10397: 00526bad 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 10398: 002fb119 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 10399: 01312eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 10400: 002c3845 44 FUNC GLOBAL DEFAULT 12 helper_uqaddsubx │ │ │ │ 10401: 012b5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 10402: 006ef169 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ + 10402: 006ef199 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ 10403: 01312950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 10404: 00713461 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 10404: 00713491 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 10405: 012b33d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 10406: 012bae5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 10407: 0072c1cd 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ + 10407: 0072c1fd 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ 10408: 006145cd 92 FUNC GLOBAL DEFAULT 12 helper_vfp_tould_round_to_zero │ │ │ │ 10409: 005d3891 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 10410: 01186300 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 10411: 004e6c5d 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 10412: 0084609d 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 10412: 008460cd 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ 10413: 0066bca5 6 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ - 10414: 0082e8e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 10414: 0082e915 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 10415: 012b58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_MISS_EVENT │ │ │ │ 10416: 012b6a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 10417: 007337a5 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 10417: 007337d5 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 10418: 012b49e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 10419: 012bb71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 10420: 012c78b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 10421: 0073484d 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 10422: 00722155 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 10421: 0073487d 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 10422: 00722185 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 10423: 012b6774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 10424: 005b46e1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 10425: 007347b1 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 10425: 007347e1 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 10426: 013128f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_READ_DSTATE │ │ │ │ 10427: 01311e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 10428: 013112d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 10429: 01311c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 10430: 005564a1 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 10431: 002df12d 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 10432: 012bb0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 10433: 012c1d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 10434: 00858ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 10435: 00840e09 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 10434: 00858eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 10435: 00840e39 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 10436: 01312988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 10437: 013110ce 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_hest_c │ │ │ │ 10438: 01312a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 10439: 0089dacd 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 10439: 0089dafd 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 10440: 005e30c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 10441: 007603f9 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 10441: 00760429 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 10442: 012c6cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 10443: 00889fd1 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 10443: 0088a001 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 10444: 002c3dbd 30 FUNC GLOBAL DEFAULT 12 helper_uhaddsubx │ │ │ │ 10445: 012c3804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 10446: 0085df49 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 10447: 007fcc81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 10448: 00864bad 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 10446: 0085df79 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 10447: 007fccb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 10448: 00864bdd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 10449: 012c7dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 10450: 012ca7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 10451: 0053e5ed 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 10452: 012bf024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 10453: 0089237d 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 10453: 008923ad 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 10454: 011f88b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd16 │ │ │ │ 10455: 01311e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 10456: 0131298c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 10457: 013119dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 10458: 00851b9d 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 10458: 00851bcd 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 10459: 004b6555 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 10460: 013133c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 10461: 002bee05 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 10462: 0045c9d5 260 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ 10463: 011f7a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll48 │ │ │ │ - 10464: 007ffc2d 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 10465: 00840309 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 10466: 00896041 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 10464: 007ffc5d 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 10465: 00840339 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 10466: 00896071 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 10467: 013121ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 10468: 0059f76d 4 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible │ │ │ │ 10469: 0131145e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 10470: 00874e8d 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 10470: 00874ebd 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 10471: 012b28d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 10472: 0131340a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 10473: 012c87fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 10474: 00528f41 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ 10475: 011fcfe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarb │ │ │ │ - 10476: 0078762d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 10476: 0078765d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 10477: 01311856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 10478: 011fc614 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgeh │ │ │ │ 10479: 012c39d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 10480: 012baf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 10481: 012b4300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 10482: 011fcf5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarh │ │ │ │ 10483: 01312040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ @@ -10494,98 +10494,98 @@ │ │ │ │ 10490: 013114a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 10491: 012bb1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 10492: 005e9cb1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_hostcall_cb │ │ │ │ 10493: 011fc590 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpges │ │ │ │ 10494: 01185ff4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 10495: 012b911c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 10496: 01313db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 10497: 0083d529 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 10497: 0083d559 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ 10498: 012bff58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_BAD_SELECTION_EVENT │ │ │ │ 10499: 0056c8dd 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 10500: 009b8138 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 10500: 009b8158 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 10501: 012b69a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ 10502: 0120c238 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_sh │ │ │ │ - 10503: 0082e499 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 10503: 0082e4c9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 10504: 005b7865 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 10505: 005661c1 48 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 10506: 01311904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 10507: 002c911d 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 10508: 005ca145 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 10509: 013120ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 10510: 00449701 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 10511: 00896e4d 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 10511: 00896e7d 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 10512: 011fced8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarw │ │ │ │ 10513: 012b3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 10514: 005d11f1 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 10515: 013129ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 10516: 0131150e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ 10517: 0122803c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_preserve_fp_state │ │ │ │ - 10518: 00833e21 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 10519: 0082490d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 10518: 00833e51 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 10519: 0082493d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 10520: 01311864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 10521: 009fadac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 10521: 009fadcc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 10522: 01311d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 10523: 00422f19 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 10524: 012c40e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 10525: 011f2160 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 10526: 006103e9 94 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u16 │ │ │ │ 10527: 012c1994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 10528: 013134f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_POWERCTL_SET_CPU_ON_DSTATE │ │ │ │ 10529: 01311a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 10530: 012c3af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 10531: 00543af9 192 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 10532: 01311c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 10533: 0131129e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 10534: 004f8621 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 10535: 008975b1 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 10535: 008975e1 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 10536: 01201d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsb │ │ │ │ 10537: 003964d1 70 FUNC GLOBAL DEFAULT 12 ide_dma_buf_commit │ │ │ │ - 10538: 007fbab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 10538: 007fbae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 10539: 01313374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 10540: 01312e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 10541: 01311cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 10542: 002c5501 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 10543: 0059c229 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 10544: 01201c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsh │ │ │ │ 10545: 013135a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 10546: 0071e089 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 10546: 0071e0b9 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 10547: 01313750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 10548: 012bc3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 10549: 0085ed4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 10550: 00855201 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 10549: 0085ed7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 10550: 00855231 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 10551: 0045c121 264 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 10552: 00336651 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 10553: 0131156c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 10554: 005e886d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 10555: 007570c1 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 10555: 007570f1 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 10556: 0050fdf1 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 10557: 0131211c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 10558: 01313550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 10559: 005e9be9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 10560: 0071da55 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 10560: 0071da85 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 10561: 012c4adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 10562: 012b3420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ 10563: 01206eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullth │ │ │ │ - 10564: 00850a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 10564: 00850a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 10565: 012c3394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 10566: 005b7d29 224 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 10567: 012b7ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_EVENT │ │ │ │ 10568: 012c1ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ 10569: 01201b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsw │ │ │ │ - 10570: 008587f5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 10570: 00858825 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 10571: 01312812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 10572: 0088d73d 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 10572: 0088d76d 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 10573: 012cc0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 10574: 01312994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 10575: 0081e27d 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 10575: 0081e2ad 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 10576: 0131230a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 10577: 01312876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 10578: 007bafe5 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 10579: 008a5c59 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 10580: 0086217d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 10578: 007bb015 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 10579: 008a5c89 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 10580: 008621ad 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 10581: 002c5149 416 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4e │ │ │ │ 10582: 01202cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsh │ │ │ │ 10583: 002bb151 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 10584: 002ef579 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 10585: 01311796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 10586: 0122a450 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 10587: 011e78a8 32 OBJECT GLOBAL DEFAULT 24 z_gain │ │ │ │ @@ -10593,299 +10593,299 @@ │ │ │ │ 10589: 005e1e8d 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 10590: 0131109e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 10591: 01312738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 10592: 012c76a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 10593: 013118ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 10594: 01206e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulltw │ │ │ │ 10595: 00537cb1 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ - 10596: 006cc5e5 688 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ + 10596: 006cc615 688 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ 10597: 01312494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 10598: 0071e461 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ - 10599: 006c4a75 520 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ + 10598: 0071e491 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 10599: 006c4ac5 520 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ 10600: 013123b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 10601: 01311830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 10602: 012c1098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 10603: 01202c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsw │ │ │ │ 10604: 003420e5 284 FUNC GLOBAL DEFAULT 12 cxl_event_clear_records │ │ │ │ 10605: 01312772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 10606: 005cf6fd 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 10607: 002f5de9 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 10608: 013124d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 10609: 004e7055 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 10610: 007f4975 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 10610: 007f49a5 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 10611: 0057e371 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 10612: 008804d9 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 10612: 00880509 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 10613: 002c7c95 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 10614: 012cac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 10615: 007a99dd 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 10615: 007a9a0d 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 10616: 01311080 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 10617: 012c3f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 10618: 012b7a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 10619: 0088c6b5 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 10619: 0088c6e5 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 10620: 01311a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 10621: 01212b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzzw_s │ │ │ │ 10622: 010c171c 64 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 10623: 01312dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 10624: 008a10a9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 10624: 008a10d9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ 10625: 006104b9 34 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u32 │ │ │ │ - 10626: 007d2f0d 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 10626: 007d2f3d 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 10627: 004e7139 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 10628: 0084d8a9 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 10628: 0084d8d9 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 10629: 00544241 156 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 10630: 01311cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 10631: 012b5024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ - 10632: 006f470d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ + 10632: 006f473d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ 10633: 004de691 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 10634: 012c3d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 10635: 0083db31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 10636: 006f4c41 182 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ - 10637: 0075e729 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 10635: 0083db61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 10636: 006f4c71 182 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ + 10637: 0075e759 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 10638: 012c7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_EVENT_EVENT │ │ │ │ 10639: 00444e8d 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 10640: 012bea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 10641: 00856c31 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 10641: 00856c61 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 10642: 004e70c1 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ - 10643: 006f478d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ - 10644: 006f26ad 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls │ │ │ │ + 10643: 006f47bd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ + 10644: 006f26dd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls │ │ │ │ 10645: 012b50f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 10646: 01201cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvub │ │ │ │ 10647: 011ec724 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 10648: 0059a589 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 10649: 005d3dc1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 10650: 005d7741 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ - 10651: 006ddfe5 332 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ + 10651: 006de015 332 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ 10652: 012b932c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ 10653: 01312206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 10654: 012c4cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 10655: 00562ae9 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 10656: 01201bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuh │ │ │ │ 10657: 00474345 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 10658: 00530555 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ - 10659: 006de131 368 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ - 10660: 006f480d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ + 10659: 006de161 368 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ + 10660: 006f483d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ 10661: 00553349 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 10662: 005b5781 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 10663: 013133ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 10664: 00786a05 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 10664: 00786a35 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 10665: 013116be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 10666: 01312c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 10667: 012c3404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 10668: 01312f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 10669: 00874e49 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 10669: 00874e79 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 10670: 002fcc89 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 10671: 013126f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10672: 01312974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 10673: 004d9eb5 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 10674: 01201aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuw │ │ │ │ 10675: 01311202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 10676: 013111d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 10677: 0089d851 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 10677: 0089d881 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 10678: 002975b5 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 10679: 00530565 228 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ - 10680: 006de2a1 308 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ + 10680: 006de2d1 308 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ 10681: 01202aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuh │ │ │ │ 10682: 002d9a55 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 10683: 0071fced 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 10684: 0085da85 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 10683: 0071fd1d 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 10684: 0085dab5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 10685: 0041fda5 38 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 10686: 0121e16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip8 │ │ │ │ 10687: 0131141e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 10688: 005c9c3d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 10689: 012c6ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 10690: 0059d381 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 10691: 012cae88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 10692: 007159a9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 10692: 007159d9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 10693: 012b3670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 10694: 012bf528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 10695: 013136a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 10696: 002c3459 190 FUNC GLOBAL DEFAULT 12 helper_qadd8 │ │ │ │ - 10697: 0087ae31 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 10698: 00781b59 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 10697: 0087ae61 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 10698: 00781b89 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 10699: 012cbcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 10700: 002a8ac5 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 10701: 0086e73d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 10701: 0086e76d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 10702: 012cb6ec 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 10703: 012bec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 10704: 012bc4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_UPDATE_EVENT │ │ │ │ 10705: 01202a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuw │ │ │ │ 10706: 01313e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 10707: 0043c881 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 10708: 0085a45d 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 10708: 0085a48d 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 10709: 002a8661 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 10710: 01193628 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 10711: 012c4214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 10712: 01313830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 10713: 0087789d 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 10713: 008778cd 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 10714: 002c5bd5 264 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 10715: 005b6e7d 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 10716: 0043f205 148 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ 10717: 005ca081 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ 10718: 00615761 72 FUNC GLOBAL DEFAULT 12 helper_vjcvt │ │ │ │ - 10719: 0087df4d 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 10720: 00805aa5 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 10719: 0087df7d 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 10720: 00805ad5 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 10721: 01313dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 10722: 0078152d 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 10722: 0078155d 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 10723: 005064b1 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ - 10724: 006ea5e1 124 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ + 10724: 006ea611 124 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ 10725: 01300fa8 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 10726: 012c7fa0 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 10727: 0088b729 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 10727: 0088b759 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 10728: 012bd718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 10729: 0131361c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 10730: 01229ef8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 10731: 0131374e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 10732: 013115ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRIGGER_IRQ_DSTATE │ │ │ │ 10733: 012bc688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 10734: 012c3f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 10735: 0044dd41 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 10736: 004fe071 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10737: 011ec6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10738: 00806a89 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10738: 00806ab9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10739: 005423fd 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10740: 012cbfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10741: 012bf104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 10742: 005e4541 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 10743: 0131108f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10744: 0075ddb1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10745: 0080df09 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10744: 0075dde1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10745: 0080df39 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10746: 013120de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10747: 01313522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10748: 0121ffd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s16 │ │ │ │ 10749: 006105e1 14 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s16 │ │ │ │ 10750: 01313142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 10751: 005c6e51 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10752: 0076523d 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10752: 0076526d 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10753: 00310f3d 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10754: 01311968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10755: 00873075 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10756: 0085ed89 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10755: 008730a5 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10756: 0085edb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10757: 01313cd0 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10758: 011886f0 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10759: 00886129 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ - 10760: 006862c9 124 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ + 10759: 00886159 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10760: 00686339 124 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ 10761: 002af989 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10762: 012b397c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10763: 00856875 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10763: 008568a5 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10764: 011ec514 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10765: 008606cd 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10765: 008606fd 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10766: 013110d1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10767: 005dc0c1 1244 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ 10768: 0120070c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sb │ │ │ │ - 10769: 00883e59 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 10770: 00746a6d 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10769: 00883e89 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10770: 00746a9d 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10771: 011e0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10772: 01311806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10773: 012c262c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10774: 01313532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 10775: 00610505 20 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u64 │ │ │ │ - 10776: 00713f91 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10777: 007fe42d 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10776: 00713fc1 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10777: 007fe45d 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10778: 01200688 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sh │ │ │ │ 10779: 002a82d9 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10780: 0083b1d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10780: 0083b205 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10781: 012b3a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 10782: 005e1965 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10783: 0088ac81 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10783: 0088acb1 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10784: 002cd329 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10785: 0050f341 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_be │ │ │ │ 10786: 012c03c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10787: 008368a1 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10787: 008368d1 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10788: 01312406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10789: 0072ecd5 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10789: 0072ed05 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10790: 012c9ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10791: 012bfb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10792: 012c5af8 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10793: 01313812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10794: 012b8700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10795: 002cc4a9 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10796: 0044a621 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10797: 011891a4 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10798: 0072f58d 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10798: 0072f5bd 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10799: 012c8fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_EVENT │ │ │ │ 10800: 01311cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 10801: 01311d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PLUG_DSTATE │ │ │ │ - 10802: 006d9f61 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ + 10802: 006d9f91 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ 10803: 0059f3bd 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10804: 01311db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10805: 01200604 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sw │ │ │ │ 10806: 0131197a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 10807: 006f8a31 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ + 10807: 006f8a61 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ 10808: 00569411 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10809: 0084ec99 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10809: 0084ecc9 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10810: 013129aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10811: 004441b9 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ - 10812: 006d9ff1 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ + 10812: 006da021 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ 10813: 00614c7d 74 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh_round_to_zero │ │ │ │ 10814: 013124e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 10815: 0078a9c1 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10816: 006f8b2d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ - 10817: 008622d5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10815: 0078a9f1 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10816: 006f8b5d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ + 10817: 00862305 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10818: 012b4d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10819: 013135c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10820: 012c0c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ 10821: 012b56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_EVENT │ │ │ │ - 10822: 0081e0e1 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10822: 0081e111 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10823: 012b789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10824: 01312de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 10825: 005b8f05 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10826: 0080666d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10827: 00718ff5 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ - 10828: 0075efd1 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10826: 0080669d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10827: 00719025 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 10828: 0075f001 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10829: 01312f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10830: 007ffb69 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10830: 007ffb99 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10831: 013129d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ - 10832: 006f8c29 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ - 10833: 006da0a9 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ + 10832: 006f8c59 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ + 10833: 006da0d9 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ 10834: 00546881 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10835: 013120fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10836: 012bce38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ 10837: 00421e35 70 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 10838: 00849c99 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10838: 00849cc9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10839: 01312e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10840: 012cacd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10841: 01312e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10842: 004cfef1 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10843: 007f5e15 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10843: 007f5e45 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 10844: 005d6591 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10845: 005cf931 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10846: 01311d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10847: 0121fdc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s32 │ │ │ │ - 10848: 006e993d 132 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ + 10848: 006e996d 132 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ 10849: 0041f699 252 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ - 10850: 00830315 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10850: 00830345 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10851: 012c4ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10852: 01311110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10853: 0045cbd9 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ 10854: 00681bc1 76 FUNC GLOBAL DEFAULT 12 gen_gvec_sqadd_qc │ │ │ │ 10855: 011fa724 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el0 │ │ │ │ - 10856: 007e83c9 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10856: 007e83f9 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10857: 0043ba59 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ 10858: 011fa7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el1 │ │ │ │ - 10859: 0083fe51 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10859: 0083fe81 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10860: 011ec490 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10861: 01311a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10862: 013113ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10863: 0078b245 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10864: 0087908d 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10863: 0078b275 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10864: 008790bd 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10865: 01311e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 10866: 005dfe01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10867: 005d26e9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 10868: 005bb551 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ 10869: 003aacb1 106 FUNC GLOBAL DEFAULT 12 gicv3_redist_update_lpi │ │ │ │ - 10870: 00875ded 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10870: 00875e1d 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ 10871: 01200580 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_ub │ │ │ │ - 10872: 00826289 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10872: 008262b9 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10873: 01312ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10874: 0078b5d1 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10874: 0078b601 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10875: 012004fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uh │ │ │ │ 10876: 005e8139 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10877: 00a8ce18 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10877: 00a8ce38 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ 10878: 01312ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10879: 0031755d 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10880: 008722b5 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10880: 008722e5 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10881: 011fc1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalarh │ │ │ │ 10882: 012c96e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10883: 01311dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10884: 004bf085 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10885: 0131268a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10886: 002c3729 90 FUNC GLOBAL DEFAULT 12 helper_uqadd8 │ │ │ │ 10887: 012c1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ @@ -10896,261 +10896,261 @@ │ │ │ │ 10892: 002fa389 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10893: 0131294a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10894: 01312c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10895: 011ec61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10896: 012b84a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10897: 0057b975 400 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10898: 002c956d 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10899: 0081cfc9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10900: 00828f65 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10901: 0074a071 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10902: 007fea45 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10899: 0081cff9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10900: 00828f95 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10901: 0074a0a1 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10902: 007fea75 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10903: 012c0548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ 10904: 01200478 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uw │ │ │ │ 10905: 011fc170 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalars │ │ │ │ 10906: 00681a6d 120 FUNC GLOBAL DEFAULT 12 gen_uqadd_bhs │ │ │ │ - 10907: 0072bf1d 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10907: 0072bf4d 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10908: 00445825 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10909: 012cbcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10910: 0082a6b9 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10910: 0082a6e9 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10911: 012bac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10912: 01313e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10913: 0076c5e5 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10913: 0076c615 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10914: 0041be25 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10915: 013133b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10916: 008613dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10916: 0086140d 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10917: 01311f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10918: 0043ca65 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10919: 01311ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10920: 012b41d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10921: 01313054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10922: 005819c9 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ 10923: 0121ff54 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s16 │ │ │ │ - 10924: 007f3f81 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10924: 007f3fb1 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10925: 005e16fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10926: 00536f25 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10927: 013126ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10928: 012ba70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10929: 011ecdd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10930: 013116d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10931: 00523235 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10932: 012bc7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10933: 012be4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10934: 012b4968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 10935: 0121f504 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u16 │ │ │ │ - 10936: 0082a021 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10936: 0082a051 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10937: 004b2ff5 296 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10938: 0120f22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uh │ │ │ │ 10939: 012bb3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10940: 013111ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10941: 012c3a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10942: 012c5d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10943: 012c10c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10944: 012c5308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10945: 008648bd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10945: 008648ed 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10946: 012c0088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10947: 012b3780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10948: 01310efc 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10949: 00763ec1 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10949: 00763ef1 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10950: 012ca0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10951: 012b9c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10952: 012b5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_HIT_EVENT │ │ │ │ 10953: 012bd6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10954: 01210960 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_1b │ │ │ │ 10955: 011e13f0 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10956: 011e1410 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10957: 011e1480 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10958: 01311abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10959: 0120f1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uw │ │ │ │ 10960: 01311538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10961: 00589181 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ 10962: 012108dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_1h │ │ │ │ - 10963: 007b1089 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10964: 007fbc19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10965: 00821eb5 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10963: 007b10b9 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10964: 007fbc49 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10965: 00821ee5 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10966: 013131cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10967: 008614f5 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10967: 00861525 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 10968: 01225a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd_round_to_zero │ │ │ │ 10969: 013124fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ 10970: 002c3b91 48 FUNC GLOBAL DEFAULT 12 helper_uaddsubx │ │ │ │ - 10971: 00765999 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10971: 007659c9 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10972: 0131175a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10973: 012c1894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10974: 0053422d 144 FUNC GLOBAL DEFAULT 12 physical_memory_range_includes_clean │ │ │ │ 10975: 01313880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10976: 012178c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_d │ │ │ │ 10977: 005469fd 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10978: 013126ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10979: 00840b5d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10979: 00840b8d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10980: 01311a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10981: 01210858 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_1s │ │ │ │ 10982: 013117e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10983: 01312432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10984: 012179c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_h │ │ │ │ 10985: 012ba0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10986: 00867aed 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10987: 00836e31 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10986: 00867b1d 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10987: 00836e61 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10988: 01312456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10989: 012c85bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10990: 00295a0d 36 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ 10991: 003056d1 780 FUNC GLOBAL DEFAULT 12 build_ged_aml │ │ │ │ - 10992: 0081a4a5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10992: 0081a4d5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 10993: 012bfe88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REQUEST_CANCELLED_EVENT │ │ │ │ 10994: 005e04c9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10995: 007c2249 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10995: 007c2279 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 10996: 005b4645 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10997: 002ca0f1 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10998: 00444e49 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10999: 01312570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 11000: 00782369 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 11000: 00782399 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 11001: 002c7ba9 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 11002: 012b3000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 11003: 0060c789 242 FUNC GLOBAL DEFAULT 12 helper_sme2_srshl_d │ │ │ │ 11004: 01217944 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_s │ │ │ │ 11005: 005e0ef5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 11006: 0089e239 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 11006: 0089e269 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 11007: 01312c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 11008: 012107d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_2b │ │ │ │ 11009: 01311095 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 11010: 0031d8f1 16 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 11011: 0060c4d9 150 FUNC GLOBAL DEFAULT 12 helper_sme2_srshl_h │ │ │ │ 11012: 002c8a81 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 11013: 0078647d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 11013: 007864ad 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 11014: 01312a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 11015: 011884f8 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 11016: 005ce155 100 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_irqfd_notifier_gsi │ │ │ │ 11017: 0131243e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 11018: 01210750 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_2h │ │ │ │ 11019: 013112f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 11020: 012bd4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 11021: 00769359 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 11021: 00769389 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 11022: 013121b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 11023: 01311394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 11024: 012bdfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 11025: 012b4654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 11026: 007fd9dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 11026: 007fda0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 11027: 012b958c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 11028: 012c7638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 11029: 0060c601 142 FUNC GLOBAL DEFAULT 12 helper_sme2_srshl_s │ │ │ │ - 11030: 008986a5 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 11030: 008986d5 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 11031: 012c0218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 11032: 005f3321 130 FUNC GLOBAL DEFAULT 12 arm_cpu_update_virq │ │ │ │ 11033: 013132e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 11034: 0121fd44 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s32 │ │ │ │ 11035: 01311eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 11036: 012ef6c0 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 11037: 0131114c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 11038: 012ef69c 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 11039: 012106cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_2s │ │ │ │ 11040: 011ec40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 11041: 0084de3d 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 11041: 0084de6d 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 11042: 01311c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 11043: 011f2d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 11044: 005bb7d1 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 11045: 013137b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 11046: 008623b1 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 11046: 008623e1 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 11047: 013114e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 11048: 012b32d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 11049: 006148c5 72 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs_round_to_zero │ │ │ │ 11050: 01193790 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 11051: 008273ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 11051: 0082741d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 11052: 0044bd4d 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 11053: 012c7268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 11054: 00589c49 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 11055: 013120d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 11056: 0067fb49 90 FUNC GLOBAL DEFAULT 12 gen_uqsub_d │ │ │ │ 11057: 005ca5b9 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 11058: 00880495 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 11058: 008804c5 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 11059: 005c97e9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 11060: 007a99c9 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 11060: 007a99f9 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 11061: 005b63ad 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 11062: 008a256d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 11062: 008a259d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 11063: 003ee611 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 11064: 005e0e1d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 11065: 01312334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 11066: 0080f0e9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 11066: 0080f119 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 11067: 002d60e1 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 11068: 00869e3d 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 11068: 00869e6d 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 11069: 012b6884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 11070: 002e85e5 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 11071: 00527af5 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 11072: 005cfc89 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 11073: 01312728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 11074: 013119c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_DSTATE │ │ │ │ - 11075: 0086e349 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 11075: 0086e379 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 11076: 005ae601 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 11077: 013132d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 11078: 00527b3d 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 11079: 012cb5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ 11080: 0060be55 332 FUNC GLOBAL DEFAULT 12 arm_get_tb_cpu_state │ │ │ │ - 11081: 00827b09 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 11082: 00a667c4 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 11081: 00827b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 11082: 00a667e4 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 11083: 012cb24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 11084: 0075d311 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 11084: 0075d341 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 11085: 01313294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 11086: 0075d7d5 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 11086: 0075d805 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 11087: 004e2fd1 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 11088: 011f3474 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 11089: 01210228 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sh │ │ │ │ 11090: 012c8c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 11091: 01312d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 11092: 0071fde5 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 11092: 0071fe15 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 11093: 01312d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 11094: 013110ae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 11095: 0131121c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 11096: 0131291a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 11097: 01312874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 11098: 007fb81d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 11098: 007fb84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 11099: 01313db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 11100: 005d44ad 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 11101: 012c14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 11102: 00826211 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 11103: 006f3965 248 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ - 11104: 0080fbed 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 11105: 00a7edb0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 11102: 00826241 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 11103: 006f3995 248 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ + 11104: 0080fc1d 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 11105: 00a7edd0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 11106: 013130ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 11107: 012b48c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ 11108: 012101a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sw │ │ │ │ - 11109: 007fc5b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 11109: 007fc5e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 11110: 0131130a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 11111: 008514e5 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 11112: 006f37ad 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ + 11111: 00851515 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 11112: 006f37dd 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ 11113: 005b4ce1 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 11114: 0115aaec 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 11115: 005e1179 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 11116: 012bd3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 11117: 00827e15 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 11117: 00827e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 11118: 00335691 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ 11119: 01210648 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_4h │ │ │ │ - 11120: 007709b9 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 11120: 007709e9 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 11121: 003f81b1 384 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 11122: 0071d10d 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 11123: 00879a39 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 11122: 0071d13d 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 11123: 00879a69 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 11124: 012c7168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 11125: 012bc978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 11126: 005c9fb9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 11127: 012be2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 11128: 012b981c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 11129: 0084b429 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 11130: 006f3889 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ + 11129: 0084b459 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 11130: 006f38b9 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ 11131: 011892cc 12 OBJECT GLOBAL DEFAULT 21 Accelerator_lookup │ │ │ │ - 11132: 00845f29 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 11133: 0085ec21 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 11134: 00876781 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 11132: 00845f59 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 11133: 0085ec51 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 11134: 008767b1 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 11135: 012105c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_4s │ │ │ │ 11136: 012c1464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 11137: 012b94ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 11138: 006c83e5 1660 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ - 11139: 0081c365 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 11138: 006c8435 1624 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ + 11139: 0081c395 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ 11140: 0121741c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmls_idx │ │ │ │ - 11141: 00829b11 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 11142: 0078abc1 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 11141: 00829b41 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 11142: 0078abf1 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 11143: 01311f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 11144: 008690b1 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 11145: 008022bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 11144: 008690e1 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 11145: 008022ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 11146: 012c09e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 11147: 011eb938 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 11148: 012b4aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 11149: 013132aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 11150: 01226c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmped │ │ │ │ 11151: 01312506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ 11152: 01313708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ @@ -11158,220 +11158,220 @@ │ │ │ │ 11154: 012b3180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 11155: 01226d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpeh │ │ │ │ 11156: 004b03bd 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 11157: 012bb7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 11158: 005b8ea9 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 11159: 01188430 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 11160: 012c94c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 11161: 0081531d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 11162: 0081055d 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 11161: 0081534d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 11162: 0081058d 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 11163: 012c5c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 11164: 0131245e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 11165: 0131384e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 11166: 004b43d1 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 11167: 01313742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 11168: 01226ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpes │ │ │ │ - 11169: 0089e341 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 11169: 0089e371 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 11170: 005cfa4d 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 11171: 012bd278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 11172: 012b394c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 11173: 00873b5d 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 11174: 007e4659 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 11173: 00873b8d 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 11174: 007e4689 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 11175: 002fbf69 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 11176: 0131138a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 11177: 0076c36d 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 11177: 0076c39d 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 11178: 01312340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 11179: 0086fab5 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 11179: 0086fae5 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 11180: 005af365 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 11181: 009fadb0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 11181: 009fadd0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 11182: 012c36f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 11183: 012bc348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 11184: 002ca5f5 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 11185: 01313092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 11186: 00803909 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 11186: 00803939 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 11187: 012c3e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 11188: 004f8619 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 11189: 004438f1 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 11190: 01210120 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uh │ │ │ │ 11191: 012b5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_TT_EVENT │ │ │ │ 11192: 0055cb55 372 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 11193: 012ba10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 11194: 012c5658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 11195: 013129ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 11196: 00783f91 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 11196: 00783fc1 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 11197: 0050ef01 194 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 11198: 0045ac95 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 11199: 0041fdcd 68 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 11200: 002cbe5d 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 11201: 012c6d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 11202: 01313250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 11203: 00744521 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 11203: 00744551 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 11204: 01312d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 11205: 0082a3c1 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ - 11206: 006fa2a9 196 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ + 11205: 0082a3f1 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 11206: 006fa2d9 196 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ 11207: 0121009c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uw │ │ │ │ 11208: 0045cd69 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 11209: 012baa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 11210: 00858e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 11210: 00858e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 11211: 005baeb5 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 11212: 006f6869 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ - 11213: 00810e49 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 11212: 006f6899 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ + 11213: 00810e79 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 11214: 012bcbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 11215: 005e13d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 11216: 0078d871 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 11216: 0078d8a1 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 11217: 005c1549 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 11218: 004429ad 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 11219: 005de045 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 11220: 013119da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ - 11221: 006f6a91 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ + 11221: 006f6ac1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ 11222: 005cfcc1 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 11223: 0071addd 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 11224: 00870565 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 11225: 007c1171 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ - 11226: 006e0bcd 212 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ + 11223: 0071ae0d 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 11224: 00870595 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 11225: 007c11a1 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 11226: 006e0bfd 212 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ 11227: 012b84b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 11228: 007fcf8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 11228: 007fcfbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 11229: 002b5be5 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 11230: 011887a4 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 11231: 01311656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 11232: 002b83d9 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 11233: 012c6e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 11234: 0131305a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 11235: 007ff70d 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 11235: 007ff73d 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 11236: 0131232a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 11237: 00770769 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 11237: 00770799 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 11238: 01312f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 11239: 01312ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 11240: 01312a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 11241: 0082690d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 11242: 007f99e1 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 11241: 0082693d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 11242: 007f9a11 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 11243: 0131145c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ - 11244: 006df7a5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ + 11244: 006df7d5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ 11245: 01311f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 11246: 012c0108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 11247: 01311808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 11248: 01313842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ 11249: 013131d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 11250: 012beb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ - 11251: 006df97d 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ + 11251: 006df9ad 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ 11252: 011fc404 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgth │ │ │ │ 11253: 012bb37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 11254: 0085fccd 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 11255: 00786c71 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 11254: 0085fcfd 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 11255: 00786ca1 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 11256: 003eff29 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 11257: 01216000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_b │ │ │ │ 11258: 012c6518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 11259: 013124c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 11260: 012b3330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 11261: 005b7fa1 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 11262: 005e187d 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ 11263: 01215f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_h │ │ │ │ - 11264: 00760d49 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 11264: 00760d79 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 11265: 01311df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 11266: 00888815 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 11266: 00888845 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 11267: 011fc380 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgts │ │ │ │ 11268: 0121a284 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_d │ │ │ │ 11269: 01311099 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 11270: 002cd86d 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 11271: 013110fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_START_DSTATE │ │ │ │ 11272: 013118fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 11273: 00840245 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 11273: 00840275 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 11274: 012b8870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 11275: 0060d1a9 192 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_b │ │ │ │ 11276: 013131a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 11277: 01311044 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 11278: 01311d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 11279: 0121a38c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_h │ │ │ │ 11280: 0060d6e9 292 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_d │ │ │ │ 11281: 005dec41 108 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 11282: 012be074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 11283: 0081e705 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 11283: 0081e735 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 11284: 011893dc 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 11285: 0053c161 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 11286: 013122c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 11287: 007b7755 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 11287: 007b7785 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 11288: 013123b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 11289: 012c18d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 11290: 012c57e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 11291: 01312ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 11292: 0060d3c1 176 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_h │ │ │ │ 11293: 01189488 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 11294: 00865b45 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 11294: 00865b75 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 11295: 01313530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 11296: 003179b1 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 11297: 012b66f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 11298: 012be644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 11299: 00806b0d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 11300: 0081d639 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 11299: 00806b3d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 11300: 0081d669 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 11301: 012c01b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 11302: 01311ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 11303: 012b2ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 11304: 0121a308 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_s │ │ │ │ 11305: 01312b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 11306: 01312e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 11307: 012be114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 11308: 01312be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 11309: 012ca2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 11310: 007fa13d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 11310: 007fa16d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 11311: 0050c3c1 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 11312: 002c18fd 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 11313: 0131321a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 11314: 002c3e51 54 FUNC GLOBAL DEFAULT 12 helper_sel_flags │ │ │ │ 11315: 0057e0f5 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 11316: 005e0091 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 11317: 0060d53d 196 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_s │ │ │ │ 11318: 012c99a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 11319: 00786ba1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 11319: 00786bd1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 11320: 012c3fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ - 11321: 006e1d45 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ + 11321: 006e1d75 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ 11322: 012bc198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 11323: 01311b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 11324: 0053cdad 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 11325: 00573821 60 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 11326: 012c0818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 11327: 013126c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 11328: 005cfb49 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 11329: 012b39fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 11330: 007fab65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 11331: 00809c19 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 11330: 007fab95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 11331: 00809c49 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 11332: 013119a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 11333: 00870e3d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 11334: 007fdbf9 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ - 11335: 006e1db5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ + 11333: 00870e6d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 11334: 007fdc29 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 11335: 006e1de5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ 11336: 002eeced 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 11337: 00879345 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 11337: 00879375 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 11338: 005af411 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 11339: 012bd3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 11340: 005617ed 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 11341: 0052343d 116 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events │ │ │ │ 11342: 005af6c1 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 11343: 0039c23d 104 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 11344: 0131120c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 11345: 0039c2a5 134 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 11346: 00857de9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 11346: 00857e19 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 11347: 012b924c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 11348: 0039c32d 166 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 11349: 005cbc61 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 11350: 002ce019 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 11351: 011f893c 132 OBJECT GLOBAL DEFAULT 24 helper_info_qaddsubx │ │ │ │ 11352: 01312e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 11353: 006e1e25 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ - 11354: 0085ea41 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 11353: 006e1e55 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ + 11354: 0085ea71 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 11355: 005231fd 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 11356: 00a8cf18 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 11357: 006dfb91 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ - 11358: 0081be2d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 11356: 00a8cf38 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 11357: 006dfbc1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ + 11358: 0081be5d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 11359: 00571951 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 11360: 00782215 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 11360: 00782245 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 11361: 01189294 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 11362: 012cb468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 11363: 01312fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 11364: 01313aa0 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 11365: 012c4014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ - 11366: 006dfcc9 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ + 11366: 006dfcf9 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ 11367: 0032b97d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 11368: 012bf394 100 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 11369: 01312134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 11370: 012bf364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_SET_IRQ_EVENT │ │ │ │ 11371: 01313804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 11372: 0054495d 152 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 11373: 012b4200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ @@ -11379,593 +11379,593 @@ │ │ │ │ 11375: 005aeff5 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 11376: 011f42e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 11377: 002cc021 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 11378: 0057d835 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 11379: 013118c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 11380: 005249e9 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 11381: 01311696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 11382: 0084f5d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 11383: 00781f15 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 11382: 0084f601 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 11383: 00781f45 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 11384: 012b4ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 11385: 012c4dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 11386: 00a67110 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 11386: 00a67130 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 11387: 012ba8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 11388: 012c3b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 11389: 002bae31 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 11390: 01313af0 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 11391: 0086fac1 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 11391: 0086faf1 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 11392: 0041f451 196 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ - 11393: 0072c1ad 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ - 11394: 00827ce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 11393: 0072c1dd 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ + 11394: 00827d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 11395: 013131b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 11396: 0080c6f9 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 11396: 0080c729 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 11397: 0059e4ad 332 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 11398: 0120b554 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpsel │ │ │ │ 11399: 002b5d09 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 11400: 012c4c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 11401: 01311b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 11402: 012b4e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 11403: 013119be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_DSTATE │ │ │ │ - 11404: 00832631 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 11404: 00832661 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 11405: 012c83ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 11406: 0086876d 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 11407: 00836149 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 11406: 0086879d 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 11407: 00836179 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 11408: 012bf294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ - 11409: 007e8dd9 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 11410: 007447a5 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 11409: 007e8e09 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 11410: 007447d5 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 11411: 01312614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_ID_DSTATE │ │ │ │ - 11412: 00a8ba18 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 11412: 00a8ba38 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 11413: 011fa598 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_banked │ │ │ │ 11414: 0058ee25 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 11415: 013116c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 11416: 0055ccf9 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_modes │ │ │ │ 11417: 005fb0d9 502 FUNC GLOBAL DEFAULT 12 aarch64_sync_64_to_32 │ │ │ │ 11418: 012ef6d0 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 11419: 00518da1 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 11420: 013113b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 11421: 002ffca5 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 11422: 012bacec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 11423: 0080a92d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 11423: 0080a95d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 11424: 012c3794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 11425: 0120ee0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20b │ │ │ │ 11426: 013110f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_END_DSTATE │ │ │ │ 11427: 012beae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 11428: 0050f689 206 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 11429: 002fa18d 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 11430: 007bce15 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 11430: 007bce45 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 11431: 0059afc1 28 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 11432: 0120ed88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20h │ │ │ │ 11433: 0036d4bd 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 11434: 011e0604 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 11435: 0088f351 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 11435: 0088f381 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 11436: 012c2f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 11437: 01311c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 11438: 0131148c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 11439: 006f8339 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ - 11440: 008106a9 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 11439: 006f8369 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ + 11440: 008106d9 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 11441: 012b5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_EVENT │ │ │ │ 11442: 012cb0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ - 11443: 006f8615 296 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ + 11443: 006f8645 296 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ 11444: 01311336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 11445: 005d1629 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 11446: 012c6bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 11447: 007f89ed 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 11447: 007f8a1d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 11448: 01311282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ - 11449: 006f842d 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ + 11449: 006f845d 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ 11450: 01189b3c 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 11451: 00844a0d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 11451: 00844a3d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 11452: 0131131a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 11453: 012ca02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 11454: 00599f45 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 11455: 01311368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 11456: 0120ed04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20w │ │ │ │ 11457: 012c464c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 11458: 0118630c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 11459: 01311afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 11460: 01312dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 11461: 005d0355 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ - 11462: 006f0305 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_b16 │ │ │ │ + 11462: 006f0335 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_b16 │ │ │ │ 11463: 005d1eb9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ - 11464: 006f8521 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ + 11464: 006f8551 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ 11465: 012c6808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 11466: 00574385 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 11467: 007f0439 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 11467: 007f0469 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 11468: 012bf1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 11469: 0081ea91 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 11469: 0081eac1 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 11470: 01313728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 11471: 00613b91 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divd │ │ │ │ 11472: 004de071 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 11473: 0120ec80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21b │ │ │ │ - 11474: 0083ef65 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 11474: 0083ef95 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 11475: 011e9994 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 11476: 011fadd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vctp │ │ │ │ 11477: 00613b65 38 FUNC GLOBAL DEFAULT 12 helper_vfp_divh │ │ │ │ 11478: 012bf4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 11479: 0054dd95 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 11480: 005cfbf5 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 11481: 0120ebfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21h │ │ │ │ 11482: 012c7688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 11483: 004fde61 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 11484: 00718c25 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 11484: 00718c55 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 11485: 013118ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 11486: 0083665d 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 11486: 0083668d 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 11487: 0121174c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_b │ │ │ │ 11488: 012c5084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 11489: 0032ebe9 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 11490: 00731429 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 11491: 008638f5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 11490: 00731459 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 11491: 00863925 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 11492: 013115f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_MISS_DSTATE │ │ │ │ 11493: 012115c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_d │ │ │ │ 11494: 013127fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 11495: 013129c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 11496: 01208560 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsb │ │ │ │ 11497: 00613b8d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divs │ │ │ │ 11498: 011eddd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 11499: 012c475c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 11500: 012b2f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ 11501: 012116c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_h │ │ │ │ - 11502: 00803e55 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 11502: 00803e85 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 11503: 012c1d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 11504: 004d9f3d 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 11505: 012bec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 11506: 012b3140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 11507: 01313568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 11508: 004e5e1d 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 11509: 012b2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 11510: 007e197d 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 11511: 00877151 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 11510: 007e19ad 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 11511: 00877181 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 11512: 012084dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsh │ │ │ │ 11513: 005e81f1 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 11514: 00818329 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 11514: 00818359 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ 11515: 0120eb78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21w │ │ │ │ - 11516: 0082b3b1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 11517: 0083e3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 11518: 0077091d 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 11516: 0082b3e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 11517: 0083e3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 11518: 0077094d 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 11519: 012b44e0 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 11520: 005101ed 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 11521: 011ed594 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 11522: 01211644 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_s │ │ │ │ 11523: 012c234c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 11524: 00557c85 1740 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 11525: 012b43f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 11526: 01312752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 11527: 012c6db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 11528: 01208458 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsw │ │ │ │ 11529: 013133f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 11530: 01204c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarb │ │ │ │ 11531: 012bb8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 11532: 0079bcf9 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 11532: 0079bd29 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 11533: 006006c5 198 FUNC GLOBAL DEFAULT 12 el_is_in_host │ │ │ │ 11534: 011fdab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeb │ │ │ │ 11535: 012b6c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 11536: 003831fd 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 11537: 01204ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarh │ │ │ │ 11538: 012b4c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 11539: 00560f89 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 11540: 01313468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ 11541: 011fda30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeh │ │ │ │ - 11542: 0084bf71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 11542: 0084bfa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 11543: 01312b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 11544: 01312606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_DSTATE │ │ │ │ - 11545: 007e9391 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 11546: 00735a55 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 11547: 0075b965 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 11545: 007e93c1 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 11546: 00735a85 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 11547: 0075b995 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 11548: 012c24ac 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 11549: 013131e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 11550: 00526b71 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 11551: 00a7edc4 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 11551: 00a7ede4 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 11552: 011f2dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 11553: 005e3531 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 11554: 012c0c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 11555: 012c4f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 11556: 012b998c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 11557: 00333e09 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 11558: 0059bfbd 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 11559: 00841439 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 11559: 00841469 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ 11560: 0131203a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_FLUSH_QUEUE_DSTATE │ │ │ │ - 11561: 008604a5 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 11561: 008604d5 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 11562: 002ce861 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ 11563: 01204b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarw │ │ │ │ - 11564: 0081e77d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 11565: 007fd965 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 11564: 0081e7ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 11565: 007fd995 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ 11566: 011fd9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgew │ │ │ │ - 11567: 00766959 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 11567: 00766989 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 11568: 012cb68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 11569: 00440289 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 11570: 0088d4b9 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 11570: 0088d4e9 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 11571: 01312b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 11572: 007fe969 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 11572: 007fe999 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 11573: 01186a64 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 11574: 012b2f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 11575: 0086ed75 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 11575: 0086eda5 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 11576: 012c7868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 11577: 0087274d 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 11577: 0087277d 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 11578: 012c2eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 11579: 012c0578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 11580: 01312b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 11581: 0080ecd9 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 11581: 0080ed09 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 11582: 012bfdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 11583: 01312bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 11584: 0122f688 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 11585: 012bcf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 11586: 005c9d71 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 11587: 0071dc89 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 11587: 0071dcb9 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 11588: 00589f81 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 11589: 00530075 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 11590: 00766035 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 11590: 00766065 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 11591: 012083d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlub │ │ │ │ 11592: 011f34f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 11593: 002e9261 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 11594: 01311e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 11595: 002f8fc5 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 11596: 0054139d 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 11597: 0081c915 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 11598: 007fc105 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 11597: 0081c945 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 11598: 007fc135 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 11599: 012bcd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 11600: 005c9d41 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 11601: 00864561 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 11601: 00864591 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 11602: 01208350 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluh │ │ │ │ 11603: 012baf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 11604: 007e16a1 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 11604: 007e16d1 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 11605: 0061421d 10 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod │ │ │ │ 11606: 00580619 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 11607: 00340b15 64 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_ld_cci │ │ │ │ 11608: 005341b9 40 FUNC GLOBAL DEFAULT 12 physical_memory_dirty_bits_cleared │ │ │ │ 11609: 0131259e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 11610: 00562c2d 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 11611: 012c5dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 11612: 012ca09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 11613: 007f40b1 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 11613: 007f40e1 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 11614: 012260c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizd │ │ │ │ 11615: 004f704d 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 11616: 01312f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 11617: 00614a1d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh │ │ │ │ 11618: 012c7228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 11619: 012261d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizh │ │ │ │ - 11620: 006f4ed5 108 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ - 11621: 006f5019 150 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ + 11620: 006f4f05 108 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ + 11621: 006f5049 150 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ 11622: 01311498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 11623: 002eedfd 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 11624: 0089ee15 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 11625: 0070f805 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 11626: 00876719 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 11627: 0071f6f1 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 11624: 0089ee45 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 11625: 0070f835 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 11626: 00876749 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 11627: 0071f721 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 11628: 002c668d 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 11629: 013110be 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 11630: 006f4f41 104 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ - 11631: 006efcf1 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ + 11630: 006f4f71 104 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ + 11631: 006efd21 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ 11632: 012082cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluw │ │ │ │ 11633: 006146ed 8 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos │ │ │ │ - 11634: 0080d79d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 11634: 0080d7cd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 11635: 003962a1 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 11636: 0122614c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizs │ │ │ │ 11637: 005f2669 76 FUNC GLOBAL DEFAULT 12 arm_pmu_timer_cb │ │ │ │ 11638: 005afbb9 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 11639: 012c53c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 11640: 002f9dfd 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 11641: 01188058 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 11642: 006efbf1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ + 11642: 006efc21 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ 11643: 004fdd65 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 11644: 00861f9d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 11644: 00861fcd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 11645: 0122a024 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 11646: 007205e5 1368 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 11646: 00720615 1368 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 11647: 01311d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 11648: 005e5ee5 52 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 11649: 013136b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 11650: 00820085 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 11650: 008200b5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 11651: 012bef0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 11652: 006f4fa9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ + 11652: 006f4fd9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ 11653: 013129d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 11654: 0077c341 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 11654: 0077c371 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 11655: 01312120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 11656: 012bf508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 11657: 0082815d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 11657: 0082818d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 11658: 013130bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 11659: 00838f41 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 11660: 00735e85 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 11659: 00838f71 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 11660: 00735eb5 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 11661: 013134e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 11662: 0052f705 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 11663: 012ba93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 11664: 0131291c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ - 11665: 006efc71 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ + 11665: 006efca1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ 11666: 01313228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 11667: 0041c351 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 11668: 011ec0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 11669: 002bdfe1 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 11670: 004f6ccd 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 11671: 012bd4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 11672: 013113da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 11673: 007906f5 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 11674: 0071e3e9 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 11675: 00875b4d 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 11673: 00790725 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 11674: 0071e419 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 11675: 00875b7d 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 11676: 0033101d 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 11677: 0065924d 292 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_iova │ │ │ │ 11678: 01311636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 11679: 00546b31 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 11680: 012c78a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 11681: 0131340c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 11682: 012c884c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 11683: 012bb88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 11684: 0087f94d 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 11684: 0087f97d 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 11685: 012c8acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 11686: 008293cd 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 11686: 008293fd 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 11687: 01311f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 11688: 012b5ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ 11689: 0120fd84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sh │ │ │ │ - 11690: 0075e275 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 11691: 00878fb9 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 11690: 0075e2a5 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 11691: 00878fe9 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 11692: 005cf875 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 11693: 00528a95 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 11694: 012b2830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 11695: 00570189 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 11696: 00749241 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 11696: 00749271 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 11697: 003f013d 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 11698: 0121d71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su0 │ │ │ │ 11699: 01311340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 11700: 01311842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 11701: 012c6828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 11702: 0121d698 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su1 │ │ │ │ - 11703: 0071f111 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 11703: 0071f141 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 11704: 0131152a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 11705: 003395c9 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 11706: 012b5264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 11707: 004400a9 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 11708: 013125d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 11709: 00748765 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 11709: 00748795 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 11710: 012b8970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 11711: 0086fcb5 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 11711: 0086fce5 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ 11712: 012c8fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_UPDATE_IRQ_EVENT │ │ │ │ - 11713: 0081c0d1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 11713: 0081c101 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 11714: 0120fd00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sw │ │ │ │ 11715: 005e32f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 11716: 008a25e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 11716: 008a2615 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 11717: 0131212e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 11718: 005629ed 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 11719: 004fdd85 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 11720: 012cad14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 11721: 013120da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 11722: 00562bc1 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 11723: 012c4094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 11724: 01312274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 11725: 01312b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 11726: 013110b7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 11727: 011fb06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_yield │ │ │ │ - 11728: 00851e71 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 11728: 00851ea1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 11729: 0032ff95 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 11730: 00813825 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 11730: 00813855 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 11731: 005e2355 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 11732: 0131156e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 11733: 00722d85 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ - 11734: 006f1ead 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_h │ │ │ │ + 11733: 00722db5 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 11734: 006f1edd 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_h │ │ │ │ 11735: 00465709 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 11736: 013123a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 11737: 012b2fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 11738: 00522b1d 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 11739: 013122fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 11740: 008287b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 11741: 0071e115 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 11740: 008287e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 11741: 0071e145 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 11742: 012c6e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 11743: 012c4ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 11744: 002f6925 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 11745: 00749e49 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 11746: 00862061 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 11745: 00749e79 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 11746: 00862091 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 11747: 012bd898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 11748: 005e0571 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 11749: 01312bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 11750: 0131331c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 11751: 012c6718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ - 11752: 006f1f35 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_s │ │ │ │ + 11752: 006f1f65 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_s │ │ │ │ 11753: 01312e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 11754: 00609531 6 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr │ │ │ │ 11755: 013115ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_ABORT_DSTATE │ │ │ │ 11756: 013113ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 11757: 008a03d5 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 11757: 008a0405 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 11758: 003a1d1d 128 FUNC GLOBAL DEFAULT 12 gic_dist_set_priority │ │ │ │ 11759: 01311396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 11760: 008154ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 11760: 0081551d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 11761: 013135a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 11762: 012c78e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 11763: 006cc481 356 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ - 11764: 00889205 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 11763: 006cc4b1 356 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ + 11764: 00889235 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 11765: 002f715d 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 11766: 00889049 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 11767: 007ff2d1 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 11768: 00828379 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 11766: 00889079 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 11767: 007ff301 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 11768: 008283a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 11769: 011ec070 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 11770: 012b396c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 11771: 0032edc9 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 11772: 0131219c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 11773: 01311cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 11774: 013115ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 11775: 0089e1ed 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 11775: 0089e21d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 11776: 013116fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 11777: 005b6f01 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 11778: 00810785 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 11778: 008107b5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 11779: 013130b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 11780: 0120fbf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_ub │ │ │ │ 11781: 012c3ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 11782: 012c1504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 11783: 00a7ed88 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 11784: 0088bc7d 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 11783: 00a7eda8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 11784: 0088bcad 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 11785: 013111be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 11786: 012cb0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 11787: 002d4f8d 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 11788: 0120fb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uh │ │ │ │ 11789: 01311cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 11790: 012b7e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 11791: 0076409d 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 11791: 007640cd 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 11792: 012c7118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 11793: 012b2930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ 11794: 01215be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_b │ │ │ │ - 11795: 0082a0a5 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 11795: 0082a0d5 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 11796: 01215a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_d │ │ │ │ 11797: 003ebbdd 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 11798: 012bad6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 11799: 00820b85 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 11799: 00820bb5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 11800: 0052fd69 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 11801: 0131309c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 11802: 0088afe5 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 11802: 0088b015 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 11803: 0131276c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 11804: 00844b35 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 11804: 00844b65 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 11805: 013125ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ 11806: 01215b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_h │ │ │ │ - 11807: 00748ec1 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 11807: 00748ef1 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 11808: 01228144 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_usaturate │ │ │ │ 11809: 01311822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 11810: 007438d5 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11811: 00858505 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 11810: 00743905 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11811: 00858535 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11812: 01312526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 11813: 01311d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11814: 0043d275 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11815: 012b9f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11816: 0120faf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uw │ │ │ │ 11817: 011863c0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 11818: 00530545 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11819: 003b4b61 636 FUNC GLOBAL DEFAULT 12 pc_dimm_pre_plug │ │ │ │ 11820: 01312e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11821: 01185f7c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11822: 00443e89 708 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11823: 01215ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_s │ │ │ │ 11824: 012c826c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11825: 008615c1 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11825: 008615f1 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11826: 01311bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11827: 0073f545 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11827: 0073f575 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11828: 01312f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11829: 012bda38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11830: 012bebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11831: 012cae54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11832: 00300541 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11833: 00768bb5 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11833: 00768be5 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11834: 00329c35 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 11835: 0059ee81 384 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 11836: 00296c4d 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11837: 0081df55 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11837: 0081df85 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11838: 01310fa8 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11839: 012bc008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ 11840: 0131260c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 11841: 00810005 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11841: 00810035 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11842: 00544381 228 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11843: 012c5318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11844: 012cb30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11845: 00400179 452 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ 11846: 0120e1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40b │ │ │ │ - 11847: 008513a5 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11848: 007f5add 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11847: 008513d5 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11848: 007f5b0d 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 11849: 013128fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 11850: 01313018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 11851: 00711c75 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 11852: 008a5b25 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11851: 00711ca5 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 11852: 008a5b55 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11853: 012b35e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11854: 013119a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11855: 0052318d 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ 11856: 00662491 30 FUNC GLOBAL DEFAULT 12 arm_boot_address_space │ │ │ │ - 11857: 00820779 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11857: 008207a9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11858: 0120e128 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40h │ │ │ │ 11859: 01311034 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11860: 00894a71 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11860: 00894aa1 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 11861: 01311a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11862: 01311356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11863: 0034306d 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 11864: 0060bbcd 132 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32 │ │ │ │ - 11865: 007835f1 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11865: 00783621 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11866: 0047ebd5 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11867: 012c7148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11868: 005e6f71 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11869: 013120c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11870: 0131371c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11871: 012b5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_TOO_LONG_EVENT │ │ │ │ 11872: 012b4604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11873: 00835839 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11873: 00835869 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11874: 012bfd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11875: 012bacfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11876: 01311bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11877: 01311bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ 11878: 0037845d 308 FUNC GLOBAL DEFAULT 12 omap_dma_reset │ │ │ │ - 11879: 00893e31 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11879: 00893e61 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11880: 00575f41 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11881: 002f79d5 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11882: 0120e0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40w │ │ │ │ 11883: 00588e91 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11884: 012c5668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11885: 00439c8d 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11886: 01312aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11887: 00ab48e4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11888: 012bcee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11889: 011eb4e4 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11890: 012bae0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11891: 0084d7a1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11891: 0084d7d1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11892: 002ce641 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 11893: 002e9861 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11894: 0074605d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11894: 0074608d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11895: 005eb929 124 FUNC GLOBAL DEFAULT 12 arm_cpu_exec_halt │ │ │ │ - 11896: 00736691 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11896: 007366c1 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11897: 012b7afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11898: 00861e1d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11898: 00861e4d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11899: 005e5bfd 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 11900: 00586971 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11901: 0080fcb1 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11901: 0080fce1 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11902: 0120e020 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41b │ │ │ │ 11903: 002efa5d 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11904: 012c5588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11905: 013121aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11906: 013126ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11907: 012c9c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 11908: 011f4368 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 11909: 007bcea1 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11910: 0071e395 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11909: 007bced1 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11910: 0071e3c5 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11911: 012cb970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11912: 0120df9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41h │ │ │ │ 11913: 005b5135 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11914: 007652f9 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11914: 00765329 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11915: 0053f705 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ 11916: 01311f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_IGNORE_CMD_DSTATE │ │ │ │ - 11917: 007824dd 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11918: 0072c19d 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11917: 0078250d 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11918: 0072c1cd 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11919: 012c68d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11920: 00295a41 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11921: 0087dc85 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11922: 0088e559 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11921: 0087dcb5 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11922: 0088e589 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11923: 011ebfec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11924: 012bd198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11925: 01313e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11926: 013116cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11927: 012c3aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11928: 01312a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ 11929: 002e91e1 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11930: 00396619 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11931: 00723739 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11931: 00723769 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11932: 012b751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11933: 007aed4d 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11933: 007aed7d 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11934: 0120df18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41w │ │ │ │ 11935: 012b93fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11936: 013132ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11937: 01311eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11938: 012c48bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11939: 00757769 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11939: 00757799 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 11940: 005b72d1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11941: 01311354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11942: 007f9395 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11942: 007f93c5 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11943: 012c0b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11944: 00330e89 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11945: 012bc468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_IOPORT_WRITE_EVENT │ │ │ │ 11946: 012c3b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 11947: 004dd03d 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 11948: 00731021 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ - 11949: 006e127d 94 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ + 11948: 00731051 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11949: 006e12ad 94 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ 11950: 0120de94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42b │ │ │ │ 11951: 0131183c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11952: 007f1cd1 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11952: 007f1d01 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 11953: 005c1879 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11954: 012bdb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11955: 0131320c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11956: 01223260 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_hcr_el2_trap │ │ │ │ 11957: 01312382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11958: 0063892d 200 FUNC GLOBAL DEFAULT 12 omap_badwidth_read8 │ │ │ │ 11959: 005678d5 320 FUNC GLOBAL DEFAULT 12 postcopy_incoming_setup │ │ │ │ - 11960: 006e12dd 124 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ + 11960: 006e130d 124 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ 11961: 012b7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11962: 0120d7e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupb │ │ │ │ 11963: 0120de10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42h │ │ │ │ 11964: 005258c5 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11965: 0115a768 64 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 11966: 012b7ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 11967: 012b7a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ @@ -11976,85 +11976,85 @@ │ │ │ │ 11972: 013110bb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 11973: 01312f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11974: 013125a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11975: 002bf7a1 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11976: 011ee488 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11977: 01185f2c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11978: 01311ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11979: 007ba149 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11979: 007ba179 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11980: 012ec81c 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11981: 01185f04 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ - 11982: 006e1359 128 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ + 11982: 006e1389 128 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ 11983: 01313580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11984: 012bfbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11985: 012ba6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11986: 0120dd8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42w │ │ │ │ 11987: 01312ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11988: 0078df45 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11988: 0078df75 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11989: 013120aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11990: 013129d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11991: 012c74f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11992: 0043f3f9 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11993: 012c14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11994: 0085f0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11994: 0085f101 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11995: 012b36d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11996: 0120d6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupw │ │ │ │ 11997: 01311212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11998: 01313078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11999: 007ba671 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11999: 007ba6a1 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 12000: 012b4280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 12001: 0120dd08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43b │ │ │ │ 12002: 0051e749 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 12003: 013137f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 12004: 00574b11 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 12005: 00711c79 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 12005: 00711ca9 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 12006: 00598ab1 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 12007: 01312656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 12008: 01313612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 12009: 012c23cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 12010: 013121fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 12011: 012c33b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 12012: 0120dc84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43h │ │ │ │ 12013: 01312a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 12014: 0082222d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 12015: 0080d63d 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 12014: 0082225d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 12015: 0080d66d 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 12016: 013135f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 12017: 007fc62d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 12017: 007fc65d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 12018: 01312e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 12019: 012bb8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 12020: 002f0ab1 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 12021: 0086e3b9 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 12021: 0086e3e9 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 12022: 012cb990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 12023: 012bda68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 12024: 013110cf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 12025: 0131301c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ - 12026: 00717ecd 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 12027: 008a26d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 12026: 00717efd 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 12027: 008a2705 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ 12028: 012c18f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 12029: 006e9d91 24 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ - 12030: 00828931 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 12029: 006e9dc1 24 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ + 12030: 00828961 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 12031: 01312ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 12032: 012c7218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 12033: 004f5cdd 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 12034: 01311cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 12035: 0120dc00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43w │ │ │ │ 12036: 012c36c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 12037: 00843805 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 12038: 00805761 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 12037: 00843835 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 12038: 00805791 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 12039: 002db1e9 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 12040: 012b3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 12041: 0043f4d9 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 12042: 00863495 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 12042: 008634c5 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 12043: 002cc985 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 12044: 00307741 516 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 12045: 012b4700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 12046: 01311574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 12047: 003eff25 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ 12048: 00523655 24 FUNC GLOBAL DEFAULT 12 mutex_is_bql │ │ │ │ - 12049: 0076f9fd 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 12049: 0076fa2d 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 12050: 012b60b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 12051: 01312898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 12052: 012b3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 12053: 012bd7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 12054: 012c6508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 12055: 01312a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_DSTATE │ │ │ │ 12056: 013123e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ @@ -12064,72 +12064,72 @@ │ │ │ │ 12060: 013126f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 12061: 012c5858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ 12062: 002eb5ed 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 12063: 00587da9 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 12064: 005b8459 376 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 12065: 012b5464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 12066: 013124b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 12067: 007341b5 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 12067: 007341e5 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 12068: 01312dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 12069: 0059ebe9 352 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 12070: 0039781d 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 12071: 007711c5 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 12071: 007711f5 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 12072: 005e0c65 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 12073: 012ba1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 12074: 005e2881 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 12075: 005ef621 292 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 12076: 012b2a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 12077: 012bedc4 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 12078: 00587f31 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 12079: 00819ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 12079: 00819b15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ 12080: 0061032d 18 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s16 │ │ │ │ - 12081: 007fd34d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 12081: 007fd37d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 12082: 01313048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 12083: 00829bed 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 12083: 00829c1d 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 12084: 013126fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 12085: 0084ad39 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 12085: 0084ad69 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 12086: 0059b9d9 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 12087: 004b4f55 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 12088: 012c3f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 12089: 008610fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 12089: 0086112d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 12090: 01312070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 12091: 012c0048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 12092: 00542319 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 12093: 01313642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 12094: 00817e4d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 12094: 00817e7d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 12095: 01311660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 12096: 01313458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 12097: 01188840 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 12098: 013133b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 12099: 012bd3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 12100: 0041e8c5 64 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 12101: 008752b5 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 12101: 008752e5 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 12102: 005cfdf1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 12103: 012b6060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 12104: 0084cbf1 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 12104: 0084cc21 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 12105: 00295a91 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 12106: 0089180d 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 12106: 0089183d 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 12107: 013111a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 12108: 01206988 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbc │ │ │ │ 12109: 002c3635 94 FUNC GLOBAL DEFAULT 12 helper_qsubaddx │ │ │ │ 12110: 01311ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 12111: 012bdbd8 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 12112: 012b2b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 12113: 00782065 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 12114: 00870595 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 12113: 00782095 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 12114: 008705c5 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 12115: 013137fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 12116: 0081e1e9 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ - 12117: 0081fb09 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 12116: 0081e219 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 12117: 0081fb39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 12118: 002c964d 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 12119: 0084c645 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 12119: 0084c675 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 12120: 012bc5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 12121: 013120e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 12122: 013128c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 12123: 007333d5 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 12124: 0077b5cd 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 12123: 00733405 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 12124: 0077b5fd 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 12125: 012bf054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 12126: 0043ee95 68 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 12127: 012bb58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 12128: 012c6ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 12129: 01312532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 12130: 012eeecc 20 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 12131: 012eeee4 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ @@ -12138,33 +12138,33 @@ │ │ │ │ 12134: 00ab4b4c 64 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 12135: 012bb32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 12136: 012bd2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 12137: 0120ee90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_wb_ud │ │ │ │ 12138: 013136ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 12139: 012b8920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 12140: 01229f70 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 12141: 008552b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 12141: 008552e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 12142: 012be484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 12143: 012c4174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 12144: 0059c5b5 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ - 12145: 006e566d 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ + 12145: 006e569d 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ 12146: 005671a1 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 12147: 013126b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 12148: 007f1c65 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 12148: 007f1c95 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 12149: 01312a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 12150: 0044c731 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 12151: 0089e4b9 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 12151: 0089e4e9 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 12152: 01311444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 12153: 012b53d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 12154: 012b9afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 12155: 013130c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 12156: 012b739c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 12157: 00809b41 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 12157: 00809b71 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 12158: 012b9a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ - 12159: 006e57e5 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ + 12159: 006e5815 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ 12160: 002f6d35 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 12161: 012bd318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 12162: 01311106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 12163: 00563579 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 12164: 005d1419 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 12165: 012ca9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 12166: 01188e50 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ @@ -12172,195 +12172,195 @@ │ │ │ │ 12168: 01312046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_SUSPENDED_DSTATE │ │ │ │ 12169: 012eee90 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 12170: 0131328e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 12171: 00547d79 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 12172: 002be469 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 12173: 0059a345 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 12174: 00ab48bc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 12175: 0089627d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 12175: 008962ad 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 12176: 01312d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 12177: 012b4da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 12178: 0086f925 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 12178: 0086f955 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 12179: 002c3c95 30 FUNC GLOBAL DEFAULT 12 helper_shsubaddx │ │ │ │ 12180: 005395ad 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 12181: 00510095 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 12182: 01311b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 12183: 01312be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 12184: 0070f90d 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 12184: 0070f93d 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 12185: 01312b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 12186: 002fad71 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 12187: 002c727d 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 12188: 0078b9e1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 12188: 0078ba11 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 12189: 012ca32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 12190: 01311c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 12191: 00588019 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 12192: 0081fd6d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 12192: 0081fd9d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 12193: 01311079 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 12194: 006810e1 72 FUNC GLOBAL DEFAULT 12 gen_gvec_cge0 │ │ │ │ 12195: 012b5cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 12196: 00879429 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 12196: 00879459 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 12197: 012b7d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 12198: 013113f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 12199: 00803639 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 12199: 00803669 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 12200: 013135e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 12201: 004fc1f5 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 12202: 005cfe69 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 12203: 01313dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 12204: 012c4d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 12205: 012b6fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 12206: 0088d621 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 12206: 0088d651 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 12207: 0054a505 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 12208: 005e0a05 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 12209: 00538115 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 12210: 01312596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 12211: 005634c5 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 12212: 0036c875 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 12213: 0072efe9 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 12213: 0072f019 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 12214: 004b63c5 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 12215: 007550d1 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 12215: 00755101 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 12216: 012b80e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 12217: 013123b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 12218: 012b990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 12219: 012c86ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 12220: 01188154 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 12221: 012c9350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 12222: 004b3531 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 12223: 0074a6ed 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 12223: 0074a71d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 12224: 01311260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 12225: 008018a5 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ - 12226: 006e9dc1 54 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ + 12225: 008018d5 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 12226: 006e9df1 54 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ 12227: 012b77fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 12228: 012be4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 12229: 0072f135 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 12229: 0072f165 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 12230: 01311746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 12231: 012c6958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 12232: 005e2581 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 12233: 0131120e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 12234: 007b5d65 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 12235: 00898dd9 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 12234: 007b5d95 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 12235: 00898e09 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 12236: 01313760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 12237: 0080a859 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 12237: 0080a889 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 12238: 012b2ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 12239: 003363c1 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 12240: 002f66c1 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 12241: 012b52b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 12242: 0078d56d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ - 12243: 006e9abd 210 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ + 12242: 0078d59d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 12243: 006e9aed 210 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ 12244: 0131187c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 12245: 007492e9 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 12245: 00749319 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 12246: 013113b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 12247: 01313714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12248: 012c0628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 12249: 012bd118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 12250: 012c0bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 12251: 0072becd 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 12251: 0072befd 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 12252: 0131187a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 12253: 01313404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 12254: 012bb14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 12255: 00571bd5 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 12256: 0060c0a1 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s8 │ │ │ │ 12257: 005d5ea1 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 12258: 011e0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 12259: 005d5efd 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 12260: 01311116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 12261: 003311c5 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 12262: 00543bb9 232 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 12263: 003cdd65 68 FUNC GLOBAL DEFAULT 12 omap_clk_canidle │ │ │ │ 12264: 01311b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 12265: 00422ef1 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 12266: 008236fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 12267: 00829079 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 12266: 0082372d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 12267: 008290a9 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 12268: 01312d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 12269: 0055d2a5 244 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 12270: 013118fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 12271: 012b75ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 12272: 012cb288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 12273: 0080e395 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 12273: 0080e3c5 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 12274: 012bc678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 12275: 01311fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 12276: 002e5821 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 12277: 01311708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 12278: 013129cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 12279: 007f965d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 12280: 00a64b10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 12279: 007f968d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 12280: 00a64b30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 12281: 01312ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 12282: 013138c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 12283: 007437d1 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 12283: 00743801 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 12284: 0053b4c5 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 12285: 0077149d 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 12285: 007714cd 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 12286: 01311654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 12287: 007b5375 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 12287: 007b53a5 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 12288: 012b61c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 12289: 012c1db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 12290: 00745a79 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ - 12291: 0083302d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 12292: 0076e32d 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 12290: 00745aa9 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ + 12291: 0083305d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 12292: 0076e35d 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 12293: 0131206a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 12294: 007fd1a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 12295: 008230fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 12294: 007fd1d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 12295: 0082312d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 12296: 002c1b81 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 12297: 0088e751 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 12298: 0084b989 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 12297: 0088e781 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 12298: 0084b9b9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 12299: 00562cbd 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 12300: 0080108d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 12300: 008010bd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 12301: 002bd1dd 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 12302: 00383255 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 12303: 00a62e58 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 12304: 007351dd 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 12303: 00a62e78 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 12304: 0073520d 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 12305: 012b4740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 12306: 00575019 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 12307: 012c1334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 12308: 0073f525 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 12309: 008405cd 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 12308: 0073f555 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 12309: 008405fd 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 12310: 003b05e9 10 FUNC GLOBAL DEFAULT 12 omap_intc_set_fclk │ │ │ │ 12311: 012cae24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 12312: 01311071 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 12313: 007fd1e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 12314: 008264d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 12313: 007fd215 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 12314: 00826505 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 12315: 012b9f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 12316: 012cafa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ 12317: 011fd79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtb │ │ │ │ - 12318: 00765f09 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 12318: 00765f39 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 12319: 012cbab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 12320: 01311096 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 12321: 012b5364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 12322: 0057e2c5 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 12323: 005609a1 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 12324: 007f959d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 12325: 00882221 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 12326: 0070ea19 2100 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 12327: 0080445d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 12324: 007f95cd 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 12325: 00882251 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 12326: 0070ea49 2100 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 12327: 0080448d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 12328: 011fd718 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgth │ │ │ │ 12329: 012c2da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 12330: 012bcb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 12331: 012c9400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 12332: 00331261 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 12333: 01312742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 12334: 012bee6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 12335: 00895ba1 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 12335: 00895bd1 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 12336: 011936a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 12337: 002deeb1 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 12338: 002e4031 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 12339: 01311966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 12340: 012c22cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 12341: 0076cfd1 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 12341: 0076d001 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 12342: 003f8331 292 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 12343: 00881321 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 12343: 00881351 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 12344: 01312700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 12345: 002c2e75 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 12346: 00826391 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 12346: 008263c1 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 12347: 012ca7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 12348: 012b7acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 12349: 00553849 420 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 12350: 01312ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ 12351: 011fd694 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtw │ │ │ │ - 12352: 0088bc8d 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 12352: 0088bcbd 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 12353: 012c3094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ 12354: 0120346c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasb │ │ │ │ - 12355: 0087ae21 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 12355: 0087ae51 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 12356: 00583379 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 12357: 011f2e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 12358: 01312db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 12359: 01217c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_d │ │ │ │ 12360: 01313e82 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 12361: 012c849c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 12362: 0060c0f5 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u8 │ │ │ │ @@ -12374,156 +12374,156 @@ │ │ │ │ 12370: 01311d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 12371: 01311604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ALL_DSTATE │ │ │ │ 12372: 012c72e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 12373: 0131109c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 12374: 00300545 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 12375: 0040a759 132 FUNC GLOBAL DEFAULT 12 smc91c111_init │ │ │ │ 12376: 013133a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ - 12377: 006d3379 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ + 12377: 006d33a9 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ 12378: 002b6785 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 12379: 012b79cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 12380: 01313df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 12381: 01311f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 12382: 013122fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ 12383: 01217ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_s │ │ │ │ - 12384: 006d33d1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ + 12384: 006d3401 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ 12385: 01203364 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasw │ │ │ │ - 12386: 0083e281 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 12386: 0083e2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 12387: 004db4c9 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 12388: 007656cd 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 12389: 00819671 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 12388: 007656fd 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 12389: 008196a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 12390: 011f0924 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 12391: 005c9995 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 12392: 013135de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 12393: 0038acc1 576 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 12394: 01188ae8 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 12395: 0086f969 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 12396: 0078b8c9 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 12395: 0086f999 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 12396: 0078b8f9 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 12397: 005d73bd 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 12398: 004dcb49 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 12399: 01311828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 12400: 011f357c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 12401: 012b59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_ADD_MR_EVENT │ │ │ │ 12402: 002bd7c5 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 12403: 01313ab0 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 12404: 01313680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 12405: 007b21f1 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ - 12406: 006d343d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ + 12405: 007b2221 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 12406: 006d346d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ 12407: 005dea75 252 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 12408: 0070a41d 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 12409: 00861161 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 12408: 0070a44d 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 12409: 00861191 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 12410: 01221e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_b │ │ │ │ 12411: 005365ed 1136 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 12412: 00771429 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 12412: 00771459 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 12413: 01311648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 12414: 01221cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_d │ │ │ │ 12415: 012b93bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 12416: 012bc6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 12417: 01221dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_h │ │ │ │ 12418: 01312e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 12419: 00659159 104 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_all │ │ │ │ 12420: 012c23bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 12421: 007336cd 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 12421: 007336fd 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 12422: 004e71ad 116 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 12423: 0053c261 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 12424: 00448fa1 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 12425: 0063ab49 148 FUNC GLOBAL DEFAULT 12 allwinner_a10_bootrom_setup │ │ │ │ 12426: 011887b8 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 12427: 01311d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 12428: 005b9b79 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 12429: 00736b49 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 12429: 00736b79 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 12430: 012b3130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 12431: 003b3501 40 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 12432: 011688fc 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 12433: 01312e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 12434: 01221d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_s │ │ │ │ 12435: 01312732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 12436: 01312944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 12437: 012bc288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 12438: 004e72ad 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 12439: 0053bce9 500 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 12440: 008a11d5 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 12440: 008a1205 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 12441: 012b765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 12442: 002c4a59 236 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h2 │ │ │ │ 12443: 01312524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 12444: 012caea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 12445: 012c9550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 12446: 00711c01 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 12446: 00711c31 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 12447: 01313148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 12448: 013133f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 12449: 0131184c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 12450: 011fbedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalarh │ │ │ │ 12451: 013131ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 12452: 005635cd 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 12453: 01312530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ 12454: 004e7221 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 12455: 00542205 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 12456: 002cdc31 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 12457: 005dbc2d 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 12458: 012cae64 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 12459: 005e0945 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 12460: 00454e35 34 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 12461: 0088e675 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 12461: 0088e6a5 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 12462: 012b793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 12463: 01312ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 12464: 01313e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 12465: 0089cac9 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 12465: 0089caf9 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 12466: 012be544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 12467: 0052ed55 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 12468: 011fbe58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalars │ │ │ │ 12469: 002c3941 116 FUNC GLOBAL DEFAULT 12 helper_ssub8 │ │ │ │ - 12470: 008814f9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 12471: 007e9239 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 12470: 00881529 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 12471: 007e9269 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 12472: 01312db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 12473: 005e7125 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 12474: 012ca07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 12475: 0072c1b5 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ - 12476: 0083c02d 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 12475: 0072c1e5 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ + 12476: 0083c05d 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 12477: 012bffd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 12478: 00898471 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 12478: 008984a1 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 12479: 01311a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 12480: 0131141a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 12481: 012b66a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 12482: 011885dc 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 12483: 00542c39 264 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 12484: 012c3484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 12485: 01312c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 12486: 0082aec5 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 12486: 0082aef5 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 12487: 012c3914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 12488: 0131325e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 12489: 005efb2d 572 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on │ │ │ │ 12490: 012cadc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 12491: 0081bb99 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 12491: 0081bbc9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 12492: 01312480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 12493: 012be7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 12494: 012c95e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 12495: 00891b25 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 12495: 00891b55 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 12496: 012b91fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 12497: 006201f9 508 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ 12498: 01209034 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhb │ │ │ │ - 12499: 00823739 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 12500: 0081826d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 12499: 00823769 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 12500: 0081829d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 12501: 011e1fac 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 12502: 01208fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhh │ │ │ │ 12503: 00553f45 244 FUNC GLOBAL DEFAULT 12 cpr_exec_persist_state │ │ │ │ 12504: 0131262a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ 12505: 013110cb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 12506: 0085eb6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 12506: 0085eb9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 12507: 0054af45 252 FUNC GLOBAL DEFAULT 12 iommufd_change_process │ │ │ │ 12508: 012b67c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 12509: 002c7579 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 12510: 005d27f9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 12511: 00588981 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 12512: 012b94cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 12513: 012b5fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 12514: 013133e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 12515: 012b6480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 12516: 00523e6d 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 12517: 005d6625 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 12518: 007344f1 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 12518: 00734521 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 12519: 01201708 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavb │ │ │ │ 12520: 013134d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 12521: 012bca08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 12522: 01208f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhw │ │ │ │ 12523: 012b4d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 12524: 00383f29 82 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ 12525: 01201684 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavh │ │ │ │ @@ -12532,402 +12532,402 @@ │ │ │ │ 12528: 0131204c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 12529: 012b5334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 12530: 012b4978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 12531: 002ba469 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 12532: 012c9f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 12533: 005e0b85 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 12534: 012b6390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 12535: 0089f01d 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 12535: 0089f04d 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 12536: 012c2de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 12537: 013113f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 12538: 009d8c3c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 12538: 009d8c5c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 12539: 005f4b2d 70 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update_all │ │ │ │ 12540: 0054be69 108 FUNC GLOBAL DEFAULT 12 host_iommu_device_iommufd_detach_hwpt │ │ │ │ 12541: 012b934c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 12542: 002bdd2d 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 12543: 006faeb1 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl_idx │ │ │ │ + 12543: 006faee1 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl_idx │ │ │ │ 12544: 005ca7a1 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 12545: 012b2634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 12546: 012b4c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 12547: 012bf578 1456 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 12548: 00731615 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 12548: 00731645 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 12549: 01201600 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavw │ │ │ │ 12550: 01312262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 12551: 00889605 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 12551: 00889635 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 12552: 012bea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 12553: 01312b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 12554: 002c1681 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 12555: 01189454 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ - 12556: 006d4bf1 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ + 12556: 006d4c21 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ 12557: 012bd808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 12558: 006094e1 80 FUNC GLOBAL DEFAULT 12 vfp_set_fpsr │ │ │ │ 12559: 013132f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 12560: 012c41d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 12561: 009fadd8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 12561: 009fadf8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 12562: 01313546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 12563: 012c9028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_TVAL_WRITE_EVENT │ │ │ │ 12564: 0044be69 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 12565: 006d4c4d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ + 12565: 006d4c7d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ 12566: 005bba59 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 12567: 0084d295 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 12567: 0084d2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 12568: 01312e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 12569: 009fadd0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 12570: 00846209 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 12569: 009fadf0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 12570: 00846239 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 12571: 005b9c5d 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 12572: 012bd868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 12573: 005833c9 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 12574: 00681e19 48 FUNC GLOBAL DEFAULT 12 gen_gvec_uaba │ │ │ │ 12575: 0054404d 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 12576: 00506b1d 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 12577: 013113a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 12578: 007821fd 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 12578: 0078222d 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 12579: 01312f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 12580: 012c3044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 12581: 0131277c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 12582: 012bc1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 12583: 00587dc9 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 12584: 01310e00 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 12585: 008088e5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 12585: 00808915 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 12586: 0066ca51 124 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 12587: 0032d391 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 12588: 012cbe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 12589: 00681db9 48 FUNC GLOBAL DEFAULT 12 gen_gvec_uabd │ │ │ │ 12590: 01312d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ - 12591: 006d4cc9 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ + 12591: 006d4cf9 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ 12592: 01312ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 12593: 00749fcd 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 12593: 00749ffd 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 12594: 00530179 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 12595: 00869471 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 12596: 006f4205 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ - 12597: 0089c89d 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 12595: 008694a1 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 12596: 006f4235 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ + 12597: 0089c8cd 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 12598: 012c5ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 12599: 012b997c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 12600: 0076d665 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 12601: 00829b21 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 12600: 0076d695 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 12601: 00829b51 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 12602: 013124c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 12603: 01311eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ - 12604: 006f4941 166 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ + 12604: 006f4971 166 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ 12605: 012b750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 12606: 00788a91 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 12606: 00788ac1 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 12607: 013123b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 12608: 01311672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 12609: 012c487c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 12610: 01311aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 12611: 00804cfd 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ - 12612: 006f4289 130 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ + 12611: 00804d2d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 12612: 006f42b9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ 12613: 002c7e59 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 12614: 012c18c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 12615: 0078b131 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 12615: 0078b161 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 12616: 013114ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 12617: 005d6295 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 12618: 0131126a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 12619: 012c3814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 12620: 00297605 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 12621: 013128fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 12622: 0079c76d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 12622: 0079c79d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 12623: 012b721c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 12624: 012caf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 12625: 008040f5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ - 12626: 006f430d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ + 12625: 00804125 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 12626: 006f433d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ 12627: 012c68b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 12628: 012c5d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 12629: 012bd7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 12630: 012b6260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 12631: 00827d25 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 12631: 00827d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 12632: 0121849c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_d │ │ │ │ - 12633: 0080b0a9 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 12633: 0080b0d9 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 12634: 01310601 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 12635: 013128e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 12636: 012c7eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 12637: 006d2b45 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ - 12638: 00723aa1 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 12637: 006d2b75 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ + 12638: 00723ad1 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 12639: 013130a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ 12640: 012185a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_h │ │ │ │ - 12641: 0089e38d 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 12641: 0089e3bd 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 12642: 012c6688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 12643: 012c2094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 12644: 01311eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 12645: 003cdc41 96 FUNC GLOBAL DEFAULT 12 omap_findclk │ │ │ │ 12646: 011f3f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 12647: 00422929 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 12648: 008149f9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 12648: 00814a29 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 12649: 011c7978 64 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ 12650: 00630b51 8 FUNC GLOBAL DEFAULT 12 exynos4210_get_irq │ │ │ │ - 12651: 0080314d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 12651: 0080317d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 12652: 013125c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ - 12653: 006d2be9 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ + 12653: 006d2c19 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ 12654: 01218520 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_s │ │ │ │ - 12655: 006e34ad 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ + 12655: 006e34dd 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ 12656: 01312508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 12657: 011e14c0 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 12658: 011e1520 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 12659: 0032a63d 288 FUNC GLOBAL DEFAULT 12 register_read_memory │ │ │ │ 12660: 011e1530 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 12661: 005d60d1 340 FUNC GLOBAL DEFAULT 12 tb_flush__exclusive_or_serial │ │ │ │ 12662: 005e70bd 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 12663: 00745a55 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 12663: 00745a85 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 12664: 013115fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_DSTATE │ │ │ │ - 12665: 006d4d45 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ - 12666: 006e1a9d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ + 12665: 006d4d75 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ + 12666: 006e1acd 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ 12667: 012bb60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 12668: 0121acd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_rpres_s │ │ │ │ 12669: 01311c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 12670: 01312980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ - 12671: 006e359d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ + 12671: 006e35cd 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ 12672: 012c6da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ - 12673: 006d4da1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ + 12673: 006d4dd1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ 12674: 012c70a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ - 12675: 006e1b0d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ + 12675: 006e1b3d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ 12676: 012bc908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 12677: 00553a35 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 12678: 013119ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 12679: 012bec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 12680: 011f43ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 12681: 008a0475 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ - 12682: 0089e135 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 12683: 007fc0c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 12684: 0071e0ad 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 12685: 00865f0d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 12686: 00805b69 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 12681: 008a04a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ + 12682: 0089e165 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 12683: 007fc0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 12684: 0071e0dd 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 12685: 00865f3d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 12686: 00805b99 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 12687: 011facd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_tt │ │ │ │ 12688: 012b5424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 12689: 013125ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 12690: 006e0b49 132 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ - 12691: 0078238d 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 12690: 006e0b79 132 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ + 12691: 007823bd 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 12692: 012c18b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 12693: 0131165e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 12694: 00807191 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 12695: 007d2941 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 12694: 008071c1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 12695: 007d2971 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ 12696: 01221604 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_b │ │ │ │ - 12697: 00825675 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 12697: 008256a5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 12698: 012b51e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 12699: 012b93ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 12700: 0088cfb9 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 12700: 0088cfe9 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 12701: 002ba529 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 12702: 012b4c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 12703: 002c3c29 30 FUNC GLOBAL DEFAULT 12 helper_shsub16 │ │ │ │ 12704: 01221478 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_d │ │ │ │ - 12705: 006d4e19 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ - 12706: 006e1b7d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ + 12705: 006d4e49 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ + 12706: 006e1bad 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ 12707: 013119ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 12708: 002c8379 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 12709: 01221580 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_h │ │ │ │ 12710: 0043faf5 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 12711: 013133ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 12712: 0116c100 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 12713: 00333e01 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 12714: 0131128e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 12715: 003260a1 220 FUNC GLOBAL DEFAULT 12 exynos4210_uart_create │ │ │ │ 12716: 01313036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 12717: 01311158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 12718: 012b63c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 12719: 01212118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_b │ │ │ │ - 12720: 008726ed 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 12720: 0087271d 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 12721: 012c890c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 12722: 013137c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 12723: 012b4160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 12724: 00439d95 30 FUNC GLOBAL DEFAULT 12 nvme_ns_atomic_configure_boundary │ │ │ │ 12725: 0131182e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 12726: 01211f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_d │ │ │ │ - 12727: 0089d4b9 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 12727: 0089d4e9 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 12728: 013128ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 12729: 008a6d55 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 12729: 008a6d85 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 12730: 012c53a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 12731: 011edf60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 12732: 012214fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_s │ │ │ │ 12733: 01212094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_h │ │ │ │ 12734: 012b74dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 12735: 012c3ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 12736: 01188338 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 12737: 00601209 4 FUNC GLOBAL DEFAULT 12 arm_gt_sel2vtimer_cb │ │ │ │ - 12738: 0083c081 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 12739: 007e8e59 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 12738: 0083c0b1 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 12739: 007e8e89 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 12740: 012b7cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 12741: 0120cfa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsb │ │ │ │ 12742: 01311a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 12743: 009b77b8 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 12743: 009b77d8 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ 12744: 01212010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_s │ │ │ │ - 12745: 0074a115 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 12745: 0074a145 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 12746: 0120cf1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsh │ │ │ │ 12747: 00535fb5 18 FUNC GLOBAL DEFAULT 12 physical_memory_test_and_clear_dirty │ │ │ │ 12748: 01312fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 12749: 00a7ede4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 12750: 0081fe75 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 12749: 00a7ee04 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 12750: 0081fea5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 12751: 01311a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 12752: 012cbf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 12753: 0073bba1 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 12753: 0073bbd1 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 12754: 012c5e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ - 12755: 006e9c09 120 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ + 12755: 006e9c39 120 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ 12756: 013112d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 12757: 012c1cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 12758: 003428e5 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 12759: 0083bcb9 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 12759: 0083bce9 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 12760: 00442e6d 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 12761: 005d8395 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 12762: 012cac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 12763: 0082481d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 12763: 0082484d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 12764: 00565b55 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 12765: 012bab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 12766: 0072fc35 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 12766: 0072fc65 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 12767: 013122c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 12768: 01312ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 12769: 00843069 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 12769: 00843099 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 12770: 0055cdcd 84 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 12771: 01308598 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 12772: 0120ce98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsw │ │ │ │ 12773: 013112da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 12774: 012b5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_OPCODE_EVENT │ │ │ │ 12775: 005cc201 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 12776: 01312fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 12777: 005061d5 344 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ - 12778: 006fa1f5 60 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ + 12778: 006fa225 60 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ 12779: 01312e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 12780: 01313412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 12781: 012c8db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 12782: 006dcd75 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ - 12783: 0076e39d 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 12782: 006dcda5 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ + 12783: 0076e3cd 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 12784: 013120c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ - 12785: 006dcdcd 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ + 12785: 006dcdfd 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ 12786: 0067cd45 66 FUNC GLOBAL DEFAULT 12 gen_urshr64_i64 │ │ │ │ 12787: 012b8a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 12788: 013128e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 12789: 0081979d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 12789: 008197cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 12790: 012c2f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 12791: 012cb60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 12792: 005c9759 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 12793: 00784261 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 12793: 00784291 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 12794: 012c9dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 12795: 00297739 112 FUNC GLOBAL DEFAULT 12 target_base_arm │ │ │ │ 12796: 0041f319 132 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 12797: 008178a5 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 12797: 008178d5 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 12798: 005bb9b1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 12799: 0131102d 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 12800: 0054b389 288 FUNC GLOBAL DEFAULT 12 iommufd_backend_map_dma │ │ │ │ - 12801: 008a0581 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 12801: 008a05b1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 12802: 012b5fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 12803: 012caee4 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 12804: 012be174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 12805: 01312234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 12806: 008643e9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 12806: 00864419 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 12807: 01312094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 12808: 0120d2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32b │ │ │ │ 12809: 01186378 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 12810: 012bd018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 12811: 012be534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 12812: 00587f81 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 12813: 006e1be9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ + 12813: 006e1c19 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ 12814: 0065b2f5 3028 FUNC GLOBAL DEFAULT 12 bcm_soc_peripherals_common_realize │ │ │ │ - 12815: 006cc3e5 156 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ - 12816: 0087e1d9 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 12815: 006cc415 156 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ + 12816: 0087e209 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 12817: 0120d234 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32h │ │ │ │ 12818: 00397b79 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 12819: 0081f7c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 12819: 0081f7f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 12820: 01311778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 12821: 012c3294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 12822: 01313448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 12823: 0083b2f9 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 12823: 0083b329 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 12824: 005aee55 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 12825: 013121ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 12826: 005b1a39 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ - 12827: 006e1c5d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ + 12827: 006e1c8d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ 12828: 0131197e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 12829: 012c7468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 12830: 01311cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 12831: 00558df5 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 12832: 013129b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 12833: 003edcbd 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 12834: 007fc759 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 12834: 007fc789 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 12835: 0054daf1 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 12836: 012c0cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 12837: 007e5c0d 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 12837: 007e5c3d 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 12838: 013111da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 12839: 005e8a5d 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 12840: 012b9ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 12841: 00544ab1 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 12842: 01312dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 12843: 012c20a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 12844: 0054a1f5 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 12845: 013132be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ - 12846: 006894f5 88 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ + 12846: 00689565 88 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ 12847: 012bac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 12848: 0053e629 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 12849: 01202788 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhsw │ │ │ │ 12850: 013110d7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 12851: 006e1cd1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ - 12852: 007e3ce1 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 12851: 006e1d01 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ + 12852: 007e3d11 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 12853: 01312bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 12854: 0131213c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 12855: 0041f5dd 6 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 12856: 01312c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 12857: 012c4a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 12858: 012c8d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 12859: 0087e861 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 12859: 0087e891 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 12860: 01312b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 12861: 011f2ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 12862: 00881c65 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 12862: 00881c95 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 12863: 002fef39 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 12864: 002ba069 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 12865: 012caf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 12866: 01312d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 12867: 013131c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 12868: 013110bc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 12869: 01311342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 12870: 00339315 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 12871: 004428b1 184 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 12872: 012be7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 12873: 005341e1 4 FUNC GLOBAL DEFAULT 12 physical_memory_get_dirty_flag │ │ │ │ 12874: 01312cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 12875: 00840be1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 12876: 0087e285 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 12877: 006e9df9 96 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ - 12878: 00822d45 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 12875: 00840c11 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 12876: 0087e2b5 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 12877: 006e9e29 96 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ + 12878: 00822d75 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 12879: 012c1ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 12880: 0131199a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 12881: 0038c6b9 120 FUNC GLOBAL DEFAULT 12 pmbus_send │ │ │ │ 12882: 004eef89 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 12883: 013112e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 12884: 01311dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 12885: 005bb61d 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 12886: 0085d749 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 12886: 0085d779 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 12887: 012c257c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 12888: 005ca475 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 12889: 0050ea35 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 12890: 002c5611 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 12891: 012b6684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 12892: 0072c175 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 12893: 0082177d 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 12892: 0072c1a5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 12893: 008217ad 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12894: 01312934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 12895: 01311628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12896: 0071eee1 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12896: 0071ef11 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12897: 0059bcf9 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12898: 012c5808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12899: 012c08d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12900: 011f09a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 12901: 012c0de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 12902: 005ca8f9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ - 12903: 006ea549 66 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ + 12903: 006ea579 66 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ 12904: 0056149d 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12905: 0077c7c1 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12906: 0081e7b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12905: 0077c7f1 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12906: 0081e7e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12907: 012b8440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12908: 002c5f0d 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12909: 00784559 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12909: 00784589 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12910: 0131359a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12911: 012c7668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12912: 0084bfe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12912: 0084c019 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12913: 01312d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12914: 011f3600 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12915: 002d510d 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12916: 008594a5 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12916: 008594d5 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12917: 012c260c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12918: 012bb80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12919: 012c9c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 12920: 005ca89d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12921: 0055d399 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12922: 0080f28d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12922: 0080f2bd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12923: 0131295a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12924: 012bc728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12925: 0032b1c9 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12926: 0055d189 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12927: 01312210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12928: 0131296a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12929: 012252dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd │ │ │ │ @@ -12935,19 +12935,19 @@ │ │ │ │ 12931: 012bd048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12932: 012b8084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12933: 013126aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12934: 012b4684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12935: 01312188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12936: 01312c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12937: 0056374d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12938: 008432c9 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12938: 008432f9 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ 12939: 01225888 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh │ │ │ │ - 12940: 00881825 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12940: 00881855 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12941: 01313e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12942: 00819851 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12942: 00819881 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12943: 012c885c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12944: 002deea1 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 12945: 005bb839 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12946: 012ba72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12947: 0131337c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12948: 0039a631 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 12949: 012c6918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ @@ -12955,128 +12955,128 @@ │ │ │ │ 12951: 012255f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs │ │ │ │ 12952: 012b5394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12953: 0059b4f1 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12954: 01312b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12955: 01313df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12956: 004420dd 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12957: 01311baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12958: 00738679 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12958: 007386a9 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12959: 01202680 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhuw │ │ │ │ 12960: 012c8adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12961: 012c3344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12962: 0089f409 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12962: 0089f439 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 12963: 004fde05 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12964: 00763119 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12964: 00763149 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12965: 002ba111 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12966: 00560df5 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12967: 007382e5 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12967: 00738315 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12968: 01311154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 12969: 00536d45 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12970: 00681171 72 FUNC GLOBAL DEFAULT 12 gen_gvec_cgt0 │ │ │ │ 12971: 002f6c81 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ 12972: 01226254 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosid │ │ │ │ - 12973: 0088cdb1 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12974: 007fbead 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12973: 0088cde1 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12974: 007fbedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12975: 012b8c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12976: 012b4460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12977: 012bab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12978: 002c19ad 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12979: 012c476c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12980: 00840851 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12980: 00840881 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12981: 012ba02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12982: 0122635c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosih │ │ │ │ 12983: 012bd608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12984: 012bead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 12985: 005aeebd 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12986: 012c482c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12987: 00878f01 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12987: 00878f31 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12988: 01312b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12989: 002a7d21 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12990: 01311122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12991: 012b6450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12992: 01312b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12993: 012262d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosis │ │ │ │ 12994: 012b9b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 12995: 005afe5d 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12996: 003eff69 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12997: 01188478 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12998: 012cb35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 12999: 01313114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 13000: 0088b72d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 13000: 0088b75d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 13001: 012c98fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 13002: 012bb39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 13003: 003f8c41 10 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 13004: 013110b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 13005: 002cea21 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 13006: 00826add 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 13006: 00826b0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 13007: 01312280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 13008: 01311b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 13009: 013126b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ 13010: 0057cf39 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 13011: 0082456d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 13012: 00870f4d 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 13011: 0082459d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 13012: 00870f7d 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 13013: 0047efc1 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 13014: 01312cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 13015: 012b50c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 13016: 00824949 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 13016: 00824979 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 13017: 0131152c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 13018: 006e0d75 230 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ - 13019: 007fe36d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 13020: 00735561 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 13018: 006e0da5 230 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ + 13019: 007fe39d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 13020: 00735591 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 13021: 012b7a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 13022: 00510189 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 13023: 012b995c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 13024: 0087fec5 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 13025: 00781f75 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 13024: 0087fef5 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 13025: 00781fa5 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 13026: 0059f30d 176 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 13027: 01312952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ - 13028: 006e75dd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ + 13028: 006e760d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ 13029: 005b5c99 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 13030: 013121c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 13031: 01311772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 13032: 01312b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 13033: 0088f6b5 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 13033: 0088f6e5 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 13034: 00ab4b94 64 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 13035: 012c1128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 13036: 005b9231 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 13037: 00474369 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 13038: 012c70c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 13039: 00832845 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 13039: 00832875 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 13040: 013113ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ - 13041: 006e77d5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ + 13041: 006e7805 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ 13042: 012c0308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 13043: 00713759 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 13043: 00713789 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 13044: 01312368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 13045: 012cb38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 13046: 012b40b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 13047: 012bd188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 13048: 0081babd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 13048: 0081baed 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 13049: 002be479 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 13050: 005ae08d 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 13051: 00849319 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 13052: 00809cd9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 13053: 0081f8ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 13051: 00849349 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 13052: 00809d09 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 13053: 0081f91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 13054: 0131223a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 13055: 0084f685 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 13055: 0084f6b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ 13056: 005699b9 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 13057: 012c3a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 13058: 01311efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 13059: 00613b01 4 FUNC GLOBAL DEFAULT 12 helper_vfp_addd │ │ │ │ 13060: 01311346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 13061: 00300ebd 112 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ - 13062: 00809395 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 13062: 008093c5 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 13063: 0039c7d5 116 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 13064: 00613ad5 38 FUNC GLOBAL DEFAULT 12 helper_vfp_addh │ │ │ │ 13065: 012bc258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 13066: 012c3314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 13067: 01313764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ - 13068: 006e6761 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ + 13068: 006e6791 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ 13069: 012b9fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 13070: 0044b831 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 13071: 00732e95 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 13071: 00732ec5 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 13072: 01312f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 13073: 00530101 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 13074: 002f812d 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 13075: 012b5254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 13076: 0053981d 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 13077: 00310ff5 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 13078: 01312002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ @@ -13088,140 +13088,140 @@ │ │ │ │ 13084: 01312ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ 13085: 0056d025 708 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 13086: 011f55f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 13087: 0032b331 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 13088: 01312ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ 13089: 00613c81 124 FUNC GLOBAL DEFAULT 12 helper_vfp_cmph │ │ │ │ 13090: 0061559d 48 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdh │ │ │ │ - 13091: 006e6859 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ + 13091: 006e6889 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ 13092: 012c5538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 13093: 01311930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 13094: 002ba1b9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 13095: 002bf8a9 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ 13096: 0121d614 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h │ │ │ │ - 13097: 007f82f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 13098: 00844169 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 13097: 007f8321 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 13098: 00844199 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 13099: 012ca67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 13100: 012bca88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 13101: 01311e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 13102: 0089da41 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 13102: 0089da71 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 13103: 01225258 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld │ │ │ │ 13104: 011ca738 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_spdm_trans │ │ │ │ - 13105: 007e9291 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 13105: 007e92c1 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 13106: 00613d79 120 FUNC GLOBAL DEFAULT 12 helper_vfp_cmps │ │ │ │ 13107: 006155cd 42 FUNC GLOBAL DEFAULT 12 helper_vfp_muladds │ │ │ │ 13108: 013134d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 13109: 0080daf1 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 13109: 0080db21 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 13110: 00561d4d 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 13111: 007a8bf5 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 13111: 007a8c25 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 13112: 002b72b9 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 13113: 01225780 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh │ │ │ │ 13114: 012bdb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 13115: 012c6698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 13116: 006f007d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_b16 │ │ │ │ - 13117: 0087f251 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 13116: 006f00ad 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_b16 │ │ │ │ + 13117: 0087f281 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 13118: 013124be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 13119: 0086e509 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 13120: 008459bd 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 13119: 0086e539 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 13120: 008459ed 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 13121: 0058bbb5 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 13122: 01312e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 13123: 002c3da1 28 FUNC GLOBAL DEFAULT 12 helper_uhsubaddx │ │ │ │ 13124: 01313472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 13125: 01311ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 13126: 004f674d 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 13127: 00743429 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 13128: 00869229 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 13127: 00743459 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 13128: 00869259 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ 13129: 01225570 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls │ │ │ │ - 13130: 007fced9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 13130: 007fcf09 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ 13131: 00368d59 92 FUNC GLOBAL DEFAULT 12 bcm2835_fb_reconfigure │ │ │ │ - 13132: 00765edd 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 13132: 00765f0d 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 13133: 006826a1 84 FUNC GLOBAL DEFAULT 12 gen_gvec_fneg │ │ │ │ 13134: 005e3b3d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 13135: 012b6210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13136: 00530049 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 13137: 005bbb25 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 13138: 00847aa5 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 13138: 00847ad5 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 13139: 005e3f1d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 13140: 01312374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 13141: 01310dfa 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 13142: 012b6000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 13143: 011f3fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 13144: 01312d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 13145: 012c7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 13146: 01312bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 13147: 012cb43c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 13148: 01312c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 13149: 0084484d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 13149: 0084487d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 13150: 01311f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 13151: 011fa514 132 OBJECT GLOBAL DEFAULT 24 helper_info_mrs_banked │ │ │ │ 13152: 0057db15 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 13153: 007ff4bd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 13153: 007ff4ed 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ 13154: 012b7f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_WRITE_EVENT │ │ │ │ - 13155: 007463d5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 13155: 00746405 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ 13156: 002c3ab9 52 FUNC GLOBAL DEFAULT 12 helper_usub16 │ │ │ │ - 13157: 00782f45 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 13157: 00782f75 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 13158: 002b8319 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 13159: 00397aa1 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 13160: 0088e7a9 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 13160: 0088e7d9 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 13161: 013135cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 13162: 01312e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 13163: 013120be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 13164: 0044aff1 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 13165: 0085390d 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 13165: 0085393d 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 13166: 01312502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 13167: 00762e21 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 13168: 008085e9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 13167: 00762e51 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 13168: 00808619 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 13169: 012c4dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 13170: 012c9820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 13171: 01224574 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos_round_to_nearest │ │ │ │ 13172: 012c2064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 13173: 00734591 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ - 13174: 00877b9d 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ + 13173: 007345c1 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 13174: 00877bcd 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ 13175: 012baf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 13176: 002fa4fd 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 13177: 005c98c5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 13178: 013110b9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 13179: 00526d09 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 13180: 013124c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 13181: 01313186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 13182: 011f4470 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 13183: 00340115 106 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_list │ │ │ │ 13184: 005ba75d 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 13185: 013111ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ 13186: 005f34b1 124 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfnmi │ │ │ │ 13187: 0120ca78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsb │ │ │ │ - 13188: 007e68f1 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 13188: 007e6921 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 13189: 01312f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 13190: 012c3be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 13191: 0030c745 104 FUNC GLOBAL DEFAULT 12 audio_print_available_models │ │ │ │ 13192: 01313e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 13193: 00786bb1 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 13193: 00786be1 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 13194: 00341d51 30 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_update │ │ │ │ 13195: 012c79d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 13196: 012bc4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_SHORT_FRAME_EVENT │ │ │ │ 13197: 005b9339 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 13198: 013111c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 13199: 005b6509 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 13200: 00296945 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 13201: 003b7ec1 620 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ 13202: 005682a5 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 13203: 0120c9f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsh │ │ │ │ 13204: 005cd12d 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 13205: 004d8ee9 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 13206: 012bae8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 13207: 0085523d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 13208: 0077070d 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 13207: 0085526d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 13208: 0077073d 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 13209: 013111e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 13210: 012c88cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 13211: 01313314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_DWORD_DSTATE │ │ │ │ 13212: 0051ad05 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 13213: 0045aaf5 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 13214: 0131132a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 13215: 008982dd 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 13216: 00786c75 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 13215: 0089830d 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 13216: 00786ca5 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 13217: 012c3554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 13218: 0060c1a1 92 FUNC GLOBAL DEFAULT 12 helper_neon_shl_u16 │ │ │ │ 13219: 0120db7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdup │ │ │ │ 13220: 012c7898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 13221: 00614491 58 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod_round_to_nearest │ │ │ │ 13222: 003b82bd 136 FUNC GLOBAL DEFAULT 12 cxl_assign_event_header │ │ │ │ 13223: 0120c970 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsw │ │ │ │ @@ -13230,78 +13230,78 @@ │ │ │ │ 13226: 012bcc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 13227: 002f9bb1 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 13228: 0045a951 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 13229: 005c9e8d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 13230: 004e0f79 120 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_unregister_device │ │ │ │ 13231: 01312422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 13232: 00383871 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 13233: 0087eb11 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 13233: 0087eb41 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 13234: 01313780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 13235: 013133f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 13236: 00680fd9 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlsh_qc │ │ │ │ - 13237: 0089be9d 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 13237: 0089becd 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 13238: 002b8619 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 13239: 013138e0 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 13240: 0131233c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 13241: 012cac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 13242: 0118871c 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 13243: 002a89b5 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 13244: 0078b64d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 13244: 0078b67d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 13245: 012c7e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 13246: 01313654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 13247: 012c4254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 13248: 01311083 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 13249: 00749f95 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 13250: 007fbf9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 13249: 00749fc5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 13250: 007fbfcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 13251: 01313610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 13252: 012bfbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 13253: 01189bdc 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 13254: 011f53e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 13255: 005c13b1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 13256: 00817761 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 13256: 00817791 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 13257: 012bf1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ 13258: 004e0d61 148 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_register_iommufd │ │ │ │ - 13259: 0077c889 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 13259: 0077c8b9 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 13260: 013134bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 13261: 002be4a9 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 13262: 01312fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 13263: 00319651 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ - 13264: 006f61f9 234 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ + 13264: 006f6229 234 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ 13265: 00563795 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ - 13266: 006ec789 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ + 13266: 006ec7b9 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ 13267: 012bc158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 13268: 007498dd 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 13268: 0074990d 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 13269: 012c87ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 13270: 012c6798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13271: 013127e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 13272: 0081f41d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 13272: 0081f44d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 13273: 002bbc79 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 13274: 01313898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 13275: 004da5d1 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 13276: 004772f5 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 13277: 004443b9 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 13278: 0080dff1 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 13278: 0080e021 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 13279: 005754f1 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 13280: 01312a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 13281: 0083e479 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 13281: 0083e4a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 13282: 012b8600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 13283: 0083072d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 13284: 00824ba1 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ - 13285: 006ed0a9 226 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ + 13283: 0083075d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 13284: 00824bd1 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 13285: 006ed0d9 226 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ 13286: 011f7c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sshrl │ │ │ │ 13287: 0054a4e1 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 13288: 012ca66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 13289: 003eb7e1 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 13290: 0088ee6d 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 13290: 0088ee9d 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 13291: 01311c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 13292: 013120a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ - 13293: 006d3ad5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ + 13293: 006d3b05 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ 13294: 013113fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ 13295: 0038e419 590 FUNC GLOBAL DEFAULT 12 pmbus_check_limits │ │ │ │ - 13296: 00896575 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 13296: 008965a5 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 13297: 012c85fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 13298: 012bcf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 13299: 012b5f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 13300: 0131103c 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 13301: 012c9a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 13302: 002981fd 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 13303: 012bd648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ @@ -13309,181 +13309,181 @@ │ │ │ │ 13305: 012c4e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 13306: 01311f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 13307: 012bc998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 13308: 01224b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod │ │ │ │ 13309: 01311718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 13310: 012c82bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 13311: 013127be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 13312: 007fa29d 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 13312: 007fa2cd 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 13313: 01224910 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh │ │ │ │ - 13314: 008787c9 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 13314: 008787f9 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 13315: 012c6a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 13316: 0072c17d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 13316: 0072c1ad 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 13317: 01311e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 13318: 0131109d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ - 13319: 006d3bed 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ + 13319: 006d3c1d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ 13320: 012b99ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 13321: 012baa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 13322: 005d624d 56 FUNC GLOBAL DEFAULT 12 queue_tb_flush │ │ │ │ 13323: 012b4928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 13324: 013120ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 13325: 01312a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 13326: 002c6545 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 13327: 004de2b9 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ 13328: 01224e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos │ │ │ │ - 13329: 0089080d 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 13330: 0081f839 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 13329: 0089083d 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 13330: 0081f869 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 13331: 012bcf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 13332: 012becd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 13333: 013135d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 13334: 01311998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 13335: 012bd408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 13336: 003f8c35 10 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 13337: 01313870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13338: 01312bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 13339: 01313aa4 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 13340: 0131350e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DISABLED_DSTATE │ │ │ │ 13341: 005c2b89 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 13342: 00781bc1 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 13342: 00781bf1 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 13343: 013122ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ 13344: 0060fa49 28 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u16 │ │ │ │ - 13345: 007fd785 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 13346: 008062cd 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 13345: 007fd7b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 13346: 008062fd 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 13347: 01312e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 13348: 0131234c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 13349: 00765ded 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 13349: 00765e1d 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 13350: 012b9e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 13351: 007aa515 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 13351: 007aa545 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 13352: 012cb0d8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 13353: 00749201 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 13353: 00749231 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 13354: 012c53f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 13355: 005bb019 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 13356: 013125dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 13357: 013112ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 13358: 005b7489 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 13359: 004b0489 264 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ - 13360: 006acd11 23156 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ + 13360: 006acda5 23148 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ 13361: 01312ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 13362: 013118ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 13363: 0043a605 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 13364: 01313776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 13365: 012ca10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 13366: 0041fb95 18 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 13367: 0131264c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 13368: 01312824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 13369: 00801d3d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 13369: 00801d6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 13370: 012251d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd │ │ │ │ 13371: 01313154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 13372: 00760a71 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 13373: 00884ec1 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 13372: 00760aa1 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 13373: 00884ef1 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 13374: 0131362e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13375: 01225678 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqh │ │ │ │ 13376: 004f8699 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 13377: 0131176e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 13378: 002e84e9 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 13379: 012b8680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 13380: 01312776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 13381: 0088cc59 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 13381: 0088cc89 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 13382: 005dfa35 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 13383: 01312df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 13384: 008599c1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 13385: 0072fe3d 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 13384: 008599f1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 13385: 0072fe6d 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 13386: 012bb57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 13387: 0131136a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 13388: 00897ec5 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 13388: 00897ef5 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 13389: 0033c0f5 90 FUNC GLOBAL DEFAULT 12 cxl_device_get_timestamp │ │ │ │ 13390: 01312462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 13391: 01311e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 13392: 005414b9 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 13393: 007e9101 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 13393: 007e9131 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 13394: 013129ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ 13395: 012254ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqs │ │ │ │ - 13396: 0088f2dd 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 13396: 0088f30d 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 13397: 012276f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divd │ │ │ │ 13398: 012c25dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 13399: 00813f8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 13399: 00813fbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 13400: 012277fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divh │ │ │ │ 13401: 002ac00d 4408 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 13402: 012c3e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 13403: 012b32b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 13404: 01313712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 13405: 0131343c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 13406: 012bcda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 13407: 0082dbc1 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 13408: 00890bbd 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 13407: 0082dbf1 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 13408: 00890bed 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 13409: 012b3450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 13410: 00757085 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 13410: 007570b5 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 13411: 012c5848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 13412: 013129b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 13413: 01227778 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divs │ │ │ │ 13414: 002cb8ad 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 13415: 00811851 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 13416: 00887bfd 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 13415: 00811881 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 13416: 00887c2d 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 13417: 005b4175 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 13418: 0053809d 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 13419: 006fa3bd 296 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ - 13420: 00869f19 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 13419: 006fa3ed 296 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ + 13420: 00869f49 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 13421: 012c5ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 13422: 0131355a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 13423: 007fc795 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 13423: 007fc7c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 13424: 003b4ed9 252 FUNC GLOBAL DEFAULT 12 pc_dimm_unplug │ │ │ │ - 13425: 007fd61d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 13425: 007fd64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 13426: 002c65c1 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 13427: 012b4d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 13428: 011fdc40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphib │ │ │ │ 13429: 004495cd 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 13430: 01311104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 13431: 008574c5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 13431: 008574f5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 13432: 012b74fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 13433: 005e9195 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 13434: 00836925 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 13434: 00836955 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 13435: 01311550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 13436: 01312904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 13437: 012b956c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 13438: 012c4b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 13439: 0087b511 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 13440: 0070cd59 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 13439: 0087b541 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 13440: 0070cd89 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 13441: 011fdbbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphih │ │ │ │ 13442: 002c36f5 50 FUNC GLOBAL DEFAULT 12 helper_uqadd16 │ │ │ │ 13443: 01313e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 13444: 0073b941 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 13444: 0073b971 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 13445: 0131341e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 13446: 013121e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 13447: 0053a6b1 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 13448: 0085434d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 13448: 0085437d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 13449: 004b2a59 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 13450: 0088c159 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 13450: 0088c189 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 13451: 012bcdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 13452: 0081a89d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 13452: 0081a8cd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 13453: 013132fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 13454: 01229f40 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 13455: 012c9cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 13456: 00824b29 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 13456: 00824b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 13457: 002be499 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 13458: 0086e6d9 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 13458: 0086e709 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 13459: 01312aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 13460: 01311424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 13461: 01311bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 13462: 0041f5bd 4 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 13463: 01312076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 13464: 0071f751 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 13464: 0071f781 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 13465: 011fdb38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphiw │ │ │ │ 13466: 0118946c 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 13467: 012c89fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 13468: 012b56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 13469: 005c7091 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 13470: 0056accd 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 13471: 00851db5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 13471: 00851de5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 13472: 01312f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 13473: 004b245d 268 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ - 13474: 0088e9a9 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 13475: 0085286d 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 13474: 0088e9d9 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 13475: 0085289d 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 13476: 00587f99 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 13477: 012b8064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 13478: 007ea2d5 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 13478: 007ea305 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 13479: 012babac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 13480: 0046375d 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 13481: 012b3220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 13482: 012c9058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_EVENT │ │ │ │ 13483: 01312220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 13484: 0131107a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 13485: 005d6285 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ @@ -13496,746 +13496,746 @@ │ │ │ │ 13492: 01311c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 13493: 012b8830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 13494: 013136c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 13495: 013123e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 13496: 012c0878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 13497: 01311d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 13498: 013130f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 13499: 009d8e3c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 13499: 009d8e5c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 13500: 012ef410 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 13501: 01188800 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 13502: 012b5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_EVENT │ │ │ │ 13503: 01312a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 13504: 01313810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 13505: 005d15a5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 13506: 012bcb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 13507: 0131299e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 13508: 0131170c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 13509: 0074c251 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ - 13510: 00869da9 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 13509: 0074c281 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ + 13510: 00869dd9 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 13511: 012b93cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 13512: 0059b519 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 13513: 00851e09 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 13513: 00851e39 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 13514: 004f652d 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 13515: 005d0751 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 13516: 0080a601 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 13517: 0087ef2d 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 13516: 0080a631 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 13517: 0087ef5d 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 13518: 012ba9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 13519: 01311f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 13520: 003ef76d 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 13521: 005d1e2d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 13522: 0131178a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 13523: 00859fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 13523: 00859ff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 13524: 01311352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 13525: 008172e9 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 13525: 00817319 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 13526: 012ca6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 13527: 012c98bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 13528: 0088eed5 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 13528: 0088ef05 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 13529: 011891f0 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 13530: 012bcd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 13531: 0053cefd 180 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 13532: 005e27d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 13533: 0038ac35 140 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 13534: 012ca63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 13535: 012be164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 13536: 004dac01 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 13537: 008957ed 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 13537: 0089581d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 13538: 01313e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 13539: 012bdfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 13540: 01311df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 13541: 0085efe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 13541: 0085f011 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 13542: 01225a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould_round_to_zero │ │ │ │ 13543: 011e0488 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 13544: 0078ef69 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 13544: 0078ef99 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 13545: 012c1a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 13546: 00387589 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 13547: 012b92bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 13548: 00883291 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 13548: 008832c1 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 13549: 005cfa95 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 13550: 004b6a9d 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 13551: 01313e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 13552: 0082bc99 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 13553: 009d8a40 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 13554: 008818f5 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 13552: 0082bcc9 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 13553: 009d8a60 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 13554: 00881925 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 13555: 01217ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmls │ │ │ │ 13556: 012c848c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 13557: 01188108 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 13558: 01312f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 13559: 01311e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 13560: 012b34f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 13561: 01189b84 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 13562: 008686a5 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 13562: 008686d5 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 13563: 012be3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 13564: 00735c15 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 13564: 00735c45 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 13565: 012bd948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 13566: 008171c9 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 13566: 008171f9 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 13567: 01312826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 13568: 01312fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ 13569: 013115fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_S1_DSTATE │ │ │ │ - 13570: 0082c4dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 13571: 0074a365 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 13570: 0082c50d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 13571: 0074a395 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ 13572: 005f22a9 228 FUNC GLOBAL DEFAULT 12 pmu_init │ │ │ │ - 13573: 0077b3a1 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 13573: 0077b3d1 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 13574: 01313026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ 13575: 005b5c51 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 13576: 00581151 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 13577: 00881ca1 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 13577: 00881cd1 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 13578: 00610ce5 72 FUNC GLOBAL DEFAULT 12 helper_neon_unzip16 │ │ │ │ 13579: 002be4a1 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 13580: 005ca971 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 13581: 011f0fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 13582: 012cbccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 13583: 012c9ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 13584: 013115a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_REG_UPDATE_DSTATE │ │ │ │ 13585: 01311e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 13586: 01313bb0 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 13587: 00849b91 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 13587: 00849bc1 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 13588: 012b8c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 13589: 002e5369 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 13590: 01312bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 13591: 0131118a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 13592: 012bd7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 13593: 007fc08d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 13593: 007fc0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 13594: 01312bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 13595: 01311650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 13596: 012c1924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 13597: 0085e825 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 13597: 0085e855 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 13598: 00522e39 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 13599: 012b9edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 13600: 012b4614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 13601: 0085e98d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 13602: 008a0985 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 13601: 0085e9bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 13602: 008a09b5 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 13603: 01313646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 13604: 0084ec5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 13604: 0084ec8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 13605: 01312aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 13606: 0131220a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 13607: 00614e75 86 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd_round_to_zero │ │ │ │ - 13608: 0076ef61 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 13609: 00853859 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 13610: 00876fc1 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 13608: 0076ef91 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 13609: 00853889 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 13610: 00876ff1 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 13611: 013133dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 13612: 006158d1 102 FUNC GLOBAL DEFAULT 12 helper_frint64_d │ │ │ │ 13613: 012cb9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 13614: 01313172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 13615: 00784a11 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 13615: 00784a41 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 13616: 012c77e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 13617: 013125a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 13618: 012bfc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 13619: 005df961 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 13620: 0033f979 46 FUNC GLOBAL DEFAULT 12 test_any_bits_set │ │ │ │ 13621: 005bb769 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 13622: 012c7398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 13623: 01229f10 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ - 13624: 006ec361 138 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ + 13624: 006ec391 138 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ 13625: 00610fbd 64 FUNC GLOBAL DEFAULT 12 helper_neon_zip16 │ │ │ │ 13626: 012c82ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 13627: 00850af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 13627: 00850b21 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 13628: 012c87cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 13629: 011f0a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 13630: 013124a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 13631: 0131265a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ 13632: 0038f305 12 FUNC GLOBAL DEFAULT 12 pmbus_idle │ │ │ │ - 13633: 006861f9 72 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ - 13634: 00877f05 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 13633: 00686269 72 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ + 13634: 00877f35 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 13635: 0057df89 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 13636: 003ab64d 68 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_vlpi │ │ │ │ 13637: 005385e5 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 13638: 012c9124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 13639: 00615809 96 FUNC GLOBAL DEFAULT 12 helper_frint64_s │ │ │ │ - 13640: 0085d6c5 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 13640: 0085d6f5 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 13641: 012cabf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 13642: 007fb6b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 13642: 007fb6e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 13643: 011f8834 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd16 │ │ │ │ - 13644: 007ba231 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 13644: 007ba261 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 13645: 012bf408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 13646: 005692e1 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 13647: 012c0dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 13648: 00783059 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 13648: 00783089 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 13649: 012c21a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 13650: 012b8c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 13651: 011ef508 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 13652: 002bd33d 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 13653: 0131387e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 13654: 012b5344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 13655: 0087d625 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 13655: 0087d655 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 13656: 012b3660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 13657: 002c4625 252 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h │ │ │ │ 13658: 005d83cd 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 13659: 0121ebbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s16 │ │ │ │ 13660: 005d5ff1 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 13661: 002b71f9 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 13662: 00aaa774 64 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ 13663: 0060fe2d 34 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u8 │ │ │ │ - 13664: 00860565 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 13664: 00860595 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 13665: 013122cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 13666: 013136e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 13667: 0074c1d5 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 13667: 0074c205 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 13668: 012be654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 13669: 012bb38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 13670: 013121c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 13671: 00819c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 13671: 00819c41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 13672: 0057c291 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 13673: 012bb87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ - 13674: 006dec65 88 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ + 13674: 006dec95 88 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ 13675: 012bec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 13676: 002becf1 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 13677: 012c3994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 13678: 005efa7d 176 FUNC GLOBAL DEFAULT 12 arm_get_cpu_by_id │ │ │ │ 13679: 01312226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 13680: 0072dad1 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ - 13681: 006decbd 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ + 13680: 0072db01 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 13681: 006deced 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ 13682: 00562c51 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 13683: 008550d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 13683: 00855105 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 13684: 01311b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 13685: 012caf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 13686: 013129be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 13687: 0077a095 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 13687: 0077a0c5 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 13688: 00554839 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 13689: 00558655 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 13690: 00296de9 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 13691: 013134b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 13692: 00862db9 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 13692: 00862de9 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 13693: 00662659 496 FUNC GLOBAL DEFAULT 12 arm_write_secure_board_setup_dummy_smc │ │ │ │ 13694: 012cacb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 13695: 012c8f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 13696: 0083ca3d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 13697: 00722431 2040 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 13696: 0083ca6d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 13697: 00722461 2040 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 13698: 01312e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 13699: 01312bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 13700: 005899a1 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 13701: 0131284c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13702: 008a38e9 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 13702: 008a3919 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 13703: 0055d3a5 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 13704: 006eb765 80 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ - 13705: 0089fd45 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 13704: 006eb795 80 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ + 13705: 0089fd75 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 13706: 01312d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 13707: 01312298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 13708: 00817821 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 13709: 0076553d 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ - 13710: 006ecc35 168 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ + 13708: 00817851 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 13709: 0076556d 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 13710: 006ecc65 168 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ 13711: 0121c27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_2h │ │ │ │ 13712: 01311936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 13713: 00831169 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 13713: 00831199 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 13714: 005cfa09 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 13715: 005e6609 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 13716: 0131154c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 13717: 012c3ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 13718: 00786b4d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 13718: 00786b7d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 13719: 0131164a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 13720: 0084952d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 13720: 0084955d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 13721: 012b8144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 13722: 008a0b91 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 13722: 008a0bc1 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 13723: 013131c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13724: 006d58e9 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ + 13724: 006d5919 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ 13725: 01312250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 13726: 005ba0f5 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 13727: 007600b1 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 13727: 007600e1 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 13728: 005ea5cd 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 13729: 003b7a5d 236 FUNC GLOBAL DEFAULT 12 cxl_type3_read │ │ │ │ 13730: 004adb29 368 FUNC GLOBAL DEFAULT 12 hmp_info_firmware_log │ │ │ │ - 13731: 00897e31 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 13731: 00897e61 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 13732: 005c66d1 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 13733: 00827e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 13734: 006d59b9 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ - 13735: 00844911 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 13736: 00849761 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 13733: 00827e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 13734: 006d59e9 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ + 13735: 00844941 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 13736: 00849791 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 13737: 011ef484 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 13738: 01313868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 13739: 012bfb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 13740: 004905e9 2 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 13741: 012b761c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 13742: 00842ec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 13743: 006e593d 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ + 13742: 00842ef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 13743: 006e596d 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ 13744: 005e1869 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 13745: 00300549 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 13746: 01312aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 13747: 005d2e4d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 13748: 008938c1 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 13748: 008938f1 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 13749: 00440c95 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 13750: 01312ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 13751: 012c9c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 13752: 012b2b90 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 13753: 013137b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 13754: 01312512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 13755: 00807b99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 13755: 00807bc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 13756: 01313862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 13757: 0081997d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 13757: 008199ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 13758: 00336141 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 13759: 002fc8fd 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 13760: 0080a329 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 13760: 0080a359 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 13761: 01313e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 13762: 002bc23d 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 13763: 005d604d 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 13764: 006d5aa5 248 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ - 13765: 0084b60d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 13764: 006d5ad5 248 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ + 13765: 0084b63d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 13766: 012ca50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ - 13767: 006e5ab9 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ + 13767: 006e5ae9 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ 13768: 01313320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 13769: 012cb08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 13770: 012b3a4c 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 13771: 007fbaed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 13771: 007fbb1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 13772: 01311670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ - 13773: 00718991 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ + 13773: 007189c1 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ 13774: 012b27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 13775: 0060da31 344 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s8 │ │ │ │ 13776: 013136ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 13777: 01313578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 13778: 012b708c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 13779: 00827f41 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 13779: 00827f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 13780: 0120d654 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsb │ │ │ │ 13781: 012c0738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 13782: 01311c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 13783: 0131213a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 13784: 00894f0d 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 13785: 0087ee49 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 13784: 00894f3d 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 13785: 0087ee79 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 13786: 012c1c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 13787: 0120d5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsh │ │ │ │ 13788: 012ba8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 13789: 012c0c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 13790: 01311d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 13791: 002bf571 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 13792: 012c245c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 13793: 0131389c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 13794: 00563891 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 13795: 01313144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 13796: 00599a75 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 13797: 0131167e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ 13798: 011fa61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_user_reg │ │ │ │ - 13799: 0071f8c9 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 13800: 0081e165 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 13799: 0071f8f9 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 13800: 0081e195 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 13801: 00331211 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 13802: 012c9a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 13803: 0121c594 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_4b │ │ │ │ 13804: 005d0555 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 13805: 013135bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 13806: 0120d54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsw │ │ │ │ 13807: 002feef5 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 13808: 00862971 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 13808: 008629a1 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 13809: 002fa26d 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 13810: 0121c48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_4h │ │ │ │ 13811: 012bad0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 13812: 0131193e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 13813: 0131249c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 13814: 01312538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 13815: 0085e2a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 13816: 0085e8d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 13817: 0089e285 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 13815: 0085e2d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 13816: 0085e909 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 13817: 0089e2b5 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 13818: 01312fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 13819: 0131327a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 13820: 0072ae8d 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 13820: 0072aebd 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 13821: 012c6c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 13822: 002d6065 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 13823: 012b5bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ - 13824: 006f111d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ + 13824: 006f114d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ 13825: 012cbe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 13826: 01312f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 13827: 005ca1a5 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 13828: 006f101d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ + 13828: 006f104d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ 13829: 002c39e1 44 FUNC GLOBAL DEFAULT 12 helper_saddsubx │ │ │ │ - 13830: 00875d55 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 13830: 00875d85 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 13831: 0043ed55 30 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 13832: 005d3159 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 13833: 002baa91 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 13834: 007f0d19 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 13835: 00836579 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 13836: 0085d4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 13834: 007f0d49 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 13835: 008365a9 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 13836: 0085d50d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 13837: 012b8174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 13838: 007574a5 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 13838: 007574d5 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 13839: 0131310e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 13840: 012c1e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 13841: 00743e89 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 13841: 00743eb9 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 13842: 012c04b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 13843: 01188038 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 13844: 012bd298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 13845: 00339179 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 13846: 01312bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 13847: 01312536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ - 13848: 006f109d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ + 13848: 006f10cd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ 13849: 003eec85 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 13850: 007fbd45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 13850: 007fbd75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 13851: 00530b5d 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 13852: 012b5c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 13853: 01311da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 13854: 01301208 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 13855: 007c0651 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 13855: 007c0681 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 13856: 012b5314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 13857: 01312a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 13858: 01312c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 13859: 0088dc39 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 13859: 0088dc69 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 13860: 0051a849 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 13861: 01313256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ 13862: 00681e99 80 FUNC GLOBAL DEFAULT 12 gen_gvec_smaxp │ │ │ │ - 13863: 00827635 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 13863: 00827665 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 13864: 005536bd 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 13865: 01311b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 13866: 0085a9bd 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 13867: 00816569 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 13866: 0085a9ed 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 13867: 00816599 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 13868: 013118f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 13869: 011f45fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 13870: 00819ed5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 13870: 00819f05 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 13871: 002fc039 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 13872: 0060d069 318 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u8 │ │ │ │ 13873: 005cfb05 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 13874: 0058774d 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 13875: 013118dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 13876: 01311b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 13877: 008220e5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 13877: 00822115 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 13878: 004b4ae1 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 13879: 0051e891 14520 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 13880: 01219390 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_d │ │ │ │ 13881: 0131243c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 13882: 01312426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 13883: 002bc81d 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 13884: 0084a1d9 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 13884: 0084a209 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 13885: 004e5609 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 13886: 011f4050 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 13887: 005e5df1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 13888: 012c6768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13889: 01219498 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_h │ │ │ │ - 13890: 00825061 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 13890: 00825091 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 13891: 005e1629 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 13892: 012b53a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 13893: 011ef400 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 13894: 012b33b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 13895: 01313652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 13896: 012c6998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 13897: 012b3500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 13898: 01207a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxb │ │ │ │ 13899: 013126a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 13900: 0072f129 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 13900: 0072f159 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 13901: 012c20e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 13902: 00583d29 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ 13903: 01215214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_b │ │ │ │ - 13904: 0072c16d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 13904: 0072c19d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 13905: 01219414 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_s │ │ │ │ 13906: 01312476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 13907: 01215088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_d │ │ │ │ 13908: 01207a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxh │ │ │ │ - 13909: 006cff41 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ + 13909: 006cff71 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ 13910: 012b6ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 13911: 0045ced5 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 13912: 008664b9 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 13913: 0089fdc9 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 13912: 008664e9 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 13913: 0089fdf9 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 13914: 004225a9 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 13915: 0059b851 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 13916: 01215190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_h │ │ │ │ 13917: 0041e905 16 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 13918: 01312ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 13919: 005c99d1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 13920: 0089d689 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 13920: 0089d6b9 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 13921: 0059bb95 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 13922: 012bc5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 13923: 00895a05 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 13924: 0073b83d 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 13925: 0087e8b1 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 13926: 0074a879 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ - 13927: 006e5c19 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ + 13923: 00895a35 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 13924: 0073b86d 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 13925: 0087e8e1 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 13926: 0074a8a9 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 13927: 006e5c49 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ 13928: 012b4720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 13929: 002c8061 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ 13930: 01205d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmh │ │ │ │ - 13931: 009fad8c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 13932: 006e9ee1 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ + 13931: 009fadac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 13932: 006e9f11 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ 13933: 004ac629 128 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 13934: 00894ba9 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 13934: 00894bd9 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 13935: 00496d3d 164 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 13936: 004df0d9 172 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 13937: 0081760d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 13937: 0081763d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 13938: 012b78cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 13939: 0052559d 120 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 13940: 0121510c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_s │ │ │ │ 13941: 01207984 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxw │ │ │ │ 13942: 013115f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_INV_NOTIFIERS_MR_DSTATE │ │ │ │ 13943: 011886ac 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ 13944: 01225f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh_round_to_zero │ │ │ │ - 13945: 008823b5 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 13945: 008823e5 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13946: 00563ba5 1932 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13947: 012bc2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ - 13948: 006e5d95 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ + 13948: 006e5dc5 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ 13949: 0131266c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13950: 01205ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnms │ │ │ │ 13951: 01312102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13952: 00832b05 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13952: 00832b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13953: 002c9ff1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13954: 0086f40d 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13954: 0086f43d 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13955: 0054a295 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13956: 003b9041 72 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13957: 0050fe45 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13958: 0078ed4d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13958: 0078ed7d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13959: 011863b4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13960: 00560c05 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13961: 011faa3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg64 │ │ │ │ - 13962: 006f0f89 146 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ + 13962: 006f0fb9 146 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ 13963: 01312dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13964: 013138cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13965: 01311d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13966: 012c5698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13967: 005e9fed 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ - 13968: 006dbb41 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ + 13968: 006dbb71 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ 13969: 011893a0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ - 13970: 006f0e79 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ + 13970: 006f0ea9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ 13971: 01313e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 13972: 0078b089 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 13972: 0078b0b9 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 13973: 005601c5 720 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 13974: 0032b805 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 13975: 012bf2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 13976: 01312198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 13977: 0089bd1d 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 13978: 008622c5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 13977: 0089bd4d 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 13978: 008622f5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 13979: 005dde0d 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 13980: 006dbbb9 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ - 13981: 00827a31 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 13980: 006dbbe9 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ + 13981: 00827a61 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 13982: 011f50d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 13983: 0121c69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_2h │ │ │ │ 13984: 002a82e1 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 13985: 01208b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsb │ │ │ │ - 13986: 00893c65 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 13986: 00893c95 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13987: 013120d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13988: 0121bc4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ustoh │ │ │ │ 13989: 01311b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 13990: 012b938c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13991: 012be104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13992: 011f8078 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat │ │ │ │ - 13993: 006f0f01 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ + 13993: 006f0f31 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ 13994: 012c895c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13995: 012baddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13996: 01313784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13997: 0131161c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_DSTATE │ │ │ │ 13998: 01208b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsh │ │ │ │ 13999: 01312f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 14000: 0082d461 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 14000: 0082d491 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 14001: 013122e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 14002: 01313dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 14003: 012c3884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 14004: 007f3319 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 14004: 007f3349 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 14005: 00314a35 132 FUNC GLOBAL DEFAULT 12 wm8750_dac_dat │ │ │ │ 14006: 0055d0e9 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 14007: 007e4339 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 14007: 007e4369 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 14008: 012c90d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 14009: 0082cd41 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ - 14010: 006dbc31 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ + 14009: 0082cd71 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 14010: 006dbc61 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ 14011: 01188144 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 14012: 008445b1 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ - 14013: 0068978d 148 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ + 14012: 008445e1 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 14013: 006897fd 148 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ 14014: 002c52e9 400 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4ekey │ │ │ │ 14015: 012cb5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 14016: 0085a3d9 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 14017: 00734ab5 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 14016: 0085a409 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 14017: 00734ae5 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 14018: 01311c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 14019: 012b5624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2838_GIC_SET_IRQ_EVENT │ │ │ │ 14020: 012b392c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 14021: 0044ab1d 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 14022: 0084bdcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 14023: 008964a9 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 14022: 0084bdfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 14023: 008964d9 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 14024: 005d3485 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 14025: 011ebd58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 14026: 01208a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsw │ │ │ │ 14027: 002b51a9 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 14028: 01312566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_SET_IRQ_DSTATE │ │ │ │ 14029: 013123ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ 14030: 0121951c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_d │ │ │ │ - 14031: 0075b78d 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 14031: 0075b7bd 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 14032: 002eb875 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 14033: 01219624 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_h │ │ │ │ 14034: 01311cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 14035: 002a96f1 1976 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 14036: 0083c1f1 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 14037: 00782675 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 14038: 007e90e5 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 14036: 0083c221 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 14037: 007826a5 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 14038: 007e9115 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 14039: 004da829 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 14040: 012c7288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 14041: 002fbfc5 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 14042: 003f7fc9 116 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 14043: 013135c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14044: 00843aa9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 14044: 00843ad9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 14045: 0058bd21 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 14046: 012c79c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 14047: 012bd368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 14048: 0084f649 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 14048: 0084f679 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 14049: 012be584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 14050: 012b35f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CQE_HANDLER_EVENT │ │ │ │ - 14051: 00781c71 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 14051: 00781ca1 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 14052: 012195a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_s │ │ │ │ 14053: 0053392d 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 14054: 013122d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 14055: 0043f715 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 14056: 005cffd9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 14057: 01313282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 14058: 012be5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 14059: 012bcdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 14060: 0131312c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 14061: 0053d849 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 14062: 0085a07d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 14062: 0085a0ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 14063: 012bce28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 14064: 005d2ccd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 14065: 01313068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 14066: 00559009 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 14067: 011863a8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 14068: 01311f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 14069: 002d6831 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 14070: 006ef9e1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ + 14070: 006efa11 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ 14071: 002eaed9 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 14072: 0086eb09 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 14073: 0085c90d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 14074: 0082c995 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 14072: 0086eb39 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 14073: 0085c93d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 14074: 0082c9c5 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 14075: 012b9bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 14076: 0081588d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 14077: 0074a7bd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ - 14078: 006ef8f1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ + 14076: 008158bd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 14077: 0074a7ed 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 14078: 006ef921 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ 14079: 012b973c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 14080: 00474355 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ 14081: 0121c930 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_4b │ │ │ │ - 14082: 0071f7b9 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 14082: 0071f7e9 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 14083: 01311478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 14084: 0131220e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 14085: 0087b5d9 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 14085: 0087b609 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 14086: 012b6410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 14087: 00844ad1 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 14088: 00744a15 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 14087: 00844b01 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 14088: 00744a45 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 14089: 0121c828 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_4h │ │ │ │ 14090: 011897b8 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 14091: 0087d5a5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 14091: 0087d5d5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 14092: 01312ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 14093: 0121be5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas_idx │ │ │ │ 14094: 01208a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubub │ │ │ │ - 14095: 0076f6e9 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 14095: 0076f719 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 14096: 00541cad 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 14097: 00740e51 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 14098: 007444a5 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 14097: 00740e81 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 14098: 007444d5 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 14099: 003048f5 988 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ - 14100: 006ef969 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ + 14100: 006ef999 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ 14101: 0059a5f9 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 14102: 007fe5f1 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 14102: 007fe621 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 14103: 005d1d5d 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 14104: 01208980 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuh │ │ │ │ 14105: 002c7231 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 14106: 00835455 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 14106: 00835485 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 14107: 012be624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 14108: 012c3224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 14109: 002be4e9 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 14110: 0039223d 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 14111: 012b915c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 14112: 011f0378 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 14113: 0085532d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 14113: 0085535d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 14114: 012bf094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 14115: 00854999 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 14115: 008549c9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 14116: 01311a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 14117: 01311f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 14118: 008844d9 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 14118: 00884509 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 14119: 002c8c35 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 14120: 005d2605 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 14121: 00339271 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 14122: 0032c1c9 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 14123: 007f8e6d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 14123: 007f8e9d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 14124: 00330f21 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 14125: 005157cd 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 14126: 007099b5 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 14126: 007099e5 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 14127: 011ec388 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 14128: 012088fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuw │ │ │ │ 14129: 012ca0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 14130: 011f567c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 14131: 013110a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 14132: 006105c9 24 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u16 │ │ │ │ 14133: 0065536d 1044 FUNC GLOBAL DEFAULT 12 smmuv3_record_event │ │ │ │ 14134: 013137b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 14135: 012bfc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 14136: 0032f4f9 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 14137: 007f4395 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 14137: 007f43c5 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 14138: 013132c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 14139: 0052f2e1 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 14140: 00737f55 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 14140: 00737f85 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 14141: 012b2ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 14142: 00526171 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 14143: 012c1c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 14144: 004515a1 8 FUNC GLOBAL DEFAULT 12 cxl_usp_to_cstate │ │ │ │ 14145: 0032cba9 54 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 14146: 002c1855 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 14147: 0072df39 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 14147: 0072df69 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 14148: 012b66c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 14149: 011ebb48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 14150: 011f4fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 14151: 00563801 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 14152: 00681fd9 48 FUNC GLOBAL DEFAULT 12 gen_gvec_shadd │ │ │ │ 14153: 0131134e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 14154: 0131124e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 14155: 011f0cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 14156: 004d8881 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 14157: 012bfd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 14158: 0081cbb1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 14158: 0081cbe1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 14159: 01312522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 14160: 0085ef69 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 14161: 007828e5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 14160: 0085ef99 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 14161: 00782915 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 14162: 005d0061 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 14163: 011f0ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 14164: 01311978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 14165: 012c1cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 14166: 0131353a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 14167: 0120d4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzb │ │ │ │ 14168: 012b963c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 14169: 005d2fd1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 14170: 01311642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 14171: 012b9f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 14172: 012b3860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 14173: 0120d444 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzh │ │ │ │ - 14174: 0068a195 58 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ + 14174: 0068a205 58 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ 14175: 012b393c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 14176: 0041fb59 32 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 14177: 01225d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs_round_to_zero │ │ │ │ 14178: 012bc0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 14179: 01312418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 14180: 00899839 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 14180: 00899869 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 14181: 012bd128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 14182: 01313676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 14183: 01311294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 14184: 0030c7ad 128 FUNC GLOBAL DEFAULT 12 audio_set_model │ │ │ │ 14185: 00530211 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 14186: 008369b5 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 14186: 008369e5 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 14187: 012bd908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 14188: 012bd338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 14189: 0057d34d 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 14190: 01312f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 14191: 00423695 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 14192: 0059c6e1 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 14193: 00a64a38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 14193: 00a64a58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 14194: 002bd885 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 14195: 01188748 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ - 14196: 006d3b61 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ + 14196: 006d3b91 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ 14197: 0050fdb9 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 14198: 002c1761 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 14199: 01311510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 14200: 0120d3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzw │ │ │ │ 14201: 012c0358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 14202: 00599901 228 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 14203: 012b6ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 14204: 0131270e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 14205: 0081e649 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 14205: 0081e679 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 14206: 012b3540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 14207: 013131fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 14208: 012c467c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 14209: 012b98cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 14210: 013110de 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 14211: 01313e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 14212: 012be3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 14213: 0081c50d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 14213: 0081c53d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 14214: 013117f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 14215: 012c85dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 14216: 012b2fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 14217: 011f02f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 14218: 00868c7d 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 14218: 00868cad 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 14219: 01312492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 14220: 01312e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ - 14221: 006d3c79 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ + 14221: 006d3ca9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ 14222: 013138aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 14223: 012b790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 14224: 0054285d 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 14225: 012bcde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 14226: 008a58a5 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 14226: 008a58d5 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 14227: 013134fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_CPU_RESET_DSTATE │ │ │ │ 14228: 012bd658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 14229: 013126b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 14230: 0085edc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 14230: 0085edf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 14231: 012bce08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 14232: 012c25ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 14233: 012c47bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 14234: 0131175e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 14235: 012b57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_DISABLE_EVENT │ │ │ │ 14236: 012bed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 14237: 012b976c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ @@ -14245,538 +14245,538 @@ │ │ │ │ 14241: 012ca62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 14242: 0054d769 232 FUNC GLOBAL DEFAULT 12 spdm_socket_receive │ │ │ │ 14243: 011ff374 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslib │ │ │ │ 14244: 005a444d 10056 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 14245: 002b6cb5 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 14246: 00437f91 1124 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ 14247: 00596959 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_tunnel │ │ │ │ - 14248: 00893255 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 14248: 00893285 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 14249: 00295ce9 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 14250: 011ff2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslih │ │ │ │ 14251: 012c79b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 14252: 012b57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_ABORT_EVENT │ │ │ │ 14253: 01311be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 14254: 01312204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 14255: 012244f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos_round_to_nearest │ │ │ │ 14256: 011ec178 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 14257: 012cadd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 14258: 00827d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 14258: 00827d91 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 14259: 012bdb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 14260: 007f0229 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 14260: 007f0259 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 14261: 012c3674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 14262: 013138ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 14263: 002bcdad 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 14264: 007f8ddd 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 14264: 007f8e0d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 14265: 01312510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ 14266: 0053b665 400 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 14267: 013126e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 14268: 01311640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 14269: 0086ed41 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 14269: 0086ed71 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 14270: 012b8cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 14271: 012bc8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 14272: 01311ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 14273: 012be894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 14274: 011fa82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_access_check_cp_reg │ │ │ │ 14275: 011ff26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsliw │ │ │ │ 14276: 01312b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 14277: 012cc05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 14278: 0043d901 42 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 14279: 0131272c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 14280: 0076c329 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 14280: 0076c359 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 14281: 012cb19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 14282: 0032d3cd 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 14283: 002c9641 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 14284: 00891ab5 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 14284: 00891ae5 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 14285: 004479c1 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 14286: 0120f5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_uw │ │ │ │ 14287: 012b60d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 14288: 0051907d 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 14289: 00506409 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 14290: 005e0b71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 14291: 0032b3b5 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 14292: 012b31d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 14293: 005d3915 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 14294: 0088ee85 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 14294: 0088eeb5 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 14295: 01311ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 14296: 0081ef7d 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 14296: 0081efad 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 14297: 011f546c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 14298: 00833d69 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 14298: 00833d99 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 14299: 011f9d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_saturate │ │ │ │ - 14300: 00843939 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 14300: 00843969 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ 14301: 012ba1fc 20 OBJECT GLOBAL DEFAULT 24 hw_mem_trace_events │ │ │ │ - 14302: 0082ddb9 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 14302: 0082dde9 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 14303: 012bb20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 14304: 006f7505 292 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ - 14305: 00817c25 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 14304: 006f7535 292 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ + 14305: 00817c55 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 14306: 0044b3ad 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 14307: 0032f209 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 14308: 006ef66d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ - 14309: 0081a241 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 14310: 007fc80d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 14308: 006ef69d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ + 14309: 0081a271 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 14310: 007fc83d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 14311: 012c1ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 14312: 0087f7b1 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ - 14313: 006f72e5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ + 14312: 0087f7e1 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 14313: 006f7315 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ 14314: 003b7b49 240 FUNC GLOBAL DEFAULT 12 cxl_type3_write │ │ │ │ 14315: 011f9cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_saturate │ │ │ │ 14316: 012bb72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 14317: 0131372c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 14318: 004449e1 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 14319: 0131140c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 14320: 00857c2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 14320: 00857c5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 14321: 005af8f1 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 14322: 0086f0c1 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 14322: 0086f0f1 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 14323: 00528fb9 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 14324: 005d00e9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 14325: 012b4a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 14326: 012c3844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 14327: 012b2bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 14328: 00863a3d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 14328: 00863a6d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 14329: 01311240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 14330: 01312c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 14331: 005d32f1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 14332: 006f73f5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ - 14333: 0080a9f1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 14332: 006f7425 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ + 14333: 0080aa21 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 14334: 00338a09 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 14335: 011ef718 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 14336: 002c5479 136 FUNC GLOBAL DEFAULT 12 helper_crypto_rax1 │ │ │ │ 14337: 012bfc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 14338: 012c30c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ - 14339: 006f5699 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ - 14340: 006f57e9 174 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ + 14339: 006f56c9 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ + 14340: 006f5819 174 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ 14341: 01312126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 14342: 0082860d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 14343: 00846739 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 14342: 0082863d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 14343: 00846769 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 14344: 004ad281 268 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ - 14345: 0076e205 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 14345: 0076e235 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 14346: 013131ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ - 14347: 006f570d 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ + 14347: 006f573d 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ 14348: 0045b98d 60 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 14349: 011eac38 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 14350: 012b4564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 14351: 007fd221 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 14351: 007fd251 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 14352: 00575335 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 14353: 012c7848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 14354: 01311c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 14355: 012c7178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 14356: 00806d49 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 14356: 00806d79 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 14357: 0121b9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touizs │ │ │ │ 14358: 005883f1 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 14359: 006f577d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ + 14359: 006f57ad 108 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ 14360: 00610779 102 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s16 │ │ │ │ - 14361: 0088ce51 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 14361: 0088ce81 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 14362: 012b98bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 14363: 01219f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_b16 │ │ │ │ 14364: 011f0270 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 14365: 0052564d 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 14366: 012c6c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ 14367: 003b43b1 100 FUNC GLOBAL DEFAULT 12 memory_device_get_region_size │ │ │ │ - 14368: 00821275 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 14368: 008212a5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 14369: 012cbdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 14370: 00340b55 132 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_fm_owned_ld_mctpcci │ │ │ │ 14371: 01312dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 14372: 012c2fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 14373: 00465509 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 14374: 002c4c85 208 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw1 │ │ │ │ 14375: 012b2aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 14376: 0131286a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 14377: 002c4d55 168 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw2 │ │ │ │ 14378: 013113c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 14379: 00765d3d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 14379: 00765d6d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 14380: 002c736d 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 14381: 00808225 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 14381: 00808255 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 14382: 01311a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 14383: 013117f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 14384: 01311466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 14385: 005e2e7d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 14386: 005d3ba1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 14387: 0044ff6d 208 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 14388: 0086b915 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 14388: 0086b945 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 14389: 002ca5b9 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 14390: 0084d3c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 14390: 0084d3f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 14391: 01313a9c 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 14392: 00767d79 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 14392: 00767da9 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 14393: 012c9a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 14394: 00832bb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 14394: 00832be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 14395: 003079f5 172 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 14396: 005e8239 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 14397: 012c86dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 14398: 012bd8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 14399: 0131360e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 14400: 00842b41 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 14400: 00842b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 14401: 005de4a5 228 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 14402: 004b2125 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 14403: 004481f1 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 14404: 01312a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 14405: 0050fd15 68 FUNC GLOBAL DEFAULT 12 audio_add_default_audiodev │ │ │ │ - 14406: 00800049 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 14407: 0084d439 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 14406: 00800079 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 14407: 0084d469 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 14408: 0043d271 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 14409: 002ce925 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 14410: 0050a059 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 14411: 012b57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_CD_EVENT │ │ │ │ 14412: 0131349a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_FLUSH_DSTATE │ │ │ │ 14413: 012c7248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 14414: 00440f11 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 14415: 0041fbf9 48 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 14416: 002fdae9 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 14417: 013119d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 14418: 005668a9 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 14419: 007e7d6d 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ - 14420: 00842b7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 14419: 007e7d9d 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 14420: 00842bad 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 14421: 00596c21 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 14422: 0077a9f1 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 14422: 0077aa21 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 14423: 012bb50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 14424: 011f40d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 14425: 002e92c9 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 14426: 011ef694 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 14427: 005e42e9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 14428: 005e0871 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 14429: 0058eb71 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 14430: 0080801d 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 14430: 0080804d 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ 14431: 005ed961 10 FUNC GLOBAL DEFAULT 12 arm_cpu_mp_affinity │ │ │ │ - 14432: 007e4cc1 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 14433: 0084a369 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 14432: 007e4cf1 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 14433: 0084a399 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 14434: 0044b01d 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 14435: 012c67f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 14436: 01311e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 14437: 012c4edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 14438: 012c1354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 14439: 00341d71 58 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_release │ │ │ │ 14440: 0055a801 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 14441: 00819dfd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 14442: 0085f8f9 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 14443: 00849659 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 14441: 00819e2d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 14442: 0085f929 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 14443: 00849689 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 14444: 012b9c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 14445: 0131261c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 14446: 012c882c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ 14447: 0131159a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2838_GIC_SET_IRQ_DSTATE │ │ │ │ 14448: 01313888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 14449: 008039e9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 14449: 00803a19 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 14450: 0131218e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 14451: 012b7e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 14452: 00793035 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 14452: 00793065 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 14453: 0029664d 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 14454: 002bef29 88 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 14455: 0032af71 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 14456: 006fae01 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl │ │ │ │ - 14457: 00801309 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 14456: 006fae31 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl │ │ │ │ + 14457: 00801339 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 14458: 012c27cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 14459: 01312504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 14460: 00383d35 60 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 14461: 01312d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 14462: 01311fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 14463: 00610831 36 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s32 │ │ │ │ 14464: 005ca205 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 14465: 00737611 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 14465: 00737641 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 14466: 01312558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 14467: 0131257c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 14468: 0066bba5 236 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ 14469: 013133b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 14470: 00869149 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ - 14471: 006d1dc1 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ + 14470: 00869179 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 14471: 006d1df1 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ 14472: 012b947c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 14473: 01311c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 14474: 01313e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 14475: 01312154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 14476: 008844f5 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 14476: 00884525 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 14477: 012c9fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ - 14478: 006d1f19 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ + 14478: 006d1f49 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ 14479: 01313344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 14480: 008225e9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 14481: 0083663d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 14482: 0076e3ed 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 14480: 00822619 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 14481: 0083666d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 14482: 0076e41d 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 14483: 01312878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 14484: 00514b95 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 14485: 007fc2a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 14485: 007fc2d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 14486: 01185a80 160 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 14487: 012c69f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 14488: 00858a2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 14489: 00731515 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 14488: 00858a5d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 14489: 00731545 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 14490: 012ca69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 14491: 0131386e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ - 14492: 006cf5a9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ + 14492: 006cf5d9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ 14493: 002be449 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 14494: 012baa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 14495: 00763965 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 14495: 00763995 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 14496: 011881d8 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 14497: 01312308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 14498: 01187fec 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 14499: 012c1aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 14500: 00733871 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 14500: 007338a1 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 14501: 012b7cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 14502: 012cb9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 14503: 01312fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ - 14504: 006cf619 110 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ - 14505: 006d2049 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ + 14504: 006cf649 110 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ + 14505: 006d2079 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ 14506: 012b37d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 14507: 00749b9d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 14508: 0074e2c9 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 14507: 00749bcd 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 14508: 0074e2f9 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 14509: 012c5958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 14510: 007907ed 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 14511: 0086faa9 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 14510: 0079081d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 14511: 0086fad9 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 14512: 012cba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 14513: 01313424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 14514: 00859dbd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 14514: 00859ded 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 14515: 01311b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 14516: 012b5da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 14517: 012c9630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14518: 013138d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 14519: 003391c9 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 14520: 006d1e6d 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ - 14521: 00879a65 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 14520: 006d1e9d 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ + 14521: 00879a95 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 14522: 00537f39 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 14523: 006e9849 242 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ - 14524: 006cf689 102 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ + 14523: 006e9879 242 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ + 14524: 006cf6b9 102 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ 14525: 01313544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 14526: 012c91c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 14527: 013123f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 14528: 01186324 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 14529: 006d1fb1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ + 14529: 006d1fe1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ 14530: 005bff3d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 14531: 0039d94d 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 14532: 012cb980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ 14533: 011fa070 132 OBJECT GLOBAL DEFAULT 24 helper_info_udiv │ │ │ │ - 14534: 0076fae5 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 14534: 0076fb15 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 14535: 012b7f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_READ_EVENT │ │ │ │ 14536: 013135ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 14537: 00313bd5 78 FUNC GLOBAL DEFAULT 12 lm4549_write_samples │ │ │ │ 14538: 013116b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 14539: 0053c7f5 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 14540: 012c7f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 14541: 01313420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 14542: 005d3e61 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 14543: 008a151d 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 14544: 00881ec5 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 14545: 0086f1f9 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 14543: 008a154d 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 14544: 00881ef5 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 14545: 0086f229 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 14546: 01312cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 14547: 01312a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 14548: 007b5de5 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 14548: 007b5e15 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 14549: 012c3664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 14550: 01311ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 14551: 0072f529 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ + 14551: 0072f559 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ 14552: 01312e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 14553: 0088bccd 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 14554: 0089df6d 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 14555: 00807279 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 14556: 00869745 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 14557: 006d20d9 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ - 14558: 0078b9d1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 14553: 0088bcfd 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 14554: 0089df9d 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 14555: 008072a9 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 14556: 00869775 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 14557: 006d2109 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ + 14558: 0078ba01 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 14559: 01312ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 14560: 012c45cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 14561: 011f2f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 14562: 012b3410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 14563: 012be194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 14564: 002c83ed 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 14565: 013110fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 14566: 00304225 56 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ - 14567: 006986a5 1496 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ + 14567: 00698715 1504 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ 14568: 01311292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 14569: 00802605 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 14569: 00802635 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 14570: 00538a19 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_write │ │ │ │ 14571: 011f99bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_swstep │ │ │ │ - 14572: 0089fd35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 14572: 0089fd65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 14573: 0057e559 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 14574: 002c82b1 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ 14575: 0121783c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmla_idx │ │ │ │ - 14576: 00824a39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 14576: 00824a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 14577: 012bc368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 14578: 01311e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 14579: 006d9049 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ - 14580: 007f966d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 14579: 006d9079 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ + 14580: 007f969d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 14581: 012c247c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 14582: 012ca0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ 14583: 0120b5d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_veor │ │ │ │ - 14584: 00836225 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 14584: 00836255 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 14585: 012bfe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 14586: 0077c8a1 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 14586: 0077c8d1 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 14587: 01187fb0 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 14588: 01312344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 14589: 011ef610 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 14590: 0084dea5 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 14591: 008249fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ - 14592: 006d9099 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ + 14590: 0084ded5 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 14591: 00824a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 14592: 006d90c9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ 14593: 013125ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 14594: 00561855 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 14595: 00862569 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 14595: 00862599 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 14596: 00523541 104 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 14597: 012b6974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 14598: 009d8f80 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 14598: 009d8fa0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 14599: 012b5d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 14600: 012b4bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 14601: 012b4ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 14602: 007490b9 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 14602: 007490e9 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 14603: 012bd8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ - 14604: 00716f3d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 14604: 00716f6d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 14605: 002c8521 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 14606: 012c3bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 14607: 012054e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90h │ │ │ │ 14608: 005d16a9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 14609: 012c3724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 14610: 011f3684 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 14611: 013135b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 14612: 00833c25 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 14612: 00833c55 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 14613: 012bad9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 14614: 012b9a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 14615: 005c9ab9 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 14616: 006d9105 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ - 14617: 00765db5 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 14618: 0081aa61 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 14616: 006d9135 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ + 14617: 00765de5 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 14618: 0081aa91 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 14619: 00307611 304 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 14620: 00543e81 460 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 14621: 00610875 66 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s64 │ │ │ │ 14622: 01311258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14623: 01205464 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90s │ │ │ │ 14624: 0039d71d 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 14625: 01312398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 14626: 013118f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ - 14627: 006ded35 90 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ + 14627: 006ded65 90 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ 14628: 01311526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 14629: 005d1f35 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ 14630: 00610ba5 118 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip16 │ │ │ │ - 14631: 0086e37d 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 14631: 0086e3ad 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 14632: 01312cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 14633: 006ded91 116 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ + 14633: 006dedc1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ 14634: 0044414d 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 14635: 01210018 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sw │ │ │ │ 14636: 004ac499 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 14637: 00800e29 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 14637: 00800e59 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 14638: 011fa280 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_r13_banked │ │ │ │ 14639: 012b7d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 14640: 007b4895 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 14640: 007b48c5 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 14641: 00542015 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 14642: 01311b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 14643: 007c1555 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ - 14644: 006cf6f1 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ + 14643: 007c1585 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 14644: 006cf721 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ 14645: 01311984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 14646: 012bc828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 14647: 012b980c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 14648: 012b8610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 14649: 0061019d 66 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s16 │ │ │ │ 14650: 01311ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 14651: 01313e84 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 14652: 0084aa51 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 14653: 00869825 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 14652: 0084aa81 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 14653: 00869855 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 14654: 012c0af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 14655: 012c39f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 14656: 012c35f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 14657: 011edd50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 14658: 00857251 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 14658: 00857281 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 14659: 012bd528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 14660: 007f4275 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 14660: 007f42a5 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 14661: 012cbc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ - 14662: 00a5a138 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ + 14662: 00a5a158 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ 14663: 012c3854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 14664: 012b759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 14665: 012b6b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 14666: 005887a1 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 14667: 01311e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 14668: 012b7aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 14669: 012ca87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 14670: 006cf76d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ + 14670: 006cf79d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ 14671: 005b4105 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 14672: 011f0d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 14673: 0044b151 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 14674: 01312cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 14675: 006816d1 48 FUNC GLOBAL DEFAULT 12 gen_gvec_cmtst │ │ │ │ 14676: 011ed510 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 14677: 012b3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 14678: 0075ed49 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 14678: 0075ed79 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 14679: 012b58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERROR_EVENT │ │ │ │ 14680: 012b3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 14681: 00888839 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 14681: 00888869 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 14682: 01312500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 14683: 012c6ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 14684: 01311b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 14685: 012bea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 14686: 007841e9 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 14686: 00784219 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 14687: 012b993c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 14688: 0044d26d 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 14689: 01311ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 14690: 012bdac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 14691: 012c3e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 14692: 012b4898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 14693: 0086f729 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 14694: 007f8549 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 14693: 0086f759 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 14694: 007f8579 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 14695: 004db5d5 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 14696: 012b3090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 14697: 01312316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 14698: 01311ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 14699: 0088b341 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 14699: 0088b371 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 14700: 0032b7b5 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 14701: 00881525 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 14702: 00810f11 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 14701: 00881555 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 14702: 00810f41 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 14703: 0032c6e1 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 14704: 012b2f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 14705: 012cb3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 14706: 00831ba1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 14707: 007f9735 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 14706: 00831bd1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 14707: 007f9765 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 14708: 0131346e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 14709: 01313152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 14710: 01311242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 14711: 012b9d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 14712: 01313754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 14713: 007822c5 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 14713: 007822f5 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 14714: 01312e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ 14715: 011fae5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_bxns │ │ │ │ - 14716: 0073c3e9 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 14717: 0088db51 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 14718: 0078f3b5 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 14716: 0073c419 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 14717: 0088db81 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 14718: 0078f3e5 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 14719: 005e9361 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 14720: 012c0988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 14721: 00421fc9 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 14722: 004c1fd1 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 14723: 00610c1d 48 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip32 │ │ │ │ 14724: 013128a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 14725: 00573315 1292 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 14726: 01189844 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 14727: 0078b2b1 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 14727: 0078b2e1 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 14728: 01311eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 14729: 01313dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 14730: 012beb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 14731: 012c7e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 14732: 007fd311 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 14732: 007fd341 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 14733: 0066c701 848 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 14734: 01312436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ 14735: 0120ff94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_uw │ │ │ │ - 14736: 00765109 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 14736: 00765139 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 14737: 0060c341 150 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_b │ │ │ │ 14738: 012c31a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 14739: 0060c691 248 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_d │ │ │ │ 14740: 012b4a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ 14741: 0061023d 42 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s32 │ │ │ │ - 14742: 008a761d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 14743: 0089fb11 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 14742: 008a764d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 14743: 0089fb41 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ 14744: 0060c441 150 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_h │ │ │ │ - 14745: 006cf7e9 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ - 14746: 00a64b40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 14745: 006cf819 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ + 14746: 00a64b60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 14747: 01313e81 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 14748: 008845c5 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 14748: 008845f5 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 14749: 012c0e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 14750: 012c47ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 14751: 01311b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 14752: 012c7278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 14753: 012ca23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 14754: 013128cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 14755: 00850a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 14755: 00850a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 14756: 0051a5d5 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 14757: 01311c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 14758: 0073bda1 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 14758: 0073bdd1 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 14759: 0044c199 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 14760: 005810a1 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 14761: 00383479 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ 14762: 0060c571 144 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_s │ │ │ │ 14763: 01226f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrtd │ │ │ │ - 14764: 00730855 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 14764: 00730885 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 14765: 0050fb71 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ - 14766: 006cf865 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ + 14766: 006cf895 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ 14767: 013137d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 14768: 013126ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ 14769: 01227040 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrth │ │ │ │ 14770: 012b57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_SUCCESS_EVENT │ │ │ │ - 14771: 00828a25 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 14771: 00828a55 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 14772: 012b4cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 14773: 0131107e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 14774: 01189188 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 14775: 012b5f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 14776: 01312104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 14777: 012bcc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 14778: 0120eaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40b │ │ │ │ @@ -14784,19 +14784,19 @@ │ │ │ │ 14780: 005cbf51 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 14781: 01226fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrts │ │ │ │ 14782: 013123d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 14783: 00442e81 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 14784: 01312d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 14785: 0131143c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 14786: 012cb920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 14787: 00835ecd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 14787: 00835efd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 14788: 013116d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ 14789: 0120ea70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40h │ │ │ │ - 14790: 0088a1e1 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 14791: 00830109 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 14790: 0088a211 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 14791: 00830139 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 14792: 012c8b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 14793: 012b6010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 14794: 012b34c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 14795: 013123aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 14796: 01312598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 14797: 012bf214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 14798: 01311cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ @@ -14804,338 +14804,338 @@ │ │ │ │ 14800: 012c97a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 14801: 01312282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 14802: 0067f821 164 FUNC GLOBAL DEFAULT 12 gen_sshl_i32 │ │ │ │ 14803: 0044c43d 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 14804: 005c12a1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 14805: 013119c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_DSTATE │ │ │ │ 14806: 0131241a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ - 14807: 006cc04d 824 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ + 14807: 006cc07d 824 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ 14808: 012b8bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 14809: 00869905 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 14809: 00869935 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 14810: 01313ab5 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 14811: 0077acc5 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 14811: 0077acf5 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 14812: 005e849d 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 14813: 013123da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 14814: 012b2b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 14815: 012c0008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 14816: 006df085 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ + 14816: 006df0b5 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ 14817: 0057dd21 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 14818: 012c39c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 14819: 0120e9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40w │ │ │ │ 14820: 01312fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 14821: 01312c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 14822: 008a5561 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 14822: 008a5591 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 14823: 002c7191 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 14824: 007c04d1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ - 14825: 006df1fd 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ + 14824: 007c0501 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 14825: 006df22d 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ 14826: 012b5f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 14827: 01312a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ 14828: 004fd76d 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 14829: 012143a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_b │ │ │ │ 14830: 01311348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 14831: 007388c5 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 14831: 007388f5 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 14832: 01214218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_d │ │ │ │ 14833: 012bc018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 14834: 012c5378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 14835: 00888375 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 14835: 008883a5 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 14836: 012c49bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 14837: 00574661 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 14838: 0120e968 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41b │ │ │ │ 14839: 01214320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_h │ │ │ │ 14840: 0131250c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 14841: 012b5434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 14842: 0089fb95 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 14843: 0086eeb1 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 14842: 0089fbc5 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 14843: 0086eee1 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 14844: 005e13e5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 14845: 012bc578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 14846: 004245c9 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 14847: 0120e8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41h │ │ │ │ 14848: 01311b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 14849: 0055a699 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 14850: 013116f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 14851: 01312556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 14852: 01311dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 14853: 0131316c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 14854: 00858e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 14854: 00858eb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 14855: 01312ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 14856: 012bc558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SCB_COMMAND_EVENT │ │ │ │ 14857: 012c7888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 14858: 01311952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 14859: 012bd618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14860: 0121429c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_s │ │ │ │ - 14861: 006f1aa9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ + 14861: 006f1ad9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ 14862: 01312d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 14863: 0076dba9 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ - 14864: 006f19a9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ + 14863: 0076dbd9 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 14864: 006f19d9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ 14865: 013124f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 14866: 01311980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 14867: 0073095d 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 14867: 0073098d 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 14868: 01311fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 14869: 012bb6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 14870: 01312b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 14871: 00588539 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 14872: 00852785 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 14872: 008527b5 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 14873: 00538f49 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 14874: 0073749d 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 14874: 007374cd 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 14875: 011f4ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 14876: 011d8788 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ 14877: 0120e860 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41w │ │ │ │ - 14878: 0078af11 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 14879: 007ff5f9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ - 14880: 006bc6f9 23508 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ + 14878: 0078af41 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 14879: 007ff629 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 14880: 006bc769 23500 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ 14881: 013110b6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 14882: 012bb2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 14883: 012c7798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 14884: 00681f89 80 FUNC GLOBAL DEFAULT 12 gen_gvec_uminp │ │ │ │ 14885: 0131314e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 14886: 012c9194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 14887: 00589da5 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 14888: 006f1a29 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ - 14889: 00765ccd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 14890: 0083e0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 14891: 008a27c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 14888: 006f1a59 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ + 14889: 00765cfd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 14890: 0083e0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 14891: 008a27f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 14892: 01313032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 14893: 00667061 512 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ 14894: 012be2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 14895: 008a1349 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 14895: 008a1379 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ 14896: 002c4291 76 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su0 │ │ │ │ 14897: 0120e7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42b │ │ │ │ 14898: 002c458d 152 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su1 │ │ │ │ - 14899: 008560b5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 14900: 008032e1 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 14899: 008560e5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 14900: 00803311 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 14901: 011f44f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 14902: 00743f11 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 14902: 00743f41 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 14903: 0120e758 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42h │ │ │ │ 14904: 012bb69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 14905: 012c0458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 14906: 006825e9 92 FUNC GLOBAL DEFAULT 12 gen_gvec_uadalp │ │ │ │ 14907: 012b4a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 14908: 005ce1b9 80 FUNC GLOBAL DEFAULT 12 accel_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 14909: 012c06e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 14910: 00819aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 14911: 00743d41 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 14912: 008396d1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ - 14913: 00853a41 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ + 14910: 00819ad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 14911: 00743d71 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 14912: 00839701 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 14913: 00853a71 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ 14914: 012b4410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 14915: 00314b41 136 FUNC GLOBAL DEFAULT 12 wm8750_adc_dat │ │ │ │ 14916: 01313356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 14917: 00783d5d 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 14917: 00783d8d 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 14918: 0048f789 296 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 14919: 010b6274 64 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 14920: 00817f09 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 14920: 00817f39 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 14921: 01311262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 14922: 007354e5 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 14922: 00735515 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 14923: 012c233c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ 14924: 005bff5d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 14925: 006df33d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ + 14925: 006df36d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ 14926: 006159bd 4 FUNC GLOBAL DEFAULT 12 helper_vfp_set_fpscr │ │ │ │ - 14927: 0072c149 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 14927: 0072c179 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 14928: 01312e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 14929: 0073ff69 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 14929: 0073ff99 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 14930: 01205f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabdh │ │ │ │ 14931: 01312856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 14932: 007829a5 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 14933: 00868935 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 14932: 007829d5 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 14933: 00868965 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 14934: 0120e6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42w │ │ │ │ - 14935: 006df439 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ - 14936: 00893a3d 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 14935: 006df469 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ + 14936: 00893a6d 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ 14937: 0056e5b9 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 14938: 012b8780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 14939: 0087e4c5 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 14939: 0087e4f5 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 14940: 013129c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_WRITE_DSTATE │ │ │ │ 14941: 005884f1 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 14942: 01311e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 14943: 00297581 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 14944: 00336911 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 14945: 0039d6f9 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 14946: 013133c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 14947: 01205eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabds │ │ │ │ 14948: 00560a79 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ 14949: 0120e650 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43b │ │ │ │ - 14950: 00a7eda0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 14950: 00a7edc0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 14951: 01311722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 14952: 0055a18d 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 14953: 012bed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_BIT_EVENT │ │ │ │ 14954: 004439b1 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 14955: 00803065 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 14956: 0076e6dd 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 14955: 00803095 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 14956: 0076e70d 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 14957: 00562839 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 14958: 012c0c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ 14959: 003062e1 104 FUNC GLOBAL DEFAULT 12 acpi_ghes_add_fw_cfg │ │ │ │ - 14960: 0086f33d 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 14960: 0086f36d 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 14961: 0120e5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43h │ │ │ │ 14962: 01311a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 14963: 013113e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 14964: 0131157e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 14965: 0075b429 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 14965: 0075b459 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 14966: 0053ab35 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 14967: 013118a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 14968: 008520ad 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 14968: 008520dd 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 14969: 012bb05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 14970: 0131269e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 14971: 012bc1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 14972: 005c1659 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 14973: 012c7578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 14974: 012c9640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 14975: 00845785 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 14975: 008457b5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 14976: 012b97ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 14977: 00770c9d 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 14977: 00770ccd 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 14978: 012b98fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 14979: 0067f8c5 168 FUNC GLOBAL DEFAULT 12 gen_sshl_i64 │ │ │ │ 14980: 012c0118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 14981: 0122a598 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 14982: 0131366c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 14983: 0131122e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 14984: 0084edbd 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 14984: 0084eded 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 14985: 004e517d 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ 14986: 012cb950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 14987: 012b9d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 14988: 005d1839 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 14989: 00855ff9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 14989: 00856029 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 14990: 012b4694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 14991: 0085a1e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 14992: 0085050d 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 14993: 0071ddd5 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 14994: 007a9df1 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 14991: 0085a215 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 14992: 0085053d 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 14993: 0071de05 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 14994: 007a9e21 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 14995: 004003a9 6 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 14996: 01227b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addd │ │ │ │ 14997: 01311cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 14998: 00877b2d 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 14998: 00877b5d 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 14999: 012b286c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 15000: 007e8be9 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 15000: 007e8c19 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 15001: 002c7ac5 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ 15002: 0120e548 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43w │ │ │ │ - 15003: 00744471 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 15004: 00839a75 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 15003: 007444a1 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 15004: 00839aa5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 15005: 012c480c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 15006: 0071e0e1 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 15006: 0071e111 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 15007: 01313e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ 15008: 01227ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addh │ │ │ │ - 15009: 00764011 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ - 15010: 006f62e5 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ + 15009: 00764041 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 15010: 006f6315 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ 15011: 005d20d1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 15012: 00807f15 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 15013: 00784051 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 15012: 00807f45 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 15013: 00784081 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 15014: 01312942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 15015: 012be664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 15016: 0059d681 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 15017: 00781295 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ - 15018: 006d08ed 142 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ - 15019: 006f6379 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ + 15017: 007812c5 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 15018: 006d091d 142 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ + 15019: 006f63a9 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ 15020: 012bfb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 15021: 012be874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 15022: 01311594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_READ_DSTATE │ │ │ │ 15023: 00341f71 18 FUNC GLOBAL DEFAULT 12 cxl_event_insert │ │ │ │ 15024: 0131336c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 15025: 01312aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 15026: 012c04a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 15027: 01227c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_adds │ │ │ │ 15028: 012b9b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 15029: 00523629 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 15030: 01226dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpd │ │ │ │ 15031: 0032f879 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 15032: 01226eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmph │ │ │ │ 15033: 012cafd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 15034: 007137c9 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 15034: 007137f9 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 15035: 005f8019 8 FUNC GLOBAL DEFAULT 12 alle1_tlbmask │ │ │ │ 15036: 012b59c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_LEVEL_EVENT │ │ │ │ - 15037: 00804a35 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 15037: 00804a65 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 15038: 011f938c 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome_el │ │ │ │ 15039: 011edbc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 15040: 012c5778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 15041: 01226e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmps │ │ │ │ 15042: 01311108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 15043: 002be9b5 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 15044: 012c59f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 15045: 005536cd 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 15046: 0080bee1 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 15046: 0080bf11 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ 15047: 011eb728 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 15048: 01312d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 15049: 00543091 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 15050: 012cb37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 15051: 00826649 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 15051: 00826679 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 15052: 012c7bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 15053: 0038401d 124 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 15054: 01312db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 15055: 012cb9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 15056: 0074356d 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 15056: 0074359d 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 15057: 012b5cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 15058: 01313224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 15059: 012b967c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 15060: 012159d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_b │ │ │ │ 15061: 013128f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 15062: 01311c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 15063: 012c94b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 15064: 011ed384 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 15065: 00713841 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 15065: 00713871 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 15066: 01193650 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 15067: 01313590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 15068: 0131274a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 15069: 00541d1d 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ 15070: 0121594c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_h │ │ │ │ - 15071: 0089ddad 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 15071: 0089dddd 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 15072: 012c70b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 15073: 013137a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 15074: 012b737c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 15075: 012bc358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 15076: 003923b1 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ - 15077: 006dac45 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ + 15077: 006dac75 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ 15078: 012c3534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 15079: 012cbc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 15080: 013135fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 15081: 00891955 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 15082: 008a73ed 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 15081: 00891985 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 15082: 008a741d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 15083: 012b4a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 15084: 002c689d 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 15085: 01312afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 15086: 0067faed 92 FUNC GLOBAL DEFAULT 12 gen_uqadd_d │ │ │ │ 15087: 012c268c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 15088: 0085d4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 15088: 0085d4d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 15089: 01310e0b 1 OBJECT GLOBAL DEFAULT 25 mshv_allowed │ │ │ │ 15090: 01311d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 15091: 005cbe55 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ - 15092: 006e41d9 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ + 15092: 006e4209 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ 15093: 002cc3d5 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 15094: 012c47fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 15095: 005709e9 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 15096: 0066fdf9 156 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_set_chr │ │ │ │ 15097: 012c4b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 15098: 0053d9c9 252 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ 15099: 00533eed 20 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 15100: 011f2fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 15101: 002fc61d 88 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ - 15102: 006dace9 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ + 15102: 006dad19 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ 15103: 00547d51 40 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 15104: 0120f0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_os_ud │ │ │ │ - 15105: 006e4341 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ + 15105: 006e4371 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ 15106: 01312c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 15107: 01301180 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 15108: 01312fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 15109: 012b4c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 15110: 01313da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 15111: 012ca58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 15112: 012c1168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 15113: 012c21c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 15114: 00875e69 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ - 15115: 006e859d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ - 15116: 006f68d9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ + 15114: 00875e99 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 15115: 006e85cd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ + 15116: 006f6909 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ 15117: 012c1028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 15118: 012c0098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 15119: 01312c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 15120: 013111ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 15121: 008526a1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 15121: 008526d1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 15122: 013125e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 15123: 008831f1 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 15123: 00883221 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 15124: 002f1035 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 15125: 01313786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 15126: 01311a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ - 15127: 006f6b01 104 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ + 15127: 006f6b31 104 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ 15128: 012c9750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 15129: 01313df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ - 15130: 006e8795 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ + 15130: 006e87c5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ 15131: 012bfb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 15132: 0131309a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 15133: 01312072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 15134: 01312c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 15135: 013114fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ 15136: 005ca941 48 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 15137: 0059b3e5 128 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ @@ -15144,552 +15144,552 @@ │ │ │ │ 15140: 00563339 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 15141: 012b50b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 15142: 011f3708 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 15143: 012b85d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 15144: 0066fa25 48 FUNC GLOBAL DEFAULT 12 aspeed_create_pca9552 │ │ │ │ 15145: 012b987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 15146: 01313e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 15147: 008852b9 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 15147: 008852e9 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 15148: 01312370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 15149: 013113b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 15150: 0053a935 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 15151: 002c283d 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 15152: 0066fa55 48 FUNC GLOBAL DEFAULT 12 aspeed_create_pca9554 │ │ │ │ 15153: 00681939 104 FUNC GLOBAL DEFAULT 12 gen_neon_uqrshl │ │ │ │ 15154: 01311266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 15155: 012c7d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 15156: 00586765 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 15157: 005616b5 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 15158: 007d2d4d 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 15158: 007d2d7d 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 15159: 0131134a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 15160: 0066e6cd 124 FUNC GLOBAL DEFAULT 12 board_soc_type │ │ │ │ 15161: 012c53e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 15162: 012b2eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 15163: 012c34d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 15164: 0081f8b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 15164: 0081f8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 15165: 012ca13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 15166: 002c3d55 76 FUNC GLOBAL DEFAULT 12 helper_uhsub8 │ │ │ │ 15167: 002b6bb1 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 15168: 00810a91 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 15168: 00810ac1 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 15169: 011fc9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarb │ │ │ │ 15170: 00342001 228 FUNC GLOBAL DEFAULT 12 cxl_event_get_records │ │ │ │ - 15171: 008a0df1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 15171: 008a0e21 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 15172: 002c40c5 244 FUNC GLOBAL DEFAULT 12 helper_crypto_aesd │ │ │ │ 15173: 01215ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_b │ │ │ │ 15174: 00512979 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 15175: 01312f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 15176: 002b8559 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 15177: 013110ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 15178: 002c3fd1 244 FUNC GLOBAL DEFAULT 12 helper_crypto_aese │ │ │ │ 15179: 01311af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 15180: 01312758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 15181: 00893719 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 15181: 00893749 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 15182: 011fc92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarh │ │ │ │ 15183: 0045af19 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 15184: 012c5bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 15185: 011880e8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 15186: 002fa8e5 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 15187: 01311402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 15188: 013127e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 15189: 01215e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_h │ │ │ │ 15190: 01312912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 15191: 003028f5 164 FUNC GLOBAL DEFAULT 12 nvdimm_build_srat │ │ │ │ 15192: 01311f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 15193: 012bb24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 15194: 00854389 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 15195: 0089e421 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 15196: 007e8541 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 15197: 0075dd79 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 15194: 008543b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 15195: 0089e451 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 15196: 007e8571 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 15197: 0075dda9 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 15198: 01311a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 15199: 01312c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 15200: 0121a410 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_d │ │ │ │ 15201: 01312ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 15202: 012baacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 15203: 00883461 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 15203: 00883491 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 15204: 002b9dc9 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 15205: 00776605 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 15205: 00776635 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 15206: 013137ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 15207: 012c0ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 15208: 0121a518 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_h │ │ │ │ 15209: 01312940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 15210: 005968f9 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 15211: 012b704c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 15212: 011fc8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarw │ │ │ │ 15213: 012c4c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 15214: 00731599 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 15214: 007315c9 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 15215: 012cadb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 15216: 012c4004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 15217: 00888be9 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 15217: 00888c19 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 15218: 01312e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 15219: 01312c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 15220: 01313302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 15221: 01312f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 15222: 01312aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 15223: 005af81d 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 15224: 0131344a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 15225: 012bf274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 15226: 00436f2d 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 15227: 0084c4a5 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 15227: 0084c4d5 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 15228: 01311aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ 15229: 0121a494 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_s │ │ │ │ - 15230: 0070d249 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 15230: 0070d279 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 15231: 0043c9bd 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 15232: 012bfba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 15233: 002976cd 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 15234: 01312e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 15235: 01211c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_d │ │ │ │ 15236: 00525535 104 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 15237: 013128c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ 15238: 00614f11 52 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f32_to_f16 │ │ │ │ - 15239: 0088d971 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ - 15240: 006e2c95 62 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ + 15239: 0088d9a1 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 15240: 006e2cc5 62 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ 15241: 012bf124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 15242: 01188c2c 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ 15243: 01211d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_h │ │ │ │ 15244: 011f7ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat16 │ │ │ │ - 15245: 0085fba9 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 15245: 0085fbd9 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 15246: 00542c35 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 15247: 005752d5 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 15248: 00893961 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 15248: 00893991 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 15249: 012cba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 15250: 00605df9 768 FUNC GLOBAL DEFAULT 12 v8m_security_lookup │ │ │ │ 15251: 0116d958 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 15252: 008821cd 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 15252: 008821fd 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 15253: 012b6a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 15254: 0059d929 84 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 15255: 007bcbc1 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 15255: 007bcbf1 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 15256: 01312dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 15257: 012ca22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 15258: 005b4169 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 15259: 01202890 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsh │ │ │ │ 15260: 002c7595 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 15261: 01211cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_s │ │ │ │ 15262: 01313630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 15263: 012c463c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 15264: 005e84b5 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 15265: 005e3da1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 15266: 012cbe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 15267: 013135c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ 15268: 012c8f10 72 OBJECT GLOBAL DEFAULT 24 target_arm_trace_events │ │ │ │ - 15269: 00843159 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 15269: 00843189 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 15270: 005cfab9 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 15271: 013137ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 15272: 0085b3dd 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 15272: 0085b40d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 15273: 012b9b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 15274: 012c0868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 15275: 0120280c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsw │ │ │ │ 15276: 011862d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 15277: 004f82ad 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 15278: 00783401 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 15278: 00783431 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 15279: 005aeef1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 15280: 012b6440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 15281: 0131115a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ 15282: 0121cccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_b │ │ │ │ - 15283: 0081a5c9 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 15283: 0081a5f9 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 15284: 0131325c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 15285: 01313464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 15286: 0121c9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_d │ │ │ │ - 15287: 006d6405 122 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ + 15287: 006d6435 122 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ 15288: 00610619 194 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s8 │ │ │ │ 15289: 0121cbc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_h │ │ │ │ 15290: 01161e4c 64 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 15291: 0131379e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 15292: 008224a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 15292: 008224d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 15293: 01313682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 15294: 01313d48 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 15295: 00802791 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 15295: 008027c1 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 15296: 013133c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 15297: 0081eba1 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ - 15298: 006d6481 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ + 15297: 0081ebd1 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 15298: 006d64b1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ 15299: 012b85a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 15300: 008710a1 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 15300: 008710d1 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 15301: 0131216e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 15302: 00552af5 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 15303: 005d19c9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 15304: 012c7808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 15305: 012c56c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 15306: 002976ad 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 15307: 005606c5 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 15308: 012045f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarb │ │ │ │ 15309: 01218418 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmla │ │ │ │ 15310: 01312c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 15311: 0121cabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_s │ │ │ │ 15312: 01313346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 15313: 012ca930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 15314: 008a0ac9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 15314: 008a0af9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 15315: 012bd858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 15316: 012c99c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 15317: 005c6695 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 15318: 007fb859 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 15318: 007fb889 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 15319: 01311958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 15320: 01311c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 15321: 0131276e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 15322: 01204570 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarh │ │ │ │ 15323: 00440789 600 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 15324: 012b5b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 15325: 002da181 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 15326: 01312388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 15327: 01311620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 15328: 0120490c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarb │ │ │ │ 15329: 00596a91 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ - 15330: 006d6521 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ + 15330: 006d6551 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ 15331: 01311950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 15332: 0085fe31 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 15333: 00861a31 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 15332: 0085fe61 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 15333: 00861a61 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 15334: 012c68a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 15335: 0131271e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 15336: 0131272e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 15337: 0043f451 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 15338: 00542fe1 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 15339: 01206a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadci │ │ │ │ 15340: 005d2261 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 15341: 01312622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_BAD_SELECTION_DSTATE │ │ │ │ 15342: 010b8370 64 OBJECT GLOBAL DEFAULT 21 vmstate_pmbus_device │ │ │ │ 15343: 012c16f4 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 15344: 002c9c5d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 15345: 006c22cd 1604 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ - 15346: 0074122d 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 15345: 006c2335 1592 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ + 15346: 0074125d 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 15347: 01204888 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarh │ │ │ │ 15348: 0040c37d 308 FUNC GLOBAL DEFAULT 12 lan9118_phy_read │ │ │ │ 15349: 012b59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_LPG_LED_EVENT │ │ │ │ 15350: 012c5398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 15351: 0081d875 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 15352: 0073078d 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 15351: 0081d8a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 15352: 007307bd 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 15353: 01311226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 15354: 013114a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ 15355: 01218208 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmls │ │ │ │ - 15356: 00880111 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 15357: 00829761 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 15356: 00880141 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 15357: 00829791 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 15358: 013122d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 15359: 0041c345 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 15360: 01311364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 15361: 002bddf5 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 15362: 002ff731 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 15363: 012044ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarw │ │ │ │ 15364: 01312cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 15365: 00399fa5 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 15366: 012c3624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 15367: 005c0b61 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 15368: 00781425 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 15369: 00859bf5 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 15368: 00781455 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 15369: 00859c25 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 15370: 012c0198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 15371: 0055632d 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 15372: 01310f24 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 15373: 008a25a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 15374: 00874fb5 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 15373: 008a25d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 15374: 00874fe5 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 15375: 01204804 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarw │ │ │ │ 15376: 013130e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 15377: 012ef3d8 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ - 15378: 006d8b51 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ + 15378: 006d8b81 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ 15379: 0057635d 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 15380: 01312f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 15381: 01311274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 15382: 005e5691 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 15383: 012bd798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 15384: 0131135c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 15385: 00822f2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 15385: 00822f5d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 15386: 00681ae5 76 FUNC GLOBAL DEFAULT 12 gen_gvec_uqadd_qc │ │ │ │ 15387: 012c8a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ 15388: 013115d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_DSTATE │ │ │ │ - 15389: 007864c1 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 15389: 007864f1 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 15390: 01311448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 15391: 00829639 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 15391: 00829669 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 15392: 01313496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 15393: 012c6b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 15394: 0120b44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddb │ │ │ │ - 15395: 006d8c25 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ + 15395: 006d8c55 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ 15396: 0058bc1d 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 15397: 012c3d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 15398: 00806941 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 15399: 0087ada1 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 15400: 00802d41 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 15398: 00806971 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 15399: 0087add1 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 15400: 00802d71 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 15401: 0131316a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 15402: 005e6511 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 15403: 0086e951 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 15403: 0086e981 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 15404: 00383eb1 120 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 15405: 0120b3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddh │ │ │ │ 15406: 01312bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 15407: 002fc675 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 15408: 005ea8b5 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 15409: 00826505 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 15409: 00826535 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 15410: 005af851 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 15411: 0052fc91 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 15412: 013132a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 15413: 012b718c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 15414: 00853f35 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 15414: 00853f65 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 15415: 00440215 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 15416: 005e9399 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 15417: 00666139 500 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ 15418: 005c6799 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ - 15419: 006d2a29 74 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ - 15420: 006d8d11 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ + 15419: 006d2a59 74 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ + 15420: 006d8d41 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ 15421: 01312bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 15422: 012ba8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ 15423: 005fb39d 72 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbi │ │ │ │ - 15424: 00837175 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 15425: 007fd4f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 15424: 008371a5 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 15425: 007fd521 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 15426: 005cf8b5 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 15427: 012c5a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 15428: 012b84e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 15429: 005def79 124 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ - 15430: 006d2a75 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ + 15430: 006d2aa5 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ 15431: 0120b344 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddw │ │ │ │ 15432: 01311e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ 15433: 00554395 24 FUNC GLOBAL DEFAULT 12 cpr_exec_init │ │ │ │ - 15434: 0082596d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 15434: 0082599d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 15435: 012c1664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 15436: 012c0dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 15437: 012b59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_PAGE_PTE_EVENT │ │ │ │ 15438: 012c6f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 15439: 005e5481 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 15440: 01312a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 15441: 011f2268 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ - 15442: 006e4779 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ + 15442: 006e47a9 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ 15443: 013137d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15444: 006d3245 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ + 15444: 006d3275 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ 15445: 012c7988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 15446: 013129f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 15447: 007e4021 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 15448: 0074ac15 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ - 15449: 006d329d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ + 15447: 007e4051 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 15448: 0074ac45 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 15449: 006d32cd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ 15450: 00543ca1 480 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ 15451: 005dbbe1 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 15452: 012b7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 15453: 01312dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ - 15454: 006d2add 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ + 15454: 006d2b0d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ 15455: 0066bfbd 548 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ 15456: 0055d09d 22 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ - 15457: 006e4871 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ + 15457: 006e48a1 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ 15458: 012c84ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 15459: 011936f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 15460: 0115bca4 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 15461: 010bb344 64 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 15462: 012cb0ac 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_hest_trace_events_trace_events │ │ │ │ - 15463: 0088e6d1 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 15464: 0089451d 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 15463: 0088e701 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 15464: 0089454d 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 15465: 012b910c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 15466: 005c1989 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ - 15467: 006dcb1d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ + 15467: 006dcb4d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ 15468: 01312c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 15469: 008a1011 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 15470: 00855cf9 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 15471: 0075d071 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 15469: 008a1041 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 15470: 00855d29 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 15471: 0075d0a1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 15472: 012c67c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 15473: 01312a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 15474: 012c3c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ 15475: 01202998 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsh │ │ │ │ - 15476: 006d3309 112 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ - 15477: 0070f4e5 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 15476: 006d3339 112 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ + 15477: 0070f515 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 15478: 005a770d 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 15479: 013128b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 15480: 012c4224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ 15481: 0060e671 164 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_b │ │ │ │ - 15482: 006dcb81 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ + 15482: 006dcbb1 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ 15483: 0060ea91 294 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_d │ │ │ │ - 15484: 00809235 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 15484: 00809265 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 15485: 005c72ad 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 15486: 007bb78d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 15486: 007bb7bd 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ 15487: 0060e7d5 164 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_h │ │ │ │ - 15488: 00842d99 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 15488: 00842dc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 15489: 0131138c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 15490: 005cc1dd 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 15491: 011f4578 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 15492: 00832f01 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 15493: 0079268d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 15492: 00832f31 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 15493: 007926bd 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 15494: 01311962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 15495: 013117ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 15496: 005de9f5 68 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 15497: 002d69a9 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 15498: 012bb01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 15499: 013129de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 15500: 0072cc69 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 15501: 008091b1 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 15500: 0072cc99 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 15501: 008091e1 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 15502: 005710d5 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 15503: 011fa490 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_smc │ │ │ │ - 15504: 006d7381 194 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ + 15504: 006d73b1 194 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ 15505: 0041fbf5 4 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 15506: 01311c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 15507: 01202914 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsw │ │ │ │ 15508: 0131318a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 15509: 01313288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 15510: 0085a631 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 15510: 0085a661 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 15511: 0118886c 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 15512: 006dcbe5 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ + 15512: 006dcc15 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ 15513: 012c4d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 15514: 007e2ba5 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 15514: 007e2bd5 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ 15515: 0060e9d1 192 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_s │ │ │ │ - 15516: 006d7445 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ - 15517: 00865939 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 15516: 006d7475 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ + 15517: 00865969 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 15518: 012bad7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 15519: 012b3160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 15520: 00474349 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 15521: 012c7448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 15522: 011e9b88 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 15523: 0074fbcd 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 15523: 0074fbfd 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 15524: 01311f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 15525: 012c7ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 15526: 00444b79 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 15527: 01311964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ - 15528: 00895cc5 112 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ + 15528: 00895cf5 112 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ 15529: 012b757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 15530: 0047435d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 15531: 011893f0 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 15532: 00571099 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ 15533: 0053395d 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 15534: 012b4e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 15535: 00341691 112 FUNC GLOBAL DEFAULT 12 cxl_fmws_get_all_sorted │ │ │ │ 15536: 011fad54 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_mrs │ │ │ │ 15537: 012be3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 15538: 012c0978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 15539: 012b3390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 15540: 013131d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 15541: 007ff841 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 15541: 007ff871 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 15542: 002f9389 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ - 15543: 006d7525 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ + 15543: 006d7555 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ 15544: 00562d85 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 15545: 00530701 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 15546: 011f0dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ - 15547: 006eb825 148 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ + 15547: 006eb855 148 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ 15548: 012b6af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 15549: 00879099 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 15550: 007f0ed1 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 15551: 0072f285 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 15549: 008790c9 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 15550: 007f0f01 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 15551: 0072f2b5 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 15552: 012ca39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 15553: 0088cd51 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 15554: 0078b9b1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 15553: 0088cd81 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 15554: 0078b9e1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 15555: 005cff65 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 15556: 0085718d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 15557: 00a7edd8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 15558: 0084b2b1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 15556: 008571bd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 15557: 00a7edf8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 15558: 0084b2e1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 15559: 01311fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 15560: 013130e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 15561: 01313430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 15562: 012bed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 15563: 002ea5cd 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ - 15564: 006f2cf5 238 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ + 15564: 006f2d25 238 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ 15565: 011f29a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 15566: 01312838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 15567: 012c3014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 15568: 013116ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 15569: 006f2b91 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ + 15569: 006f2bc1 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ 15570: 002fc9a9 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 15571: 00734f2d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 15572: 00a64a20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 15571: 00734f5d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 15572: 00a64a40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 15573: 013125b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 15574: 00575199 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 15575: 0072dd55 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 15575: 0072dd85 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 15576: 012bfb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ - 15577: 006f873d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ + 15577: 006f876d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ 15578: 013128ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 15579: 0083f4c5 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 15579: 0083f4f5 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 15580: 00554849 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 15581: 012b3560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 15582: 011fac4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_msr │ │ │ │ - 15583: 006dcc49 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ + 15583: 006dcc79 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ 15584: 011890dc 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 15585: 008336d1 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 15585: 00833701 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 15586: 012ca3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 15587: 005e65cd 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 15588: 012c261c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 15589: 01312970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 15590: 0073c25d 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 15590: 0073c28d 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 15591: 00514bc1 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 15592: 006f8839 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ - 15593: 006f2c41 180 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ - 15594: 0085e6bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ - 15595: 006dccad 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ + 15592: 006f8869 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ + 15593: 006f2c71 180 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ + 15594: 0085e6ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 15595: 006dccdd 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ 15596: 01311ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 15597: 011e9984 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 15598: 01312706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 15599: 00778c55 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 15599: 00778c85 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 15600: 01311ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 15601: 012c3dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 15602: 01313df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 15603: 0131108e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 15604: 012c27dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 15605: 007f0ff9 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 15605: 007f1029 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 15606: 01311f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 15607: 00455151 1764 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 15608: 012bcbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 15609: 006f8935 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ - 15610: 00885291 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 15609: 006f8965 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ + 15610: 008852c1 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 15611: 00309ad1 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 15612: 0131374c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 15613: 0131386c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ - 15614: 006d75fd 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ + 15614: 006d762d 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ 15615: 005254d1 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 15616: 00897269 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 15616: 00897299 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 15617: 003ab3a1 132 FUNC GLOBAL DEFAULT 12 gicv3_redist_vlpi_pending │ │ │ │ 15618: 01312346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 15619: 011f30d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 15620: 01311e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ - 15621: 006dcd11 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ + 15621: 006dcd41 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ 15622: 01312e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 15623: 012c8c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 15624: 006d76b9 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ - 15625: 00896e39 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 15624: 006d76e9 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ + 15625: 00896e69 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 15626: 00368f35 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 15627: 0043c74d 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 15628: 00896fb1 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 15629: 0073c8b9 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 15628: 00896fe1 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 15629: 0073c8e9 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 15630: 012b5f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 15631: 0077aa65 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 15631: 0077aa95 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 15632: 012bd0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 15633: 01311fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 15634: 012c3034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 15635: 005238f5 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 15636: 012cbc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 15637: 012b3480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 15638: 0083cde1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 15638: 0083ce11 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 15639: 00611a49 124 FUNC GLOBAL DEFAULT 12 arm_cpu_do_unaligned_access │ │ │ │ 15640: 002ca09d 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 15641: 012bfb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 15642: 012b68f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 15643: 0059c609 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ - 15644: 006d7789 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ + 15644: 006d77b9 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ 15645: 01311fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 15646: 0088b445 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 15647: 008276ad 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 15648: 00808a8d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 15646: 0088b475 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 15647: 008276dd 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 15648: 00808abd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 15649: 012c9740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 15650: 004da635 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 15651: 00541f41 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 15652: 00870411 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 15653: 007ff689 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 15652: 00870441 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 15653: 007ff6b9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 15654: 012c45bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 15655: 00394b81 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 15656: 00716f05 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 15656: 00716f35 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 15657: 012c67d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 15658: 01312e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 15659: 01312270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 15660: 005239b5 192 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 15661: 012bf2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 15662: 012c992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 15663: 00541e45 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 15664: 012c22ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ - 15665: 007181e5 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 15665: 00718215 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 15666: 00523749 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 15667: 012bb41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 15668: 01312238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 15669: 012b73dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 15670: 00873f4d 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 15671: 009b860c 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 15670: 00873f7d 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 15671: 009b862c 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 15672: 012c5838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 15673: 005cc72d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 15674: 01189af8 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 15675: 01311664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 15676: 0131352e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 15677: 005882d1 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 15678: 013127d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 15679: 01311dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 15680: 004652d5 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 15681: 01311926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 15682: 012cbd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 15683: 01311236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 15684: 0072dd95 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 15684: 0072ddc5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 15685: 002d4d91 316 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 15686: 002be489 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 15687: 005eac69 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 15688: 01311b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 15689: 005e8dad 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 15690: 013123fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 15691: 013118d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ @@ -15697,273 +15697,273 @@ │ │ │ │ 15693: 005b5579 372 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 15694: 01313296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 15695: 004444c9 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 15696: 01311138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 15697: 0131235e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 15698: 012c71f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 15699: 0053b7f5 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 15700: 0089fd25 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 15700: 0089fd55 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 15701: 012ca55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 15702: 004b52e9 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 15703: 0118875c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 15704: 00554825 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 15705: 012b979c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 15706: 013135f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 15707: 012c40b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 15708: 002e6835 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 15709: 0131294e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 15710: 00850f31 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 15710: 00850f61 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 15711: 002be4f1 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 15712: 0089e141 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 15712: 0089e171 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 15713: 01312f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 15714: 0131365c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 15715: 013124f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 15716: 00542d41 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 15717: 0082824d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 15717: 0082827d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 15718: 013110c6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 15719: 013111fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 15720: 0087ff45 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 15720: 0087ff75 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 15721: 01313e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 15722: 012c83cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 15723: 0131226e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 15724: 012ef3cc 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 15725: 002bef21 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 15726: 012c3c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 15727: 0081a0bd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 15727: 0081a0ed 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ 15728: 011f7b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshll │ │ │ │ 15729: 011781d0 64 OBJECT GLOBAL DEFAULT 21 vmstate_arm_cpu │ │ │ │ - 15730: 00856261 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 15730: 00856291 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 15731: 012bfc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 15732: 013131e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 15733: 0073c935 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 15733: 0073c965 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ 15734: 0054b1d1 240 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_ioas │ │ │ │ - 15735: 007e2a81 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 15735: 007e2ab1 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 15736: 01311b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 15737: 00765411 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 15737: 00765441 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 15738: 01313dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 15739: 012c40a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 15740: 0120ff10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_h │ │ │ │ 15741: 013127ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 15742: 01312d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 15743: 002b5e35 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 15744: 00815e05 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ - 15745: 006d8611 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ + 15744: 00815e35 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 15745: 006d8641 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ 15746: 012c835c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 15747: 0131182a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 15748: 0087484d 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 15748: 0087487d 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 15749: 013130a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 15750: 013105cc 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 15751: 0085f4a5 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 15751: 0085f4d5 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 15752: 00369bfd 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 15753: 009b8608 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 15753: 009b8628 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 15754: 005b58dd 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 15755: 012c1e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ - 15756: 006d86dd 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ + 15756: 006d870d 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ 15757: 012b87d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 15758: 012ca51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 15759: 0032b181 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 15760: 0131278e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 15761: 0036c155 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 15762: 013136e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 15763: 002cb7ad 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 15764: 0120fe8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_w │ │ │ │ 15765: 005a185d 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 15766: 00556de5 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 15767: 012c3744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 15768: 0038bc61 76 FUNC GLOBAL DEFAULT 12 omap_i2c_bus │ │ │ │ - 15769: 0084c025 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 15769: 0084c055 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 15770: 012b714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 15771: 01220710 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u16 │ │ │ │ - 15772: 0089e14d 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 15773: 007ab999 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 15774: 00837281 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ - 15775: 006d87c1 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ + 15772: 0089e17d 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 15773: 007ab9c9 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 15774: 008372b1 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 15775: 006d87f1 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ 15776: 012bc748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 15777: 0041f959 12 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 15778: 00850c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 15779: 008691b9 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 15778: 00850c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 15779: 008691e9 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 15780: 01312252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 15781: 012c6598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 15782: 013121e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 15783: 005cd389 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 15784: 0082b911 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 15784: 0082b941 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 15785: 005e9dc9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 15786: 0120ce14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabsh │ │ │ │ 15787: 012c4a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 15788: 012c2e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 15789: 0089d789 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 15789: 0089d7b9 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 15790: 01312586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 15791: 01311b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 15792: 00370371 1620 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 15793: 012bf254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 15794: 0059afdd 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 15795: 012ba86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 15796: 0120cd90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabss │ │ │ │ 15797: 01312338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 15798: 01312f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 15799: 00513fad 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 15800: 007333f9 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 15800: 00733429 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 15801: 01312ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 15802: 012b2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 15803: 00614f79 52 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f64_to_f16 │ │ │ │ 15804: 0067fd51 162 FUNC GLOBAL DEFAULT 12 gen_sqsub_d │ │ │ │ 15805: 012c7df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 15806: 012beb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 15807: 01313416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 15808: 012c98ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 15809: 00807079 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 15809: 008070a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 15810: 01311e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 15811: 012b95fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 15812: 0088af3d 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 15813: 00722d11 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 15812: 0088af6d 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 15813: 00722d41 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 15814: 002bc7d9 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 15815: 005755fd 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 15816: 005e2641 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 15817: 01313450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 15818: 012b3470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 15819: 0084f4e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 15819: 0084f511 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 15820: 013120b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 15821: 01311fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 15822: 00589605 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 15823: 002cbfe9 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 15824: 006f5f55 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ - 15825: 0072de15 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 15824: 006f5f85 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ + 15825: 0072de45 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 15826: 0120fc7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_sw │ │ │ │ 15827: 01312194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 15828: 007334ad 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 15829: 0080e95d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 15828: 007334dd 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 15829: 0080e98d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 15830: 002da3dd 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 15831: 002d4f99 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 15832: 012bca98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 15833: 003401a5 124 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_group │ │ │ │ 15834: 005b898d 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 15835: 013131dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 15836: 0085b371 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 15836: 0085b3a1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 15837: 01313238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 15838: 013124e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 15839: 013112ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 15840: 0072c139 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 15840: 0072c169 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 15841: 012b9eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 15842: 007fa985 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 15843: 007463e9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 15842: 007fa9b5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 15843: 00746419 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 15844: 012b44a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 15845: 0052c561 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 15846: 004daf29 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 15847: 00610e89 112 FUNC GLOBAL DEFAULT 12 helper_neon_qzip16 │ │ │ │ 15848: 0032fe2d 148 FUNC GLOBAL DEFAULT 12 hmp_info_accelerators │ │ │ │ 15849: 00329f7d 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 15850: 013112ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 15851: 006fcb79 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 15852: 00884711 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 15851: 006fcba9 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 15852: 00884741 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 15853: 0120a348 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsb │ │ │ │ 15854: 013134da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 15855: 012c5ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 15856: 00763d39 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 15856: 00763d69 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 15857: 012b8abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 15858: 012c3d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 15859: 012c7f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 15860: 012c3a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 15861: 007458c9 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 15861: 007458f9 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 15862: 01312a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 15863: 012c483c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 15864: 0073c491 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 15864: 0073c4c1 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 15865: 012176b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_d │ │ │ │ 15866: 0120a2c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsh │ │ │ │ 15867: 012c6fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 15868: 002d5d49 612 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 15869: 01310f60 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 15870: 004905ed 44 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ 15871: 012177b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_h │ │ │ │ - 15872: 0073c975 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 15873: 006ec4ed 130 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ + 15872: 0073c9a5 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 15873: 006ec51d 130 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ 15874: 005969f5 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 15875: 012c07a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 15876: 013132f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 15877: 0087dbad 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 15877: 0087dbdd 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 15878: 0040c4b1 220 FUNC GLOBAL DEFAULT 12 lan9118_phy_update_link │ │ │ │ 15879: 011f8204 132 OBJECT GLOBAL DEFAULT 24 helper_info_saddsubx │ │ │ │ - 15880: 007fba39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 15880: 007fba69 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 15881: 0060c149 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s16 │ │ │ │ 15882: 00525d01 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 15883: 013119e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 15884: 0032b29d 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 15885: 01311daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 15886: 01217734 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_s │ │ │ │ - 15887: 006d955d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ - 15888: 007a8b15 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 15887: 006d958d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ + 15888: 007a8b45 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ 15889: 0120a240 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsw │ │ │ │ - 15890: 00765625 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ - 15891: 006ecdd5 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ + 15890: 00765655 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 15891: 006ece05 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ 15892: 01313046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 15893: 005b8f95 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 15894: 004497fd 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 15895: 0041fb51 8 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 15896: 00563849 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 15897: 008196ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ - 15898: 006d95b5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ + 15897: 008196dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 15898: 006d95e5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ 15899: 01311818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 15900: 012bd388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ - 15901: 006d92bd 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ + 15901: 006d92ed 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ 15902: 012b398c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 15903: 006de79d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ - 15904: 008538d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ + 15903: 006de7cd 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ + 15904: 00853901 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ 15905: 012b5b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 15906: 01312d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 15907: 005316b9 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 15908: 0120fa6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uh │ │ │ │ - 15909: 00760271 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 15910: 006d9315 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ + 15909: 007602a1 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 15910: 006d9345 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ 15911: 005e4821 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ - 15912: 006de8d5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ - 15913: 00749b75 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 15912: 006de905 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ + 15913: 00749ba5 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 15914: 012ca7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 15915: 012bb67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 15916: 008264c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 15917: 0074a265 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 15916: 008264f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 15917: 0074a295 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 15918: 00596929 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 15919: 0131185c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 15920: 004f86f9 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 15921: 006d9629 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ + 15921: 006d9659 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ 15922: 012c1dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 15923: 0078a9c5 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 15924: 00884ab5 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 15923: 0078a9f5 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 15924: 00884ae5 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 15925: 0060c049 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s16 │ │ │ │ 15926: 01188644 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 15927: 01189930 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 15928: 012bb11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 15929: 0120f9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uw │ │ │ │ 15930: 012b63f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 15931: 009fad98 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 15931: 009fadb8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 15932: 011f89c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shaddsubx │ │ │ │ - 15933: 006d938d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ + 15933: 006d93bd 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ 15934: 012b7ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_EVENT │ │ │ │ 15935: 012c0f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 15936: 007afdf1 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 15936: 007afe21 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 15937: 013127d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 15938: 0083afb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 15939: 00a7ed74 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 15940: 009fad94 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 15938: 0083afe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 15939: 00a7ed94 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 15940: 009fadb4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 15941: 012bee3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 15942: 0072c999 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 15943: 00882b3d 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 15944: 007fbbdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 15942: 0072c9c9 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 15943: 00882b6d 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 15944: 007fbc0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 15945: 01312030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ 15946: 00610ef9 44 FUNC GLOBAL DEFAULT 12 helper_neon_qzip32 │ │ │ │ - 15947: 00784f81 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 15947: 00784fb1 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 15948: 0131381c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 15949: 01311416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 15950: 008737ad 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 15950: 008737dd 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 15951: 01311120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 15952: 011ee404 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 15953: 012cb498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 15954: 01301160 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ - 15955: 006e3a49 240 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ + 15955: 006e3a79 240 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ 15956: 013124e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 15957: 00523bb1 68 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 15958: 0075ea71 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 15958: 0075eaa1 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 15959: 01312b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 15960: 005e463d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 15961: 0050fe99 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 15962: 012b5444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 15963: 01313560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 15964: 0120a1bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdub │ │ │ │ 15965: 011f22ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ @@ -15971,156 +15971,156 @@ │ │ │ │ 15967: 012b2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 15968: 00614ed9 54 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f32 │ │ │ │ 15969: 012bad4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 15970: 012bd058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 15971: 005b6241 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 15972: 00670009 52 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map │ │ │ │ 15973: 012b2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 15974: 0073b8e5 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 15974: 0073b915 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 15975: 0120a138 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduh │ │ │ │ 15976: 005e7c29 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 15977: 013118c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 15978: 012b983c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ - 15979: 006e3b39 236 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ + 15979: 006e3b69 236 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ 15980: 0131189e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 15981: 00538229 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 15982: 0066e749 864 FUNC GLOBAL DEFAULT 12 raspi_base_machine_init │ │ │ │ 15983: 01311f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 15984: 012be1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 15985: 0082842d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 15985: 0082845d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 15986: 012bcc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 15987: 00850349 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 15987: 00850379 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 15988: 011f0b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 15989: 012b7dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 15990: 012c5898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 15991: 012be3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 15992: 0087eead 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 15992: 0087eedd 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 15993: 013127e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 15994: 01311546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 15995: 01312178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 15996: 013136c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 15997: 006f5fb9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ + 15997: 006f5fe9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ 15998: 0039a515 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 15999: 01313336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 16000: 005df721 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 16001: 012c82fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ 16002: 0120a0b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduw │ │ │ │ - 16003: 009d8e38 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 16003: 009d8e58 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 16004: 00341565 152 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 16005: 01311252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 16006: 005fb7cd 284 FUNC GLOBAL DEFAULT 12 arm_phys_excp_target_el │ │ │ │ 16007: 00596845 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 16008: 0085867d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 16008: 008586ad 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 16009: 012c0338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 16010: 0084df65 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 16010: 0084df95 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 16011: 0059ae2d 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 16012: 0122c47c 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 16013: 012c95c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 16014: 0131150a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 16015: 01312626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 16016: 006de839 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ + 16016: 006de869 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ 16017: 012c6af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 16018: 012be9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 16019: 01312a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 16020: 002c4dfd 204 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1a │ │ │ │ 16021: 005b44c5 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ 16022: 002c4ec9 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1b │ │ │ │ 16023: 011fe798 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sb │ │ │ │ 16024: 01312932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 16025: 007f901d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ - 16026: 006de971 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ + 16025: 007f904d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 16026: 006de9a1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ 16027: 00296cfd 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 16028: 002be649 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 16029: 0082b0ed 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 16029: 0082b11d 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ 16030: 011fe714 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sh │ │ │ │ 16031: 003aae25 106 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_lpi │ │ │ │ - 16032: 0084c3e5 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 16033: 0088b639 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 16034: 0073cab1 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 16032: 0084c415 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 16033: 0088b669 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 16034: 0073cae1 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 16035: 012c30e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 16036: 00554389 12 FUNC GLOBAL DEFAULT 12 cpr_exec_unpreserve_fds │ │ │ │ 16037: 005c1b39 160 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i128_chk │ │ │ │ - 16038: 006d34ad 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ + 16038: 006d34dd 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ 16039: 005e8429 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 16040: 013125da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 16041: 012c8c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 16042: 005b0159 2376 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 16043: 012cc06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 16044: 0044b069 88 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 16045: 002c9f25 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ - 16046: 006fa36d 78 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ + 16046: 006fa39d 78 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ 16047: 013113dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ - 16048: 006d3525 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ + 16048: 006d3555 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ 16049: 01312f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 16050: 00442a81 80 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 16051: 0120c028 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbb │ │ │ │ 16052: 012c5598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 16053: 012c0808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 16054: 012c0328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 16055: 012055f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0h │ │ │ │ 16056: 011f0e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 16057: 012cc0f0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 16058: 01312e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 16059: 0120bfa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbh │ │ │ │ 16060: 012c66a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_EXEC_EVENT │ │ │ │ 16061: 002c4f9d 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2a │ │ │ │ - 16062: 008503e5 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 16062: 00850415 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 16063: 00421de5 40 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ 16064: 002c5071 216 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2b │ │ │ │ - 16065: 007c0691 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 16066: 00727e4d 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 16067: 0073e199 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 16068: 006d359d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ - 16069: 00743739 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 16065: 007c06c1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 16066: 00727e7d 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 16067: 0073e1c9 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 16068: 006d35cd 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ + 16069: 00743769 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 16070: 012bb5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 16071: 0120556c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0s │ │ │ │ 16072: 012b5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_BACKLIGHT_EVENT │ │ │ │ 16073: 0036c735 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 16074: 010b8608 64 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 16075: 0043c5e1 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 16076: 01312542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 16077: 002c7589 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 16078: 01169328 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 16079: 0044b16d 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 16080: 011f2a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 16081: 0118811c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 16082: 005b5fc1 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 16083: 013126e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 16084: 00881381 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 16084: 008813b1 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 16085: 01188688 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 16086: 008294a5 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 16086: 008294d5 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 16087: 004e0e29 108 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_register_container │ │ │ │ 16088: 01312d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 16089: 013126da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 16090: 012c1984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 16091: 01311662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 16092: 013126d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 16093: 013131f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 16094: 007715dd 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 16094: 0077160d 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 16095: 005f55e9 6 FUNC GLOBAL DEFAULT 12 arm_cp_read_zero │ │ │ │ 16096: 01311f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 16097: 013114be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 16098: 0082c80d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 16099: 0071cc89 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 16098: 0082c83d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 16099: 0071ccb9 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 16100: 005c0ee9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 16101: 013116f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 16102: 012bf568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 16103: 008815c5 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 16103: 008815f5 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 16104: 01311472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 16105: 01313dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 16106: 0059a0d1 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 16107: 0088803d 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 16107: 0088806d 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 16108: 002e982d 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 16109: 012b763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 16110: 0050f3b1 116 FUNC GLOBAL DEFAULT 12 AUD_backend_check │ │ │ │ - 16111: 008382f5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 16111: 00838325 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 16112: 012c2df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 16113: 007bd18d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 16113: 007bd1bd 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 16114: 012ba04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 16115: 0072f2e9 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 16115: 0072f319 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 16116: 012c825c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 16117: 012ca950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 16118: 004448d5 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 16119: 004e311d 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 16120: 011f1794 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 16121: 012b4cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 16122: 013134c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ @@ -16128,231 +16128,231 @@ │ │ │ │ 16124: 005e212d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 16125: 0054bded 124 FUNC GLOBAL DEFAULT 12 host_iommu_device_iommufd_attach_hwpt │ │ │ │ 16126: 01311a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 16127: 012c0768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 16128: 01223914 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_rpres_f32 │ │ │ │ 16129: 012c9620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 16130: 005e9d4d 122 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_discon_cb │ │ │ │ - 16131: 0089d8c1 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 16131: 0089d8f1 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 16132: 00614f45 52 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f64 │ │ │ │ 16133: 012b34e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 16134: 0074a175 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 16135: 0078d8a5 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 16134: 0074a1a5 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 16135: 0078d8d5 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 16136: 011fe504 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_uh │ │ │ │ 16137: 005babad 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 16138: 01311836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 16139: 011f315c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 16140: 003f873d 208 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 16141: 01311bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 16142: 00872785 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 16142: 008727b5 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 16143: 01313060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 16144: 012bc1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 16145: 012beac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 16146: 0052f605 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 16147: 012c2104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ 16148: 012bf334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_WRITE_EVENT │ │ │ │ - 16149: 00849eed 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 16150: 00896e29 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 16151: 00862559 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 16149: 00849f1d 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 16150: 00896e59 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 16151: 00862589 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 16152: 0052f00d 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 16153: 0072cc21 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ - 16154: 006d363d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ + 16153: 0072cc51 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 16154: 006d366d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ 16155: 012b6b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 16156: 010b9c10 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ - 16157: 006d36b5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ + 16157: 006d36e5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ 16158: 0131340e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 16159: 012bd1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 16160: 012beebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 16161: 012b8164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 16162: 002b47cd 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 16163: 012b4e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 16164: 00806209 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 16164: 00806239 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 16165: 013131a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 16166: 00823aa1 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 16166: 00823ad1 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 16167: 0055ce21 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 16168: 013124dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ - 16169: 006e1699 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ + 16169: 006e16c9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ 16170: 0131205c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 16171: 012b69d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 16172: 00809889 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 16172: 008098b9 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 16173: 00442e71 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 16174: 0059ab49 172 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 16175: 012b31e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 16176: 002b7e4d 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 16177: 0115ada8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 16178: 012b5de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 16179: 012b3010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 16180: 00760c81 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 16180: 00760cb1 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 16181: 013130be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 16182: 012b768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 16183: 006e170d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ + 16183: 006e173d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ 16184: 00613bf1 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxd │ │ │ │ 16185: 002c9b95 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 16186: 005b77f5 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ - 16187: 006d372d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ + 16187: 006d375d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ 16188: 002c9225 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 16189: 012c84cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 16190: 00613bc5 38 FUNC GLOBAL DEFAULT 12 helper_vfp_maxh │ │ │ │ 16191: 002c76e1 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 16192: 013138ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 16193: 005e7491 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 16194: 012badec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 16195: 012c89dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 16196: 0131227a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 16197: 01313492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 16198: 008342f9 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 16199: 007bac0d 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 16198: 00834329 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 16199: 007bac3d 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 16200: 00306899 332 FUNC GLOBAL DEFAULT 12 build_pci_bridge_edsm │ │ │ │ 16201: 012bab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 16202: 0066fe95 372 FUNC GLOBAL DEFAULT 12 aspeed_soc_dram_init │ │ │ │ 16203: 005e0329 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 16204: 005c0605 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 16205: 00613bed 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxs │ │ │ │ - 16206: 007e18cd 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ - 16207: 006e1781 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ + 16206: 007e18fd 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 16207: 006e17b1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ 16208: 0055d669 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 16209: 0077a535 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 16209: 0077a565 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 16210: 00339119 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 16211: 00442c85 176 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 16212: 01312466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 16213: 00449645 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 16214: 0054b9bd 380 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_dirty_bitmap │ │ │ │ 16215: 005e0645 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 16216: 012b4230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 16217: 006fcb7d 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 16217: 006fcbad 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 16218: 011893c8 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 16219: 012c4e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 16220: 007ffb05 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 16220: 007ffb35 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 16221: 00638ab5 200 FUNC GLOBAL DEFAULT 12 omap_badwidth_read16 │ │ │ │ 16222: 005b60d9 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 16223: 013125e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 16224: 01311e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 16225: 013138b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 16226: 004bbe29 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ 16227: 012cbfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_ADD_SQE_EVENT │ │ │ │ - 16228: 0078d8e9 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 16229: 007d282d 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 16230: 0082d655 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 16228: 0078d919 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 16229: 007d285d 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 16230: 0082d685 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 16231: 0122a364 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 16232: 013128d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 16233: 012bafec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 16234: 01312360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 16235: 01312afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 16236: 004f5a15 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 16237: 012c6ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 16238: 00749b89 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 16238: 00749bb9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 16239: 012b2654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 16240: 00542d8d 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 16241: 013116a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 16242: 012b3740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ - 16243: 0068945d 84 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ + 16243: 006894cd 84 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ 16244: 003337f1 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 16245: 008195f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 16245: 00819629 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 16246: 012c7318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 16247: 01311380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 16248: 012c37b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 16249: 0044a7c5 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 16250: 005ba641 284 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 16251: 0086248d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 16251: 008624bd 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 16252: 012b78fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 16253: 012b76fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 16254: 005e3985 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 16255: 01313634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 16256: 011f4158 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 16257: 0072fe85 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 16257: 0072feb5 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 16258: 012b4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 16259: 005762e5 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 16260: 00336485 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 16261: 007841dd 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 16261: 0078420d 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 16262: 01313d9e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 16263: 003f8815 100 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 16264: 0131250a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 16265: 0076d569 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 16265: 0076d599 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 16266: 01311276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 16267: 012b3710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 16268: 01311efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 16269: 012c9510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 16270: 00330269 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 16271: 004458c1 128 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 16272: 0131308a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16273: 013131e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 16274: 0084ca99 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 16274: 0084cac9 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 16275: 012b9bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 16276: 00827cad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 16276: 00827cdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 16277: 013110da 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 16278: 005e98fd 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 16279: 012b5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_INV_NOTIFIERS_MR_EVENT │ │ │ │ 16280: 002d1119 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 16281: 00730381 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 16281: 007303b1 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 16282: 01313604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 16283: 01313566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 16284: 012c6678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 16285: 01312128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 16286: 013117c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 16287: 012b2a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 16288: 0131280c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 16289: 007e9559 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 16289: 007e9589 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 16290: 01312d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 16291: 012cb69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 16292: 012bc9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 16293: 012ca2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 16294: 012b5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RANGE_INVAL_EVENT │ │ │ │ 16295: 00638c3d 200 FUNC GLOBAL DEFAULT 12 omap_badwidth_read32 │ │ │ │ - 16296: 006f9019 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ + 16296: 006f9049 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ 16297: 013120cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 16298: 00610031 170 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s8 │ │ │ │ 16299: 0131386a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 16300: 012ba1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 16301: 012c3bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 16302: 012be024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ - 16303: 006f9115 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ + 16303: 006f9145 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ 16304: 0044bd35 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ - 16305: 006e9401 264 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ + 16305: 006e9431 264 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ 16306: 002b92f1 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 16307: 0085f059 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 16307: 0085f089 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 16308: 013127c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 16309: 01313710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 16310: 002e5aa1 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 16311: 002b7f19 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 16312: 01313548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 16313: 01312e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 16314: 00542361 156 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 16315: 013118a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ - 16316: 006e0391 124 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ - 16317: 006f9211 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ - 16318: 006e9509 264 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ + 16316: 006e03c1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ + 16317: 006f9241 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ + 16318: 006e9539 264 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ 16319: 013123f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 16320: 011eef5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 16321: 003edde5 192 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ 16322: 005c1abd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 16323: 012c07b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 16324: 012c4b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ - 16325: 006e0485 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ + 16325: 006e04b5 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ 16326: 012b5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_BUZZ_EVENT │ │ │ │ 16327: 012c0b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 16328: 0131287e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 16329: 0131110e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 16330: 002ca07d 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 16331: 00852535 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 16331: 00852565 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 16332: 011f4ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 16333: 013112c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16334: 0131255e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_RW_DSTATE │ │ │ │ 16335: 012b9efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 16336: 0051a3b9 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 16337: 0080c061 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 16337: 0080c091 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 16338: 012bd0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 16339: 005ee9c9 44 FUNC GLOBAL DEFAULT 12 arm_cpu_lpa2_finalize │ │ │ │ 16340: 01311692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 16341: 012cbeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 16342: 003eef59 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 16343: 002ea5b9 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 16344: 012bc098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 16345: 0032fef5 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 16346: 007fa191 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 16347: 0088d8fd 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 16346: 007fa1c1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 16347: 0088d92d 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 16348: 005b499d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 16349: 0131254c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 16350: 003eed1d 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 16351: 013121f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 16352: 01225150 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd │ │ │ │ 16353: 00609125 148 FUNC GLOBAL DEFAULT 12 get_phys_addr_for_at │ │ │ │ 16354: 012bc668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ @@ -16360,191 +16360,191 @@ │ │ │ │ 16356: 012b6a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 16357: 013116c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 16358: 012c55c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 16359: 01311f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 16360: 0122590c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh │ │ │ │ 16361: 002cc2c1 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 16362: 013121de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 16363: 0080c1c5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 16363: 0080c1f5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 16364: 0121e610 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_ceq_f32 │ │ │ │ 16365: 01312f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 16366: 00862635 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 16367: 0073fa15 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 16366: 00862665 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 16367: 0073fa45 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 16368: 012c8a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ - 16369: 006e4961 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ + 16369: 006e4991 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ 16370: 005e9ce5 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 16371: 00615705 92 FUNC GLOBAL DEFAULT 12 helper_fjcvtzs │ │ │ │ - 16372: 006f3a5d 218 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls_idx │ │ │ │ + 16372: 006f3a8d 218 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls_idx │ │ │ │ 16373: 012c39b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 16374: 007fcadd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 16374: 007fcb0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 16375: 012bd928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 16376: 01312366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 16377: 012bb7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 16378: 0072f46d 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 16379: 008452c9 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 16378: 0072f49d 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 16379: 008452f9 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 16380: 012b8500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 16381: 01225468 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs │ │ │ │ 16382: 01312d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 16383: 012ef614 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 16384: 012c5388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 16385: 0087f669 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 16386: 007f4d15 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 16387: 0078b941 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 16385: 0087f699 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 16386: 007f4d45 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 16387: 0078b971 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 16388: 0052bf8d 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 16389: 00820d29 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 16389: 00820d59 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 16390: 002ba9e1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ - 16391: 006e4a5d 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ + 16391: 006e4a8d 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ 16392: 013085b9 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 16393: 012b7e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_READ_EVENT │ │ │ │ 16394: 0131292e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 16395: 00893085 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ - 16396: 00853ac5 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ + 16395: 008930b5 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 16396: 00853af5 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ 16397: 012c88ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 16398: 012c67b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 16399: 0060ffa1 142 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u8 │ │ │ │ 16400: 004f6315 200 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 16401: 005d2c4d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ - 16402: 00877de9 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ + 16402: 00877e19 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ 16403: 01313692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 16404: 01311e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 16405: 002fdd65 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 16406: 0122656c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touid │ │ │ │ 16407: 010b92f4 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 16408: 012b5508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_READ_EVENT │ │ │ │ 16409: 01226674 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touih │ │ │ │ - 16410: 00873cc5 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 16410: 00873cf5 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 16411: 013110e1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 16412: 00581731 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 16413: 0043eed9 172 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 16414: 012c46fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 16415: 00844045 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 16415: 00844075 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 16416: 012b3240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ - 16417: 006e05d5 92 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ + 16417: 006e0605 92 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ 16418: 00567545 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 16419: 00368951 210 FUNC GLOBAL DEFAULT 12 bcm2835_fb_validate_config │ │ │ │ 16420: 0050f425 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 16421: 012c52b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 16422: 01313156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 16423: 012c5c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 16424: 012c09a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 16425: 00873f21 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 16425: 00873f51 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 16426: 013110f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 16427: 01311fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 16428: 007fd0f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 16428: 007fd125 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 16429: 012265f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touis │ │ │ │ 16430: 0057e495 196 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 16431: 006e0691 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ - 16432: 007f9161 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 16431: 006e06c1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ + 16432: 007f9191 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 16433: 0043b73d 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 16434: 005bb685 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 16435: 007604bd 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 16435: 007604ed 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 16436: 013136e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 16437: 002b77e5 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 16438: 0131112e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 16439: 0072136d 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 16440: 0073bccd 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 16439: 0072139d 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 16440: 0073bcfd 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 16441: 004b53fd 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 16442: 004b52a1 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 16443: 00832e89 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 16444: 0076e781 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 16445: 0087d671 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 16443: 00832eb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 16444: 0076e7b1 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 16445: 0087d6a1 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 16446: 012b5c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 16447: 012bc4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 16448: 00757501 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 16449: 00823b5d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 16450: 007847b9 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 16448: 00757531 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 16449: 00823b8d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 16450: 007847e9 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 16451: 012ca3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 16452: 0051aaf1 348 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 16453: 004f4f49 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 16454: 012c6a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 16455: 0074ac09 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 16455: 0074ac39 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 16456: 0057b069 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 16457: 011f5784 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 16458: 01312172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 16459: 012ba71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 16460: 01312b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 16461: 01311e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 16462: 00895589 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 16462: 008955b9 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 16463: 002bca35 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 16464: 011888dc 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 16465: 013133de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 16466: 012c0a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 16467: 01312d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 16468: 008a170d 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 16468: 008a173d 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 16469: 005b5dc9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 16470: 0078b529 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 16470: 0078b559 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 16471: 012ef3d0 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 16472: 012c7908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 16473: 012c7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_WORD_EVENT │ │ │ │ 16474: 01213090 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_b │ │ │ │ 16475: 013120ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 16476: 00819d6d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 16477: 0079cb01 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 16476: 00819d9d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 16477: 0079cb31 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 16478: 002c3bdd 74 FUNC GLOBAL DEFAULT 12 helper_shadd8 │ │ │ │ - 16479: 0088f249 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 16479: 0088f279 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 16480: 01212f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_d │ │ │ │ 16481: 012c6dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 16482: 012b30c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 16483: 00834685 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 16484: 0085eba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 16483: 008346b5 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 16484: 0085ebd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 16485: 011f0bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 16486: 01312adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 16487: 0078df8d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 16487: 0078dfbd 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 16488: 0121300c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_h │ │ │ │ - 16489: 0087e571 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 16489: 0087e5a1 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 16490: 012c0ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 16491: 005ee891 180 FUNC GLOBAL DEFAULT 12 arm_cpu_register │ │ │ │ 16492: 012cbedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 16493: 005436d1 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 16494: 01312396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 16495: 011f4e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 16496: 01312726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 16497: 005d2f4d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 16498: 00859545 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 16499: 008362b1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 16498: 00859575 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 16499: 008362e1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 16500: 0032cab1 248 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 16501: 013125c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ 16502: 00307aa1 232 FUNC GLOBAL DEFAULT 12 build_append_pci_dsm_func0_common │ │ │ │ - 16503: 0084d71d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 16503: 0084d74d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 16504: 01212f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_s │ │ │ │ 16505: 011eecc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 16506: 012b9d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 16507: 005232b1 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 16508: 0061401d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitod │ │ │ │ 16509: 002fc07d 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 16510: 005b7e09 208 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 16511: 0083d359 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 16511: 0083d389 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 16512: 00613f69 32 FUNC GLOBAL DEFAULT 12 helper_vfp_sitoh │ │ │ │ 16513: 002eb4b1 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 16514: 01313120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 16515: 0085e099 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 16515: 0085e0c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 16516: 013120fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ - 16517: 006e9c01 6 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ + 16517: 006e9c31 6 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ 16518: 01312dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 16519: 003ffb51 240 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 16520: 0086f299 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 16521: 00781961 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 16522: 007f47f9 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 16520: 0086f2c9 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 16521: 00781991 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 16522: 007f4829 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 16523: 0052376d 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 16524: 013114a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 16525: 002f9c09 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 16526: 01311dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 16527: 012be064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 16528: 00393f4d 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 16529: 013113a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 16530: 00829089 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 16530: 008290b9 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 16531: 0043b879 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 16532: 013110bf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 16533: 01215df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_b │ │ │ │ 16534: 012bdb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 16535: 012c5998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 16536: 00613fd1 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitos │ │ │ │ 16537: 012b8afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 16538: 00782595 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 16539: 00714029 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 16538: 007825c5 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 16539: 00714059 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 16540: 00379605 340 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_fifo │ │ │ │ 16541: 013111d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 16542: 005e834d 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 16543: 01215c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_d │ │ │ │ 16544: 01200898 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovi │ │ │ │ 16545: 002fb625 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 16546: 005b41f5 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ @@ -16558,63 +16558,63 @@ │ │ │ │ 16554: 01311d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 16555: 01311f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 16556: 012c7978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 16557: 012b9fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 16558: 012caa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 16559: 0115d848 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 16560: 002eb35d 152 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 16561: 00874049 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 16561: 00874079 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 16562: 0060fac9 54 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u16 │ │ │ │ - 16563: 0084c139 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 16564: 0080aaed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 16563: 0084c169 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 16564: 0080ab1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 16565: 01312c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 16566: 012c4e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 16567: 012ca940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 16568: 002fbcd9 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 16569: 01215ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_s │ │ │ │ 16570: 00536aa9 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 16571: 01311bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 16572: 012250cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould │ │ │ │ 16573: 012c0b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 16574: 01225804 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh │ │ │ │ 16575: 005c0be9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i128_chk │ │ │ │ 16576: 012b48d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ 16577: 00682645 92 FUNC GLOBAL DEFAULT 12 gen_gvec_fabs │ │ │ │ - 16578: 0087786d 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 16578: 0087789d 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 16579: 013112e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 16580: 01313668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 16581: 012c7608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 16582: 012c3774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 16583: 007134ed 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 16583: 0071351d 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 16584: 01312986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ - 16585: 006f1ce1 226 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ + 16585: 006f1d11 226 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ 16586: 00638dc5 92 FUNC GLOBAL DEFAULT 12 omap_mpuio_key │ │ │ │ 16587: 01312b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 16588: 00510261 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 16589: 00803fad 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 16589: 00803fdd 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 16590: 012253e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls │ │ │ │ 16591: 012b743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 16592: 013124ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 16593: 01313098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 16594: 00570af1 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 16595: 00864d81 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 16595: 00864db1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 16596: 0043d839 200 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 16597: 0115b5e4 64 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 16598: 012b8004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 16599: 006f1dc5 232 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ - 16600: 0081e3c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 16601: 008a24f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 16602: 0085f86d 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 16603: 0080ca75 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 16599: 006f1df5 232 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ + 16600: 0081e3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 16601: 008a2525 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 16602: 0085f89d 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 16603: 0080caa5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 16604: 01313664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 16605: 012c8a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 16606: 012c57b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 16607: 007e1a51 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 16607: 007e1a81 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 16608: 011eec44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 16609: 007fcb19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 16609: 007fcb49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 16610: 011e0010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 16611: 01312514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 16612: 012c1454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 16613: 01312aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 16614: 002a8b51 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 16615: 0118639c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 16616: 013124e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -16622,851 +16622,851 @@ │ │ │ │ 16618: 012c9520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 16619: 00530949 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 16620: 011f5574 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 16621: 01312d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 16622: 012b7d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 16623: 00531799 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 16624: 011f1818 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 16625: 0085a221 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 16625: 0085a251 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 16626: 0131389a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 16627: 0052c3c9 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 16628: 0057e7c9 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 16629: 013125a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 16630: 0058ef15 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 16631: 01311278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 16632: 00766a59 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 16632: 00766a89 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 16633: 002c39b5 44 FUNC GLOBAL DEFAULT 12 helper_ssubaddx │ │ │ │ 16634: 005e88d9 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 16635: 0131207e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 16636: 012cb478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 16637: 007715bd 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 16637: 007715ed 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 16638: 012bcbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 16639: 01311e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 16640: 00855739 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 16640: 00855769 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 16641: 0131166e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 16642: 005b7c41 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 16643: 009b7f38 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 16643: 009b7f58 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 16644: 011862f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 16645: 002b4fcd 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 16646: 0071f13d 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 16646: 0071f16d 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 16647: 012c0a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ 16648: 012bb46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_READ_EVENT │ │ │ │ - 16649: 00839ddd 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ - 16650: 006d4949 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ + 16649: 00839e0d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 16650: 006d4979 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ 16651: 0053ea21 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 16652: 012c7ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 16653: 0074c0cd 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 16653: 0074c0fd 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 16654: 013118e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 16655: 00525db9 488 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 16656: 00533c19 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ 16657: 0060fb01 14 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u32 │ │ │ │ - 16658: 0081adc9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 16659: 00829945 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 16658: 0081adf9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 16659: 00829975 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 16660: 012c9760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 16661: 006d49a5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ + 16661: 006d49d5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ 16662: 004f5df9 1208 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 16663: 0076cda5 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 16663: 0076cdd5 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 16664: 01313de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 16665: 005d3261 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 16666: 0131355e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 16667: 01312b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 16668: 007ffcbd 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 16668: 007ffced 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ 16669: 011f9074 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub8 │ │ │ │ - 16670: 00839fd9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 16670: 0083a009 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 16671: 01313306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_EVENT_DSTATE │ │ │ │ 16672: 012cac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 16673: 00496c9d 72 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 16674: 01313816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 16675: 0081ec95 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 16676: 00824859 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 16675: 0081ecc5 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 16676: 00824889 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 16677: 00581c81 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 16678: 01310e0a 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 16679: 004daa45 444 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 16680: 00884709 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 16681: 007d2f69 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 16680: 00884739 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 16681: 007d2f99 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 16682: 012b3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 16683: 007bcb71 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 16684: 007715ed 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 16683: 007bcba1 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 16684: 0077161d 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 16685: 00471cb1 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 16686: 012be704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 16687: 0085a0f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 16688: 00845091 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 16687: 0085a125 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 16688: 008450c1 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 16689: 01188ca0 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 16690: 013131d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ - 16691: 006d4a21 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ + 16691: 006d4a51 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ 16692: 00586539 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 16693: 0087abd9 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 16694: 00890b59 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 16693: 0087ac09 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 16694: 00890b89 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ 16695: 006819a1 68 FUNC GLOBAL DEFAULT 12 gen_neon_sqshli │ │ │ │ - 16696: 00826e7d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ - 16697: 006f3eb9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ + 16696: 00826ead 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 16697: 006f3ee9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ 16698: 01312a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 16699: 01313398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ - 16700: 006f48a1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ + 16700: 006f48d1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ 16701: 004b1ff5 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 16702: 0131333a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 16703: 00741095 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 16704: 0087f919 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 16703: 007410c5 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 16704: 0087f949 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 16705: 012bcf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 16706: 0043b9c5 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 16707: 012b64b0 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 16708: 0052366d 68 FUNC GLOBAL DEFAULT 12 bql_update_status │ │ │ │ 16709: 01311868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 16710: 01312896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 16711: 006f3f39 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ + 16711: 006f3f69 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ 16712: 0121bf64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah_idx │ │ │ │ 16713: 005b7259 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 16714: 01311824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 16715: 01313200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 16716: 002b7951 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 16717: 00743fa5 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 16717: 00743fd5 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 16718: 005e37b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 16719: 012c40f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 16720: 0057e175 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 16721: 012b3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ 16722: 0121bbc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uitos │ │ │ │ - 16723: 0081bff5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 16723: 0081c025 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 16724: 012c5768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 16725: 012c0448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 16726: 004b22bd 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 16727: 007f5781 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 16728: 009fad78 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 16729: 0076384d 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 16727: 007f57b1 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 16728: 009fad98 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 16729: 0076387d 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ 16730: 013115f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIG_CACHE_INV_DSTATE │ │ │ │ - 16731: 0073ba71 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 16731: 0073baa1 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 16732: 012b28c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 16733: 006f3fb9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ - 16734: 00870bed 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 16735: 0087520d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 16736: 00835f91 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 16733: 006f3fe9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ + 16734: 00870c1d 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 16735: 0087523d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 16736: 00835fc1 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 16737: 01312320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 16738: 002fafe5 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 16739: 008082e5 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 16740: 007fbf25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 16739: 00808315 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 16740: 007fbf55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 16741: 01311fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 16742: 0073f705 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 16743: 0073bdc1 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 16742: 0073f735 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 16743: 0073bdf1 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 16744: 012c1544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 16745: 013123e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 16746: 00776715 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 16746: 00776745 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 16747: 00338975 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 16748: 00737799 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 16748: 007377c9 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 16749: 012bd428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 16750: 01312088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 16751: 012c71d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 16752: 01311270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CQE_HANDLER_DSTATE │ │ │ │ 16753: 01312ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 16754: 01312b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 16755: 012b925c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 16756: 01312688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 16757: 01313602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 16758: 0058ed81 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 16759: 012b9fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 16760: 0076fc9d 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 16760: 0076fccd 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 16761: 01313384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 16762: 012c5f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 16763: 012b770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 16764: 0088f719 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 16764: 0088f749 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 16765: 005e3609 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 16766: 01312cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 16767: 0131297a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 16768: 012c1384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_READ_BLOCK_EVENT │ │ │ │ 16769: 006056a1 124 FUNC GLOBAL DEFAULT 12 arm_pamax │ │ │ │ 16770: 011f2370 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 16771: 01313584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ - 16772: 006d4a9d 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ + 16772: 006d4acd 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ 16773: 01312a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 16774: 012c862c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 16775: 005cde31 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 16776: 007b1401 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 16776: 007b1431 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 16777: 012c64f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 16778: 012cbf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ - 16779: 006d4af9 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ + 16779: 006d4b29 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ 16780: 0057dbb9 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 16781: 00a64a50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 16781: 00a64a70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 16782: 011f41dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 16783: 005f45e5 124 FUNC GLOBAL DEFAULT 12 arm_debug_check_watchpoint │ │ │ │ 16784: 013129ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 16785: 00562be5 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 16786: 011eebc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 16787: 0088f235 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 16787: 0088f265 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 16788: 01313174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 16789: 005e17bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 16790: 012bc308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 16791: 01311a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 16792: 01313e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 16793: 012b4440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 16794: 0059dafd 72 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 16795: 012b6bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 16796: 012c7008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 16797: 0055d0f9 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 16798: 012c79a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 16799: 0087ed65 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 16799: 0087ed95 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 16800: 002c3bc1 28 FUNC GLOBAL DEFAULT 12 helper_shadd16 │ │ │ │ - 16801: 006d4b75 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ + 16801: 006d4ba5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ 16802: 01311c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 16803: 0088a38d 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 16804: 008288ad 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 16803: 0088a3bd 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 16804: 008288dd 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 16805: 00524b29 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 16806: 0081e50d 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 16806: 0081e53d 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 16807: 004e65c9 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 16808: 012c9b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 16809: 0081f629 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 16809: 0081f659 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 16810: 0041fae5 84 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 16811: 012c9e78 276 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 16812: 011caae8 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 16813: 01312212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 16814: 011e04c4 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 16815: 012b9c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 16816: 01312bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 16817: 012b68a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 16818: 012c7138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 16819: 01313e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 16820: 0076da79 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 16820: 0076daa9 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 16821: 013125cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 16822: 012bb82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ - 16823: 00782269 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 16823: 00782299 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 16824: 01313782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 16825: 002c2755 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ - 16826: 006dc1fd 188 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ + 16826: 006dc22d 188 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ 16827: 012be5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 16828: 012c8c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 16829: 01311d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 16830: 00296a99 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 16831: 0088f5bd 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 16832: 00879095 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 16831: 0088f5ed 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 16832: 008790c5 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 16833: 01311a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 16834: 008049e1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 16834: 00804a11 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 16835: 012b40d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 16836: 00681761 80 FUNC GLOBAL DEFAULT 12 gen_gvec_srshl │ │ │ │ 16837: 012bdaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 16838: 012b3270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 16839: 0060fdf1 44 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u8 │ │ │ │ 16840: 01225048 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd │ │ │ │ 16841: 01313766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 16842: 0080054d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 16842: 0080057d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 16843: 00296911 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 16844: 0086110d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 16844: 0086113d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 16845: 012256fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqh │ │ │ │ 16846: 006812c1 100 FUNC GLOBAL DEFAULT 12 gen_gvec_srshr │ │ │ │ - 16847: 006f1921 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ + 16847: 006f1951 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ 16848: 013114d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 16849: 0081c279 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ - 16850: 006f1821 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ + 16849: 0081c2a9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 16850: 006f1851 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ 16851: 00455835 200 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 16852: 00587ff9 22 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 16853: 013114f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 16854: 01163c00 64 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ 16855: 005c1081 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 16856: 0043699d 164 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 16857: 00842ac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 16857: 00842af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 16858: 004229a9 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 16859: 00474365 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 16860: 00522539 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 16861: 013134f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_POWERCTL_RESET_CPU_DSTATE │ │ │ │ 16862: 01225360 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqs │ │ │ │ 16863: 01311b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 16864: 003b8ff5 74 FUNC GLOBAL DEFAULT 12 cxl_extent_groups_overlaps_dpa_range │ │ │ │ 16865: 0041f999 32 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 16866: 011faac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg │ │ │ │ 16867: 0053bb49 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 16868: 013111e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 16869: 01311156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ - 16870: 006f18a1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ + 16870: 006f18d1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ 16871: 012c6948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 16872: 012b8420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 16873: 0057e3f1 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 16874: 00588901 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 16875: 00848fa9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 16875: 00848fd9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 16876: 012bb29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 16877: 012b920c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 16878: 002d64c5 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 16879: 005eeb69 44 FUNC GLOBAL DEFAULT 12 kvm_arm_pvtime_init │ │ │ │ 16880: 01313e7e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 16881: 012ca400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 16882: 012b994c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 16883: 008771f9 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 16883: 00877229 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 16884: 0131350c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CVAL_WRITE_DSTATE │ │ │ │ 16885: 012bb35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 16886: 012bc138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 16887: 011f2aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 16888: 012ef3e0 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 16889: 00727e01 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 16889: 00727e31 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 16890: 012b3730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 16891: 01185eb4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 16892: 0080d541 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 16892: 0080d571 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 16893: 012c3954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 16894: 01225990 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd_round_to_zero │ │ │ │ 16895: 005ce051 124 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_routes │ │ │ │ 16896: 00530951 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 16897: 012b88d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 16898: 007fb895 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 16899: 00834449 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 16900: 007f8ef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 16901: 007f9eb1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 16898: 007fb8c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 16899: 00834479 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 16900: 007f8f21 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 16901: 007f9ee1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 16902: 0131221a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 16903: 00819761 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 16903: 00819791 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 16904: 0052f345 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 16905: 01311928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 16906: 005ea5ed 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 16907: 01311254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 16908: 0083664d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 16908: 0083667d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 16909: 012c9e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 16910: 0071e039 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 16910: 0071e069 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 16911: 002bb84d 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 16912: 005234b1 144 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 16913: 005ac749 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 16914: 011e99f4 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 16915: 013117fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ 16916: 0121cedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s16 │ │ │ │ - 16917: 00839115 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 16917: 00839145 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 16918: 005f4b75 124 FUNC GLOBAL DEFAULT 12 arm_adjust_watchpoint_address │ │ │ │ 16919: 0041c3d1 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 16920: 013118d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 16921: 01312a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 16922: 00852db9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 16922: 00852de9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ 16923: 011781b0 8 OBJECT GLOBAL DEFAULT 21 aarch64_machine_interfaces │ │ │ │ - 16924: 0085ab49 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 16925: 0074a02d 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 16924: 0085ab79 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 16925: 0074a05d 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 16926: 013124b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 16927: 01311c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 16928: 013110b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 16929: 012b6430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 16930: 012c8c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 16931: 00440235 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 16932: 002fcd61 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 16933: 0078abb5 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 16934: 007d2dd1 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 16935: 008662e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 16933: 0078abe5 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 16934: 007d2e01 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 16935: 00866319 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 16936: 003b2681 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 16937: 00525a4d 232 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 16938: 011f31e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 16939: 00825dd5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 16939: 00825e05 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 16940: 012be404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 16941: 0078b831 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 16941: 0078b861 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 16942: 012ca33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 16943: 0131285a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 16944: 00336951 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 16945: 01312ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 16946: 01311846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 16947: 00330fad 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 16948: 012c9174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 16949: 006f6115 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ + 16949: 006f6145 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ 16950: 013120b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 16951: 00841501 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 16951: 00841531 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 16952: 01312e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 16953: 00842dd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 16953: 00842e05 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 16954: 00378f55 464 FUNC GLOBAL DEFAULT 12 omap_dma_init │ │ │ │ 16955: 005e9c7d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exception_cb │ │ │ │ 16956: 01311476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 16957: 0087e3d1 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 16958: 00744729 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 16957: 0087e401 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 16958: 00744759 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 16959: 005d0959 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 16960: 005fbc69 126 FUNC GLOBAL DEFAULT 12 arm_security_space │ │ │ │ 16961: 003f1541 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 16962: 005e0249 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 16963: 0032eaf5 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 16964: 012cafb0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 16965: 005cbafd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 16966: 013124aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 16967: 01312d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16968: 013133e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 16969: 0084af25 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 16969: 0084af55 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 16970: 013121a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 16971: 00536d25 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 16972: 0056071d 644 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 16973: 0071f109 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 16973: 0071f139 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ 16974: 0056c6f9 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 16975: 0121b40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_ds │ │ │ │ 16976: 013130ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 16977: 00589e99 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 16978: 0121b388 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_du │ │ │ │ 16979: 005d0169 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 16980: 00832a51 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 16981: 0075b3c1 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 16982: 00850be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 16980: 00832a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 16981: 0075b3f1 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 16982: 00850c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 16983: 012b3880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 16984: 005d294d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 16985: 01313280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 16986: 00879dc9 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 16987: 00895acd 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 16986: 00879df9 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 16987: 00895afd 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 16988: 01311ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 16989: 011ee1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 16990: 012be5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 16991: 012b8940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 16992: 012c23fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 16993: 00812a49 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 16993: 00812a79 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 16994: 00663069 2648 FUNC GLOBAL DEFAULT 12 arm_load_kernel │ │ │ │ 16995: 012c828c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 16996: 0078b7c5 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 16996: 0078b7f5 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 16997: 01311938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 16998: 00783f19 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 16999: 0071d995 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 17000: 0083a3fd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 17001: 00800c85 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 16998: 00783f49 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 16999: 0071d9c5 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 17000: 0083a42d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 17001: 00800cb5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 17002: 0120bf20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovntb │ │ │ │ 17003: 012b3210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 17004: 01203e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarb │ │ │ │ 17005: 0131254a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 17006: 002bbd9d 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 17007: 01311c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 17008: 00541e61 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 17009: 0120be9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnth │ │ │ │ 17010: 0121cdd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s32 │ │ │ │ 17011: 002e4895 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 17012: 01203db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarh │ │ │ │ 17013: 005d8ef5 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 17014: 0074902d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 17015: 00a64ab0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 17014: 0074905d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 17015: 00a64ad0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 17016: 012b2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 17017: 005260d9 152 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 17018: 005de589 208 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 17019: 012c25cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 17020: 01312576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_READ_DSTATE │ │ │ │ 17021: 0122a334 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 17022: 01311ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 17023: 007b0175 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 17024: 007c0511 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ - 17025: 006dd991 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ + 17023: 007b01a5 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 17024: 007c0541 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 17025: 006dd9c1 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ 17026: 0059c09d 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 17027: 007fce61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 17027: 007fce91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 17028: 00610585 68 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s8 │ │ │ │ 17029: 0131363a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 17030: 012ec838 4 OBJECT GLOBAL DEFAULT 25 acpi_generic_error_notifiers │ │ │ │ - 17031: 0074fc39 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 17031: 0074fc69 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 17032: 012c0778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 17033: 013110ca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ 17034: 012b2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ - 17035: 006dda11 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ + 17035: 006dda41 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ 17036: 01313600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 17037: 00571f21 1440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 17038: 0085f6fd 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 17039: 0077b091 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 17038: 0085f72d 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 17039: 0077b0c1 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 17040: 01203d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarw │ │ │ │ 17041: 012b4ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 17042: 00530251 14 FUNC GLOBAL DEFAULT 12 memory_region_enable_lockless_io │ │ │ │ 17043: 0055dead 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 17044: 012b9a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 17045: 01312414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 17046: 012c1824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ - 17047: 006d242d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ + 17047: 006d245d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ 17048: 01311d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 17049: 01312ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 17050: 00879861 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 17051: 00843385 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 17052: 0078dcc1 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 17053: 00717e49 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 17050: 00879891 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 17051: 008433b5 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 17052: 0078dcf1 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 17053: 00717e79 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 17054: 012eee98 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 17055: 00446ead 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 17056: 007308f9 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 17057: 00762f09 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 17056: 00730929 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 17057: 00762f39 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 17058: 012c7e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 17059: 012c3cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ - 17060: 006ddaa5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ + 17060: 006ddad5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ 17061: 0054de2d 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 17062: 01222c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s8 │ │ │ │ 17063: 01312aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 17064: 013111dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 17065: 0131177e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 17066: 01312a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 17067: 012c2dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 17068: 012b3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 17069: 013118d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 17070: 002bb361 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 17071: 00847be1 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 17071: 00847c11 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 17072: 012c4e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 17073: 002e5289 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 17074: 00446f1d 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ 17075: 01227fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlstm │ │ │ │ - 17076: 0072f565 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 17076: 0072f595 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 17077: 00574b59 200 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 17078: 0121b82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fs │ │ │ │ 17079: 012c276c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 17080: 008553a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 17081: 0084256d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 17080: 008553d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 17081: 0084259d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 17082: 0121b7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fu │ │ │ │ 17083: 01312976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 17084: 01313662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 17085: 00870cf9 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 17085: 00870d29 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 17086: 005d1309 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 17087: 012b5c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 17088: 0084da3d 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 17088: 0084da6d 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 17089: 011e9974 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 17090: 012b39ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 17091: 012bfe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_EVENT │ │ │ │ 17092: 013129ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 17093: 00722275 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 17094: 0073cba9 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 17093: 007222a5 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 17094: 0073cbd9 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 17095: 012c84fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 17096: 0032b1f1 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 17097: 0041fabd 40 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 17098: 012c6d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 17099: 00862c15 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 17100: 00765bb5 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 17099: 00862c45 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 17100: 00765be5 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 17101: 012b5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_EVENT_EVENT │ │ │ │ 17102: 005e6659 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 17103: 012c9db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 17104: 00892c11 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 17104: 00892c41 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 17105: 012c46cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 17106: 01312698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ - 17107: 006f6179 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ + 17107: 006f61a9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ 17108: 012c6d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 17109: 012bb21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 17110: 01312c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 17111: 00585e09 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 17112: 0078a55d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 17112: 0078a58d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 17113: 01313e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 17114: 0080d605 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 17115: 0082ff31 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 17116: 007fb72d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 17117: 00825169 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 17118: 00822335 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 17114: 0080d635 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 17115: 0082ff61 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 17116: 007fb75d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 17117: 00825199 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 17118: 00822365 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 17119: 00613759 36 FUNC GLOBAL DEFAULT 12 arm_set_ah_fp_behaviours │ │ │ │ 17120: 00601db5 172 FUNC GLOBAL DEFAULT 12 gt_direct_access_timer_offset │ │ │ │ 17121: 012b6c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 17122: 0131176a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 17123: 01311992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 17124: 012b8650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 17125: 00530261 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 17126: 003073e1 560 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 17127: 012c267c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 17128: 012c7068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 17129: 00447275 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 17130: 00781465 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 17131: 007f9885 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 17130: 00781495 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 17131: 007f98b5 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 17132: 012b52f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 17133: 0083b0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ - 17134: 006dd7ed 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ + 17133: 0083b0d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 17134: 006dd81d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ 17135: 00610545 64 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u8 │ │ │ │ 17136: 01311b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 17137: 012c5e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ - 17138: 00874075 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 17138: 008740a5 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 17139: 012b3110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 17140: 007314a9 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 17140: 007314d9 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 17141: 012beeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ - 17142: 006dd86d 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ + 17142: 006dd89d 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ 17143: 012b7db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ 17144: 012cb030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_EVENT │ │ │ │ - 17145: 0076d1c1 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 17145: 0076d1f1 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 17146: 004db529 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 17147: 00317689 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 17148: 01188928 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 17149: 01312d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 17150: 0060bd49 132 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32 │ │ │ │ 17151: 013125ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 17152: 0131108c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 17153: 007f871d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 17153: 007f874d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 17154: 012c1844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 17155: 013115a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_DSTATE │ │ │ │ 17156: 00317c11 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 17157: 0050ea2d 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 17158: 01311e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 17159: 00870fdd 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 17159: 0087100d 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 17160: 01312804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 17161: 012bdf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 17162: 012c3144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ - 17163: 006dee05 100 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ + 17163: 006dee35 100 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ 17164: 002e40a1 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 17165: 00822531 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 17165: 00822561 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 17166: 01311442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 17167: 0081dd11 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 17167: 0081dd41 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 17168: 012b28f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 17169: 012c6908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 17170: 01312936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 17171: 00333f01 2556 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 17172: 0054dbd1 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 17173: 006dd8fd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ + 17173: 006dd92d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ 17174: 012c5d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 17175: 006dee69 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ - 17176: 00842ce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 17175: 006dee99 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ + 17176: 00842d15 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 17177: 0131149a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 17178: 00711cdd 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 17178: 00711d0d 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 17179: 01222cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u8 │ │ │ │ 17180: 01313e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 17181: 01311ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 17182: 012bcb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 17183: 012c5938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 17184: 002bc499 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 17185: 012c3fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 17186: 012bd1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 17187: 00297385 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 17188: 007fe4c9 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 17188: 007fe4f9 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 17189: 01311caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 17190: 012c89cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 17191: 01311834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 17192: 01312354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 17193: 011f3b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 17194: 007844e5 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 17194: 00784515 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 17195: 002c16e9 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 17196: 01310e15 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 17197: 01311612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_ACPI_SETUP_DSTATE │ │ │ │ 17198: 01229fb0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 17199: 0121ec40 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u16 │ │ │ │ 17200: 0121b61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hs │ │ │ │ 17201: 013135e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 17202: 0131253c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 17203: 008965cd 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 17203: 008965fd 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 17204: 01311ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 17205: 0072c135 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 17205: 0072c165 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 17206: 013123ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 17207: 0060fbb9 140 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s8 │ │ │ │ 17208: 004b2329 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 17209: 0121b598 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hu │ │ │ │ 17210: 012b4770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 17211: 0131274e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 17212: 005c61e1 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 17213: 012bffa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_WRITE_EVENT │ │ │ │ 17214: 012c3304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 17215: 01313206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 17216: 013113b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 17217: 008074e1 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 17217: 00807511 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 17218: 012024f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsb │ │ │ │ 17219: 00383465 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 17220: 0076ee71 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 17220: 0076eea1 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 17221: 0041ea65 580 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 17222: 00859195 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 17222: 008591c5 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 17223: 012b81c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 17224: 0086e5e1 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 17224: 0086e611 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 17225: 0131121a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ - 17226: 006f70f5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ + 17226: 006f7125 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ 17227: 0054dc19 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 17228: 006f7251 146 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ - 17229: 007fb769 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 17228: 006f7281 146 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ + 17229: 007fb799 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 17230: 01312096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 17231: 0058e961 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 17232: 0131108a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ 17233: 01202470 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsh │ │ │ │ - 17234: 00819905 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 17234: 00819935 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 17235: 012c56a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 17236: 0131165a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_READ_DSTATE │ │ │ │ 17237: 0131297e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ - 17238: 006f716d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ + 17238: 006f719d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ 17239: 01188ed0 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 17240: 007f43fd 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 17241: 008a00c5 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 17240: 007f442d 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 17241: 008a00f5 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 17242: 01312484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 17243: 012b5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 17244: 013116dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 17245: 0082b25d 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 17245: 0082b28d 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 17246: 0118854c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 17247: 012c0068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 17248: 00877a81 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 17248: 00877ab1 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 17249: 0118897c 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 17250: 008630a9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 17251: 007650b9 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 17250: 008630d9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 17251: 007650e9 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 17252: 012b8104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 17253: 006e5ef5 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ - 17254: 0085e771 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 17255: 0089f269 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 17253: 006e5f25 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ + 17254: 0085e7a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 17255: 0089f299 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 17256: 01312d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 17257: 006f71e1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ - 17258: 0088d66d 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 17257: 006f7211 112 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ + 17258: 0088d69d 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 17259: 012023ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsw │ │ │ │ 17260: 003cdcad 60 FUNC GLOBAL DEFAULT 12 omap_clk_put │ │ │ │ 17261: 012c0948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 17262: 012c4f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 17263: 013130f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 17264: 00843b9d 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 17264: 00843bcd 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 17265: 0131122c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 17266: 01210e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursqrte_s │ │ │ │ 17267: 0053c981 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ - 17268: 006e606d 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ + 17268: 006e609d 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ 17269: 012202f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s8 │ │ │ │ 17270: 013135da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 17271: 01311e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 17272: 013110c8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 17273: 0061495d 52 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos_round_to_nearest │ │ │ │ 17274: 005e2b09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 17275: 012b5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_EVENT │ │ │ │ 17276: 00392361 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 17277: 005c7439 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 17278: 00820839 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 17279: 0074b2b9 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 17280: 0076622d 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 17278: 00820869 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 17279: 0074b2e9 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 17280: 0076625d 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 17281: 013136d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 17282: 012213f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_b │ │ │ │ 17283: 012c94f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 17284: 01312612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_HVERSION_DSTATE │ │ │ │ 17285: 01221268 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_d │ │ │ │ 17286: 012ca5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 17287: 013113e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 17288: 012c9144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 17289: 012bc438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 17290: 007fc8c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 17290: 007fc8f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 17291: 0053ccad 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 17292: 01221370 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_h │ │ │ │ - 17293: 0082d931 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 17293: 0082d961 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 17294: 00587e2d 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 17295: 01189818 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 17296: 0044a739 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 17297: 002fb331 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 17298: 01311716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 17299: 00889ead 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 17299: 00889edd 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 17300: 00567245 768 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 17301: 01311192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 17302: 012bc918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 17303: 0078b7d5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 17303: 0078b805 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 17304: 012b49d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 17305: 0041f795 364 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 17306: 013110a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 17307: 012ca71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 17308: 0038c79d 108 FUNC GLOBAL DEFAULT 12 pmbus_send16 │ │ │ │ 17309: 013114ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 17310: 01185dec 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 17311: 012bd178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 17312: 012212ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_s │ │ │ │ 17313: 005e802d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 17314: 00869585 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 17314: 008695b5 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 17315: 002fb999 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 17316: 003aae91 186 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_lpi │ │ │ │ 17317: 012bed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 17318: 0072dbf9 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 17318: 0072dc29 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 17319: 00444469 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 17320: 012ba98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 17321: 005d370d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 17322: 007ad6a5 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 17323: 00885d5d 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 17322: 007ad6d5 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 17323: 00885d8d 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 17324: 012b54c4 20 OBJECT GLOBAL DEFAULT 24 hw_adc_trace_events │ │ │ │ 17325: 012b32a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ 17326: 002c3a0d 46 FUNC GLOBAL DEFAULT 12 helper_uadd16 │ │ │ │ - 17327: 0081e831 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 17328: 0076aa29 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 17329: 0078b36d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 17327: 0081e861 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 17328: 0076aa59 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 17329: 0078b39d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 17330: 005e2959 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 17331: 011f23f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 17332: 011fbfe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalarh │ │ │ │ 17333: 012b5c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 17334: 012c50a4 532 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 17335: 00850a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 17335: 00850aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 17336: 0051a521 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 17337: 00821b21 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 17337: 00821b51 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 17338: 01202368 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavub │ │ │ │ 17339: 012bfdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 17340: 013131fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 17341: 01311de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 17342: 0082ecfd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 17342: 0082ed2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 17343: 012c834c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 17344: 0060bdcd 136 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a64 │ │ │ │ 17345: 012b2c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 17346: 0118841c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 17347: 012b3490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 17348: 00567725 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 17349: 01312920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ 17350: 012022e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuh │ │ │ │ - 17351: 007baced 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 17351: 007bad1d 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 17352: 01312b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 17353: 00562221 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 17354: 0059e8a9 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 17355: 011fbf60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalars │ │ │ │ 17356: 01313666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ - 17357: 006ed9c5 256 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ + 17357: 006ed9f5 256 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ 17358: 00463809 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 17359: 012bc318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 17360: 0084c739 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 17360: 0084c769 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 17361: 01312660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 17362: 006ecaa5 120 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ - 17363: 0071f6c5 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 17362: 006ecad5 120 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ + 17363: 0071f6f5 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 17364: 012bcae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 17365: 004b4289 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 17366: 01312b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 17367: 005b5971 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 17368: 012c8b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 17369: 012c5508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ 17370: 01202260 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuw │ │ │ │ - 17371: 008280e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 17372: 0088c5f9 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ - 17373: 006ed43d 114 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ + 17371: 00828115 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 17372: 0088c629 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 17373: 006ed46d 114 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ 17374: 0131130e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 17375: 01311aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 17376: 012bb83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 17377: 012ca89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 17378: 011eed4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 17379: 012b8570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 17380: 01311552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 17381: 005c0f71 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 17382: 012b913c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 17383: 00681325 80 FUNC GLOBAL DEFAULT 12 gen_gvec_srsra │ │ │ │ 17384: 013137d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 17385: 00a64b88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 17385: 00a64ba8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 17386: 01313130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 17387: 005420a1 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 17388: 01313168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 17389: 0131205a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 17390: 01226b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtds │ │ │ │ - 17391: 0075e3d1 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 17391: 0075e401 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 17392: 003b4ddd 252 FUNC GLOBAL DEFAULT 12 pc_dimm_plug │ │ │ │ 17393: 01311988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 17394: 0118420c 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 17395: 00556bdd 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 17396: 005cdb35 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 17397: 0051a285 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 17398: 004dd019 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 17399: 0131126e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 17400: 00812061 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 17400: 00812091 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 17401: 013128a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 17402: 00744a61 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 17402: 00744a91 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 17403: 012baf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 17404: 01311f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 17405: 012c874c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 17406: 01311344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 17407: 005226c9 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 17408: 0038c809 108 FUNC GLOBAL DEFAULT 12 pmbus_send32 │ │ │ │ 17409: 012bf4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 17410: 013134f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_POWERCTL_SET_CPU_OFF_DSTATE │ │ │ │ 17411: 013135ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 17412: 01312ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 17413: 003a4165 272 FUNC GLOBAL DEFAULT 12 gicv3_its_init_mmio │ │ │ │ 17414: 0052f27d 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ - 17415: 006d2db9 152 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ + 17415: 006d2de9 152 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ 17416: 012b8134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 17417: 003afb19 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 17418: 00783fad 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 17418: 00783fdd 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 17419: 00539841 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 17420: 006f438d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ - 17421: 0076fb41 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 17420: 006f43bd 142 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ + 17421: 0076fb71 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 17422: 012cbc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 17423: 006f4aa5 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ + 17423: 006f4ad5 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ 17424: 012c0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 17425: 005769d1 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 17426: 01312f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 17427: 008020e5 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 17427: 00802115 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 17428: 00539a71 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 17429: 0083b211 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 17429: 0083b241 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 17430: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 17431: 004e5ee5 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ - 17432: 006f441d 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ + 17432: 006f444d 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ 17433: 012b7e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 17434: 0085bb1d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 17434: 0085bb4d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 17435: 013136fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17436: 002e478d 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 17437: 007309f5 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 17437: 00730a25 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 17438: 002cd8ed 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 17439: 01312c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 17440: 0055abc1 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 17441: 00586289 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 17442: 01312f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 17443: 012bca18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 17444: 006f44b5 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ - 17445: 00824d11 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 17446: 0080eb0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 17447: 008a566d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 17444: 006f44e5 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ + 17445: 00824d41 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 17446: 0080eb3d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 17447: 008a569d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 17448: 011f2b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 17449: 0121e9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s16 │ │ │ │ 17450: 0053142d 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 17451: 0088cda5 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 17451: 0088cdd5 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 17452: 012bf014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 17453: 0032d489 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 17454: 01311370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 17455: 012bebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 17456: 013128e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 17457: 012b61a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 17458: 01311702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 17459: 0131184e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 17460: 0053bf91 464 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 17461: 00846fbd 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 17461: 00846fed 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 17462: 012c238c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ 17463: 0056aa39 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 17464: 005e858d 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 17465: 013116c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 17466: 012c52c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 17467: 01313194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 17468: 013132d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ @@ -17475,15 +17475,15 @@ │ │ │ │ 17471: 01312bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_SOF_DSTATE │ │ │ │ 17472: 0051e735 20 FUNC GLOBAL DEFAULT 12 defaults_enabled │ │ │ │ 17473: 012c4204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_EVENT │ │ │ │ 17474: 011e019c 32 OBJECT GLOBAL DEFAULT 24 qemu_spice │ │ │ │ 17475: 012c275c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_UTRD_EVENT │ │ │ │ 17476: 01184974 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_mirror_quirk │ │ │ │ 17477: 01311222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 17478: 006f9bf5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ + 17478: 006f9c25 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ 17479: 005561fd 12 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 17480: 01184944 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 17481: 013116a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 17482: 011f189c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 17483: 012ca76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 17484: 002b4de5 240 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 17485: 01311bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ @@ -17491,196 +17491,196 @@ │ │ │ │ 17487: 01220818 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u16 │ │ │ │ 17488: 012b6340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 17489: 002fbc05 120 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 17490: 01185e3c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 17491: 011f3264 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 17492: 013116f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 17493: 01312034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_DSTATE │ │ │ │ - 17494: 006f9c75 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ + 17494: 006f9ca5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ 17495: 005e6fa1 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 17496: 012b92cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 17497: 012c2004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 17498: 004b3c21 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 17499: 012be264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ - 17500: 006eb7ed 54 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ + 17500: 006eb81d 54 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ 17501: 012b81b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 17502: 013126c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 17503: 00821ded 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 17503: 00821e1d 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 17504: 01312f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 17505: 0084a2a9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 17505: 0084a2d9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 17506: 0056774d 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 17507: 00876f5d 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 17507: 00876f8d 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 17508: 01313030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 17509: 011880cc 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 17510: 01311520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 17511: 0043d391 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 17512: 0081be3d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 17513: 007fbee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 17514: 007498ad 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 17512: 0081be6d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 17513: 007fbf19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 17514: 007498dd 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 17515: 01311516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 17516: 00813bed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 17516: 00813c1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 17517: 01312e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 17518: 005b1c21 7760 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 17519: 01313582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 17520: 012bd758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 17521: 005b9dc5 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 17522: 0076e989 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 17522: 0076e9b9 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 17523: 012c87bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 17524: 0077a901 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 17524: 0077a931 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 17525: 002d6909 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 17526: 013120bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 17527: 01312e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 17528: 006146f5 54 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos_round_to_nearest │ │ │ │ 17529: 012cbeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 17530: 007f5d7d 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 17530: 007f5dad 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 17531: 002c9919 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 17532: 0131224e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 17533: 0074fd69 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 17533: 0074fd99 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 17534: 013137be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 17535: 00a649a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 17535: 00a649c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 17536: 012b70ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 17537: 013110aa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 17538: 007ff16d 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 17539: 0074a161 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 17538: 007ff19d 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 17539: 0074a191 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 17540: 01312d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 17541: 012babdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 17542: 0054258d 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 17543: 00595bd5 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 17544: 01312b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 17545: 0131276a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 17546: 012c6888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 17547: 0044b5d9 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 17548: 012c0e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 17549: 0121e928 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s32 │ │ │ │ 17550: 01311714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 17551: 00588e99 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 17552: 008186e9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 17552: 00818719 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 17553: 012cb58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 17554: 013118ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 17555: 01312156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 17556: 012c861c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 17557: 01312fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 17558: 00827671 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 17558: 008276a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 17559: 01313418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 17560: 012c90f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 17561: 01311a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 17562: 012c9b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 17563: 012b4d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 17564: 00529045 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 17565: 00807399 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 17565: 008073c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 17566: 01311b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 17567: 013138b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 17568: 01311146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 17569: 007e9989 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 17569: 007e99b9 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 17570: 0038c875 140 FUNC GLOBAL DEFAULT 12 pmbus_send64 │ │ │ │ 17571: 01312eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ - 17572: 006ec3ed 112 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ + 17572: 006ec41d 112 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ 17573: 013136ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 17574: 012b7aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 17575: 012c0318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 17576: 012c30f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 17577: 007a9c59 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 17577: 007a9c89 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 17578: 005e2ccd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 17579: 012be604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 17580: 013136de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 17581: 012b8790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 17582: 012b45c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 17583: 008363e1 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 17583: 00836411 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 17584: 0131151a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 17585: 008809e5 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 17586: 00810be9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 17585: 00880a15 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 17586: 00810c19 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 17587: 0131189a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 17588: 00317479 228 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 17589: 01311ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 17590: 01312534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 17591: 0072c1a5 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ - 17592: 006e6585 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ + 17591: 0072c1d5 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 17592: 006e65b5 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ 17593: 01311890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 17594: 006d12c1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ - 17595: 00874e81 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 17596: 0068954d 112 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ + 17594: 006d12f1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ + 17595: 00874eb1 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 17596: 006895bd 112 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ 17597: 0121efdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s16 │ │ │ │ - 17598: 00739f91 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 17598: 00739fc1 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 17599: 01312bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 17600: 0044d35d 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 17601: 0032eba5 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 17602: 012bc518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TBD_EVENT │ │ │ │ 17603: 01311070 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ - 17604: 006d1401 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ + 17604: 006d1431 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ 17605: 01311ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 17606: 012b6914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 17607: 00784859 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ - 17608: 006e6679 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ + 17607: 00784889 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 17608: 006e66a9 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ 17609: 012cb0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 17610: 004b2add 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 17611: 00733f45 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 17612: 0077053d 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 17611: 00733f75 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 17612: 0077056d 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 17613: 01312f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 17614: 0081aea9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 17614: 0081aed9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 17615: 012c38e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 17616: 004f662d 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ 17617: 005e2119 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 17618: 00522f59 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 17619: 005e801d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 17620: 002d689d 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 17621: 0059c285 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 17622: 0059e04d 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 17623: 00336989 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 17624: 002c86c5 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 17625: 012f07d4 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 17626: 007fc26d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 17627: 006d1539 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ - 17628: 009d8a3c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 17626: 007fc29d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 17627: 006d1569 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ + 17628: 009d8a5c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 17629: 00517449 2888 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 17630: 0131147a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 17631: 013110ad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 17632: 0054da61 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 17633: 01311728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 17634: 011862ac 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 17635: 013134aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 17636: 012c1068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 17637: 0075b829 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 17637: 0075b859 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 17638: 012c1e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 17639: 012cbc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 17640: 003f0069 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ - 17641: 006d1361 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ + 17641: 006d1391 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ 17642: 0041be85 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 17643: 012cb1d8 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 17644: 01312cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 17645: 012c7b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 17646: 00881c99 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 17646: 00881cc9 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 17647: 01311180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 17648: 012b96ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 17649: 012bf4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 17650: 013121d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ - 17651: 006d149d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ + 17651: 006d14cd 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ 17652: 012c73c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 17653: 002bf17d 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 17654: 00a7ed80 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 17654: 00a7eda0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 17655: 0131125a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 17656: 0131356e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 17657: 006eccdd 74 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ - 17658: 00890229 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 17657: 006ecd0d 74 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ + 17658: 00890259 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 17659: 012c4e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 17660: 012c5d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 17661: 01313390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 17662: 00802825 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 17662: 00802855 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 17663: 0131271a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 17664: 002986ad 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ 17665: 0066bc91 10 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ - 17666: 00880c79 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 17666: 00880ca9 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 17667: 0131225a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 17668: 013129bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 17669: 0053e8f9 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 17670: 01312ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 17671: 013120c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 17672: 012c7588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 17673: 01312ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ - 17674: 006d15cd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ - 17675: 006d048d 150 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ + 17674: 006d15fd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ + 17675: 006d04bd 150 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ 17676: 0066c2b1 460 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ 17677: 0057e761 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 17678: 00330e5d 44 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ 17679: 005e1ea1 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 17680: 004e6c8d 172 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 17681: 0121eed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s32 │ │ │ │ 17682: 01312ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ @@ -17689,80 +17689,80 @@ │ │ │ │ 17685: 012c1ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 17686: 011ef37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 17687: 0121e8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s64 │ │ │ │ 17688: 0131240c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 17689: 013124bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 17690: 0131281c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 17691: 00537fbd 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 17692: 007e71f1 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ - 17693: 006d0525 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ + 17692: 007e7221 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 17693: 006d0555 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ 17694: 005397c9 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 17695: 0121e0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip16 │ │ │ │ 17696: 01312c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 17697: 00855099 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 17697: 008550c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 17698: 01311264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 17699: 01312e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 17700: 00530c59 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 17701: 00a7eda4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 17701: 00a7edc4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 17702: 005ae665 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 17703: 01313798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 17704: 013132c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 17705: 0080c771 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 17705: 0080c7a1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 17706: 0121828c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_d │ │ │ │ 17707: 012c7e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 17708: 012cacc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 17709: 012b2af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 17710: 00853961 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 17711: 00836ef5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 17710: 00853991 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 17711: 00836f25 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 17712: 012b4c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 17713: 005669b5 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 17714: 01218394 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_h │ │ │ │ 17715: 013131ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 17716: 01311bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 17717: 007190f5 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 17718: 007e6d5d 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 17717: 00719125 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 17718: 007e6d8d 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 17719: 012b2a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 17720: 002ce501 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 17721: 0084f559 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 17721: 0084f589 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 17722: 01311f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 17723: 0131154e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 17724: 005290d9 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 17725: 0131327c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 17726: 012c857c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 17727: 002e9659 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 17728: 012c4e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 17729: 007e91e1 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 17730: 0087f461 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 17729: 007e9211 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 17730: 0087f491 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 17731: 012c4e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ 17732: 01218310 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_s │ │ │ │ - 17733: 0077c571 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 17733: 0077c5a1 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 17734: 005fb575 104 FUNC GLOBAL DEFAULT 12 arm_security_space_below_el3 │ │ │ │ 17735: 01313104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 17736: 00821add 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 17737: 00767105 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 17736: 00821b0d 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 17737: 00767135 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 17738: 005de9a1 26 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ - 17739: 0068962d 200 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ + 17739: 0068969d 200 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ 17740: 00518fe5 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 17741: 00782bd9 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 17741: 00782c09 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 17742: 0061468d 6 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtod │ │ │ │ 17743: 012b76ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 17744: 011edc48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 17745: 0066f411 228 FUNC GLOBAL DEFAULT 12 aspeed_connect_serial_hds_to_uarts │ │ │ │ 17746: 00614dc9 36 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtoh │ │ │ │ 17747: 003933d9 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 17748: 01164a40 64 OBJECT GLOBAL DEFAULT 21 vmstate_dwc2_state │ │ │ │ 17749: 01311d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 17750: 005468c1 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 17751: 012bc938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 17752: 012c1e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 17753: 005dfaf5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 17754: 0080d82d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 17754: 0080d85d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 17755: 0055d0b5 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 17756: 00871045 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 17757: 00843681 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 17756: 00871075 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 17757: 008436b1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 17758: 011ed408 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 17759: 006149e9 6 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtos │ │ │ │ 17760: 005e830d 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 17761: 012b31a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 17762: 01311c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 17763: 00614059 54 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizd │ │ │ │ 17764: 0060bfa1 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s8 │ │ │ │ @@ -17786,68 +17786,68 @@ │ │ │ │ 17782: 012c40d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 17783: 012c8ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTVOFF_WRITE_EVENT │ │ │ │ 17784: 012b5474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 17785: 0121e064 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip32 │ │ │ │ 17786: 002c3ddd 116 FUNC GLOBAL DEFAULT 12 helper_usad8 │ │ │ │ 17787: 0043cf7d 72 FUNC GLOBAL DEFAULT 12 bcm2835_otp_get_row │ │ │ │ 17788: 012b3c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 17789: 0083b24d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ - 17790: 006eb7b5 54 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ + 17789: 0083b27d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 17790: 006eb7e5 54 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ 17791: 004450d5 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 17792: 008427bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 17792: 008427ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 17793: 012b87f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 17794: 00846345 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 17794: 00846375 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 17795: 012beb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 17796: 00613ff9 34 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizs │ │ │ │ 17797: 012c3644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 17798: 0084fcb5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 17798: 0084fce5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 17799: 012bb6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 17800: 013126ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 17801: 01311542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ - 17802: 007601bd 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 17802: 007601ed 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 17803: 005600c1 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 17804: 002fc55d 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 17805: 012b5124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 17806: 004497b5 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 17807: 002cc155 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 17808: 012b50d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 17809: 005d2871 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 17810: 0081e345 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 17811: 0078b65d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 17810: 0081e375 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 17811: 0078b68d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 17812: 005d2ecd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 17813: 012c89bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 17814: 012bc048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 17815: 008286fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 17815: 0082872d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 17816: 0131344c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 17817: 012b7a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 17818: 00830f5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 17818: 00830f8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 17819: 004e690d 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 17820: 00396591 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 17821: 012bcd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 17822: 00556959 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 17823: 013119d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 17824: 012b4480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 17825: 0058636d 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 17826: 0121edcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s64 │ │ │ │ 17827: 011f0ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 17828: 012cab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 17829: 0074e591 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 17829: 0074e5c1 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 17830: 012c995c 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 17831: 00526915 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 17832: 013117a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 17833: 00827bbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 17834: 00732f91 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 17833: 00827bed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 17834: 00732fc1 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 17835: 012c1ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 17836: 007631b5 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 17836: 007631e5 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 17837: 012c36e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 17838: 005ef025 1104 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf64_note │ │ │ │ 17839: 013110c9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 17840: 002df081 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ 17841: 00678d31 1096 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_regs_for_features │ │ │ │ - 17842: 007fccf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 17842: 007fcd29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 17843: 005b41c1 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 17844: 012b744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 17845: 012cafc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 17846: 005ca3cd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 17847: 00474371 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 17848: 012b75bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 17849: 0043c409 58 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ @@ -17858,15 +17858,15 @@ │ │ │ │ 17854: 0060bff5 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u8 │ │ │ │ 17855: 013122ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 17856: 012c54c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 17857: 0122380c 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_u32 │ │ │ │ 17858: 012b4cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 17859: 005b4e1d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 17860: 01312814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 17861: 0086efd1 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 17861: 0086f001 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 17862: 00528dfd 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 17863: 012cb3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 17864: 012b6ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 17865: 012bb49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 17866: 002c3519 90 FUNC GLOBAL DEFAULT 12 helper_qsub16 │ │ │ │ 17867: 0040c631 128 FUNC GLOBAL DEFAULT 12 lan9118_phy_reset │ │ │ │ 17868: 013138dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ @@ -17875,733 +17875,733 @@ │ │ │ │ 17871: 00614ecd 12 FUNC GLOBAL DEFAULT 12 helper_set_rmode │ │ │ │ 17872: 0131330a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_QWORD_DSTATE │ │ │ │ 17873: 01220584 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u8 │ │ │ │ 17874: 005ca6fd 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 17875: 012c485c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 17876: 0044d395 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 17877: 01313e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 17878: 0073cca9 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 17878: 0073ccd9 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 17879: 012b764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 17880: 005c0e61 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 17881: 012b3c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 17882: 0041c9dd 272 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 17883: 01223c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f16 │ │ │ │ 17884: 01312142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 17885: 007436d5 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 17886: 00711b75 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 17887: 007fe7a1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 17885: 00743705 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 17886: 00711ba5 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 17887: 007fe7d1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 17888: 012ca86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 17889: 005cded9 84 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_msi_route │ │ │ │ 17890: 0032d40d 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 17891: 0057d585 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 17892: 00870dd5 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 17892: 00870e05 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 17893: 005d31dd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 17894: 0070f7a1 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 17895: 00809401 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 17894: 0070f7d1 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 17895: 00809431 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 17896: 003eb869 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 17897: 012bcf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 17898: 01313476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 17899: 012b9a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 17900: 012b5d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 17901: 01312602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_DSTATE │ │ │ │ - 17902: 00744885 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 17902: 007448b5 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 17903: 01311cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 17904: 012ef6ac 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 17905: 00379125 10 FUNC GLOBAL DEFAULT 12 omap_dma_get_lcdch │ │ │ │ 17906: 0131293e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ - 17907: 006f0c29 170 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ + 17907: 006f0c59 170 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ 17908: 013127fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 17909: 0044496d 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 17910: 012bac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 17911: 012c13c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 17912: 01311a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 17913: 01313028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 17914: 006f0b11 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ - 17915: 00852471 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 17914: 006f0b41 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ + 17915: 008524a1 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 17916: 00444655 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 17917: 0059c729 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 17918: 007359bd 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 17918: 007359ed 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 17919: 00296e25 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 17920: 012b27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 17921: 012c5ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 17922: 002f7b39 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 17923: 006f0b9d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ + 17923: 006f0bcd 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ 17924: 005cb059 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 17925: 00541e99 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 17926: 012c3b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 17927: 012c1d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 17928: 0131209c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ - 17929: 006d836d 206 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ + 17929: 006d839d 206 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ 17930: 013118f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 17931: 013121e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 17932: 01312810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 17933: 005cc7cd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 17934: 006093f1 42 FUNC GLOBAL DEFAULT 12 vfp_get_fpcr │ │ │ │ 17935: 0052c5ed 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 17936: 0072b7b1 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ - 17937: 006d843d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ + 17936: 0072b7e1 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 17937: 006d846d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ 17938: 011f51d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 17939: 013124ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 17940: 00615659 4 FUNC GLOBAL DEFAULT 12 helper_rintd_exact │ │ │ │ 17941: 012b9ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 17942: 004d9e3d 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 17943: 01312802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 17944: 011f1920 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 17945: 012c454c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 17946: 0088e0dd 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 17946: 0088e10d 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 17947: 01311f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 17948: 01311374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17949: 00793709 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 17949: 00793739 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 17950: 012bcb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 17951: 012b26d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 17952: 01313686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 17953: 0031d901 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 17954: 005f49a1 212 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update │ │ │ │ 17955: 00681701 48 FUNC GLOBAL DEFAULT 12 gen_gvec_ushl │ │ │ │ 17956: 003baa45 180 FUNC GLOBAL DEFAULT 12 led_set_intensity │ │ │ │ 17957: 005cce11 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 17958: 01223ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f32 │ │ │ │ - 17959: 006d852d 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ - 17960: 007f9745 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ - 17961: 006d1661 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ + 17959: 006d855d 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ + 17960: 007f9775 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 17961: 006d1691 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ 17962: 005c8645 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 17963: 013134d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ 17964: 0059de3d 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ 17965: 006811e1 64 FUNC GLOBAL DEFAULT 12 gen_gvec_ushr │ │ │ │ - 17966: 007f4e8d 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 17966: 007f4ebd 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 17967: 004f5025 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ - 17968: 006890e1 316 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ + 17968: 00689151 316 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ 17969: 012b703c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 17970: 005885c5 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 17971: 0131127a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 17972: 012b4270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 17973: 0052dbfd 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 17974: 013115ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERROR_DSTATE │ │ │ │ 17975: 005e5f4d 50 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ - 17976: 006d18f1 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ - 17977: 006dc2b9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ + 17976: 006d1921 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ + 17977: 006dc2e9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ 17978: 0059d769 104 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 17979: 0059dfe1 108 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 17980: 013121ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 17981: 013131ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 17982: 00445ba9 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 17983: 003ffc41 120 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ 17984: 005b7189 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 17985: 01312082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 17986: 012bab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 17987: 008089c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 17988: 006dc309 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ + 17987: 008089f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 17988: 006dc339 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ 17989: 012ba230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PRE_PLUG_EVENT │ │ │ │ - 17990: 007e90f1 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 17991: 00893cb9 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 17990: 007e9121 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 17991: 00893ce9 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 17992: 012b62b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 17993: 012b83e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 17994: 009fadbc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 17994: 009faddc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 17995: 012bb19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 17996: 005eeb3d 44 FUNC GLOBAL DEFAULT 12 kvm_arm_pmu_init │ │ │ │ - 17997: 00812e51 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 17997: 00812e81 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 17998: 01223578 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd_exact │ │ │ │ - 17999: 006ee6b1 204 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_2h │ │ │ │ + 17999: 006ee6e1 204 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_2h │ │ │ │ 18000: 0131145a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 18001: 0050da91 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ 18002: 005fac1d 348 FUNC GLOBAL DEFAULT 12 modify_arm_cp_regs_with_len │ │ │ │ - 18003: 007e6775 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 18004: 009fadb4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ - 18005: 006d1b91 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ + 18003: 007e67a5 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 18004: 009fadd4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 18005: 006d1bc1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ 18006: 004b047d 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 18007: 01312bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 18008: 0122a030 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ 18009: 0065a255 124 FUNC GLOBAL DEFAULT 12 smmu_inv_notifiers_all │ │ │ │ - 18010: 00841365 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 18010: 00841395 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 18011: 0033be71 76 FUNC GLOBAL DEFAULT 12 cxl_event_set_status │ │ │ │ 18012: 01224ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtod │ │ │ │ 18013: 012c7018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 18014: 012b745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 18015: 012b3690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 18016: 013132d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 18017: 005b810d 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 18018: 006dc359 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ - 18019: 00803dc5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 18018: 006dc389 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ + 18019: 00803df5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 18020: 0031d915 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 18021: 01224784 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtoh │ │ │ │ 18022: 013129c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 18023: 01312884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 18024: 00803011 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 18025: 008695bd 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ - 18026: 006d1705 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ + 18024: 00803041 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 18025: 008695ed 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 18026: 006d1735 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ 18027: 012c3204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 18028: 01312550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 18029: 00801e01 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 18029: 00801e31 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 18030: 01312326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 18031: 01312a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 18032: 01201264 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavb │ │ │ │ 18033: 012c4bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 18034: 01311b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 18035: 01311c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 18036: 00514451 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 18037: 01219078 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_d │ │ │ │ - 18038: 006d1999 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ + 18038: 006d19c9 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ 18039: 01313d9f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_hest_c │ │ │ │ 18040: 01311972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 18041: 01224ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtos │ │ │ │ - 18042: 008a13d9 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 18042: 008a1409 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 18043: 013133d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 18044: 012011e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavh │ │ │ │ 18045: 0050ff0d 164 FUNC GLOBAL DEFAULT 12 audio_be_by_name │ │ │ │ 18046: 01219180 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_h │ │ │ │ 18047: 012ca88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 18048: 01313586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 18049: 012b2be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 18050: 0122a03c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 18051: 00536d69 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 18052: 01313ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 18053: 012cb40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 18054: 005d3509 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 18055: 013110a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 18056: 00849801 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 18057: 0089fe7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 18058: 0084a095 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 18056: 00849831 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 18057: 0089fead 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 18058: 0084a0c5 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 18059: 01312f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 18060: 012cac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 18061: 01313084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 18062: 01311ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 18063: 012190fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_s │ │ │ │ 18064: 012b5fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 18065: 006d1c1d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ + 18065: 006d1c4d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ 18066: 0131368c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ - 18067: 0082d6e9 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 18067: 0082d719 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 18068: 003415fd 148 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 18069: 0120115c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavw │ │ │ │ 18070: 0059f001 216 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ 18071: 005e0ac5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 18072: 013132ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 18073: 012c5368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 18074: 012b8154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 18075: 012b912c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 18076: 00587879 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 18077: 013113d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 18078: 013115d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_DISABLE_DSTATE │ │ │ │ 18079: 004deff9 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 18080: 00854ef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 18081: 0078ddd1 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 18080: 00854f25 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 18081: 0078de01 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 18082: 011f5364 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ - 18083: 006deeed 106 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ + 18083: 006def1d 106 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ 18084: 012c1f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ - 18085: 006d17a9 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ - 18086: 006d01d9 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ + 18085: 006d17d9 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ + 18086: 006d0209 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ 18087: 012b5454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 18088: 0131130c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18089: 002baeb1 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 18090: 0120d1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64b │ │ │ │ - 18091: 006def59 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ + 18091: 006def89 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ 18092: 012c865c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ - 18093: 006d1a41 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ + 18093: 006d1a71 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ 18094: 01312af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ - 18095: 006dc3a9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ + 18095: 006dc3d9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ 18096: 01311ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 18097: 012c2ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 18098: 0120d12c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64h │ │ │ │ 18099: 0131108d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 18100: 01311418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 18101: 013110c2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 18102: 005e0931 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 18103: 007359c1 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 18104: 0072b921 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 18103: 007359f1 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 18104: 0072b951 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 18105: 0118808c 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ - 18106: 006edfdd 224 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4b │ │ │ │ + 18106: 006ee00d 224 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4b │ │ │ │ 18107: 002efa31 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ - 18108: 006dc3f9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ + 18108: 006dc429 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ 18109: 005eeae5 44 FUNC GLOBAL DEFAULT 12 kvm_arm_vgic_probe │ │ │ │ 18110: 012c7ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 18111: 0083aff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 18112: 00a7edf4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 18111: 0083b025 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 18112: 00a7ee14 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 18113: 01217de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_b16 │ │ │ │ - 18114: 00689e15 148 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ + 18114: 00689e85 148 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ 18115: 01226b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtsd │ │ │ │ - 18116: 0088aea5 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ - 18117: 006efb65 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ + 18116: 0088aed5 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 18117: 006efb95 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ 18118: 012ba1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 18119: 00841db9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 18119: 00841de9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 18120: 012bef1c 232 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 18121: 0074a07d 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 18121: 0074a0ad 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 18122: 01311dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 18123: 012c4aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ - 18124: 006ee3c5 248 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4h │ │ │ │ + 18124: 006ee3f5 248 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4h │ │ │ │ 18125: 01311906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 18126: 012bb6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 18127: 01311a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 18128: 006efa65 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ + 18128: 006efa95 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ 18129: 01205a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90h │ │ │ │ - 18130: 0081720d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 18130: 0081723d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 18131: 012c3e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 18132: 006f3ce9 246 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ - 18133: 006d1ca9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ - 18134: 0079cd89 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 18132: 006f3d19 246 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ + 18133: 006d1cd9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ + 18134: 0079cdb9 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 18135: 013115ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_CD_DSTATE │ │ │ │ 18136: 0065a185 160 FUNC GLOBAL DEFAULT 12 smmu_find_smmu_pcibus │ │ │ │ 18137: 012c0028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 18138: 0120d0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64w │ │ │ │ 18139: 00562db1 120 FUNC GLOBAL DEFAULT 12 migrate_can_snapshot │ │ │ │ - 18140: 006f3b39 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ + 18140: 006f3b69 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ 18141: 01311902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 18142: 00446ebd 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 18143: 008a0465 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 18144: 006dc449 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ - 18145: 008553e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 18143: 008a0495 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 18144: 006dc479 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ + 18145: 00855411 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 18146: 01227568 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxd │ │ │ │ 18147: 013110e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 18148: 006efae5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ + 18148: 006efb15 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ 18149: 0120598c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90s │ │ │ │ - 18150: 0084f60d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 18151: 00850009 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 18152: 0080968d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 18150: 0084f63d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 18151: 00850039 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 18152: 008096bd 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 18153: 012b8430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ - 18154: 006d184d 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ + 18154: 006d187d 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ 18155: 012b37f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 18156: 01227670 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxh │ │ │ │ 18157: 00581b45 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 18158: 01223aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f64 │ │ │ │ 18159: 013131f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 18160: 012c7508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ - 18161: 006f3c11 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ + 18161: 006f3c41 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ 18162: 012c9ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 18163: 0041f679 32 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ 18164: 00569705 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 18165: 012b2614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ - 18166: 006d1ae9 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ + 18166: 006d1b19 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ 18167: 013128e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 18168: 01208ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsb │ │ │ │ 18169: 005440dd 204 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 18170: 00862b51 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 18170: 00862b81 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 18171: 013113e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ - 18172: 006e8fe1 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ + 18172: 006e9011 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ 18173: 013123d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 18174: 013116da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 18175: 012275ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxs │ │ │ │ 18176: 01313518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 18177: 01219204 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_d │ │ │ │ 18178: 01208e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsh │ │ │ │ 18179: 005cbda9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 18180: 00881969 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 18181: 0088c85d 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 18180: 00881999 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 18181: 0088c88d 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ 18182: 00610159 68 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u16 │ │ │ │ - 18183: 007e622d 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 18183: 007e625d 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 18184: 00554065 200 FUNC GLOBAL DEFAULT 12 cpr_exec_unpersist_state │ │ │ │ 18185: 01313226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 18186: 012c0418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 18187: 0085de75 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 18187: 0085dea5 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 18188: 00563729 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 18189: 0030052d 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 18190: 00a64ba0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 18190: 00a64bc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 18191: 0121930c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_h │ │ │ │ 18192: 011892ac 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 18193: 012c23ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 18194: 006d1d35 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ - 18195: 006e91f1 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ - 18196: 00836021 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 18194: 006d1d65 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ + 18195: 006e9221 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ + 18196: 00836051 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 18197: 012c0fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 18198: 012b86f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 18199: 012c1434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 18200: 00538fcd 216 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 18201: 01312b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 18202: 006895bd 112 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ - 18203: 00867a45 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 18202: 0068962d 112 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ + 18203: 00867a75 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 18204: 012babfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 18205: 006ec13d 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ + 18205: 006ec16d 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ 18206: 005b6819 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 18207: 01312152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 18208: 012badcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 18209: 01312098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 18210: 006ed655 312 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ - 18211: 009b813c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 18210: 006ed685 312 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ + 18211: 009b815c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ 18212: 01208da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsw │ │ │ │ - 18213: 00850b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 18213: 00850b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 18214: 01219288 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_s │ │ │ │ 18215: 002c9ea1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ - 18216: 0071fe31 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ + 18216: 0071fe61 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ 18217: 012b28b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 18218: 0059d1dd 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ - 18219: 006ec929 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ + 18219: 006ec959 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ 18220: 00573ef9 336 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 18221: 01313498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 18222: 002c9c9d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 18223: 005e423d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 18224: 0131283c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 18225: 012bcfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 18226: 012c0398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ - 18227: 006ec571 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ + 18227: 006ec5a1 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ 18228: 01311446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 18229: 011f291c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 18230: 012c229c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 18231: 012c9560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 18232: 00802689 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 18233: 0083ff5d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 18232: 008026b9 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 18233: 0083ff8d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 18234: 01312834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ - 18235: 006f30ed 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ - 18236: 006ed285 118 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ + 18235: 006f311d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ + 18236: 006ed2b5 118 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ 18237: 005e80c5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 18238: 01312794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 18239: 0131289e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 18240: 004b20d1 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 18241: 00717431 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ - 18242: 0078bee1 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 18241: 00717461 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 18242: 0078bf11 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 18243: 012c2e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 18244: 0131180c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ - 18245: 006ece61 156 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ + 18245: 006ece91 156 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ 18246: 013112a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 18247: 006f31bd 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ - 18248: 0072c13d 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 18247: 006f31ed 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ + 18248: 0072c16d 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 18249: 012c4c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 18250: 012caed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 18251: 011faee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_blxns │ │ │ │ 18252: 012baecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 18253: 012c5e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 18254: 00873b05 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 18254: 00873b35 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 18255: 01311f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 18256: 01311918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 18257: 0131354c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 18258: 0079312d 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 18258: 0079315d 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 18259: 002bfc0d 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 18260: 007f4b05 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 18260: 007f4b35 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 18261: 01311028 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ 18262: 0056ca19 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 18263: 007fc975 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 18263: 007fc9a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 18264: 01311832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 18265: 0078f2f9 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 18265: 0078f329 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 18266: 013117e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ - 18267: 006ee0bd 234 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_4b │ │ │ │ + 18267: 006ee0ed 234 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_4b │ │ │ │ 18268: 0057155d 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 18269: 01226a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt │ │ │ │ 18270: 01312318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 18271: 004da335 288 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 18272: 00833f81 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 18273: 00879191 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 18272: 00833fb1 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 18273: 008791c1 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 18274: 0131141c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 18275: 01229f98 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 18276: 01208d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddub │ │ │ │ 18277: 01226884 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitod │ │ │ │ - 18278: 0071cf21 492 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 18279: 0084001d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 18280: 006e90e9 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ - 18281: 0086e2bd 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 18278: 0071cf51 492 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 18279: 0084004d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 18280: 006e9119 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ + 18281: 0086e2ed 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 18282: 00610219 34 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u32 │ │ │ │ 18283: 012bf324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_RW_EVENT │ │ │ │ 18284: 0122698c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitoh │ │ │ │ 18285: 01223fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f32 │ │ │ │ 18286: 012bea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 18287: 012be314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 18288: 01208c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduh │ │ │ │ 18289: 012ba14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 18290: 0082d451 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 18291: 0068a1d1 58 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ - 18292: 00833425 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 18293: 007140ed 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 18290: 0082d481 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 18291: 0068a241 58 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ + 18292: 00833455 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 18293: 0071411d 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 18294: 01313244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 18295: 01311076 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 18296: 00587fe1 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 18297: 0075f6cd 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 18297: 0075f6fd 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 18298: 012c6778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 18299: 006e92f9 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ + 18299: 006e9329 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ 18300: 005d18b9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 18301: 012c75f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 18302: 012ca6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 18303: 01313222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 18304: 012b3770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 18305: 013115b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_DSTATE │ │ │ │ 18306: 01226908 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitos │ │ │ │ 18307: 01313658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 18308: 012be764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 18309: 012bb86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 18310: 0085a1a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 18310: 0085a1d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 18311: 0131318e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 18312: 004b357d 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 18313: 012bff78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 18314: 01208c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduw │ │ │ │ 18315: 01311f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_READ_DSTATE │ │ │ │ 18316: 01312aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 18317: 005d214d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 18318: 0131119c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 18319: 012bf2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 18320: 012c88bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 18321: 013122e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 18322: 0078b9bd 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 18322: 0078b9ed 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 18323: 0054e1d9 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 18324: 0131114e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 18325: 012cbddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 18326: 0131281e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 18327: 008435a9 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 18328: 0082de49 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 18327: 008435d9 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 18328: 0082de79 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 18329: 012b42d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 18330: 012c1198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 18331: 012b79ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 18332: 01312f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 18333: 01311cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 18334: 01311bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 18335: 004ef385 120 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 18336: 00298551 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 18337: 012b9d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 18338: 0047436d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 18339: 0044c109 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 18340: 003ee661 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 18341: 00889429 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 18341: 00889459 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 18342: 01189098 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 18343: 00506019 212 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 18344: 01311dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 18345: 01311a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ 18346: 005696a9 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 18347: 013113a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 18348: 0074ed89 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 18349: 007f4a4d 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 18350: 0081a4e9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 18351: 0083c645 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 18348: 0074edb9 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 18349: 007f4a7d 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 18350: 0081a519 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 18351: 0083c675 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 18352: 011edb40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 18353: 01311d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 18354: 00824155 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 18354: 00824185 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 18355: 012b6380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 18356: 012bffb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_READ_EVENT │ │ │ │ 18357: 01312c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 18358: 012b3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 18359: 0042f1b9 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ - 18360: 006896f5 152 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ + 18360: 00689765 152 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ 18361: 01313650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 18362: 012be354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 18363: 005bb37d 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 18364: 0131373a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18365: 0131112c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 18366: 0077668d 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 18366: 007766bd 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 18367: 0041fc3d 60 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 18368: 013112a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ - 18369: 006cf8e1 126 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ + 18369: 006cf911 126 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ 18370: 011f0f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 18371: 011f9e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32c │ │ │ │ - 18372: 007c4521 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 18372: 007c4551 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 18373: 00506f2d 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 18374: 012b62e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 18375: 012c3944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 18376: 0045aae9 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 18377: 012bc8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 18378: 011ed300 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 18379: 0131318c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 18380: 012c27ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 18381: 01311330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 18382: 0080798d 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 18382: 008079bd 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 18383: 012c6e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 18384: 002ba931 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 18385: 005c0d51 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 18386: 0131286c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 18387: 0072e27d 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 18388: 00722215 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 18389: 007fd52d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 18390: 00828199 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 18391: 007c4481 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 18387: 0072e2ad 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 18388: 00722245 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 18389: 007fd55d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 18390: 008281c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 18391: 007c44b1 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 18392: 012c1f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 18393: 01312c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 18394: 002b9e71 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 18395: 007fc669 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 18395: 007fc699 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 18396: 012124b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal_idx │ │ │ │ 18397: 0131153e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 18398: 01312716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 18399: 012c7de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 18400: 007f05a5 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 18400: 007f05d5 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ 18401: 00484445 84 FUNC GLOBAL DEFAULT 12 omap_mmc_set_clk │ │ │ │ - 18402: 007fc489 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 18402: 007fc4b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 18403: 00681869 104 FUNC GLOBAL DEFAULT 12 gen_neon_uqshl │ │ │ │ 18404: 0060fead 244 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat8 │ │ │ │ 18405: 01313160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 18406: 012b30f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 18407: 013129dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 18408: 00a64af8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 18409: 00883d8d 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 18408: 00a64b18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 18409: 00883dbd 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 18410: 002f0b65 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 18411: 00397fa5 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 18412: 002980c1 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 18413: 00565b2d 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 18414: 013117e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 18415: 00839869 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 18415: 00839899 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 18416: 012c8cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 18417: 007fd5a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 18417: 007fd5d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 18418: 01311be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 18419: 01311f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 18420: 0032b6bd 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 18421: 009fade0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 18421: 009fae00 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 18422: 0043a51d 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 18423: 00333e11 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 18424: 005380f5 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 18425: 00659fe1 420 FUNC GLOBAL DEFAULT 12 smmu_ptw │ │ │ │ 18426: 012c00a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 18427: 012cb55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 18428: 01312ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 18429: 002bbb29 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 18430: 00333e71 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 18431: 01189510 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 18432: 0084e385 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 18432: 0084e3b5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 18433: 004dd065 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 18434: 01312642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 18435: 0043f2d9 140 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 18436: 002e5081 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 18437: 012b2fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 18438: 013130da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 18439: 012b41c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 18440: 005f4bf1 996 FUNC GLOBAL DEFAULT 12 define_debug_regs │ │ │ │ 18441: 0131354a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 18442: 01210540 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb │ │ │ │ 18443: 012c1f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 18444: 00845a85 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 18445: 00a7ed70 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 18444: 00845ab5 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 18445: 00a7ed90 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 18446: 004dafa5 424 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ 18447: 01223ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f64 │ │ │ │ 18448: 012104bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh │ │ │ │ - 18449: 00766109 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 18449: 00766139 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 18450: 012c0268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 18451: 00827c71 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 18451: 00827ca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 18452: 01312818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 18453: 01312fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 18454: 008573d1 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 18454: 00857401 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 18455: 00588309 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 18456: 012c8bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_FLUSH_EVENT │ │ │ │ 18457: 013112c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 18458: 01311f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 18459: 012b6b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 18460: 012bc8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 18461: 0059d515 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 18462: 012c6d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 18463: 012c79e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 18464: 006d8899 210 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ + 18464: 006d88c9 210 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ 18465: 01206250 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfaddh │ │ │ │ - 18466: 007764dd 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 18466: 0077650d 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 18467: 013127b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 18468: 013122b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 18469: 012b88c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 18470: 0081b1c9 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 18471: 0087e57d 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 18472: 007f8279 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 18470: 0081b1f9 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 18471: 0087e5ad 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 18472: 007f82a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 18473: 0057558d 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 18474: 006d896d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ - 18475: 006cf961 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ + 18474: 006d899d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ + 18475: 006cf991 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ 18476: 01210438 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw │ │ │ │ - 18477: 006fcb71 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 18478: 00851cf5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 18477: 006fcba1 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 18478: 00851d25 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 18479: 01212bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_d │ │ │ │ 18480: 01312006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 18481: 012c40c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 18482: 012bb8fc 1788 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 18483: 012061cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadds │ │ │ │ 18484: 01184914 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 18485: 012cac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 18486: 01312c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ 18487: 01212cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_h │ │ │ │ - 18488: 007fff6d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 18488: 007fff9d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 18489: 012bee5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 18490: 01313656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 18491: 0078c3a9 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 18492: 00843765 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 18491: 0078c3d9 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 18492: 00843795 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 18493: 012b80f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 18494: 00826005 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 18494: 00826035 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 18495: 012cb66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ - 18496: 006d8a65 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ + 18496: 006d8a95 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ 18497: 00526be9 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 18498: 01311862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 18499: 002b9f19 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 18500: 012c94d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 18501: 012b5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_EVENT │ │ │ │ 18502: 002da351 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 18503: 00812879 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 18503: 008128a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 18504: 011e1664 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 18505: 00421e7d 44 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 18506: 01311f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ 18507: 00681271 80 FUNC GLOBAL DEFAULT 12 gen_gvec_usra │ │ │ │ - 18508: 00880021 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 18508: 00880051 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 18509: 01312f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 18510: 01212c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_s │ │ │ │ 18511: 012b7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 18512: 0073317d 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 18513: 00861b21 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 18514: 0082f239 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 18512: 007331ad 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 18513: 00861b51 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 18514: 0082f269 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 18515: 012b6734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 18516: 004b4049 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 18517: 00a7ed9c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 18517: 00a7edbc 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 18518: 012cba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 18519: 01313006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 18520: 012c5bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 18521: 002a89a5 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 18522: 00ab495c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 18523: 013134d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 18524: 00563555 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 18525: 006dab11 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ + 18525: 006dab41 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ 18526: 0048f699 120 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ 18527: 00530759 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 18528: 0131250e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 18529: 011ef928 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 18530: 012240d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh_round_to_nearest │ │ │ │ 18531: 002c4721 208 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h2 │ │ │ │ 18532: 012bb0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 18533: 01312050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 18534: 012bc2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 18535: 012c37c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 18536: 00760155 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ - 18537: 006dab69 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ + 18536: 00760185 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 18537: 006dab99 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ 18538: 0052328d 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 18539: 005d511d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 18540: 007a71d5 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 18540: 007a7205 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 18541: 004459e1 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 18542: 012cbc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 18543: 01188578 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 18544: 00826cad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 18544: 00826cdd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 18545: 012b4bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 18546: 012c2f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 18547: 01311532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 18548: 012b965c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 18549: 0085db6d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 18549: 0085db9d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 18550: 0045ba5d 136 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 18551: 007e8a35 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 18552: 0084e9e5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ - 18553: 006dabd5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ + 18551: 007e8a65 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 18552: 0084ea15 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 18553: 006dac05 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ 18554: 012b8b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 18555: 00512371 308 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 18556: 012ec828 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 18557: 0131321e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 18558: 00852195 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 18558: 008521c5 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 18559: 0131222c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 18560: 00878cbd 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 18560: 00878ced 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 18561: 005467cd 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 18562: 01313db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 18563: 005e3ce5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 18564: 012c9530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 18565: 008321e9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 18565: 00832219 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 18566: 005df5c5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 18567: 01311382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 18568: 0043cfc5 80 FUNC GLOBAL DEFAULT 12 bcm2835_otp_set_row │ │ │ │ 18569: 00569439 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 18570: 01311bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 18571: 008852e9 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 18571: 00885319 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 18572: 01313062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 18573: 007b6519 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 18574: 007d5671 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 18573: 007b6549 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 18574: 007d56a1 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 18575: 012c7e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 18576: 007fd70d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 18577: 0074af19 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 18576: 007fd73d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 18577: 0074af49 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 18578: 012cb488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 18579: 013118ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 18580: 00736861 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 18580: 00736891 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 18581: 012b4c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 18582: 00736711 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 18582: 00736741 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 18583: 013123ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 18584: 011eb518 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 18585: 008078c9 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 18585: 008078f9 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 18586: 005c1769 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 18587: 00746431 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 18587: 00746461 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 18588: 005e874d 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 18589: 012cb6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 18590: 0047eec1 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 18591: 0053ae3d 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 18592: 012bb2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 18593: 00400415 300 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 18594: 0131350a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_TVAL_WRITE_DSTATE │ │ │ │ 18595: 00331345 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 18596: 007f9d69 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 18596: 007f9d99 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 18597: 00331439 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 18598: 0060c3d9 104 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s16 │ │ │ │ 18599: 013138d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 18600: 013123c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 18601: 005d7f6d 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 18602: 01313818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 18603: 012c1078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ @@ -18610,180 +18610,180 @@ │ │ │ │ 18606: 01311436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 18607: 0052c619 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 18608: 012b5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_EVENT │ │ │ │ 18609: 01312a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 18610: 012c3024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 18611: 012c48cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 18612: 01312830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 18613: 0073e5f5 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 18613: 0073e625 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 18614: 0043fce1 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 18615: 00528fa1 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 18616: 005e5be1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 18617: 012bb22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 18618: 008632b1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 18618: 008632e1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 18619: 01313846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 18620: 012c64b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 18621: 011ef8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 18622: 01311fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 18623: 012bc498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_COMPLETE_EVENT │ │ │ │ 18624: 01311f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 18625: 0131219e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 18626: 0084ce0d 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 18626: 0084ce3d 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ 18627: 006147c5 52 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos_round_to_nearest │ │ │ │ - 18628: 008838fd 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 18628: 0088392d 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 18629: 01189104 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 18630: 013118d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 18631: 00296b01 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 18632: 01312158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 18633: 00801f95 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 18633: 00801fc5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ 18634: 013115fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_IOVA_DSTATE │ │ │ │ - 18635: 00827bf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 18635: 00827c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 18636: 004ddc2d 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 18637: 012b43e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 18638: 002cc349 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 18639: 00599001 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 18640: 0072c9c5 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 18640: 0072c9f5 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 18641: 01312652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 18642: 00445399 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 18643: 012c7738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 18644: 012c04e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 18645: 012b3150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 18646: 012b9b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 18647: 012c3e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 18648: 00760b89 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 18648: 00760bb9 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 18649: 013122a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 18650: 0076e515 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 18650: 0076e545 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 18651: 012c8c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 18652: 005c0971 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 18653: 00896e89 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 18654: 008509c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 18653: 00896eb9 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 18654: 008509f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 18655: 013128e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 18656: 012c856c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 18657: 01312f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 18658: 00878849 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 18658: 00878879 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 18659: 012bb2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 18660: 00554039 44 FUNC GLOBAL DEFAULT 12 cpr_exec_has_state │ │ │ │ 18661: 012b6bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 18662: 0084fbcd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 18662: 0084fbfd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 18663: 002b9fc1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 18664: 012cbcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 18665: 006f1b31 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ - 18666: 00859061 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 18665: 006f1b61 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ + 18666: 00859091 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 18667: 012cb4b8 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 18668: 01313882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 18669: 002ff0d1 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 18670: 013120ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 18671: 0059bd8d 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 18672: 013114ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 18673: 012cbefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 18674: 0088ccf9 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 18674: 0088cd29 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 18675: 012b5b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 18676: 01311f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ 18677: 012bc508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_EVENT │ │ │ │ - 18678: 00786bd9 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 18679: 006d2d21 152 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ - 18680: 006f1c09 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ - 18681: 00858f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 18678: 00786c09 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 18679: 006d2d51 152 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ + 18680: 006f1c39 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ + 18681: 00858f65 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 18682: 01312c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 18683: 0087e1e5 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 18683: 0087e215 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ 18684: 005f6299 108 FUNC GLOBAL DEFAULT 12 raw_write │ │ │ │ - 18685: 0085ad2d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ - 18686: 0078b7cd 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 18685: 0085ad5d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 18686: 0078b7fd 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 18687: 01312470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 18688: 0131247e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 18689: 012c843c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 18690: 01313136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 18691: 011f8cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsubaddx │ │ │ │ - 18692: 008196e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 18692: 00819719 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 18693: 01313dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 18694: 0083cf79 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 18694: 0083cfa9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 18695: 0131308e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 18696: 0086555d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 18696: 0086558d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 18697: 0060c87d 44 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s32 │ │ │ │ 18698: 01312092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 18699: 012c56d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 18700: 008442d9 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 18700: 00844309 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 18701: 005dee39 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 18702: 0131212c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 18703: 0089551d 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 18703: 0089554d 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 18704: 01311f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 18705: 01313208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 18706: 012c1088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 18707: 0044c3c5 38 FUNC GLOBAL DEFAULT 12 pcie_pri_get_req_alloc │ │ │ │ 18708: 0131338c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 18709: 012b3040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 18710: 00827c35 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 18711: 00746051 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 18710: 00827c65 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 18711: 00746081 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 18712: 00512b25 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 18713: 0032af65 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ 18714: 005f4fd9 50 FUNC GLOBAL DEFAULT 12 compare_u64 │ │ │ │ - 18715: 00854401 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 18715: 00854431 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 18716: 0047f435 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 18717: 013122ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 18718: 013134ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 18719: 012cbf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 18720: 0131272a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 18721: 00819e0d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 18722: 00781ccd 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 18721: 00819e3d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 18722: 00781cfd 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 18723: 0055a471 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 18724: 012b51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 18725: 006e07a5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ - 18726: 007c4565 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 18725: 006e07d5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ + 18726: 007c4595 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 18727: 005cc4ad 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 18728: 006d8f19 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ - 18729: 007353d1 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 18728: 006d8f49 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ + 18729: 00735401 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 18730: 0036bfd1 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 18731: 0073174d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 18731: 0073177d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 18732: 012c8ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 18733: 002ef9b5 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 18734: 013122e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 18735: 005e80c9 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 18736: 006e0885 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ - 18737: 0087d719 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 18738: 006d8f71 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ - 18739: 007497dd 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 18736: 006e08b5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ + 18737: 0087d749 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 18738: 006d8fa1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ + 18739: 0074980d 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 18740: 013115b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_DSTATE │ │ │ │ 18741: 002b9901 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 18742: 01311514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 18743: 004b5361 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 18744: 002d5fc5 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 18745: 01312b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 18746: 012cb54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 18747: 01313e84 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 18748: 01311edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 18749: 012c79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 18750: 002b36cd 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 18751: 0071e09d 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 18752: 006d8fdd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ - 18753: 0086e43d 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 18754: 008092c9 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 18751: 0071e0cd 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 18752: 006d900d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ + 18753: 0086e46d 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 18754: 008092f9 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 18755: 012bf234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 18756: 012b4ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 18757: 012b390c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 18758: 0032eb49 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 18759: 00767689 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 18759: 007676b9 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ 18760: 0060f3dd 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_b │ │ │ │ - 18761: 0080713d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 18761: 0080716d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 18762: 0060f6e1 336 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_d │ │ │ │ 18763: 012bd088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 18764: 007d2e25 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 18764: 007d2e55 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 18765: 01311094 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 18766: 012bc5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 18767: 01311c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 18768: 0122425c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh_round_to_nearest │ │ │ │ 18769: 0060f55d 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_h │ │ │ │ 18770: 012b26b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 18771: 005ca9a9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 18772: 011ef820 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 18773: 002c17ad 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 18774: 012b8c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 18775: 013132e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ 18776: 005fb309 146 FUNC GLOBAL DEFAULT 12 cpsr_read_for_spsr_elx │ │ │ │ - 18777: 0078aa2d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ - 18778: 006fa26d 60 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ + 18777: 0078aa5d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 18778: 006fa29d 60 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ 18779: 01312690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 18780: 01312cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 18781: 012032e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahb │ │ │ │ 18782: 003a47d5 34 FUNC GLOBAL DEFAULT 12 gicv3_redist_update │ │ │ │ 18783: 013133d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 18784: 01312a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ 18785: 005370a9 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ @@ -18795,106 +18795,106 @@ │ │ │ │ 18791: 005cacf1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 18792: 0120325c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahh │ │ │ │ 18793: 01312322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 18794: 01313440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 18795: 005cae65 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 18796: 012b61b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ 18797: 0120f964 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_uw │ │ │ │ - 18798: 007e7a35 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 18798: 007e7a65 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 18799: 005e9d19 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 18800: 012c495c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 18801: 012bd268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 18802: 012c49ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 18803: 012b4140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 18804: 003921b9 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 18805: 01313896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 18806: 01311f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 18807: 01311ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 18808: 01312abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 18809: 00782d11 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 18809: 00782d41 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 18810: 006591c1 140 FUNC GLOBAL DEFAULT 12 smmu_configs_inv_sid_range │ │ │ │ 18811: 0060941d 74 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr │ │ │ │ 18812: 012cb52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 18813: 002bd43d 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 18814: 012031d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahw │ │ │ │ 18815: 012c9d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 18816: 012c0188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 18817: 01312498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 18818: 011f378c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 18819: 0073119d 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ - 18820: 006e70f1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ + 18819: 007311cd 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 18820: 006e7121 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ 18821: 012b5a44 196 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 18822: 00613861 44 FUNC GLOBAL DEFAULT 12 vfp_clear_float_status_exc_flags │ │ │ │ 18823: 01193740 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 18824: 01312cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 18825: 012c36b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 18826: 01312da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 18827: 01312b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 18828: 01188c70 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 18829: 01311bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 18830: 01311838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 18831: 0059f7b9 5912 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 18832: 012c1444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 18833: 012c5ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 18834: 0088afa1 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ - 18835: 006e72e9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ + 18834: 0088afd1 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 18835: 006e7319 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ 18836: 012bd958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 18837: 012c0ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 18838: 012b4380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 18839: 01311750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 18840: 0057012d 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 18841: 005cdad1 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 18842: 0031d929 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 18843: 012b2f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 18844: 002c144d 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ 18845: 005692b9 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 18846: 0031d941 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 18847: 00810e39 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 18847: 00810e69 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 18848: 0131332e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 18849: 013118da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 18850: 0131188a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 18851: 013128ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ 18852: 0060c8a9 148 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s64 │ │ │ │ - 18853: 0086ea2d 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 18853: 0086ea5d 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 18854: 013110e3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 18855: 012b80c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 18856: 012bdf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 18857: 00546b39 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 18858: 013126d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 18859: 005ee971 44 FUNC GLOBAL DEFAULT 12 arm_cpu_sve_finalize │ │ │ │ 18860: 01311098 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 18861: 00560495 560 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ 18862: 0033b629 212 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_dec │ │ │ │ 18863: 00439ccd 88 FUNC GLOBAL DEFAULT 12 nvme_ns_cleanup │ │ │ │ 18864: 011e9b34 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 18865: 012b87e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 18866: 012b95ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 18867: 012ba9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ - 18868: 00a77888 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ + 18868: 00a778a8 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ 18869: 01311218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 18870: 012be394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 18871: 013137b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 18872: 0075e5a5 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ - 18873: 006db475 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ + 18872: 0075e5d5 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 18873: 006db4a5 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ 18874: 00333e19 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 18875: 0073c1dd 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 18876: 00733139 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 18875: 0073c20d 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 18876: 00733169 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 18877: 0029770d 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 18878: 0080d095 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 18879: 007817a5 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 18878: 0080d0c5 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 18879: 007817d5 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 18880: 012ba07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 18881: 012cb724 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 18882: 0131137a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 18883: 0071f8e1 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 18883: 0071f911 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 18884: 0131359c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ - 18885: 006db555 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ + 18885: 006db585 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ 18886: 002f7369 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 18887: 008194cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 18887: 008194fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 18888: 005421f5 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 18889: 0085eef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 18889: 0085ef21 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 18890: 011f8de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd8 │ │ │ │ 18891: 0131382e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 18892: 011f7bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshr │ │ │ │ 18893: 002f7625 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 18894: 005d4041 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 18895: 01312d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 18896: 013137ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ @@ -18911,116 +18911,116 @@ │ │ │ │ 18907: 0044a459 420 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 18908: 0059a8e5 156 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 18909: 012c6a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 18910: 012c64e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 18911: 01313e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 18912: 0131146e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 18913: 0052228d 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 18914: 0088ef41 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 18914: 0088ef71 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 18915: 002b86d9 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 18916: 0083bdcd 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 18916: 0083bdfd 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 18917: 0052c269 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 18918: 012c8e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 18919: 012c8e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 18920: 002fc241 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 18921: 012bd2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 18922: 013136f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 18923: 002bbfb5 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 18924: 011937b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 18925: 007e5f21 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 18926: 00762de5 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 18927: 00812689 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 18928: 00829ed1 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 18925: 007e5f51 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 18926: 00762e15 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 18927: 008126b9 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 18928: 00829f01 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 18929: 0131228e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 18930: 012c7b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 18931: 005e118d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 18932: 0131119a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 18933: 011ecbc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 18934: 007fd389 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 18934: 007fd3b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 18935: 012c3154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 18936: 0087fb55 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ - 18937: 006d51bd 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ + 18936: 0087fb85 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 18937: 006d51ed 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ 18938: 0131288a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 18939: 00819b21 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 18939: 00819b51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 18940: 012b56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_EVENT │ │ │ │ 18941: 01312888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_READ_BLOCK_DSTATE │ │ │ │ 18942: 00539279 820 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 18943: 011e06a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 18944: 005e59d5 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 18945: 01188cf4 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 18946: 008174c5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 18946: 008174f5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 18947: 011ef9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 18948: 01311e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 18949: 012b3200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ - 18950: 006d5241 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ + 18950: 006d5271 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ 18951: 0066bb39 106 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ 18952: 005e8615 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 18953: 013118c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 18954: 013138c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 18955: 013123c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 18956: 006db631 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ - 18957: 0086e631 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 18956: 006db661 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ + 18957: 0086e661 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 18958: 00526ae9 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 18959: 002f84bd 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 18960: 0036c901 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 18961: 005cda6d 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 18962: 002eb355 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 18963: 007fd131 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 18964: 008965bd 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 18963: 007fd161 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 18964: 008965ed 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 18965: 012bc658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 18966: 008885d9 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 18966: 00888609 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 18967: 012c97d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 18968: 00735929 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 18968: 00735959 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 18969: 01312b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 18970: 004b381d 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 18971: 0033872d 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 18972: 003e6e81 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 18973: 0083b699 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 18973: 0083b6c9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 18974: 012bdb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 18975: 012bc838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 18976: 006d52dd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ - 18977: 00735819 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 18976: 006d530d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ + 18977: 00735849 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 18978: 012bc418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 18979: 0059e295 66 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 18980: 012cc01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 18981: 005301f1 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ - 18982: 006e2139 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ - 18983: 006db691 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ + 18982: 006e2169 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ + 18983: 006db6c1 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ 18984: 01311924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 18985: 0076a385 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 18986: 006e21ad 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ - 18987: 0084a96d 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 18985: 0076a3b5 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 18986: 006e21dd 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ + 18987: 0084a99d 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 18988: 003ffee1 372 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 18989: 012bca48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 18990: 00300d19 84 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 18991: 01313132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 18992: 002bb411 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ 18993: 0131262c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_WRITE_DSTATE │ │ │ │ 18994: 00569421 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 18995: 008549a9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ + 18995: 008549d9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ 18996: 005e1b19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 18997: 012b42f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 18998: 00743c05 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 18998: 00743c35 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 18999: 012c4bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 19000: 012b730c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 19001: 00873c15 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 19001: 00873c45 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 19002: 005d804d 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 19003: 00792ec5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 19003: 00792ef5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 19004: 01313daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 19005: 00854849 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 19005: 00854879 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 19006: 0120c5d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminab │ │ │ │ 19007: 01312116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 19008: 012b4350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ - 19009: 006e2221 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ + 19009: 006e2251 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ 19010: 01311c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 19011: 012c72f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 19012: 013135a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 19013: 0078181d 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 19013: 0078184d 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 19014: 012c70d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 19015: 007fb90d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 19015: 007fb93d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 19016: 0131380e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 19017: 005d1a49 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 19018: 0120c550 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminah │ │ │ │ 19019: 013125c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 19020: 01311c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 19021: 012cc638 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 19022: 013131f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ @@ -19029,116 +19029,116 @@ │ │ │ │ 19025: 01312bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 19026: 012b3700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 19027: 01311e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 19028: 012c4e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 19029: 011ee0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 19030: 00576201 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 19031: 01311b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 19032: 0086e441 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 19033: 0083e065 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 19032: 0086e471 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 19033: 0083e095 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 19034: 012be994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 19035: 012c6658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 19036: 01311a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 19037: 013112a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 19038: 005d22e9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 19039: 005e1951 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 19040: 013112d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 19041: 0061458d 8 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod │ │ │ │ - 19042: 006d5371 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ + 19042: 006d53a1 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ 19043: 0120c4cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminaw │ │ │ │ 19044: 011f2478 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 19045: 012ca78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 19046: 0075f879 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 19046: 0075f8a9 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 19047: 00614d15 36 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh │ │ │ │ 19048: 00538159 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 19049: 004e0e95 68 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_unregister_container │ │ │ │ 19050: 012c4d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ - 19051: 006d53f5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ + 19051: 006d5425 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ 19052: 012c0b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 19053: 0071fc61 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 19053: 0071fc91 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 19054: 0131196a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 19055: 0066fa85 136 FUNC GLOBAL DEFAULT 12 aspeed_machine_class_init_cpus_defaults │ │ │ │ 19056: 0033665d 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 19057: 012b94fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 19058: 005caa75 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 19059: 013119a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ 19060: 00614955 6 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos │ │ │ │ - 19061: 006975a5 64 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ - 19062: 0075c421 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 19061: 00697611 64 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ + 19062: 0075c451 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 19063: 013120f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 19064: 008569ad 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 19064: 008569dd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 19065: 005cf149 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 19066: 01312928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 19067: 012b74bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 19068: 011ed9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 19069: 012b64a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 19070: 012c1138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 19071: 01312a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 19072: 005cad35 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 19073: 013111c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ - 19074: 006d5491 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ + 19074: 006d54c1 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ 19075: 005e85fd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 19076: 011fc2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpleh │ │ │ │ 19077: 005caec9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 19078: 012bb65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 19079: 0088ed2d 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 19079: 0088ed5d 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 19080: 012cb34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 19081: 012b75cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 19082: 01313788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 19083: 01312f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 19084: 01312d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 19085: 008106ad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 19085: 008106dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 19086: 012b5214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 19087: 00855ed5 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 19087: 00855f05 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 19088: 012bc1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 19089: 005390a5 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 19090: 005d89b1 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 19091: 011ed174 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 19092: 0131190c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 19093: 012b78dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 19094: 011fc278 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmples │ │ │ │ 19095: 012ca920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 19096: 005e2415 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 19097: 012c2174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 19098: 012ca37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 19099: 00833799 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 19099: 008337c9 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 19100: 004e4f85 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 19101: 00894bfd 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 19101: 00894c2d 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 19102: 012c5908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 19103: 00846575 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 19103: 008465a5 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 19104: 0067a7c5 308 FUNC GLOBAL DEFAULT 12 aa32_max_features │ │ │ │ - 19105: 007fcde9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 19105: 007fce19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 19106: 01187bcc 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 19107: 012c0e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 19108: 013124a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 19109: 012b9dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 19110: 002c6749 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 19111: 00863bf1 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 19111: 00863c21 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 19112: 005e4ce9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 19113: 012c8b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 19114: 012c270c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 19115: 007fd43d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 19115: 007fd46d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 19116: 01312276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 19117: 002fa561 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 19118: 005e81e9 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 19119: 012babcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 19120: 003065d1 444 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 19121: 013128be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 19122: 01313640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 19123: 013136b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 19124: 012b8910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 19125: 00783f9d 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 19125: 00783fcd 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 19126: 012bee2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 19127: 007f8b9d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 19127: 007f8bcd 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 19128: 012bf084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 19129: 005f4291 400 FUNC GLOBAL DEFAULT 12 arm_generate_debug_exceptions │ │ │ │ 19130: 0131358c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 19131: 0083dd3d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 19131: 0083dd6d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 19132: 00523b3d 116 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 19133: 0074a025 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 19133: 0074a055 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 19134: 011f872c 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd8 │ │ │ │ 19135: 012c26ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 19136: 013125d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 19137: 012b795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 19138: 013136c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 19139: 01208248 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsb │ │ │ │ 19140: 012cb910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ @@ -19146,82 +19146,82 @@ │ │ │ │ 19142: 003ef4d1 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 19143: 0131228c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 19144: 01311200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 19145: 003f13ad 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 19146: 012b798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_EVENT │ │ │ │ 19147: 012081c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsh │ │ │ │ 19148: 01223368 132 OBJECT GLOBAL DEFAULT 24 helper_info_vjcvt │ │ │ │ - 19149: 008543c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 19149: 008543f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 19150: 00329d45 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 19151: 012bb76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 19152: 002c5d95 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 19153: 01312564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_DSTATE │ │ │ │ 19154: 011f2bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 19155: 005cdcf9 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 19156: 00537b2d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ - 19157: 006f5499 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ + 19157: 006f54c9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ 19158: 00522975 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 19159: 012c3524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 19160: 006f55e5 178 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ - 19161: 00873771 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 19160: 006f5615 178 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ + 19161: 008737a1 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 19162: 01311af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 19163: 012c473c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 19164: 00511ba9 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 19165: 01208140 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsw │ │ │ │ 19166: 00681cad 144 FUNC GLOBAL DEFAULT 12 gen_sqsub_bhs │ │ │ │ 19167: 01312cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 19168: 0083567d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 19169: 006f5509 110 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ + 19168: 008356ad 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 19169: 006f5539 110 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ 19170: 005c9ef1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 19171: 007fcaa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 19172: 0076db81 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 19171: 007fcad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 19172: 0076dbb1 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 19173: 0131370c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 19174: 003ee201 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 19175: 01312b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 19176: 00832b41 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 19177: 00804071 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 19176: 00832b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 19177: 008040a1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 19178: 012c6ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 19179: 013134ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 19180: 012b3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 19181: 00783261 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 19181: 00783291 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 19182: 002a8a3d 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 19183: 012c0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ - 19184: 006f5579 108 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ + 19184: 006f55a9 108 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ 19185: 012c2214 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 19186: 004ded5d 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 19187: 007f8a7d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 19187: 007f8aad 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 19188: 012b27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 19189: 012c5738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ 19190: 01312038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TFD_DSTATE │ │ │ │ - 19191: 00818425 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 19191: 00818455 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 19192: 012c6898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 19193: 013111d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 19194: 007463fd 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 19194: 0074642d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 19195: 01311a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 19196: 00563b0d 152 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 19197: 011f32e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 19198: 004e0ed9 160 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_register_device │ │ │ │ - 19199: 00832c31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 19199: 00832c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 19200: 01311556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 19201: 01311694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 19202: 013125b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 19203: 0056206d 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 19204: 002cd49d 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 19205: 0037954d 26 FUNC GLOBAL DEFAULT 12 soc_dma_reset │ │ │ │ 19206: 012c0348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 19207: 0033963d 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 19208: 01312a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 19209: 012b5244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 19210: 012127cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot_idx │ │ │ │ 19211: 011f2cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 19212: 00686429 88 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ + 19212: 00686499 88 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ 19213: 002e94f5 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 19214: 007792f1 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 19214: 00779321 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 19215: 012c8e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 19216: 008a7531 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 19216: 008a7561 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 19217: 012c3ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 19218: 00444511 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 19219: 01311fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 19220: 0131268c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 19221: 01311168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 19222: 011fd16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarb │ │ │ │ 19223: 01311df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ @@ -19232,681 +19232,681 @@ │ │ │ │ 19228: 0053dbd5 2364 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 19229: 003f8455 744 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 19230: 011fd0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarh │ │ │ │ 19231: 01208038 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluh │ │ │ │ 19232: 005dded5 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 19233: 013114fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 19234: 012c55a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ - 19235: 006f98dd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ + 19235: 006f990d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ 19236: 01312c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 19237: 0085ea05 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 19237: 0085ea35 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ 19238: 012b5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERRORN_EVENT │ │ │ │ - 19239: 008193dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 19240: 00878811 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 19241: 0083af7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 19239: 0081940d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 19240: 00878841 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 19241: 0083afad 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 19242: 012c76e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ - 19243: 006f9aed 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ + 19243: 006f9b1d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ 19244: 004429b5 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 19245: 0131263c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 19246: 00801039 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 19247: 007fd299 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 19246: 00801069 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 19247: 007fd2c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 19248: 012bc7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 19249: 01311f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ 19250: 011fd064 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarw │ │ │ │ - 19251: 0082ae01 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 19252: 0081ea29 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 19251: 0082ae31 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 19252: 0081ea59 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 19253: 01312a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 19254: 01207fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluw │ │ │ │ 19255: 0032ba3d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 19256: 01312240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 19257: 01313700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 19258: 006f99e5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ - 19259: 0071f25d 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 19258: 006f9a15 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ + 19259: 0071f28d 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 19260: 003cde05 6 FUNC GLOBAL DEFAULT 12 omap_clk_getrate │ │ │ │ 19261: 005a0fb9 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 19262: 01313428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 19263: 01311378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 19264: 01311e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 19265: 012c5c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 19266: 0044c041 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 19267: 0078c159 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 19268: 0081c355 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 19267: 0078c189 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 19268: 0081c385 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 19269: 005afe61 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 19270: 0131115e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 19271: 005afe69 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 19272: 0131257a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 19273: 012c0b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 19274: 0045aa11 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 19275: 005afe95 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 19276: 002b8dd1 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 19277: 01312b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 19278: 005aff01 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 19279: 005aff71 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 19280: 00828649 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 19280: 00828679 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 19281: 0131252e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 19282: 01312f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 19283: 01163c40 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ 19284: 005affe5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 19285: 013121dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 19286: 005b005d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 19287: 005b40f9 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 19288: 008264b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 19288: 008264e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 19289: 005b00d9 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 19290: 0044ce99 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 19291: 005b1bb5 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 19292: 012b95cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 19293: 00566b21 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 19294: 00561e29 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 19295: 012be8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 19296: 002bd989 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ - 19297: 006d272d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ + 19297: 006d275d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ 19298: 00571e0d 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 19299: 005e1265 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 19300: 00841091 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 19300: 008410c1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 19301: 013135f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 19302: 006ea8b1 428 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ + 19302: 006ea8e1 428 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ 19303: 005caa09 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 19304: 0060c175 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u16 │ │ │ │ 19305: 01205908 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270h │ │ │ │ 19306: 013111ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 19307: 007662ed 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 19307: 0076631d 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 19308: 01311730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 19309: 005bff49 16 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 19310: 01311736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 19311: 00559f39 368 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 19312: 00519da9 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 19313: 01311c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 19314: 01313014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 19315: 00680e71 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqdmulh_qc │ │ │ │ 19316: 003830b9 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 19317: 012c6bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 19318: 013119e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 19319: 007fb7a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 19319: 007fb7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 19320: 004fd341 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 19321: 01224c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod │ │ │ │ 19322: 013113e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 19323: 012c6dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 19324: 012b4790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 19325: 012c822c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 19326: 00850fd1 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 19327: 0073cb65 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 19326: 00851001 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 19327: 0073cb95 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ 19328: 01205884 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270s │ │ │ │ - 19329: 008618dd 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 19330: 00874709 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 19329: 0086190d 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 19330: 00874739 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 19331: 0122488c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltoh │ │ │ │ 19332: 013112d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 19333: 0078446d 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 19333: 0078449d 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 19334: 013134ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 19335: 00842bb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 19335: 00842be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 19336: 00444f55 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 19337: 012b45d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 19338: 007f3635 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 19339: 0087ad25 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 19340: 0087416d 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 19338: 007f3665 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 19339: 0087ad55 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 19340: 0087419d 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 19341: 012c6558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 19342: 012b8810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 19343: 00874399 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ - 19344: 006e2d65 100 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ + 19343: 008743c9 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 19344: 006e2d95 100 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ 19345: 011ea698 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 19346: 012c3284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 19347: 00825301 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 19347: 00825331 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 19348: 005b765d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 19349: 005d3999 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 19350: 012b8184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 19351: 0041f909 34 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ 19352: 01224f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos │ │ │ │ - 19353: 00785195 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 19353: 007851c5 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 19354: 012b954c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 19355: 006f9961 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ - 19356: 007fc3d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 19357: 006e2dc9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ + 19355: 006f9991 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ + 19356: 007fc405 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 19357: 006e2df9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ 19358: 002e9749 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 19359: 012cab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 19360: 01311d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 19361: 0131148a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 19362: 012c6f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 19363: 0060c075 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u16 │ │ │ │ 19364: 012b6b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ - 19365: 006f9b71 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ + 19365: 006f9ba1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ 19366: 002da049 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 19367: 0032ba9d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 19368: 00815c35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 19368: 00815c65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 19369: 013115f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_HIT_DSTATE │ │ │ │ 19370: 012bf194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 19371: 012ba85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 19372: 003b3529 256 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 19373: 012c72a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 19374: 013116ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 19375: 007f8cbd 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 19375: 007f8ced 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 19376: 002bcea1 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 19377: 004b1ecd 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 19378: 0073a965 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ - 19379: 006f9a69 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ + 19378: 0073a995 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 19379: 006f9a99 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ 19380: 01311e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 19381: 006e2e55 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ - 19382: 0081fbf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 19381: 006e2e85 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ + 19382: 0081fc29 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 19383: 01311b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 19384: 005c92ed 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 19385: 011ebee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 19386: 012bb47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_HANDLE_CMD_EVENT │ │ │ │ 19387: 012eeea4 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 19388: 01313196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 19389: 0041fab9 4 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 19390: 005763d5 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ - 19391: 006e1539 94 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ + 19391: 006e1569 94 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ 19392: 002b8e89 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 19393: 012c1038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 19394: 0070cff5 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 19395: 00783ae9 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 19394: 0070d025 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 19395: 00783b19 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 19396: 012cb004 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 19397: 0131206e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ - 19398: 006e1599 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ + 19398: 006e15c9 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ 19399: 01311e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 19400: 0086eedd 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 19400: 0086ef0d 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 19401: 01313258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 19402: 012cab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 19403: 012c7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_DWORD_EVENT │ │ │ │ 19404: 01311bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 19405: 0067dd99 154 FUNC GLOBAL DEFAULT 12 gen_ushl_i32 │ │ │ │ 19406: 011eb8b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 19407: 005e819d 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 19408: 00745c15 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 19408: 00745c45 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 19409: 005af4bd 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 19410: 006f4cf9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ - 19411: 008a2969 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 19412: 009faddc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 19410: 006f4d29 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ + 19411: 008a2999 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 19412: 009fadfc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 19413: 002ef8ad 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ - 19414: 006f4e41 146 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ + 19414: 006f4e71 146 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ 19415: 0131111c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 19416: 012b44ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 19417: 0082d5d1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 19417: 0082d601 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 19418: 012c97c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 19419: 00889fb1 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 19420: 0088b88d 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 19419: 00889fe1 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 19420: 0088b8bd 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 19421: 01311bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 19422: 012ca1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 19423: 006f4d69 104 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ - 19424: 0087278d 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 19423: 006f4d99 104 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ + 19424: 008727bd 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 19425: 01312e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 19426: 006e1619 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ - 19427: 0085f531 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 19426: 006e1649 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ + 19427: 0085f561 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 19428: 01311400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 19429: 0131179c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 19430: 007fc885 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 19430: 007fc8b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 19431: 01189418 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 19432: 012c10a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 19433: 00743acd 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 19434: 0078b405 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 19433: 00743afd 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 19434: 0078b435 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 19435: 012c7ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 19436: 012ba84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 19437: 012bc028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ - 19438: 006f4dd1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ + 19438: 006f4e01 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ 19439: 00441fb5 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 19440: 0053a9e1 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 19441: 013133f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 19442: 01311c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 19443: 012b762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 19444: 012c01e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 19445: 012b89b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 19446: 00570d39 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 19447: 012c0b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 19448: 0131116e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 19449: 002a9611 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 19450: 005d3c21 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 19451: 0089fc69 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 19452: 0083b199 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 19451: 0089fc99 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 19452: 0083b1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 19453: 00496b41 156 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 19454: 01215634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_b │ │ │ │ 19455: 01311f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 19456: 008695cd 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 19456: 008695fd 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 19457: 012c988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 19458: 012154a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_d │ │ │ │ 19459: 013120a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 19460: 005f87b1 72 FUNC GLOBAL DEFAULT 12 define_arm_cp_regs_len │ │ │ │ - 19461: 006f6791 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ + 19461: 006f67c1 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ 19462: 01312842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 19463: 0121d50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su0 │ │ │ │ 19464: 01188a30 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 19465: 012155b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_h │ │ │ │ - 19466: 0080ada1 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 19467: 00776551 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 19466: 0080add1 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 19467: 00776581 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ 19468: 0121d488 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su1 │ │ │ │ - 19469: 0079c679 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 19469: 0079c6a9 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 19470: 012b4e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 19471: 002baf59 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 19472: 005c6479 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 19473: 007aa375 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 19474: 0083fd91 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 19473: 007aa3a5 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 19474: 0083fdc1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 19475: 012b93ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 19476: 01188a7c 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 19477: 005e9aed 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 19478: 007d2529 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 19479: 00737f41 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 19480: 006f69b9 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ - 19481: 0071e049 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 19478: 007d2559 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 19479: 00737f71 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 19480: 006f69e9 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ + 19481: 0071e079 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 19482: 012be7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 19483: 011ebe60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 19484: 01312162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 19485: 01311174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 19486: 012c4a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 19487: 01212a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xar_d │ │ │ │ 19488: 01311c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 19489: 012b3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 19490: 012c9bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 19491: 004c9761 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 19492: 0121552c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_s │ │ │ │ 19493: 012b5fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 19494: 00536c25 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 19495: 004dac15 244 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 19496: 0072ba1d 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 19496: 0072ba4d 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 19497: 01311d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 19498: 013126a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 19499: 01313706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 19500: 007c0591 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 19500: 007c05c1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 19501: 012c3864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 19502: 0051a6d5 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 19503: 012be9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 19504: 012c0a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 19505: 01311a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 19506: 002b2a81 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 19507: 007aff25 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 19508: 0088c565 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 19507: 007aff55 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 19508: 0088c595 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 19509: 011eb830 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 19510: 012bb5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 19511: 0056217d 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ 19512: 012c8f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_PSCI_CALL_EVENT │ │ │ │ - 19513: 0087e331 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 19513: 0087e361 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 19514: 002f9cfd 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 19515: 0077ad65 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 19516: 00847081 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 19515: 0077ad95 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 19516: 008470b1 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 19517: 0043ff8d 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 19518: 005e0e09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 19519: 01312ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 19520: 002eaec9 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 19521: 0131125c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 19522: 013130ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 19523: 013117fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 19524: 013133f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 19525: 012b8acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ - 19526: 006e09c5 268 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ + 19526: 006e09f5 268 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ 19527: 012c4c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ 19528: 01216210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_b │ │ │ │ - 19529: 00820225 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 19529: 00820255 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 19530: 004493e9 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 19531: 003b881d 468 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 19532: 01311b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 19533: 012ca1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 19534: 0131269a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 19535: 012bb8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 19536: 01311a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 19537: 01311f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 19538: 0121618c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_h │ │ │ │ 19539: 01313dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 19540: 012b6984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 19541: 012c7d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 19542: 012b3c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 19543: 012b8740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 19544: 00828301 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 19544: 00828331 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 19545: 005c9351 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 19546: 01311f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 19547: 002cd979 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 19548: 01311302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ - 19549: 006cca95 6512 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ + 19549: 006ccac5 6512 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ 19550: 00614265 92 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd_round_to_zero │ │ │ │ 19551: 01311f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 19552: 012b996c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 19553: 0070f609 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 19554: 00828c95 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 19553: 0070f639 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 19554: 00828cc5 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 19555: 013119bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_READ_DSTATE │ │ │ │ 19556: 002b8f3d 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 19557: 002e9cb1 2040 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 19558: 012c8c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 19559: 005e0c51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 19560: 0080f939 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 19561: 0084fd7d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 19560: 0080f969 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 19561: 0084fdad 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 19562: 0044b2ad 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 19563: 012c9680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 19564: 011f24fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 19565: 012c1fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 19566: 0059f771 72 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible_init │ │ │ │ 19567: 0067dedd 158 FUNC GLOBAL DEFAULT 12 gen_ushl_i64 │ │ │ │ 19568: 01311a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 19569: 008a0485 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 19569: 008a04b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 19570: 0131128a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 19571: 007f83e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 19571: 007f8411 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 19572: 002bb941 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 19573: 00842f01 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 19573: 00842f31 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 19574: 012c66b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 19575: 002bb001 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 19576: 013138c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 19577: 008203c5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 19577: 008203f5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 19578: 01311ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 19579: 012c9e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 19580: 01311dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 19581: 005e985d 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 19582: 00827e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 19582: 00827ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 19583: 0043ed75 124 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 19584: 004c1d21 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 19585: 013127ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 19586: 0080efb1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 19586: 0080efe1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 19587: 013130b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 19588: 01311678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 19589: 012bd968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 19590: 012b6090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 19591: 01311940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 19592: 01311e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 19593: 0082b659 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 19593: 0082b689 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 19594: 01311d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 19595: 013114ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 19596: 004de759 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 19597: 01311712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 19598: 013124a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 19599: 0036bb09 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 19600: 013136dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 19601: 008257d5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 19601: 00825805 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 19602: 012bce88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 19603: 01311aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 19604: 013115cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_SUCCESS_DSTATE │ │ │ │ - 19605: 0081eded 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 19606: 008400d9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 19605: 0081ee1d 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 19606: 00840109 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 19607: 012bc228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 19608: 012b3280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 19609: 0043b59d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 19610: 008494f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 19611: 008729b1 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 19610: 00849521 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 19611: 008729e1 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 19612: 005d3f01 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 19613: 0072eee5 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 19613: 0072ef15 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 19614: 012be1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 19615: 00882afd 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ - 19616: 006e0815 110 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ + 19615: 00882b2d 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 19616: 006e0845 110 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ 19617: 00558351 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 19618: 002f8391 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 19619: 01312bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 19620: 012c3a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 19621: 012c7938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 19622: 012c7f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ - 19623: 006e0925 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ + 19623: 006e0955 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ 19624: 01312c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 19625: 01313730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 19626: 01311d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 19627: 012be784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 19628: 012c7748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 19629: 007f8369 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 19629: 007f8399 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 19630: 00596d51 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 19631: 0041f515 168 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 19632: 007e1e55 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 19633: 00818579 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 19632: 007e1e85 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 19633: 008185a9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 19634: 011ebddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 19635: 012c994c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 19636: 012c98dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 19637: 012bb6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 19638: 012ba0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 19639: 005eec4d 48 FUNC GLOBAL DEFAULT 12 arm_cpu_kvm_set_irq │ │ │ │ 19640: 01311e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 19641: 00731309 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 19642: 006d5e55 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ - 19643: 008a0d21 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 19641: 00731339 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 19642: 006d5e85 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ + 19643: 008a0d51 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 19644: 005cce99 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 19645: 004627b5 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 19646: 01311d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 19647: 002cc92d 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 19648: 012c4ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 19649: 011eb7ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 19650: 004e1a21 948 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 19651: 006e3e01 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ + 19651: 006e3e31 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ 19652: 005ed96d 76 FUNC GLOBAL DEFAULT 12 gt_cntfrq_period_ns │ │ │ │ - 19653: 007fc53d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 19653: 007fc56d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 19654: 00421e0d 40 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 19655: 00760215 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ - 19656: 006d5f29 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ + 19655: 00760245 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 19656: 006d5f59 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ 19657: 012cb32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 19658: 002bbea9 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 19659: 01311a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ - 19660: 0086f071 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 19660: 0086f0a1 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ 19661: 00659549 120 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid │ │ │ │ 19662: 0033b0d9 32 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_dec │ │ │ │ - 19663: 0088abb1 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 19663: 0088abe1 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 19664: 00474351 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 19665: 012bd448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 19666: 012c3364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 19667: 002fb501 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 19668: 011f2c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 19669: 006e3ef9 244 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ - 19670: 009b82e4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 19671: 00884535 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 19669: 006e3f29 244 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ + 19670: 009b8304 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 19671: 00884565 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 19672: 012c19d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 19673: 0041f5c1 4 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 19674: 012c3764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 19675: 012b71bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ - 19676: 006d6021 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ + 19676: 006d6051 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ 19677: 004ad6ed 1084 FUNC GLOBAL DEFAULT 12 qmp_query_firmware_log │ │ │ │ 19678: 012b6180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 19679: 012c14d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 19680: 012b79fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 19681: 012c5b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 19682: 012c1534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 19683: 008a7481 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 19683: 008a74b1 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 19684: 012c99f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 19685: 0085eeb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 19685: 0085eee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 19686: 0050a0dd 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 19687: 012c4d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 19688: 012c08b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 19689: 01312f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 19690: 013111a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ - 19691: 006e3fed 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ + 19691: 006e401d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ 19692: 0038c5b9 104 FUNC GLOBAL DEFAULT 12 pmbus_data2direct_mode │ │ │ │ 19693: 01311676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 19694: 011f19a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 19695: 0083e2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 19696: 00801519 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 19695: 0083e2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 19696: 00801549 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 19697: 012c8b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 19698: 0118876c 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 19699: 012b9dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 19700: 008283f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 19700: 00828421 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 19701: 011f336c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 19702: 00383095 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 19703: 00857e6d 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ - 19704: 006e40e5 244 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ + 19703: 00857e9d 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 19704: 006e4115 244 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ 19705: 01311ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 19706: 012be234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 19707: 002bb0a9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 19708: 011eabf0 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 19709: 013123e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 19710: 013113ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 19711: 0081bf19 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 19711: 0081bf49 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 19712: 00599a79 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 19713: 012b4e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 19714: 0131287a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 19715: 007f9e4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 19715: 007f9e7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 19716: 013125ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 19717: 0076fff1 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 19718: 0085a641 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 19717: 00770021 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 19718: 0085a671 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 19719: 012b711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 19720: 0081dc51 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 19720: 0081dc81 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 19721: 002e9385 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 19722: 012b756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 19723: 012c6978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ - 19724: 006e2689 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ + 19724: 006e26b9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ 19725: 005291b9 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 19726: 012b69b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 19727: 0048f711 76 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 19728: 01311190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 19729: 01311c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 19730: 012283e8 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 19731: 013111f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 19732: 003ee0b9 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 19733: 013122fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 19734: 00897e79 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 19734: 00897ea9 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 19735: 012c0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 19736: 005caa41 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 19737: 0078c4d5 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 19737: 0078c505 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 19738: 01311cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 19739: 006e26fd 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ + 19739: 006e272d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ 19740: 003001e1 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 19741: 007369b9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 19742: 007fd401 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 19741: 007369e9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 19742: 007fd431 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 19743: 013129e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 19744: 012c0888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 19745: 012bf134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ - 19746: 00766ea5 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 19746: 00766ed5 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 19747: 00379465 230 FUNC GLOBAL DEFAULT 12 soc_dma_set_request │ │ │ │ 19748: 01312a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 19749: 012b945c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 19750: 0089540d 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 19750: 0089543d 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 19751: 012c0f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 19752: 00880539 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 19752: 00880569 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 19753: 005af931 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 19754: 012cbf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 19755: 01312f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 19756: 012bd5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 19757: 008635bd 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 19757: 008635ed 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 19758: 00680f61 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlah_qc │ │ │ │ 19759: 005616f5 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 19760: 0081b59d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 19761: 006e2771 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ + 19760: 0081b5cd 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 19761: 006e27a1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ 19762: 0122068c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u8 │ │ │ │ 19763: 002c26ed 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 19764: 01312dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 19765: 01311e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 19766: 01312d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 19767: 00817985 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 19767: 008179b5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 19768: 0051418d 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 19769: 012b2b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 19770: 012c71a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 19771: 00536d59 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 19772: 012b4150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 19773: 012c9038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CVAL_WRITE_EVENT │ │ │ │ 19774: 013136ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 19775: 0072f365 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 19775: 0072f395 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 19776: 00561d01 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 19777: 0131243a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 19778: 005e2595 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 19779: 01311e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 19780: 012cb18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 19781: 01313350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 19782: 012b2b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 19783: 008a5e9d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 19784: 00811cd1 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 19783: 008a5ecd 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 19784: 00811d01 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 19785: 012b81e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 19786: 012c3ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 19787: 0131198a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 19788: 012b75dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 19789: 008846ed 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 19789: 0088471d 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 19790: 00681a29 68 FUNC GLOBAL DEFAULT 12 gen_neon_sqshlui │ │ │ │ - 19791: 00783a55 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 19791: 00783a85 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 19792: 013130ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 19793: 002bc5ad 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 19794: 0054e5d5 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 19795: 0041eca9 692 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 19796: 013111fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 19797: 01312ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 19798: 005738ed 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 19799: 00a7edec 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 19799: 00a7ee0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 19800: 012c838c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 19801: 012c492c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 19802: 005b9b15 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 19803: 00556209 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 19804: 01313e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 19805: 00781245 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 19805: 00781275 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 19806: 013116d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 19807: 012b922c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 19808: 007f9849 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 19808: 007f9879 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 19809: 012beeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ - 19810: 0082c6f5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 19810: 0082c725 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 19811: 012b9a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 19812: 00736265 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 19812: 00736295 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 19813: 012bdf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 19814: 0131217e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 19815: 0061e095 12 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 19816: 00571e85 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 19817: 008970ed 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 19817: 0089711d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 19818: 012c7db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 19819: 012c7b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 19820: 012ef618 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 19821: 012bfd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 19822: 005d358d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ 19823: 011fc50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplth │ │ │ │ - 19824: 00736cd9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 19825: 0082a33d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 19824: 00736d09 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 19825: 0082a36d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 19826: 01311d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 19827: 004b373d 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 19828: 00448a01 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 19829: 00851b49 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 19829: 00851b79 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 19830: 01311e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 19831: 0074f6c1 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 19831: 0074f6f1 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 19832: 012c77b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 19833: 01188da0 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 19834: 0088ee9d 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 19835: 0085c101 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 19836: 007fe2ed 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 19834: 0088eecd 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 19835: 0085c131 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 19836: 007fe31d 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 19837: 01189524 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 19838: 011fc488 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplts │ │ │ │ 19839: 012bd628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 19840: 013112c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 19841: 00864745 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 19841: 00864775 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 19842: 00600c71 292 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el_sm │ │ │ │ 19843: 0050c791 40 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 19844: 012be8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 19845: 00784765 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 19846: 007fce9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 19845: 00784795 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 19846: 007fcecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 19847: 002fa451 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 19848: 012b69f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 19849: 01312d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 19850: 008439f9 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 19850: 00843a29 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 19851: 01311dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 19852: 013121b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 19853: 012bc798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 19854: 013127dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 19855: 012bb4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 19856: 013121bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 19857: 003f17b9 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 19858: 008a5f85 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 19858: 008a5fb5 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ 19859: 0067fbfd 162 FUNC GLOBAL DEFAULT 12 gen_sqadd_d │ │ │ │ - 19860: 007850a9 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 19861: 007e5d9d 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 19860: 007850d9 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 19861: 007e5dcd 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 19862: 012c3bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 19863: 012b79ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ - 19864: 00865145 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 19864: 00865175 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 19865: 005cc36d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 19866: 01311d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 19867: 01313dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 19868: 0083681d 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 19868: 0083684d 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 19869: 005e3c01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 19870: 012c04d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 19871: 012c281c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 19872: 013114e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 19873: 0073c039 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 19873: 0073c069 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 19874: 012caca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 19875: 012b8980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 19876: 012c2f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 19877: 00765a39 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 19877: 00765a69 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 19878: 00297021 232 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 19879: 012beab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 19880: 0131169c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 19881: 00749829 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 19882: 007fb4a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 19881: 00749859 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 19882: 007fb4d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 19883: 01311b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 19884: 0030425d 492 FUNC GLOBAL DEFAULT 12 build_pci_host_bridge_osc_method │ │ │ │ 19885: 005c08e9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 19886: 00892f7d 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 19886: 00892fad 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 19887: 013120dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 19888: 0032b401 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 19889: 01311e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 19890: 01311684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 19891: 005c64b9 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 19892: 005e5791 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 19893: 007642e1 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 19893: 00764311 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 19894: 012c277c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 19895: 012b77ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 19896: 005c9c79 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 19897: 01311c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 19898: 005d1721 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 19899: 0131256e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 19900: 008a164d 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 19901: 0075ffad 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 19900: 008a167d 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 19901: 0075ffdd 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 19902: 013124cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 19903: 012c83fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 19904: 012c887c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 19905: 0052f11d 188 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 19906: 004b311d 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 19907: 013120a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 19908: 0120a660 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsb │ │ │ │ @@ -19916,178 +19916,178 @@ │ │ │ │ 19912: 012b3a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 19913: 01312554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 19914: 013124a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 19915: 0120a5dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsh │ │ │ │ 19916: 0131227e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 19917: 005d1fad 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 19918: 002b8fed 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ - 19919: 0080569d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 19920: 008a19b5 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 19919: 008056cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 19920: 008a19e5 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 19921: 01311cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 19922: 008459c1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 19922: 008459f1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 19923: 01189bc4 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 19924: 0080a1ed 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 19925: 0080665d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 19924: 0080a21d 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 19925: 0080668d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 19926: 01311e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 19927: 01312d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 19928: 002eaf09 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 19929: 00ab4a24 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 19930: 003001a1 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 19931: 005b4f81 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 19932: 0044c865 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 19933: 01312a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ 19934: 005e5581 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 19935: 002eb4e1 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 19936: 0085cb45 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 19937: 00870cb1 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 19938: 006dc8d5 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ - 19939: 00878e39 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 19936: 0085cb75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 19937: 00870ce1 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 19938: 006dc905 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ + 19939: 00878e69 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 19940: 0120a558 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsw │ │ │ │ 19941: 002a83e1 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 19942: 012bc0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 19943: 00849d25 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 19943: 00849d55 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 19944: 005e025d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 19945: 012c6878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 19946: 01311f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 19947: 011edccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ - 19948: 006dc939 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ + 19948: 006dc969 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ 19949: 005af889 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 19950: 011fff50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sb │ │ │ │ 19951: 0131182c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 19952: 01311ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 19953: 0089f9fd 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 19953: 0089fa2d 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 19954: 012c8bac 76 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 19955: 01311ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 19956: 005b96fd 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 19957: 0085d555 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 19957: 0085d585 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 19958: 0131208a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 19959: 01311bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 19960: 011ffecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sh │ │ │ │ 19961: 01312746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 19962: 002f6631 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 19963: 012c827c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 19964: 008902e9 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 19965: 00876621 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 19966: 0087f00d 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 19964: 00890319 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 19965: 00876651 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 19966: 0087f03d 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 19967: 002ffbc1 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 19968: 00897199 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 19968: 008971c9 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 19969: 0131346c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 19970: 003f145d 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 19971: 012c1814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ - 19972: 007fd659 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 19972: 007fd689 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 19973: 012b94bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 19974: 011ed48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 19975: 0080ebd1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 19976: 008a0001 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 19975: 0080ec01 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 19976: 008a0031 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 19977: 01313138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 19978: 006dc9a1 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ - 19979: 008392e5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 19980: 0087ebed 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 19978: 006dc9d1 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ + 19979: 00839315 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 19980: 0087ec1d 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 19981: 012b7fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 19982: 004e5135 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 19983: 01311a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 19984: 01311cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 19985: 0080f005 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 19986: 007b6d79 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 19985: 0080f035 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 19986: 007b6da9 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 19987: 012c7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_QWORD_EVENT │ │ │ │ 19988: 013125e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 19989: 012c1f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 19990: 01312fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 19991: 011f9200 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub16 │ │ │ │ 19992: 0055fb11 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 19993: 011ffe48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sw │ │ │ │ 19994: 012c3244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 19995: 0047f15d 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 19996: 00796ef9 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 19996: 00796f29 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 19997: 012b94dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 19998: 013137e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 19999: 0055def5 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 20000: 01313230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 20001: 0089b101 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 20002: 0081f929 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 20003: 00791ff1 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 20001: 0089b131 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 20002: 0081f959 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 20003: 00792021 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 20004: 012c7428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 20005: 012b3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 20006: 013138d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 20007: 0120a4d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminub │ │ │ │ 20008: 004de30d 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ - 20009: 006d5525 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ + 20009: 006d5555 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ 20010: 012cc654 0x20068 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 20011: 012c2044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 20012: 01312910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 20013: 013130f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 20014: 0131244a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 20015: 00856541 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 20016: 0082a965 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 20015: 00856571 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 20016: 0082a995 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 20017: 0131192c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 20018: 01202050 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxb │ │ │ │ - 20019: 006d5585 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ + 20019: 006d55b5 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ 20020: 0120a450 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuh │ │ │ │ 20021: 0032c141 136 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 20022: 007ff3f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 20022: 007ff429 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 20023: 002fb551 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 20024: 002b7731 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 20025: 0131157c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 20026: 01193588 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 20027: 013125be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 20028: 0041fc39 4 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 20029: 01201fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxh │ │ │ │ 20030: 00562c75 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 20031: 012b32f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 20032: 013129c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 20033: 007fb7e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 20033: 007fb811 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 20034: 01313858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 20035: 007bab59 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 20036: 0083708d 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 20035: 007bab89 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 20036: 008370bd 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 20037: 005de205 300 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 20038: 005a6e7d 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 20039: 00883aa5 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 20039: 00883ad5 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 20040: 012bf2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ - 20041: 006d5609 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ + 20041: 006d5639 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ 20042: 00496c99 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 20043: 0120a3cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuw │ │ │ │ 20044: 01313240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 20045: 0131180e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 20046: 0089a2f1 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 20046: 0089a321 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 20047: 0131120a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 20048: 012bb56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 20049: 006f21d5 142 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ - 20050: 00736a81 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 20049: 006f2205 142 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ + 20050: 00736ab1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 20051: 01201f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxw │ │ │ │ 20052: 01312546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 20053: 011ffdc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_ub │ │ │ │ - 20054: 006f20cd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ + 20054: 006f20fd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ 20055: 01312854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 20056: 0077c4cd 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 20056: 0077c4fd 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 20057: 00638e21 80 FUNC GLOBAL DEFAULT 12 omap_mcbsp_i2s_attach │ │ │ │ 20058: 012bb10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 20059: 012bc9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 20060: 013135d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 20061: 011ffd40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uh │ │ │ │ 20062: 004ad38d 148 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 20063: 012b7adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 20064: 007fd749 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 20064: 007fd779 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 20065: 0045c97d 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 20066: 012b94ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 20067: 012b974c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 20068: 0131199c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 20069: 01313834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_DSTATE │ │ │ │ 20070: 002c8e11 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 20071: 012b4df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 20072: 012c2ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ - 20073: 006f2151 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ + 20073: 006f2181 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ 20074: 002c9c1d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 20075: 00599ced 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 20076: 005cbd09 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 20077: 00879f7d 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 20077: 00879fad 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 20078: 012bd6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 20079: 00538105 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 20080: 01311324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 20081: 012c5548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 20082: 0085ee79 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 20082: 0085eea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 20083: 012c273c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 20084: 011ffcbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uw │ │ │ │ 20085: 0030a76d 180 FUNC GLOBAL DEFAULT 12 qmp_inject_ghes_v2_error │ │ │ │ 20086: 01312a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 20087: 012c7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_BYTE_EVENT │ │ │ │ 20088: 00339871 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 20089: 012cb41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ @@ -20102,629 +20102,629 @@ │ │ │ │ 20098: 013125d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 20099: 012bfe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_EVENT │ │ │ │ 20100: 01311328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 20101: 00682039 100 FUNC GLOBAL DEFAULT 12 gen_gvec_shsub │ │ │ │ 20102: 012c11d8 252 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 20103: 01311698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ 20104: 011fd58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpleh │ │ │ │ - 20105: 0082caf1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 20105: 0082cb21 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 20106: 01312f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ - 20107: 007ff511 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 20107: 007ff541 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 20108: 002cc989 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 20109: 011fa8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_cp_reg │ │ │ │ 20110: 012cba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 20111: 008090ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 20111: 0080911d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 20112: 0045b359 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 20113: 00589e2d 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 20114: 01311b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 20115: 00831751 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 20115: 00831781 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 20116: 01300ff0 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 20117: 005ea2a9 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 20118: 01312780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 20119: 012bfef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_WRITE_EVENT │ │ │ │ 20120: 01311c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 20121: 01311876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 20122: 004f6c85 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ - 20123: 006d568d 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ + 20123: 006d56bd 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ 20124: 002b9c69 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 20125: 012c263c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 20126: 007c07d1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 20126: 007c0801 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 20127: 002c702d 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 20128: 012c3704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 20129: 0087b7cd 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 20130: 009b7bd4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 20129: 0087b7fd 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 20130: 009b7bf4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ 20131: 011fd508 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplew │ │ │ │ - 20132: 0087d8b9 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 20133: 006d56ed 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ - 20134: 0076630d 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 20132: 0087d8e9 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 20133: 006d571d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ + 20134: 0076633d 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 20135: 002b6e39 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 20136: 0131241e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 20137: 00567569 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 20138: 0088f5ad 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 20138: 0088f5dd 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 20139: 012c13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 20140: 012bf488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 20141: 002be78d 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 20142: 002b9431 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 20143: 00424de9 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 20144: 012bcb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 20145: 01312a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_DSTATE │ │ │ │ 20146: 012ef610 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 20147: 00717009 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 20147: 00717039 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 20148: 01312ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 20149: 01312a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 20150: 012c6f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 20151: 013112e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 20152: 002c8205 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 20153: 00522489 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 20154: 012baedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 20155: 0087b771 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 20156: 00722c29 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 20155: 0087b7a1 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 20156: 00722c59 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 20157: 012c1614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 20158: 01312c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 20159: 012c6f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 20160: 004e6801 140 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 20161: 012b52c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ - 20162: 006d576d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ + 20162: 006d579d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ 20163: 012c3064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 20164: 00544cbd 200 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 20165: 0054a87d 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 20166: 006f7ed1 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ - 20167: 00790659 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 20166: 006f7f01 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ + 20167: 00790689 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 20168: 013110d6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ - 20169: 006ef755 116 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ + 20169: 006ef785 116 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ 20170: 0131186c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 20171: 012c0eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ - 20172: 006f7cb1 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ + 20172: 006f7ce1 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ 20173: 004ef249 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ - 20174: 006c2911 2280 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ + 20174: 006c296d 2260 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ 20175: 00519edd 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 20176: 00760129 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 20176: 00760159 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 20177: 0131304c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 20178: 012bb18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 20179: 012b5db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 20180: 00536d95 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 20181: 007ea3ad 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 20181: 007ea3dd 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 20182: 00330181 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 20183: 0075cfd5 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 20183: 0075d005 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 20184: 003940dd 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 20185: 013124d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 20186: 00518269 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 20187: 00546b25 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 20188: 01219ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfadd │ │ │ │ 20189: 012c3cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 20190: 008377b9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 20191: 00711bc9 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 20192: 00850d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 20190: 008377e9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 20191: 00711bf9 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 20192: 00850d79 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 20193: 012b4988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 20194: 006f7dc1 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ + 20194: 006f7df1 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ 20195: 011f13f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 20196: 0084f4a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 20197: 008a2711 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 20198: 0080d25d 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 20196: 0084f4d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 20197: 008a2741 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 20198: 0080d28d 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 20199: 012c5e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 20200: 0036c6c9 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 20201: 005d10e9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 20202: 012b96bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 20203: 0084cf1d 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 20203: 0084cf4d 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 20204: 0131373c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 20205: 004b45b5 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 20206: 003943bd 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 20207: 00314ae9 88 FUNC GLOBAL DEFAULT 12 wm8750_dac_commit │ │ │ │ 20208: 011888b0 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 20209: 0083e029 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ - 20210: 0070cc35 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 20209: 0083e059 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 20210: 0070cc65 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 20211: 01311d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 20212: 01313340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 20213: 012c6de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 20214: 01311c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 20215: 012c0db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 20216: 012b85b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 20217: 011f1a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 20218: 004409e1 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 20219: 01312d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 20220: 0041fb39 16 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 20221: 002c9e61 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 20222: 007fd9a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 20222: 007fd9d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 20223: 013117b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 20224: 012c4194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 20225: 012c845c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 20226: 00842925 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 20226: 00842955 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 20227: 013113c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 20228: 005d1395 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ 20229: 011f830c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub16 │ │ │ │ - 20230: 0085777d 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 20231: 007e2ec5 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 20230: 008577ad 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 20231: 007e2ef5 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 20232: 012b7abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 20233: 012025fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhsw │ │ │ │ 20234: 002c3e89 104 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ 20235: 012c8b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 20236: 0086f869 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 20236: 0086f899 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 20237: 0031d985 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 20238: 012c0bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 20239: 012bb1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 20240: 0085e7e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 20240: 0085e819 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 20241: 00512e09 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 20242: 00321ebd 164 FUNC GLOBAL DEFAULT 12 pl011_create │ │ │ │ - 20243: 008801c9 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 20243: 008801f9 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 20244: 0131110a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 20245: 005de9bd 24 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 20246: 006d2495 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ - 20247: 008a019d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 20248: 00802bdd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 20246: 006d24c5 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ + 20247: 008a01cd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 20248: 00802c0d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 20249: 002f9345 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 20250: 01312724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 20251: 0045c831 332 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 20252: 01312b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 20253: 012b2694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_END_EVENT │ │ │ │ 20254: 0059e0a9 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ - 20255: 006d24fd 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ + 20255: 006d252d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ 20256: 012c3c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 20257: 00775371 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 20257: 007753a1 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 20258: 01188b54 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 20259: 01312a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ 20260: 013115c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_DSTATE │ │ │ │ - 20261: 007bd331 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 20261: 007bd361 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 20262: 005ea31d 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 20263: 0087d80d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 20263: 0087d83d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 20264: 011eeab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 20265: 013135ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 20266: 004003b1 100 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 20267: 012bc548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_DUMP_EVENT │ │ │ │ 20268: 002f912d 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 20269: 012bafcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 20270: 00744da1 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 20270: 00744dd1 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 20271: 01313388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 20272: 0131189c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 20273: 002f67c9 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 20274: 0074a33d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 20275: 00782185 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 20276: 007352e1 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 20277: 0081a7dd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 20278: 007439e5 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 20274: 0074a36d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 20275: 007821b5 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 20276: 00735311 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 20277: 0081a80d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 20278: 00743a15 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 20279: 00338619 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 20280: 0131142e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 20281: 00297f4d 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 20282: 0131171a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 20283: 013122f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 20284: 012b4310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 20285: 0081b0f1 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 20286: 00782475 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 20285: 0081b121 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 20286: 007824a5 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 20287: 012b3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 20288: 00820c11 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 20288: 00820c41 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 20289: 012bccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 20290: 012caab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 20291: 0084fb05 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 20291: 0084fb35 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 20292: 00514209 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 20293: 012c7e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 20294: 01312d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 20295: 0070fc21 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 20295: 0070fc51 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 20296: 012cb62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ 20297: 0032a7a5 70 FUNC GLOBAL DEFAULT 12 register_init_block32 │ │ │ │ - 20298: 0071dfd9 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 20298: 0071e009 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 20299: 012ca3cc 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 20300: 01311884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 20301: 012bf1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 20302: 00713525 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 20302: 00713555 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ 20303: 012000dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sb │ │ │ │ - 20304: 0081b7a5 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 20304: 0081b7d5 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 20305: 012bea24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 20306: 012c7078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 20307: 00864a35 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 20307: 00864a65 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 20308: 012c8de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 20309: 012b5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 20310: 01311504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 20311: 0041c36d 98 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 20312: 00678bc1 264 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_write_register │ │ │ │ 20313: 012c990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 20314: 005c7141 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 20315: 013132b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 20316: 01200058 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sh │ │ │ │ 20317: 012b3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 20318: 002be4d1 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 20319: 002f6a25 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 20320: 00496ce5 88 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 20321: 0083b031 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 20321: 0083b061 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 20322: 004b4491 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 20323: 012ca9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 20324: 0088aff1 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 20325: 00817409 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 20326: 0082fd59 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 20324: 0088b021 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 20325: 00817439 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 20326: 0082fd89 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 20327: 011fa934 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg64 │ │ │ │ 20328: 0131187e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 20329: 0087d5e5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 20329: 0087d615 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 20330: 013116e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 20331: 013129d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 20332: 012cae44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 20333: 0080ce51 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 20333: 0080ce81 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 20334: 0032a36d 320 FUNC GLOBAL DEFAULT 12 register_read │ │ │ │ - 20335: 007fcb55 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 20336: 00718f05 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 20337: 0083357d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 20335: 007fcb85 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 20336: 00718f35 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 20337: 008335ad 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 20338: 011fffd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sw │ │ │ │ 20339: 012c8fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_CPU_RESET_EVENT │ │ │ │ 20340: 0045afa9 942 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 20341: 003a3e31 100 FUNC GLOBAL DEFAULT 12 gicv3_class_name │ │ │ │ - 20342: 006f52ad 110 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ + 20342: 006f52dd 110 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ 20343: 01189ae4 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 20344: 0073b999 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 20344: 0073b9c9 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 20345: 012c0ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 20346: 0055d121 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 20347: 011efdcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 20348: 00482d71 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 20349: 012cac90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ - 20350: 006f53f9 158 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ + 20350: 006f5429 158 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ 20351: 01311b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 20352: 005de795 60 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ - 20353: 006d5b9d 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ + 20353: 006d5bcd 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ 20354: 012bff68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DISCONNECT_EVENT │ │ │ │ 20355: 012b9f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 20356: 005441a9 152 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 20357: 0060564d 84 FUNC GLOBAL DEFAULT 12 round_down_to_parange_bit_size │ │ │ │ - 20358: 0071f2f5 488 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 20358: 0071f325 488 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 20359: 002d0ef1 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ - 20360: 006f531d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ + 20360: 006f534d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ 20361: 01311bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ - 20362: 006d5c6d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ + 20362: 006d5c9d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ 20363: 0050ee99 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 20364: 002df035 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 20365: 012b6290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 20366: 00734ea9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 20367: 00808df5 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 20366: 00734ed9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 20367: 00808e25 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 20368: 012c5c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 20369: 0131339e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 20370: 011eea34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 20371: 012c4114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 20372: 002fb2e1 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 20373: 01188c40 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 20374: 004e5331 72 FUNC GLOBAL DEFAULT 12 vfio_user_set_handler │ │ │ │ 20375: 0036c7a1 72 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 20376: 013110ac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ - 20377: 006f5389 112 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ - 20378: 006e50dd 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ + 20377: 006f53b9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ + 20378: 006e510d 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ 20379: 00562b55 34 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 20380: 0131292a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_READ_DSTATE │ │ │ │ 20381: 00541e1d 16 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 20382: 012b3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 20383: 00566255 132 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ - 20384: 006d5d59 252 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ + 20384: 006d5d89 252 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ 20385: 005cfc7d 12 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 20386: 013122be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 20387: 00681671 48 FUNC GLOBAL DEFAULT 12 gen_gvec_mla │ │ │ │ 20388: 012b61e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 20389: 01312c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 20390: 0131177a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ - 20391: 006e524d 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ + 20391: 006e527d 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ 20392: 013119ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 20393: 007f1985 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 20394: 0078b655 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 20393: 007f19b5 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 20394: 0078b685 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 20395: 01313506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_IMASK_TOGGLE_DSTATE │ │ │ │ 20396: 013135c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 20397: 012bdad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 20398: 011f851c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uaddsubx │ │ │ │ 20399: 01312eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 20400: 0131326a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 20401: 01311bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 20402: 004c1ee5 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 20403: 0044d0dd 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 20404: 012c7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 20405: 0084c8d9 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 20406: 006ee549 154 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_2h │ │ │ │ + 20405: 0084c909 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 20406: 006ee579 154 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_2h │ │ │ │ 20407: 005e2f41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 20408: 012b6190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 20409: 01313438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 20410: 005f8271 1344 FUNC GLOBAL DEFAULT 12 define_one_arm_cp_reg │ │ │ │ 20411: 004629e5 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 20412: 00541229 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 20413: 006816a1 48 FUNC GLOBAL DEFAULT 12 gen_gvec_mls │ │ │ │ 20414: 012b6934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 20415: 012b8670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 20416: 012be7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 20417: 01312d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ - 20418: 00843b39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 20418: 00843b69 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 20419: 01312f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 20420: 0077a5d1 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 20420: 0077a601 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 20421: 005312e1 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 20422: 01312026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_COMPLETE_DSTATE │ │ │ │ 20423: 012b83c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 20424: 012c84ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 20425: 005e4909 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 20426: 00876efd 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 20426: 00876f2d 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 20427: 005416b1 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 20428: 0041be55 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 20429: 00852059 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 20429: 00852089 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 20430: 011ed7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 20431: 012bec94 64 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 20432: 007815cd 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 20433: 007d27ed 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 20434: 00815fd9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 20432: 007815fd 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 20433: 007d281d 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 20434: 00816009 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 20435: 00330071 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 20436: 012ca7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 20437: 00a64ae0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 20437: 00a64b00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 20438: 012be524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 20439: 012be854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 20440: 0050f125 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 20441: 01311e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 20442: 012c08e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 20443: 0074643d 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 20443: 0074646d 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 20444: 0054a5cd 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 20445: 01311c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 20446: 0032a7ed 70 FUNC GLOBAL DEFAULT 12 register_init_block64 │ │ │ │ 20447: 012bff48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_PARITY_SENSE_CHANGED_EVENT │ │ │ │ 20448: 005d3a1d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 20449: 012b2fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 20450: 0131387c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 20451: 011ecf64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 20452: 0089ef7d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 20453: 00781de1 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 20452: 0089efad 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 20453: 00781e11 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 20454: 005c14c1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 20455: 0122a00c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 20456: 005e58a5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 20457: 012123ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmlsl_idx │ │ │ │ 20458: 0045a885 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 20459: 012b942c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 20460: 00842c6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 20461: 0081c19d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 20460: 00842c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 20461: 0081c1cd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 20462: 004f85ed 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 20463: 0052f9a1 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 20464: 01311e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 20465: 01312908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ 20466: 00aae2e4 64 OBJECT GLOBAL DEFAULT 21 vmstate_acpi_pcihp_pci_status │ │ │ │ 20467: 005eecdd 44 FUNC GLOBAL DEFAULT 12 hvf_arm_get_default_ipa_bit_size │ │ │ │ 20468: 012c1904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 20469: 012bc6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 20470: 012c4a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 20471: 012bd888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 20472: 0131389e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 20473: 007e2989 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 20473: 007e29b9 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 20474: 012be094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 20475: 005e4725 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 20476: 012cbebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 20477: 008213bd 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 20478: 0084b141 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 20477: 008213ed 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 20478: 0084b171 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 20479: 012bee0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 20480: 00881cb1 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 20480: 00881ce1 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 20481: 004f6d95 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 20482: 01301200 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 20483: 002fc00d 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 20484: 01311e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 20485: 012b4be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 20486: 0075f759 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 20486: 0075f789 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 20487: 012bc268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 20488: 013118a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 20489: 01311091 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 20490: 007333e5 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 20491: 00810841 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 20490: 00733415 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 20491: 00810871 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 20492: 011882e0 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 20493: 0051ac4d 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 20494: 008222b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 20495: 006edc71 146 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4b │ │ │ │ - 20496: 008693e9 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 20494: 008222e1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 20495: 006edca1 146 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4b │ │ │ │ + 20496: 00869419 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 20497: 012c7da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 20498: 01313884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 20499: 0077ab4d 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 20500: 00869999 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 20501: 00885995 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 20499: 0077ab7d 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 20500: 008699c9 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 20501: 008859c5 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 20502: 00554719 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 20503: 013118aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 20504: 0031980d 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 20505: 013127e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 20506: 00811259 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 20506: 00811289 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 20507: 00440049 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 20508: 012bcce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 20509: 004b36b9 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 20510: 0081e86d 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ - 20511: 006ede51 160 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4h │ │ │ │ + 20510: 0081e89d 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 20511: 006ede81 160 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4h │ │ │ │ 20512: 011eb6a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 20513: 012b4c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 20514: 006e27e5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ - 20515: 007310cd 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 20514: 006e2815 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ + 20515: 007310fd 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 20516: 01312cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 20517: 0089775d 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 20518: 0083e769 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 20517: 0089778d 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 20518: 0083e799 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 20519: 0131205e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 20520: 012c246c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 20521: 013128d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 20522: 011ee9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 20523: 01311e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ - 20524: 006e2855 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ + 20524: 006e2885 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ 20525: 01312590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 20526: 00793851 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 20526: 00793881 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 20527: 013131e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 20528: 012bc398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 20529: 0078b9c1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 20530: 00804cb5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 20529: 0078b9f1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 20530: 00804ce5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 20531: 012c5468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 20532: 0036c4f1 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 20533: 00538d19 560 FUNC GLOBAL DEFAULT 12 address_space_flush_icache_range │ │ │ │ - 20534: 00744381 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 20535: 007e7889 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 20534: 007443b1 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 20535: 007e78b9 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 20536: 0131259c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 20537: 0087ac9d 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 20537: 0087accd 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 20538: 012cba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 20539: 011f8414 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd8 │ │ │ │ 20540: 012b731c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 20541: 0059abf5 152 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 20542: 005cfc99 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 20543: 012bb89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 20544: 011f9c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_bxj_trap │ │ │ │ 20545: 01188dec 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 20546: 013134e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 20547: 0041c2dd 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 20548: 005122f1 128 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 20549: 01311eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 20550: 00718a3d 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ - 20551: 006e28c5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ + 20550: 00718a6d 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 20551: 006e28f5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ 20552: 013127d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 20553: 0131224c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 20554: 0081f9dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 20554: 0081fa0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 20555: 01312846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 20556: 0060120d 4 FUNC GLOBAL DEFAULT 12 arm_gt_hvtimer_cb │ │ │ │ - 20557: 0076340d 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 20557: 0076343d 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 20558: 01313342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ 20559: 005683ad 90 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 20560: 0131134c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 20561: 012b7f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_WRITE_EVENT │ │ │ │ 20562: 01313d94 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 20563: 0131265e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 20564: 00442e91 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 20565: 005d3ca1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 20566: 012cab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 20567: 0130118c 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 20568: 012c09d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 20569: 00877e69 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 20569: 00877e99 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 20570: 012b71dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 20571: 0070052d 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 20571: 0070055d 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 20572: 012be594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 20573: 012b5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_SSP_READ_UNDERRUN_EVENT │ │ │ │ 20574: 0131240a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 20575: 0121f60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u16 │ │ │ │ 20576: 005a1809 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 20577: 01312664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 20578: 013129fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 20579: 00806a05 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 20579: 00806a35 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 20580: 011fd2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarb │ │ │ │ 20581: 01312704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 20582: 01312eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 20583: 002c3815 46 FUNC GLOBAL DEFAULT 12 helper_uqsubaddx │ │ │ │ 20584: 004de199 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 20585: 005e0415 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 20586: 00741281 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 20586: 007412b1 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 20587: 0044afe1 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 20588: 0050f089 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 20589: 0050a0b1 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 20590: 011ec934 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 20591: 00895255 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 20592: 00782545 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 20591: 00895285 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 20592: 00782575 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 20593: 005379e5 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 20594: 012c5064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 20595: 012ef408 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 20596: 011fd274 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarh │ │ │ │ 20597: 013126ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 20598: 012c7a58 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 20599: 01311eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 20600: 00a64a08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 20601: 00849c15 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 20600: 00a64a28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 20601: 00849c45 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 20602: 012bb30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 20603: 012b9d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 20604: 005b68ed 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 20605: 0087e78d 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 20605: 0087e7bd 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 20606: 01313698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ 20607: 01311608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_BLOCK_PTE_DSTATE │ │ │ │ - 20608: 00850cd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 20608: 00850d01 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 20609: 005661f1 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 20610: 012c4124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 20611: 012cabac 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 20612: 013128a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 20613: 011eb620 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 20614: 012c3e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 20615: 00763f99 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 20615: 00763fc9 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 20616: 003830a1 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 20617: 012c3c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 20618: 011fd1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarw │ │ │ │ 20619: 012ba0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 20620: 004b3795 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 20621: 008786cd 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ - 20622: 006978dd 164 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ + 20621: 008786fd 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 20622: 00697949 164 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ 20623: 012bb81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 20624: 00760009 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 20624: 00760039 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 20625: 00542639 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 20626: 013136cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 20627: 012c95a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20628: 013122b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 20629: 01312e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 20630: 01311a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 20631: 003386e9 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 20632: 012c77d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 20633: 00a69a00 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 20633: 00a69a20 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 20634: 0043a261 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 20635: 012bc448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 20636: 012bd258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 20637: 003ee161 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 20638: 0131288e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 20639: 005cc5ed 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 20640: 00421f11 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 20641: 002be589 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 20642: 013116f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 20643: 011ea6c0 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 20644: 01311c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 20645: 006cffc1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ - 20646: 0073c245 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 20645: 006cfff1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ + 20646: 0073c275 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 20647: 01312ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 20648: 013122a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 20649: 008603d5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 20649: 00860405 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ 20650: 012b26a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_START_EVENT │ │ │ │ - 20651: 00740d35 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 20652: 0084ef19 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 20651: 00740d65 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 20652: 0084ef49 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 20653: 00442b81 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 20654: 01313720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 20655: 012c4f9c 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 20656: 01312e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 20657: 0122005c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s16 │ │ │ │ 20658: 005e967d 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 20659: 00891ec5 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 20660: 007367f9 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 20659: 00891ef5 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 20660: 00736829 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 20661: 002def7d 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 20662: 0074fa65 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 20663: 0081eb4d 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 20662: 0074fa95 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 20663: 0081eb7d 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 20664: 012c9a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 20665: 005dfbb5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 20666: 009b84fc 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 20667: 008851c1 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 20666: 009b851c 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 20667: 008851f1 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 20668: 013121d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 20669: 012c0f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 20670: 007f84d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 20670: 007f8501 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 20671: 012b6460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ - 20672: 006ec859 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ + 20672: 006ec889 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ 20673: 012c858c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 20674: 00826795 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 20674: 008267c5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 20675: 012cbf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 20676: 00558f6d 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 20677: 00815a65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 20677: 00815a95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 20678: 01311644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 20679: 01311f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 20680: 002b6ef9 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 20681: 012c0be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 20682: 012c5968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 20683: 011ec8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ - 20684: 006ed18d 246 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ + 20684: 006ed1bd 246 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ 20685: 01311c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 20686: 00506981 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 20687: 002bfcb1 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 20688: 0121ac50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_d │ │ │ │ 20689: 0131234e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 20690: 0054d661 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 20691: 012b5fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 20692: 00833ee1 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 20692: 00833f11 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 20693: 0121addc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_h │ │ │ │ 20694: 012be564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 20695: 012ca31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 20696: 0081f9a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 20696: 0081f9d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 20697: 01311bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 20698: 01312fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 20699: 01311fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 20700: 0080e24d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 20700: 0080e27d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 20701: 012bb02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 20702: 002eb261 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 20703: 012b741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 20704: 005e1ce9 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 20705: 0079d4c5 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 20706: 008079d1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 20705: 0079d4f5 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 20706: 00807a01 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 20707: 012cb3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 20708: 012b3be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 20709: 00440135 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 20710: 012b2644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 20711: 005d3fa1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 20712: 0121ad58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_s │ │ │ │ 20713: 0131234a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 20714: 012c280c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 20715: 011f147c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 20716: 0120c0ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_hs │ │ │ │ 20717: 012c3bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 20718: 00834d6d 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 20719: 00711c81 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 20718: 00834d9d 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 20719: 00711cb1 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 20720: 013134e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 20721: 005d76d1 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 20722: 011fa178 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write_eret │ │ │ │ 20723: 012c3d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 20724: 012c4234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 20725: 012b5134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 20726: 005862b9 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ @@ -20732,1201 +20732,1201 @@ │ │ │ │ 20728: 012c285c 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 20729: 012bd1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 20730: 0131337e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 20731: 003027f5 88 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 20732: 012ca25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 20733: 002b9bb9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ 20734: 0054aecd 120 FUNC GLOBAL DEFAULT 12 iommufd_change_process_capable │ │ │ │ - 20735: 007f8459 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 20735: 007f8489 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 20736: 005cdc15 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 20737: 013112aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 20738: 0052374d 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 20739: 0076064d 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 20739: 0076067d 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 20740: 01313da0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 20741: 01311f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 20742: 0040033d 108 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ - 20743: 006e6b31 182 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ + 20743: 006e6b61 182 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ 20744: 002b6d79 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 20745: 01313d9d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 20746: 0087a9c5 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 20746: 0087a9f5 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 20747: 012c5828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 20748: 012b6694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 20749: 005235a9 52 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 20750: 01211ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_d │ │ │ │ 20751: 012b6330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 20752: 013119f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 20753: 005d4769 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 20754: 0121fe4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s32 │ │ │ │ 20755: 002c27a9 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 20756: 013009d8 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 20757: 005cf971 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 20758: 013117e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 20759: 006ec6c1 198 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ + 20759: 006ec6f1 198 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ 20760: 005b4309 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 20761: 002b8c2d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 20762: 0038e12d 192 FUNC GLOBAL DEFAULT 12 pmbus_receive8 │ │ │ │ 20763: 013132e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 20764: 01211bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_h │ │ │ │ 20765: 005b8ad5 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 20766: 012c11b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 20767: 0081fb81 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ - 20768: 006e6be9 182 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ + 20767: 0081fbb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 20768: 006e6c19 182 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ 20769: 012c6848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 20770: 01313e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 20771: 012c8f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_POWERCTL_SET_CPU_ON_EVENT │ │ │ │ 20772: 013112a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 20773: 00884ec9 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 20773: 00884ef9 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 20774: 011eb59c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 20775: 01189bb0 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 20776: 012c7698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ - 20777: 006ecfcd 218 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ + 20777: 006ecffd 218 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ 20778: 01311f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 20779: 0057e329 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 20780: 012b76cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 20781: 01211b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_s │ │ │ │ 20782: 005e8e9d 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 20783: 008739bd 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 20783: 008739ed 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 20784: 005df381 200 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 20785: 0043edf1 164 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 20786: 012b3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 20787: 00441231 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ - 20788: 0089d451 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 20788: 0089d481 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 20789: 00681099 72 FUNC GLOBAL DEFAULT 12 gen_gvec_cle0 │ │ │ │ 20790: 002b5a1d 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 20791: 003432d5 180 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 20792: 013111bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ 20793: 011fb174 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_h │ │ │ │ - 20794: 008858b1 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 20794: 008858e1 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 20795: 01311ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 20796: 012b9ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 20797: 0088c5a1 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 20797: 0088c5d1 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 20798: 01312a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 20799: 013138be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 20800: 00804fb1 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 20800: 00804fe1 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 20801: 012c5818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 20802: 006e6ca1 182 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ - 20803: 0078c1a9 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 20802: 006e6cd1 182 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ + 20803: 0078c1d9 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 20804: 00442a4d 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 20805: 007a6a25 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 20805: 007a6a55 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 20806: 012bd6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 20807: 01213ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_d │ │ │ │ 20808: 005e8605 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 20809: 007fcf15 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 20809: 007fcf45 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 20810: 005b6f91 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 20811: 011fb0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_s │ │ │ │ 20812: 00305ea9 160 FUNC GLOBAL DEFAULT 12 build_hmat │ │ │ │ 20813: 01213be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_h │ │ │ │ - 20814: 006e6d59 182 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ + 20814: 006e6d89 182 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ 20815: 005d836d 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 20816: 01188070 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 20817: 01311622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 20818: 01188c84 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 20819: 013117d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 20820: 0131140a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 20821: 007f1431 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 20822: 008210f5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 20821: 007f1461 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 20822: 00821125 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 20823: 012b8530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 20824: 012235fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints_exact │ │ │ │ 20825: 013133d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 20826: 007e80a5 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 20826: 007e80d5 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 20827: 013132bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 20828: 004f5415 1536 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 20829: 01213b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_s │ │ │ │ 20830: 0131124c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 20831: 013127c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 20832: 013137a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 20833: 012c265c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 20834: 00840199 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 20834: 008401c9 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 20835: 003313dd 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 20836: 01312ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 20837: 01311a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 20838: 0076d5e1 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 20838: 0076d611 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 20839: 01312304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 20840: 0052c461 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 20841: 00682165 100 FUNC GLOBAL DEFAULT 12 gen_gvec_urhadd │ │ │ │ 20842: 012b2684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 20843: 01313348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 20844: 012be6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 20845: 0055a93d 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 20846: 013110b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 20847: 00837f11 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 20848: 0080c101 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 20847: 00837f41 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 20848: 0080c131 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 20849: 005e5045 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ - 20850: 006862a1 40 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ + 20850: 00686311 40 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ 20851: 011ec82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 20852: 00553a5d 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 20853: 01311bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 20854: 005d47e5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 20855: 005529fd 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 20856: 0074ee75 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 20856: 0074eea5 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 20857: 01312528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 20858: 012c3d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 20859: 01313052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 20860: 012c02c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 20861: 0131353c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 20862: 00518001 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 20863: 0032c461 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 20864: 013126dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 20865: 00524d5d 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 20866: 00748f81 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 20866: 00748fb1 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 20867: 002fa3f9 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 20868: 01312e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ - 20869: 006d004d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ + 20869: 006d007d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ 20870: 01312230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 20871: 012c05b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 20872: 01312882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 20873: 00558819 1284 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 20874: 00511785 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 20875: 005e5e0d 216 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 20876: 012c1eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 20877: 0076fc35 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 20878: 00848579 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 20877: 0076fc65 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 20878: 008485a9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 20879: 004b5a69 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 20880: 008292f5 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 20880: 00829325 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 20881: 01189b14 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 20882: 012bc168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 20883: 00421c19 220 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 20884: 011f8288 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub8 │ │ │ │ 20885: 005e7271 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 20886: 003b89f1 186 FUNC GLOBAL DEFAULT 12 cxl_extents_overlaps_dpa_range │ │ │ │ 20887: 012c32b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ 20888: 0056ae19 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 20889: 012c99b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 20890: 004422a1 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 20891: 0122a054 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 20892: 012b752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 20893: 006e1e91 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ - 20894: 0084ff3d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 20893: 006e1ec1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ + 20894: 0084ff6d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 20895: 005fc4d9 168 FUNC GLOBAL DEFAULT 12 cpsr_write_from_spsr_elx │ │ │ │ 20896: 01188730 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 20897: 012c869c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 20898: 00a7edd4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 20898: 00a7edf4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 20899: 0121ded8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip8 │ │ │ │ 20900: 01313366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 20901: 01203700 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarh │ │ │ │ 20902: 01312056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 20903: 012bc3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 20904: 012c490c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 20905: 011fd928 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltb │ │ │ │ - 20906: 0085ea7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 20907: 006e1f05 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ + 20906: 0085eaad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 20907: 006e1f35 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ 20908: 005a6de5 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 20909: 012c93d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 20910: 012075e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhb │ │ │ │ 20911: 012c7538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 20912: 012c0e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 20913: 008a0495 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 20914: 007aba99 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 20913: 008a04c5 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 20914: 007abac9 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 20915: 011fd8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplth │ │ │ │ 20916: 013132fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 20917: 002eb7b5 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 20918: 01207564 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhh │ │ │ │ 20919: 01312a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 20920: 012c3984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 20921: 01313076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 20922: 006cec89 496 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ + 20922: 006cecb9 496 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ 20923: 005b7749 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 20924: 012c2ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 20925: 012c73b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 20926: 0120367c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarw │ │ │ │ 20927: 0131282e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 20928: 004d9f79 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 20929: 0085efa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 20929: 0085efd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 20930: 01312b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 20931: 012c9590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 20932: 012b4e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ - 20933: 006e1f79 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ + 20933: 006e1fa9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ 20934: 012c31d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 20935: 004f63dd 168 FUNC GLOBAL DEFAULT 12 vhost_get_features_ex │ │ │ │ 20936: 012bf548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 20937: 012bc2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 20938: 012b42c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ 20939: 004fdc51 52 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 20940: 002ffd95 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 20941: 00571c39 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 20942: 011fd820 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltw │ │ │ │ 20943: 005860b5 296 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ - 20944: 006dea0d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ + 20944: 006dea3d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ 20945: 00614d6d 44 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh_round_to_zero │ │ │ │ 20946: 0044fec9 80 FUNC GLOBAL DEFAULT 12 cxl_get_hb_cstate │ │ │ │ 20947: 003975b1 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 20948: 0131172e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 20949: 012074e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhw │ │ │ │ 20950: 00592849 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 20951: 0089f1d9 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 20951: 0089f209 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 20952: 012c82dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 20953: 01313202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 20954: 00832f3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 20955: 00889335 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 20954: 00832f6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 20955: 00889365 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 20956: 012c75a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 20957: 0077aab1 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 20958: 006deb3d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ + 20957: 0077aae1 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 20958: 006deb6d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ 20959: 013114b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ - 20960: 006d00d1 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ + 20960: 006d0101 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ 20961: 01312764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 20962: 012b4ef8 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 20963: 005f7cf9 36 FUNC GLOBAL DEFAULT 12 read_raw_cp_reg │ │ │ │ - 20964: 0074e585 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 20964: 0074e5b5 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 20965: 01229f58 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 20966: 01312eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 20967: 011882f8 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 20968: 012c49fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 20969: 00518785 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 20970: 003ef89d 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 20971: 012c0588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 20972: 012c1cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 20973: 005b73ad 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 20974: 00569c8d 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 20975: 012c272c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 20976: 00829ec1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 20976: 00829ef1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 20977: 01311128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 20978: 0076d0b5 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 20979: 00814331 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ - 20980: 006d0155 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ + 20978: 0076d0e5 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 20979: 00814361 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 20980: 006d0185 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ 20981: 00562e29 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 20982: 002c9cdd 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 20983: 00807f99 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 20983: 00807fc9 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 20984: 005836a5 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 20985: 0033b1bd 424 FUNC GLOBAL DEFAULT 12 cxl_component_register_init_common │ │ │ │ 20986: 005b7021 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 20987: 012c2164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 20988: 01312b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 20989: 006d0b79 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ + 20989: 006d0ba9 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ 20990: 0121f060 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u16 │ │ │ │ - 20991: 00861769 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 20991: 00861799 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 20992: 0057e299 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ - 20993: 006d02ed 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ + 20993: 006d031d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ 20994: 012c3c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 20995: 01311b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 20996: 002a7fb9 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 20997: 0131328c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 20998: 012cbe4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 20999: 01311ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 21000: 005e4a11 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ - 21001: 006d0de9 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ - 21002: 0089b2bd 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 21001: 006d0e19 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ + 21002: 0089b2ed 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 21003: 012b3580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 21004: 0120f544 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_ud │ │ │ │ 21005: 005e3c15 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ - 21006: 006d0371 150 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ + 21006: 006d03a1 150 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ 21007: 01311ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 21008: 012b8460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 21009: 012c8dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 21010: 00393731 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 21011: 0057433d 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 21012: 012c830c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ 21013: 01220920 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_urshl_d │ │ │ │ - 21014: 0089aa25 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 21014: 0089aa55 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 21015: 004b33c9 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 21016: 012b6a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 21017: 012c853c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 21018: 012c3cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 21019: 008a265d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 21019: 008a268d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 21020: 012be6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 21021: 01220a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_urshl_h │ │ │ │ 21022: 012bda98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 21023: 012c9bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 21024: 005d885d 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 21025: 0083dfb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 21025: 0083dfe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 21026: 005d4865 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 21027: 0033b54d 220 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_enc │ │ │ │ 21028: 00542889 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ - 21029: 006d1089 140 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ + 21029: 006d10b9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ 21030: 01312982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 21031: 012c00d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 21032: 0087c4fd 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 21033: 0078527d 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 21034: 0088b269 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ - 21035: 006d0409 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ + 21032: 0087c52d 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 21033: 007852ad 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 21034: 0088b299 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 21035: 006d0439 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ 21036: 012bd538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 21037: 013111ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 21038: 0052308d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ 21039: 012209a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_urshl_s │ │ │ │ - 21040: 00842ca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 21040: 00842cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 21041: 00522225 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 21042: 0041f5c5 22 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ - 21043: 006d0c15 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ + 21043: 006d0c45 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ 21044: 012c17e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 21045: 012c7548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 21046: 00880509 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 21046: 00880539 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 21047: 01312aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 21048: 006deaa5 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ + 21048: 006dead5 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ 21049: 0032f7a1 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 21050: 002cd76d 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 21051: 00861ee1 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 21052: 00a7ed8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 21051: 00861f11 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 21052: 00a7edac 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 21053: 01312014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ - 21054: 006d0e91 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ + 21054: 006d0ec1 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ 21055: 012b6110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ - 21056: 006debd1 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ + 21056: 006dec01 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ 21057: 012b6754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 21058: 005cc96d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 21059: 00832d21 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 21059: 00832d51 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ 21060: 01220164 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cnt_b │ │ │ │ - 21061: 007fc411 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 21062: 0084c9c1 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 21061: 007fc441 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 21062: 0084c9f1 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 21063: 0050a135 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 21064: 012b27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 21065: 012b5284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 21066: 0121dfe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip8 │ │ │ │ - 21067: 006f8d25 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ + 21067: 006f8d55 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ 21068: 012c486c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 21069: 01313696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ - 21070: 006e9621 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ + 21070: 006e9651 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ 21071: 0055a675 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 21072: 012bc8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ - 21073: 006d37cd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ + 21073: 006d37fd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ 21074: 012c7f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 21075: 00309e49 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 21076: 00882fed 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 21076: 0088301d 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 21077: 01312f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ - 21078: 006d1115 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ - 21079: 006f8e21 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ + 21078: 006d1145 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ + 21079: 006f8e51 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ 21080: 012b3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 21081: 011897e8 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 21082: 00525675 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ - 21083: 006d383d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ + 21083: 006d386d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ 21084: 00339525 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 21085: 012bd558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 21086: 00537e85 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ 21087: 003792b1 436 FUNC GLOBAL DEFAULT 12 soc_dma_ch_update │ │ │ │ - 21088: 00768d41 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 21088: 00768d71 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 21089: 013113c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 21090: 012b5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_UNHANDLED_CMD_EVENT │ │ │ │ 21091: 01312734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 21092: 0121ef58 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u32 │ │ │ │ 21093: 012b8c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 21094: 012baa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 21095: 012c0378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 21096: 00575ee5 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ - 21097: 006f8f1d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ + 21097: 006f8f4d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ 21098: 002b5679 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ - 21099: 006d0cb1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ + 21099: 006d0ce1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ 21100: 012c844c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 21101: 013125fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 21102: 01216948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_b │ │ │ │ - 21103: 0087b6ed 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 21104: 006d38b1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ + 21103: 0087b71d 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 21104: 006d38e1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ 21105: 012167bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_d │ │ │ │ 21106: 005dbbed 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 21107: 0053eac1 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ - 21108: 006d0f39 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ + 21108: 006d0f69 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ 21109: 012bc6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 21110: 007f895d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 21110: 007f898d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 21111: 005533f9 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 21112: 012168c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_h │ │ │ │ 21113: 01311770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 21114: 0131173c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 21115: 012b44fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 21116: 012b776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 21117: 00ab490c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 21118: 012c19f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 21119: 012c74e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 21120: 012b85c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 21121: 012c5608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 21122: 007bae8d 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 21122: 007baebd 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 21123: 012b9f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 21124: 01312740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 21125: 0053ac8d 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 21126: 00581a8d 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 21127: 00802059 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 21128: 0079bcbd 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ - 21129: 006e3865 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ + 21127: 00802089 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 21128: 0079bced 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 21129: 006e3895 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ 21130: 003306c5 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ - 21131: 006d11a5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ + 21131: 006d11d5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ 21132: 01216840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_s │ │ │ │ 21133: 01184cc0 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 21134: 008695ad 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 21135: 0088620d 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 21134: 008695dd 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 21135: 0088623d 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 21136: 00474339 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 21137: 0084302d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 21137: 0084305d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 21138: 005d6db5 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 21139: 0122a270 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 21140: 012b71cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 21141: 00295ded 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 21142: 01312bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 21143: 011894a8 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 21144: 01311f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 21145: 012b6fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 21146: 00527941 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ - 21147: 007fc6e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 21147: 007fc711 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 21148: 012b8690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 21149: 002eb7a5 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 21150: 005231a9 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 21151: 01311600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_DSTATE │ │ │ │ 21152: 012be9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 21153: 0087dc19 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 21153: 0087dc49 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 21154: 012c3274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 21155: 0115aaac 64 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ - 21156: 006e3959 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ + 21156: 006e3989 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ 21157: 013127f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 21158: 012c823c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 21159: 012ba15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 21160: 0072ce71 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 21160: 0072cea1 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 21161: 005b7565 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 21162: 006d0d4d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ - 21163: 00883309 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 21164: 0081e7f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 21162: 006d0d7d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ + 21163: 00883339 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 21164: 0081e825 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 21165: 012c36a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 21166: 00514c49 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 21167: 012be844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 21168: 0131208e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 21169: 012b715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 21170: 006c49bd 184 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ - 21171: 00828211 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 21170: 006c4a0d 184 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ + 21171: 00828241 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 21172: 01311502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ - 21173: 006d0fe1 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ + 21173: 006d1011 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ 21174: 0131191a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 21175: 01312756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 21176: 013111c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 21177: 007fd4b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 21177: 007fd4e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 21178: 00614991 42 FUNC GLOBAL DEFAULT 12 helper_vfp_touls_round_to_zero │ │ │ │ - 21179: 0070f255 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 21179: 0070f285 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 21180: 012b31f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 21181: 012b5518 268 OBJECT GLOBAL DEFAULT 24 hw_arm_trace_events │ │ │ │ 21182: 01311afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 21183: 002b7379 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 21184: 01311ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 21185: 004e57f9 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 21186: 012c892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 21187: 012bd098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 21188: 0059cbad 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 21189: 01312de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ 21190: 002c3b65 44 FUNC GLOBAL DEFAULT 12 helper_usubaddx │ │ │ │ - 21191: 0089bbad 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ - 21192: 006d3951 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ + 21191: 0089bbdd 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 21192: 006d3981 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ 21193: 002f5cfd 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 21194: 0118922c 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 21195: 0078d835 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ - 21196: 006d1231 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ + 21195: 0078d865 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 21196: 006d1261 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ 21197: 012b2840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 21198: 012c8b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 21199: 007f883d 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 21199: 007f886d 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 21200: 00523fbd 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 21201: 006d39c1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ - 21202: 007e576d 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 21203: 008a707d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 21201: 006d39f1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ + 21202: 007e579d 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 21203: 008a70ad 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 21204: 012c2e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 21205: 007578cd 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 21205: 007578fd 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 21206: 005b602d 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 21207: 0131342a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 21208: 002b5775 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 21209: 013112f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 21210: 00782e71 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 21210: 00782ea1 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 21211: 012b7d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 21212: 005712e1 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 21213: 01229fbc 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 21214: 012be964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 21215: 007b7669 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 21215: 007b7699 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 21216: 012ba8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 21217: 00859a81 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 21217: 00859ab1 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 21218: 0032b155 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 21219: 012c1584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 21220: 01311093 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 21221: 01311810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 21222: 005c17f1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 21223: 00892a45 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 21224: 006d3a35 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ + 21223: 00892a75 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 21224: 006d3a65 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ 21225: 005deea1 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 21226: 005bff61 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 21227: 012caf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 21228: 013130b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 21229: 0053cead 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 21230: 012c64d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 21231: 0131384a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 21232: 0089a929 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 21232: 0089a959 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 21233: 01311fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 21234: 005dfba1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 21235: 012c240c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 21236: 012baa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 21237: 004b4ba5 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 21238: 012cb900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 21239: 0131109f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 21240: 012b4d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 21241: 012c3634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 21242: 0131348e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 21243: 01188794 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 21244: 012bec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ - 21245: 00a62344 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ + 21245: 00a62364 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ 21246: 005d378d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 21247: 012c873c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 21248: 013129b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 21249: 0041f969 48 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 21250: 00854fa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 21250: 00854fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 21251: 012bb17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 21252: 00598efd 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 21253: 00a64a98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 21253: 00a64ab8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 21254: 005e3891 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 21255: 009d94ac 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 21255: 009d94cc 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 21256: 013111a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 21257: 00763421 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 21258: 007fccbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 21257: 00763451 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 21258: 007fcced 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 21259: 0121ee50 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u64 │ │ │ │ 21260: 012b8c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 21261: 0032f389 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 21262: 009d94a8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 21262: 009d94c8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 21263: 013115ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_DSTATE │ │ │ │ 21264: 0131216a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 21265: 012c5f24 1396 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 21266: 00824985 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 21266: 008249b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 21267: 004289d1 832 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 21268: 0131278a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 21269: 0078f7e5 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 21269: 0078f815 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 21270: 01313856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 21271: 005743f9 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 21272: 00810da9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 21273: 008837d1 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 21272: 00810dd9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 21273: 00883801 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 21274: 012bca68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 21275: 01312da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 21276: 008a603d 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 21276: 008a606d 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 21277: 002f5d05 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 21278: 00843711 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 21278: 00843741 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 21279: 012c5dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ 21280: 01310dff 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 21281: 012cb820 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 21282: 009d935c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 21282: 009d937c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 21283: 00571b71 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 21284: 01312d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 21285: 012b6724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 21286: 005decad 156 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 21287: 00563825 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 21288: 0131388c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 21289: 013121be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 21290: 0071ea5d 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ - 21291: 00884ddd 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 21292: 00832b7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 21290: 0071ea8d 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 21291: 00884e0d 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 21292: 00832bad 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 21293: 002c96e5 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 21294: 012cbe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 21295: 005e36e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 21296: 0120c1b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_sh │ │ │ │ 21297: 013132c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 21298: 007e44ad 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 21298: 007e44dd 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 21299: 005eedb1 116 FUNC GLOBAL DEFAULT 12 common_semi_set_ret │ │ │ │ 21300: 003ebae5 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 21301: 012c5c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 21302: 012b81d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 21303: 008a589d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 21303: 008a58cd 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 21304: 012cbc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 21305: 01312296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 21306: 007fc015 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 21306: 007fc045 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 21307: 012c457c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 21308: 005df449 172 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 21309: 00872f35 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 21309: 00872f65 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 21310: 012186ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_h │ │ │ │ 21311: 005deff5 180 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 21312: 0052c185 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 21313: 0081c969 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 21313: 0081c999 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 21314: 013135b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 21315: 012cb6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 21316: 003eb955 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 21317: 0081988d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 21317: 008198bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ 21318: 005695b1 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 21319: 012b30d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 21320: 00562c99 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 21321: 01311848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 21322: 0088ccfd 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 21323: 00859335 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 21322: 0088cd2d 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 21323: 00859365 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 21324: 0118601c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 21325: 00834ca9 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 21325: 00834cd9 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 21326: 00445789 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 21327: 00858bfd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 21328: 007e9609 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 21327: 00858c2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 21328: 007e9639 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 21329: 01218628 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_s │ │ │ │ 21330: 012b754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 21331: 00782ac5 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 21331: 00782af5 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 21332: 01312c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 21333: 00821f59 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 21333: 00821f89 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 21334: 013110d3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 21335: 005e8d45 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 21336: 005fb991 450 FUNC GLOBAL DEFAULT 12 fp_exception_el │ │ │ │ 21337: 0060fe91 28 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u16 │ │ │ │ 21338: 01313c58 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 21339: 0032cc81 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 21340: 002eb829 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 21341: 005fd901 158 FUNC GLOBAL DEFAULT 12 access_tvm_trvm │ │ │ │ 21342: 012ca77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 21343: 01312578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 21344: 00819815 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 21344: 00819845 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 21345: 0131238c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 21346: 005baa1d 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 21347: 01313504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTVOFF_WRITE_DSTATE │ │ │ │ 21348: 012bc5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 21349: 00733fbd 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 21349: 00733fed 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 21350: 01312e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 21351: 013129a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 21352: 007a153d 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 21352: 007a156d 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 21353: 01312ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 21354: 01313670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 21355: 0074a665 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 21355: 0074a695 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 21356: 005dfd35 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 21357: 00846695 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 21357: 008466c5 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 21358: 012c90c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 21359: 0081514d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 21359: 0081517d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 21360: 012be304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 21361: 0131313c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 21362: 002b7079 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 21363: 002f62e1 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 21364: 01311cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 21365: 012b716c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 21366: 0073bb85 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ - 21367: 006e040d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ + 21366: 0073bbb5 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 21367: 006e043d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ 21368: 012bb6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 21369: 005eea59 4 FUNC GLOBAL DEFAULT 12 kvm_arm_mte_supported │ │ │ │ 21370: 01311e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 21371: 01312948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 21372: 012c0708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 21373: 004b5f4d 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 21374: 005c02cd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 21375: 01312a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 21376: 005f2c55 1740 FUNC GLOBAL DEFAULT 12 arm_cpu_exec_interrupt │ │ │ │ 21377: 012bf114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 21378: 012b28e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 21379: 007fc7d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 21379: 007fc801 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 21380: 01311652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 21381: 006e0531 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ - 21382: 0083d111 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 21381: 006e0561 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ + 21382: 0083d141 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 21383: 005865c9 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 21384: 0121573c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmull_q │ │ │ │ 21385: 013110e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 21386: 008812a9 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 21386: 008812d9 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 21387: 013134dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 21388: 012c01c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 21389: 01311136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 21390: 008394c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 21390: 008394f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 21391: 012c9580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 21392: 012c9610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 21393: 00749f71 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 21393: 00749fa1 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 21394: 002cb6ed 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 21395: 007f03e9 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 21396: 00854749 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 21395: 007f0419 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 21396: 00854779 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 21397: 002c495d 250 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h │ │ │ │ 21398: 005c0cc9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 21399: 012c4dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 21400: 012bccf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 21401: 0075e945 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 21402: 00832ff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 21401: 0075e975 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 21402: 00833021 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 21403: 013116c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 21404: 01189034 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ 21405: 011781c4 12 OBJECT GLOBAL DEFAULT 21 arm_machine_interfaces │ │ │ │ - 21406: 00856179 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 21406: 008561a9 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 21407: 00596989 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 21408: 00615869 102 FUNC GLOBAL DEFAULT 12 helper_frint32_d │ │ │ │ 21409: 012be0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 21410: 012bfdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 21411: 00845a89 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 21412: 0087c2f9 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 21413: 008202b1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 21411: 00845ab9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 21412: 0087c329 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 21413: 008202e1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 21414: 0131273a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 21415: 012c1974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ 21416: 0052b571 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 21417: 01311a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 21418: 012b5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ALL_EVENT │ │ │ │ 21419: 012c6f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_EVENT │ │ │ │ - 21420: 007fbba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 21421: 00737ae9 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 21420: 007fbbd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 21421: 00737b19 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 21422: 013134c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 21423: 012cbfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 21424: 012bb3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 21425: 01311312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 21426: 011880a4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 21427: 008a6ff9 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 21427: 008a7029 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 21428: 013119ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 21429: 005341e5 70 FUNC GLOBAL DEFAULT 12 physical_memory_is_clean │ │ │ │ 21430: 006157a9 96 FUNC GLOBAL DEFAULT 12 helper_frint32_s │ │ │ │ 21431: 01311d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 21432: 002bad71 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 21433: 012c9068 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 21434: 012bda18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 21435: 007311f9 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 21435: 00731229 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 21436: 00524389 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 21437: 004f83f1 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 21438: 007bd2b9 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 21438: 007bd2e9 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 21439: 0131380c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 21440: 00569751 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 21441: 012c34b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 21442: 012c8e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 21443: 0073fbd5 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 21443: 0073fc05 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 21444: 012263e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizd │ │ │ │ - 21445: 007b1afd 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 21445: 007b1b2d 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 21446: 012264e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizh │ │ │ │ 21447: 00394c05 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 21448: 00868845 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 21448: 00868875 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 21449: 002c19e1 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 21450: 006e3c25 240 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ - 21451: 0083e5d5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 21450: 006e3c55 240 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ + 21451: 0083e605 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 21452: 012c4044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 21453: 00804e11 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 21453: 00804e41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 21454: 013127a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 21455: 00792f7d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 21455: 00792fad 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 21456: 0131306e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ - 21457: 006f403d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ + 21457: 006f406d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ 21458: 012b6cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 21459: 008512e5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 21460: 0085d835 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 21461: 007aa615 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ - 21462: 006f49e9 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ + 21459: 00851315 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 21460: 0085d865 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 21461: 007aa645 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 21462: 006f4a19 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ 21463: 013116b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 21464: 012bfc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ 21465: 012b799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_EVENT │ │ │ │ - 21466: 006f40c9 150 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ + 21466: 006f40f9 150 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ 21467: 01226464 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizs │ │ │ │ - 21468: 007f04c5 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 21469: 006e3d15 236 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ + 21468: 007f04f5 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 21469: 006e3d45 236 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ 21470: 005d8f89 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 21471: 012bece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 21472: 006e0631 96 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ + 21472: 006e0661 96 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ 21473: 003409fd 46 FUNC GLOBAL DEFAULT 12 cxl_destroy_cci │ │ │ │ - 21474: 00861c29 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 21474: 00861c59 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 21475: 012c6528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ - 21476: 006f2265 132 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla │ │ │ │ + 21476: 006f2295 132 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla │ │ │ │ 21477: 012cc09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ - 21478: 006e071d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ + 21478: 006e074d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ 21479: 00587bc1 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 21480: 012c6d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 21481: 007fe019 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 21482: 0084c219 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 21481: 007fe049 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 21482: 0084c249 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 21483: 012c18e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ - 21484: 006f4161 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ + 21484: 006f4191 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ 21485: 01311430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 21486: 00749139 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 21487: 0088bb21 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 21486: 00749169 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 21487: 0088bb51 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 21488: 012b6c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 21489: 013128ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 21490: 013117e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 21491: 012c02e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 21492: 008a292d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 21492: 008a295d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 21493: 005308f5 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 21494: 006d6cf5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ - 21495: 00821df1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 21494: 006d6d25 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ + 21495: 00821e21 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 21496: 012c4bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ - 21497: 0072c1b9 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ + 21497: 0072c1e9 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ 21498: 012c8e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 21499: 0084f51d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 21499: 0084f54d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 21500: 012c8fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_EMULATE_FIRMWARE_RESET_EVENT │ │ │ │ 21501: 012b746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ - 21502: 006f248d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls │ │ │ │ + 21502: 006f24bd 134 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls │ │ │ │ 21503: 01311296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ - 21504: 006d6d81 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ + 21504: 006d6db1 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ 21505: 005818c1 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 21506: 00808efd 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 21507: 00887c51 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 21506: 00808f2d 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 21507: 00887c81 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 21508: 01313330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 21509: 0071ef39 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 21510: 0088eb31 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 21509: 0071ef69 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 21510: 0088eb61 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 21511: 00563615 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 21512: 01311570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 21513: 012baafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 21514: 0084e219 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 21514: 0084e249 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 21515: 01312fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 21516: 0041fcb9 236 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 21517: 01311a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 21518: 00868551 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 21518: 00868581 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 21519: 012c259c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 21520: 00565de9 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 21521: 008a28f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ - 21522: 006d6e39 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ + 21521: 008a2921 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 21522: 006d6e69 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ 21523: 0131279a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 21524: 008215fd 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 21524: 0082162d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 21525: 011f1500 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 21526: 005445e1 84 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 21527: 012be8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 21528: 012b3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 21529: 002ca545 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ 21530: 01222b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s16 │ │ │ │ - 21531: 0078f8e5 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 21531: 0078f915 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 21532: 012c98ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 21533: 002ce3f5 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 21534: 012b2ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 21535: 012b738c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 21536: 01311c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 21537: 012c7968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 21538: 012c45ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 21539: 005f7f19 256 FUNC GLOBAL DEFAULT 12 arm_init_cpreg_list │ │ │ │ - 21540: 006db4d5 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ + 21540: 006db505 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ 21541: 01311a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 21542: 002bc7fd 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 21543: 012be744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ 21544: 01311d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_DSTATE │ │ │ │ - 21545: 00875f15 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 21546: 00857ca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 21545: 00875f45 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 21546: 00857cd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 21547: 012b933c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 21548: 0052c605 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 21549: 008a6d5d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 21549: 008a6d8d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 21550: 0054d851 8 FUNC GLOBAL DEFAULT 12 spdm_socket_send │ │ │ │ 21551: 01311078 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 21552: 0131253e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 21553: 0071f8d5 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 21553: 0071f905 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 21554: 012c459c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 21555: 012cb17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 21556: 011f8c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsubaddx │ │ │ │ 21557: 012ca990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 21558: 0060a6ad 260 FUNC GLOBAL DEFAULT 12 define_at_insn_regs │ │ │ │ 21559: 013120b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 21560: 0078262d 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 21561: 007fcbcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 21560: 0078265d 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 21561: 007fcbfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 21562: 0060927d 148 FUNC GLOBAL DEFAULT 12 arm_cpu_get_phys_page_attrs_debug │ │ │ │ 21563: 012bd578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 21564: 0059dc2d 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 21565: 00562ac5 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 21566: 006db5b5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ - 21567: 006e1129 66 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ - 21568: 0081c649 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 21566: 006db5e5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ + 21567: 006e1159 66 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ + 21568: 0081c679 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 21569: 005dbb7d 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 21570: 012bcd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 21571: 00583541 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 21572: 0038e09d 144 FUNC GLOBAL DEFAULT 12 pmbus_receive_block │ │ │ │ 21573: 00681129 72 FUNC GLOBAL DEFAULT 12 gen_gvec_clt0 │ │ │ │ 21574: 00589c95 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 21575: 0073606d 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 21575: 0073609d 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 21576: 005cc2cd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 21577: 00885b4d 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 21577: 00885b7d 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ 21578: 01312600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_DSTATE │ │ │ │ - 21579: 00870eb5 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 21580: 00776579 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 21579: 00870ee5 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 21580: 007765a9 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 21581: 005ca655 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 21582: 0085ae85 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 21582: 0085aeb5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 21583: 012b3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 21584: 0121e508 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cgt_f32 │ │ │ │ 21585: 012b5064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 21586: 012bca58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 21587: 002c3009 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 21588: 007fc321 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 21588: 007fc351 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 21589: 012c0528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 21590: 0081c9bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 21591: 0071eee9 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 21590: 0081c9ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 21591: 0071ef19 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 21592: 0032b599 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 21593: 00860dc9 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 21593: 00860df9 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 21594: 003eba49 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 21595: 012c6728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ - 21596: 006c8a61 168 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ + 21596: 006c8a8d 168 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ 21597: 01312540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 21598: 0059aea5 284 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ - 21599: 006d6b65 104 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ + 21599: 006d6b95 104 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ 21600: 0121f588 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u8 │ │ │ │ - 21601: 006e78d1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ + 21601: 006e7901 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ 21602: 01312582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 21603: 012c41c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 21604: 005e8f11 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 21605: 006d6bcd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ - 21606: 0089d5b1 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 21605: 006d6bfd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ + 21606: 0089d5e1 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 21607: 012bb63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 21608: 0077164d 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 21608: 0077167d 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 21609: 003eb8d9 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 21610: 004f67c1 1204 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 21611: 012be334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 21612: 012b985c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 21613: 006100dd 124 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat16 │ │ │ │ - 21614: 006e7ac9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ + 21614: 006e7af9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ 21615: 012b3070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 21616: 01311d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 21617: 013118ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 21618: 006e9611 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ - 21619: 00850019 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 21620: 00825b61 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 21621: 006d6c61 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ + 21618: 006e9641 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ + 21619: 00850049 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 21620: 00825b91 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 21621: 006d6c91 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ 21622: 01222a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s32 │ │ │ │ - 21623: 0072c991 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 21624: 00840509 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 21623: 0072c9c1 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 21624: 00840539 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 21625: 01313316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_WORD_DSTATE │ │ │ │ 21626: 00464afd 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 21627: 00806c01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 21627: 00806c31 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 21628: 01310da4 4 OBJECT GLOBAL DEFAULT 25 cpu_CF │ │ │ │ 21629: 005aef59 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 21630: 002f0b05 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 21631: 01312b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 21632: 00558505 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 21633: 0077a999 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 21633: 0077a9c9 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 21634: 01312f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 21635: 003eae7d 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 21636: 01312850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 21637: 005d0ecd 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 21638: 00599bd5 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 21639: 01311a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 21640: 012efd0c 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 21641: 012c0d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 21642: 002bdf0d 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 21643: 008833fd 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 21643: 0088342d 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 21644: 013134a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 21645: 012bd2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 21646: 0131387a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 21647: 005b3da1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 21648: 012b9bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 21649: 005b3dd5 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ 21650: 002fedad 328 FUNC GLOBAL DEFAULT 12 aml_error_device │ │ │ │ - 21651: 00859275 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 21651: 008592a5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 21652: 01313064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 21653: 005b3e0d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 21654: 005b3ed1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 21655: 005b3f11 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 21656: 012c3fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 21657: 012c76d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 21658: 005b3f55 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 21659: 00828775 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 21659: 008287a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 21660: 01313278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 21661: 012c6fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 21662: 0052c5f1 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 21663: 01312c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 21664: 0074ac11 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 21664: 0074ac41 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 21665: 012c4034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 21666: 013123c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 21667: 012c7568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 21668: 012c0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 21669: 00857855 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 21669: 00857885 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 21670: 01223704 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tbl │ │ │ │ - 21671: 008a274d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 21671: 008a277d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 21672: 013119b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 21673: 002f8061 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 21674: 008237f9 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 21674: 00823829 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 21675: 012ba94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 21676: 01313738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 21677: 005dbc09 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ - 21678: 006cbfe1 106 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ + 21678: 006cc011 106 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ 21679: 012bee8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 21680: 012c27fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 21681: 007e58e5 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 21681: 007e5915 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ 21682: 0056cb59 544 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 21683: 01311100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 21684: 0082630d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 21685: 007658fd 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 21684: 0082633d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 21685: 0076592d 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 21686: 012c0cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 21687: 012b951c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ - 21688: 006ef7c9 148 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ + 21688: 006ef7f9 148 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ 21689: 012c3c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 21690: 008411ad 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 21690: 008411dd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 21691: 012bd998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 21692: 012c7b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 21693: 0055d149 64 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 21694: 0131362c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21695: 0060f269 372 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s8 │ │ │ │ 21696: 00339475 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 21697: 012128d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usmmla_b │ │ │ │ 21698: 006101e1 56 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat32 │ │ │ │ 21699: 00330aed 152 FUNC GLOBAL DEFAULT 12 qmp_query_accelerators │ │ │ │ 21700: 012b5e08 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 21701: 0084ca89 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 21702: 0074101d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 21701: 0084cab9 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 21702: 0074104d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 21703: 012c1864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 21704: 012c48dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 21705: 00563681 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 21706: 0084d529 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 21707: 00785209 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 21706: 0084d559 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 21707: 00785239 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 21708: 011f9938 132 OBJECT GLOBAL DEFAULT 24 helper_info_vesb │ │ │ │ 21709: 012c7b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 21710: 012bd518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 21711: 01188dd4 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 21712: 0050da11 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 21713: 005afc01 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 21714: 01311d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 21715: 012be914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 21716: 011fedc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sb │ │ │ │ - 21717: 006ea355 76 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ + 21717: 006ea385 76 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ 21718: 012c0e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 21719: 0089b46d 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 21720: 006cbfc1 30 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ - 21721: 0071574d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 21719: 0089b49d 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 21720: 006cbff1 30 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ + 21721: 0071577d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 21722: 0131117c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 21723: 0053bedd 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 21724: 01311f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 21725: 01313426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 21726: 005c61b5 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 21727: 01311dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 21728: 00595c1d 192 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 21729: 011fed44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sh │ │ │ │ 21730: 00561c9d 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 21731: 0044ddb1 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 21732: 00562d29 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 21733: 00842961 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 21733: 00842991 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 21734: 0131207a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 21735: 01311efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_PROG_DSTATE │ │ │ │ 21736: 013110a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 21737: 013129d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 21738: 01311982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 21739: 00749f29 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 21740: 0075b211 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 21741: 00859c49 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 21739: 00749f59 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 21740: 0075b241 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 21741: 00859c79 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 21742: 0121bb44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosszh │ │ │ │ 21743: 0121e820 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s8 │ │ │ │ - 21744: 00765731 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 21744: 00765761 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 21745: 012b943c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 21746: 005e2be1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 21747: 0072ca31 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 21748: 00871011 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 21747: 0072ca61 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 21748: 00871041 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 21749: 0066cb09 1340 FUNC GLOBAL DEFAULT 12 arm_handle_psci_call │ │ │ │ 21750: 01313d99 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 21751: 002da1d5 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 21752: 012cb6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 21753: 012b4750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 21754: 012c7b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 21755: 012b52d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 21756: 00827f05 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 21756: 00827f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 21757: 013130cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 21758: 0078f711 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 21758: 0078f741 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 21759: 0131204a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 21760: 008161a9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 21760: 008161d9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 21761: 002fd681 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 21762: 0087e4c1 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 21763: 0087539d 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 21762: 0087e4f1 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 21763: 008753cd 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 21764: 01312b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 21765: 012bb68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 21766: 01222918 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s64 │ │ │ │ 21767: 005e3971 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 21768: 0040c6b1 320 FUNC GLOBAL DEFAULT 12 lan9118_phy_write │ │ │ │ 21769: 013123b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 21770: 0038c2e1 148 FUNC GLOBAL DEFAULT 12 pca954x_i2c_get_bus │ │ │ │ 21771: 0131208c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 21772: 005876c9 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 21773: 01312a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 21774: 005532d1 120 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 21775: 0074ac0d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 21776: 007550b1 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 21775: 0074ac3d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 21776: 007550e1 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 21777: 012c7108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 21778: 005e2a31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 21779: 004777f9 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 21780: 012c47dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 21781: 012c264c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 21782: 012cbe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 21783: 012c8df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ 21784: 0060ebb9 356 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u8 │ │ │ │ - 21785: 0088bc89 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 21786: 0072f651 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 21785: 0088bcb9 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 21786: 0072f681 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 21787: 00610a51 340 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip8 │ │ │ │ 21788: 012c5728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 21789: 002c9659 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 21790: 012b2920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 21791: 0131339a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 21792: 0078f501 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 21792: 0078f531 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 21793: 01312872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 21794: 01312bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 21795: 0058e95d 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 21796: 0052be59 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 21797: 003a2d6d 564 FUNC GLOBAL DEFAULT 12 gic_init_irqs_and_mmio │ │ │ │ - 21798: 008462f1 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 21798: 00846321 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 21799: 011febb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_ub │ │ │ │ 21800: 012b2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_EVENT │ │ │ │ 21801: 012c2054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 21802: 01311f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 21803: 01311410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ - 21804: 006eb5ed 290 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ + 21804: 006eb61d 290 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ 21805: 01313246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 21806: 005b6935 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 21807: 012b3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 21808: 00567789 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 21809: 012c1fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_READ_EVENT │ │ │ │ 21810: 01311c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 21811: 01311a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ 21812: 011feb34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_uh │ │ │ │ - 21813: 007fc8fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 21813: 007fc92d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 21814: 002b8069 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 21815: 006e0ca1 210 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ - 21816: 007818e9 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 21815: 006e0cd1 210 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ + 21816: 00781919 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 21817: 013122e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 21818: 01312d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 21819: 012bc6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 21820: 013118be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 21821: 012c4064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 21822: 01311754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 21823: 012c74b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 21824: 0086f8e1 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 21824: 0086f911 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 21825: 00536d35 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 21826: 005258f9 224 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 21827: 0083b499 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 21827: 0083b4c9 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 21828: 01313080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 21829: 013121b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 21830: 01312bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 21831: 00686241 96 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ - 21832: 0075f5f1 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 21831: 006862b1 96 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ + 21832: 0075f621 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 21833: 01310620 148 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 21834: 0033b0b9 32 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_enc │ │ │ │ 21835: 013124ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 21836: 012c1484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 21837: 012b722c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 21838: 00300f2d 208 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 21839: 006ce405 932 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ - 21840: 007d28a5 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 21839: 006ce435 932 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ + 21840: 007d28d5 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 21841: 011f7de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshl │ │ │ │ - 21842: 0082f75d 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 21842: 0082f78d 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 21843: 004f6c9d 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 21844: 008465b5 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 21844: 008465e5 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 21845: 012c8a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 21846: 012c72c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 21847: 0083b779 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 21848: 0072e1d1 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 21847: 0083b7a9 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 21848: 0072e201 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 21849: 01186318 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 21850: 012b9a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 21851: 005707a5 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 21852: 012bce18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 21853: 012b8adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 21854: 01313422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 21855: 005b3a71 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 21856: 00535fc9 532 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_and_clear_dirty │ │ │ │ 21857: 012b3370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 21858: 008a5845 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 21858: 008a5875 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 21859: 012c0f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 21860: 012b700c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 21861: 012bed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ 21862: 00569269 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 21863: 006808bd 74 FUNC GLOBAL DEFAULT 12 gen_urshr32_i32 │ │ │ │ 21864: 01312c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 21865: 01312420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 21866: 012c1944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ - 21867: 00850d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 21867: 00850db5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 21868: 012c4d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ - 21869: 006dcfad 114 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ + 21869: 006dcfdd 114 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ 21870: 01312990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 21871: 0085f01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 21871: 0085f04d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 21872: 005b8b85 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 21873: 012b2b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ - 21874: 006d28e9 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ + 21874: 006d2919 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ 21875: 01313324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 21876: 007813a9 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 21876: 007813d9 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 21877: 0121dc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesmc │ │ │ │ - 21878: 006dd021 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ - 21879: 0088d87d 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 21878: 006dd051 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ + 21879: 0088d8ad 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 21880: 01311c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ - 21881: 006d808d 222 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ + 21881: 006d80bd 222 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ 21882: 002be2bd 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ - 21883: 006ce7a9 1248 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ + 21883: 006ce7d9 1248 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ 21884: 012bfd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 21885: 013110d9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 21886: 0075b2e1 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 21886: 0075b311 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 21887: 0115bed0 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 21888: 0042211d 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 21889: 01311fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 21890: 011ee698 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 21891: 008889f9 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 21891: 00888a29 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 21892: 005df7f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ 21893: 00569f19 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 21894: 00835b61 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 21894: 00835b91 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 21895: 00297221 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 21896: 006d816d 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ + 21896: 006d819d 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ 21897: 0053a991 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ - 21898: 006d2989 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ + 21898: 006d29b9 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ 21899: 01311362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 21900: 012bdb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 21901: 003ee365 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 21902: 012be1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 21903: 00383571 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 21904: 004fddd5 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 21905: 012bd918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 21906: 006dd0a9 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ - 21907: 0082ce05 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 21906: 006dd0d9 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ + 21907: 0082ce35 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 21908: 012ca3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 21909: 0079d3b5 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 21909: 0079d3e5 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 21910: 012c96b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 21911: 012bb52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 21912: 01193768 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 21913: 0032cbe1 160 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 21914: 01313486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 21915: 005e97d9 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ 21916: 002c33fd 90 FUNC GLOBAL DEFAULT 12 helper_qadd16 │ │ │ │ - 21917: 00841249 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 21917: 00841279 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 21918: 00638d81 4 FUNC GLOBAL DEFAULT 12 omap_mpuio_in_get │ │ │ │ 21919: 012cb57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 21920: 006d8271 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ - 21921: 0080ddf1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 21920: 006d82a1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ + 21921: 0080de21 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 21922: 01311ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 21923: 002952f9 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 21924: 0036bf6d 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 21925: 01311087 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 21926: 013114e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 21927: 013112ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 21928: 01188950 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ @@ -21938,360 +21938,360 @@ │ │ │ │ 21934: 01312eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 21935: 012b6fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 21936: 00536a81 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 21937: 012c0638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 21938: 012cb070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 21939: 005e82a1 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 21940: 013137de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 21941: 007b5db5 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 21941: 007b5de5 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 21942: 002cea01 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 21943: 01311fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 21944: 004490a9 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 21945: 0087310d 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 21945: 0087313d 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 21946: 01313694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 21947: 013125b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 21948: 00883441 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 21949: 0084dbf1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 21948: 00883471 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 21949: 0084dc21 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 21950: 011e98a4 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 21951: 002ffbc9 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 21952: 003ef865 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 21953: 012b9cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 21954: 0081ac65 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 21954: 0081ac95 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 21955: 0121dab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1c │ │ │ │ 21956: 01311268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 21957: 008083a9 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 21957: 008083d9 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 21958: 012b2c20 640 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 21959: 013130fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 21960: 007fda19 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 21960: 007fda49 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 21961: 01311248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 21962: 01311cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 21963: 01312892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 21964: 0131211a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 21965: 002cb831 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ 21966: 0121d92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1h │ │ │ │ - 21967: 007aa3b9 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 21967: 007aa3e9 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 21968: 002d11c5 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 21969: 00861461 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 21969: 00861491 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 21970: 012b7a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 21971: 005cfd1d 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 21972: 008248d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 21972: 00824901 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 21973: 00316ff1 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 21974: 012bc078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ - 21975: 006d46bd 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ + 21975: 006d46ed 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ 21976: 00559f01 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 21977: 0121d9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1m │ │ │ │ 21978: 01311c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 21979: 0082c091 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 21979: 0082c0c1 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 21980: 0121da34 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1p │ │ │ │ 21981: 005b8b2d 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 21982: 00559ca5 428 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 21983: 013111f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 21984: 012c0798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 21985: 006d4719 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ - 21986: 0072fbe9 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 21985: 006d4749 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ + 21986: 0072fc19 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 21987: 01310df9 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ 21988: 0060cacd 104 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u16 │ │ │ │ - 21989: 0085347d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 21989: 008534ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 21990: 012ca56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 21991: 002b8161 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 21992: 01311a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 21993: 0131373e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 21994: 0089607d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ - 21995: 006dce25 118 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ + 21994: 008960ad 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 21995: 006dce55 118 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ 21996: 01311308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 21997: 013131c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 21998: 00825f39 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 21998: 00825f69 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 21999: 012c15f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 22000: 004b3ae9 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 22001: 005e0fd5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 22002: 01311944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 22003: 005e4dc9 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ - 22004: 00a8a6a8 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 22004: 00a8a6c8 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 22005: 0122e920 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 22006: 01312a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 22007: 005ef745 172 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 22008: 002fefa5 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ - 22009: 006dce9d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ + 22009: 006dcecd 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ 22010: 011ee614 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 22011: 00821881 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 22011: 008218b1 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 22012: 012bb4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 22013: 01312faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 22014: 005f4421 268 FUNC GLOBAL DEFAULT 12 arm_singlestep_active │ │ │ │ 22015: 0060b98d 42 FUNC GLOBAL DEFAULT 12 access_secure_reg │ │ │ │ 22016: 005e57ad 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 22017: 00580561 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 22018: 005eed09 44 FUNC GLOBAL DEFAULT 12 hvf_arm_get_max_ipa_bit_size │ │ │ │ - 22019: 007f42fd 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 22019: 007f432d 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 22020: 013135b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 22021: 01311f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 22022: 012c38c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 22023: 006d478d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ - 22024: 0084db61 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 22025: 008a1099 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 22026: 00829f9d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 22023: 006d47bd 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ + 22024: 0084db91 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 22025: 008a10c9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 22026: 00829fcd 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 22027: 01311a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 22028: 013120b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 22029: 00818ab1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 22029: 00818ae1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 22030: 01311464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 22031: 007aa6d9 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 22031: 007aa709 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 22032: 0052c09d 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 22033: 00ab46e0 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 22034: 01313512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 22035: 01311726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ - 22036: 006df891 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ - 22037: 006dcf25 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ + 22036: 006df8c1 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ + 22037: 006dcf55 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ 22038: 012c8cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 22039: 012b6250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 22040: 012be154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 22041: 012bf264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 22042: 0076fcd9 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 22042: 0076fd09 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 22043: 0131314a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 22044: 012be904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ - 22045: 006dfa85 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ + 22045: 006dfab5 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ 22046: 012b86d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 22047: 00782e05 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 22047: 00782e35 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 22048: 012c78c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 22049: 012c7948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ - 22050: 006e9e59 42 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ + 22050: 006e9e89 42 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ 22051: 00566471 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 22052: 011f1584 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 22053: 0085ecd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 22053: 0085ed05 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 22054: 0131218c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 22055: 0131170e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 22056: 007a1465 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 22056: 007a1495 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 22057: 0052bfc5 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 22058: 013124c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ 22059: 0030c82d 168 FUNC GLOBAL DEFAULT 12 audio_model_init │ │ │ │ - 22060: 0074b76d 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 22060: 0074b79d 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 22061: 01313178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 22062: 01311420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 22063: 013134ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 22064: 013130b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 22065: 01312242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 22066: 005cefb1 408 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 22067: 005fad7d 120 FUNC GLOBAL DEFAULT 12 cpsr_read │ │ │ │ 22068: 012b66e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ 22069: 005eea4d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_aarch32_supported │ │ │ │ - 22070: 00783f75 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 22070: 00783fa5 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 22071: 002a81e5 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 22072: 012beb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 22073: 0078b9d9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 22073: 0078ba09 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 22074: 005e56ad 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 22075: 00832ce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 22075: 00832d15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 22076: 0131215e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 22077: 01311880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 22078: 012c0788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 22079: 003cde0d 360 FUNC GLOBAL DEFAULT 12 omap_clk_init │ │ │ │ 22080: 013111b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 22081: 0131241c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 22082: 01311cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 22083: 012b86e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 22084: 0087dc79 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 22084: 0087dca9 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 22085: 012c6868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 22086: 0083dfed 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 22086: 0083e01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 22087: 005d9069 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 22088: 003992a9 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 22089: 01312c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 22090: 0086cc2d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ - 22091: 006d4801 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ + 22090: 0086cc5d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 22091: 006d4831 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ 22092: 005cfb6d 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 22093: 01311f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 22094: 0080ea21 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 22095: 00727d79 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 22096: 0089057d 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 22094: 0080ea51 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 22095: 00727da9 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 22096: 008905ad 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 22097: 0060cfa5 44 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u32 │ │ │ │ 22098: 01312c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 22099: 005ee99d 44 FUNC GLOBAL DEFAULT 12 arm_cpu_pauth_finalize │ │ │ │ 22100: 01311886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 22101: 006d485d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ - 22102: 0082c985 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 22101: 006d488d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ + 22102: 0082c9b5 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 22103: 005df219 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 22104: 012c4b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 22105: 013138a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 22106: 002c8909 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 22107: 012c7f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 22108: 00819509 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 22109: 008354e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 22108: 00819539 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 22109: 00835511 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 22110: 01311db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 22111: 012c3974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 22112: 01311682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ - 22113: 00876789 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ + 22113: 008767b9 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ 22114: 01311102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 22115: 013117be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 22116: 00748dd1 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 22116: 00748e01 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 22117: 01311f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 22118: 0131379c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 22119: 01312956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ - 22120: 00842871 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 22120: 008428a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 22121: 012c7dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 22122: 012c1fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 22123: 00894b89 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 22124: 006d48d5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ - 22125: 0082b3d1 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 22126: 00850ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 22123: 00894bb9 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 22124: 006d4905 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ + 22125: 0082b401 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 22126: 00850bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 22127: 010b7a58 64 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 22128: 01189428 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 22129: 008275f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 22129: 00827629 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 22130: 01313878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 22131: 012b3820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 22132: 013115ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_READ_MMIO_DSTATE │ │ │ │ 22133: 01311dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 22134: 00859605 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 22135: 0085e4b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 22134: 00859635 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 22135: 0085e4e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 22136: 005e4175 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 22137: 0131333c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 22138: 0131282c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 22139: 012c9fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 22140: 012c872c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 22141: 012ef3e9 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ - 22142: 006dfc2d 154 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ + 22142: 006dfc5d 154 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ 22143: 012b7a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 22144: 01312634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 22145: 012c88dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 22146: 012cc1c8 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 22147: 005cfd3d 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 22148: 007431d5 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 22149: 0088e971 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 22150: 006dfd89 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ - 22151: 00807ae1 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ - 22152: 006d097d 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ + 22148: 00743205 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 22149: 0088e9a1 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 22150: 006dfdb9 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ + 22151: 00807b11 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 22152: 006d09ad 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ 22153: 01313e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_ADD_SQE_DSTATE │ │ │ │ 22154: 01312770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 22155: 01311ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 22156: 0085d3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 22157: 00727805 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 22156: 0085d41d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 22157: 00727835 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 22158: 0131148e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 22159: 008191d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 22159: 00819201 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 22160: 012c3df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 22161: 013113be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 22162: 0077d185 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 22162: 0077d1b5 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 22163: 013118de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 22164: 011ee590 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 22165: 003ab425 336 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_vlpi │ │ │ │ 22166: 00587dad 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 22167: 005e1f69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 22168: 004483a1 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 22169: 004f52c9 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 22170: 012c69b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 22171: 012b8520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 22172: 00879485 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 22172: 008794b5 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 22173: 013129e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 22174: 002c8941 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 22175: 012c481c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 22176: 00614365 92 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld_round_to_zero │ │ │ │ - 22177: 0084fe65 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 22178: 0086e241 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 22177: 0084fe95 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 22178: 0086e271 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 22179: 01312d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 22180: 0131372a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 22181: 012b9b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 22182: 012c3924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 22183: 00826515 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 22183: 00826545 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 22184: 012bd9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 22185: 01213c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_d │ │ │ │ 22186: 012c5a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 22187: 0131117a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 22188: 01312ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 22189: 012b5054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 22190: 00421f05 4 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 22191: 0059d9f1 268 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 22192: 009d8f88 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 22192: 009d8fa8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 22193: 0131300e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ 22194: 01213d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_h │ │ │ │ - 22195: 00738515 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 22195: 00738545 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 22196: 012be714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 22197: 005a1621 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 22198: 00314ab9 48 FUNC GLOBAL DEFAULT 12 wm8750_dac_buffer │ │ │ │ 22199: 0121aa40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_d │ │ │ │ 22200: 003aada9 122 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_lpi │ │ │ │ 22201: 01311690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 22202: 00547ddd 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 22203: 01313576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 22204: 0039c1f5 70 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 22205: 0121abcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_h │ │ │ │ 22206: 012b40f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 22207: 012b4760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 22208: 0051a955 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 22209: 0081415d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 22209: 0081418d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 22210: 01213cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_s │ │ │ │ 22211: 012c5358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ - 22212: 00816de1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 22212: 00816e11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 22213: 012b34a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 22214: 01312fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 22215: 013130c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ 22216: 00628041 32 FUNC GLOBAL DEFAULT 12 npcm7xx_load_kernel │ │ │ │ 22217: 01310d9c 4 OBJECT GLOBAL DEFAULT 25 cpu_NF │ │ │ │ - 22218: 0072ec85 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 22218: 0072ecb5 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 22219: 013115b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 22220: 00394925 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 22221: 005b4951 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 22222: 013137c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 22223: 01188e9c 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 22224: 012c6818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 22225: 0039d549 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 22226: 002f70d1 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ - 22227: 006da9dd 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ + 22227: 006daa0d 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ 22228: 013123fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 22229: 012b8094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ 22230: 0121ab48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_s │ │ │ │ - 22231: 0074b6bd 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 22231: 0074b6ed 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 22232: 0131171e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 22233: 013118e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 22234: 00881335 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 22234: 00881365 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 22235: 012bb85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 22236: 01311592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_WRITE_DSTATE │ │ │ │ - 22237: 006daa35 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ + 22237: 006daa65 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ 22238: 013130a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 22239: 00800779 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 22239: 008007a9 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 22240: 0131212a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 22241: 005d1ac9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 22242: 012bc0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 22243: 002ca56d 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 22244: 01311290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 22245: 0131244c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ - 22246: 006d7b09 218 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ + 22246: 006d7b39 218 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ 22247: 012bd678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 22248: 012b5414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 22249: 0071e4b1 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 22249: 0071e4e1 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 22250: 0060cfd1 150 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u64 │ │ │ │ - 22251: 006daaa1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ - 22252: 006d7be5 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ + 22251: 006daad1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ + 22252: 006d7c15 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ 22253: 01311706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 22254: 0032b5c9 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 22255: 005187bd 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 22256: 002eb46d 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 22257: 01312e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 22258: 005d2365 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ 22259: 004e0df5 52 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_unregister_iommufd │ │ │ │ - 22260: 0076f769 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 22260: 0076f799 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 22261: 0122a358 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 22262: 0053a035 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 22263: 012c5b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 22264: 008972a1 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 22264: 008972d1 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 22265: 012b72dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 22266: 011f8ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub8 │ │ │ │ - 22267: 00810309 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 22267: 00810339 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 22268: 012bb48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_IGNORE_CMD_EVENT │ │ │ │ 22269: 004ef119 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 22270: 00817f8d 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 22270: 00817fbd 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 22271: 00580b29 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 22272: 007c0811 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 22272: 007c0841 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 22273: 012c9d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 22274: 012bf0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 22275: 00507095 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 22276: 0089adf1 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 22276: 0089ae21 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 22277: 01313bfc 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 22278: 0038bc49 10 FUNC GLOBAL DEFAULT 12 omap_i2c_set_iclk │ │ │ │ 22279: 00522ffd 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 22280: 0032edd9 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 22281: 006d7ce5 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ + 22281: 006d7d15 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ 22282: 005e2295 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 22283: 012b66d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 22284: 005e14ad 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 22285: 01311942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 22286: 00857bb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 22286: 00857be5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 22287: 003cdce9 120 FUNC GLOBAL DEFAULT 12 omap_clk_reparent │ │ │ │ 22288: 013138a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 22289: 002f846d 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 22290: 0047edad 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 22291: 012c4074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 22292: 012c7a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 22293: 012bc968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ @@ -22299,185 +22299,185 @@ │ │ │ │ 22295: 011ed930 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 22296: 013115ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RANGE_INVAL_DSTATE │ │ │ │ 22297: 012b7be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 22298: 005d0fe1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 22299: 013130aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 22300: 002c7469 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 22301: 01189c3c 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 22302: 0088f6a1 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 22302: 0088f6d1 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 22303: 002c7ebd 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 22304: 01311ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 22305: 0082d50d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 22305: 0082d53d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 22306: 012b9f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 22307: 0131379a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 22308: 012c73e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 22309: 00782ed9 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 22309: 00782f09 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 22310: 012be9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 22311: 012ca72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 22312: 011fa1fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rbit │ │ │ │ 22313: 005c7365 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 22314: 005e9599 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 22315: 01311f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 22316: 011ed0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 22317: 005e2cb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 22318: 013123a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 22319: 0081c1ad 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 22319: 0081c1dd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 22320: 012bae1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 22321: 0080af61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 22321: 0080af91 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 22322: 013121d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 22323: 005e0185 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 22324: 013136d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 22325: 01188530 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 22326: 0131317a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 22327: 012b6b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 22328: 012b8114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ - 22329: 00696ff9 264 FUNC GLOBAL DEFAULT 12 emit_delayed_exceptions │ │ │ │ + 22329: 00697065 264 FUNC GLOBAL DEFAULT 12 emit_delayed_exceptions │ │ │ │ 22330: 003b8345 548 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 22331: 006f6d35 106 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ - 22332: 00734a21 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 22333: 0074a591 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 22334: 00839c45 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 22331: 006f6d65 106 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ + 22332: 00734a51 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 22333: 0074a5c1 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 22334: 00839c75 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 22335: 0031d959 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 22336: 01313216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 22337: 008614e5 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 22337: 00861515 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 22338: 012c7aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ - 22339: 006f6e71 144 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ + 22339: 006f6ea1 144 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ 22340: 012b936c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 22341: 005cc021 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 22342: 012b4d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 22343: 006f6da1 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ + 22343: 006f6dd1 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ 22344: 005c80d9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 22345: 005c8951 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 22346: 013110b8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 22347: 0081a191 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 22348: 007ba39d 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 22347: 0081a1c1 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 22348: 007ba3cd 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 22349: 005c8c7d 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 22350: 01312520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 22351: 012c7e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 22352: 003f8879 956 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 22353: 012cbad0 316 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 22354: 006f6e09 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ - 22355: 0089f575 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 22354: 006f6e39 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ + 22355: 0089f5a5 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 22356: 012bee7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 22357: 007b1aad 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 22357: 007b1add 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 22358: 004b3641 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 22359: 01312f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 22360: 01163fcc 64 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 22361: 012cb5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 22362: 01311f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 22363: 012c883c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 22364: 0047f4b5 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 22365: 002fe6c5 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 22366: 005b7931 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 22367: 00440581 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 22368: 01312b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 22369: 00808bad 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 22369: 00808bdd 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 22370: 012b3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 22371: 006e80b1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ + 22371: 006e80e1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ 22372: 012c5d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 22373: 0073fe51 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 22373: 0073fe81 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 22374: 002c0d29 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 22375: 008705c5 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 22375: 008705f5 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 22376: 012b88b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 22377: 008499fd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 22377: 00849a2d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 22378: 012bcf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 22379: 012c1524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 22380: 012c6748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 22381: 0073bf25 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 22381: 0073bf55 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 22382: 012c26bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 22383: 0059bc81 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 22384: 012c3434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ - 22385: 006e82a9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ + 22385: 006e82d9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ 22386: 01313408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 22387: 01312f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ - 22388: 006efe6d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ + 22388: 006efe9d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ 22389: 003394c5 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 22390: 0054aa4d 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 22391: 00338429 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 22392: 004b28e1 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 22393: 012bae7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 22394: 007307f5 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 22395: 00895715 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 22394: 00730825 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 22395: 00895745 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 22396: 013134d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 22397: 008596b5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ - 22398: 006efd7d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ + 22397: 008596e5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 22398: 006efdad 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ 22399: 01311a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 22400: 0038c731 108 FUNC GLOBAL DEFAULT 12 pmbus_send8 │ │ │ │ 22401: 002d5fd9 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 22402: 002c809d 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 22403: 01311a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 22404: 00587d99 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 22405: 004a8eb9 268 FUNC GLOBAL DEFAULT 12 sse_counter_tick_to_time │ │ │ │ 22406: 01311558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 22407: 013116ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 22408: 012c3194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 22409: 012c97e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 22410: 0050c409 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 22411: 00447b59 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 22412: 00852545 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 22412: 00852575 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 22413: 013111e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 22414: 002b8255 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ - 22415: 006efdf5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ + 22415: 006efe25 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ 22416: 012b8630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 22417: 013136e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 22418: 0089e131 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 22419: 00757ee5 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 22418: 0089e161 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 22419: 00757f15 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 22420: 013126a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 22421: 00802381 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 22422: 007f85fd 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 22421: 008023b1 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 22422: 007f862d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 22423: 01313478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 22424: 012bc478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CA_INIT_EVENT │ │ │ │ 22425: 012b3610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 22426: 00746435 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 22427: 0088a4e5 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 22428: 00828ea5 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 22429: 0088c641 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 22426: 00746465 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 22427: 0088a515 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 22428: 00828ed5 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 22429: 0088c671 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 22430: 0131258c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 22431: 012bd848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 22432: 00767a4d 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 22432: 00767a7d 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 22433: 002fbdc9 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 22434: 012156b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmull_h │ │ │ │ 22435: 012b3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 22436: 005535dd 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 22437: 013116b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 22438: 012c5a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 22439: 00711c39 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 22439: 00711c69 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 22440: 00583981 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 22441: 005b4241 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 22442: 00444405 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 22443: 013115e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_DSTATE │ │ │ │ - 22444: 0084e679 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 22445: 007667f9 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 22444: 0084e6a9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 22445: 00766829 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 22446: 01310dfb 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 22447: 007d2f09 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 22447: 007d2f39 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 22448: 003c86b5 74 FUNC GLOBAL DEFAULT 12 imx_ccm_calc_pll │ │ │ │ 22449: 0032a75d 70 FUNC GLOBAL DEFAULT 12 register_init_block8 │ │ │ │ 22450: 003e2855 76 FUNC GLOBAL DEFAULT 12 aspeed_scu_get_apb_freq │ │ │ │ 22451: 01188a4c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 22452: 00856d25 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 22452: 00856d55 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 22453: 012b6400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 22454: 01311bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 22455: 012ca19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 22456: 0074f275 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 22456: 0074f2a5 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 22457: 005d4b11 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 22458: 01312f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 22459: 0131388a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 22460: 013123f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 22461: 012c4c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 22462: 013111f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 22463: 01188d1c 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 22464: 005e3245 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 22465: 00445229 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 22466: 01312af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 22467: 01168354 64 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ 22468: 0121e274 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip8 │ │ │ │ - 22469: 0082a2b9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 22469: 0082a2e9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 22470: 004236e5 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ 22471: 012281c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_usaturate │ │ │ │ - 22472: 00734d95 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 22472: 00734dc5 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 22473: 00529031 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 22474: 003b8f35 190 FUNC GLOBAL DEFAULT 12 cxl_extents_contains_dpa_range │ │ │ │ 22475: 002bf139 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 22476: 012bf448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_READ_EVENT │ │ │ │ 22477: 012bedb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_EVENT │ │ │ │ 22478: 005e5ce9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 22479: 012bb0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ @@ -22485,169 +22485,169 @@ │ │ │ │ 22481: 0131371a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 22482: 005c9795 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 22483: 01313636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 22484: 01312b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 22485: 005805c5 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 22486: 012c4084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 22487: 005ea01d 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 22488: 00788609 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 22488: 00788639 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ 22489: 00436f11 26 FUNC GLOBAL DEFAULT 12 nvme_atomic_configure_max_write_size │ │ │ │ - 22490: 0075e15d 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 22491: 00763069 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 22490: 0075e18d 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 22491: 00763099 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 22492: 011fc71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpneh │ │ │ │ 22493: 012bd1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 22494: 0077c261 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 22494: 0077c291 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 22495: 012b6070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 22496: 0122833c 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 22497: 007317c9 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 22497: 007317f9 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 22498: 0131385c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 22499: 004774f9 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 22500: 01313016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ 22501: 005ae909 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 22502: 007220f5 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 22503: 00883821 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 22502: 00722125 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 22503: 00883851 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 22504: 013115f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INSERT_DSTATE │ │ │ │ 22505: 005e52a1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 22506: 012b5234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 22507: 011fc698 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpnes │ │ │ │ 22508: 002cd4e9 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 22509: 013136b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 22510: 012b40a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 22511: 002cd405 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 22512: 012c95b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 22513: 01311ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 22514: 013138ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 22515: 012b8550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 22516: 0073cc29 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 22516: 0073cc59 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 22517: 00ab2f5c 64 OBJECT GLOBAL DEFAULT 21 vmstate_lm4549_state │ │ │ │ 22518: 012c4abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 22519: 007fc849 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 22519: 007fc879 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 22520: 004db409 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 22521: 00836fa9 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 22521: 00836fd9 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 22522: 012c65e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 22523: 0083fa41 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 22524: 00890d5d 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 22523: 0083fa71 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 22524: 00890d8d 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 22525: 01311d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 22526: 0131174e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 22527: 01311850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 22528: 012c78d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ - 22529: 006d2ffd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ + 22529: 006d302d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ 22530: 012b2b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 22531: 0077ca11 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 22532: 008496dd 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 22533: 0084affd 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 22531: 0077ca41 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 22532: 0084970d 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 22533: 0084b02d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 22534: 013110a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 22535: 01312dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 22536: 00697521 132 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ - 22537: 0080433d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 22536: 0069758d 132 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ + 22537: 0080436d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 22538: 01312b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 22539: 011889b4 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 22540: 003babc5 272 FUNC GLOBAL DEFAULT 12 led_create_simple │ │ │ │ - 22541: 006d2f71 140 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ + 22541: 006d2fa1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ 22542: 012c5ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 22543: 01311126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 22544: 012c1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 22545: 012b51f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 22546: 012b3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 22547: 0131335c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 22548: 0080a53d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 22548: 0080a56d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 22549: 01313db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 22550: 005e559d 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 22551: 005c992d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 22552: 01311bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 22553: 012c7048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 22554: 005742e1 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 22555: 004da8c9 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 22556: 0131238e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 22557: 012be754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 22558: 012b43b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 22559: 01313520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 22560: 00817a45 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 22560: 00817a75 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 22561: 01312196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 22562: 00822b31 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ - 22563: 006d8df1 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ + 22562: 00822b61 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 22563: 006d8e21 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ 22564: 0131198c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 22565: 0081a301 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 22566: 008800a1 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 22565: 0081a331 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 22566: 008800d1 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 22567: 00567711 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 22568: 01201a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsb │ │ │ │ 22569: 005b52f5 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 22570: 0087d3e1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 22571: 0081c0c1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 22572: 0083b0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ - 22573: 006d8e45 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ + 22570: 0087d411 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 22571: 0081c0f1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 22572: 0083b115 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 22573: 006d8e75 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ 22574: 012b6230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 22575: 012b4ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 22576: 0122a018 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 22577: 01311f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 22578: 013115aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_RESET_EXIT_DSTATE │ │ │ │ 22579: 0120199c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsh │ │ │ │ 22580: 012bda78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 22581: 013128f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ 22582: 0131256a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_DSTATE │ │ │ │ 22583: 012c0558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 22584: 00825239 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 22584: 00825269 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 22585: 01312b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 22586: 00541f15 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 22587: 013113d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ - 22588: 006e9c81 102 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ + 22588: 006e9cb1 102 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ 22589: 0032b1d9 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 22590: 012c83bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 22591: 013131f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 22592: 012c05d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ - 22593: 006e6f81 184 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ - 22594: 006d8ead 108 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ + 22593: 006e6fb1 184 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ + 22594: 006d8edd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ 22595: 00512291 96 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 22596: 005636fd 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ 22597: 01201918 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsw │ │ │ │ - 22598: 007fa599 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 22598: 007fa5c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 22599: 00614a7d 74 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh_round_to_zero │ │ │ │ 22600: 0122446c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod_round_to_nearest │ │ │ │ 22601: 0115a7a8 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 22602: 01311300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 22603: 007ad64d 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 22604: 008820e1 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 22603: 007ad67d 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 22604: 00882111 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 22605: 002c1801 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 22606: 002eb5f9 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 22607: 005b770d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 22608: 008354f1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ - 22609: 006e7039 184 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ + 22608: 00835521 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 22609: 006e7069 184 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ 22610: 0131151e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 22611: 012bb5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 22612: 00482059 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 22613: 00883de9 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 22614: 0089cf5d 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 22613: 00883e19 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 22614: 0089cf8d 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 22615: 013110c5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 22616: 012c499c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 22617: 012b4c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 22618: 012b6794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 22619: 0081bf09 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 22620: 00842c31 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 22621: 0085f10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 22622: 008566c1 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 22623: 0075b6ad 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 22619: 0081bf39 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 22620: 00842c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 22621: 0085f13d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 22622: 008566f1 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 22623: 0075b6dd 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 22624: 012cad34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 22625: 005df2d1 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 22626: 01206568 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90b │ │ │ │ 22627: 012c9790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 22628: 008957b9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 22628: 008957e9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 22629: 00300039 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 22630: 00615569 52 FUNC GLOBAL DEFAULT 12 helper_rsqrte_u32 │ │ │ │ 22631: 0041c2d9 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 22632: 00832f79 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 22632: 00832fa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 22633: 012c4b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ 22634: 01310da8 4 OBJECT GLOBAL DEFAULT 25 cpu_VF │ │ │ │ 22635: 006701c9 248 FUNC GLOBAL DEFAULT 12 aspeed_write_boot_rom │ │ │ │ - 22636: 00840fcd 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 22636: 00840ffd 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 22637: 00333dad 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 22638: 012c9470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ 22639: 012064e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90h │ │ │ │ - 22640: 0082d291 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 22640: 0082d2c1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 22641: 0043fab1 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 22642: 00717485 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 22642: 007174b5 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 22643: 00539c61 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 22644: 012c3904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 22645: 005861dd 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 22646: 01312790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 22647: 012c9800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 22648: 012bfee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_ID_EVENT │ │ │ │ 22649: 0045cf09 256 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ @@ -22658,42 +22658,42 @@ │ │ │ │ 22654: 013138bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 22655: 01312244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 22656: 012bb51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 22657: 013135e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 22658: 013121ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 22659: 00638e71 4768 FUNC GLOBAL DEFAULT 12 omap310_mpu_init │ │ │ │ 22660: 013111c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 22661: 0084f83d 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 22661: 0084f86d 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 22662: 01312a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ 22663: 01206460 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90w │ │ │ │ - 22664: 00883cfd 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 22664: 00883d2d 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 22665: 012bffe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 22666: 0085f095 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 22666: 0085f0c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 22667: 012b77dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 22668: 0072e171 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 22668: 0072e1a1 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 22669: 013110f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 22670: 00885be5 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 22670: 00885c15 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 22671: 013130fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 22672: 012be214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 22673: 002ff261 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 22674: 01201894 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvub │ │ │ │ - 22675: 00898d49 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 22675: 00898d79 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 22676: 012c9164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 22677: 012c269c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 22678: 012c1a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 22679: 012bf478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 22680: 0059c8e9 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 22681: 005233c9 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 22682: 0085fa91 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 22683: 0071474d 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 22682: 0085fac1 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 22683: 0071477d 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 22684: 01201810 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuh │ │ │ │ 22685: 012ca24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 22686: 012b3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 22687: 011e1fcc 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 22688: 0080f9c5 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 22688: 0080f9f5 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 22689: 012c0718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 22690: 0032f995 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 22691: 01313510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DSTATE │ │ │ │ 22692: 012b4210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 22693: 01312754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 22694: 012c08f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 22695: 012c3ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ @@ -22706,283 +22706,283 @@ │ │ │ │ 22702: 005e1251 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 22703: 012bc298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 22704: 013122b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 22705: 0065902d 300 FUNC GLOBAL DEFAULT 12 smmu_iotlb_insert │ │ │ │ 22706: 012c31e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 22707: 0131305c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ 22708: 0120178c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuw │ │ │ │ - 22709: 008197d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 22709: 00819809 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 22710: 002ca44d 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ 22711: 0121e58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cge_f32 │ │ │ │ - 22712: 007fd7c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 22712: 007fd7f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 22713: 01312bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 22714: 013130c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 22715: 012c8f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_POWERCTL_RESET_CPU_EVENT │ │ │ │ 22716: 013129b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 22717: 01206904 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbci │ │ │ │ 22718: 012b9dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 22719: 012c0ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 22720: 012c7ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 22721: 012c96c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 22722: 00891edd 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 22722: 00891f0d 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 22723: 013137ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 22724: 0080b521 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 22724: 0080b551 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 22725: 012c0468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 22726: 00588f15 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 22727: 013111cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ 22728: 0056cf25 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ 22729: 01202578 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhxsw │ │ │ │ - 22730: 0085a571 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 22730: 0085a5a1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 22731: 013130ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 22732: 013123bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 22733: 005b8715 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 22734: 01312410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 22735: 00835ad5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 22735: 00835b05 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 22736: 012b5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_EVENT │ │ │ │ 22737: 012b33f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 22738: 00894fa1 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 22738: 00894fd1 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 22739: 013133b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 22740: 012bd348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 22741: 0089b865 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 22742: 007b6b69 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 22743: 00831581 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 22741: 0089b895 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 22742: 007b6b99 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 22743: 008315b1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 22744: 01311228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 22745: 00853895 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ + 22745: 008538c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ 22746: 005ff715 2132 FUNC GLOBAL DEFAULT 12 aa64_va_parameters │ │ │ │ 22747: 01188cdc 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 22748: 002b75b1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 22749: 01313660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 22750: 002b9b09 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 22751: 006153d5 6 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f32 │ │ │ │ 22752: 012bdfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 22753: 01225c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd_round_to_zero │ │ │ │ 22754: 0131359e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 22755: 005e7059 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 22756: 01312c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 22757: 009fada4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 22758: 0088ec0d 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 22759: 0088a269 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 22760: 00847c19 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 22761: 00819a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 22757: 009fadc4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 22758: 0088ec3d 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 22759: 0088a299 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 22760: 00847c49 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 22761: 00819a61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ 22762: 00614b39 52 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh_round_to_nearest │ │ │ │ 22763: 0120c760 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxab │ │ │ │ - 22764: 0082a811 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 22764: 0082a841 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 22765: 012cbdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 22766: 00842e4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 22766: 00842e7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 22767: 00340a99 124 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_t3 │ │ │ │ 22768: 002bc7e5 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 22769: 012bcfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 22770: 009fad9c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 22771: 0078d9e9 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 22770: 009fadbc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 22771: 0078da19 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 22772: 0041f449 4 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 22773: 012c3e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 22774: 002b0ad9 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 22775: 01312744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 22776: 0120c6dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxah │ │ │ │ 22777: 01312450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 22778: 012c0c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 22779: 0082c17d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 22779: 0082c1ad 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 22780: 012c1624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 22781: 00842d5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 22782: 00801175 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 22781: 00842d8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 22782: 008011a5 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 22783: 013124c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 22784: 012c41a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 22785: 00756f4d 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 22785: 00756f7d 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 22786: 005ea129 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 22787: 00330115 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 22788: 012c6618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 22789: 00539e7d 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 22790: 013111b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 22791: 012c7ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 22792: 01312918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 22793: 012c1594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 22794: 0072c159 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 22794: 0072c189 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 22795: 004402b9 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 22796: 0078688d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 22796: 007868bd 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 22797: 013118a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 22798: 002a7f0d 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 22799: 01311b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 22800: 0120c658 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxaw │ │ │ │ 22801: 012c871c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 22802: 011fe378 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbb │ │ │ │ 22803: 01312358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 22804: 01313768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 22805: 008387bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 22805: 008387ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 22806: 00538b05 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 22807: 01311512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 22808: 00587c39 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ - 22809: 00685fe9 220 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ + 22809: 00686059 220 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ 22810: 01212958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ummla_b │ │ │ │ 22811: 01311075 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 22812: 012bd728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 22813: 01312e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 22814: 012c842c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 22815: 011fe2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbh │ │ │ │ 22816: 012cbaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 22817: 012b8b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 22818: 006eb249 424 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ - 22819: 007412d5 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 22818: 006eb279 424 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ + 22819: 00741305 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 22820: 00556a01 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ - 22821: 006eb205 68 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ + 22821: 006eb235 68 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ 22822: 01311164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 22823: 01313410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 22824: 00885a65 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 22824: 00885a95 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 22825: 012b6320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 22826: 012be144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 22827: 012c9780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 22828: 012c0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 22829: 005cf9e9 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 22830: 01312400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 22831: 007f1465 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 22831: 007f1495 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 22832: 00319805 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 22833: 012c23dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 22834: 01311b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 22835: 01311584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 22836: 0061472d 72 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs_round_to_zero │ │ │ │ 22837: 002cdf41 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 22838: 01185e8c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 22839: 012b3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ 22840: 005cbcb1 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 22841: 012b9fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 22842: 005d63ad 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 22843: 012c55e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ 22844: 011fc0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalarh │ │ │ │ - 22845: 00857589 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 22846: 0087dc91 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 22845: 008575b9 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 22846: 0087dcc1 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 22847: 002ca035 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 22848: 002be4b1 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 22849: 0052568d 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 22850: 013114bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 22851: 00a8a4a8 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 22851: 00a8a4c8 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 22852: 013135e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 22853: 005aebc5 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 22854: 012bab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 22855: 01310da0 4 OBJECT GLOBAL DEFAULT 25 cpu_ZF │ │ │ │ 22856: 00542075 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 22857: 012c0c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 22858: 012ca21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 22859: 0053148d 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 22860: 012c3e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 22861: 00876f55 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 22862: 006ef585 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ - 22863: 007463cd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 22861: 00876f85 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 22862: 006ef5b5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ + 22863: 007463fd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 22864: 0053e9a5 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 22865: 012c6fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ 22866: 011fc068 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalars │ │ │ │ - 22867: 00850fc1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 22867: 00850ff1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 22868: 01311680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 22869: 01313290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 22870: 012ca0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 22871: 012bda88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 22872: 012b6894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 22873: 005cbe01 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 22874: 008949a9 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 22875: 0072fc4d 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 22874: 008949d9 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 22875: 0072fc7d 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 22876: 00588431 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 22877: 00533ced 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 22878: 01311b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 22879: 008a241d 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 22879: 008a244d 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 22880: 010b4f0c 64 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 22881: 013114b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 22882: 00778739 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 22882: 00778769 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 22883: 01312516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 22884: 0073837d 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 22884: 007383ad 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 22885: 0122a51c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 22886: 002f674d 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 22887: 00803d79 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 22887: 00803da9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 22888: 00527115 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 22889: 0066bcad 784 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ - 22890: 00770b6d 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 22890: 00770b9d 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 22891: 00561d2d 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 22892: 01313736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 22893: 0086e599 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 22893: 0086e5c9 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 22894: 011ecb44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 22895: 011e15b0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 22896: 011e15f0 80 OBJECT GLOBAL DEFAULT 24 hw_compat_10_1 │ │ │ │ 22897: 012b6360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 22898: 01313dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 22899: 0052692d 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ 22900: 00569941 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 22901: 0085f149 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 22901: 0085f179 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 22902: 0131200c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 22903: 006141e1 60 FUNC GLOBAL DEFAULT 12 helper_bfcvt_pair │ │ │ │ 22904: 005272ad 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 22905: 01313056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 22906: 00832c6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 22906: 00832c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 22907: 013113ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 22908: 0076dd41 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 22908: 0076dd71 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 22909: 012c9340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 22910: 01313564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ - 22911: 006f36d5 214 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla_idx │ │ │ │ + 22911: 006f3705 214 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla_idx │ │ │ │ 22912: 013137e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 22913: 0088e239 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 22913: 0088e269 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 22914: 005de7d1 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 22915: 007f60f9 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 22915: 007f6129 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 22916: 005271c9 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 22917: 012ca82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 22918: 006f9f09 114 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ + 22918: 006f9f39 114 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ 22919: 012c466c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 22920: 012bced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 22921: 013120c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 22922: 01311794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 22923: 006153e5 320 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f64 │ │ │ │ 22924: 012c64a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 22925: 01311088 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 22926: 006fa055 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ - 22927: 00849ffd 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 22928: 008a5c69 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 22926: 006fa085 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ + 22927: 0084a02d 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 22928: 008a5c99 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 22929: 0131335e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 22930: 00824f35 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 22931: 00860865 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 22930: 00824f65 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 22931: 00860895 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 22932: 00526975 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 22933: 0072dd15 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 22934: 00766619 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 22935: 00850b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 22936: 0074efb1 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ - 22937: 006f9f7d 112 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ + 22933: 0072dd45 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 22934: 00766649 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 22935: 00850b5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 22936: 0074efe1 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 22937: 006f9fad 112 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ 22938: 002f9e75 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 22939: 002eaebd 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 22940: 0081732d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 22940: 0081735d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 22941: 01312acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 22942: 00842a15 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 22943: 00863cc5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 22942: 00842a45 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 22943: 00863cf5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 22944: 012be2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 22945: 012c4144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 22946: 00770435 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 22946: 00770465 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 22947: 012c7488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 22948: 011e9b74 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 22949: 00421efd 4 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 22950: 00558d1d 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 22951: 01313d9a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 22952: 006f9fed 102 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ - 22953: 00840915 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 22952: 006fa01d 102 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ + 22953: 00840945 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 22954: 012cbfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_CQE_HANDLER_EVENT │ │ │ │ 22955: 0131133a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 22956: 01312552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 22957: 01312cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 22958: 008794f1 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 22958: 00879521 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 22959: 012137c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_h │ │ │ │ 22960: 005677e1 140 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 22961: 008188dd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 22961: 0081890d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ 22962: 011fa40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_hvc │ │ │ │ - 22963: 007e8bb9 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 22964: 00768301 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 22963: 007e8be9 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 22964: 00768331 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 22965: 0044b119 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 22966: 007341e9 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ - 22967: 006ea65d 152 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ + 22966: 00734219 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 22967: 006ea68d 152 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ 22968: 003ee3d1 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 22969: 01213744 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_s │ │ │ │ 22970: 01312be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 22971: 0131284a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 22972: 00764175 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 22972: 007641a5 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 22973: 01313dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 22974: 005cfae5 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ 22975: 005f6235 100 FUNC GLOBAL DEFAULT 12 raw_read │ │ │ │ - 22976: 00813029 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ - 22977: 006c83d1 20 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ + 22976: 00813059 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 22977: 006c8421 20 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ 22978: 01312124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 22979: 0120f01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_wb_uw │ │ │ │ 22980: 011ecac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 22981: 004b470d 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 22982: 01313690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 22983: 0054dd35 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 22984: 01311aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -22990,307 +22990,307 @@ │ │ │ │ 22986: 012bb7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_EVENT │ │ │ │ 22987: 013126cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 22988: 003b7c39 58 FUNC GLOBAL DEFAULT 12 cxl_set_poison_list_overflowed │ │ │ │ 22989: 013117ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 22990: 012b83d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 22991: 01312118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 22992: 01311077 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ - 22993: 006eb3f1 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ + 22993: 006eb421 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ 22994: 01311f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 22995: 006059f9 1024 FUNC GLOBAL DEFAULT 12 pmsav8_mpu_lookup │ │ │ │ 22996: 013130ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 22997: 0084fca5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 22997: 0084fcd5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 22998: 012c5a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 22999: 0131308c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 23000: 005e2055 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 23001: 012c9b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 23002: 013135dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 23003: 00581061 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 23004: 0080664d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 23004: 0080667d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 23005: 005e3fc9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 23006: 0088c169 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 23006: 0088c199 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 23007: 012b4360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 23008: 00443009 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 23009: 003b7581 164 FUNC GLOBAL DEFAULT 12 ct3_test_region_block_backed │ │ │ │ 23010: 01313e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 23011: 00447755 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 23012: 00595ac1 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 23013: 0086f531 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 23013: 0086f561 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 23014: 01189048 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ - 23015: 006d0a2d 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ + 23015: 006d0a5d 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ 23016: 00295fa5 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 23017: 012b7d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 23018: 007ba32d 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 23019: 00819cb1 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 23018: 007ba35d 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 23019: 00819ce1 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 23020: 01311666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 23021: 012b51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ 23022: 005eea61 44 FUNC GLOBAL DEFAULT 12 kvm_arm_set_cpu_features_from_host │ │ │ │ - 23023: 00825d15 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 23023: 00825d45 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 23024: 0052cdf1 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 23025: 005e9a19 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 23026: 004ac505 292 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 23027: 01312c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 23028: 0070e9cd 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 23028: 0070e9fd 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 23029: 012b3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 23030: 01312648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 23031: 013130d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 23032: 012c5408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 23033: 012c6c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 23034: 005e4479 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 23035: 012c46bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 23036: 008a5891 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 23036: 008a58c1 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 23037: 012cb3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 23038: 012b3f28 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 23039: 012b47b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 23040: 0038346d 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 23041: 012b931c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 23042: 012c7598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 23043: 012135b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_h │ │ │ │ 23044: 012b8b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 23045: 00734071 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 23045: 007340a1 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 23046: 0131167a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 23047: 012caaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 23048: 01312be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 23049: 012c2194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 23050: 007fbe71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 23050: 007fbea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 23051: 00297625 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 23052: 01213534 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_s │ │ │ │ 23053: 012c5888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ - 23054: 006accd1 64 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ - 23055: 006df4cd 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ + 23054: 006acd65 64 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ + 23055: 006df4fd 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ 23056: 0131289a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 23057: 0044abb5 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 23058: 012b4450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ 23059: 012134b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_h │ │ │ │ - 23060: 00845b5d 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 23060: 00845b8d 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 23061: 00613ee9 128 FUNC GLOBAL DEFAULT 12 helper_vfp_cmped │ │ │ │ 23062: 012c1ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 23063: 012c5ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 23064: 01313562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 23065: 012bd7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 23066: 013114b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ - 23067: 006df60d 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ + 23067: 006df63d 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ 23068: 00613cfd 124 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpeh │ │ │ │ 23069: 01312ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 23070: 0071eb19 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 23070: 0071eb49 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 23071: 00570e09 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 23072: 0039a565 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 23073: 002958f9 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 23074: 012c3084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 23075: 01311582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 23076: 012bc7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 23077: 0076edfd 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 23077: 0076ee2d 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 23078: 012c9460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 23079: 005e549d 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ 23080: 0121342c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_s │ │ │ │ - 23081: 007316b1 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 23081: 007316e1 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 23082: 012b758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 23083: 002f8429 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 23084: 01311fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 23085: 01311616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_SILENCE_DSTATE │ │ │ │ 23086: 01313368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 23087: 012bfe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_EVENT │ │ │ │ 23088: 012b8510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 23089: 00613df1 120 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpes │ │ │ │ 23090: 002ba7d1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 23091: 0131242c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 23092: 013119a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 23093: 012c1d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 23094: 012c3964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 23095: 0088e609 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 23096: 00895451 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 23097: 008199b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 23095: 0088e639 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 23096: 00895481 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 23097: 008199e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 23098: 013116a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 23099: 013122c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 23100: 012c3d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 23101: 012b3350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 23102: 012c5aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 23103: 01312caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 23104: 00770d6d 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 23104: 00770d9d 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 23105: 012c3fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 23106: 0131273c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 23107: 012c5074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 23108: 0044bcc1 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 23109: 01312e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 23110: 012c5918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 23111: 012c7d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 23112: 00845ded 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 23112: 00845e1d 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 23113: 005e7231 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 23114: 01312d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 23115: 012c0828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 23116: 012b44b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ - 23117: 006f6039 218 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ + 23117: 006f6069 218 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ 23118: 00330b85 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 23119: 011f86a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_usubaddx │ │ │ │ 23120: 0131266a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 23121: 007ea1b5 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 23121: 007ea1e5 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 23122: 01311e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 23123: 012bcb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 23124: 00396519 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 23125: 007f9471 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 23125: 007f94a1 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 23126: 0131229a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 23127: 011eca3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 23128: 012bc898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 23129: 01311d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 23130: 0072ef91 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 23130: 0072efc1 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 23131: 012cbffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 23132: 005ae055 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 23133: 002eb665 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 23134: 002c99e1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 23135: 012bcc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 23136: 01313796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 23137: 012b794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 23138: 008a2789 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 23138: 008a27b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 23139: 012b4120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 23140: 01312d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 23141: 002b65a9 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 23142: 01312348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ 23143: 006156cd 54 FUNC GLOBAL DEFAULT 12 helper_rintd │ │ │ │ - 23144: 0084ada5 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 23144: 0084add5 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 23145: 012c0568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 23146: 012ef6b4 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ 23147: 00681e49 80 FUNC GLOBAL DEFAULT 12 gen_gvec_addp │ │ │ │ - 23148: 00a608ec 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 23148: 00a6090c 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 23149: 0061565d 56 FUNC GLOBAL DEFAULT 12 helper_rinth │ │ │ │ 23150: 012cba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 23151: 0074fd35 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 23152: 00762da9 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 23151: 0074fd65 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 23152: 00762dd9 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 23153: 0121b514 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sd │ │ │ │ - 23154: 006cf9dd 114 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ + 23154: 006cfa0d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ 23155: 00539aa9 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 23156: 0121b934 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sf │ │ │ │ - 23157: 00880031 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 23157: 00880061 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 23158: 0121b724 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sh │ │ │ │ 23159: 01313204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 23160: 012c0b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 23161: 008557f9 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 23162: 00809a7d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 23161: 00855829 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 23162: 00809aad 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 23163: 0055a715 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 23164: 00615695 54 FUNC GLOBAL DEFAULT 12 helper_rints │ │ │ │ 23165: 01311c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 23166: 012c30a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 23167: 012c0208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 23168: 00730465 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 23169: 00829885 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 23170: 00842335 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 23168: 00730495 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 23169: 008298b5 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 23170: 00842365 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 23171: 013116ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 23172: 012b2970 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 23173: 01313308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_FETCH_DATA_KIND_DSTATE │ │ │ │ 23174: 012b75fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 23175: 00860609 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 23175: 00860639 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 23176: 01312c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 23177: 01312bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 23178: 0131216c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 23179: 0041fc79 62 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 23180: 0081b839 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ - 23181: 006cfa51 106 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ + 23180: 0081b869 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 23181: 006cfa81 106 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ 23182: 00300215 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 23183: 012b9bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 23184: 00859025 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 23184: 00859055 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 23185: 013112dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 23186: 01311d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 23187: 0054dbcd 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 23188: 01311304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 23189: 0086eac1 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 23189: 0086eaf1 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 23190: 012c1ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 23191: 0085ee01 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 23191: 0085ee31 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 23192: 01311232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 23193: 012c2ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 23194: 01313034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 23195: 012b36b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 23196: 005f8061 276 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff_secstate │ │ │ │ 23197: 012b4490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 23198: 013116b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 23199: 005b5869 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 23200: 01312e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 23201: 01312390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 23202: 012b5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_RANGE_EVENT │ │ │ │ 23203: 013123a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 23204: 005e51ed 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ 23205: 005ee945 44 FUNC GLOBAL DEFAULT 12 arm_cpu_sme_finalize │ │ │ │ - 23206: 00894d5d 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 23206: 00894d8d 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 23207: 0131215a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 23208: 012bdba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 23209: 0067cd01 66 FUNC GLOBAL DEFAULT 12 gen_srshr64_i64 │ │ │ │ 23210: 00613c51 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumd │ │ │ │ 23211: 00566919 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 23212: 0088eb85 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 23212: 0088ebb5 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 23213: 012bb25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 23214: 00613c25 38 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumh │ │ │ │ 23215: 012bcaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 23216: 0131362a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 23217: 013126c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 23218: 01313860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 23219: 013117ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 23220: 007e8f71 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 23220: 007e8fa1 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 23221: 005cf955 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 23222: 0084a509 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 23222: 0084a539 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 23223: 005810bd 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 23224: 012c488c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 23225: 002df079 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 23226: 0072f131 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 23226: 0072f161 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 23227: 0050fda1 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 23228: 01311800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 23229: 0060ed1d 184 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_b │ │ │ │ 23230: 012c1364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 23231: 002c7179 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 23232: 0055deed 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 23233: 0074e2bd 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 23233: 0074e2ed 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 23234: 0131252c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ 23235: 004e7331 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 23236: 0060eff1 316 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_d │ │ │ │ 23237: 00613c4d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnums │ │ │ │ 23238: 013116ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 23239: 012b36f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 23240: 012c235c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 23241: 012c01f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 23242: 01312d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 23243: 0073c339 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 23243: 0073c369 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ 23244: 0121b490 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_ud │ │ │ │ 23245: 0060ee7d 184 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_h │ │ │ │ - 23246: 0081b915 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 23246: 0081b945 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 23247: 0121b8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uf │ │ │ │ 23248: 005dfeed 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 23249: 002e5419 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 23250: 01312e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 23251: 012b952c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 23252: 012c6aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ 23253: 0121b6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uh │ │ │ │ - 23254: 00885bdd 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 23254: 00885c0d 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 23255: 004e7409 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 23256: 012be004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 23257: 012ba74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 23258: 012b986c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 23259: 0089e145 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 23260: 0087d175 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 23259: 0089e175 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 23260: 0087d1a5 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 23261: 012caa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 23262: 002b7671 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 23263: 00305f49 920 FUNC GLOBAL DEFAULT 12 acpi_build_hest │ │ │ │ 23264: 00446eb5 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 23265: 0033b365 488 FUNC GLOBAL DEFAULT 12 cxl_component_create_dvsec │ │ │ │ 23266: 01312778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 23267: 002c9d9d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ 23268: 00613c21 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumd │ │ │ │ - 23269: 00849a89 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 23269: 00849ab9 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 23270: 0060ef35 186 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_s │ │ │ │ 23271: 012c54e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 23272: 00a64bb8 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 23272: 00a64bd8 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 23273: 013115b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_DSTATE │ │ │ │ 23274: 012bafdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 23275: 012c25fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 23276: 007795f9 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 23276: 00779629 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 23277: 00613bf5 38 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumh │ │ │ │ 23278: 012bb3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 23279: 01227250 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumd │ │ │ │ 23280: 012bff18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_RESET_EVENT │ │ │ │ 23281: 004e739d 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 23282: 005e3e5d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 23283: 004b3825 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 23284: 005300e1 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 23285: 008731d5 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 23285: 00873205 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 23286: 01227358 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumh │ │ │ │ 23287: 00536d85 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 23288: 012b8aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 23289: 01312e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 23290: 01311b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 23291: 01312cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 23292: 012c7328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ @@ -23302,59 +23302,59 @@ │ │ │ │ 23298: 012c01d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 23299: 00295e19 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 23300: 013130e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 23301: 00613c1d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnums │ │ │ │ 23302: 013111b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 23303: 004db309 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 23304: 01311f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 23305: 00808565 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 23305: 00808595 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 23306: 01311ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 23307: 012b8900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 23308: 012272d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnums │ │ │ │ 23309: 012ba03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 23310: 012ca0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 23311: 011fafe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfe │ │ │ │ 23312: 002f0e19 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 23313: 002efa89 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 23314: 012bc5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 23315: 003301ed 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 23316: 00787135 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 23316: 00787165 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 23317: 012c0bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 23318: 011faf64 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 23319: 012b99bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 23320: 0084c531 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ - 23321: 007333f1 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 23322: 007fbd81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 23320: 0084c561 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 23321: 00733421 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 23322: 007fbdb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 23323: 012c09f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 23324: 01312712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 23325: 013134be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 23326: 00300531 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ - 23327: 006e2bd9 188 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ + 23327: 006e2c09 188 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ 23328: 012bc988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 23329: 01312832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 23330: 01311360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 23331: 0077c5fd 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 23331: 0077c62d 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 23332: 01312ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 23333: 012bad2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 23334: 012270c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumd │ │ │ │ 23335: 003831a1 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 23336: 012066f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270b │ │ │ │ 23337: 012b723c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 23338: 0053cd31 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 23339: 01312bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 23340: 01311b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 23341: 012b31c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 23342: 012271cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumh │ │ │ │ 23343: 012c5a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 23344: 00884531 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 23345: 00760fe5 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 23344: 00884561 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 23345: 00761015 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 23346: 012b7dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 23347: 002b74f1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 23348: 01206670 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270h │ │ │ │ - 23349: 00876acd 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ + 23349: 00876afd 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ 23350: 012ba92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 23351: 005eee25 10 FUNC GLOBAL DEFAULT 12 common_semi_sys_exit_is_extended │ │ │ │ 23352: 012b4330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 23353: 012b2a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 23354: 012c231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ 23355: 005cc99d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 23356: 012b49b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ @@ -23365,18 +23365,18 @@ │ │ │ │ 23361: 012be1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 23362: 0065a225 46 FUNC GLOBAL DEFAULT 12 smmu_find_sdev │ │ │ │ 23363: 01313088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 23364: 0058ef6d 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 23365: 01227148 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnums │ │ │ │ 23366: 005e483d 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 23367: 012b40e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 23368: 0085d3b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 23368: 0085d3e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 23369: 01312eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ 23370: 00308339 1024 FUNC GLOBAL DEFAULT 12 build_append_pcihp_slots │ │ │ │ - 23371: 007e60a9 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 23371: 007e60d9 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 23372: 01312170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23373: 012065ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270w │ │ │ │ 23374: 0052dbd9 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 23375: 012cb64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 23376: 011f4aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 23377: 012ca1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 23378: 012bccd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ @@ -23388,19 +23388,19 @@ │ │ │ │ 23384: 01188b0c 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 23385: 012c0ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 23386: 012c478c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 23387: 005b8f65 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 23388: 00512a0d 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 23389: 002bacb1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ 23390: 0030c681 100 FUNC GLOBAL DEFAULT 12 audio_register_model_with_cb │ │ │ │ - 23391: 007fc5f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 23391: 007fc621 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 23392: 01311a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 23393: 013011fc 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 23394: 012b6470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 23395: 0084456d 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 23395: 0084459d 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 23396: 012ca60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 23397: 00421f01 4 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 23398: 00437bed 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 23399: 01313e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 23400: 01312f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 23401: 00599dc1 64 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 23402: 0033bff9 252 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_swcci │ │ │ │ @@ -23409,42 +23409,42 @@ │ │ │ │ 23405: 011e1640 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 23406: 012c3a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 23407: 0131322c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 23408: 011ee92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 23409: 0032d351 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 23410: 012c1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 23411: 012b783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 23412: 0082ad3d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ - 23413: 006f67f9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ + 23412: 0082ad6d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 23413: 006f6829 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ 23414: 01310dac 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_addr │ │ │ │ 23415: 012bf174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 23416: 01311216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 23417: 013113cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 23418: 01313300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 23419: 012c4b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 23420: 012ca18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 23421: 01312d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 23422: 012ca1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 23423: 012bcba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 23424: 011f01ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 23425: 006f6a21 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ + 23425: 006f6a51 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ 23426: 0038f311 180 FUNC GLOBAL DEFAULT 12 pmbus_page_config │ │ │ │ - 23427: 00819725 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 23428: 0087f3ed 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 23427: 00819755 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 23428: 0087f41d 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 23429: 01311630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 23430: 007826c5 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 23430: 007826f5 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 23431: 012c18a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 23432: 012bea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 23433: 00313c25 324 FUNC GLOBAL DEFAULT 12 lm4549_init │ │ │ │ 23434: 002bbc6d 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 23435: 0071f7bd 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 23435: 0071f7ed 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 23436: 01312eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 23437: 012c7828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 23438: 01310dfe 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 23439: 0089e4e1 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 23439: 0089e511 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 23440: 012c991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 23441: 012bc598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_SUSPENDED_EVENT │ │ │ │ 23442: 012b30a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 23443: 0131365e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 23444: 01312284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 23445: 003babb9 12 FUNC GLOBAL DEFAULT 12 led_set_state │ │ │ │ 23446: 012c3c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ @@ -23454,17 +23454,17 @@ │ │ │ │ 23450: 0041f901 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 23451: 01312460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 23452: 012b3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 23453: 002f8f19 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 23454: 00440079 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 23455: 012c1854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 23456: 0032b0c5 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 23457: 0078d24d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 23458: 00831375 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 23459: 00761005 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 23457: 0078d27d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 23458: 008313a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 23459: 00761035 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 23460: 012c74c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 23461: 002fbc7d 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 23462: 01311e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 23463: 01203994 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrb │ │ │ │ 23464: 013138a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 23465: 006141b9 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtds │ │ │ │ 23466: 011f9410 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32_newel │ │ │ │ @@ -23475,45 +23475,45 @@ │ │ │ │ 23471: 012bc568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 23472: 01311d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 23473: 0061388d 584 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr_to_host │ │ │ │ 23474: 005e511d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 23475: 01203910 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrh │ │ │ │ 23476: 013116b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 23477: 012c3054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 23478: 007fce25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 23478: 007fce55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 23479: 00539c99 424 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 23480: 006159b9 4 FUNC GLOBAL DEFAULT 12 helper_vfp_get_fpscr │ │ │ │ 23481: 012b3720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 23482: 01312620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_PARITY_SENSE_CHANGED_DSTATE │ │ │ │ 23483: 01216084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cle0_h │ │ │ │ 23484: 012b43d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ - 23485: 006e0229 74 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ + 23485: 006e0259 74 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ 23486: 011ea73c 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 23487: 0080fb99 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 23487: 0080fbc9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 23488: 01312176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 23489: 006e4b51 372 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ - 23490: 007fba75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ + 23489: 006e4b81 372 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ + 23490: 007fbaa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ 23491: 012ca14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 23492: 01312f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ - 23493: 006e0275 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ + 23493: 006e02a5 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ 23494: 013129e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 23495: 01313910 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 23496: 008113e1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 23497: 00884ff9 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 23498: 006e9e85 90 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ - 23499: 0089fff1 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ - 23500: 0074f525 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ + 23496: 00811411 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 23497: 00885029 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 23498: 006e9eb5 90 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ + 23499: 008a0021 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 23500: 0074f555 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ 23501: 0131355c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 23502: 012c1c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 23503: 012c7878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 23504: 0120388c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrw │ │ │ │ 23505: 002ea5e1 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 23506: 005c9ae9 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 23507: 012c5878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ - 23508: 006e4cc5 332 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ + 23508: 006e4cf5 332 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ 23509: 01313442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_DSTATE │ │ │ │ 23510: 012b30b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 23511: 012c9da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ 23512: 00539e41 58 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 23513: 013132ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 23514: 005880ad 24 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ 23515: 005e1bf9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ @@ -23521,16 +23521,16 @@ │ │ │ │ 23517: 012cb1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 23518: 0041ef5d 956 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 23519: 0121f690 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u8 │ │ │ │ 23520: 013118e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 23521: 013120ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 23522: 005d1931 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 23523: 0033377d 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 23524: 0080fbf1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 23525: 00730ab1 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 23524: 0080fc21 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 23525: 00730ae1 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 23526: 0060db89 182 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_b │ │ │ │ 23527: 0131381e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 23528: 012b935c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 23529: 0044d059 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 23530: 0060e119 310 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_d │ │ │ │ 23531: 012cc02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 23532: 01188780 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ @@ -23544,15 +23544,15 @@ │ │ │ │ 23540: 012c0a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 23541: 01312cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 23542: 012cae78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 23543: 005d21c5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 23544: 002cd60d 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 23545: 002c5cdd 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 23546: 01313434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 23547: 009fad7c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 23547: 009fad9c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 23548: 0050a109 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 23549: 013129da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 23550: 0055de1d 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 23551: 01311d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 23552: 0131366a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 23553: 00527999 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 23554: 0051a769 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ @@ -23561,237 +23561,237 @@ │ │ │ │ 23557: 0121aac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_rpres_s │ │ │ │ 23558: 0053c4cd 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 23559: 0060df79 180 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_s │ │ │ │ 23560: 011fdf58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneb │ │ │ │ 23561: 012bcc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 23562: 01312f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 23563: 005e1a31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 23564: 0088dbf9 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 23564: 0088dc29 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 23565: 005e0705 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 23566: 007e4fc5 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 23566: 007e4ff5 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 23567: 0059b029 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 23568: 01312a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 23569: 012cb14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 23570: 00448f01 160 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 23571: 013128fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 23572: 0089c0cd 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 23572: 0089c0fd 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 23573: 011fded4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneh │ │ │ │ 23574: 01313526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 23575: 005e538d 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 23576: 012c1118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 23577: 0058ea61 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 23578: 0131285c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 23579: 013114a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 23580: 012b287c 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 23581: 00736945 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 23581: 00736975 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 23582: 011edabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 23583: 012bb2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 23584: 0131135e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 23585: 012b4420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ - 23586: 006e53a5 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ + 23586: 006e53d5 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ 23587: 00519c8d 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 23588: 00541f81 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 23589: 011f9620 132 OBJECT GLOBAL DEFAULT 24 helper_info_sxtb16 │ │ │ │ 23590: 012b928c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 23591: 01312a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 23592: 006011fd 4 FUNC GLOBAL DEFAULT 12 arm_gt_htimer_cb │ │ │ │ 23593: 01311e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 23594: 011fde50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpnew │ │ │ │ 23595: 01312da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 23596: 0041be1d 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 23597: 011ed27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 23598: 0076a325 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 23598: 0076a355 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 23599: 0131326c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 23600: 006e5515 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ - 23601: 007e8bd1 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 23600: 006e5545 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ + 23601: 007e8c01 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 23602: 013113f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 23603: 013121f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 23604: 0081c9dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 23604: 0081ca0d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 23605: 012ba1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 23606: 013134cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 23607: 012b8ccc 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ 23608: 0061488d 54 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos_round_to_nearest │ │ │ │ - 23609: 007fb0d5 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 23609: 007fb105 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 23610: 00336949 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 23611: 0121a200 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_b16 │ │ │ │ 23612: 005cc169 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 23613: 0077b1d9 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 23613: 0077b209 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 23614: 01312350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 23615: 01313516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 23616: 00589ce9 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 23617: 01312c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 23618: 012bd3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 23619: 0081f211 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 23620: 007237d9 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 23621: 0082da45 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 23619: 0081f241 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 23620: 00723809 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 23621: 0082da75 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 23622: 012c7af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 23623: 0087d9b1 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 23623: 0087d9e1 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 23624: 012b701c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 23625: 012b41b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 23626: 01312ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 23627: 006cc895 512 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ + 23627: 006cc8c5 512 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ 23628: 005e3009 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 23629: 0052ee59 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 23630: 00840cb5 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 23630: 00840ce5 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 23631: 012b735c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ - 23632: 006d57f1 68 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ + 23632: 006d5821 68 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ 23633: 012b782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 23634: 0085a0b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 23635: 00783ce1 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 23634: 0085a0e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 23635: 00783d11 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 23636: 00525b35 460 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 23637: 013113ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 23638: 01311314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 23639: 013135f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 23640: 0078b9a9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 23640: 0078b9d9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 23641: 012c35b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 23642: 00445551 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 23643: 0074ed81 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 23643: 0074edb1 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 23644: 013123a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 23645: 005e850d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 23646: 0032f635 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 23647: 0078d0d1 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 23647: 0078d101 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 23648: 012b3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 23649: 0053e511 136 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 23650: 004f5c61 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 23651: 012c3ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 23652: 00536d4d 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 23653: 01311a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 23654: 01311596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_WRITE_DSTATE │ │ │ │ 23655: 012be464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 23656: 01312c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 23657: 00733941 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 23657: 00733971 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 23658: 01311188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 23659: 00879e3d 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 23659: 00879e6d 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 23660: 013123ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 23661: 00571d11 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 23662: 00630b59 184 FUNC GLOBAL DEFAULT 12 exynos4210_write_secondary │ │ │ │ 23663: 002fb821 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 23664: 00588871 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 23665: 00894021 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 23665: 00894051 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 23666: 005f452d 184 FUNC GLOBAL DEFAULT 12 arm_debug_check_breakpoint │ │ │ │ 23667: 013112e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ - 23668: 006ea40d 36 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ + 23668: 006ea43d 36 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ 23669: 012b4594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 23670: 005c62d1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 23671: 012be7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 23672: 012cba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 23673: 005816a9 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 23674: 012bf034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_READ_EVENT │ │ │ │ 23675: 012c5438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 23676: 012c3ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 23677: 011ed720 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 23678: 01312cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 23679: 01312b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 23680: 005236b1 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 23681: 012b41a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 23682: 0075b8f5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 23683: 0088e2e1 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 23684: 00879a79 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 23682: 0075b925 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 23683: 0088e311 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 23684: 00879aa9 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 23685: 01313400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 23686: 01312840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 23687: 00783925 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 23687: 00783955 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 23688: 002efa2d 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 23689: 005e37cd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 23690: 0120a978 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsb │ │ │ │ - 23691: 00876d2d 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 23691: 00876d5d 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 23692: 011ecee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 23693: 013133ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 23694: 00817d05 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 23694: 00817d35 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 23695: 013130f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 23696: 0073b2e5 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 23696: 0073b315 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 23697: 0044be61 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 23698: 0120a8f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsh │ │ │ │ 23699: 012c46dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 23700: 012bd2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 23701: 00555149 652 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 23702: 01313620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 23703: 005d1065 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 23704: 012b71ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ 23705: 012243e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod_round_to_nearest │ │ │ │ - 23706: 0086f159 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 23707: 0076689d 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 23706: 0086f189 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 23707: 007668cd 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ 23708: 012b5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_EVENT │ │ │ │ - 23709: 00857691 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 23709: 008576c1 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 23710: 012b4998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 23711: 012c484c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 23712: 0045aee1 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 23713: 012b4938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 23714: 0120a870 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsw │ │ │ │ 23715: 011fe270 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshruntb │ │ │ │ 23716: 012bd8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 23717: 012c4afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 23718: 00399559 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 23719: 00829d6d 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 23719: 00829d9d 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 23720: 005b4479 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 23721: 013117d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 23722: 0030469d 600 FUNC GLOBAL DEFAULT 12 cxl_build_cedt │ │ │ │ 23723: 012ca12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ - 23724: 006db6f1 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ + 23724: 006db721 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ 23725: 0131334c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 23726: 011fe1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunth │ │ │ │ 23727: 004da55d 116 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_replay_populated │ │ │ │ - 23728: 006edd05 146 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_4b │ │ │ │ + 23728: 006edd35 146 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_4b │ │ │ │ 23729: 003268c9 24 FUNC GLOBAL DEFAULT 12 omap_uart_reset │ │ │ │ - 23730: 007bb4ed 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 23731: 00757589 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 23730: 007bb51d 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 23731: 007575b9 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 23732: 0131127c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 23733: 0044c2a9 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 23734: 0071d125 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 23735: 00872309 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 23734: 0071d155 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 23735: 00872339 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 23736: 013122de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 23737: 002ce2f9 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 23738: 0089b5dd 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 23739: 0073f535 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 23740: 008429d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 23738: 0089b60d 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 23739: 0073f565 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 23740: 00842a09 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 23741: 00525fa1 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 23742: 005e24d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 23743: 006db7fd 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ - 23744: 00870479 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 23743: 006db82d 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ + 23744: 008704a9 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 23745: 013137aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 23746: 003c8659 92 FUNC GLOBAL DEFAULT 12 imx_ccm_get_clock_frequency │ │ │ │ 23747: 01311bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 23748: 012c5988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 23749: 012c0a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 23750: 01313166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 23751: 01311ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 23752: 005900c1 1312 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 23753: 005cda51 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 23754: 012b3630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 23755: 005e4f51 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 23756: 007fe0d9 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 23756: 007fe109 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 23757: 004b1f91 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 23758: 01311f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 23759: 00440d65 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 23760: 012bd5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 23761: 00338be5 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 23762: 008a6d45 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 23762: 008a6d75 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 23763: 01311f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 23764: 0074642d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 23764: 0074645d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 23765: 01312bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 23766: 00553701 328 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 23767: 00678a89 312 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_read_register │ │ │ │ 23768: 005eaa2d 572 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 23769: 008028f1 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 23769: 00802921 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 23770: 01229fcc 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 23771: 012b8cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 23772: 013132f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 23773: 0072c1a1 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 23773: 0072c1d1 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 23774: 012bb59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 23775: 0120a7ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxub │ │ │ │ 23776: 012c36d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 23777: 005e9ef9 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 23778: 012c1a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ - 23779: 006fb479 114 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ + 23779: 006fb4a9 114 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ 23780: 005425c1 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 23781: 01204468 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarb │ │ │ │ 23782: 011886d8 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 23783: 011f1608 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 23784: 0087e8b5 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 23785: 007430fd 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 23786: 0089ff31 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 23784: 0087e8e5 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 23785: 0074312d 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 23786: 0089ff61 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 23787: 0131142c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 23788: 01312442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 23789: 00517f91 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 23790: 0052f1d9 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 23791: 0120a768 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuh │ │ │ │ 23792: 01311860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 23793: 005e3cd1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ @@ -23804,15 +23804,15 @@ │ │ │ │ 23800: 0131150c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 23801: 012043e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarh │ │ │ │ 23802: 01312ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 23803: 0043ef85 104 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 23804: 01204780 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarb │ │ │ │ 23805: 01313e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_CQE_HANDLER_DSTATE │ │ │ │ 23806: 012b3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 23807: 0071d475 1312 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 23807: 0071d4a5 1312 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 23808: 0052311d 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 23809: 0131194e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 23810: 005fadf5 100 FUNC GLOBAL DEFAULT 12 arm_log_exception │ │ │ │ 23811: 012046fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarh │ │ │ │ 23812: 002a87e1 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 23813: 012b9ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 23814: 01311f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ @@ -23821,487 +23821,487 @@ │ │ │ │ 23817: 0120a6e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuw │ │ │ │ 23818: 012bae4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 23819: 005e4741 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 23820: 012c11c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 23821: 01312c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ 23822: 01204360 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarw │ │ │ │ 23823: 013115be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_HIT_DSTATE │ │ │ │ - 23824: 00745a41 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 23824: 00745a71 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 23825: 012c86bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 23826: 008918cd 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 23826: 008918fd 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 23827: 005e3471 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 23828: 012b3400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 23829: 005d17b9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ - 23830: 006f058d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_b16 │ │ │ │ + 23830: 006f05bd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_b16 │ │ │ │ 23831: 01204678 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarw │ │ │ │ 23832: 01312fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 23833: 008631c1 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 23833: 008631f1 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 23834: 012b48b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 23835: 0066fced 268 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_realize │ │ │ │ 23836: 002c8e8d 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 23837: 0082b5e9 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 23837: 0082b619 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 23838: 0131307a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 23839: 013132d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 23840: 013106b8 148 OBJECT GLOBAL DEFAULT 25 arm_elf_prstatus │ │ │ │ 23841: 012c48ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 23842: 013119de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 23843: 0053c1a1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 23844: 013127a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 23845: 008105f5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 23845: 00810625 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 23846: 002c2d9d 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 23847: 0083b385 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 23847: 0083b3b5 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 23848: 01313894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 23849: 005d2049 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 23850: 01313e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 23851: 0076db79 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 23852: 0071fa35 556 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 23851: 0076dba9 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 23852: 0071fa65 556 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 23853: 0131129c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 23854: 01311704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 23855: 01311fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 23856: 0083c165 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 23856: 0083c195 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 23857: 01312394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ 23858: 003059dd 108 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_power_button │ │ │ │ - 23859: 0084f955 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 23859: 0084f985 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 23860: 012c3ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 23861: 0085059d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 23862: 00847ce9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 23861: 008505cd 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 23862: 00847d19 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 23863: 012c4eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 23864: 012be4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 23865: 005b4355 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 23866: 00870c79 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 23866: 00870ca9 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 23867: 0131352c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 23868: 0083abcd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 23868: 0083abfd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 23869: 005b7785 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 23870: 008611b5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 23870: 008611e5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 23871: 012c17c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ 23872: 005cc86d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 23873: 01312df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 23874: 01312736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 23875: 012c3444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 23876: 004f4f89 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 23877: 005caad5 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 23878: 0055a0a9 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 23879: 00852381 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 23880: 00811e55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 23879: 008523b1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 23880: 00811e85 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 23881: 0043a0ad 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 23882: 0131280e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 23883: 0057c6dd 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 23884: 00873ce5 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 23884: 00873d15 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 23885: 01311cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 23886: 01312dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 23887: 012bafbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 23888: 007bcc95 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 23889: 00783045 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 23888: 007bccc5 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 23889: 00783075 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 23890: 012c9330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 23891: 0084b0d5 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 23892: 0082f569 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 23891: 0084b105 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 23892: 0082f599 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 23893: 012bae3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 23894: 01313444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 23895: 0086e685 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 23895: 0086e6b5 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 23896: 012c9ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 23897: 01312362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 23898: 005b4c19 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 23899: 01311170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 23900: 01189000 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 23901: 012bd0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 23902: 0131356a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 23903: 0087d4a1 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 23904: 008021f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 23903: 0087d4d1 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 23904: 00802229 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 23905: 013112b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 23906: 012be2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 23907: 002b2da9 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 23908: 013118e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 23909: 0078f63d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 23910: 00a64b58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 23909: 0078f66d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 23910: 00a64b78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 23911: 012be044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 23912: 0086fce9 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 23913: 0078a9b9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 23912: 0086fd19 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 23913: 0078a9e9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 23914: 01311eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 23915: 0075b599 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 23915: 0075b5c9 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 23916: 01313352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 23917: 0081b905 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 23918: 007bce29 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 23917: 0081b935 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 23918: 007bce59 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 23919: 011689b4 64 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 23920: 012c8b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 23921: 0084ee89 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 23921: 0084eeb9 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 23922: 0044598d 84 FUNC GLOBAL DEFAULT 12 pci_setup_iommu_per_bus │ │ │ │ 23923: 012c94a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 23924: 012147c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_b │ │ │ │ - 23925: 008366b1 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 23925: 008366e1 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 23926: 013129f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 23927: 012b4e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 23928: 0131192e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 23929: 0086415d 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 23929: 0086418d 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 23930: 01214638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_d │ │ │ │ 23931: 012b5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_BLOCK_PTE_EVENT │ │ │ │ 23932: 01312636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 23933: 0080dbc5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 23933: 0080dbf5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 23934: 01214740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_h │ │ │ │ 23935: 00588aa5 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 23936: 01312328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 23937: 01311c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 23938: 012cbd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 23939: 012c898c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 23940: 01313e84 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 23941: 01311c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 23942: 00329ed1 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 23943: 005147d5 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 23944: 005225f1 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 23945: 01313146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ 23946: 003ab765 368 FUNC GLOBAL DEFAULT 12 gicv3_redist_send_sgi │ │ │ │ - 23947: 0071f4dd 488 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 23947: 0071f50d 488 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 23948: 005d4d91 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 23949: 013111ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 23950: 0078b429 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 23950: 0078b459 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 23951: 012146bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_s │ │ │ │ 23952: 012c0ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 23953: 01312a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 23954: 013127ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 23955: 007a8289 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 23956: 008a00d5 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 23955: 007a82b9 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 23956: 008a0105 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 23957: 012b3020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 23958: 00539a35 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 23959: 012b2a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 23960: 013128ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 23961: 004db185 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 23962: 0082eaf1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 23962: 0082eb21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 23963: 005dbb89 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 23964: 00735035 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 23964: 00735065 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 23965: 013126f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 23966: 0131317e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_DSTATE │ │ │ │ 23967: 01312e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 23968: 01312e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 23969: 0043dfd1 92 FUNC GLOBAL DEFAULT 12 npcm7xx_otp_array_write │ │ │ │ - 23970: 007ae725 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 23971: 008a1a21 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 23970: 007ae755 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 23971: 008a1a51 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 23972: 00588941 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 23973: 012be284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 23974: 004b5085 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 23975: 00507085 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 23976: 012c6bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 23977: 01312bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 23978: 012bdb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 23979: 012ef3e4 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 23980: 005743d1 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 23981: 00546a71 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 23982: 012be364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 23983: 005dbf35 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 23984: 01313074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 23985: 002db1f9 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 23986: 007fd695 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 23986: 007fd6c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 23987: 013126fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 23988: 013128d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 23989: 012ca5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 23990: 002a7dc5 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 23991: 012b923c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 23992: 00447215 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 23993: 005b6f49 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 23994: 01312d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 23995: 012c832c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 23996: 00767e55 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 23997: 00760335 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ - 23998: 006df56d 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ + 23996: 00767e85 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 23997: 00760365 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 23998: 006df59d 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ 23999: 012c5568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 24000: 013123c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 24001: 0074a679 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 24001: 0074a6a9 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 24002: 013128aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 24003: 0131204e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 24004: 0131146a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 24005: 005543b1 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 24006: 00877e75 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 24006: 00877ea5 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 24007: 00613b61 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muld │ │ │ │ 24008: 005dfc61 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 24009: 0073c5ad 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 24009: 0073c5dd 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 24010: 00522949 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 24011: 006df6d9 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ + 24011: 006df709 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ 24012: 00613b35 38 FUNC GLOBAL DEFAULT 12 helper_vfp_mulh │ │ │ │ 24013: 013110e4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 24014: 012ed034 4 OBJECT GLOBAL DEFAULT 25 TWI_STAT_STA │ │ │ │ 24015: 00383161 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 24016: 0086ed71 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 24016: 0086eda1 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 24017: 01311ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 24018: 0076f6a5 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 24018: 0076f6d5 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 24019: 012b944c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 24020: 011e049c 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 24021: 01312b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 24022: 01311cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 24023: 011881c4 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 24024: 012ca20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 24025: 005e0ee1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 24026: 00613b5d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muls │ │ │ │ 24027: 005880a9 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ - 24028: 006fb561 268 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1b │ │ │ │ + 24028: 006fb591 268 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1b │ │ │ │ 24029: 002bb529 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 24030: 013120e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 24031: 01313874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 24032: 013117da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 24033: 0071ff0d 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 24033: 0071ff3d 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 24034: 01311cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 24035: 0121f2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s16 │ │ │ │ - 24036: 006fb66d 272 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1h │ │ │ │ + 24036: 006fb69d 272 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1h │ │ │ │ 24037: 01313358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 24038: 005b7b15 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 24039: 01313024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 24040: 002f0b39 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 24041: 012bc2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 24042: 01312c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 24043: 0120ac90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsb │ │ │ │ 24044: 005d4e0d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 24045: 012be974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 24046: 01312960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 24047: 013132ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 24048: 005c6521 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 24049: 0077b535 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 24049: 0077b565 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 24050: 006011f5 4 FUNC GLOBAL DEFAULT 12 arm_gt_ptimer_cb │ │ │ │ 24051: 006025ed 318 FUNC GLOBAL DEFAULT 12 aarch64_sve_change_el │ │ │ │ 24052: 0120ac0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsh │ │ │ │ 24053: 012c7458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 24054: 01312646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 24055: 002f0e5d 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 24056: 006fb77d 248 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1s │ │ │ │ - 24057: 00786ad1 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 24056: 006fb7ad 248 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1s │ │ │ │ + 24057: 00786b01 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 24058: 0131129a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 24059: 011ecd54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 24060: 00819fe9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 24060: 0081a019 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 24061: 01311b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 24062: 007e1f61 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 24062: 007e1f91 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 24063: 01311624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 24064: 005b798d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 24065: 012b769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 24066: 0088ba39 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 24066: 0088ba69 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 24067: 005e1cd5 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 24068: 007664a9 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 24069: 00829a81 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 24068: 007664d9 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 24069: 00829ab1 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ 24070: 0121f168 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s32 │ │ │ │ - 24071: 0088126d 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 24072: 0080663d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 24071: 0088129d 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 24072: 0080666d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 24073: 012b56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_EVENT │ │ │ │ - 24074: 006da371 182 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ + 24074: 006da3a1 182 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ 24075: 0131158a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 24076: 01311234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 24077: 01311762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 24078: 01312d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 24079: 012c6cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 24080: 012ca1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 24081: 012ba7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 24082: 004b2661 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 24083: 0077a435 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 24083: 0077a465 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 24084: 002e84fd 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 24085: 005e0d29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 24086: 005db9f9 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 24087: 002be1f1 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 24088: 00737351 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 24088: 00737381 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 24089: 0120ab88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsw │ │ │ │ 24090: 002f793d 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ - 24091: 006da429 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ - 24092: 006fb875 356 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2b │ │ │ │ - 24093: 00825229 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 24091: 006da459 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ + 24092: 006fb8a5 356 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2b │ │ │ │ + 24093: 00825259 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 24094: 012bb45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_PROG_EVENT │ │ │ │ - 24095: 008430a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 24095: 008430d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 24096: 011f8ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd16 │ │ │ │ 24097: 012ca9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ - 24098: 006fb9d9 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2h │ │ │ │ + 24098: 006fba09 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2h │ │ │ │ 24099: 012b940c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 24100: 00631275 26 FUNC GLOBAL DEFAULT 12 omap_mpu_wakeup │ │ │ │ 24101: 012c4b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 24102: 011f1374 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 24103: 01312dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 24104: 012b80b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 24105: 00528b69 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 24106: 0044c3ed 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ - 24107: 006da4fd 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ + 24107: 006da52d 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ 24108: 0059d2b9 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 24109: 0131235c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 24110: 0083bbd5 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 24110: 0083bc05 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 24111: 012b3750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 24112: 012c6bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ - 24113: 006fbb35 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2s │ │ │ │ + 24113: 006fbb65 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2s │ │ │ │ 24114: 012b9f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 24115: 012bd4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 24116: 0078a809 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 24117: 007357d5 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 24116: 0078a839 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 24117: 00735805 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 24118: 012c7728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 24119: 012c5628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 24120: 01313852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 24121: 0131331a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_BYTE_DSTATE │ │ │ │ 24122: 012c4f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 24123: 005cbd59 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 24124: 011e06b8 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 24125: 012220d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s16 │ │ │ │ 24126: 0131370e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 24127: 004e66ad 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 24128: 01312914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 24129: 012cb5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 24130: 004fd899 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 24131: 012ca65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 24132: 00845155 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 24132: 00845185 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 24133: 0121c384 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sudot_idx_4b │ │ │ │ 24134: 0055a9d5 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 24135: 01312ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 24136: 005af8bd 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 24137: 01311bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 24138: 01311b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 24139: 01311b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 24140: 002bd059 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 24141: 01225eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh_round_to_zero │ │ │ │ - 24142: 008996d5 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 24142: 00899705 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 24143: 005884f9 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 24144: 00a7edcc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 24144: 00a7edec 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 24145: 00446d19 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 24146: 0086f5e1 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 24146: 0086f611 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 24147: 012ba240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_EVENT │ │ │ │ 24148: 012cb6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 24149: 0085e735 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 24149: 0085e765 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 24150: 01220374 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u16 │ │ │ │ 24151: 005d5d21 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 24152: 012b2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 24153: 012bd508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ - 24154: 006d2e51 140 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ + 24154: 006d2e81 140 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ 24155: 01311288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 24156: 012bfcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 24157: 0120ab04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhub │ │ │ │ 24158: 012c9ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 24159: 012c0478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 24160: 012c1df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 24161: 012c989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 24162: 00a64a80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 24162: 00a64aa0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 24163: 005b7341 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 24164: 01311bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 24165: 0120aa80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuh │ │ │ │ - 24166: 007633e1 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 24166: 00763411 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 24167: 012c8d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 24168: 005343b9 480 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_range │ │ │ │ 24169: 01313044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 24170: 0057e2d1 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 24171: 005e36f5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 24172: 00445069 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 24173: 0084c729 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 24174: 0087904d 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 24173: 0084c759 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 24174: 0087907d 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 24175: 01312a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 24176: 00863b65 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 24176: 00863b95 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 24177: 012cbecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 24178: 0088eaf1 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 24178: 0088eb21 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 24179: 012b3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 24180: 0056365d 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 24181: 007ff905 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 24181: 007ff935 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 24182: 01311b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ 24183: 012c8f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_POWERCTL_SET_CPU_ON_AND_RESET_EVENT │ │ │ │ - 24184: 008199f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 24184: 00819a25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 24185: 012c896c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 24186: 012c230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 24187: 012bc428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 24188: 0082c259 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 24188: 0082c289 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 24189: 0050f80d 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 24190: 0120a9fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuw │ │ │ │ 24191: 01312042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ - 24192: 006fbc79 328 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4b │ │ │ │ + 24192: 006fbca9 328 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4b │ │ │ │ 24193: 00524dd1 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 24194: 0057dbf5 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 24195: 01312028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_INCOMPLETE_DSTATE │ │ │ │ 24196: 012be824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 24197: 01311632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 24198: 01312aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 24199: 013128f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_WRITE_DSTATE │ │ │ │ 24200: 013136a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 24201: 006fbdc1 344 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4h │ │ │ │ - 24202: 0089af09 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 24201: 006fbdf1 344 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4h │ │ │ │ + 24202: 0089af39 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 24203: 012b772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 24204: 0041f905 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 24205: 012b6c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 24206: 005b43d5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 24207: 01311e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 24208: 00462de1 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 24209: 005d4e8d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 24210: 002f7cc1 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 24211: 006ea3e1 42 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ - 24212: 009f7c34 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 24211: 006ea411 42 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ + 24212: 009f7c54 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 24213: 0131365a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 24214: 013127c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ - 24215: 006fbf19 316 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4s │ │ │ │ + 24215: 006fbf49 316 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4s │ │ │ │ 24216: 012b99dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ 24217: 0121fa2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s8 │ │ │ │ - 24218: 0082c0a1 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 24218: 0082c0d1 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 24219: 0131123e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 24220: 0131328a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 24221: 0131162a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 24222: 01313872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ 24223: 01221fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s32 │ │ │ │ - 24224: 007e8231 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 24224: 007e8261 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 24225: 005d8b1d 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 24226: 0072ddd5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 24226: 0072de05 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 24227: 004e6a15 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 24228: 006141bd 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtsd │ │ │ │ - 24229: 008a06b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 24229: 008a06e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 24230: 0121f0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s64 │ │ │ │ 24231: 012b7b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 24232: 008580b5 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 24232: 008580e5 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 24233: 012cbc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 24234: 0088cf71 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 24234: 0088cfa1 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 24235: 012c2124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 24236: 002bd61d 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 24237: 00891ee5 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 24237: 00891f15 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 24238: 012c2db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 24239: 012c73f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 24240: 00300539 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 24241: 00703365 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 24241: 00703395 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 24242: 01311ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 24243: 00542901 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 24244: 01312392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 24245: 008739b9 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 24245: 008739e9 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 24246: 012c8e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 24247: 012b960c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 24248: 012c840c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 24249: 013116e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 24250: 01312af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 24251: 0073f681 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 24252: 007491a9 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 24251: 0073f6b1 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 24252: 007491d9 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 24253: 0121fb34 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat8 │ │ │ │ 24254: 005e999d 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 24255: 0072c195 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 24255: 0072c1c5 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 24256: 002fd1dd 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 24257: 007f832d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 24257: 007f835d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 24258: 0057625d 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 24259: 01312a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 24260: 012c9bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 24261: 012c8afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 24262: 0131374a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 24263: 0089b97d 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 24264: 00881ff9 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 24263: 0089b9ad 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 24264: 00882029 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 24265: 01311d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 24266: 0085a005 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 24266: 0085a035 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 24267: 005e0885 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 24268: 005c15d1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 24269: 01312c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 24270: 012c1804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 24271: 012c5ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 24272: 00557451 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 24273: 005838f1 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 24274: 0078dd8d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 24274: 0078ddbd 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 24275: 01313322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 24276: 004b3a31 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 24277: 005e4091 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 24278: 01313536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 24279: 013130d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 24280: 012b4ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 24281: 00841961 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 24281: 00841991 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 24282: 012c31c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 24283: 013134a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 24284: 01312866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 24285: 012c7a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 24286: 0078b701 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 24286: 0078b731 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 24287: 0051add9 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 24288: 012cc00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ 24289: 01313844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ - 24290: 00a7edc8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 24291: 0076e511 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 24290: 00a7ede8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 24291: 0076e541 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 24292: 00570efd 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 24293: 013119d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 24294: 012cb16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 24295: 013126de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 24296: 008044b1 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 24296: 008044e1 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 24297: 012be324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 24298: 012c1304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 24299: 005eeb11 44 FUNC GLOBAL DEFAULT 12 kvm_arm_pmu_set_irq │ │ │ │ 24300: 0032b139 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 24301: 013116aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 24302: 012caa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 24303: 01312d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ @@ -24312,76 +24312,76 @@ │ │ │ │ 24308: 0121fab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u8 │ │ │ │ 24309: 011f168c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 24310: 012b5be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 24311: 011f8180 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd16 │ │ │ │ 24312: 0055a791 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 24313: 012bec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 24314: 013135d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 24315: 0089b391 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 24315: 0089b3c1 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ 24316: 005e2341 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 24317: 007e5a7d 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 24317: 007e5aad 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 24318: 012c4244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 24319: 002fbae1 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 24320: 0131168c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 24321: 004424c9 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 24322: 005cf8dd 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 24323: 012bb04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 24324: 0086da1d 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 24324: 0086da4d 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 24325: 0055fab5 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 24326: 002b9391 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 24327: 013133bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 24328: 0055ccc9 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 24329: 011f8f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqaddsubx │ │ │ │ 24330: 0059f0d9 348 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 24331: 0082a1f5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 24331: 0082a225 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 24332: 012c9ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 24333: 012ba7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 24334: 008831c5 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 24334: 008831f5 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 24335: 0120afa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsb │ │ │ │ 24336: 0131132e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 24337: 011fb8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalarh │ │ │ │ 24338: 012b5084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 24339: 012c0ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 24340: 012bfd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 24341: 0131226c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 24342: 012b3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 24343: 012c1ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 24344: 00395e15 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 24345: 01311084 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 24346: 0078b345 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 24346: 0078b375 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 24347: 01225ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls_round_to_zero │ │ │ │ 24348: 0115bda4 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 24349: 0120af24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsh │ │ │ │ 24350: 002c389d 112 FUNC GLOBAL DEFAULT 12 helper_sadd8 │ │ │ │ 24351: 005e27c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 24352: 012c7f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 24353: 0054dde1 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 24354: 00764da5 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 24355: 0087f3dd 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 24354: 00764dd5 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 24355: 0087f40d 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 24356: 01313008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 24357: 011862e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 24358: 012cad84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 24359: 005b7b9d 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 24360: 007fee31 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 24360: 007fee61 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 24361: 012b9cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 24362: 011fb828 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalars │ │ │ │ 24363: 003080ad 204 FUNC GLOBAL DEFAULT 12 build_append_pcihp_resources │ │ │ │ 24364: 002c5e11 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 24365: 0085a8fd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 24366: 0072cc29 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 24365: 0085a92d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 24366: 0072cc59 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 24367: 012bc7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 24368: 0032ec2d 412 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 24369: 00850171 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 24369: 008501a1 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 24370: 005df0a9 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 24371: 006fcb6d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 24371: 006fcb9d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 24372: 012be494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 24373: 0080f1cd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 24373: 0080f1fd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 24374: 01311166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 24375: 00898da1 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 24376: 0086301d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 24375: 00898dd1 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 24376: 0086304d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 24377: 005eea5d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_el2_supported │ │ │ │ 24378: 012b5154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 24379: 0120aea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsw │ │ │ │ 24380: 012c889c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 24381: 012bfcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 24382: 01312d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 24383: 003efce9 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ @@ -24400,168 +24400,168 @@ │ │ │ │ 24396: 011f8ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhaddsubx │ │ │ │ 24397: 013137bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 24398: 01311ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 24399: 005b5035 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 24400: 0131111a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 24401: 012bcf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ 24402: 0131330c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_DWORD_DSTATE │ │ │ │ - 24403: 00748fdd 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 24403: 0074900d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 24404: 00300535 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 24405: 01312cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 24406: 01311148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 24407: 01312100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 24408: 00733821 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 24408: 00733851 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 24409: 01313ab4 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 24410: 0085ef2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 24410: 0085ef5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 24411: 004236dd 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 24412: 005cfa71 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 24413: 01312568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_DSTATE │ │ │ │ 24414: 0057506d 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 24415: 012caa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 24416: 008284a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 24416: 008284d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 24417: 01312518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 24418: 01311dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 24419: 012b39ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 24420: 0085730d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 24420: 0085733d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 24421: 013121ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 24422: 0086fc5d 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 24423: 00a7edac 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 24422: 0086fc8d 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 24423: 00a7edcc 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 24424: 002c889d 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ - 24425: 006e02dd 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ + 24425: 006e030d 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ 24426: 012c30b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 24427: 01312f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 24428: 012bcef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 24429: 002c8265 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 24430: 007c03bd 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 24430: 007c03ed 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 24431: 005550b5 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 24432: 012ef3f4 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 24433: 012c90b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 24434: 006e032d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ + 24434: 006e035d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ 24435: 0131231e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 24436: 012c6b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 24437: 00818339 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 24437: 00818369 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 24438: 006059a1 32 FUNC GLOBAL DEFAULT 12 stage_1_mmu_idx │ │ │ │ 24439: 002e5a5d 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 24440: 0080e149 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 24441: 00895e51 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 24440: 0080e179 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 24441: 00895e81 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 24442: 01311456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 24443: 00544465 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 24444: 012b3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 24445: 012ca36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 24446: 00a7ed94 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 24446: 00a7edb4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 24447: 012baaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 24448: 012bc058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 24449: 00335039 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 24450: 012c283c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 24451: 0080abb1 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 24452: 00a64b70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 24451: 0080abe1 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 24452: 00a64b90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 24453: 012c493c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 24454: 012b2f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 24455: 002b8499 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 24456: 0131302c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 24457: 0131388e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 24458: 012c4104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 24459: 007338a1 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 24460: 00863e59 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 24461: 007f1ad9 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 24459: 007338d1 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 24460: 00863e89 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 24461: 007f1b09 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 24462: 0120ae1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhub │ │ │ │ 24463: 01313332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ 24464: 00609469 118 FUNC GLOBAL DEFAULT 12 vfp_get_fpscr │ │ │ │ - 24465: 0086d941 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 24465: 0086d971 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 24466: 0131261a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_RESET_DSTATE │ │ │ │ - 24467: 0084c061 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 24467: 0084c091 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 24468: 0120ad98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuh │ │ │ │ 24469: 012bb16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 24470: 01311aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 24471: 012b736c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 24472: 01204fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180h │ │ │ │ 24473: 011e1fdc 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 24474: 013123ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 24475: 003b79d9 132 FUNC GLOBAL DEFAULT 12 ct3_clear_region_block_backed │ │ │ │ 24476: 012c855c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 24477: 005f265d 10 FUNC GLOBAL DEFAULT 12 pmu_post_el_change │ │ │ │ 24478: 012b57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_STE_EVENT │ │ │ │ 24479: 012c3de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 24480: 012b978c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 24481: 00809e89 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 24481: 00809eb9 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 24482: 0053987d 440 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 24483: 01311176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 24484: 0122cc60 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 24485: 012c4ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 24486: 005b4451 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 24487: 01311f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 24488: 013136ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 24489: 00765f0d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 24489: 00765f3d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 24490: 01204f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180s │ │ │ │ 24491: 004fbb19 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 24492: 0120ad14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuw │ │ │ │ 24493: 01312356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 24494: 0118985c 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 24495: 01312d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 24496: 012c8a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 24497: 012ca9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 24498: 0121f8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s16 │ │ │ │ 24499: 012b72cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 24500: 0044050d 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 24501: 008094c5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 24501: 008094f5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 24502: 0131153a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 24503: 01313e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 24504: 00583495 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 24505: 0055fb85 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 24506: 007ba5e5 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 24507: 00894935 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 24508: 007bb1f5 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 24506: 007ba615 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 24507: 00894965 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 24508: 007bb225 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 24509: 004f6c7d 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 24510: 00749eb9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 24510: 00749ee9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 24511: 005b3a75 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 24512: 00879a15 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 24512: 00879a45 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 24513: 012b8a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 24514: 0059e6c5 400 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 24515: 004371e5 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 24516: 003ef419 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 24517: 0080c375 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 24517: 0080c3a5 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 24518: 013136f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 24519: 00768ffd 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 24519: 0076902d 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 24520: 01311d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 24521: 00638b7d 192 FUNC GLOBAL DEFAULT 12 omap_badwidth_write16 │ │ │ │ 24522: 012c16d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_EVENT │ │ │ │ - 24523: 007ff395 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 24523: 007ff3c5 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 24524: 004f6485 166 FUNC GLOBAL DEFAULT 12 vhost_ack_features_ex │ │ │ │ 24525: 012223f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s16 │ │ │ │ 24526: 0131149c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 24527: 0089e2ad 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 24527: 0089e2dd 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 24528: 012c41b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 24529: 013117ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 24530: 0078a76d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 24530: 0078a79d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 24531: 012cbd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 24532: 005dfed9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 24533: 002e5209 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 24534: 0071d1c9 684 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 24534: 0071d1f9 684 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 24535: 0131223e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 24536: 01311d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 24537: 0131195a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 24538: 012b7d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 24539: 01312dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 24540: 012c1314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 24541: 012cb33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 24542: 00544b6d 336 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ 24543: 00569435 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 24544: 0084fa2d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 24544: 0084fa5d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 24545: 0131220c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 24546: 00807a55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 24546: 00807a85 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 24547: 005b8429 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 24548: 013132f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 24549: 0052f3a5 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ - 24550: 006e32d1 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ + 24550: 006e3301 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ 24551: 0131317c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 24552: 002e6901 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 24553: 01313552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 24554: 01313e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 24555: 013129f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 24556: 009b8a38 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 24556: 009b8a58 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 24557: 011936c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 24558: 013114a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 24559: 012be834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 24560: 0039c1b1 12 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 24561: 01311f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 24562: 012c06b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 24563: 0050fbc9 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ @@ -24570,348 +24570,348 @@ │ │ │ │ 24566: 005e59b9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 24567: 012c49ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 24568: 0054a5e9 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 24569: 002db091 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 24570: 006105f1 30 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u16 │ │ │ │ 24571: 012cbdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 24572: 01312084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 24573: 008888c5 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ - 24574: 006e33c1 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ + 24573: 008888f5 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 24574: 006e33f1 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ 24575: 012c0508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 24576: 012c4274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 24577: 01222d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_s16 │ │ │ │ - 24578: 0082d6d9 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 24578: 0082d709 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 24579: 01313482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 24580: 01312bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 24581: 008791d1 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 24581: 00879201 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 24582: 01311ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 24583: 012ba0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 24584: 007632a9 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 24584: 007632d9 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 24585: 0035fdc5 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 24586: 013123f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 24587: 00532f95 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 24588: 0088b8a1 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 24588: 0088b8d1 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 24589: 012b992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 24590: 01312478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 24591: 008247e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 24591: 00824811 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 24592: 012c53b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 24593: 0089de39 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 24593: 0089de69 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 24594: 005e0fc1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 24595: 012c7058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 24596: 0121f714 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s32 │ │ │ │ 24597: 002c15c9 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 24598: 01311130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 24599: 0081bd51 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 24599: 0081bd81 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 24600: 005e9c49 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_interrupt_cb │ │ │ │ 24601: 013132b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 24602: 012b4af8 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 24603: 012c3a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 24604: 012b54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 24605: 0043b4c1 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 24606: 01311c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 24607: 0085eb31 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 24608: 0086e3f5 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 24607: 0085eb61 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 24608: 0086e425 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 24609: 01312292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 24610: 012badbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 24611: 01311458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 24612: 0055490d 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ 24613: 011ff500 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrib │ │ │ │ - 24614: 00857065 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 24614: 00857095 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ 24615: 00567a15 70 FUNC GLOBAL DEFAULT 12 postcopy_incoming_cleanup │ │ │ │ - 24616: 00828031 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 24617: 006f35dd 246 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ - 24618: 007ea369 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 24619: 0084470d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 24616: 00828061 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 24617: 006f360d 246 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ + 24618: 007ea399 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 24619: 0084473d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ 24620: 00638d05 124 FUNC GLOBAL DEFAULT 12 omap_badwidth_write32 │ │ │ │ - 24621: 0085b8dd 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 24621: 0085b90d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 24622: 01313556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ - 24623: 006f342d 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ + 24623: 006f345d 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ 24624: 01313128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 24625: 007e8ef1 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 24625: 007e8f21 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ 24626: 011ff47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrih │ │ │ │ - 24627: 0088e8b1 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 24627: 0088e8e1 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 24628: 012b968c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 24629: 01311e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 24630: 0086e40d 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 24630: 0086e43d 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 24631: 012c9500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 24632: 00889ea1 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 24632: 00889ed1 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 24633: 013117dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 24634: 0122236c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s32 │ │ │ │ 24635: 01311d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 24636: 012b6924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 24637: 0115d1c4 64 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 24638: 012c3414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 24639: 01311aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 24640: 012bd638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ - 24641: 006f3505 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ + 24641: 006f3535 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ 24642: 01311d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 24643: 005613b5 112 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 24644: 01313242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 24645: 012c3db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 24646: 005c0ad9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 24647: 00560a89 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 24648: 012b959c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 24649: 012c868c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 24650: 011ff3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsriw │ │ │ │ - 24651: 007fbccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 24651: 007fbcfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 24652: 01300f98 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 24653: 012cb060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 24654: 00444ae9 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 24655: 01311996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 24656: 005b7bf9 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 24657: 00437255 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 24658: 008286c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 24658: 008286f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 24659: 01311dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 24660: 00784809 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 24661: 0084da89 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 24660: 00784839 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 24661: 0084dab9 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 24662: 00340a5d 60 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_swcci │ │ │ │ 24663: 013124de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 24664: 01312000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 24665: 002bba35 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 24666: 012b5404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 24667: 013134b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 24668: 0077aeed 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 24668: 0077af1d 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 24669: 012b25c8 60 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 24670: 012b972c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 24671: 0080d755 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 24671: 0080d785 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 24672: 005bb6f5 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 24673: 007fbe35 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 24673: 007fbe65 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 24674: 012b88e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 24675: 0088b5f5 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 24675: 0088b625 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 24676: 00536f2d 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 24677: 007189a5 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 24677: 007189d5 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ 24678: 0131261e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ - 24679: 00766921 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 24679: 00766951 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 24680: 01312c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 24681: 012c7b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 24682: 00610611 6 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u32 │ │ │ │ 24683: 013111aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 24684: 01312fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 24685: 013116fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 24686: 00824c25 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 24686: 00824c55 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 24687: 0050d9f1 8 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 24688: 012c15c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 24689: 012c6d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 24690: 0082bf49 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 24690: 0082bf79 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 24691: 002a8121 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 24692: 013135a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 24693: 013137d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 24694: 013121cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 24695: 00827ec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ - 24696: 006d27c5 76 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ + 24695: 00827ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 24696: 006d27f5 76 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ 24697: 005e9569 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 24698: 008880d9 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 24698: 00888109 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 24699: 01312bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 24700: 01313dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 24701: 0072e3f1 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 24701: 0072e421 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 24702: 012221e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s8 │ │ │ │ 24703: 0059c929 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 24704: 012bcfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 24705: 002bdf01 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 24706: 00737fc1 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 24706: 00737ff1 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 24707: 012bec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 24708: 006d2811 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ + 24708: 006d2841 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ 24709: 0122026c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s16 │ │ │ │ 24710: 005eea51 4 FUNC GLOBAL DEFAULT 12 kvm_arm_pmu_supported │ │ │ │ 24711: 0054b2c1 200 FUNC GLOBAL DEFAULT 12 iommufd_backend_free_id │ │ │ │ - 24712: 0088b545 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 24712: 0088b575 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 24713: 013121b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 24714: 0121d590 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h2 │ │ │ │ - 24715: 00791db9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 24715: 00791de9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 24716: 0131360c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 24717: 012cb8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 24718: 012baccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 24719: 004d028d 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ 24720: 002c3575 190 FUNC GLOBAL DEFAULT 12 helper_qsub8 │ │ │ │ - 24721: 009d9360 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 24721: 009d9380 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 24722: 002c7155 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 24723: 009d9218 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 24723: 009d9238 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 24724: 002cd811 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 24725: 00736c69 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 24725: 00736c99 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 24726: 01312fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 24727: 009d90d0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 24727: 009d90f0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 24728: 012ef6b8 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 24729: 012b97dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 24730: 0089acc9 148 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ + 24730: 0089acf9 148 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ 24731: 01312a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 24732: 00852ff5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 24732: 00853025 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 24733: 00474341 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 24734: 012c0278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ - 24735: 006d287d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ + 24735: 006d28ad 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ 24736: 012bed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 24737: 0089b75d 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 24738: 0073b9ed 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 24737: 0089b78d 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 24738: 0073ba1d 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 24739: 012c6a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 24740: 012c5478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 24741: 012be0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 24742: 00553c71 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 24743: 005c1901 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 24744: 0076e465 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 24744: 0076e495 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 24745: 013135b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 24746: 013124d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_CONFLICT_DSTATE │ │ │ │ 24747: 013138c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 24748: 01312e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 24749: 00854b19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 24749: 00854b49 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 24750: 002f8561 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 24751: 012c6fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 24752: 00442969 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 24753: 00851229 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 24753: 00851259 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 24754: 013111ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 24755: 007fc35d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 24755: 007fc38d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 24756: 002ca4d1 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ 24757: 003a4275 48 FUNC GLOBAL DEFAULT 12 its_class_name │ │ │ │ - 24758: 00730a7d 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 24758: 00730aad 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 24759: 0056359d 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 24760: 0058f0a5 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 24761: 012bf0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 24762: 00829305 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 24762: 00829335 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 24763: 012cb21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 24764: 0131217a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 24765: 00760941 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 24765: 00760971 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 24766: 0043b64d 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 24767: 012b74ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 24768: 0043efed 80 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 24769: 012bac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 24770: 005449f5 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 24771: 012ba7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 24772: 012c33c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 24773: 012c9aa0 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 24774: 012b982c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 24775: 012beb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 24776: 00897efd 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 24777: 008942a1 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 24776: 00897f2d 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 24777: 008942d1 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 24778: 012bad5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 24779: 01313e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 24780: 00300d6d 176 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 24781: 012c6b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 24782: 012c0a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 24783: 01311f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 24784: 012baf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 24785: 005e4305 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_le_mmu │ │ │ │ 24786: 01311976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 24787: 013125bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 24788: 013128da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 24789: 002cc291 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 24790: 012b9f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 24791: 012cbf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 24792: 008428ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 24792: 008428dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 24793: 01313850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 24794: 0080f5d1 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 24794: 0080f601 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 24795: 012b5374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 24796: 00736ad9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 24797: 0088aa79 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 24798: 007656d1 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 24796: 00736b09 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 24797: 0088aaa9 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 24798: 00765701 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 24799: 00400055 292 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 24800: 00575255 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 24801: 007608c5 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 24801: 007608f5 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 24802: 012b70ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 24803: 005435c5 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 24804: 00786c61 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 24804: 00786c91 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 24805: 012222e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s64 │ │ │ │ 24806: 01312068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 24807: 01312258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 24808: 011f4cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ - 24809: 00a775d8 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ + 24809: 00a775f8 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ 24810: 012beba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 24811: 0036a289 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 24812: 013135d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 24813: 012201e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s32 │ │ │ │ 24814: 01222264 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u8 │ │ │ │ - 24815: 0082d86d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 24816: 0085bf69 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 24815: 0082d89d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 24816: 0085bf99 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 24817: 005cd919 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 24818: 00562a59 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ - 24819: 006ec5fd 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ - 24820: 00819581 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 24821: 00802dc5 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 24822: 0072f1f5 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 24819: 006ec62d 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ + 24820: 008195b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 24821: 00802df5 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 24822: 0072f225 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 24823: 003ef569 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 24824: 012be8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 24825: 012c0e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 24826: 012bcfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 24827: 003b7501 128 FUNC GLOBAL DEFAULT 12 ct3_set_region_block_backed │ │ │ │ 24828: 012b6954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 24829: 007823ad 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 24830: 0082a5b1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 24831: 006ecefd 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ - 24832: 0076604d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 24829: 007823dd 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 24830: 0082a5e1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 24831: 006ecf2d 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ + 24832: 0076607d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 24833: 013122ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 24834: 0131232e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 24835: 00744939 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ + 24835: 00744969 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ 24836: 0052fe65 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 24837: 01311e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 24838: 012ba78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 24839: 005b4ecd 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 24840: 01220dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_b │ │ │ │ 24841: 005aefc1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 24842: 013110e5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 24843: 009fadc8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 24844: 00816aed 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 24845: 007f8f2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ - 24846: 006dbe19 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ + 24843: 009fade8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 24844: 00816b1d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 24845: 007f8f5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 24846: 006dbe49 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ 24847: 0131197c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 24848: 01220c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_d │ │ │ │ 24849: 013134f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_POWERCTL_SET_CPU_ON_AND_RESET_DSTATE │ │ │ │ 24850: 01313072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 24851: 009fadc0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 24852: 007b6e41 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 24851: 009fade0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 24852: 007b6e71 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 24853: 01220d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_h │ │ │ │ - 24854: 006f0de5 148 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ + 24854: 006f0e15 148 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ 24855: 012c25ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 24856: 0122a268 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 24857: 006dbe95 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ - 24858: 007fd25d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 24859: 006f0cd5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ - 24860: 009fadb8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 24857: 006dbec5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ + 24858: 007fd28d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 24859: 006f0d05 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ + 24860: 009fadd8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 24861: 013136e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 24862: 0131214e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 24863: 0131290a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 24864: 0072b7e9 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 24864: 0072b819 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 24865: 012b927c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 24866: 012bc888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 24867: 01312c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 24868: 01220cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_s │ │ │ │ 24869: 005d4539 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 24870: 01216630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a32 │ │ │ │ - 24871: 007f33cd 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 24871: 007f33fd 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 24872: 012c6578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 24873: 012c22fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ - 24874: 006f0d5d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ + 24874: 006f0d8d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ 24875: 01311866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 24876: 01311a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 24877: 0044c8bd 1500 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 24878: 002c7e09 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 24879: 005e455d 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ - 24880: 006dbf11 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ + 24880: 006dbf41 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ 24881: 01312dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 24882: 00442ad1 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 24883: 012b97cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 24884: 0131215c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 24885: 012241d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh_round_to_nearest │ │ │ │ 24886: 013114ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 24887: 007c0551 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 24887: 007c0581 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 24888: 011f1710 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 24889: 006142c1 98 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd │ │ │ │ 24890: 013119ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_READ_DSTATE │ │ │ │ - 24891: 00883191 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 24891: 008831c1 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 24892: 004e6a71 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ 24893: 00614ac9 74 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh │ │ │ │ - 24894: 00844215 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 24895: 0082a4ed 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 24894: 00844245 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 24895: 0082a51d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 24896: 01312a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 24897: 002e77ad 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 24898: 007aa689 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 24898: 007aa6b9 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 24899: 013137e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 24900: 012196a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_d │ │ │ │ 24901: 01313d98 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 24902: 01312640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 24903: 008278e5 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 24903: 00827915 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 24904: 0059b15d 192 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 24905: 00518e59 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 24906: 008518ed 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 24906: 0085191d 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 24907: 012197b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_h │ │ │ │ 24908: 00531729 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 24909: 00614775 72 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs │ │ │ │ 24910: 0131169a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 24911: 01312906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 24912: 002ef92d 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 24913: 01312eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ @@ -24920,39 +24920,39 @@ │ │ │ │ 24916: 00523045 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 24917: 005df161 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 24918: 013122a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 24919: 013127f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 24920: 0121972c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_s │ │ │ │ 24921: 0131364c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 24922: 0044bd95 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 24923: 0076354d 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 24923: 0076357d 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 24924: 012bd8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 24925: 012c8e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 24926: 012be034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 24927: 0131236e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 24928: 0053ca0d 10 FUNC GLOBAL DEFAULT 12 ram_block_is_pmem │ │ │ │ 24929: 01311ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 24930: 01311280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 24931: 002fcc39 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 24932: 01311be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 24933: 005e21d9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 24934: 012cab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 24935: 013136a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 24936: 0085d9bd 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 24936: 0085d9ed 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 24937: 01312e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 24938: 00614021 54 FUNC GLOBAL DEFAULT 12 helper_vfp_tosid │ │ │ │ 24939: 011e03e8 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 24940: 002c6fb5 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 24941: 01311082 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 24942: 00613f89 36 FUNC GLOBAL DEFAULT 12 helper_vfp_tosih │ │ │ │ 24943: 012be254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 24944: 012bcd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 24945: 0080d70d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 24945: 0080d73d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 24946: 00536da9 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 24947: 0081fef9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 24947: 0081ff29 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 24948: 0030678d 116 FUNC GLOBAL DEFAULT 12 acpi_ghes_get_state │ │ │ │ 24949: 012b8640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 24950: 012be5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 24951: 0131347e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 24952: 01311b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 24953: 002cb7ed 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 24954: 013114f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ @@ -24960,1025 +24960,1025 @@ │ │ │ │ 24956: 00613fd5 34 FUNC GLOBAL DEFAULT 12 helper_vfp_tosis │ │ │ │ 24957: 012c9c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 24958: 01312774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 24959: 005d45b9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 24960: 011f3ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 24961: 011fbccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalarh │ │ │ │ 24962: 0121cf60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s16 │ │ │ │ - 24963: 008a3ea5 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 24964: 007fc2e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 24963: 008a3ed5 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 24964: 007fc315 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 24965: 00581a41 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 24966: 00599ca9 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 24967: 0056c95d 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 24968: 01311162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 24969: 01312a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 24970: 0050ffb1 136 FUNC GLOBAL DEFAULT 12 audio_be_set_dbus_server │ │ │ │ 24971: 01312d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 24972: 012b9f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 24973: 01312604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_DSTATE │ │ │ │ 24974: 012b4250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 24975: 012c71b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 24976: 00343289 76 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 24977: 012c5978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ 24978: 011fbc48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalars │ │ │ │ - 24979: 0077aafd 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 24979: 0077ab2d 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 24980: 013129ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 24981: 012be4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 24982: 00523631 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ 24983: 0059df5d 132 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 24984: 00873bb5 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 24985: 0081d3fd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 24984: 00873be5 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 24985: 0081d42d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 24986: 01313608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 24987: 008223e1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 24987: 00822411 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 24988: 01222bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u16 │ │ │ │ 24989: 01312694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 24990: 004b2569 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ - 24991: 006f6f01 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ + 24991: 006f6f31 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ 24992: 002f0ddd 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 24993: 005eea55 4 FUNC GLOBAL DEFAULT 12 kvm_arm_sve_supported │ │ │ │ 24994: 012b8c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ - 24995: 006f7061 146 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ + 24995: 006f7091 146 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ 24996: 013119ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_READ_DSTATE │ │ │ │ 24997: 004b54d5 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 24998: 005e9b89 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 24999: 012c1f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 25000: 005e2b1d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 25001: 013117a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 25002: 002c7071 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 25003: 005b81d1 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 25004: 0083e371 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 25005: 006f6f79 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ - 25006: 00804bf1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 25004: 0083e3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 25005: 006f6fa9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ + 25006: 00804c21 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 25007: 002b5539 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 25008: 012c37d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 25009: 012bd208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 25010: 00825f29 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 25010: 00825f59 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 25011: 0059e5f9 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 25012: 012bd358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 25013: 008a38c9 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 25013: 008a38f9 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 25014: 012c66d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 25015: 012c9700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 25016: 004db291 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 25017: 0080f879 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 25017: 0080f8a9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 25018: 005fad79 4 FUNC GLOBAL DEFAULT 12 get_arm_cp_reginfo │ │ │ │ 25019: 013122b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 25020: 0059c24d 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ - 25021: 006f6ff1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ + 25021: 006f7021 112 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ 25022: 005634e9 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 25023: 012bd1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 25024: 005b70f9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 25025: 012c82ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 25026: 012bbff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 25027: 012165ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a64 │ │ │ │ 25028: 0059a6c9 152 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ - 25029: 006ea58d 82 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ + 25029: 006ea5bd 82 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ 25030: 011f1b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 25031: 003f15c5 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 25032: 013131a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 25033: 0083bf9d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 25033: 0083bfcd 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 25034: 00300ffd 3680 FUNC GLOBAL DEFAULT 12 build_memory_hotplug_aml │ │ │ │ - 25035: 006e121d 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ + 25035: 006e124d 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ 25036: 00526085 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 25037: 012bb7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 25038: 013118e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 25039: 01311920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 25040: 01214194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_b │ │ │ │ - 25041: 0077af65 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 25041: 0077af95 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 25042: 01214008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_d │ │ │ │ 25043: 012becf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 25044: 006ea6f5 444 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ - 25045: 007e6ed9 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 25044: 006ea725 444 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ + 25045: 007e6f09 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 25046: 01312654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 25047: 012bc928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 25048: 00884e15 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 25048: 00884e45 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 25049: 004deaf9 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 25050: 0131164e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ 25051: 01214110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_h │ │ │ │ - 25052: 007b75c9 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 25052: 007b75f9 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 25053: 01312bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 25054: 01311710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 25055: 007601c1 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 25055: 007601f1 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 25056: 012c6e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 25057: 010ba764 64 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicv4 │ │ │ │ 25058: 0047433d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 25059: 011f4c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 25060: 0131198e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 25061: 0121ce58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s32 │ │ │ │ 25062: 00363a01 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 25063: 008a2531 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 25063: 008a2561 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ 25064: 01223f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f32_to_f16 │ │ │ │ - 25065: 0072b825 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 25065: 0072b855 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 25066: 003f9b41 10 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ 25067: 0121408c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_s │ │ │ │ - 25068: 00844bf9 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 25069: 0074a5f5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 25068: 00844c29 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 25069: 0074a625 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 25070: 012cbac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 25071: 01311990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 25072: 00ab3928 64 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 25073: 01311b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 25074: 012b33a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 25075: 013121c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 25076: 012c4dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 25077: 00895a19 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 25078: 00895289 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 25077: 00895a49 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 25078: 008952b9 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 25079: 012b3840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 25080: 012b8860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 25081: 002fff85 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 25082: 01222aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u32 │ │ │ │ 25083: 00588ff9 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 25084: 01218a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_d │ │ │ │ 25085: 0033bebd 316 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_t3 │ │ │ │ - 25086: 006f328d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ + 25086: 006f32bd 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ 25087: 012bcb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 25088: 01312e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 25089: 006143c1 98 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld │ │ │ │ 25090: 01312676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ 25091: 01218b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_h │ │ │ │ - 25092: 0089576d 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 25093: 0084148d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 25092: 0089579d 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 25093: 008414bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 25094: 00614b99 46 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh │ │ │ │ 25095: 0131271c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 25096: 012b6310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 25097: 0089f7dd 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 25098: 008581a9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 25097: 0089f80d 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 25098: 008581d9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 25099: 012b68d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 25100: 0079c20d 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 25101: 00740f6d 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 25100: 0079c23d 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 25101: 00740f9d 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 25102: 012c34a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 25103: 0073c10d 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 25103: 0073c13d 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 25104: 00541385 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 25105: 004df04d 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ - 25106: 006f335d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ + 25106: 006f338d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ 25107: 004eb301 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 25108: 0084ab35 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 25108: 0084ab65 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 25109: 005e4af9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 25110: 005e3171 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 25111: 00571379 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 25112: 0072f5ed 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 25112: 0072f61d 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 25113: 01218acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_s │ │ │ │ - 25114: 0084816d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 25115: 00825ad9 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 25114: 0084819d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 25115: 00825b09 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 25116: 005d46ed 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 25117: 00614825 44 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls │ │ │ │ 25118: 012b724c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 25119: 012b991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 25120: 012b9c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 25121: 0073d101 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 25121: 0073d131 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 25122: 005d463d 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 25123: 005e3305 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 25124: 012c57c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 25125: 013116ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 25126: 00333945 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 25127: 0070f865 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 25128: 008001d5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 25127: 0070f895 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 25128: 00800205 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 25129: 012b733c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ - 25130: 006f23f9 148 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ + 25130: 006f2429 148 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ 25131: 01311fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ - 25132: 006f50b1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ + 25132: 006f50e1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ 25133: 012be424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ - 25134: 006f5209 162 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ + 25134: 006f5239 162 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ 25135: 012c21f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 25136: 0057dcd1 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 25137: 006f22e9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ - 25138: 008483a5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 25137: 006f2319 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ + 25138: 008483d5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 25139: 012c3474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ - 25140: 006f5129 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ + 25140: 006f5159 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ 25141: 005197d1 524 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 25142: 012b5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_S1_EVENT │ │ │ │ 25143: 012c9600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 25144: 0089e1a5 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 25144: 0089e1d5 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 25145: 01313004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 25146: 00446cf1 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ - 25147: 006e3191 98 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ + 25147: 006e31c1 98 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ 25148: 012c1684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 25149: 005633c1 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 25150: 012bb3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 25151: 012b4d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 25152: 012bf428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 25153: 0085760d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ - 25154: 006f2371 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ + 25153: 0085763d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 25154: 006f23a1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ 25155: 00536d29 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ - 25156: 006f5199 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ + 25156: 006f51c9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ 25157: 01312ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 25158: 0131168e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ - 25159: 006e31f5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ + 25159: 006e3225 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ 25160: 0032c285 476 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 25161: 012c37f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 25162: 00536da1 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 25163: 0053e5f5 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 25164: 0052390d 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 25165: 01202e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashb │ │ │ │ 25166: 003b41fd 436 FUNC GLOBAL DEFAULT 12 memory_device_unplug │ │ │ │ - 25167: 008704cd 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 25167: 008704fd 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 25168: 012c6a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 25169: 011f3810 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 25170: 013136f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 25171: 0059b739 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 25172: 01311b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 25173: 00306349 648 FUNC GLOBAL DEFAULT 12 ghes_record_cper_errors │ │ │ │ - 25174: 007fcd35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 25175: 006eb4a9 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ + 25174: 007fcd65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 25175: 006eb4d9 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ 25176: 012bf244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 25177: 0086f075 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 25177: 0086f0a5 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 25178: 01202db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashh │ │ │ │ 25179: 01311a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 25180: 005b76a5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 25181: 012c9480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 25182: 006e3265 108 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ - 25183: 0072c191 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 25182: 006e3295 108 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ + 25183: 0072c1c1 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 25184: 003ee521 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 25185: 013114e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 25186: 00856fa9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 25186: 00856fd9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 25187: 0058ef75 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ - 25188: 006d025d 142 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ + 25188: 006d028d 142 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ 25189: 0066e68d 62 FUNC GLOBAL DEFAULT 12 board_ram_size │ │ │ │ 25190: 0131335a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ - 25191: 006ee4bd 138 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_2h │ │ │ │ + 25191: 006ee4ed 138 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_2h │ │ │ │ 25192: 013126f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 25193: 01312146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ 25194: 0031b3dd 492 FUNC GLOBAL DEFAULT 12 pflash_cfi02_register │ │ │ │ - 25195: 0077ab75 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 25195: 0077aba5 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 25196: 0131236a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 25197: 01202d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashw │ │ │ │ 25198: 01312140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 25199: 0131375e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 25200: 005e7ad1 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 25201: 0086e9b9 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 25201: 0086e9e9 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 25202: 01313436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 25203: 012bf3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 25204: 0084bd91 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 25204: 0084bdc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 25205: 01311332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 25206: 005e3545 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 25207: 0080e085 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 25207: 0080e0b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 25208: 002f9ca9 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 25209: 0054c491 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 25210: 0080e72d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 25210: 0080e75d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 25211: 002bccd1 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 25212: 01313dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 25213: 012cb298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 25214: 00836335 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 25215: 008228d5 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 25216: 00836c0d 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 25214: 00836365 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 25215: 00822905 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 25216: 00836c3d 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 25217: 0131263e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 25218: 012bcbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 25219: 00894f35 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 25220: 0081ad85 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 25221: 00868fc5 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 25219: 00894f65 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 25220: 0081adb5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 25221: 00868ff5 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 25222: 005e8719 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 25223: 012b91ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 25224: 009fade4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ + 25224: 009fae04 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ 25225: 01212d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_d │ │ │ │ - 25226: 0083cc49 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 25227: 0087e38d 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 25228: 007fd5e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 25229: 0088bd11 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 25226: 0083cc79 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 25227: 0087e3bd 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 25228: 007fd611 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 25229: 0088bd41 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 25230: 013116ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 25231: 01212e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_h │ │ │ │ 25232: 012b2ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 25233: 007ae221 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 25234: 0084f1d5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 25233: 007ae251 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 25234: 0084f205 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 25235: 012b9f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ - 25236: 006894b1 68 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ + 25236: 00689521 68 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ 25237: 0122299c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u64 │ │ │ │ 25238: 012c3324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 25239: 002d1291 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 25240: 00556ed9 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 25241: 009b8a3c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 25241: 009b8a5c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 25242: 012c4054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 25243: 00828469 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 25243: 00828499 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 25244: 013126ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 25245: 0089e2f9 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 25245: 0089e329 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 25246: 01212dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_s │ │ │ │ 25247: 002b5635 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 25248: 012c9320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 25249: 005eee39 108 FUNC GLOBAL DEFAULT 12 common_semi_stack_bottom │ │ │ │ 25250: 01312e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 25251: 0131200e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 25252: 01311224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 25253: 0075dd05 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 25253: 0075dd35 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ 25254: 002c4225 108 FUNC GLOBAL DEFAULT 12 helper_crypto_aesimc │ │ │ │ - 25255: 00858fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 25256: 006e0ad1 118 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ - 25257: 007f0399 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 25255: 00859019 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 25256: 006e0b01 118 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ + 25257: 007f03c9 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 25258: 005ce0cd 136 FUNC GLOBAL DEFAULT 12 accel_irqchip_release_virq │ │ │ │ 25259: 01312f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 25260: 012c3b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 25261: 007fff7d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 25262: 008a7761 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 25261: 007fffad 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 25262: 008a7791 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 25263: 0052e93d 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 25264: 01311c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 25265: 004f66e5 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 25266: 0071e1d5 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 25266: 0071e205 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 25267: 013117fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 25268: 002d0efd 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 25269: 012ba13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 25270: 011f9ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sel_flags │ │ │ │ 25271: 00614485 10 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod │ │ │ │ 25272: 012c854c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 25273: 0131296e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 25274: 00743a2d 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 25274: 00743a5d 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 25275: 004ac3a5 200 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 25276: 0131385a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 25277: 0058ef79 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 25278: 01313108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ - 25279: 006edbd5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4b │ │ │ │ + 25279: 006edc05 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4b │ │ │ │ 25280: 012be0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 25281: 01207900 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhb │ │ │ │ 25282: 012c57a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 25283: 012bc248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 25284: 012b5d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 25285: 00558741 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 25286: 00614c1d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh │ │ │ │ 25287: 01313734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 25288: 012b766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 25289: 00a7eda8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 25289: 00a7edc8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 25290: 0052c311 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 25291: 01311a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ - 25292: 006edd99 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4h │ │ │ │ + 25292: 006eddc9 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4h │ │ │ │ 25293: 01313dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 25294: 005cdde5 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 25295: 012bc488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_IOV_EVENT │ │ │ │ 25296: 0120787c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhh │ │ │ │ 25297: 013122a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 25298: 002e9c19 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 25299: 012b773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 25300: 013123dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 25301: 0089f759 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 25301: 0089f789 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 25302: 012b34d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 25303: 012ca61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ 25304: 0059ea21 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 25305: 0082d401 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ - 25306: 0087e21d 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 25305: 0082d431 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ + 25306: 0087e24d 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 25307: 012cae98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 25308: 01311454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 25309: 00614885 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos │ │ │ │ 25310: 012c15b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 25311: 002be4f9 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 25312: 01312cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ - 25313: 006f8215 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ + 25313: 006f8245 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ 25314: 013112b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 25315: 006055f9 84 FUNC GLOBAL DEFAULT 12 round_down_to_parange_index │ │ │ │ 25316: 00523865 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ - 25317: 006f7ff5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ + 25317: 006f8025 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ 25318: 0060fa65 100 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u8 │ │ │ │ 25319: 012bceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 25320: 012bd238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 25321: 013126b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 25322: 00522475 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 25323: 00820111 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 25323: 00820141 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 25324: 012b3300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 25325: 012077f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhw │ │ │ │ 25326: 005c0601 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 25327: 013117aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 25328: 0085d8f1 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 25328: 0085d921 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 25329: 012b8074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 25330: 012c6538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 25331: 01312408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 25332: 01312782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ - 25333: 006f8105 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ + 25333: 006f8135 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ 25334: 01311aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 25335: 01312f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 25336: 006cfb29 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ + 25336: 006cfb59 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ 25337: 00531309 196 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 25338: 01311854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 25339: 0054b74d 308 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_hwpt │ │ │ │ 25340: 01312962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 25341: 012c4e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 25342: 01311e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 25343: 01312c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 25344: 012c9af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 25345: 0055dfb1 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 25346: 003312c9 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 25347: 013114b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 25348: 0084111d 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 25348: 0084114d 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 25349: 003b4415 240 FUNC GLOBAL DEFAULT 12 machine_memory_devices_init │ │ │ │ 25350: 012bd6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 25351: 01311be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 25352: 0061442d 88 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd │ │ │ │ 25353: 013138ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 25354: 013137e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 25355: 005ea249 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 25356: 00614bed 46 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqh │ │ │ │ - 25357: 006cfbad 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ + 25357: 006cfbdd 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ 25358: 012b988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 25359: 012b41f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 25360: 012bdf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 25361: 01311db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 25362: 0089b1e5 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 25362: 0089b215 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 25363: 012c3734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 25364: 0131273e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 25365: 002cc541 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 25366: 0072b7b9 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 25366: 0072b7e9 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 25367: 00614859 44 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqs │ │ │ │ 25368: 012bcb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 25369: 00857bf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 25369: 00857c21 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 25370: 012b787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 25371: 003b3695 2512 FUNC GLOBAL DEFAULT 12 memory_device_pre_plug │ │ │ │ 25372: 002be439 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 25373: 007fbb29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 25373: 007fbb59 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 25374: 004f6621 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 25375: 0088206d 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 25375: 0088209d 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 25376: 012b6300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 25377: 012ca84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 25378: 013120a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 25379: 008226ad 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 25379: 008226dd 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 25380: 01311dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 25381: 012c4b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 25382: 01311fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 25383: 0041becd 664 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 25384: 01313790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 25385: 008a061d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 25385: 008a064d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 25386: 012b4cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 25387: 01312c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 25388: 01225ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld_round_to_zero │ │ │ │ 25389: 013122ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 25390: 0050c355 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 25391: 012bdbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 25392: 007379e5 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 25392: 00737a15 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 25393: 013135a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 25394: 0078b23d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 25394: 0078b26d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 25395: 003ef659 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 25396: 01310f60 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 25397: 01311dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 25398: 009d8c38 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 25399: 00819b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 25400: 007846ed 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 25401: 00863f35 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 25398: 009d8c58 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 25399: 00819bc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 25400: 0078471d 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 25401: 00863f65 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 25402: 012ca7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 25403: 012cbd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 25404: 005e8509 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 25405: 0060fcfd 112 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s16 │ │ │ │ 25406: 012b8b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 25407: 012b5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_MMIO_EVENT │ │ │ │ 25408: 01312168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 25409: 0083d6f9 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 25409: 0083d729 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 25410: 012c7bc4 52 OBJECT GLOBAL DEFAULT 24 replay_trace_events │ │ │ │ - 25411: 0075b509 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 25412: 006cfcb5 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ - 25413: 007e7395 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 25414: 00711af9 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 25415: 0072dcf5 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 25411: 0075b539 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 25412: 006cfce5 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ + 25413: 007e73c5 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 25414: 00711b29 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 25415: 0072dd25 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 25416: 0059ddc5 120 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 25417: 012b3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 25418: 006cfd39 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ - 25419: 0078231d 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 25420: 0080bd7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 25421: 0084a68d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 25422: 00850c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 25423: 007afdf9 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 25418: 006cfd69 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ + 25419: 0078234d 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 25420: 0080bdad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 25421: 0084a6bd 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 25422: 00850c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 25423: 007afe29 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 25424: 002e68ad 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 25425: 01312d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 25426: 00804b1d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 25426: 00804b4d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 25427: 01312632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 25428: 006702c1 148 FUNC GLOBAL DEFAULT 12 aspeed_install_boot_rom │ │ │ │ 25429: 012c4fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 25430: 0084ec21 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ - 25431: 006cfdbd 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ + 25430: 0084ec51 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 25431: 006cfded 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ 25432: 01312fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 25433: 005c05fd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 25434: 01312b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 25435: 012cae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 25436: 01227d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_set_fpscr │ │ │ │ 25437: 01311256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 25438: 012b9b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 25439: 012b2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 25440: 012c32c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 25441: 00865351 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 25441: 00865381 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 25442: 01311c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 25443: 007704ed 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 25443: 0077051d 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 25444: 01313794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 25445: 0073d865 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 25445: 0073d895 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 25446: 012bb75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 25447: 005e2a45 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 25448: 01311dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 25449: 00562b0d 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 25450: 0053bf55 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 25451: 01311184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 25452: 00339001 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 25453: 007fbfd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ - 25454: 006e61cd 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ - 25455: 006dca09 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ + 25453: 007fc009 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 25454: 006e61fd 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ + 25455: 006dca39 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ 25456: 012c282c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 25457: 00614e1d 86 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd_round_to_zero │ │ │ │ 25458: 0059e9cd 82 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 25459: 0087b695 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 25460: 0081b28d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 25459: 0087b6c5 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 25460: 0081b2bd 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 25461: 013110ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 25462: 0081673d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 25462: 0081676d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 25463: 012c6c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 25464: 006dca65 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ - 25465: 0071f205 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 25464: 006dca95 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ + 25465: 0071f235 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 25466: 01312c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 25467: 012b5dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 25468: 00810165 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 25468: 00810195 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 25469: 002c6699 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 25470: 01312714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 25471: 005e1f7d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 25472: 012b4340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 25473: 00840d85 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 25474: 0089aba5 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ - 25475: 006e62c1 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ + 25473: 00840db5 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 25474: 0089abd5 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 25475: 006e62f1 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ 25476: 012bf384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_EVENT │ │ │ │ - 25477: 006fb4ed 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ + 25477: 006fb51d 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ 25478: 0032af89 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 25479: 006e9d69 38 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ - 25480: 0082721d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 25479: 006e9d99 38 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ + 25480: 0082724d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 25481: 01312644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 25482: 005c9dc5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 25483: 00588169 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 25484: 01311ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ - 25485: 006ea3a1 24 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ + 25485: 006ea3d1 24 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ 25486: 012c1394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 25487: 003268e1 152 FUNC GLOBAL DEFAULT 12 omap_uart_init │ │ │ │ 25488: 00522c5d 172 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ - 25489: 006e9d41 38 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ - 25490: 006dcac1 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ + 25489: 006e9d71 38 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ + 25490: 006dcaf1 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ 25491: 005b4181 32 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 25492: 0060fd95 92 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s32 │ │ │ │ 25493: 01313276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 25494: 01311d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 25495: 01186354 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 25496: 01188db8 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 25497: 01312464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 25498: 00570c79 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 25499: 0131223c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 25500: 01313454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 25501: 012b8730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 25502: 00709a25 2312 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ - 25503: 006d2565 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ + 25502: 00709a55 2312 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 25503: 006d2595 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ 25504: 01312b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 25505: 012c7368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 25506: 00860fa9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 25506: 00860fd9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 25507: 005d380d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 25508: 013128ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 25509: 012b8bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 25510: 01312864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 25511: 005d42fd 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 25512: 0032b27d 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 25513: 004e6195 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 25514: 00749879 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 25514: 007498a9 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 25515: 012c3594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 25516: 012b707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 25517: 01311490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ - 25518: 006d25f9 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ + 25518: 006d2629 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ 25519: 003aaf4d 1108 FUNC GLOBAL DEFAULT 12 gicv3_redist_movall_lpis │ │ │ │ 25520: 012c3464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 25521: 011f1bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 25522: 006e2295 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ - 25523: 0086ff55 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 25522: 006e22c5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ + 25523: 0086ff85 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 25524: 01312b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 25525: 002e9151 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 25526: 012c5a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 25527: 0131138e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ - 25528: 006e2305 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ + 25528: 006e2335 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ 25529: 0047f099 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 25530: 0120d96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupb │ │ │ │ 25531: 01311ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 25532: 012b77ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 25533: 013134f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_PSCI_CALL_DSTATE │ │ │ │ 25534: 011647a4 64 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 25535: 01185edc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 25536: 012b5b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 25537: 012b6a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 25538: 0082c569 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 25538: 0082c599 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 25539: 0050ecd5 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 25540: 0085dcc1 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 25540: 0085dcf1 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 25541: 012c1058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 25542: 006d2699 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ + 25542: 006d26c9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ 25543: 0120d8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwduph │ │ │ │ - 25544: 0080b025 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 25545: 0085ec5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 25546: 00875e71 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 25547: 0081e959 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 25544: 0080b055 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 25545: 0085ec8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 25546: 00875ea1 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 25547: 0081e989 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 25548: 00576965 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 25549: 0131378e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 25550: 013126a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 25551: 01311e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ - 25552: 006e2375 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ + 25552: 006e23a5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ 25553: 012bc868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 25554: 00537bc5 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 25555: 01224cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod │ │ │ │ 25556: 01311ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ - 25557: 006e9d21 30 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ - 25558: 006ec2f1 110 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ + 25557: 006e9d51 30 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ + 25558: 006ec321 110 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ 25559: 01224994 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh │ │ │ │ 25560: 012c17f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 25561: 013122b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 25562: 01311522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 25563: 01311210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 25564: 00763b25 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 25564: 00763b55 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 25565: 0120d864 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupw │ │ │ │ 25566: 00589801 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 25567: 0072f0e5 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 25567: 0072f115 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 25568: 012b5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_CD_EVENT │ │ │ │ 25569: 012bd748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 25570: 0052738d 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 25571: 01312286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 25572: 005df4f5 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 25573: 0078d239 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 25574: 006d696d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ + 25573: 0078d269 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 25574: 006d699d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ 25575: 01223e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f64_to_f16 │ │ │ │ 25576: 01203b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarb │ │ │ │ 25577: 0053180d 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 25578: 01211224 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_b │ │ │ │ 25579: 013124a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 25580: 005e85d1 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 25581: 01224fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos │ │ │ │ - 25582: 006d69f9 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ + 25582: 006d6a29 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ 25583: 012b3e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 25584: 013122ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 25585: 012111a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_h │ │ │ │ 25586: 012c3d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ 25587: 01203a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarh │ │ │ │ - 25588: 0081f03d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 25588: 0081f06d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 25589: 013130a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 25590: 0071e1f1 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 25590: 0071e221 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 25591: 00527761 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 25592: 00536f09 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 25593: 005b6a0d 392 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 25594: 005c1a11 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 25595: 002b99b1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 25596: 01312ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 25597: 012c76b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 25598: 0066bc9d 6 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ 25599: 012c9f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 25600: 002c9ddd 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 25601: 012c8e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 25602: 0075f8f1 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 25602: 0075f921 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 25603: 012c16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 25604: 012c897c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 25605: 01312d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ 25606: 0121111c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_s │ │ │ │ - 25607: 00881475 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ - 25608: 006d2edd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ + 25607: 008814a5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 25608: 006d2f0d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ 25609: 0065b1f5 256 FUNC GLOBAL DEFAULT 12 create_unimp │ │ │ │ 25610: 012b3320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 25611: 00527571 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 25612: 01312b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ - 25613: 006d6ab1 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ + 25613: 006d6ae1 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ 25614: 002fbb55 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 25615: 005e2401 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 25616: 01312444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 25617: 005dbe25 272 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 25618: 01312424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 25619: 005d3aa1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 25620: 01203a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarw │ │ │ │ 25621: 005d4385 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 25622: 00589571 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 25623: 005b74f9 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 25624: 0085a345 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 25625: 00779171 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 25624: 0085a375 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 25625: 007791a1 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 25626: 013127ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ - 25627: 006fa11d 216 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ + 25627: 006fa14d 216 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ 25628: 013114dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 25629: 012c4d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 25630: 01301188 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 25631: 005390f5 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 25632: 002c6305 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 25633: 01313220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 25634: 01188b74 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 25635: 00874e11 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 25635: 00874e41 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 25636: 00541a65 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 25637: 012b68e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 25638: 00736a11 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 25639: 008406fd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 25638: 00736a41 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 25639: 0084072d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 25640: 00565bc5 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 25641: 012c465c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 25642: 005060ed 232 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 25643: 0071ddcd 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 25643: 0071ddfd 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 25644: 005c6fc5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 25645: 0131151c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 25646: 002cbb1d 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 25647: 002bebdd 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 25648: 007f998d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 25648: 007f99bd 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 25649: 013131c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 25650: 012bc128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 25651: 01312216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 25652: 012baa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 25653: 008124ad 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 25653: 008124dd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 25654: 012b8054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 25655: 01311d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 25656: 006ecbf1 68 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ + 25656: 006ecc21 68 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ 25657: 011ee380 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 25658: 00848d9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 25658: 00848dcd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 25659: 0131248e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 25660: 005553d5 2640 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 25661: 012b3460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 25662: 011f3894 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 25663: 0131183e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 25664: 01313606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 25665: 005b8d01 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ - 25666: 006d67bd 118 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ + 25666: 006d67ed 118 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ 25667: 012c239c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 25668: 0121d1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw1 │ │ │ │ 25669: 0121d170 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw2 │ │ │ │ 25670: 004c9749 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 25671: 002be5b9 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 25672: 012c6928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 25673: 005b4605 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 25674: 0080b689 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 25674: 0080b6b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 25675: 01311e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 25676: 0032a4ad 180 FUNC GLOBAL DEFAULT 12 register_reset │ │ │ │ - 25677: 006d6835 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ + 25677: 006d6865 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ 25678: 005aee21 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 25679: 002968f5 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 25680: 012caa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 25681: 012be6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 25682: 013132da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 25683: 012bd488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 25684: 0088adf5 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 25684: 0088ae25 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 25685: 013117d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 25686: 00552781 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 25687: 002b89f5 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 25688: 0073bb45 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ - 25689: 006e6949 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ + 25688: 0073bb75 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 25689: 006e6979 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ 25690: 012b3230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 25691: 0080866d 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 25691: 0080869d 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 25692: 005e6b39 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 25693: 0039815d 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 25694: 01312182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 25695: 0079bd35 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 25695: 0079bd65 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 25696: 013110e0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 25697: 008567b1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ - 25698: 006d68d5 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ + 25697: 008567e1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 25698: 006d6905 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ 25699: 012b33c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 25700: 00524049 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ 25701: 012158c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_b │ │ │ │ - 25702: 00855a91 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 25702: 00855ac1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 25703: 002a7e19 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 25704: 00879af5 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 25705: 00879c65 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 25706: 007350bd 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ - 25707: 006acc69 80 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ + 25704: 00879b25 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 25705: 00879c95 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 25706: 007350ed 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 25707: 006accfd 80 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ 25708: 012bc1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 25709: 005c6f75 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 25710: 0071daa1 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ - 25711: 006e6a41 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ + 25710: 0071dad1 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 25711: 006e6a71 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ 25712: 01215844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_h │ │ │ │ 25713: 012c9430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ 25714: 012c7c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_EVENT_EVENT │ │ │ │ - 25715: 0076a86d 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 25716: 0087ae41 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 25717: 008971e1 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 25715: 0076a89d 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 25716: 0087ae71 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 25717: 00897211 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 25718: 013122d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 25719: 013116c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 25720: 00829821 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 25720: 00829851 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 25721: 013133a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 25722: 00342201 90 FUNC GLOBAL DEFAULT 12 cxl_event_irq_assert │ │ │ │ 25723: 01188404 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 25724: 01311152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 25725: 007f8fa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 25726: 00876eed 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 25725: 007f8fd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 25726: 00876f1d 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 25727: 01312ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 25728: 01311a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 25729: 012bb8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 25730: 012b767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 25731: 012b51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 25732: 0131231c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 25733: 0120f85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_ub │ │ │ │ 25734: 01311da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 25735: 005b8bdd 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 25736: 0088306d 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 25736: 0088309d 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 25737: 0066eb65 208 FUNC GLOBAL DEFAULT 12 raspi_machine_class_common_init │ │ │ │ 25738: 013136d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 25739: 01311f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_HANDLE_CMD_DSTATE │ │ │ │ 25740: 013127fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 25741: 011eb4f4 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 25742: 0085afb1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 25742: 0085afe1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 25743: 013117f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 25744: 012b4070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 25745: 012bb03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 25746: 012b9aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 25747: 012b39cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 25748: 012c0488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 25749: 0120f7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uh │ │ │ │ 25750: 002be459 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 25751: 01313010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 25752: 0047eb15 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 25753: 00852611 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 25753: 00852641 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 25754: 012b6854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 25755: 012c1018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 25756: 01311c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 25757: 012c6738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 25758: 01188bac 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 25759: 0131275c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 25760: 01311eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 25761: 008116d1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 25762: 0084fbdd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 25761: 00811701 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 25762: 0084fc0d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 25763: 0131242a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 25764: 012bb1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 25765: 012bd498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 25766: 005d3d21 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 25767: 0080c691 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 25768: 0086fd55 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 25767: 0080c6c1 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 25768: 0086fd85 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 25769: 005d440d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 25770: 01311df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 25771: 002f7871 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 25772: 01311564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 25773: 003effe9 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 25774: 013130c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 25775: 01311f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 25776: 00524241 328 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 25777: 00838d69 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 25777: 00838d99 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ 25778: 0060fb11 114 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u8 │ │ │ │ 25779: 0120f754 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uw │ │ │ │ - 25780: 008607a1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ - 25781: 006e4e11 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ + 25780: 008607d1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 25781: 006e4e41 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ 25782: 0052575d 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 25783: 0077c4d1 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 25783: 0077c501 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ 25784: 010b4dfc 48 OBJECT GLOBAL DEFAULT 21 cfmws_ops │ │ │ │ 25785: 004b2815 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 25786: 012ca27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 25787: 006d21cd 82 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ - 25788: 00769835 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 25787: 006d21fd 82 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ + 25788: 00769865 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 25789: 004df185 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 25790: 01312c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 25791: 0072bcdd 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 25791: 0072bd0d 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 25792: 01226044 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh_round_to_zero │ │ │ │ 25793: 00562b79 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ - 25794: 006e4f89 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ - 25795: 006d2221 112 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ + 25794: 006e4fb9 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ + 25795: 006d2251 112 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ 25796: 013114ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 25797: 00842b05 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 25797: 00842b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 25798: 0054243d 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 25799: 00893285 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 25799: 008932b5 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 25800: 012c0918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 25801: 0076617d 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 25801: 007661ad 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 25802: 01312584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 25803: 00523bf5 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 25804: 012b8214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 25805: 01312ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 25806: 007fc1f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 25806: 007fc225 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 25807: 012c9450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 25808: 01313da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 25809: 012c3354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ - 25810: 006dc009 184 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ + 25810: 006dc039 184 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ 25811: 012c9a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 25812: 0085f3e9 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 25812: 0085f419 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 25813: 012b709c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 25814: 012b2bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 25815: 0072cb1d 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 25816: 00820451 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 25815: 0072cb4d 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 25816: 00820481 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 25817: 012b5384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 25818: 012c07c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 25819: 012b36a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ - 25820: 006d2291 116 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ + 25820: 006d22c1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ 25821: 01311c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 25822: 012bd7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 25823: 007c0751 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 25823: 007c0781 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 25824: 01312766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 25825: 00819f65 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 25826: 007fd479 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 25825: 00819f95 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 25826: 007fd4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 25827: 00511c8d 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 25828: 005b8ea1 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 25829: 01311874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 25830: 012ca81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 25831: 012be184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 25832: 012203f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u8 │ │ │ │ 25833: 011696f8 220 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 25834: 008461b5 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 25834: 008461e5 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 25835: 01313838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 25836: 012c232c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 25837: 012b89a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 25838: 010b58d0 64 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 25839: 012c38a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 25840: 012baabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 25841: 012ba75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 25842: 0032fec1 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 25843: 007691e9 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 25843: 00769219 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 25844: 005bff59 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 25845: 012c8ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 25846: 005b7ca1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 25847: 0078acfd 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 25847: 0078ad2d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 25848: 012bd698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 25849: 005aee89 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 25850: 002f83dd 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 25851: 012b83f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 25852: 006822e1 100 FUNC GLOBAL DEFAULT 12 gen_gvec_rbit │ │ │ │ 25853: 00569b19 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 25854: 0032b889 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 25855: 012bf1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 25856: 012cac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 25857: 00895f5d 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 25858: 00819941 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 25857: 00895f8d 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 25858: 00819971 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 25859: 012c7098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 25860: 01311774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 25861: 013136ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 25862: 007349c9 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 25863: 006f0a85 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ - 25864: 0081a3e5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 25862: 007349f9 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 25863: 006f0ab5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ + 25864: 0081a415 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 25865: 002bf691 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 25866: 003139a5 72 FUNC GLOBAL DEFAULT 12 lm4549_read │ │ │ │ 25867: 013123ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ - 25868: 006f0985 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ + 25868: 006f09b5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ 25869: 0054e221 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 25870: 0084a811 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ - 25871: 007930f1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ + 25870: 0084a841 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 25871: 00793121 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ 25872: 00565b51 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 25873: 00885971 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 25873: 008859a1 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 25874: 012b2f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 25875: 0115bce4 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 25876: 012bae6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 25877: 00562a11 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 25878: 00748cc9 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 25878: 00748cf9 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 25879: 013133ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 25880: 01312294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 25881: 013132b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 25882: 005e3a49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 25883: 01204a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarb │ │ │ │ - 25884: 006e1045 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ - 25885: 006f0a05 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ + 25884: 006e1075 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ + 25885: 006f0a35 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ 25886: 01311646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 25887: 012c5b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 25888: 012b3640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 25889: 0082cba9 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 25889: 0082cbd9 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 25890: 013136ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 25891: 012c5ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 25892: 012b4de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 25893: 01204a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarh │ │ │ │ 25894: 012c00e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 25895: 00818e21 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 25896: 00878991 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 25895: 00818e51 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 25896: 008789c1 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 25897: 012b89c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 25898: 0131166a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 25899: 012c4c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 25900: 0131107f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 25901: 002f7d49 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 25902: 01311b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 25903: 012b4730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 25904: 00562aa1 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 25905: 005ea261 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 25906: 012bd158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 25907: 007832d9 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 25908: 0072c849 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 25907: 00783309 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 25908: 0072c879 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 25909: 01311c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 25910: 012ca980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 25911: 007f35bd 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 25911: 007f35ed 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 25912: 012b91bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 25913: 013117b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 25914: 00781359 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 25914: 00781389 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 25915: 012c497c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 25916: 00872855 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 25916: 00872885 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 25917: 012c33e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 25918: 00615121 6 FUNC GLOBAL DEFAULT 12 helper_recpe_rpres_f32 │ │ │ │ 25919: 005f8021 62 FUNC GLOBAL DEFAULT 12 gt_get_countervalue │ │ │ │ 25920: 012199c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_d │ │ │ │ 25921: 012cae34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 25922: 002f7bf5 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 25923: 01204990 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarw │ │ │ │ 25924: 012cb104 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 25925: 012ef6e8 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 25926: 0084d97d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 25927: 00746429 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 25926: 0084d9ad 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 25927: 00746459 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 25928: 01219ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_h │ │ │ │ 25929: 01311b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 25930: 0078b6f5 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 25930: 0078b725 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 25931: 012c8e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 25932: 005eeea5 6 FUNC GLOBAL DEFAULT 12 common_semi_has_synccache │ │ │ │ 25933: 01312844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 25934: 0131210e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 25935: 01311450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 25936: 007fbdbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 25936: 007fbded 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 25937: 01311b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 25938: 012ca75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 25939: 00297109 220 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 25940: 008a12b9 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 25940: 008a12e9 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 25941: 012c9410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 25942: 01312588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 25943: 00821a19 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 25943: 00821a49 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 25944: 01219a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_s │ │ │ │ 25945: 012c3cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 25946: 00560fd5 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 25947: 00571611 320 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 25948: 01312272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 25949: 013113ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 25950: 002cbd7d 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 25951: 0131327e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 25952: 0082bbd5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 25952: 0082bc05 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 25953: 01212850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot │ │ │ │ 25954: 012b8960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 25955: 01312ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 25956: 012eeeac 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 25957: 01312fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 25958: 0088cfdd 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 25958: 0088d00d 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 25959: 013132c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 25960: 012c09b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 25961: 012c7088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 25962: 0089e46d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 25963: 0084b5a1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 25962: 0089e49d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 25963: 0084b5d1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 25964: 012c3834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 25965: 012bb4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 25966: 008211b9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 25966: 008211e9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 25967: 012c7418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 25968: 01227880 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muld │ │ │ │ 25969: 005d8ecd 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 25970: 00474361 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 25971: 00745d9d 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 25971: 00745dcd 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 25972: 012b5104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 25973: 0088530d 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 25973: 0088533d 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 25974: 012c5428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 25975: 01311a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 25976: 01227988 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mulh │ │ │ │ 25977: 012c877c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 25978: 005eeab9 44 FUNC GLOBAL DEFAULT 12 kvm_arm_get_max_vm_ipa_size │ │ │ │ 25979: 00329285 96 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 25980: 012bb2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ @@ -25992,490 +25992,490 @@ │ │ │ │ 25988: 012c35a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 25989: 0050ea4d 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 25990: 012b9d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 25991: 005d8745 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 25992: 012c5328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 25993: 01312b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 25994: 01227904 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muls │ │ │ │ - 25995: 006f3019 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ - 25996: 0076d445 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 25995: 006f3049 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ + 25996: 0076d475 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 25997: 0120f334 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_os_uw │ │ │ │ 25998: 00682345 104 FUNC GLOBAL DEFAULT 12 gen_gvec_rev16 │ │ │ │ 25999: 0131329c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 26000: 007491f9 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 26000: 00749229 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 26001: 003002fd 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 26002: 013136fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 26003: 006f2ea1 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ - 26004: 0088379d 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 26003: 006f2ed1 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ + 26004: 008837cd 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 26005: 0053ced5 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 26006: 0131255a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_WRITE_DSTATE │ │ │ │ 26007: 012cb4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 26008: 008444a9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 26008: 008444d9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 26009: 01311896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 26010: 01313050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 26011: 005eea21 44 FUNC GLOBAL DEFAULT 12 write_list_to_kvmstate │ │ │ │ 26012: 002fb289 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ - 26013: 006f2f5d 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ + 26013: 006f2f8d 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ 26014: 01311a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 26015: 008119c9 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 26015: 008119f9 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 26016: 002d4fe1 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 26017: 012c9e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 26018: 012c87ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 26019: 007f8d4d 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 26019: 007f8d7d 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 26020: 013116ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 26021: 0043d0a5 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 26022: 012c0288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 26023: 00523211 34 FUNC GLOBAL DEFAULT 12 cpu_set_interrupt │ │ │ │ 26024: 0131222e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 26025: 0084e4d5 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 26025: 0084e505 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 26026: 012174a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_d │ │ │ │ 26027: 01313e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 26028: 013132cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 26029: 01225e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs_round_to_zero │ │ │ │ - 26030: 0088f611 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ + 26030: 0088f641 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ 26031: 0054bb39 284 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_device_info │ │ │ │ 26032: 002faecd 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 26033: 012b5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_2LVL_EVENT │ │ │ │ 26034: 012175a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_h │ │ │ │ 26035: 0043ca09 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 26036: 01311e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 26037: 01185fcc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 26038: 00845b4d 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ - 26039: 006d07d9 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ + 26038: 00845b7d 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 26039: 006d0809 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ 26040: 01311ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 26041: 004e5379 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 26042: 00832dd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 26042: 00832e05 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 26043: 012c258c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 26044: 012c0908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 26045: 011fe9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbb │ │ │ │ 26046: 00448da9 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 26047: 002b64b9 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 26048: 007706f1 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 26048: 00770721 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 26049: 01217524 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_s │ │ │ │ 26050: 0059c135 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 26051: 003ef4c5 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 26052: 012be5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 26053: 0053eb8d 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 26054: 0083363d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 26054: 0083366d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 26055: 012b728c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 26056: 01186620 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ 26057: 011fe924 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbh │ │ │ │ 26058: 01221c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_b │ │ │ │ - 26059: 0086fdb9 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 26059: 0086fde9 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 26060: 00421dd5 16 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ 26061: 005cc90d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 26062: 0120fe08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_w │ │ │ │ 26063: 01221aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_d │ │ │ │ 26064: 0131228a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 26065: 005e8e31 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 26066: 00874dd9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 26066: 00874e09 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 26067: 01311910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ 26068: 005e8481 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 26069: 0083c281 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 26070: 009b82e8 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 26069: 0083c2b1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 26070: 009b8308 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 26071: 01311b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 26072: 01221bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_h │ │ │ │ 26073: 004b2189 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 26074: 01313e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 26075: 0071f295 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 26075: 0071f2c5 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 26076: 005486c1 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 26077: 002bef19 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 26078: 013112cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 26079: 012bd228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ - 26080: 006d444d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ + 26080: 006d447d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ 26081: 01313150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 26082: 01312a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 26083: 002bc811 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 26084: 00843449 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 26084: 00843479 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 26085: 0054b5e1 364 FUNC GLOBAL DEFAULT 12 iommufd_backend_unmap_dma │ │ │ │ 26086: 01221b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_s │ │ │ │ - 26087: 006d44a5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ + 26087: 006d44d5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ 26088: 01313d9b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 26089: 012bc6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 26090: 01313540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 26091: 0089bfad 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 26091: 0089bfdd 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 26092: 0057072d 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 26093: 00559e51 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 26094: 011f8390 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssubaddx │ │ │ │ 26095: 005e2041 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 26096: 007e190d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 26097: 00871079 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 26096: 007e193d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 26097: 008710a9 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 26098: 012bf074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 26099: 0131210a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 26100: 002c6629 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 26101: 006823ad 144 FUNC GLOBAL DEFAULT 12 gen_gvec_rev32 │ │ │ │ 26102: 012baf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 26103: 012b6ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 26104: 01186bac 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 26105: 012c0968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 26106: 005d07c5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 26107: 0131270a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 26108: 012c4efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 26109: 012b5cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 26110: 01313866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 26111: 0051582d 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 26112: 0081ca31 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ - 26113: 0085f7ad 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 26114: 0087f885 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 26115: 00743869 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 26112: 0081ca61 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 26113: 0085f7dd 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 26114: 0087f8b5 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 26115: 00743899 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 26116: 012b9acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 26117: 012b67f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 26118: 006d4515 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ - 26119: 007b65b1 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 26118: 006d4545 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ + 26119: 007b65e1 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 26120: 01217bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_h │ │ │ │ 26121: 0065f32d 760 FUNC GLOBAL DEFAULT 12 sa1110_init │ │ │ │ 26122: 0131174a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 26123: 0057bb05 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 26124: 00820001 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 26125: 0072bb91 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 26124: 00820031 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 26125: 0072bbc1 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 26126: 005e17a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 26127: 013137f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 26128: 01219d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfsub │ │ │ │ 26129: 01311da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 26130: 01217b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_s │ │ │ │ - 26131: 007455a9 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 26132: 0078d549 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 26131: 007455d9 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 26132: 0078d579 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 26133: 002efa8d 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 26134: 002b9a61 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 26135: 01185fa4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 26136: 002c3aed 120 FUNC GLOBAL DEFAULT 12 helper_usub8 │ │ │ │ 26137: 0122ce3c 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 26138: 01311530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 26139: 002b8869 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 26140: 013135be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 26141: 0076c575 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 26141: 0076c5a5 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 26142: 0131315e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 26143: 013132ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 26144: 0131237c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 26145: 007f9e5d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 26146: 00874269 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 26145: 007f9e8d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 26146: 00874299 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 26147: 01311a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 26148: 0081dd95 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 26148: 0081ddc5 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 26149: 002f8f99 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 26150: 00730a25 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 26151: 007491ed 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 26150: 00730a55 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 26151: 0074921d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 26152: 002db201 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 26153: 013110a3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 26154: 005e7fb1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 26155: 012c65a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 26156: 00874461 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 26156: 00874491 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 26157: 00526b2d 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 26158: 0082a8d5 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 26158: 0082a905 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 26159: 01311134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 26160: 011efb38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 26161: 01312288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 26162: 0044ff19 84 FUNC GLOBAL DEFAULT 12 cxl_get_hb_passthrough │ │ │ │ 26163: 012b964c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 26164: 00833f71 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 26165: 008a22bd 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 26164: 00833fa1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 26165: 008a22ed 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 26166: 012c4a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 26167: 00766d55 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 26167: 00766d85 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 26168: 01312792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 26169: 00511c19 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 26170: 002b62d1 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 26171: 0131302e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 26172: 00697619 58 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ + 26172: 00697685 58 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ 26173: 01311ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 26174: 00680ee9 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmulh_qc │ │ │ │ 26175: 01313836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ - 26176: 006d2305 78 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ + 26176: 006d2335 78 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ 26177: 013119f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 26178: 00556585 228 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 26179: 012c02a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 26180: 012c07d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 26181: 01311f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 26182: 012c1f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 26183: 01312044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_STATE_CHANGE_DSTATE │ │ │ │ 26184: 012ba16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 26185: 002f6381 688 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ - 26186: 006d2355 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ + 26186: 006d2385 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ 26187: 012bd0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 26188: 006d4585 86 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ + 26188: 006d45b5 86 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ 26189: 0039384d 176 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ 26190: 00537d59 300 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 26191: 012b61f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 26192: 012cab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 26193: 011f9fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_usad8 │ │ │ │ 26194: 012c9420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ - 26195: 006d45dd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ + 26195: 006d460d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ 26196: 002b9591 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 26197: 013119d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 26198: 01311804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 26199: 0089e12d 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 26199: 0089e15d 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 26200: 013114cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 26201: 012ca16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 26202: 012c5528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 26203: 012cb39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 26204: 002eb3f5 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 26205: 005d0849 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 26206: 0131163e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ - 26207: 006d23c1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ + 26207: 006d23f1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ 26208: 012cbd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ 26209: 00307b89 1316 FUNC GLOBAL DEFAULT 12 build_acpi_pci_hotplug │ │ │ │ - 26210: 0083e119 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 26211: 00744009 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 26210: 0083e149 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 26211: 00744039 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 26212: 005fb739 146 FUNC GLOBAL DEFAULT 12 arm_pan_enabled │ │ │ │ 26213: 00ab33c8 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 26214: 012bca38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 26215: 013110b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 26216: 005d0b51 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 26217: 01311426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 26218: 012c6648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 26219: 012bf1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 26220: 01312e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 26221: 012c41e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ - 26222: 006d464d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ + 26222: 006d467d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ 26223: 012be1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 26224: 013114f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 26225: 012b3ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 26226: 005117a5 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 26227: 012ba99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 26228: 00828559 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 26228: 00828589 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 26229: 013110fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 26230: 013115a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_TOO_LONG_DSTATE │ │ │ │ 26231: 0057ac85 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 26232: 012b6964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 26233: 0058a049 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 26234: 013121da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 26235: 0072776d 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 26235: 0072779d 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ 26236: 0053dac5 272 FUNC GLOBAL DEFAULT 12 qdev_find_default_bus │ │ │ │ - 26237: 0076601d 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 26238: 00834235 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 26239: 00810451 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 26237: 0076604d 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 26238: 00834265 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 26239: 00810481 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 26240: 012bf0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 26241: 012b4050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 26242: 007fd8ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 26242: 007fd91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 26243: 01312300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 26244: 0084d075 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 26245: 0084f3f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 26244: 0084d0a5 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 26245: 0084f421 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 26246: 012c5788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 26247: 008983ed 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ - 26248: 006de3d5 316 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ + 26247: 0089841d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 26248: 006de405 316 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ 26249: 0054dc89 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 26250: 012b6a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 26251: 005cd9c1 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 26252: 01313360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 26253: 0057d8c9 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 26254: 002c2389 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 26255: 0086fad9 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 26255: 0086fb09 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 26256: 01312de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 26257: 0050f8c1 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 26258: 012bb54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 26259: 0051a08d 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 26260: 00850ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 26260: 00850ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 26261: 01311404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 26262: 009fad84 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 26262: 009fada4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 26263: 01312e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 26264: 012bc9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 26265: 011efab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 26266: 012c7388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ - 26267: 006de511 356 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ + 26267: 006de541 356 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ 26268: 012c9e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 26269: 01313800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 26270: 012b9a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 26271: 0068243d 152 FUNC GLOBAL DEFAULT 12 gen_gvec_rev64 │ │ │ │ 26272: 01312a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 26273: 01169218 220 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 26274: 012b4644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 26275: 012c10b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 26276: 007feb11 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 26276: 007feb41 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 26277: 0045ad79 192 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 26278: 01313e7d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 26279: 0059b52d 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 26280: 007ba0e5 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 26280: 007ba115 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ 26281: 0131110c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_DSTATE │ │ │ │ - 26282: 00840c81 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 26283: 0072af25 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 26282: 00840cb1 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 26283: 0072af55 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 26284: 012c6b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 26285: 01312e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 26286: 009b7f34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ - 26287: 006de675 296 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ + 26286: 009b7f54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 26287: 006de6a5 296 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ 26288: 012ba06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 26289: 01311bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 26290: 013136b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 26291: 0131254e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 26292: 00797061 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 26292: 00797091 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 26293: 01312b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 26294: 00820e91 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 26294: 00820ec1 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 26295: 01313038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 26296: 00368131 302 FUNC GLOBAL DEFAULT 12 framebuffer_update_display │ │ │ │ 26297: 012b6c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 26298: 01311956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 26299: 01312b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 26300: 012c9a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 26301: 01185f54 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 26302: 012c881c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 26303: 0121bd54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sstoh │ │ │ │ 26304: 012b706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 26305: 0072f271 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 26306: 00881f2d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 26305: 0072f2a1 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 26306: 00881f5d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 26307: 0053ca19 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 26308: 00562109 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 26309: 012cc03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 26310: 012bc178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 26311: 00835a09 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 26311: 00835a39 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 26312: 0054a4d9 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 26313: 012c3384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 26314: 013128d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 26315: 012c7518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 26316: 013119b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 26317: 0055d401 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 26318: 002a94b1 352 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 26319: 0082ef09 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 26320: 00779fa1 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 26319: 0082ef39 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 26320: 00779fd1 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 26321: 01312c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 26322: 00542215 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 26323: 007f850d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 26323: 007f853d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 26324: 011ebf68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 26325: 0131385e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 26326: 01313452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 26327: 005b5f0d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 26328: 00718891 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 26328: 007188c1 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 26329: 012c59e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 26330: 0120b134 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulb │ │ │ │ 26331: 0131280a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 26332: 011f1c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 26333: 0083e191 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 26333: 0083e1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 26334: 01311af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 26335: 01312d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 26336: 005dbf95 6 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 26337: 0087ac25 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 26337: 0087ac55 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ 26338: 0120b0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulh │ │ │ │ 26339: 002c47f1 172 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su0 │ │ │ │ - 26340: 0084af91 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 26340: 0084afc1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 26341: 002c489d 192 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su1 │ │ │ │ - 26342: 006f0285 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfadd │ │ │ │ + 26342: 006f02b5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfadd │ │ │ │ 26343: 0051a9ed 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 26344: 01311f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 26345: 00869369 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 26345: 00869399 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 26346: 0043f4b5 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 26347: 0041fb79 28 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ 26348: 01222e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s16 │ │ │ │ - 26349: 00861a9d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 26350: 0073354d 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 26349: 00861acd 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 26350: 0073357d 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 26351: 002fa199 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 26352: 005e8715 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 26353: 00837641 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 26354: 0078a795 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 26353: 00837671 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 26354: 0078a7c5 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 26355: 002b9171 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 26356: 0131155c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 26357: 005d08d1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 26358: 012b779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 26359: 012b99cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 26360: 012ca2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 26361: 002c3d35 30 FUNC GLOBAL DEFAULT 12 helper_uhsub16 │ │ │ │ 26362: 012b6150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 26363: 01312e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ 26364: 00659371 280 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_ipa │ │ │ │ - 26365: 008766e5 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 26365: 00876715 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 26366: 01311a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 26367: 006efff1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ + 26367: 006f0021 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ 26368: 0120b02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulw │ │ │ │ 26369: 005b7069 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 26370: 013136aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 26371: 0072f289 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 26372: 008095b1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 26371: 0072f2b9 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 26372: 008095e1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 26373: 0131277e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 26374: 005ca0e5 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ - 26375: 006efef1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ + 26375: 006eff21 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ 26376: 002cc7c5 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 26377: 004b23f1 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 26378: 0043f7c9 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 26379: 0089431d 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 26379: 0089434d 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 26380: 01311ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 26381: 0131279e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 26382: 005deb71 104 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 26383: 012bdff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 26384: 00856ee5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 26384: 00856f15 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 26385: 012cc08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 26386: 0082553d 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ - 26387: 006eff71 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ + 26386: 0082556d 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 26387: 006effa1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ 26388: 0057bc75 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 26389: 002a8bdd 1996 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 26390: 005e2655 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 26391: 004b37f1 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 26392: 012c4a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 26393: 006f7849 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ - 26394: 0078c461 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 26393: 006f7879 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ + 26394: 0078c491 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 26395: 01223050 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s16 │ │ │ │ 26396: 013121ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 26397: 012ba6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ - 26398: 006f7629 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ + 26398: 006f7659 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ 26399: 012be384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 26400: 01312ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 26401: 003effa9 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 26402: 0121a59c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_d │ │ │ │ 26403: 012b6cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 26404: 00421ea9 84 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ 26405: 011efa30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 26406: 0121a6a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_h │ │ │ │ 26407: 013136f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 26408: 012c95d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 26409: 01312668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 26410: 0131354e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ - 26411: 006fa8a1 572 FUNC GLOBAL DEFAULT 12 helper_sme2_bfvdot_idx │ │ │ │ + 26411: 006fa8d1 572 FUNC GLOBAL DEFAULT 12 helper_sme2_bfvdot_idx │ │ │ │ 26412: 004b60dd 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 26413: 005e2d91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 26414: 00766db5 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ - 26415: 006f7739 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ + 26414: 00766de5 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 26415: 006f7769 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ 26416: 012cb61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 26417: 0066dccd 256 FUNC GLOBAL DEFAULT 12 bcm283x_common_realize │ │ │ │ - 26418: 008293dd 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 26418: 0082940d 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 26419: 005cbefd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 26420: 005ed521 86 FUNC GLOBAL DEFAULT 12 arm_register_pre_el_change_hook │ │ │ │ 26421: 013133ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 26422: 012c02f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ - 26423: 006ea341 18 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ + 26423: 006ea371 18 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ 26424: 012c15a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 26425: 013119fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 26426: 012bd308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 26427: 01311554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 26428: 00522bad 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 26429: 0089139d 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 26429: 008913cd 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 26430: 013133fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 26431: 01311bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 26432: 0072f225 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 26432: 0072f255 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ 26433: 0121a620 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_s │ │ │ │ - 26434: 00890859 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 26435: 006e9f31 416 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 26436: 00750269 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 26434: 00890889 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 26435: 006e9f61 416 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ + 26436: 00750299 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 26437: 0053b9ad 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 26438: 012c1d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 26439: 012c6858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ 26440: 011f79c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll │ │ │ │ - 26441: 0087b3d1 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 26441: 0087b401 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 26442: 013121d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 26443: 012c06d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 26444: 012c54f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 26445: 01312b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 26446: 01312ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 26447: 00601205 4 FUNC GLOBAL DEFAULT 12 arm_gt_sel2timer_cb │ │ │ │ 26448: 005d1bd9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 26449: 007f9b51 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 26450: 00783099 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 26449: 007f9b81 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 26450: 007830c9 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 26451: 012c0a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 26452: 0078464d 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 26452: 0078467d 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 26453: 00554271 280 FUNC GLOBAL DEFAULT 12 cpr_exec_input │ │ │ │ 26454: 012c26cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 26455: 01312fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 26456: 005eb1e1 52 FUNC GLOBAL DEFAULT 12 arm_cpu_synchronize_from_tb │ │ │ │ 26457: 005d6e69 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 26458: 00586851 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 26459: 01188ab8 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 26460: 01227da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_get_fpscr │ │ │ │ 26461: 005d2479 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 26462: 005381b5 116 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 26463: 007e6845 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 26463: 007e6875 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 26464: 005df7e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ 26465: 012c7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_WORD_EVENT │ │ │ │ - 26466: 0089f8e5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 26467: 0084c9b1 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 26468: 00873705 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 26469: 007fca29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 26470: 0083b06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 26466: 0089f915 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 26467: 0084c9e1 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 26468: 00873735 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 26469: 007fca59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 26470: 0083b09d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 26471: 01312342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 26472: 012c03b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 26473: 012c34f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 26474: 012bcc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 26475: 012c08c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 26476: 0039d98d 140 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 26477: 012bdb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ @@ -26484,342 +26484,342 @@ │ │ │ │ 26480: 01311b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 26481: 002f0b59 12 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 26482: 005ba481 448 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 26483: 00424585 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 26484: 0052fdbd 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 26485: 01311414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 26486: 01312b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 26487: 00722e31 2312 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 26487: 00722e61 2312 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 26488: 011ed828 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 26489: 012ba83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 26490: 0054e5a9 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 26491: 00880559 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 26492: 00859955 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 26491: 00880589 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 26492: 00859985 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 26493: 002bb2b1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 26494: 00832d99 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 26495: 0081fa19 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 26494: 00832dc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 26495: 0081fa49 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 26496: 012bb4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 26497: 012b6020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 26498: 013113a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ - 26499: 006d9bbd 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ + 26499: 006d9bed 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ 26500: 01311b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 26501: 00851169 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 26501: 00851199 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 26502: 00512d89 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 26503: 011ecfe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ - 26504: 006d9c49 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ + 26504: 006d9c79 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ 26505: 012caa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 26506: 012c9184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 26507: 005b75cd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 26508: 006d9849 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ - 26509: 007f9531 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 26508: 006d9879 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ + 26509: 007f9561 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 26510: 012b6674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 26511: 0055d1a9 252 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 26512: 012b4e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 26513: 00736f81 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 26513: 00736fb1 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 26514: 012c7778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 26515: 0088c921 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 26516: 00823949 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 26515: 0088c951 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 26516: 00823979 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 26517: 00440295 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ - 26518: 006d98d1 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ + 26518: 006d9901 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ 26519: 013105fc 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 26520: 01312630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_RESET_DSTATE │ │ │ │ 26521: 005f87f9 9252 FUNC GLOBAL DEFAULT 12 register_cp_regs_for_features │ │ │ │ 26522: 012cbd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 26523: 012b450c 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 26524: 00835575 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 26524: 008355a5 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 26525: 013126be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 26526: 0055cd45 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 26527: 012c1884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ - 26528: 006d9cf9 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ + 26528: 006d9d29 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ 26529: 004b70f9 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 26530: 012c846c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 26531: 0131147c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 26532: 012cbd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 26533: 011e0d40 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 26534: 0084e189 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 26534: 0084e1b9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 26535: 0059bba5 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 26536: 012c6e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 26537: 011e0d70 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 26538: 012c876c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 26539: 0088a79d 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 26540: 007c03f9 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 26539: 0088a7cd 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 26540: 007c0429 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 26541: 011e0dc0 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 26542: 011e0e60 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 26543: 012b41e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 26544: 006d9981 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ + 26544: 006d99b1 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ 26545: 013132e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ - 26546: 008a5c61 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 26546: 008a5c91 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 26547: 005c9a65 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 26548: 002c6085 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 26549: 005e51d1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 26550: 0073599d 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 26550: 007359cd 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 26551: 01312ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 26552: 002c3ef1 100 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ 26553: 0047ec95 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 26554: 012c4fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 26555: 01312404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 26556: 0131185e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 26557: 01313066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 26558: 012bc618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 26559: 00833ce5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 26560: 0075e645 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 26559: 00833d15 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 26560: 0075e675 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 26561: 012c26dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 26562: 00394505 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 26563: 013137dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 26564: 012c5e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 26565: 006d6eed 186 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ + 26565: 006d6f1d 186 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ 26566: 005c9a35 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 26567: 00837361 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 26567: 00837391 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 26568: 002fb1e1 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 26569: 013112a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 26570: 007463d1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 26570: 00746401 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 26571: 005e9745 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 26572: 006d6fa9 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ + 26572: 006d6fd9 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ 26573: 005cb5f1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 26574: 012b71fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 26575: 00736501 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 26576: 0089ff6d 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 26575: 00736531 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 26576: 0089ff9d 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 26577: 0054bc55 408 FUNC GLOBAL DEFAULT 12 iommufd_backend_invalidate_cache │ │ │ │ 26578: 012b7ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 26579: 007662f5 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ - 26580: 00819491 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 26579: 00766325 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 26580: 008194c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 26581: 0045cae1 248 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 26582: 00843775 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 26583: 0081fc35 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 26582: 008437a5 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 26583: 0081fc65 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 26584: 012c829c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 26585: 005cb359 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 26586: 01311548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 26587: 012c2f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 26588: 00849569 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 26588: 00849599 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 26589: 013120fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 26590: 012bb66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 26591: 005cc68d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 26592: 01312d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 26593: 01312c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 26594: 005cb9e1 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 26595: 0078841d 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 26596: 006d7079 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ + 26595: 0078844d 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 26596: 006d70a9 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ 26597: 005cba21 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 26598: 005cba65 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 26599: 01311160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 26600: 012c2204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 26601: 01311cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 26602: 01188ad0 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 26603: 005e0631 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 26604: 01312c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 26605: 005cbaad 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 26606: 013113fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 26607: 013138b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 26608: 0071cc81 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 26608: 0071ccb1 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 26609: 012be414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 26610: 0075ebb9 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 26610: 0075ebe9 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 26611: 012c3f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 26612: 00816d2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 26612: 00816d5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 26613: 012bd138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 26614: 0122a614 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 26615: 012bc528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TFD_EVENT │ │ │ │ 26616: 0131232c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 26617: 0131349e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 26618: 012ba7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 26619: 0084c811 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 26619: 0084c841 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 26620: 01312214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 26621: 003aad1d 138 FUNC GLOBAL DEFAULT 12 gicv3_redist_lpi_pending │ │ │ │ 26622: 012bd248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 26623: 0080abb5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 26624: 0084e0c9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 26623: 0080abe5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 26624: 0084e0f9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 26625: 01313892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 26626: 012c76c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 26627: 012b5c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 26628: 012b80d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 26629: 01311e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 26630: 0055df89 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 26631: 00599e01 116 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ - 26632: 006e17f5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ + 26632: 006e1825 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ 26633: 013110f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 26634: 012c5df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ 26635: 005e0ab1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 26636: 0081c771 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 26636: 0081c7a1 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 26637: 012c0138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 26638: 01312232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 26639: 00734b7d 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 26639: 00734bad 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 26640: 012b6be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 26641: 01312836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ - 26642: 006e1865 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ + 26642: 006e1895 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ 26643: 005ed93d 36 FUNC GLOBAL DEFAULT 12 arm_build_mp_affinity │ │ │ │ 26644: 005586d5 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 26645: 012b6030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 26646: 0076d03d 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 26647: 00713f31 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 26646: 0076d06d 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 26647: 00713f61 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 26648: 01311286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 26649: 0054e205 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 26650: 005e5029 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 26651: 01312122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 26652: 013114c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 26653: 0131283a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 26654: 0084f945 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 26654: 0084f975 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 26655: 005dbd91 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 26656: 011f7940 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_ushll │ │ │ │ 26657: 012c0258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 26658: 0053a671 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 26659: 01312b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 26660: 00757771 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 26661: 007bcef5 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 26660: 007577a1 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 26661: 007bcf25 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 26662: 010b9194 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 26663: 012b962c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 26664: 01312314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 26665: 006e18d5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ - 26666: 007f39ad 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 26665: 006e1905 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ + 26666: 007f39dd 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 26667: 005de3c5 224 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 26668: 012c9114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 26669: 013122e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 26670: 007fcfc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 26670: 007fcff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 26671: 0044d3f9 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 26672: 00860001 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ - 26673: 006d713d 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ + 26672: 00860031 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 26673: 006d716d 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ 26674: 01311b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 26675: 01208878 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsb │ │ │ │ 26676: 00600d95 12 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el │ │ │ │ 26677: 012c7918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 26678: 0088bbd9 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 26678: 0088bc09 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 26679: 011ee2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 26680: 007e7541 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 26681: 006d71ed 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ + 26680: 007e7571 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 26681: 006d721d 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ 26682: 012087f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsh │ │ │ │ 26683: 005af569 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 26684: 01212ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzxw_s │ │ │ │ 26685: 004db1b5 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 26686: 002ca111 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 26687: 0071d16d 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 26687: 0071d19d 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 26688: 01311a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 26689: 012b391c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 26690: 013129e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 26691: 005c1191 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ 26692: 00569605 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 26693: 00530c61 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 26694: 012c9df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 26695: 00832ec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 26696: 00842a8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 26697: 007f5ead 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 26698: 007bd2ad 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 26699: 006d72b5 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ - 26700: 008a2621 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 26695: 00832ef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 26696: 00842abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 26697: 007f5edd 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 26698: 007bd2dd 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 26699: 006d72e5 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ + 26700: 008a2651 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 26701: 011ee068 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 26702: 0084e7a5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 26702: 0084e7d5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 26703: 01208770 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsw │ │ │ │ 26704: 00297db1 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 26705: 01311c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 26706: 012be4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 26707: 012c0d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 26708: 013131b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 26709: 00886331 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 26709: 00886361 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 26710: 012c6e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 26711: 0073bb39 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 26711: 0073bb69 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 26712: 0131107d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 26713: 003eb815 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 26714: 013111ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 26715: 002b9641 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 26716: 012b60f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 26717: 012c0958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 26718: 01312b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 26719: 01311ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 26720: 012c1694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 26721: 005d80f9 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 26722: 01313de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 26723: 0131238a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 26724: 0086281d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 26724: 0086284d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 26725: 012b3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 26726: 012bd458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 26727: 012bda48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 26728: 007f41c9 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 26728: 007f41f9 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 26729: 012caec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 26730: 00887ca9 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 26730: 00887cd9 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 26731: 01311766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 26732: 007f413d 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 26732: 007f416d 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 26733: 013110bd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ 26734: 003a3bed 580 FUNC GLOBAL DEFAULT 12 gicv3_init_irqs_and_mmio │ │ │ │ - 26735: 0077900d 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 26735: 0077903d 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 26736: 012bd148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 26737: 012c4a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 26738: 007ffa19 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 26739: 008a3e41 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 26738: 007ffa49 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 26739: 008a3e71 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 26740: 013111f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 26741: 012bb70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 26742: 012be554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 26743: 012bb2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 26744: 012c32d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 26745: 005e0585 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 26746: 01312e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 26747: 012bdf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 26748: 00556695 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 26749: 0131268e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 26750: 007a8775 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 26750: 007a87a5 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 26751: 004f65c1 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 26752: 01313e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 26753: 0131170a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 26754: 013110cc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_acpi_c │ │ │ │ 26755: 012bc778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 26756: 00613c7d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrtd │ │ │ │ 26757: 012ba00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 26758: 00736e81 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 26758: 00736eb1 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 26759: 01312fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 26760: 012be444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 26761: 012b6240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 26762: 0032d50d 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 26763: 00798ee9 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 26763: 00798f19 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 26764: 01210f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urecpe_s │ │ │ │ 26765: 00613c55 34 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrth │ │ │ │ 26766: 012086ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlub │ │ │ │ 26767: 005ca01d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 26768: 012c5928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 26769: 012b67d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 26770: 012cb09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 26771: 012ca0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 26772: 002b94e1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 26773: 002f6239 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 26774: 012b7b4c 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 26775: 01312412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 26776: 002f9fc9 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 26777: 00833069 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 26777: 00833099 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 26778: 01208668 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluh │ │ │ │ - 26779: 007a97b9 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 26779: 007a97e9 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 26780: 0120bc08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsb │ │ │ │ 26781: 003efe59 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ 26782: 00613c79 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrts │ │ │ │ - 26783: 00837039 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 26784: 0082e6d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 26785: 007fb949 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 26783: 00837069 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 26784: 0082e709 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 26785: 007fb979 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 26786: 00557199 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 26787: 007f3fc1 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 26787: 007f3ff1 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 26788: 012b6904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 26789: 011fe690 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sb │ │ │ │ 26790: 00530205 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 26791: 012c8a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 26792: 0131131e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ 26793: 0120bb84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsh │ │ │ │ - 26794: 00889bf1 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 26795: 0078add9 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 26794: 00889c21 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 26795: 0078ae09 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 26796: 012c1188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 26797: 0088146d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 26797: 0088149d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 26798: 011fe60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sh │ │ │ │ 26799: 003cdca1 12 FUNC GLOBAL DEFAULT 12 omap_clk_get │ │ │ │ 26800: 002b7fe1 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 26801: 00343099 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 26802: 0131236c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 26803: 012085e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluw │ │ │ │ 26804: 013120ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 26805: 002c8669 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 26806: 0032a9fd 84 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 26807: 004dae51 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 26808: 012caf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 26809: 00599041 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ 26810: 01219cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_b16 │ │ │ │ - 26811: 00834571 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 26811: 008345a1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 26812: 013113f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 26813: 004fdf5d 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 26814: 0087d50d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 26814: 0087d53d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 26815: 012beb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 26816: 01313aa8 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 26817: 00615631 34 FUNC GLOBAL DEFAULT 12 helper_rinth_exact │ │ │ │ 26818: 010b92cc 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 26819: 00449791 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 26820: 01313618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 26821: 0055d865 1352 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -25,15 +25,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x28b254 │ │ │ │ - 0x0000000d (FINI) 0x8a8a2c │ │ │ │ + 0x0000000d (FINI) 0x8a8a50 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xaa9958 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3428 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xaaa6bc │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x9a28c │ │ │ │ 0x00000006 (SYMTAB) 0x3160c │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 52d50bf7b394f05ac79871916736bbd3c72eb332 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: eeb159f027794673c12ad0ff781d56fcaede7dd0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -2/lib/ld-linux-armhf.so.3 │ │ │ │ +/lib/ld-linux-armhf.so.3 │ │ │ │ I ,B" @ │ │ │ │ ^n>hv8!D │ │ │ │ ]{N>O"^(6b │ │ │ │ n,s]9G+W │ │ │ │ \0W0q>Su │ │ │ │ >}wK9&.? │ │ │ │ SfE*Q-a │ │ │ │ @@ -26806,16 +26806,16 @@ │ │ │ │ H{DyD$3xD │ │ │ │ H{DyD$3xD │ │ │ │ H{DyD83xD │ │ │ │ H{DyDL3xD │ │ │ │ H{DyDd3xD │ │ │ │ H{DyD|3xD │ │ │ │ %I%KyD%JAc{D%IzD FyDl │ │ │ │ -#K#J F#I{DzDyDk │ │ │ │ -!K"J F"I{DzDyDk │ │ │ │ +#K#J F#I{DzDyDl │ │ │ │ +!K"J F"I{DzDyDl │ │ │ │ K J F I{DzDyDk │ │ │ │ I{DzDyDk │ │ │ │ I{DzDyDk │ │ │ │ F5I~D}D2F │ │ │ │ #~D:F1F`a@5 │ │ │ │ J1F|D@FzD │ │ │ │ # │ │ │ │ H># J&hxD │ │ │ │ BJ>#BI|DzD │ │ │ │ @@ -28314,15 +28313,15 @@ │ │ │ │ nJ>#nI}D │ │ │ │ #@FyD(5W │ │ │ │ fJfIM#zD │ │ │ │ #}DyDW │ │ │ │ -F{D43yDCeR │ │ │ │ +F{D43yDCeS │ │ │ │ B1I1H{DyD │ │ │ │ 2.I.H{DyD │ │ │ │ (K+"(I(H{DyD │ │ │ │ @@ -30207,15 +30206,15 @@ │ │ │ │ E1FH5JFM#(F. │ │ │ │ I{DzD\3yD │ │ │ │ #L$JM#$I|DzD │ │ │ │ IzD0F$4yD. │ │ │ │ @zDyDL4M#H0 │ │ │ │ I{DT3zDyD │ │ │ │ !L"JM#"I|DzD │ │ │ │ -IzD0F$4yD- │ │ │ │ +IzD0F$4yD. │ │ │ │ zD^I{D^M │ │ │ │ @M#*F!FH0 │ │ │ │ ;L;";K|D;I │ │ │ │ #KA"#L$I{D|D │ │ │ │ ;L;JM#;I|DzD │ │ │ │ c#6IzD0FyD- │ │ │ │ J!KzD!I{D │ │ │ │ @@ -30262,15 +30261,15 @@ │ │ │ │ F>I?J{DP3yD │ │ │ │ 3F"F)F8F │ │ │ │ J{DyD $zD │ │ │ │ J{DyD@$zD │ │ │ │ FRJyDRL$1 │ │ │ │ #yDxD\1{ │ │ │ │ HyDxD\1{ │ │ │ │ -HyDxD\1z │ │ │ │ +HyDxD\1{ │ │ │ │ #)IzD)LyD) │ │ │ │ #>J~D}D1FzD │ │ │ │ {D""yD<3 │ │ │ │ {D'"yD\3 │ │ │ │ {D2"yDx3 │ │ │ │ F)I*J{DD3yD │ │ │ │ H;FyDxDD1 │ │ │ │ @@ -30284,15 +30283,15 @@ │ │ │ │ 9FM#2F F │ │ │ │ #)LzDyD( │ │ │ │ 5zDM#yD F │ │ │ │ .14;BI)))))))))))))))))))))))))))))))))))))))))) │ │ │ │ (LM#(JPF(I|DzD │ │ │ │ HyDxDJFCF(1 │ │ │ │ HyD(1xDy │ │ │ │ -HyD(1xDx │ │ │ │ +HyD(1xDy │ │ │ │ HyD(1xDx │ │ │ │ WJzDWI@KyD │ │ │ │ SI[FSHyDxD(1 │ │ │ │ HIIHyDxD │ │ │ │ "+K+I{DyD`3 │ │ │ │ "&I'H{DyDD3xD │ │ │ │ #*LzDyD' │ │ │ │ @@ -30386,16 +30385,16 @@ │ │ │ │ r_I_H{DyD │ │ │ │ ,H#",K-IxD{D │ │ │ │ K@F Lp" I{D|D │ │ │ │ 2F:F4L(F4I{D|D │ │ │ │ "/L(F/I{D|DL3yD │ │ │ │ I{D|DL3yD │ │ │ │ I{D|DL3yD │ │ │ │ -=JzD=I FyDU │ │ │ │ -:IZF FyDU │ │ │ │ +=JzD=I FyDV │ │ │ │ +:IZF FyDV │ │ │ │ r5L6I{D|DyD(F │ │ │ │ o"*I*H{DyDxDr │ │ │ │ w"(I(H{DyDxDr │ │ │ │ F"F(FyD~DU │ │ │ │ 8F2JyDzD │ │ │ │ !KL"!H!I{DxD(3 │ │ │ │ H{DyD`3xDr │ │ │ │ @@ -31402,15 +31401,15 @@ │ │ │ │ "I"F(FyD │ │ │ │ CFQI:F F │ │ │ │ RIzD+F FyD │ │ │ │ ;FBF(F1F │ │ │ │ *F$K%I{D │ │ │ │ H{DyDH3xD │ │ │ │ I:F@FyDS │ │ │ │ -IZF@FyDR │ │ │ │ +IZF@FyDS │ │ │ │ gh=h0F)F │ │ │ │ yI7F:F@FyD │ │ │ │ [[!'-4;AGNU │ │ │ │ rF;F F)F │ │ │ │ x j5;"+, │ │ │ │ ++++++++++++++++++++++++++++++ │ │ │ │ j+`chS`O │ │ │ │ @@ -31546,15 +31545,15 @@ │ │ │ │ r$M F$I{D}Dp3yD │ │ │ │ b&I'H{DyD │ │ │ │ 'B$I$H{DyD │ │ │ │ &B!I"H{DyD │ │ │ │ J{DyD03zD │ │ │ │ FcF)F@Fb │ │ │ │ /K0M{D0J │ │ │ │ -! F,J{D,IzD,MyD_ │ │ │ │ +! F,J{D,IzD,MyD` │ │ │ │ +J+K}DzD │ │ │ │ &J)F FzD%M` │ │ │ │ %K%J}D{D)FzD F` │ │ │ │ "J)F FzD!M` │ │ │ │ !K!J}D)F{DzD F` │ │ │ │ H{DyDD3xD │ │ │ │ tI2F(FyD │ │ │ │ @@ -32555,22 +32554,22 @@ │ │ │ │ H{DyD@3xD │ │ │ │ H{DyDP3xD │ │ │ │ H{DyD`3xD │ │ │ │ H{DyDp3xD │ │ │ │ H{DyDxD │ │ │ │ +F"F9F │ │ │ │ I H{DyDp3xD │ │ │ │ -:FAFBF9F6 │ │ │ │ +:FAFBF9F5 │ │ │ │ I+F2FyD hHFaX │ │ │ │ $(J{D(N(M~D │ │ │ │ q!LzD8h|D( │ │ │ │ q dzD8h( │ │ │ │ FQ`dzD8h( │ │ │ │ h2F)F(F{ │ │ │ │ -1F(F)F0F5 │ │ │ │ +1F(F)F0F4 │ │ │ │ #FBF@F!F. │ │ │ │ #FBF@F!F. │ │ │ │ 3F"F!F0F. │ │ │ │ 3F:F1F8F. │ │ │ │ +F:F)F8F │ │ │ │ :F+F)F8F- │ │ │ │ ahKF*F0F │ │ │ │ @@ -32602,31 +32601,31 @@ │ │ │ │ g#bkm#`le │ │ │ │ !I:FKFyD │ │ │ │ *K{D*H2F │ │ │ │ {D1F@FzD │ │ │ │ {D1F@FzD │ │ │ │ I2FyD hZ │ │ │ │ #J1F@FzD │ │ │ │ -(*1F@FzD │ │ │ │ + *1F@FzD │ │ │ │ zJ1F@FzD │ │ │ │ \J1F@FzD │ │ │ │ PJ1F@FzD │ │ │ │ yJ1F@FzD │ │ │ │ 5J1F@FzD │ │ │ │ RUIUH{DyD │ │ │ │ I{DzD │ │ │ │ SF*F9F@F │ │ │ │ qKrJrI{DzD │ │ │ │ gKhJhI{D │ │ │ │ PKQJQI{D │ │ │ │ I H{DyDxDC │ │ │ │ H{DyDxDC │ │ │ │ -H{DyDxDC │ │ │ │ +H{DyDxDB │ │ │ │ H{DyDxDB │ │ │ │ I{D|DL3yD │ │ │ │ H{DyDh3xDB │ │ │ │ ;F1FXF*F │ │ │ │ ;F1FXF*F │ │ │ │ H{DyD\3xDB │ │ │ │ _K_I|D{D │ │ │ │ @@ -33879,15 +33878,15 @@ │ │ │ │ EKEJ|DEI{DzD │ │ │ │ "K#J|D#I{DzD │ │ │ │ M0"}Dih(h │ │ │ │ K*F1FpF{D │ │ │ │ 'K(J|D(I{DzD │ │ │ │ ,Kl",I-H{DyD03xD │ │ │ │ +F"FQFHF │ │ │ │ -IHAVEOPTL$ │ │ │ │ +IHAVEOPT │ │ │ │ gI*F FyD │ │ │ │ PK FPJPI{DzD43 │ │ │ │ 3F2HBF!FxD │ │ │ │ SFZF)F i │ │ │ │ &J(F&IzDyD │ │ │ │ I{D|DL3yD │ │ │ │ rK FrJrI{DzD │ │ │ │ @@ -35371,15 +35370,15 @@ │ │ │ │ H{DyDxD< │ │ │ │ "'HyDxD5 │ │ │ │ H{DyDxD< │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ H{DyD,3xD< │ │ │ │ $I+F0FyD │ │ │ │ -H{DyDT3xD< │ │ │ │ +H{DyDT3xD; │ │ │ │ $I+F0FyD │ │ │ │ H{DyDx3xD; │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ %I+F0FyD │ │ │ │ %I+F0FyD │ │ │ │ @@ -35483,15 +35482,15 @@ │ │ │ │ H{DyD 3xD! │ │ │ │ "#I#H{DyD │ │ │ │ `zD!IB`!JyD │ │ │ │ 2F9F F+F │ │ │ │ 2F9F F+F │ │ │ │ A{D$IzD0F │ │ │ │ !K"I|D{D │ │ │ │ -H{DyD$3xD │ │ │ │ +H{DyD$3xD │ │ │ │ H{DyDT3xD │ │ │ │ H{DyDh3xD │ │ │ │ H{DyDh3xD │ │ │ │ H{DyD<3xD │ │ │ │ H{DyD<3xD │ │ │ │ H{DyD(3xD │ │ │ │ H{DyD83xD │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -9,3496 +9,3496 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2184 │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed10 │ │ │ │ - rsbseq r6, r2, ip, lsr #28 │ │ │ │ - mlseq r1, r6, sl, sl │ │ │ │ - rsbeq sl, r1, ip, lsr #21 │ │ │ │ + rsbseq r6, r2, ip, asr #28 │ │ │ │ + strhteq sl, [r1], #-166 @ 0xffffff5a │ │ │ │ + rsbeq sl, r1, ip, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede53cc <__bss_end__@@Base+0xfdad1548> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3921b4 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r8], #1012 @ 0x3f4 │ │ │ │ - @ instruction: 0x00727996 │ │ │ │ - rsbeq fp, r1, r0, lsr #17 │ │ │ │ - strhteq fp, [r1], #-138 @ 0xffffff76 │ │ │ │ + ldrhteq r7, [r2], #-150 @ 0xffffff6a │ │ │ │ + rsbeq fp, r1, r0, asr #17 │ │ │ │ + ldrdeq fp, [r1], #-138 @ 0xffffff76 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede53f8 <__bss_end__@@Base+0xfdad1574> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3921e0 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r2], #1012 @ 0x3f4 │ │ │ │ - @ instruction: 0x00727a9a │ │ │ │ - rsbeq fp, r1, r4, lsl #23 │ │ │ │ - mlseq r1, r2, fp, fp │ │ │ │ + ldrhteq r7, [r2], #-170 @ 0xffffff56 │ │ │ │ + rsbeq fp, r1, r4, lsr #23 │ │ │ │ + strhteq fp, [r1], #-178 @ 0xffffff4e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5424 <__bss_end__@@Base+0xfdad15a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39220c │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [ip], {253} @ 0xfd │ │ │ │ - rsbseq r9, r2, r6, ror #10 │ │ │ │ - rsbeq ip, r1, ip, lsr #13 │ │ │ │ - strhteq ip, [r1], #-110 @ 0xffffff92 │ │ │ │ + rsbseq r9, r2, r6, lsl #11 │ │ │ │ + rsbeq ip, r1, ip, asr #13 │ │ │ │ + ldrdeq ip, [r1], #-110 @ 0xffffff92 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5450 <__bss_end__@@Base+0xfdad15cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2238 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ecb6 │ │ │ │ - rsbseq r7, r6, r6, lsr #13 │ │ │ │ - strhteq lr, [r1], #-252 @ 0xffffff04 │ │ │ │ - rsbeq lr, r1, r8, asr #31 │ │ │ │ + rsbseq r7, r6, r6, asr #13 │ │ │ │ + ldrdeq lr, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq lr, r1, r8, ror #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5480 <__bss_end__@@Base+0xfdad15fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2268 │ │ │ │ stmdbmi r5, {r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec9e │ │ │ │ - ldrshteq r9, [r6], #-74 @ 0xffffffb6 │ │ │ │ - rsbeq r2, r2, r4, lsl #18 │ │ │ │ - rsbeq r2, r2, r4, lsl r9 │ │ │ │ + rsbseq r9, r6, sl, lsl r5 │ │ │ │ + rsbeq r2, r2, r4, lsr #18 │ │ │ │ + rsbeq r2, r2, r4, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede54b0 <__bss_end__@@Base+0xfdad162c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392298 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r6], {253} @ 0xfd │ │ │ │ - rsbseq r9, r6, sl, asr r5 │ │ │ │ - strdeq r2, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r2, r2, sl, lsl #22 │ │ │ │ + rsbseq r9, r6, sl, ror r5 │ │ │ │ + rsbeq r2, r2, r4, lsl fp │ │ │ │ + rsbeq r2, r2, sl, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede54dc <__bss_end__@@Base+0xfdad1658> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3922c4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r0], #-1012 @ 0xfffffc0c │ │ │ │ - rsbseq r9, r6, r2, asr #24 │ │ │ │ - rsbeq fp, r1, r8, lsr r8 │ │ │ │ - rsbeq fp, r1, r2, asr r8 │ │ │ │ + rsbseq r9, r6, r2, ror #24 │ │ │ │ + rsbeq fp, r1, r8, asr r8 │ │ │ │ + rsbeq fp, r1, r2, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5508 <__bss_end__@@Base+0xfdad1684> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d22f0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mrrc 7, 15, pc, r8, cr13 @ │ │ │ │ - rsbseq sl, r6, ip, asr #26 │ │ │ │ - mlseq r2, r2, r1, r9 │ │ │ │ - rsbeq r9, r2, r6, lsr #3 │ │ │ │ + rsbseq sl, r6, ip, ror #26 │ │ │ │ + strhteq r9, [r2], #-18 @ 0xffffffee │ │ │ │ + rsbeq r9, r2, r6, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5538 <__bss_end__@@Base+0xfdad16b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2320 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ mcrr 7, 15, pc, r0, cr13 @ │ │ │ │ - rsbseq sl, r6, ip, lsl sp │ │ │ │ - rsbeq r9, r2, r2, ror #2 │ │ │ │ - rsbeq r9, r2, r6, ror r1 │ │ │ │ + rsbseq sl, r6, ip, lsr sp │ │ │ │ + rsbeq r9, r2, r2, lsl #3 │ │ │ │ + mlseq r2, r6, r1, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5568 <__bss_end__@@Base+0xfdad16e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2350 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stc 7, cr15, [r8], #-1012 @ 0xfffffc0c │ │ │ │ - rsbseq fp, r6, r8, lsl #28 │ │ │ │ - rsbeq r9, r2, r2, lsr r1 │ │ │ │ - rsbeq r9, r2, r6, asr #2 │ │ │ │ + rsbseq fp, r6, r8, lsr #28 │ │ │ │ + rsbeq r9, r2, r2, asr r1 │ │ │ │ + rsbeq r9, r2, r6, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5598 <__bss_end__@@Base+0xfdad1714> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2380 │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldc 7, cr15, [r0], {253} @ 0xfd │ │ │ │ - ldrsbteq fp, [r6], #-216 @ 0xffffff28 │ │ │ │ - rsbeq r9, r2, r2, lsl #2 │ │ │ │ - rsbeq fp, r2, sl, ror r9 │ │ │ │ + ldrshteq fp, [r6], #-216 @ 0xffffff28 │ │ │ │ + rsbeq r9, r2, r2, lsr #2 │ │ │ │ + mlseq r2, sl, r9, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede55c8 <__bss_end__@@Base+0xfdad1744> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d23b0 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebfa │ │ │ │ - rsbseq ip, r6, r4, ror r3 │ │ │ │ - mlseq r2, lr, r1, sp │ │ │ │ - strhteq sp, [r2], #-16 │ │ │ │ + @ instruction: 0x0076c394 │ │ │ │ + strhteq sp, [r2], #-30 @ 0xffffffe2 │ │ │ │ + ldrdeq sp, [r2], #-16 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede55f8 <__bss_end__@@Base+0xfdad1774> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3923e0 │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffb4c404 <__bss_end__@@Base+0xfe838580> │ │ │ │ - rsbseq ip, r6, sl, lsr #11 │ │ │ │ - rsbeq sp, r2, r0, ror r7 │ │ │ │ - rsbeq sp, r2, lr, ror r7 │ │ │ │ + rsbseq ip, r6, sl, asr #11 │ │ │ │ + mlseq r2, r0, r7, sp │ │ │ │ + mlseq r2, lr, r7, sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5624 <__bss_end__@@Base+0xfdad17a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d240c │ │ │ │ eorcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl ff54c434 <__bss_end__@@Base+0xfe2385b0> │ │ │ │ - rsbseq ip, r6, ip, ror fp │ │ │ │ - rsbeq r0, r3, lr, lsl #24 │ │ │ │ - rsbeq r1, r3, r2, rrx │ │ │ │ + @ instruction: 0x0076cb9c │ │ │ │ + rsbeq r0, r3, lr, lsr #24 │ │ │ │ + rsbeq r1, r3, r2, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5654 <__bss_end__@@Base+0xfdad17d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39243c │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fefcc460 <__bss_end__@@Base+0xfdcb85dc> │ │ │ │ - rsbseq ip, r6, sl, ror sp │ │ │ │ - rsbeq r1, r3, r4, lsr #16 │ │ │ │ - rsbeq r1, r3, r6, asr #16 │ │ │ │ + @ instruction: 0x0076cd9a │ │ │ │ + rsbeq r1, r3, r4, asr #16 │ │ │ │ + rsbeq r1, r3, r6, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5680 <__bss_end__@@Base+0xfdad17fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2468 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb9e │ │ │ │ - rsbseq sp, r6, r2, asr r1 │ │ │ │ - strhteq r0, [r3], #-236 @ 0xffffff14 │ │ │ │ - ldrdeq r0, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq sp, r6, r2, ror r1 │ │ │ │ + ldrdeq r0, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + strdeq r0, [r3], #-224 @ 0xffffff20 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede56b0 <__bss_end__@@Base+0xfdad182c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2498 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ bl fe3cc4c0 <__bss_end__@@Base+0xfd0b863c> │ │ │ │ - rsbseq sp, r6, ip, asr r2 │ │ │ │ - rsbeq r8, r2, sl, ror #31 │ │ │ │ - strdeq r8, [r2], #-254 @ 0xffffff02 @ │ │ │ │ + rsbseq sp, r6, ip, ror r2 │ │ │ │ + rsbeq r9, r2, sl │ │ │ │ + rsbeq r9, r2, lr, lsl r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede56e0 <__bss_end__@@Base+0xfdad185c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d24c8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ bl 1dcc4f0 <__bss_end__@@Base+0xab866c> │ │ │ │ - ldrsbteq sp, [r6], #-172 @ 0xffffff54 │ │ │ │ - strhteq r8, [r2], #-250 @ 0xffffff06 │ │ │ │ - rsbeq r8, r2, lr, asr #31 │ │ │ │ + ldrshteq sp, [r6], #-172 @ 0xffffff54 │ │ │ │ + ldrdeq r8, [r2], #-250 @ 0xffffff06 @ │ │ │ │ + rsbeq r8, r2, lr, ror #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5710 <__bss_end__@@Base+0xfdad188c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d24f8 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ bl 17cc520 <__bss_end__@@Base+0x4b869c> │ │ │ │ - rsbseq sp, r6, ip, lsr #21 │ │ │ │ - rsbeq r8, r2, sl, lsl #31 │ │ │ │ - mlseq r2, lr, pc, r8 @ │ │ │ │ + rsbseq sp, r6, ip, asr #21 │ │ │ │ + rsbeq r8, r2, sl, lsr #31 │ │ │ │ + strhteq r8, [r2], #-254 @ 0xffffff02 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5740 <__bss_end__@@Base+0xfdad18bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2528 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ bl 11cc550 │ │ │ │ - rsbseq sp, r6, ip, ror sl │ │ │ │ - rsbeq r8, r2, sl, asr pc │ │ │ │ - rsbeq sp, r2, lr, ror #5 │ │ │ │ + @ instruction: 0x0076da9c │ │ │ │ + rsbeq r8, r2, sl, ror pc │ │ │ │ + rsbeq sp, r2, lr, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5770 <__bss_end__@@Base+0xfdad18ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2558 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ bl bcc580 │ │ │ │ - rsbseq sp, r6, r0, lsl #29 │ │ │ │ - rsbeq r8, r2, sl, lsr #30 │ │ │ │ - rsbeq r8, r2, lr, lsr pc │ │ │ │ + rsbseq sp, r6, r0, lsr #29 │ │ │ │ + rsbeq r8, r2, sl, asr #30 │ │ │ │ + rsbeq r8, r2, lr, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede57a0 <__bss_end__@@Base+0xfdad191c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2588 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl 5cc5b0 │ │ │ │ - @ instruction: 0x0076df90 │ │ │ │ - strdeq r8, [r2], #-234 @ 0xffffff16 @ │ │ │ │ - rsbeq r8, r2, lr, lsl #30 │ │ │ │ + ldrhteq sp, [r6], #-240 @ 0xffffff10 │ │ │ │ + rsbeq r8, r2, sl, lsl pc │ │ │ │ + rsbeq r8, r2, lr, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede57d0 <__bss_end__@@Base+0xfdad194c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d25b8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b fffcc5e0 <__bss_end__@@Base+0xfecb875c> │ │ │ │ - rsbseq lr, r6, r8 │ │ │ │ - rsbeq r8, r2, sl, asr #29 │ │ │ │ - ldrdeq r8, [r2], #-238 @ 0xffffff12 @ │ │ │ │ + rsbseq lr, r6, r8, lsr #32 │ │ │ │ + rsbeq r8, r2, sl, ror #29 │ │ │ │ + strdeq r8, [r2], #-238 @ 0xffffff12 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5800 <__bss_end__@@Base+0xfdad197c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d25e8 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ b ff9cc610 <__bss_end__@@Base+0xfe6b878c> │ │ │ │ - ldrsbteq sp, [r6], #-248 @ 0xffffff08 │ │ │ │ - mlseq r2, sl, lr, r8 │ │ │ │ - rsbeq sp, r2, lr, lsr #4 │ │ │ │ + ldrshteq sp, [r6], #-248 @ 0xffffff08 │ │ │ │ + strhteq r8, [r2], #-234 @ 0xffffff16 │ │ │ │ + rsbeq sp, r2, lr, asr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5830 <__bss_end__@@Base+0xfdad19ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2618 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ b ff3cc640 <__bss_end__@@Base+0xfe0b87bc> │ │ │ │ - rsbseq sp, r6, r8, lsr #31 │ │ │ │ - rsbeq r8, r2, sl, ror #28 │ │ │ │ - rsbeq r8, r2, lr, ror lr │ │ │ │ + rsbseq sp, r6, r8, asr #31 │ │ │ │ + rsbeq r8, r2, sl, lsl #29 │ │ │ │ + mlseq r2, lr, lr, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5860 <__bss_end__@@Base+0xfdad19dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2648 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ b fedcc670 <__bss_end__@@Base+0xfdab87ec> │ │ │ │ - ldrshteq sp, [r6], #-240 @ 0xffffff10 │ │ │ │ - rsbeq r8, r2, sl, lsr lr │ │ │ │ - rsbeq r8, r2, lr, asr #28 │ │ │ │ + rsbseq lr, r6, r0, lsl r0 │ │ │ │ + rsbeq r8, r2, sl, asr lr │ │ │ │ + rsbeq r8, r2, lr, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5890 <__bss_end__@@Base+0xfdad1a0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2678 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b fe7cc6a0 <__bss_end__@@Base+0xfd4b881c> │ │ │ │ - rsbseq lr, r6, r0, lsl #1 │ │ │ │ - rsbeq r8, r2, sl, lsl #28 │ │ │ │ - rsbeq r8, r2, lr, lsl lr │ │ │ │ + rsbseq lr, r6, r0, lsr #1 │ │ │ │ + rsbeq r8, r2, sl, lsr #28 │ │ │ │ + rsbeq r8, r2, lr, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede58c0 <__bss_end__@@Base+0xfdad1a3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d26a8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ b 21cc6d0 <__bss_end__@@Base+0xeb884c> │ │ │ │ - rsbseq lr, r6, r0, asr r0 │ │ │ │ - ldrdeq r8, [r2], #-218 @ 0xffffff26 @ │ │ │ │ - rsbeq r8, r2, lr, ror #27 │ │ │ │ + rsbseq lr, r6, r0, ror r0 │ │ │ │ + strdeq r8, [r2], #-218 @ 0xffffff26 @ │ │ │ │ + rsbeq r8, r2, lr, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede58f0 <__bss_end__@@Base+0xfdad1a6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d26d8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ b 1bcc700 <__bss_end__@@Base+0x8b887c> │ │ │ │ - ldrsbteq lr, [r6], #-24 @ 0xffffffe8 │ │ │ │ - rsbeq r8, r2, sl, lsr #27 │ │ │ │ - strhteq r8, [r2], #-222 @ 0xffffff22 │ │ │ │ + ldrshteq lr, [r6], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq r8, r2, sl, asr #27 │ │ │ │ + ldrdeq r8, [r2], #-222 @ 0xffffff22 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5920 <__bss_end__@@Base+0xfdad1a9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 412708 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicmi pc, r4, #805306368 @ 0x30000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea4c │ │ │ │ - rsbseq lr, r6, r4, asr #4 │ │ │ │ - rsbeq r8, r2, sl, ror sp │ │ │ │ - rsbeq r8, r2, ip, lsl #27 │ │ │ │ + rsbseq lr, r6, r4, ror #4 │ │ │ │ + mlseq r2, sl, sp, r8 │ │ │ │ + rsbeq r8, r2, ip, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5954 <__bss_end__@@Base+0xfdad1ad0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41273c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvs pc, sl, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea32 │ │ │ │ - rsbseq lr, r6, r0, lsl r2 │ │ │ │ - rsbeq r8, r2, r6, asr #26 │ │ │ │ - rsbeq r8, r2, r8, asr sp │ │ │ │ + rsbseq lr, r6, r0, lsr r2 │ │ │ │ + rsbeq r8, r2, r6, ror #26 │ │ │ │ + rsbeq r8, r2, r8, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5988 <__bss_end__@@Base+0xfdad1b04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2770 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ - b 8cc798 <_IO_stdin_used@@Base+0x23d60> │ │ │ │ - rsbseq pc, r6, ip, lsr #29 │ │ │ │ - rsbeq r8, r2, r2, lsl sp │ │ │ │ - rsbeq r8, r2, r6, lsr #26 │ │ │ │ + b 8cc798 <_IO_stdin_used@@Base+0x23d40> │ │ │ │ + rsbseq pc, r6, ip, asr #29 │ │ │ │ + rsbeq r8, r2, r2, lsr sp │ │ │ │ + rsbeq r8, r2, r6, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede59b8 <__bss_end__@@Base+0xfdad1b34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d27a0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ b 2cc7c8 │ │ │ │ - rsbseq r0, r7, r8, asr #2 │ │ │ │ - rsbeq r8, r2, r2, ror #25 │ │ │ │ - strdeq r8, [r2], #-198 @ 0xffffff3a @ │ │ │ │ + rsbseq r0, r7, r8, ror #2 │ │ │ │ + rsbeq r8, r2, r2, lsl #26 │ │ │ │ + rsbeq r8, r2, r6, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede59e8 <__bss_end__@@Base+0xfdad1b64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d27d0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9ea │ │ │ │ - rsbseq r0, r7, r4, lsr #3 │ │ │ │ - strhteq r8, [r2], #-194 @ 0xffffff3e │ │ │ │ - rsbeq r8, r2, r8, asr #25 │ │ │ │ + rsbseq r0, r7, r4, asr #3 │ │ │ │ + ldrdeq r8, [r2], #-194 @ 0xffffff3e @ │ │ │ │ + rsbeq r8, r2, r8, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a18 <__bss_end__@@Base+0xfdad1b94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2800 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9d2 │ │ │ │ - rsbseq r0, r7, r0, lsr #7 │ │ │ │ - rsbeq r8, r2, r2, lsl #25 │ │ │ │ - mlseq r2, r8, ip, r8 │ │ │ │ + rsbseq r0, r7, r0, asr #7 │ │ │ │ + rsbeq r8, r2, r2, lsr #25 │ │ │ │ + strhteq r8, [r2], #-200 @ 0xffffff38 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a48 <__bss_end__@@Base+0xfdad1bc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2830 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ ldmib r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, r7, r0, ror r3 │ │ │ │ - rsbeq r8, r2, r2, asr ip │ │ │ │ - rsbeq r8, r2, r6, ror #24 │ │ │ │ + @ instruction: 0x00770390 │ │ │ │ + rsbeq r8, r2, r2, ror ip │ │ │ │ + rsbeq r8, r2, r6, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a78 <__bss_end__@@Base+0xfdad1bf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2860 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-848 @ 0xfffffcb0 │ │ │ │ stmib r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, r7, ip, ror #8 │ │ │ │ - rsbeq r8, r2, r2, lsr #24 │ │ │ │ - strhteq ip, [r2], #-246 @ 0xffffff0a │ │ │ │ + rsbseq r0, r7, ip, lsl #9 │ │ │ │ + rsbeq r8, r2, r2, asr #24 │ │ │ │ + ldrdeq ip, [r2], #-246 @ 0xffffff0a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5aa8 <__bss_end__@@Base+0xfdad1c24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392890 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, r7, r6, lsl fp │ │ │ │ - mlseq r3, r4, sl, r0 │ │ │ │ - rsbeq r0, r3, sl, lsr #21 │ │ │ │ + rsbseq r0, r7, r6, lsr fp │ │ │ │ + strhteq r0, [r3], #-164 @ 0xffffff5c │ │ │ │ + rsbeq r0, r3, sl, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5ad4 <__bss_end__@@Base+0xfdad1c50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d28bc │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e974 │ │ │ │ - rsbseq r0, r7, sl, ror #21 │ │ │ │ - rsbeq r0, r3, r8, ror #20 │ │ │ │ - strhteq r0, [r3], #-168 @ 0xffffff58 │ │ │ │ + rsbseq r0, r7, sl, lsl #22 │ │ │ │ + rsbeq r0, r3, r8, lsl #21 │ │ │ │ + ldrdeq r0, [r3], #-168 @ 0xffffff58 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b04 <__bss_end__@@Base+0xfdad1c80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d28ec │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e95c │ │ │ │ - ldrhteq r0, [r7], #-170 @ 0xffffff56 │ │ │ │ - rsbeq r0, r3, r8, lsr sl │ │ │ │ - rsbeq r0, r3, r8, lsl #21 │ │ │ │ + ldrsbteq r0, [r7], #-170 @ 0xffffff56 │ │ │ │ + rsbeq r0, r3, r8, asr sl │ │ │ │ + rsbeq r0, r3, r8, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b34 <__bss_end__@@Base+0xfdad1cb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d291c │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e944 │ │ │ │ - rsbseq r0, r7, r2, ror #27 │ │ │ │ - rsbeq r0, r3, r8, lsl #20 │ │ │ │ - rsbeq r0, r3, ip, lsl sl │ │ │ │ + rsbseq r0, r7, r2, lsl #28 │ │ │ │ + rsbeq r0, r3, r8, lsr #20 │ │ │ │ + rsbeq r0, r3, ip, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b64 <__bss_end__@@Base+0xfdad1ce0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d294c │ │ │ │ andspl pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stmdb sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrhteq r0, [r7], #-208 @ 0xffffff30 │ │ │ │ - mlseq r3, r2, sl, lr │ │ │ │ - strdeq lr, [r3], #-166 @ 0xffffff5a @ │ │ │ │ + ldrsbteq r0, [r7], #-208 @ 0xffffff30 │ │ │ │ + strhteq lr, [r3], #-162 @ 0xffffff5e │ │ │ │ + rsbeq lr, r3, r6, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b94 <__bss_end__@@Base+0xfdad1d10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d297c │ │ │ │ stmdbmi r5, {r0, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e914 │ │ │ │ - rsbseq r1, r7, lr, ror #4 │ │ │ │ - rsbeq pc, r3, ip, lsr #17 │ │ │ │ - rsbeq pc, r3, ip, lsr r9 @ │ │ │ │ + rsbseq r1, r7, lr, lsl #5 │ │ │ │ + rsbeq pc, r3, ip, asr #17 │ │ │ │ + rsbeq pc, r3, ip, asr r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5bc4 <__bss_end__@@Base+0xfdad1d40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d29ac │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldm sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r1, r7, r4, ror #17 │ │ │ │ - ldrdeq r8, [r2], #-166 @ 0xffffff5a @ │ │ │ │ - rsbeq r8, r2, sl, ror #21 │ │ │ │ + rsbseq r1, r7, r4, lsl #18 │ │ │ │ + strdeq r8, [r2], #-166 @ 0xffffff5a @ │ │ │ │ + rsbeq r8, r2, sl, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5bf4 <__bss_end__@@Base+0xfdad1d70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d29dc │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stmia r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrshteq r6, [r7], #-20 @ 0xffffffec │ │ │ │ - rsbeq r8, r2, r6, lsr #21 │ │ │ │ - strhteq r8, [r2], #-170 @ 0xffffff56 │ │ │ │ + rsbseq r6, r7, r4, lsl r2 │ │ │ │ + rsbeq r8, r2, r6, asr #21 │ │ │ │ + ldrdeq r8, [r2], #-170 @ 0xffffff56 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5c24 <__bss_end__@@Base+0xfdad1da0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a0c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ stmia sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r7, r7, r0, asr r6 │ │ │ │ - rsbeq r8, r2, r6, ror sl │ │ │ │ - rsbeq r8, r2, sl, lsl #21 │ │ │ │ + rsbseq r7, r7, r0, ror r6 │ │ │ │ + mlseq r2, r6, sl, r8 │ │ │ │ + rsbeq r8, r2, sl, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5c54 <__bss_end__@@Base+0xfdad1dd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a3c │ │ │ │ stmdbmi r5, {r0, r1, r3, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8b4 │ │ │ │ - rsbseq r7, r7, r2, lsr #15 │ │ │ │ - rsbeq r3, r4, ip, ror #23 │ │ │ │ - rsbeq r3, r4, r0, lsl #24 │ │ │ │ + rsbseq r7, r7, r2, asr #15 │ │ │ │ + rsbeq r3, r4, ip, lsl #24 │ │ │ │ + rsbeq r3, r4, r0, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5c84 <__bss_end__@@Base+0xfdad1e00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a6c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldm sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r7, r7, r8, lsr #25 │ │ │ │ - rsbeq r8, r2, r6, lsl sl │ │ │ │ - rsbeq r8, r2, sl, lsr #20 │ │ │ │ + rsbseq r7, r7, r8, asr #25 │ │ │ │ + rsbeq r8, r2, r6, lsr sl │ │ │ │ + rsbeq r8, r2, sl, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5cb4 <__bss_end__@@Base+0xfdad1e30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a9c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stm r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrshteq r7, [r7], #-220 @ 0xffffff24 │ │ │ │ - rsbeq r8, r2, r6, ror #19 │ │ │ │ - strdeq r8, [r2], #-154 @ 0xffffff66 @ │ │ │ │ + rsbseq r7, r7, ip, lsl lr │ │ │ │ + rsbeq r8, r2, r6, lsl #20 │ │ │ │ + rsbeq r8, r2, sl, lsl sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5ce4 <__bss_end__@@Base+0xfdad1e60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2acc │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ stmda sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r8, r7, ip, ror r0 │ │ │ │ - rsbeq r5, r4, sl, lsl #31 │ │ │ │ - mlseq r4, sl, pc, r5 @ │ │ │ │ + @ instruction: 0x0077809c │ │ │ │ + rsbeq r5, r4, sl, lsr #31 │ │ │ │ + strhteq r5, [r4], #-250 @ 0xffffff06 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d14 <__bss_end__@@Base+0xfdad1e90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2afc │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldmda r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r8, r7, r4, lsr #4 │ │ │ │ - rsbeq r8, r2, r6, lsl #19 │ │ │ │ - mlseq r2, sl, r9, r8 │ │ │ │ + rsbseq r8, r7, r4, asr #4 │ │ │ │ + rsbeq r8, r2, r6, lsr #19 │ │ │ │ + strhteq r8, [r2], #-154 @ 0xffffff66 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d44 <__bss_end__@@Base+0xfdad1ec0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2b2c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldmda sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrshteq r8, [r7], #-20 @ 0xffffffec │ │ │ │ - rsbeq r8, r2, r6, asr r9 │ │ │ │ - rsbeq r8, r2, sl, ror #18 │ │ │ │ + rsbseq r8, r7, r4, lsl r2 │ │ │ │ + rsbeq r8, r2, r6, ror r9 │ │ │ │ + rsbeq r8, r2, sl, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d74 <__bss_end__@@Base+0xfdad1ef0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2b5c │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stmda r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq ip, r7, r0, ror sp │ │ │ │ - rsbeq r9, r4, r6, asr r3 │ │ │ │ - rsbeq r9, r4, r2, ror r3 │ │ │ │ + @ instruction: 0x0077cd90 │ │ │ │ + rsbeq r9, r4, r6, ror r3 │ │ │ │ + mlseq r4, r2, r3, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5da4 <__bss_end__@@Base+0xfdad1f20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2b8c │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stmda sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq ip, r7, r0, asr #26 │ │ │ │ - rsbeq r9, r4, r6, lsr #6 │ │ │ │ - rsbeq r9, r4, r2, asr #6 │ │ │ │ + rsbseq ip, r7, r0, ror #26 │ │ │ │ + rsbeq r9, r4, r6, asr #6 │ │ │ │ + rsbeq r9, r4, r2, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5dd4 <__bss_end__@@Base+0xfdad1f50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2bbc │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ svc 0x00f2f7fc │ │ │ │ - rsbseq ip, r7, r0, lsl sp │ │ │ │ - strdeq r9, [r4], #-38 @ 0xffffffda @ │ │ │ │ - rsbeq r9, r4, r2, lsr r3 │ │ │ │ + rsbseq ip, r7, r0, lsr sp │ │ │ │ + rsbeq r9, r4, r6, lsl r3 │ │ │ │ + rsbeq r9, r4, r2, asr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5e04 <__bss_end__@@Base+0xfdad1f80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2bec │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ svc 0x00daf7fc │ │ │ │ - rsbseq ip, r7, r0, ror #25 │ │ │ │ - rsbeq r9, r4, r6, asr #5 │ │ │ │ - rsbeq r9, r4, r6, lsr #7 │ │ │ │ + rsbseq ip, r7, r0, lsl #26 │ │ │ │ + rsbeq r9, r4, r6, ror #5 │ │ │ │ + rsbeq r9, r4, r6, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5e34 <__bss_end__@@Base+0xfdad1fb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2c1c │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efc4 │ │ │ │ - rsbseq sl, r8, r8, lsl #24 │ │ │ │ - ldrdeq sl, [r4], #-122 @ 0xffffff86 @ │ │ │ │ - rsbseq r3, r1, ip, lsr r8 │ │ │ │ + rsbseq sl, r8, r8, lsr #24 │ │ │ │ + strdeq sl, [r4], #-122 @ 0xffffff86 @ │ │ │ │ + rsbseq r3, r1, ip, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5e64 <__bss_end__@@Base+0xfdad1fe0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2c4c │ │ │ │ rsbpl pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efac │ │ │ │ - rsbseq fp, r8, ip, lsr r0 │ │ │ │ - rsbeq fp, r4, sl, lsl sp │ │ │ │ - rsbeq fp, r4, r0, lsr sp │ │ │ │ + rsbseq fp, r8, ip, asr r0 │ │ │ │ + rsbeq fp, r4, sl, lsr sp │ │ │ │ + rsbeq fp, r4, r0, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5e94 <__bss_end__@@Base+0xfdad2010> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2c7c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x0092f7fc │ │ │ │ - rsbseq r5, ip, r0, lsl fp │ │ │ │ - rsbeq r8, r2, r6, lsl #16 │ │ │ │ - rsbeq r8, r2, sl, lsl r8 │ │ │ │ + rsbseq r5, ip, r0, lsr fp │ │ │ │ + rsbeq r8, r2, r6, lsr #16 │ │ │ │ + rsbeq r8, r2, sl, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5ec4 <__bss_end__@@Base+0xfdad2040> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2cac │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x007af7fc │ │ │ │ - rsbseq r5, ip, r8, asr #27 │ │ │ │ - ldrdeq r8, [r2], #-118 @ 0xffffff8a @ │ │ │ │ - rsbeq r8, r2, sl, ror #15 │ │ │ │ + rsbseq r5, ip, r8, ror #27 │ │ │ │ + strdeq r8, [r2], #-118 @ 0xffffff8a @ │ │ │ │ + rsbeq r8, r2, sl, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5ef4 <__bss_end__@@Base+0xfdad2070> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2cdc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ svc 0x0062f7fc │ │ │ │ - rsbseq r7, ip, ip, ror #3 │ │ │ │ - rsbeq sp, r2, sl, ror #12 │ │ │ │ - rsbeq sp, r2, lr, ror r6 │ │ │ │ + rsbseq r7, ip, ip, lsl #4 │ │ │ │ + rsbeq sp, r2, sl, lsl #13 │ │ │ │ + mlseq r2, lr, r6, sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5f24 <__bss_end__@@Base+0xfdad20a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2d0c │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ svc 0x004af7fc │ │ │ │ - ldrhteq r7, [ip], #-28 @ 0xffffffe4 │ │ │ │ - ldrdeq r2, [r5], #-166 @ 0xffffff5a @ │ │ │ │ - rsbeq r2, r5, r2, ror #21 │ │ │ │ + ldrsbteq r7, [ip], #-28 @ 0xffffffe4 │ │ │ │ + strdeq r2, [r5], #-166 @ 0xffffff5a @ │ │ │ │ + rsbeq r2, r5, r2, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5f54 <__bss_end__@@Base+0xfdad20d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2d3c │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ svc 0x0032f7fc │ │ │ │ - rsbseq r7, ip, ip, lsl #3 │ │ │ │ - rsbeq r2, r5, r6, lsr #21 │ │ │ │ - rsbeq r2, r5, sl, asr #21 │ │ │ │ + rsbseq r7, ip, ip, lsr #3 │ │ │ │ + rsbeq r2, r5, r6, asr #21 │ │ │ │ + rsbeq r2, r5, sl, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5f84 <__bss_end__@@Base+0xfdad2100> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2d6c │ │ │ │ addne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ svc 0x001af7fc │ │ │ │ - rsbseq r7, ip, ip, asr r1 │ │ │ │ - rsbeq r2, r5, r6, ror sl │ │ │ │ - strhteq r2, [r5], #-166 @ 0xffffff5a │ │ │ │ + rsbseq r7, ip, ip, ror r1 │ │ │ │ + mlseq r5, r6, sl, r2 │ │ │ │ + ldrdeq r2, [r5], #-166 @ 0xffffff5a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5fb4 <__bss_end__@@Base+0xfdad2130> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 412d9c │ │ │ │ adcspl pc, r4, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef02 │ │ │ │ - rsbseq r7, ip, ip, lsr #2 │ │ │ │ - rsbeq r2, r5, lr, lsl r6 │ │ │ │ - strdeq r2, [r5], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r7, ip, ip, asr #2 │ │ │ │ + rsbeq r2, r5, lr, lsr r6 │ │ │ │ + rsbeq r2, r5, r4, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5fe8 <__bss_end__@@Base+0xfdad2164> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 412dd0 │ │ │ │ sbcpl pc, r1, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eee8 │ │ │ │ - ldrshteq r7, [ip], #-8 │ │ │ │ - rsbeq r2, r5, sl, ror #11 │ │ │ │ - rsbeq r2, r5, r0, asr #21 │ │ │ │ + rsbseq r7, ip, r8, lsl r1 │ │ │ │ + rsbeq r2, r5, sl, lsl #12 │ │ │ │ + rsbeq r2, r5, r0, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede601c <__bss_end__@@Base+0xfdad2198> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 412e04 │ │ │ │ eormi pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eece │ │ │ │ - rsbseq r7, ip, r4, asr #1 │ │ │ │ - strhteq r2, [r5], #-86 @ 0xffffffaa │ │ │ │ - rsbeq r2, r5, ip, lsr #21 │ │ │ │ + rsbseq r7, ip, r4, ror #1 │ │ │ │ + ldrdeq r2, [r5], #-86 @ 0xffffffaa @ │ │ │ │ + rsbeq r2, r5, ip, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6050 <__bss_end__@@Base+0xfdad21cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2e38 │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ mrc 7, 5, APSR_nzcv, cr4, cr12, {7} │ │ │ │ - rsbseq r9, ip, r8, lsl #10 │ │ │ │ - rsbeq r2, r5, sl, lsr #19 │ │ │ │ - strhteq r2, [r5], #-150 @ 0xffffff6a │ │ │ │ + rsbseq r9, ip, r8, lsr #10 │ │ │ │ + rsbeq r2, r5, sl, asr #19 │ │ │ │ + ldrdeq r2, [r5], #-150 @ 0xffffff6a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6080 <__bss_end__@@Base+0xfdad21fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2e68 │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ mrc 7, 4, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - ldrsbteq r9, [ip], #-72 @ 0xffffffb8 │ │ │ │ - rsbeq r2, r5, sl, ror r9 │ │ │ │ - mlseq r5, lr, r9, r2 │ │ │ │ + ldrshteq r9, [ip], #-72 @ 0xffffffb8 │ │ │ │ + mlseq r5, sl, r9, r2 │ │ │ │ + strhteq r2, [r5], #-158 @ 0xffffff62 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede60b0 <__bss_end__@@Base+0xfdad222c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2e98 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ mcr 7, 4, pc, cr4, cr12, {7} @ │ │ │ │ - rsbseq r9, ip, r4, asr #18 │ │ │ │ - rsbeq r8, r2, sl, ror #11 │ │ │ │ - strdeq r8, [r2], #-94 @ 0xffffffa2 @ │ │ │ │ + rsbseq r9, ip, r4, ror #18 │ │ │ │ + rsbeq r8, r2, sl, lsl #12 │ │ │ │ + rsbeq r8, r2, lr, lsl r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede60e0 <__bss_end__@@Base+0xfdad225c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2ec8 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee6e │ │ │ │ - rsbseq r9, ip, r2, lsr #27 │ │ │ │ - rsbeq r0, r3, ip, asr r4 │ │ │ │ - rsbeq r0, r3, r0, ror r4 │ │ │ │ + rsbseq r9, ip, r2, asr #27 │ │ │ │ + rsbeq r0, r3, ip, ror r4 │ │ │ │ + mlseq r3, r0, r4, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6110 <__bss_end__@@Base+0xfdad228c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2ef8 │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ mrc 7, 2, APSR_nzcv, cr4, cr12, {7} │ │ │ │ - rsbseq r9, ip, r0, ror sp │ │ │ │ - rsbeq r8, r5, r2, lsr sl │ │ │ │ - ldrdeq r8, [r5], #-174 @ 0xffffff52 @ │ │ │ │ + @ instruction: 0x007c9d90 │ │ │ │ + rsbeq r8, r5, r2, asr sl │ │ │ │ + strdeq r8, [r5], #-174 @ 0xffffff52 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6140 <__bss_end__@@Base+0xfdad22bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2f28 │ │ │ │ rsbsmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ mrc 7, 1, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - rsbseq r9, ip, r0, asr #26 │ │ │ │ - rsbeq r8, r5, r2, lsl #20 │ │ │ │ - rsbeq r8, r5, r6, lsr #22 │ │ │ │ + rsbseq r9, ip, r0, ror #26 │ │ │ │ + rsbeq r8, r5, r2, lsr #20 │ │ │ │ + rsbeq r8, r5, r6, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6170 <__bss_end__@@Base+0xfdad22ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2f58 │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee26 │ │ │ │ - rsbseq sl, ip, r8, ror #6 │ │ │ │ - rsbeq sl, r5, r2, lsr r6 │ │ │ │ - rsbeq sl, r5, r0, asr #12 │ │ │ │ + rsbseq sl, ip, r8, lsl #7 │ │ │ │ + rsbeq sl, r5, r2, asr r6 │ │ │ │ + rsbeq sl, r5, r0, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede61a0 <__bss_end__@@Base+0xfdad231c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2f88 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ mcr 7, 0, pc, cr12, cr12, {7} @ │ │ │ │ - rsbseq sl, ip, r4, asr #28 │ │ │ │ - strdeq r8, [r2], #-74 @ 0xffffffb6 @ │ │ │ │ - rsbeq ip, r2, lr, lsl #17 │ │ │ │ + rsbseq sl, ip, r4, ror #28 │ │ │ │ + rsbeq r8, r2, sl, lsl r5 │ │ │ │ + rsbeq ip, r2, lr, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede61d0 <__bss_end__@@Base+0xfdad234c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2fb8 │ │ │ │ adcsvs pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldcl 7, cr15, [r4, #1008]! @ 0x3f0 │ │ │ │ - rsbseq fp, ip, r4, lsr r4 │ │ │ │ - rsbeq ip, r5, r6, lsr #7 │ │ │ │ - strhteq ip, [r5], #-54 @ 0xffffffca │ │ │ │ + rsbseq fp, ip, r4, asr r4 │ │ │ │ + rsbeq ip, r5, r6, asr #7 │ │ │ │ + ldrdeq ip, [r5], #-54 @ 0xffffffca @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6200 <__bss_end__@@Base+0xfdad237c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2fe8 │ │ │ │ andne pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldcl 7, cr15, [ip, #1008] @ 0x3f0 │ │ │ │ - rsbseq ip, ip, r4, ror #5 │ │ │ │ - rsbeq r3, r6, r6, lsr r3 │ │ │ │ - rsbeq r3, r6, lr, lsr r3 │ │ │ │ + rsbseq ip, ip, r4, lsl #6 │ │ │ │ + rsbeq r3, r6, r6, asr r3 │ │ │ │ + rsbeq r3, r6, lr, asr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6230 <__bss_end__@@Base+0xfdad23ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3018 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [r4, #1008] @ 0x3f0 │ │ │ │ - ldrshteq sp, [ip], #-164 @ 0xffffff5c │ │ │ │ - rsbeq r8, r2, sl, ror #8 │ │ │ │ - rsbeq r8, r2, lr, ror r4 │ │ │ │ + rsbseq sp, ip, r4, lsl fp │ │ │ │ + rsbeq r8, r2, sl, lsl #9 │ │ │ │ + mlseq r2, lr, r4, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6260 <__bss_end__@@Base+0xfdad23dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3048 │ │ │ │ sbcsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stc 7, cr15, [ip, #1008]! @ 0x3f0 │ │ │ │ - rsbseq sp, ip, r4, asr #26 │ │ │ │ - rsbeq r8, r6, r6, ror #4 │ │ │ │ - rsbeq r8, r6, sl, ror r2 │ │ │ │ + rsbseq sp, ip, r4, ror #26 │ │ │ │ + rsbeq r8, r6, r6, lsl #5 │ │ │ │ + mlseq r6, sl, r2, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6290 <__bss_end__@@Base+0xfdad240c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3078 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [r4, #1008] @ 0x3f0 │ │ │ │ - rsbseq sp, ip, r8, lsr #29 │ │ │ │ - rsbeq r8, r2, sl, lsl #8 │ │ │ │ - mlseq r2, lr, r7, ip │ │ │ │ + rsbseq sp, ip, r8, asr #29 │ │ │ │ + rsbeq r8, r2, sl, lsr #8 │ │ │ │ + strhteq ip, [r2], #-126 @ 0xffffff82 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede62c0 <__bss_end__@@Base+0xfdad243c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d30a8 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ ldcl 7, cr15, [ip, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbseq lr, ip, ip, lsr r0 │ │ │ │ - ldrdeq r8, [r2], #-58 @ 0xffffffc6 @ │ │ │ │ - rsbeq r8, r2, lr, ror #7 │ │ │ │ + rsbseq lr, ip, ip, asr r0 │ │ │ │ + strdeq r8, [r2], #-58 @ 0xffffffc6 @ │ │ │ │ + rsbeq r8, r2, lr, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede62f0 <__bss_end__@@Base+0xfdad246c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d30d8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stcl 7, cr15, [r4, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbseq lr, ip, ip │ │ │ │ - rsbeq r8, r2, sl, lsr #7 │ │ │ │ - strhteq r8, [r2], #-62 @ 0xffffffc2 │ │ │ │ + rsbseq lr, ip, ip, lsr #32 │ │ │ │ + rsbeq r8, r2, sl, asr #7 │ │ │ │ + ldrdeq r8, [r2], #-62 @ 0xffffffc2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6320 <__bss_end__@@Base+0xfdad249c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 393108 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [lr, #-1008] @ 0xfffffc10 │ │ │ │ - rsbseq lr, ip, r6, ror #19 │ │ │ │ - rsbeq sl, r6, r4, asr #15 │ │ │ │ - ldrdeq sl, [r6], #-122 @ 0xffffff86 @ │ │ │ │ + rsbseq lr, ip, r6, lsl #20 │ │ │ │ + rsbeq sl, r6, r4, ror #15 │ │ │ │ + strdeq sl, [r6], #-122 @ 0xffffff86 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede634c <__bss_end__@@Base+0xfdad24c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3134 │ │ │ │ stmdbmi r5, {r1, r2, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed38 │ │ │ │ - rsbseq lr, ip, lr, ror sl │ │ │ │ - ldrdeq sl, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq sl, r6, ip, lsl sp │ │ │ │ + @ instruction: 0x007cea9e │ │ │ │ + strdeq sl, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sl, r6, ip, lsr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede637c <__bss_end__@@Base+0xfdad24f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3164 │ │ │ │ andscc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldc 7, cr15, [lr, #-1008] @ 0xfffffc10 │ │ │ │ - rsbseq r0, sp, r8, ror #1 │ │ │ │ - rsbeq r2, r7, lr, lsl #14 │ │ │ │ - rsbeq r2, r7, lr, lsl r7 │ │ │ │ + rsbseq r0, sp, r8, lsl #2 │ │ │ │ + rsbeq r2, r7, lr, lsr #14 │ │ │ │ + rsbeq r2, r7, lr, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede63ac <__bss_end__@@Base+0xfdad2528> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 393194 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r8, #-1008] @ 0xfffffc10 │ │ │ │ - rsbseq r0, sp, lr, ror r7 │ │ │ │ - mlseq r7, ip, r8, r4 │ │ │ │ - strhteq r4, [r7], #-134 @ 0xffffff7a │ │ │ │ + @ instruction: 0x007d079e │ │ │ │ + strhteq r4, [r7], #-140 @ 0xffffff74 │ │ │ │ + ldrdeq r4, [r7], #-134 @ 0xffffff7a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede63d8 <__bss_end__@@Base+0xfdad2554> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3931c0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2], #1008 @ 0x3f0 │ │ │ │ - rsbseq r0, sp, lr, lsr pc │ │ │ │ - rsbeq sl, r1, ip, lsr r9 │ │ │ │ - rsbeq sl, r1, r6, asr r9 │ │ │ │ + rsbseq r0, sp, lr, asr pc │ │ │ │ + rsbeq sl, r1, ip, asr r9 │ │ │ │ + rsbeq sl, r1, r6, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6404 <__bss_end__@@Base+0xfdad2580> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d31ec │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ ldcl 7, cr15, [sl], {252} @ 0xfc │ │ │ │ - rsbseq r1, sp, ip, asr r2 │ │ │ │ - rsbeq r7, r2, sl, ror #17 │ │ │ │ - ldrdeq r6, [r7], #-158 @ 0xffffff62 @ │ │ │ │ + rsbseq r1, sp, ip, ror r2 │ │ │ │ + rsbeq r7, r2, sl, lsl #18 │ │ │ │ + strdeq r6, [r7], #-158 @ 0xffffff62 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6434 <__bss_end__@@Base+0xfdad25b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d321c │ │ │ │ addcc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ stcl 7, cr15, [r2], {252} @ 0xfc │ │ │ │ - rsbseq r1, sp, ip, lsr #4 │ │ │ │ - mlseq r7, r2, r9, r6 │ │ │ │ - mlseq r2, sl, sl, r1 │ │ │ │ + rsbseq r1, sp, ip, asr #4 │ │ │ │ + strhteq r6, [r7], #-146 @ 0xffffff6e │ │ │ │ + strhteq r1, [r2], #-170 @ 0xffffff56 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6464 <__bss_end__@@Base+0xfdad25e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d324c │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecac │ │ │ │ - rsbseq r1, sp, sl, lsl #14 │ │ │ │ - ldrdeq r0, [r3], #-8 @ │ │ │ │ - rsbeq r0, r3, r8, lsr #2 │ │ │ │ + rsbseq r1, sp, sl, lsr #14 │ │ │ │ + strdeq r0, [r3], #-8 @ │ │ │ │ + rsbeq r0, r3, r8, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6494 <__bss_end__@@Base+0xfdad2610> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d327c │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec94 │ │ │ │ - ldrsbteq r1, [sp], #-106 @ 0xffffff96 │ │ │ │ - rsbeq r0, r3, r8, lsr #1 │ │ │ │ - strdeq r0, [r3], #-8 @ │ │ │ │ + ldrshteq r1, [sp], #-106 @ 0xffffff96 │ │ │ │ + rsbeq r0, r3, r8, asr #1 │ │ │ │ + rsbeq r0, r3, r8, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede64c4 <__bss_end__@@Base+0xfdad2640> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d32ac │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ ldcl 7, cr15, [sl], #-1008 @ 0xfffffc10 │ │ │ │ - rsbseq r1, sp, r8, asr #19 │ │ │ │ - rsbeq r7, r2, sl, lsr #16 │ │ │ │ - rsbeq r6, r7, lr, lsl r9 │ │ │ │ + rsbseq r1, sp, r8, ror #19 │ │ │ │ + rsbeq r7, r2, sl, asr #16 │ │ │ │ + rsbeq r6, r7, lr, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede64f4 <__bss_end__@@Base+0xfdad2670> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d32dc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ stcl 7, cr15, [r2], #-1008 @ 0xfffffc10 │ │ │ │ - @ instruction: 0x007d1998 │ │ │ │ - rsbeq sp, r2, sl, rrx │ │ │ │ - rsbeq sp, r2, lr, ror r0 │ │ │ │ + ldrhteq r1, [sp], #-152 @ 0xffffff68 │ │ │ │ + rsbeq sp, r2, sl, lsl #1 │ │ │ │ + mlseq r2, lr, r0, sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6524 <__bss_end__@@Base+0xfdad26a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d330c │ │ │ │ stmdbmi r5, {r0, r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec4c │ │ │ │ - rsbseq r1, sp, sl, ror #18 │ │ │ │ - rsbeq r8, r7, r4, ror #17 │ │ │ │ - rsbeq r8, r7, ip, asr #24 │ │ │ │ + rsbseq r1, sp, sl, lsl #19 │ │ │ │ + rsbeq r8, r7, r4, lsl #18 │ │ │ │ + rsbeq r8, r7, ip, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6554 <__bss_end__@@Base+0xfdad26d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d333c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec34 │ │ │ │ - rsbseq r1, sp, sl, lsr r9 │ │ │ │ - rsbeq r8, r7, r4, lsr #18 │ │ │ │ - rsbeq r8, r7, r8, asr #18 │ │ │ │ + rsbseq r1, sp, sl, asr r9 │ │ │ │ + rsbeq r8, r7, r4, asr #18 │ │ │ │ + rsbeq r8, r7, r8, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6584 <__bss_end__@@Base+0xfdad2700> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d336c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec1c │ │ │ │ - rsbseq r1, sp, sl, lsl #18 │ │ │ │ - rsbeq r1, r2, r0, lsr #20 │ │ │ │ - rsbeq r1, r2, r4, lsr sl │ │ │ │ + rsbseq r1, sp, sl, lsr #18 │ │ │ │ + rsbeq r1, r2, r0, asr #20 │ │ │ │ + rsbeq r1, r2, r4, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede65b4 <__bss_end__@@Base+0xfdad2730> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d339c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stc 7, cr15, [r2], {252} @ 0xfc │ │ │ │ - rsbseq r2, sp, r0, ror #1 │ │ │ │ - rsbeq ip, r2, sl, lsr #31 │ │ │ │ - strhteq ip, [r2], #-254 @ 0xffffff02 │ │ │ │ + rsbseq r2, sp, r0, lsl #2 │ │ │ │ + rsbeq ip, r2, sl, asr #31 │ │ │ │ + ldrdeq ip, [r2], #-254 @ 0xffffff02 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede65e4 <__bss_end__@@Base+0xfdad2760> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d33cc │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebec │ │ │ │ - rsbseq r3, sp, r2, lsr pc │ │ │ │ - rsbeq sl, r1, r0, lsr r7 │ │ │ │ - rsbeq r4, r2, ip, lsl #30 │ │ │ │ + rsbseq r3, sp, r2, asr pc │ │ │ │ + rsbeq sl, r1, r0, asr r7 │ │ │ │ + rsbeq r4, r2, ip, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6614 <__bss_end__@@Base+0xfdad2790> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d33fc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebd4 │ │ │ │ - rsbseq r3, sp, r2, lsl #30 │ │ │ │ - rsbeq sl, r1, r0, lsl #14 │ │ │ │ - rsbeq sl, r1, r8, lsl r7 │ │ │ │ + rsbseq r3, sp, r2, lsr #30 │ │ │ │ + rsbeq sl, r1, r0, lsr #14 │ │ │ │ + rsbeq sl, r1, r8, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6644 <__bss_end__@@Base+0xfdad27c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d342c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl ff14d450 <__bss_end__@@Base+0xfde395cc> │ │ │ │ - rsbseq r4, sp, r8, lsl #6 │ │ │ │ - rsbeq ip, r2, sl, lsl pc │ │ │ │ - rsbeq ip, r2, lr, lsr #30 │ │ │ │ + rsbseq r4, sp, r8, lsr #6 │ │ │ │ + rsbeq ip, r2, sl, lsr pc │ │ │ │ + rsbeq ip, r2, lr, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6674 <__bss_end__@@Base+0xfdad27f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d345c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ bl feb4d480 <__bss_end__@@Base+0xfd8395fc> │ │ │ │ - rsbseq r4, sp, ip, lsl #10 │ │ │ │ - rsbeq ip, r2, sl, ror #29 │ │ │ │ - strdeq ip, [r2], #-238 @ 0xffffff12 @ │ │ │ │ + rsbseq r4, sp, ip, lsr #10 │ │ │ │ + rsbeq ip, r2, sl, lsl #30 │ │ │ │ + rsbeq ip, r2, lr, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede66a4 <__bss_end__@@Base+0xfdad2820> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d348c │ │ │ │ sbcscc pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ bl fe54d4b0 <__bss_end__@@Base+0xfd23962c> │ │ │ │ - ldrsbteq r4, [sp], #-76 @ 0xffffffb4 │ │ │ │ - rsbeq fp, r8, r6, asr #19 │ │ │ │ + ldrshteq r4, [sp], #-76 @ 0xffffffb4 │ │ │ │ rsbeq fp, r8, r6, ror #19 │ │ │ │ + rsbeq fp, r8, r6, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede66d4 <__bss_end__@@Base+0xfdad2850> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d34bc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ bl 1f4d4e0 <__bss_end__@@Base+0xc3965c> │ │ │ │ - rsbseq r4, sp, r0, lsl #20 │ │ │ │ - rsbeq ip, r2, sl, lsl #29 │ │ │ │ - mlseq r2, lr, lr, ip │ │ │ │ + rsbseq r4, sp, r0, lsr #20 │ │ │ │ + rsbeq ip, r2, sl, lsr #29 │ │ │ │ + strhteq ip, [r2], #-238 @ 0xffffff12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6704 <__bss_end__@@Base+0xfdad2880> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d34ec │ │ │ │ stmdbmi r5, {r0, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb5c │ │ │ │ - ldrsbteq r4, [sp], #-146 @ 0xffffff6e │ │ │ │ - rsbeq fp, r8, r4, lsl #12 │ │ │ │ - rsbeq ip, r8, r0, asr r3 │ │ │ │ + ldrshteq r4, [sp], #-146 @ 0xffffff6e │ │ │ │ + rsbeq fp, r8, r4, lsr #12 │ │ │ │ + rsbeq ip, r8, r0, ror r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6734 <__bss_end__@@Base+0xfdad28b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d351c │ │ │ │ subsvc pc, r4, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ bl 134d540 <__bss_end__@@Base+0x396bc> │ │ │ │ - rsbseq r4, sp, r0, lsr #19 │ │ │ │ - rsbeq ip, r8, lr, lsl r2 │ │ │ │ - rsbeq ip, r8, r2, asr #6 │ │ │ │ + rsbseq r4, sp, r0, asr #19 │ │ │ │ + rsbeq ip, r8, lr, lsr r2 │ │ │ │ + rsbeq ip, r8, r2, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6764 <__bss_end__@@Base+0xfdad28e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d354c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb2c │ │ │ │ - rsbseq r4, sp, r2, ror r9 │ │ │ │ - rsbeq r1, r2, r0, asr #16 │ │ │ │ - rsbeq r1, r2, r4, asr r8 │ │ │ │ + @ instruction: 0x007d4992 │ │ │ │ + rsbeq r1, r2, r0, ror #16 │ │ │ │ + rsbeq r1, r2, r4, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fede6794 <__bss_end__@@Base+0xfdad2910> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ mcr 7, 2, pc, cr0, cr13, {7} @ │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ mrclt 7, 6, APSR_nzcv, cr0, cr11, {7} │ │ │ │ - rsbeq ip, r8, sl, lsl #6 │ │ │ │ + rsbeq ip, r8, sl, lsr #6 │ │ │ │ smlalseq r9, r4, sl, r6 │ │ │ │ @ instruction: 0x000061b4 │ │ │ │ - rsbeq ip, r8, sl, lsl #6 │ │ │ │ + rsbeq ip, r8, sl, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede67d4 <__bss_end__@@Base+0xfdad2950> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d35bc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaf4 │ │ │ │ - ldrhteq r4, [sp], #-210 @ 0xffffff2e │ │ │ │ - rsbeq sl, r1, r0, asr #10 │ │ │ │ - rsbeq sl, r1, r8, asr r5 │ │ │ │ + ldrsbteq r4, [sp], #-210 @ 0xffffff2e │ │ │ │ + rsbeq sl, r1, r0, ror #10 │ │ │ │ + rsbeq sl, r1, r8, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6804 <__bss_end__@@Base+0xfdad2980> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d35ec │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eadc │ │ │ │ - rsbseq r6, sp, sl, asr r7 │ │ │ │ - rsbeq r1, r2, r0, lsr #15 │ │ │ │ - strhteq r1, [r2], #-116 @ 0xffffff8c │ │ │ │ + rsbseq r6, sp, sl, ror r7 │ │ │ │ + rsbeq r1, r2, r0, asr #15 │ │ │ │ + ldrdeq r1, [r2], #-116 @ 0xffffff8c @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6834 <__bss_end__@@Base+0xfdad29b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d361c │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b ff34d640 <__bss_end__@@Base+0xfe0397bc> │ │ │ │ - rsbseq r6, sp, r0, ror #16 │ │ │ │ - rsbeq r3, r9, sl, lsr sl │ │ │ │ - rsbeq r3, r9, lr, asr #20 │ │ │ │ + rsbseq r6, sp, r0, lsl #17 │ │ │ │ + rsbeq r3, r9, sl, asr sl │ │ │ │ + rsbeq r3, r9, lr, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6864 <__bss_end__@@Base+0xfdad29e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d364c │ │ │ │ sbcsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b fed4d670 <__bss_end__@@Base+0xfda397ec> │ │ │ │ - rsbseq r6, sp, r0, lsr r8 │ │ │ │ - rsbeq r3, r9, sl, lsl #20 │ │ │ │ - rsbeq r3, r9, r2, lsr sl │ │ │ │ + rsbseq r6, sp, r0, asr r8 │ │ │ │ + rsbeq r3, r9, sl, lsr #20 │ │ │ │ + rsbeq r3, r9, r2, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6894 <__bss_end__@@Base+0xfdad2a10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d367c │ │ │ │ adccc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ b fe74d6a0 <__bss_end__@@Base+0xfd43981c> │ │ │ │ - rsbseq r6, sp, r0, lsl #16 │ │ │ │ - ldrdeq r3, [r9], #-154 @ 0xffffff66 @ │ │ │ │ - rsbeq r3, r9, r6, lsl sl │ │ │ │ + rsbseq r6, sp, r0, lsr #16 │ │ │ │ + strdeq r3, [r9], #-154 @ 0xffffff66 @ │ │ │ │ + rsbeq r3, r9, r6, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede68c4 <__bss_end__@@Base+0xfdad2a40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3936ac │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 21cd6cc <__bss_end__@@Base+0xeb9848> │ │ │ │ - rsbseq r6, sp, r6, asr #31 │ │ │ │ - rsbeq sl, r1, r0, asr r4 │ │ │ │ - rsbeq sl, r1, sl, ror #8 │ │ │ │ + rsbseq r6, sp, r6, ror #31 │ │ │ │ + rsbeq sl, r1, r0, ror r4 │ │ │ │ + rsbeq sl, r1, sl, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede68f0 <__bss_end__@@Base+0xfdad2a6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d36d8 │ │ │ │ eorscc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ b 1bcd6fc <__bss_end__@@Base+0x8b9878> │ │ │ │ - @ instruction: 0x007d6f98 │ │ │ │ - rsbeq r5, r9, sl, lsl sp │ │ │ │ - rsbeq r5, r9, sl, lsr #26 │ │ │ │ + ldrhteq r6, [sp], #-248 @ 0xffffff08 │ │ │ │ + rsbeq r5, r9, sl, lsr sp │ │ │ │ + rsbeq r5, r9, sl, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6920 <__bss_end__@@Base+0xfdad2a9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3708 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea4e │ │ │ │ - rsbseq r7, sp, r4, ror r2 │ │ │ │ - rsbeq ip, r2, lr, lsr ip │ │ │ │ - rsbeq ip, r2, r4, asr ip │ │ │ │ + @ instruction: 0x007d7294 │ │ │ │ + rsbeq ip, r2, lr, asr ip │ │ │ │ + rsbeq ip, r2, r4, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6950 <__bss_end__@@Base+0xfdad2acc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3738 │ │ │ │ andvs pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b fcd75c │ │ │ │ - rsbseq r7, sp, r4, asr #4 │ │ │ │ - rsbeq r7, r9, sl, asr r7 │ │ │ │ - rsbeq r7, r9, r6, ror #14 │ │ │ │ + rsbseq r7, sp, r4, ror #4 │ │ │ │ + rsbeq r7, r9, sl, ror r7 │ │ │ │ + rsbeq r7, r9, r6, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6980 <__bss_end__@@Base+0xfdad2afc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 393768 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - b a4d788 │ │ │ │ - ldrsbteq r7, [sp], #-230 @ 0xffffff1a │ │ │ │ - rsbeq ip, r9, ip, ror #26 │ │ │ │ - rsbeq ip, r9, lr, lsr #27 │ │ │ │ + b a4d788 │ │ │ │ + ldrshteq r7, [sp], #-230 @ 0xffffff1a │ │ │ │ + rsbeq ip, r9, ip, lsl #27 │ │ │ │ + rsbeq ip, r9, lr, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede69ac <__bss_end__@@Base+0xfdad2b28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3794 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea08 │ │ │ │ - rsbseq r7, sp, sl, lsr #29 │ │ │ │ - rsbeq sl, r1, r8, ror #6 │ │ │ │ - rsbeq sl, r1, r0, lsl #7 │ │ │ │ + rsbseq r7, sp, sl, asr #29 │ │ │ │ + rsbeq sl, r1, r8, lsl #7 │ │ │ │ + rsbeq sl, r1, r0, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede69dc <__bss_end__@@Base+0xfdad2b58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d37c4 │ │ │ │ addvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stmib lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r8, sp, ip, asr #21 │ │ │ │ - rsbeq r0, sl, lr, ror #1 │ │ │ │ - rsbeq r0, sl, r2, ror #3 │ │ │ │ + rsbseq r8, sp, ip, ror #21 │ │ │ │ + rsbeq r0, sl, lr, lsl #2 │ │ │ │ + rsbeq r0, sl, r2, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6a0c <__bss_end__@@Base+0xfdad2b88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d37f4 │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-948 @ 0xfffffc4c │ │ │ │ ldmib r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r8, sp, r4, lsl #24 │ │ │ │ - ldrdeq r0, [sl], #-114 @ 0xffffff8e @ │ │ │ │ - rsbeq r0, sl, r2, ror #15 │ │ │ │ + rsbseq r8, sp, r4, lsr #24 │ │ │ │ + strdeq r0, [sl], #-114 @ 0xffffff8e @ │ │ │ │ + rsbeq r0, sl, r2, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6a3c <__bss_end__@@Base+0xfdad2bb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3824 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9c0 │ │ │ │ - rsbseq r9, sp, r0, asr r6 │ │ │ │ - rsbeq ip, r2, r2, lsr #22 │ │ │ │ - rsbeq ip, r2, r8, lsr fp │ │ │ │ + rsbseq r9, sp, r0, ror r6 │ │ │ │ + rsbeq ip, r2, r2, asr #22 │ │ │ │ + rsbeq ip, r2, r8, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6a6c <__bss_end__@@Base+0xfdad2be8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3854 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ stmib r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r9, sp, ip, ror r6 │ │ │ │ - rsbeq r7, r2, lr, lsr #24 │ │ │ │ - rsbeq fp, r2, r2, asr #31 │ │ │ │ + @ instruction: 0x007d969c │ │ │ │ + rsbeq r7, r2, lr, asr #24 │ │ │ │ + rsbeq fp, r2, r2, ror #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6a9c <__bss_end__@@Base+0xfdad2c18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3884 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ stmib lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r9, sp, ip, asr #12 │ │ │ │ - strdeq r7, [r2], #-190 @ 0xffffff42 @ │ │ │ │ - mlseq r2, r2, pc, fp @ │ │ │ │ + rsbseq r9, sp, ip, ror #12 │ │ │ │ + rsbeq r7, r2, lr, lsl ip │ │ │ │ + strhteq fp, [r2], #-242 @ 0xffffff0e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6acc <__bss_end__@@Base+0xfdad2c48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d38b4 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldmdb r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r9, sp, ip, lsl r6 │ │ │ │ - rsbeq r7, r2, lr, asr #23 │ │ │ │ - rsbeq fp, r2, r2, ror #30 │ │ │ │ + rsbseq r9, sp, ip, lsr r6 │ │ │ │ + rsbeq r7, r2, lr, ror #23 │ │ │ │ + rsbeq fp, r2, r2, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6afc <__bss_end__@@Base+0xfdad2c78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d38e4 │ │ │ │ andne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldmdb lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbteq sl, [sp], #-52 @ 0xffffffcc │ │ │ │ - strdeq r2, [sl], #-162 @ 0xffffff5e @ │ │ │ │ - rsbeq r2, sl, r2, asr fp │ │ │ │ + ldrshteq sl, [sp], #-52 @ 0xffffffcc │ │ │ │ + rsbeq r2, sl, r2, lsl fp │ │ │ │ + rsbeq r2, sl, r2, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6b2c <__bss_end__@@Base+0xfdad2ca8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 393914 │ │ │ │ stmdbmi r4, {r0, r2, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq sl, sp, r2, asr #21 │ │ │ │ - rsbeq r5, sl, ip, asr #1 │ │ │ │ - strdeq sl, [sl], #-98 @ 0xffffff9e @ │ │ │ │ + rsbseq sl, sp, r2, ror #21 │ │ │ │ + rsbeq r5, sl, ip, ror #1 │ │ │ │ + rsbeq sl, sl, r2, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6b58 <__bss_end__@@Base+0xfdad2cd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3940 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ ldmdb r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, lr, r0, lsr #2 │ │ │ │ - rsbeq r7, r2, r2, asr #22 │ │ │ │ - rsbeq r7, r2, r6, asr fp │ │ │ │ + rsbseq r0, lr, r0, asr #2 │ │ │ │ + rsbeq r7, r2, r2, ror #22 │ │ │ │ + rsbeq r7, r2, r6, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6b88 <__bss_end__@@Base+0xfdad2d04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3970 │ │ │ │ sbcne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-952 @ 0xfffffc48 │ │ │ │ ldmdb r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrshteq r0, [lr], #-0 │ │ │ │ - rsbeq r6, sl, lr, lsr #14 │ │ │ │ - rsbeq r6, sl, r2, asr #14 │ │ │ │ + rsbseq r0, lr, r0, lsl r1 │ │ │ │ + rsbeq r6, sl, lr, asr #14 │ │ │ │ + rsbeq r6, sl, r2, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6bb8 <__bss_end__@@Base+0xfdad2d34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d39a0 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ stmdb r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, lr, r0, ror r4 │ │ │ │ - rsbeq r7, r2, r2, ror #21 │ │ │ │ - rsbeq fp, r2, r6, ror lr │ │ │ │ + @ instruction: 0x007e0490 │ │ │ │ + rsbeq r7, r2, r2, lsl #22 │ │ │ │ + mlseq r2, r6, lr, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6be8 <__bss_end__@@Base+0xfdad2d64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d39d0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stmia r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r0, lr, r0, asr #8 │ │ │ │ - strhteq r7, [r2], #-162 @ 0xffffff5e │ │ │ │ - rsbeq r7, r2, r6, asr #21 │ │ │ │ + rsbseq r0, lr, r0, ror #8 │ │ │ │ + ldrdeq r7, [r2], #-162 @ 0xffffff5e @ │ │ │ │ + rsbeq r7, r2, r6, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6c18 <__bss_end__@@Base+0xfdad2d94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3a00 │ │ │ │ sbccc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ ldm r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r0, lr, r0, lsl r4 │ │ │ │ - mlseq sl, lr, r6, r6 │ │ │ │ - strhteq r9, [sl], #-38 @ 0xffffffda │ │ │ │ + rsbseq r0, lr, r0, lsr r4 │ │ │ │ + strhteq r6, [sl], #-110 @ 0xffffff92 │ │ │ │ + ldrdeq r9, [sl], #-38 @ 0xffffffda @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6c48 <__bss_end__@@Base+0xfdad2dc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3a30 │ │ │ │ addvc pc, pc, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ ldm r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, lr, ip, ror #15 │ │ │ │ - rsbeq r9, sl, r2, lsl #15 │ │ │ │ - mlseq sl, sl, r7, r9 │ │ │ │ + rsbseq r0, lr, ip, lsl #16 │ │ │ │ + rsbeq r9, sl, r2, lsr #15 │ │ │ │ + strhteq r9, [sl], #-122 @ 0xffffff86 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6c78 <__bss_end__@@Base+0xfdad2df4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3a60 │ │ │ │ stmdbmi r5, {r0, r1, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8a2 │ │ │ │ - ldrhteq r0, [lr], #-130 @ 0xffffff7e │ │ │ │ - rsbeq sl, r6, r4, lsr #12 │ │ │ │ - rsbeq sl, sl, ip, lsr #12 │ │ │ │ + ldrsbteq r0, [lr], #-130 @ 0xffffff7e │ │ │ │ + rsbeq sl, r6, r4, asr #12 │ │ │ │ + rsbeq sl, sl, ip, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6ca8 <__bss_end__@@Base+0xfdad2e24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3a90 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stm r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrshteq r1, [lr], #-136 @ 0xffffff78 │ │ │ │ - strdeq r7, [r2], #-146 @ 0xffffff6e @ │ │ │ │ - rsbeq r7, r2, r6, lsl #20 │ │ │ │ + rsbseq r1, lr, r8, lsl r9 │ │ │ │ + rsbeq r7, r2, r2, lsl sl │ │ │ │ + rsbeq r7, r2, r6, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6cd8 <__bss_end__@@Base+0xfdad2e54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3ac0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ ldmda r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r3, lr, r8, asr pc │ │ │ │ - rsbeq r7, r2, r2, asr #19 │ │ │ │ - ldrdeq r7, [r2], #-150 @ 0xffffff6a @ │ │ │ │ + rsbseq r3, lr, r8, ror pc │ │ │ │ + rsbeq r7, r2, r2, ror #19 │ │ │ │ + strdeq r7, [r2], #-150 @ 0xffffff6a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6d08 <__bss_end__@@Base+0xfdad2e84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3af0 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldmda r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r4, lr, ip, lsr #7 │ │ │ │ - mlseq r2, r2, r9, r7 │ │ │ │ - rsbeq fp, r2, r6, lsr #26 │ │ │ │ + rsbseq r4, lr, ip, asr #7 │ │ │ │ + strhteq r7, [r2], #-146 @ 0xffffff6e │ │ │ │ + rsbeq fp, r2, r6, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6d38 <__bss_end__@@Base+0xfdad2eb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3b20 │ │ │ │ stmdbmi r5, {r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e842 │ │ │ │ - @ instruction: 0x007e4b9e │ │ │ │ - strdeq r2, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - strdeq r3, [fp], #-12 @ │ │ │ │ + ldrhteq r4, [lr], #-190 @ 0xffffff42 │ │ │ │ + rsbeq r2, fp, r4, lsl lr │ │ │ │ + rsbeq r3, fp, ip, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6d68 <__bss_end__@@Base+0xfdad2ee4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3b50 │ │ │ │ addcc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ stmda r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r4, lr, ip, ror #22 │ │ │ │ - rsbeq r2, fp, r2, asr #27 │ │ │ │ - strdeq r3, [fp], #-2 @ │ │ │ │ + rsbseq r4, lr, ip, lsl #23 │ │ │ │ + rsbeq r2, fp, r2, ror #27 │ │ │ │ + rsbeq r3, fp, r2, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6d98 <__bss_end__@@Base+0xfdad2f14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3b80 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ ldmda r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r4, lr, ip, lsr fp │ │ │ │ - rsbeq r7, r2, r2, lsl #18 │ │ │ │ - rsbeq r7, r2, r6, lsl r9 │ │ │ │ + rsbseq r4, lr, ip, asr fp │ │ │ │ + rsbeq r7, r2, r2, lsr #18 │ │ │ │ + rsbeq r7, r2, r6, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6dc8 <__bss_end__@@Base+0xfdad2f44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3bb0 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x00f8f7fb │ │ │ │ - rsbseq r4, lr, ip, lsl #22 │ │ │ │ - ldrdeq r7, [r2], #-130 @ 0xffffff7e @ │ │ │ │ - rsbeq fp, r2, r6, ror #24 │ │ │ │ + rsbseq r4, lr, ip, lsr #22 │ │ │ │ + strdeq r7, [r2], #-130 @ 0xffffff7e @ │ │ │ │ + rsbeq fp, r2, r6, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6df8 <__bss_end__@@Base+0xfdad2f74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3be0 │ │ │ │ rsbeq pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ svc 0x00e0f7fb │ │ │ │ - ldrsbteq r4, [lr], #-172 @ 0xffffff54 │ │ │ │ - rsbeq r5, sl, lr, lsl #30 │ │ │ │ - rsbeq r6, sl, r6, ror r1 │ │ │ │ + ldrshteq r4, [lr], #-172 @ 0xffffff54 │ │ │ │ + rsbeq r5, sl, lr, lsr #30 │ │ │ │ + mlseq sl, r6, r1, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6e28 <__bss_end__@@Base+0xfdad2fa4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3c10 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x00c8f7fb │ │ │ │ - rsbseq r4, lr, ip, lsr #21 │ │ │ │ - rsbeq r7, r2, r2, ror r8 │ │ │ │ - rsbeq r7, r2, r6, lsl #17 │ │ │ │ + rsbseq r4, lr, ip, asr #21 │ │ │ │ + mlseq r2, r2, r8, r7 │ │ │ │ + rsbeq r7, r2, r6, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6e58 <__bss_end__@@Base+0xfdad2fd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3c40 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ svc 0x00b0f7fb │ │ │ │ - @ instruction: 0x007e4b94 │ │ │ │ - rsbeq r7, r2, r2, asr #16 │ │ │ │ - rsbeq r7, r2, r6, asr r8 │ │ │ │ + ldrhteq r4, [lr], #-180 @ 0xffffff4c │ │ │ │ + rsbeq r7, r2, r2, ror #16 │ │ │ │ + rsbeq r7, r2, r6, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6e88 <__bss_end__@@Base+0xfdad3004> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3c70 │ │ │ │ stmdbmi r5, {r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ svc 0x0098f7fb │ │ │ │ - rsbseq r4, lr, r2, ror lr │ │ │ │ - rsbeq r4, fp, ip, asr #28 │ │ │ │ - rsbeq r4, fp, r6, asr lr │ │ │ │ + @ instruction: 0x007e4e92 │ │ │ │ + rsbeq r4, fp, ip, ror #28 │ │ │ │ + rsbeq r4, fp, r6, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6eb8 <__bss_end__@@Base+0xfdad3034> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3ca0 │ │ │ │ sbccc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ svc 0x0080f7fb │ │ │ │ - rsbseq r7, lr, r0, ror #2 │ │ │ │ - strdeq r6, [sl], #-62 @ 0xffffffc2 @ │ │ │ │ - rsbeq r9, sl, r6, lsl r0 │ │ │ │ + rsbseq r7, lr, r0, lsl #3 │ │ │ │ + rsbeq r6, sl, lr, lsl r4 │ │ │ │ + rsbeq r9, sl, r6, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6ee8 <__bss_end__@@Base+0xfdad3064> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3cd0 │ │ │ │ adcsvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ svc 0x0068f7fb │ │ │ │ - rsbseq r7, lr, r0, lsr r1 │ │ │ │ - rsbeq r6, fp, sl, lsr r1 │ │ │ │ - rsbeq r6, fp, r6, ror #2 │ │ │ │ + rsbseq r7, lr, r0, asr r1 │ │ │ │ + rsbeq r6, fp, sl, asr r1 │ │ │ │ + rsbeq r6, fp, r6, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6f18 <__bss_end__@@Base+0xfdad3094> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3d00 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef52 │ │ │ │ - rsbseq r7, lr, r8, lsr #7 │ │ │ │ - rsbeq r7, r2, r2, lsl #15 │ │ │ │ - mlseq r2, r8, r7, r7 │ │ │ │ + rsbseq r7, lr, r8, asr #7 │ │ │ │ + rsbeq r7, r2, r2, lsr #15 │ │ │ │ + strhteq r7, [r2], #-120 @ 0xffffff88 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6f48 <__bss_end__@@Base+0xfdad30c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3d30 │ │ │ │ sbccc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef3a │ │ │ │ - rsbseq r7, lr, r0, lsl #10 │ │ │ │ - rsbeq r6, sl, lr, ror #6 │ │ │ │ - rsbeq r8, sl, r8, lsl #31 │ │ │ │ + rsbseq r7, lr, r0, lsr #10 │ │ │ │ + rsbeq r6, sl, lr, lsl #7 │ │ │ │ + rsbeq r8, sl, r8, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6f78 <__bss_end__@@Base+0xfdad30f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3d60 │ │ │ │ sbccc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef22 │ │ │ │ - rsbseq r7, lr, r4, lsr #11 │ │ │ │ - rsbeq r6, sl, lr, lsr r3 │ │ │ │ - rsbeq r8, sl, r8, asr pc │ │ │ │ + rsbseq r7, lr, r4, asr #11 │ │ │ │ + rsbeq r6, sl, lr, asr r3 │ │ │ │ + rsbeq r8, sl, r8, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6fa8 <__bss_end__@@Base+0xfdad3124> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3d90 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef0a │ │ │ │ - rsbseq r7, lr, r8, lsl #16 │ │ │ │ - strdeq r7, [r2], #-98 @ 0xffffff9e @ │ │ │ │ - rsbeq fp, r2, r8, lsl #21 │ │ │ │ + rsbseq r7, lr, r8, lsr #16 │ │ │ │ + rsbeq r7, r2, r2, lsl r7 │ │ │ │ + rsbeq fp, r2, r8, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6fd8 <__bss_end__@@Base+0xfdad3154> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3dc0 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ mrc 7, 7, APSR_nzcv, cr0, cr11, {7} │ │ │ │ - ldrsbteq r7, [lr], #-120 @ 0xffffff88 │ │ │ │ - rsbeq r7, r2, r2, asr #13 │ │ │ │ - rsbeq fp, r2, r6, asr sl │ │ │ │ + ldrshteq r7, [lr], #-120 @ 0xffffff88 │ │ │ │ + rsbeq r7, r2, r2, ror #13 │ │ │ │ + rsbeq fp, r2, r6, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7008 <__bss_end__@@Base+0xfdad3184> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3df0 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ mrc 7, 6, APSR_nzcv, cr8, cr11, {7} │ │ │ │ - rsbseq r8, lr, r0, lsr #16 │ │ │ │ - rsbeq r6, r2, r6, ror #25 │ │ │ │ - ldrdeq r5, [r7], #-218 @ 0xffffff26 @ │ │ │ │ + rsbseq r8, lr, r0, asr #16 │ │ │ │ + rsbeq r6, r2, r6, lsl #26 │ │ │ │ + strdeq r5, [r7], #-218 @ 0xffffff26 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7038 <__bss_end__@@Base+0xfdad31b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3e20 │ │ │ │ stmdbmi r5, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eec2 │ │ │ │ - ldrshteq r8, [lr], #-114 @ 0xffffff8e │ │ │ │ - rsbeq sp, fp, r4, lsl #19 │ │ │ │ - rsbeq sp, fp, r4, ror sl │ │ │ │ + rsbseq r8, lr, r2, lsl r8 │ │ │ │ + rsbeq sp, fp, r4, lsr #19 │ │ │ │ + mlseq fp, r4, sl, sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7068 <__bss_end__@@Base+0xfdad31e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3e50 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eeaa │ │ │ │ - rsbseq r8, lr, r2, asr #15 │ │ │ │ - rsbeq r9, r1, ip, lsr #25 │ │ │ │ - rsbeq r9, r1, r4, asr #25 │ │ │ │ + rsbseq r8, lr, r2, ror #15 │ │ │ │ + rsbeq r9, r1, ip, asr #25 │ │ │ │ + rsbeq r9, r1, r4, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7098 <__bss_end__@@Base+0xfdad3214> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3e80 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ mrc 7, 4, APSR_nzcv, cr0, cr11, {7} │ │ │ │ - rsbseq r8, lr, ip, asr #27 │ │ │ │ - rsbeq ip, r2, r6, asr #9 │ │ │ │ - ldrdeq ip, [r2], #-74 @ 0xffffffb6 @ │ │ │ │ + rsbseq r8, lr, ip, ror #27 │ │ │ │ + rsbeq ip, r2, r6, ror #9 │ │ │ │ + strdeq ip, [r2], #-74 @ 0xffffffb6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede70c8 <__bss_end__@@Base+0xfdad3244> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3eb0 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee7a │ │ │ │ - @ instruction: 0x007e8d9e │ │ │ │ - ldrdeq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - strdeq r0, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + ldrhteq r8, [lr], #-222 @ 0xffffff22 │ │ │ │ + strdeq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r0, r2, r0, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede70f8 <__bss_end__@@Base+0xfdad3274> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3ee0 │ │ │ │ andscc pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ mcr 7, 3, pc, cr0, cr11, {7} @ │ │ │ │ - ldrshteq r9, [lr], #-32 @ 0xffffffe0 │ │ │ │ - mlseq ip, lr, r6, r0 │ │ │ │ - rsbeq r1, ip, lr, asr #10 │ │ │ │ + rsbseq r9, lr, r0, lsl r3 │ │ │ │ + strhteq r0, [ip], #-110 @ 0xffffff92 │ │ │ │ + rsbeq r1, ip, lr, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7128 <__bss_end__@@Base+0xfdad32a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3f10 │ │ │ │ addsmi pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ mcr 7, 2, pc, cr8, cr11, {7} @ │ │ │ │ - rsbseq r9, lr, ip, lsl r5 │ │ │ │ - rsbeq r1, r3, r2, ror #28 │ │ │ │ - ldrdeq r2, [ip], #-130 @ 0xffffff7e @ │ │ │ │ + rsbseq r9, lr, ip, lsr r5 │ │ │ │ + rsbeq r1, r3, r2, lsl #29 │ │ │ │ + strdeq r2, [ip], #-130 @ 0xffffff7e @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7158 <__bss_end__@@Base+0xfdad32d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3f40 │ │ │ │ adcmi pc, ip, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ mrc 7, 1, APSR_nzcv, cr0, cr11, {7} │ │ │ │ - rsbseq r9, lr, ip, ror #9 │ │ │ │ - rsbeq r1, r3, r2, lsr lr │ │ │ │ - rsbeq r2, ip, r2, lsr #17 │ │ │ │ + rsbseq r9, lr, ip, lsl #10 │ │ │ │ + rsbeq r1, r3, r2, asr lr │ │ │ │ + rsbeq r2, ip, r2, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7188 <__bss_end__@@Base+0xfdad3304> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3f70 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee1a │ │ │ │ - rsbseq r9, lr, r2, lsl r8 │ │ │ │ - strdeq r7, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r7, r7, r4, lsl sp │ │ │ │ + rsbseq r9, lr, r2, lsr r8 │ │ │ │ + rsbeq r7, r7, r0, lsl sp │ │ │ │ + rsbeq r7, r7, r4, lsr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede71b8 <__bss_end__@@Base+0xfdad3334> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3fa0 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee02 │ │ │ │ - rsbseq r9, lr, r2, ror #15 │ │ │ │ - rsbeq r7, r7, r0, asr #25 │ │ │ │ - rsbeq r7, r7, r4, ror #25 │ │ │ │ + rsbseq r9, lr, r2, lsl #16 │ │ │ │ + rsbeq r7, r7, r0, ror #25 │ │ │ │ + rsbeq r7, r7, r4, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede71e8 <__bss_end__@@Base+0xfdad3364> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3fd0 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ stcl 7, cr15, [r8, #1004]! @ 0x3ec │ │ │ │ - rsbseq r9, lr, ip, ror r8 │ │ │ │ - rsbeq r5, ip, r6, ror #7 │ │ │ │ - rsbeq r5, ip, r2, asr #11 │ │ │ │ + @ instruction: 0x007e989c │ │ │ │ + rsbeq r5, ip, r6, lsl #8 │ │ │ │ + rsbeq r5, ip, r2, ror #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7218 <__bss_end__@@Base+0xfdad3394> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4000 │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ ldcl 7, cr15, [r0, #1004] @ 0x3ec │ │ │ │ - rsbseq r9, lr, ip, asr #16 │ │ │ │ - strhteq r5, [ip], #-54 @ 0xffffffca │ │ │ │ - rsbeq r5, ip, lr, lsr #11 │ │ │ │ + rsbseq r9, lr, ip, ror #16 │ │ │ │ + ldrdeq r5, [ip], #-54 @ 0xffffffca @ │ │ │ │ + rsbeq r5, ip, lr, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7248 <__bss_end__@@Base+0xfdad33c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4030 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000edba │ │ │ │ - rsbseq r9, lr, sl, ror #27 │ │ │ │ - rsbeq sp, ip, r4, asr #11 │ │ │ │ - rsbeq sp, ip, ip, ror #13 │ │ │ │ + rsbseq r9, lr, sl, lsl #28 │ │ │ │ + rsbeq sp, ip, r4, ror #11 │ │ │ │ + rsbeq sp, ip, ip, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7278 <__bss_end__@@Base+0xfdad33f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4060 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eda2 │ │ │ │ - ldrhteq r9, [lr], #-218 @ 0xffffff26 │ │ │ │ - mlseq ip, r4, r5, sp │ │ │ │ - ldrdeq sp, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsbteq r9, [lr], #-218 @ 0xffffff26 │ │ │ │ + strhteq sp, [ip], #-84 @ 0xffffffac │ │ │ │ + strdeq sp, [ip], #-108 @ 0xffffff94 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede72a8 <__bss_end__@@Base+0xfdad3424> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4090 │ │ │ │ subscc pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ stc 7, cr15, [r8, #1004] @ 0x3ec │ │ │ │ - ldrsbteq r9, [lr], #-236 @ 0xffffff14 │ │ │ │ - rsbeq sp, ip, lr, lsr #17 │ │ │ │ - strhteq pc, [sp], #-202 @ 0xffffff36 @ │ │ │ │ + ldrshteq r9, [lr], #-236 @ 0xffffff14 │ │ │ │ + rsbeq sp, ip, lr, asr #17 │ │ │ │ + ldrdeq pc, [sp], #-202 @ 0xffffff36 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede72d8 <__bss_end__@@Base+0xfdad3454> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3940c0 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbseq sl, lr, r2, ror #2 │ │ │ │ - rsbeq sp, ip, r8, asr lr │ │ │ │ - rsbeq sp, ip, r6, ror #28 │ │ │ │ + rsbseq sl, lr, r2, lsl #3 │ │ │ │ + rsbeq sp, ip, r8, ror lr │ │ │ │ + rsbeq sp, ip, r6, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7304 <__bss_end__@@Base+0xfdad3480> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3940ec │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip, #-1004] @ 0xfffffc14 │ │ │ │ - rsbseq sl, lr, sl, ror #3 │ │ │ │ - rsbeq r9, r1, r0, lsl sl │ │ │ │ - rsbeq r9, r1, sl, lsr #20 │ │ │ │ + rsbseq sl, lr, sl, lsl #4 │ │ │ │ + rsbeq r9, r1, r0, lsr sl │ │ │ │ + rsbeq r9, r1, sl, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7330 <__bss_end__@@Base+0xfdad34ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4118 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed46 │ │ │ │ - ldrhteq sl, [lr], #-30 @ 0xffffffe2 │ │ │ │ - rsbeq lr, ip, r0, lsr #32 │ │ │ │ + ldrsbteq sl, [lr], #-30 @ 0xffffffe2 │ │ │ │ rsbeq lr, ip, r0, asr #32 │ │ │ │ + rsbeq lr, ip, r0, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7360 <__bss_end__@@Base+0xfdad34dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4148 │ │ │ │ sbcsvs pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ stc 7, cr15, [ip, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbseq sl, lr, ip, lsl #3 │ │ │ │ - rsbeq sp, ip, lr, ror #31 │ │ │ │ - rsbeq sp, ip, r6, asr #18 │ │ │ │ + rsbseq sl, lr, ip, lsr #3 │ │ │ │ + rsbeq lr, ip, lr │ │ │ │ + rsbeq sp, ip, r6, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7390 <__bss_end__@@Base+0xfdad350c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394178 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r6, #-1004] @ 0xfffffc14 │ │ │ │ - rsbseq sl, lr, lr, lsl r5 │ │ │ │ - rsbeq r9, r1, r4, lsl #19 │ │ │ │ - rsbeq r4, r2, r2, ror #2 │ │ │ │ + rsbseq sl, lr, lr, lsr r5 │ │ │ │ + rsbeq r9, r1, r4, lsr #19 │ │ │ │ + rsbeq r4, r2, r2, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede73bc <__bss_end__@@Base+0xfdad3538> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d41a4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed00 │ │ │ │ - ldrshteq sl, [lr], #-66 @ 0xffffffbe │ │ │ │ - rsbeq r9, r1, r8, asr r9 │ │ │ │ - rsbeq r9, r1, r0, ror r9 │ │ │ │ + rsbseq sl, lr, r2, lsl r5 │ │ │ │ + rsbeq r9, r1, r8, ror r9 │ │ │ │ + mlseq r1, r0, r9, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede73ec <__bss_end__@@Base+0xfdad3568> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3941d4 │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r8], #1004 @ 0x3ec │ │ │ │ - ldrshteq sl, [lr], #-158 @ 0xffffff62 │ │ │ │ - rsbeq lr, ip, r8, asr sp │ │ │ │ - rsbeq lr, ip, sl, ror #26 │ │ │ │ + rsbseq sl, lr, lr, lsl sl │ │ │ │ + rsbeq lr, ip, r8, ror sp │ │ │ │ + rsbeq lr, ip, sl, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7418 <__bss_end__@@Base+0xfdad3594> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4200 │ │ │ │ eorseq pc, r9, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ ldcl 7, cr15, [r0], {251} @ 0xfb │ │ │ │ - rsbseq ip, lr, r0, asr #5 │ │ │ │ - strdeq r4, [sp], #-54 @ 0xffffffca @ │ │ │ │ - rsbeq r4, sp, r2, lsl #13 │ │ │ │ + rsbseq ip, lr, r0, ror #5 │ │ │ │ + rsbeq r4, sp, r6, lsl r4 │ │ │ │ + rsbeq r4, sp, r2, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7448 <__bss_end__@@Base+0xfdad35c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4230 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ecba │ │ │ │ - rsbseq ip, lr, lr, asr #16 │ │ │ │ - rsbeq r9, r1, ip, asr #17 │ │ │ │ - rsbeq r4, r2, r8, lsr #1 │ │ │ │ + rsbseq ip, lr, lr, ror #16 │ │ │ │ + rsbeq r9, r1, ip, ror #17 │ │ │ │ + rsbeq r4, r2, r8, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7478 <__bss_end__@@Base+0xfdad35f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4260 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eca2 │ │ │ │ - rsbseq ip, lr, lr, lsl r8 │ │ │ │ - mlseq r1, ip, r8, r9 │ │ │ │ - strhteq r9, [r1], #-132 @ 0xffffff7c │ │ │ │ + rsbseq ip, lr, lr, lsr r8 │ │ │ │ + strhteq r9, [r1], #-140 @ 0xffffff74 │ │ │ │ + ldrdeq r9, [r1], #-132 @ 0xffffff7c @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede74a8 <__bss_end__@@Base+0xfdad3624> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4290 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ stc 7, cr15, [r8], {251} @ 0xfb │ │ │ │ - rsbseq ip, lr, lr, ror #15 │ │ │ │ - strdeq r6, [sp], #-16 @ │ │ │ │ - ldrdeq fp, [r5], #-18 @ 0xffffffee @ │ │ │ │ + rsbseq ip, lr, lr, lsl #16 │ │ │ │ + rsbeq r6, sp, r0, lsl r2 │ │ │ │ + strdeq fp, [r5], #-18 @ 0xffffffee @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede74d8 <__bss_end__@@Base+0xfdad3654> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d42c0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec72 │ │ │ │ - rsbseq ip, lr, r2, lsl lr │ │ │ │ - rsbeq r9, r1, ip, lsr r8 │ │ │ │ - rsbeq r4, r2, r8, lsl r0 │ │ │ │ + rsbseq ip, lr, r2, lsr lr │ │ │ │ + rsbeq r9, r1, ip, asr r8 │ │ │ │ + rsbeq r4, r2, r8, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7508 <__bss_end__@@Base+0xfdad3684> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4142f0 │ │ │ │ adcseq pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec58 │ │ │ │ - rsbseq ip, lr, r0, ror #27 │ │ │ │ - rsbeq r8, pc, r2, lsl sl @ │ │ │ │ - rsbeq fp, r5, r0, ror r1 │ │ │ │ + rsbseq ip, lr, r0, lsl #28 │ │ │ │ + rsbeq r8, pc, r2, lsr sl @ │ │ │ │ + mlseq r5, r0, r1, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede753c <__bss_end__@@Base+0xfdad36b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414324 │ │ │ │ rsccs pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec3e │ │ │ │ - rsbseq ip, lr, ip, lsr #27 │ │ │ │ - ldrdeq r8, [pc], #-158 @ │ │ │ │ - rsbeq fp, r5, ip, lsr r1 │ │ │ │ + rsbseq ip, lr, ip, asr #27 │ │ │ │ + strdeq r8, [pc], #-158 @ │ │ │ │ + rsbeq fp, r5, ip, asr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7570 <__bss_end__@@Base+0xfdad36ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414358 │ │ │ │ eorscc pc, r5, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec24 │ │ │ │ - rsbseq ip, lr, r8, ror sp │ │ │ │ - rsbeq r8, pc, sl, lsr #19 │ │ │ │ - rsbeq fp, r5, r8, lsl #2 │ │ │ │ + @ instruction: 0x007ecd98 │ │ │ │ + rsbeq r8, pc, sl, asr #19 │ │ │ │ + rsbeq fp, r5, r8, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede75a4 <__bss_end__@@Base+0xfdad3720> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41438c │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec0a │ │ │ │ - rsbseq ip, lr, r4, asr #26 │ │ │ │ - rsbeq r8, pc, r6, ror r9 @ │ │ │ │ - ldrdeq fp, [r5], #-4 @ │ │ │ │ + rsbseq ip, lr, r4, ror #26 │ │ │ │ + mlseq pc, r6, r9, r8 @ │ │ │ │ + strdeq fp, [r5], #-4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede75d8 <__bss_end__@@Base+0xfdad3754> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4143c0 │ │ │ │ subsvc pc, r1, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebf0 │ │ │ │ - rsbseq ip, lr, r0, lsl sp │ │ │ │ - rsbeq r8, pc, r2, asr #18 │ │ │ │ - rsbeq fp, r5, r0, lsr #1 │ │ │ │ + rsbseq ip, lr, r0, lsr sp │ │ │ │ + rsbeq r8, pc, r2, ror #18 │ │ │ │ + rsbeq fp, r5, r0, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede760c <__bss_end__@@Base+0xfdad3788> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d43f4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ bl ff84e414 <__bss_end__@@Base+0xfe53a590> │ │ │ │ - ldrsbteq ip, [lr], #-206 @ 0xffffff32 │ │ │ │ - rsbeq r9, r1, r8, lsl #14 │ │ │ │ - rsbeq r9, r1, lr, lsl r7 │ │ │ │ + ldrshteq ip, [lr], #-206 @ 0xffffff32 │ │ │ │ + rsbeq r9, r1, r8, lsr #14 │ │ │ │ + rsbeq r9, r1, lr, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede763c <__bss_end__@@Base+0xfdad37b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414424 │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebbe │ │ │ │ - rsbseq ip, lr, ip, lsr #25 │ │ │ │ - ldrdeq r8, [pc], #-142 @ │ │ │ │ - rsbeq fp, r5, ip, lsr r0 │ │ │ │ + rsbseq ip, lr, ip, asr #25 │ │ │ │ + strdeq r8, [pc], #-142 @ │ │ │ │ + rsbeq fp, r5, ip, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7670 <__bss_end__@@Base+0xfdad37ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414458 │ │ │ │ sbcne pc, r2, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eba4 │ │ │ │ - rsbseq ip, lr, r8, ror ip │ │ │ │ - rsbeq r8, pc, sl, lsr #17 │ │ │ │ - rsbeq fp, r5, r8 │ │ │ │ + @ instruction: 0x007ecc98 │ │ │ │ + rsbeq r8, pc, sl, asr #17 │ │ │ │ + rsbeq fp, r5, r8, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede76a4 <__bss_end__@@Base+0xfdad3820> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41448c │ │ │ │ rscscc pc, sp, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb8a │ │ │ │ - rsbseq ip, lr, r4, asr #24 │ │ │ │ - rsbeq r8, pc, r6, ror r8 @ │ │ │ │ - ldrdeq sl, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq ip, lr, r4, ror #24 │ │ │ │ + mlseq pc, r6, r8, r8 @ │ │ │ │ + strdeq sl, [r5], #-244 @ 0xffffff0c @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede76d8 <__bss_end__@@Base+0xfdad3854> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4144c0 │ │ │ │ rsbpl pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb70 │ │ │ │ - rsbseq ip, lr, r0, lsl ip │ │ │ │ - rsbeq r8, pc, r2, asr #16 │ │ │ │ - rsbeq sl, r5, r0, lsr #31 │ │ │ │ + rsbseq ip, lr, r0, lsr ip │ │ │ │ + rsbeq r8, pc, r2, ror #16 │ │ │ │ + rsbeq sl, r5, r0, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede770c <__bss_end__@@Base+0xfdad3888> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4144f4 │ │ │ │ sbcseq pc, pc, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r4, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb56 │ │ │ │ - ldrsbteq ip, [lr], #-188 @ 0xffffff44 │ │ │ │ - rsbeq r8, pc, lr, lsl #16 │ │ │ │ - rsbeq r7, sp, r0, asr r9 │ │ │ │ + ldrshteq ip, [lr], #-188 @ 0xffffff44 │ │ │ │ + rsbeq r8, pc, lr, lsr #16 │ │ │ │ + rsbeq r7, sp, r0, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7740 <__bss_end__@@Base+0xfdad38bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414528 │ │ │ │ sbceq pc, r5, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb3c │ │ │ │ - rsbseq ip, lr, r8, lsr #23 │ │ │ │ - ldrdeq r8, [pc], #-122 @ │ │ │ │ - rsbeq lr, sl, r8, lsr #23 │ │ │ │ + rsbseq ip, lr, r8, asr #23 │ │ │ │ + strdeq r8, [pc], #-122 @ │ │ │ │ + rsbeq lr, sl, r8, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7774 <__bss_end__@@Base+0xfdad38f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41455c │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb22 │ │ │ │ - rsbseq ip, lr, r4, ror fp │ │ │ │ - rsbeq r8, pc, r6, lsr #15 │ │ │ │ - rsbeq sl, r5, r4, lsl #30 │ │ │ │ + @ instruction: 0x007ecb94 │ │ │ │ + rsbeq r8, pc, r6, asr #15 │ │ │ │ + rsbeq sl, r5, r4, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede77a8 <__bss_end__@@Base+0xfdad3924> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414590 │ │ │ │ rscseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #29955 @ 0x7503 @ │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb08 │ │ │ │ - rsbseq ip, lr, r0, asr #22 │ │ │ │ - rsbeq r8, pc, r2, ror r7 @ │ │ │ │ - ldrdeq sl, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq ip, lr, r0, ror #22 │ │ │ │ + mlseq pc, r2, r7, r8 @ │ │ │ │ + strdeq sl, [r5], #-224 @ 0xffffff20 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede77dc <__bss_end__@@Base+0xfdad3958> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4145c4 │ │ │ │ subscs pc, fp, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #58627 @ 0xe503 @ │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaee │ │ │ │ - rsbseq ip, lr, ip, lsl #22 │ │ │ │ - rsbeq r8, pc, lr, lsr r7 @ │ │ │ │ - mlseq r5, ip, lr, sl │ │ │ │ + rsbseq ip, lr, ip, lsr #22 │ │ │ │ + rsbeq r8, pc, lr, asr r7 @ │ │ │ │ + strhteq sl, [r5], #-236 @ 0xffffff14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7810 <__bss_end__@@Base+0xfdad398c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3945f8 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff84e614 <__bss_end__@@Base+0xfe53a790> │ │ │ │ - rsbseq sp, lr, r2, lsr #30 │ │ │ │ - ldrdeq r9, [sp], #-124 @ 0xffffff84 @ │ │ │ │ - strdeq r9, [sp], #-118 @ 0xffffff8a @ │ │ │ │ + rsbseq sp, lr, r2, asr #30 │ │ │ │ + strdeq r9, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r9, sp, r6, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede783c <__bss_end__@@Base+0xfdad39b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4624 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eac0 │ │ │ │ - ldrshteq sp, [lr], #-230 @ 0xffffff1a │ │ │ │ - ldrdeq r9, [sp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq sl, r5, r0, asr #28 │ │ │ │ + rsbseq sp, lr, r6, lsl pc │ │ │ │ + strdeq r9, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq sl, r5, r0, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede786c <__bss_end__@@Base+0xfdad39e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4654 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaa8 │ │ │ │ - rsbseq lr, lr, sl, ror r0 │ │ │ │ - rsbeq sl, pc, ip, lsl r2 @ │ │ │ │ - rsbeq r9, sp, r4, ror #18 │ │ │ │ + @ instruction: 0x007ee09a │ │ │ │ + rsbeq sl, pc, ip, lsr r2 @ │ │ │ │ + rsbeq r9, sp, r4, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede789c <__bss_end__@@Base+0xfdad3a18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4684 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea90 │ │ │ │ - rsbseq lr, lr, sl, asr #32 │ │ │ │ - rsbeq sl, pc, ip, ror #3 │ │ │ │ - rsbeq r9, sp, r0, asr #18 │ │ │ │ + rsbseq lr, lr, sl, rrx │ │ │ │ + rsbeq sl, pc, ip, lsl #4 │ │ │ │ + rsbeq r9, sp, r0, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede78cc <__bss_end__@@Base+0xfdad3a48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d46b4 │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ b 204e6d4 <__bss_end__@@Base+0xd3a850> │ │ │ │ - rsbseq lr, lr, r8, lsl r0 │ │ │ │ - strhteq sl, [pc], #-26 │ │ │ │ - rsbeq r9, sp, r6, lsr r9 │ │ │ │ + rsbseq lr, lr, r8, lsr r0 │ │ │ │ + ldrdeq sl, [pc], #-26 @ │ │ │ │ + rsbeq r9, sp, r6, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede78fc <__bss_end__@@Base+0xfdad3a78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strdeq lr, [r0], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7910 <__bss_end__@@Base+0xfdad3a8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d46f8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea56 │ │ │ │ - rsbseq lr, lr, sl, lsl r9 │ │ │ │ - rsbeq r9, r1, r4, lsl #8 │ │ │ │ - rsbeq r9, r1, ip, lsl r4 │ │ │ │ + rsbseq lr, lr, sl, lsr r9 │ │ │ │ + rsbeq r9, r1, r4, lsr #8 │ │ │ │ + rsbeq r9, r1, ip, lsr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7940 <__bss_end__@@Base+0xfdad3abc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-2262] @ 0xfffff72a │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea34 │ │ │ │ - rsbseq lr, lr, sl, lsr sl │ │ │ │ - strdeq pc, [sp], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq sl, r5, r8, lsr #26 │ │ │ │ + rsbseq lr, lr, sl, asr sl │ │ │ │ + rsbeq pc, sp, r4, lsl r2 @ │ │ │ │ + rsbeq sl, r5, r8, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7984 <__bss_end__@@Base+0xfdad3b00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d476c │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ - b 94e78c <_IO_stdin_used@@Base+0xa5d54> │ │ │ │ - rsbseq lr, lr, r8, lsl #20 │ │ │ │ - rsbeq pc, sp, r2, asr #3 │ │ │ │ - strdeq sl, [r5], #-198 @ 0xffffff3a @ │ │ │ │ + b 94e78c <_IO_stdin_used@@Base+0xa5d34> │ │ │ │ + rsbseq lr, lr, r8, lsr #20 │ │ │ │ + rsbeq pc, sp, r2, ror #3 │ │ │ │ + rsbeq sl, r5, r6, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede79b4 <__bss_end__@@Base+0xfdad3b30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d479c │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ b 34e7bc │ │ │ │ - ldrsbteq lr, [lr], #-152 @ 0xffffff68 │ │ │ │ - mlseq sp, r2, r1, pc @ │ │ │ │ - rsbeq sl, r5, r6, asr #25 │ │ │ │ + ldrshteq lr, [lr], #-152 @ 0xffffff68 │ │ │ │ + strhteq pc, [sp], #-18 @ 0xffffffee @ │ │ │ │ + rsbeq sl, r5, r6, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede79e4 <__bss_end__@@Base+0xfdad3b60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d47cc │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ stmib sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq lr, lr, r8, lsr #19 │ │ │ │ - rsbeq pc, sp, r2, ror #2 │ │ │ │ - mlseq r5, r6, ip, sl │ │ │ │ + rsbseq lr, lr, r8, asr #19 │ │ │ │ + rsbeq pc, sp, r2, lsl #3 │ │ │ │ + strhteq sl, [r5], #-198 @ 0xffffff3a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7a14 <__bss_end__@@Base+0xfdad3b90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d47fc │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ ldmib r2, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq lr, lr, r8, ror r9 │ │ │ │ - rsbeq pc, sp, r2, lsr r1 @ │ │ │ │ - rsbeq sl, r5, r6, ror #24 │ │ │ │ + @ instruction: 0x007ee998 │ │ │ │ + rsbeq pc, sp, r2, asr r1 @ │ │ │ │ + rsbeq sl, r5, r6, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7a44 <__bss_end__@@Base+0xfdad3bc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d482c │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-912 @ 0xfffffc70 │ │ │ │ ldmib sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq lr, lr, r8, asr #18 │ │ │ │ - rsbeq pc, sp, r2, lsl #2 │ │ │ │ - rsbeq sl, r5, r6, lsr ip │ │ │ │ + rsbseq lr, lr, r8, ror #18 │ │ │ │ + rsbeq pc, sp, r2, lsr #2 │ │ │ │ + rsbeq sl, r5, r6, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7a74 <__bss_end__@@Base+0xfdad3bf0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39485c │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r4!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq lr, lr, r6, lsr #31 │ │ │ │ - rsbeq r9, sp, r8, ror r5 │ │ │ │ - mlseq sp, r2, r5, r9 │ │ │ │ + rsbseq lr, lr, r6, asr #31 │ │ │ │ + mlseq sp, r8, r5, r9 │ │ │ │ + strhteq r9, [sp], #-82 @ 0xffffffae │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7aa0 <__bss_end__@@Base+0xfdad3c1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4888 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e98e │ │ │ │ - ldrshteq pc, [lr], #-26 @ 0xffffffe6 @ │ │ │ │ - rsbeq r9, r1, r4, ror r2 │ │ │ │ - rsbeq r9, r1, ip, lsl #5 │ │ │ │ + rsbseq pc, lr, sl, lsl r2 @ │ │ │ │ + mlseq r1, r4, r2, r9 │ │ │ │ + rsbeq r9, r1, ip, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7ad0 <__bss_end__@@Base+0xfdad3c4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d48b8 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmdb r4!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq pc, lr, r0, ror #7 │ │ │ │ - rsbeq r0, lr, r2, ror #3 │ │ │ │ - rsbeq r0, lr, lr, asr r2 │ │ │ │ + rsbseq pc, lr, r0, lsl #8 │ │ │ │ + rsbeq r0, lr, r2, lsl #4 │ │ │ │ + rsbeq r0, lr, lr, ror r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7b00 <__bss_end__@@Base+0xfdad3c7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d48e8 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ ldmdb ip, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrhteq pc, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ - strhteq r0, [lr], #-18 @ 0xffffffee │ │ │ │ - rsbeq r0, lr, lr, lsr #4 │ │ │ │ + ldrsbteq pc, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrdeq r0, [lr], #-18 @ 0xffffffee @ │ │ │ │ + rsbeq r0, lr, lr, asr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7b30 <__bss_end__@@Base+0xfdad3cac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4918 │ │ │ │ andsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmdb r4, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq pc, lr, ip, asr #13 │ │ │ │ - ldrdeq r0, [lr], #-106 @ 0xffffff96 @ │ │ │ │ - rsbeq sl, r5, sl, asr #22 │ │ │ │ + rsbseq pc, lr, ip, ror #13 │ │ │ │ + strdeq r0, [lr], #-106 @ 0xffffff96 @ │ │ │ │ + rsbeq sl, r5, sl, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7b60 <__bss_end__@@Base+0xfdad3cdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4948 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ stmdb ip!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x007ef69c │ │ │ │ - rsbeq r0, lr, sl, lsr #13 │ │ │ │ - rsbeq r0, lr, r2, ror #13 │ │ │ │ + ldrhteq pc, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r0, lr, sl, asr #13 │ │ │ │ + rsbeq r0, lr, r2, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7b90 <__bss_end__@@Base+0xfdad3d0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394978 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb r6, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x007f019e │ │ │ │ - rsbeq r9, r1, r4, lsl #3 │ │ │ │ - rsbeq r3, r2, r2, ror #18 │ │ │ │ + ldrhteq r0, [pc], #-30 │ │ │ │ + rsbeq r9, r1, r4, lsr #3 │ │ │ │ + rsbeq r3, r2, r2, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7bbc <__bss_end__@@Base+0xfdad3d38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d49a4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e900 │ │ │ │ - rsbseq r0, pc, r2, ror r1 @ │ │ │ │ - rsbeq r9, r1, r8, asr r1 │ │ │ │ - rsbeq r9, r1, r0, ror r1 │ │ │ │ + @ instruction: 0x007f0192 │ │ │ │ + rsbeq r9, r1, r8, ror r1 │ │ │ │ + mlseq r1, r0, r1, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7bec <__bss_end__@@Base+0xfdad3d68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d49d4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ stmia r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrhteq r0, [pc], #-22 │ │ │ │ - rsbeq r9, r1, r8, lsr #2 │ │ │ │ - rsbeq r9, r1, lr, lsr r1 │ │ │ │ + ldrsbteq r0, [pc], #-22 │ │ │ │ + rsbeq r9, r1, r8, asr #2 │ │ │ │ + rsbeq r9, r1, lr, asr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7c1c <__bss_end__@@Base+0xfdad3d98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414a04 │ │ │ │ rsbcc pc, r7, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8ce │ │ │ │ - rsbseq r0, pc, r4, lsl #3 │ │ │ │ - rsbeq r3, lr, sl, lsr #4 │ │ │ │ - rsbeq r3, lr, r4, lsr sl │ │ │ │ + rsbseq r0, pc, r4, lsr #3 │ │ │ │ + rsbeq r3, lr, sl, asr #4 │ │ │ │ + rsbeq r3, lr, r4, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7c50 <__bss_end__@@Base+0xfdad3dcc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394a38 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldm r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, pc, r2, lsl #18 │ │ │ │ - rsbeq r6, lr, ip, lsl #19 │ │ │ │ - mlseq lr, lr, r9, r6 │ │ │ │ + rsbseq r0, pc, r2, lsr #18 │ │ │ │ + rsbeq r6, lr, ip, lsr #19 │ │ │ │ + strhteq r6, [lr], #-158 @ 0xffffff62 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7c7c <__bss_end__@@Base+0xfdad3df8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4a64 │ │ │ │ addcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ ldm lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, pc, r4, lsl #19 │ │ │ │ - mlseq lr, r2, ip, r6 │ │ │ │ - mlseq lr, lr, ip, r6 │ │ │ │ + rsbseq r0, pc, r4, lsr #19 │ │ │ │ + strhteq r6, [lr], #-194 @ 0xffffff3e │ │ │ │ + strhteq r6, [lr], #-206 @ 0xffffff32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7cac <__bss_end__@@Base+0xfdad3e28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4a94 │ │ │ │ sbcpl pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stm r6, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x007f0b90 │ │ │ │ - rsbeq r7, lr, r2, ror #17 │ │ │ │ - rsbeq r7, lr, lr, lsl #21 │ │ │ │ + ldrhteq r0, [pc], #-176 │ │ │ │ + rsbeq r7, lr, r2, lsl #18 │ │ │ │ + rsbeq r7, lr, lr, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7cdc <__bss_end__@@Base+0xfdad3e58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4ac4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e870 │ │ │ │ - rsbseq r1, pc, r2, lsl #1 │ │ │ │ - strdeq r9, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sl, r5, r0, lsr #19 │ │ │ │ + rsbseq r1, pc, r2, lsr #1 │ │ │ │ + rsbeq r9, lr, ip, lsl sl │ │ │ │ + rsbeq sl, r5, r0, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7d0c <__bss_end__@@Base+0xfdad3e88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4af4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e858 │ │ │ │ - rsbseq r1, pc, r2, asr r0 @ │ │ │ │ - rsbeq r9, r1, r8 │ │ │ │ - rsbeq r9, r1, r0, lsr #32 │ │ │ │ + rsbseq r1, pc, r2, ror r0 @ │ │ │ │ + rsbeq r9, r1, r8, lsr #32 │ │ │ │ + rsbeq r9, r1, r0, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7d3c <__bss_end__@@Base+0xfdad3eb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4b24 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e840 │ │ │ │ - rsbseq r1, pc, lr, lsl #9 │ │ │ │ - ldrdeq r8, [r1], #-248 @ 0xffffff08 @ │ │ │ │ - strdeq r8, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r1, pc, lr, lsr #9 │ │ │ │ + strdeq r8, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r9, r1, r0, lsl r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7d6c <__bss_end__@@Base+0xfdad3ee8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4b54 │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e828 │ │ │ │ - rsbseq r1, pc, r6, lsr ip @ │ │ │ │ - rsbeq ip, lr, ip, lsr #18 │ │ │ │ - rsbeq ip, lr, r0, lsr #19 │ │ │ │ + rsbseq r1, pc, r6, asr ip @ │ │ │ │ + rsbeq ip, lr, ip, asr #18 │ │ │ │ + rsbeq ip, lr, r0, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7d9c <__bss_end__@@Base+0xfdad3f18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4b84 │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stmda lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r1, pc, r4, lsl #24 │ │ │ │ - strdeq ip, [lr], #-138 @ 0xffffff76 @ │ │ │ │ - rsbeq ip, lr, lr, ror r9 │ │ │ │ + rsbseq r1, pc, r4, lsr #24 │ │ │ │ + rsbeq ip, lr, sl, lsl r9 │ │ │ │ + mlseq lr, lr, r9, ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7dcc <__bss_end__@@Base+0xfdad3f48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4bb4 │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x00f6f7fa │ │ │ │ - ldrsbteq r1, [pc], #-180 │ │ │ │ - rsbeq ip, lr, sl, asr #17 │ │ │ │ - rsbeq ip, lr, lr, asr r9 │ │ │ │ + ldrshteq r1, [pc], #-180 │ │ │ │ + rsbeq ip, lr, sl, ror #17 │ │ │ │ + rsbeq ip, lr, lr, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7dfc <__bss_end__@@Base+0xfdad3f78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4be4 │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000efe0 │ │ │ │ - rsbseq r1, pc, r6, lsr #23 │ │ │ │ - mlseq lr, ip, r8, ip │ │ │ │ - rsbeq ip, lr, r8, ror #18 │ │ │ │ + rsbseq r1, pc, r6, asr #23 │ │ │ │ + strhteq ip, [lr], #-140 @ 0xffffff74 │ │ │ │ + rsbeq ip, lr, r8, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7e2c <__bss_end__@@Base+0xfdad3fa8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4c14 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000efc8 │ │ │ │ - rsbseq r1, pc, r6, ror fp @ │ │ │ │ - rsbeq ip, lr, ip, ror #16 │ │ │ │ - rsbeq ip, lr, r0, ror #17 │ │ │ │ + @ instruction: 0x007f1b96 │ │ │ │ + rsbeq ip, lr, ip, lsl #17 │ │ │ │ + rsbeq ip, lr, r0, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7e5c <__bss_end__@@Base+0xfdad3fd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4c44 │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000efb0 │ │ │ │ - rsbseq r1, pc, r6, asr #22 │ │ │ │ - rsbeq ip, lr, ip, lsr r8 │ │ │ │ - rsbeq ip, lr, r8, asr #18 │ │ │ │ + rsbseq r1, pc, r6, ror #22 │ │ │ │ + rsbeq ip, lr, ip, asr r8 │ │ │ │ + rsbeq ip, lr, r8, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7e8c <__bss_end__@@Base+0xfdad4008> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4c74 │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x0096f7fa │ │ │ │ - rsbseq r1, pc, ip, ror sp @ │ │ │ │ - rsbeq sp, lr, r2, lsr #14 │ │ │ │ - rsbeq sp, lr, r6, asr r7 │ │ │ │ + @ instruction: 0x007f1d9c │ │ │ │ + rsbeq sp, lr, r2, asr #14 │ │ │ │ + rsbeq sp, lr, r6, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7ebc <__bss_end__@@Base+0xfdad4038> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394ca4 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0080f7fa │ │ │ │ - rsbseq r2, pc, sl, lsr #11 │ │ │ │ - rsbeq r0, pc, r0, lsr sl @ │ │ │ │ - rsbeq sl, r5, r6, ror sp │ │ │ │ + rsbseq r2, pc, sl, asr #11 │ │ │ │ + rsbeq r0, pc, r0, asr sl @ │ │ │ │ + mlseq r5, r6, sp, sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7ee8 <__bss_end__@@Base+0xfdad4064> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fc0ff8 │ │ │ │ andeq lr, r0, r2, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7efc <__bss_end__@@Base+0xfdad4078> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4ce4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ef60 │ │ │ │ - rsbseq r2, pc, r6, asr #28 │ │ │ │ - rsbeq r8, r1, r8, lsl lr │ │ │ │ - rsbeq r8, r1, r0, lsr lr │ │ │ │ + rsbseq r2, pc, r6, ror #28 │ │ │ │ + rsbeq r8, r1, r8, lsr lr │ │ │ │ + rsbeq r8, r1, r0, asr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7f2c <__bss_end__@@Base+0xfdad40a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4d14 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ef48 │ │ │ │ - rsbseq r3, pc, r2, rrx │ │ │ │ - rsbeq r8, r1, r8, ror #27 │ │ │ │ - rsbeq r8, r1, r0, lsl #28 │ │ │ │ + rsbseq r3, pc, r2, lsl #1 │ │ │ │ + rsbeq r8, r1, r8, lsl #28 │ │ │ │ + rsbeq r8, r1, r0, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7f5c <__bss_end__@@Base+0xfdad40d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394d44 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0030f7fa │ │ │ │ - rsbseq r3, pc, sl, lsl r2 @ │ │ │ │ - strhteq r8, [r1], #-216 @ 0xffffff28 │ │ │ │ - ldrdeq r8, [r1], #-210 @ 0xffffff2e @ │ │ │ │ + rsbseq r3, pc, sl, lsr r2 @ │ │ │ │ + ldrdeq r8, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + strdeq r8, [r1], #-210 @ 0xffffff2e @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7f88 <__bss_end__@@Base+0xfdad4104> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394d70 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x001af7fa │ │ │ │ - rsbseq r4, pc, sl, lsl r5 @ │ │ │ │ - rsbeq r8, r1, ip, lsl #27 │ │ │ │ - rsbeq r8, r1, r6, lsr #27 │ │ │ │ + rsbseq r4, pc, sl, lsr r5 @ │ │ │ │ + rsbeq r8, r1, ip, lsr #27 │ │ │ │ + rsbeq r8, r1, r6, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7fb4 <__bss_end__@@Base+0xfdad4130> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394d9c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0004f7fa │ │ │ │ - @ instruction: 0x007f4692 │ │ │ │ - rsbeq r8, r1, r0, ror #26 │ │ │ │ - rsbeq r8, r1, sl, ror sp │ │ │ │ + ldrhteq r4, [pc], #-98 │ │ │ │ + rsbeq r8, r1, r0, lsl #27 │ │ │ │ + mlseq r1, sl, sp, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7fe0 <__bss_end__@@Base+0xfdad415c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394dc8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 7, pc, cr14, cr10, {7} @ │ │ │ │ - rsbseq r4, pc, lr, lsr #22 │ │ │ │ - rsbeq r8, r1, r4, lsr sp │ │ │ │ - rsbeq r8, r1, lr, asr #26 │ │ │ │ + rsbseq r4, pc, lr, asr #22 │ │ │ │ + rsbeq r8, r1, r4, asr sp │ │ │ │ + rsbeq r8, r1, lr, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede800c <__bss_end__@@Base+0xfdad4188> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394df4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 6, APSR_nzcv, cr8, cr10, {7} │ │ │ │ - rsbseq r4, pc, r6, lsr #30 │ │ │ │ - rsbeq r8, r1, r8, lsl #26 │ │ │ │ - rsbeq r8, r1, r2, lsr #26 │ │ │ │ + rsbseq r4, pc, r6, asr #30 │ │ │ │ + rsbeq r8, r1, r8, lsr #26 │ │ │ │ + rsbeq r8, r1, r2, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8038 <__bss_end__@@Base+0xfdad41b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394e20 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 6, pc, cr2, cr10, {7} @ │ │ │ │ - rsbseq r5, pc, sl, lsr #1 │ │ │ │ - ldrdeq r8, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - strdeq r8, [r1], #-198 @ 0xffffff3a @ │ │ │ │ + rsbseq r5, pc, sl, asr #1 │ │ │ │ + strdeq r8, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r8, r1, r6, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8064 <__bss_end__@@Base+0xfdad41e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394e4c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 5, pc, cr12, cr10, {7} @ │ │ │ │ - rsbseq r5, pc, sl, lsr r6 @ │ │ │ │ - strhteq r8, [r1], #-192 @ 0xffffff40 │ │ │ │ - rsbeq r8, r1, sl, asr #25 │ │ │ │ + rsbseq r5, pc, sl, asr r6 @ │ │ │ │ + ldrdeq r8, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r8, r1, sl, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8090 <__bss_end__@@Base+0xfdad420c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394e78 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 4, APSR_nzcv, cr6, cr10, {7} │ │ │ │ - rsbseq r5, pc, r2, ror #20 │ │ │ │ - rsbeq r8, r1, r4, lsl #25 │ │ │ │ - mlseq r1, lr, ip, r8 │ │ │ │ + rsbseq r5, pc, r2, lsl #21 │ │ │ │ + rsbeq r8, r1, r4, lsr #25 │ │ │ │ + strhteq r8, [r1], #-206 @ 0xffffff32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede80bc <__bss_end__@@Base+0xfdad4238> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394ea4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 4, pc, cr0, cr10, {7} @ │ │ │ │ - rsbseq r5, pc, r6, lsl fp @ │ │ │ │ - rsbeq r8, r1, r8, asr ip │ │ │ │ - rsbeq r8, r1, r2, ror ip │ │ │ │ + rsbseq r5, pc, r6, lsr fp @ │ │ │ │ + rsbeq r8, r1, r8, ror ip │ │ │ │ + mlseq r1, r2, ip, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede80e8 <__bss_end__@@Base+0xfdad4264> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394ed0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 3, pc, cr10, cr10, {7} @ │ │ │ │ - rsbseq r5, pc, lr, lsr #26 │ │ │ │ - rsbeq r8, r1, ip, lsr #24 │ │ │ │ - rsbeq r8, r1, r6, asr #24 │ │ │ │ + rsbseq r5, pc, lr, asr #26 │ │ │ │ + rsbeq r8, r1, ip, asr #24 │ │ │ │ + rsbeq r8, r1, r6, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8114 <__bss_end__@@Base+0xfdad4290> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394efc │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 2, APSR_nzcv, cr4, cr10, {7} │ │ │ │ - rsbseq r6, pc, r2, lsr #10 │ │ │ │ - rsbeq r8, r1, r0, lsl #24 │ │ │ │ - rsbeq r8, r1, sl, lsl ip │ │ │ │ + rsbseq r6, pc, r2, asr #10 │ │ │ │ + rsbeq r8, r1, r0, lsr #24 │ │ │ │ + rsbeq r8, r1, sl, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8140 <__bss_end__@@Base+0xfdad42bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394f28 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 1, APSR_nzcv, cr14, cr10, {7} │ │ │ │ - rsbseq r6, pc, r2, lsl #19 │ │ │ │ - ldrdeq r8, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r8, r1, lr, ror #23 │ │ │ │ + rsbseq r6, pc, r2, lsr #19 │ │ │ │ + strdeq r8, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r8, r1, lr, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede816c <__bss_end__@@Base+0xfdad42e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394f54 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 1, pc, cr8, cr10, {7} @ │ │ │ │ - @ instruction: 0x007f6b9a │ │ │ │ - rsbeq r8, r1, r8, lsr #23 │ │ │ │ - rsbeq r8, r1, r2, asr #23 │ │ │ │ + ldrhteq r6, [pc], #-186 │ │ │ │ + rsbeq r8, r1, r8, asr #23 │ │ │ │ + rsbeq r8, r1, r2, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8198 <__bss_end__@@Base+0xfdad4314> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394f80 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 0, APSR_nzcv, cr2, cr10, {7} │ │ │ │ - ldrsbteq r6, [pc], #-234 │ │ │ │ - rsbeq r8, r1, ip, ror fp │ │ │ │ - mlseq r1, r6, fp, r8 │ │ │ │ + ldrshteq r6, [pc], #-234 │ │ │ │ + mlseq r1, ip, fp, r8 │ │ │ │ + strhteq r8, [r1], #-182 @ 0xffffff4a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede81c4 <__bss_end__@@Base+0xfdad4340> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394fac │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip, #1000]! @ 0x3e8 │ │ │ │ - rsbseq r7, pc, r2, ror r5 @ │ │ │ │ - rsbeq r8, r1, r0, asr fp │ │ │ │ - rsbeq r8, r1, sl, ror #22 │ │ │ │ + @ instruction: 0x007f7592 │ │ │ │ + rsbeq r8, r1, r0, ror fp │ │ │ │ + rsbeq r8, r1, sl, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede81f0 <__bss_end__@@Base+0xfdad436c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4fd8 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stcl 7, cr15, [r4, #1000]! @ 0x3e8 │ │ │ │ - rsbseq r7, pc, r8, ror #10 │ │ │ │ - rsbseq fp, r1, lr, lsr #9 │ │ │ │ - ldrsbteq fp, [r1], #-82 @ 0xffffffae │ │ │ │ + rsbseq r7, pc, r8, lsl #11 │ │ │ │ + rsbseq fp, r1, lr, asr #9 │ │ │ │ + ldrshteq fp, [r1], #-82 @ 0xffffffae │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8220 <__bss_end__@@Base+0xfdad439c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5008 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000edce │ │ │ │ - rsbseq r7, pc, sl, lsr r6 @ │ │ │ │ - rsbseq fp, r1, ip, lsr r6 │ │ │ │ - rsbseq fp, r1, r4, asr r6 │ │ │ │ + rsbseq r7, pc, sl, asr r6 @ │ │ │ │ + rsbseq fp, r1, ip, asr r6 │ │ │ │ + rsbseq fp, r1, r4, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8250 <__bss_end__@@Base+0xfdad43cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395038 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r6, #1000]! @ 0x3e8 │ │ │ │ - ldrsbteq r7, [pc], #-102 │ │ │ │ - rsbeq r8, r1, r4, asr #21 │ │ │ │ - ldrdeq r8, [r1], #-174 @ 0xffffff52 @ │ │ │ │ + ldrshteq r7, [pc], #-102 │ │ │ │ + rsbeq r8, r1, r4, ror #21 │ │ │ │ + strdeq r8, [r1], #-174 @ 0xffffff52 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede827c <__bss_end__@@Base+0xfdad43f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395064 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r0, #1000]! @ 0x3e8 │ │ │ │ - ldrshteq r7, [pc], #-142 │ │ │ │ - mlseq r1, r8, sl, r8 │ │ │ │ - rsbeq r3, r2, r6, ror r2 │ │ │ │ + rsbseq r7, pc, lr, lsl r9 @ │ │ │ │ + strhteq r8, [r1], #-168 @ 0xffffff58 │ │ │ │ + mlseq r2, r6, r2, r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede82a8 <__bss_end__@@Base+0xfdad4424> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5090 │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stc 7, cr15, [r8, #1000] @ 0x3e8 │ │ │ │ - ldrsbteq r7, [pc], #-128 │ │ │ │ - rsbseq fp, r1, lr, ror #26 │ │ │ │ - rsbseq fp, r1, r2, asr #27 │ │ │ │ + ldrshteq r7, [pc], #-128 │ │ │ │ + rsbseq fp, r1, lr, lsl #27 │ │ │ │ + rsbseq fp, r1, r2, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede82d8 <__bss_end__@@Base+0xfdad4454> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d50c0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed72 │ │ │ │ - rsbseq r7, pc, r2, lsr #17 │ │ │ │ - rsbeq r8, r1, ip, lsr sl │ │ │ │ - rsbeq r8, r1, r4, asr sl │ │ │ │ + rsbseq r7, pc, r2, asr #17 │ │ │ │ + rsbeq r8, r1, ip, asr sl │ │ │ │ + rsbeq r8, r1, r4, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8308 <__bss_end__@@Base+0xfdad4484> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3950f0 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [sl, #-1000] @ 0xfffffc18 │ │ │ │ - @ instruction: 0x007f7b9e │ │ │ │ - rsbeq r8, r1, ip, lsl #20 │ │ │ │ - rsbeq r3, r2, sl, ror #3 │ │ │ │ + ldrhteq r7, [pc], #-190 │ │ │ │ + rsbeq r8, r1, ip, lsr #20 │ │ │ │ + rsbeq r3, r2, sl, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8334 <__bss_end__@@Base+0xfdad44b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d511c │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed44 │ │ │ │ - rsbseq r7, pc, r2, ror fp @ │ │ │ │ - @ instruction: 0x0071bf90 │ │ │ │ - rsbeq r9, sl, r4, ror #6 │ │ │ │ + @ instruction: 0x007f7b92 │ │ │ │ + ldrhteq fp, [r1], #-240 @ 0xffffff10 │ │ │ │ + rsbeq r9, sl, r4, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8364 <__bss_end__@@Base+0xfdad44e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d514c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed2c │ │ │ │ - rsbseq r7, pc, sl, lsl #27 │ │ │ │ - strhteq r8, [r1], #-144 @ 0xffffff70 │ │ │ │ - rsbeq r3, r2, ip, lsl #3 │ │ │ │ + rsbseq r7, pc, sl, lsr #27 │ │ │ │ + ldrdeq r8, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r3, r2, ip, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8394 <__bss_end__@@Base+0xfdad4510> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d517c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed14 │ │ │ │ - rsbseq r7, pc, sl, asr sp @ │ │ │ │ - rsbeq r8, r1, r0, lsl #19 │ │ │ │ - mlseq r1, r8, r9, r8 │ │ │ │ + rsbseq r7, pc, sl, ror sp @ │ │ │ │ + rsbeq r8, r1, r0, lsr #19 │ │ │ │ + strhteq r8, [r1], #-152 @ 0xffffff68 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede83c4 <__bss_end__@@Base+0xfdad4540> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3951ac │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip], #1000 @ 0x3e8 │ │ │ │ - rsbseq r7, pc, r6, ror #28 │ │ │ │ - rsbseq ip, r1, r4, lsl #10 │ │ │ │ - rsbseq ip, r1, r6, lsl r5 │ │ │ │ + rsbseq r7, pc, r6, lsl #29 │ │ │ │ + rsbseq ip, r1, r4, lsr #10 │ │ │ │ + rsbseq ip, r1, r6, lsr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede83f0 <__bss_end__@@Base+0xfdad456c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3951d8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6], #1000 @ 0x3e8 │ │ │ │ - rsbseq r7, pc, r6, lsl #29 │ │ │ │ - rsbeq r8, r1, r4, lsr #18 │ │ │ │ - rsbeq r8, r1, lr, lsr r9 │ │ │ │ + rsbseq r7, pc, r6, lsr #29 │ │ │ │ + rsbeq r8, r1, r4, asr #18 │ │ │ │ + rsbeq r8, r1, lr, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede841c <__bss_end__@@Base+0xfdad4598> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395204 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r0], {250} @ 0xfa │ │ │ │ - rsbseq r7, pc, r2, lsr #29 │ │ │ │ - strdeq r8, [r1], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r8, r1, r2, lsl r9 │ │ │ │ + rsbseq r7, pc, r2, asr #29 │ │ │ │ + rsbeq r8, r1, r8, lsl r9 │ │ │ │ + rsbeq r8, r1, r2, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8448 <__bss_end__@@Base+0xfdad45c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395230 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [sl], #1000 @ 0x3e8 │ │ │ │ - rsbseq r7, pc, r6, ror #29 │ │ │ │ - rsbeq r8, r1, ip, asr #17 │ │ │ │ - rsbeq r3, r2, sl, lsr #1 │ │ │ │ + rsbseq r7, pc, r6, lsl #30 │ │ │ │ + rsbeq r8, r1, ip, ror #17 │ │ │ │ + rsbeq r3, r2, sl, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8474 <__bss_end__@@Base+0xfdad45f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d525c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eca4 │ │ │ │ - ldrsbteq r7, [pc], #-238 │ │ │ │ - rsbeq r8, r1, r0, lsr #17 │ │ │ │ - rsbeq r3, r2, ip, ror r0 │ │ │ │ + ldrshteq r7, [pc], #-238 │ │ │ │ + rsbeq r8, r1, r0, asr #17 │ │ │ │ + mlseq r2, ip, r0, r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede84a4 <__bss_end__@@Base+0xfdad4620> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d528c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ec8c │ │ │ │ - rsbseq r7, pc, lr, lsr #29 │ │ │ │ - rsbeq r8, r1, r0, ror r8 │ │ │ │ - rsbeq r8, r1, r8, lsl #17 │ │ │ │ + rsbseq r7, pc, lr, asr #29 │ │ │ │ + mlseq r1, r0, r8, r8 │ │ │ │ + rsbeq r8, r1, r8, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede84d4 <__bss_end__@@Base+0xfdad4650> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d52bc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ec74 │ │ │ │ - rsbseq r7, pc, sl, lsl #31 │ │ │ │ - rsbeq r8, r1, r0, asr #16 │ │ │ │ - rsbeq r8, r1, r8, asr r8 │ │ │ │ + rsbseq r7, pc, sl, lsr #31 │ │ │ │ + rsbeq r8, r1, r0, ror #16 │ │ │ │ + rsbeq r8, r1, r8, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8504 <__bss_end__@@Base+0xfdad4680> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3952ec │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrrc 7, 15, pc, ip, cr10 @ │ │ │ │ - ldrshteq r7, [pc], #-254 │ │ │ │ - rsbeq r8, r1, r0, lsl r8 │ │ │ │ - rsbeq r2, r2, lr, ror #31 │ │ │ │ + rsbseq r8, pc, lr, lsl r0 @ │ │ │ │ + rsbeq r8, r1, r0, lsr r8 │ │ │ │ + rsbeq r3, r2, lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8530 <__bss_end__@@Base+0xfdad46ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5318 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ec46 │ │ │ │ - ldrsbteq r7, [pc], #-242 │ │ │ │ - rsbeq r8, r1, r4, ror #15 │ │ │ │ - strdeq r8, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + ldrshteq r7, [pc], #-242 │ │ │ │ + rsbeq r8, r1, r4, lsl #16 │ │ │ │ + rsbeq r8, r1, ip, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8560 <__bss_end__@@Base+0xfdad46dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5348 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ stc 7, cr15, [ip], #-1000 @ 0xfffffc18 │ │ │ │ - rsbseq r8, pc, r0, lsr #1 │ │ │ │ - ldrshteq ip, [r1], #-190 @ 0xffffff42 │ │ │ │ - rsbseq ip, r1, r6, lsl ip │ │ │ │ + rsbseq r8, pc, r0, asr #1 │ │ │ │ + rsbseq ip, r1, lr, lsl ip │ │ │ │ + rsbseq ip, r1, r6, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8590 <__bss_end__@@Base+0xfdad470c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5378 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ ldc 7, cr15, [r4], {250} @ 0xfa │ │ │ │ - rsbseq r8, pc, r0, ror r0 @ │ │ │ │ - rsbseq ip, r1, lr, asr #23 │ │ │ │ - rsbseq ip, r1, sl, lsl ip │ │ │ │ + @ instruction: 0x007f8090 │ │ │ │ + rsbseq ip, r1, lr, ror #23 │ │ │ │ + rsbseq ip, r1, sl, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede85c0 <__bss_end__@@Base+0xfdad473c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3953a8 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 24f3c0 │ │ │ │ - ldrhteq r8, [pc], #-38 │ │ │ │ - rsbseq sp, r1, ip, lsl #8 │ │ │ │ - rsbseq sp, r1, r6, lsr #8 │ │ │ │ + ldrsbteq r8, [pc], #-38 │ │ │ │ + rsbseq sp, r1, ip, lsr #8 │ │ │ │ + rsbseq sp, r1, r6, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede85ec <__bss_end__@@Base+0xfdad4768> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d53d4 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ebe8 │ │ │ │ - rsbseq r8, pc, sl, lsl #5 │ │ │ │ - rsbseq sp, r1, r0, ror #7 │ │ │ │ - rsbseq sp, r1, ip, lsl #8 │ │ │ │ + rsbseq r8, pc, sl, lsr #5 │ │ │ │ + rsbseq sp, r1, r0, lsl #8 │ │ │ │ + rsbseq sp, r1, ip, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede861c <__bss_end__@@Base+0xfdad4798> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5404 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ebd0 │ │ │ │ - rsbseq r8, pc, sl, asr r2 @ │ │ │ │ - ldrhteq sp, [r1], #-48 @ 0xffffffd0 │ │ │ │ - ldrsbteq sp, [r1], #-60 @ 0xffffffc4 │ │ │ │ + rsbseq r8, pc, sl, ror r2 @ │ │ │ │ + ldrsbteq sp, [r1], #-48 @ 0xffffffd0 │ │ │ │ + ldrshteq sp, [r1], #-60 @ 0xffffffc4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede864c <__bss_end__@@Base+0xfdad47c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5434 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ebb8 │ │ │ │ - rsbseq r8, pc, r2, asr #14 │ │ │ │ - rsbeq r8, r1, r8, asr #13 │ │ │ │ - rsbeq r8, r1, r0, ror #13 │ │ │ │ + rsbseq r8, pc, r2, ror #14 │ │ │ │ + rsbeq r8, r1, r8, ror #13 │ │ │ │ + rsbeq r8, r1, r0, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede867c <__bss_end__@@Base+0xfdad47f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5464 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eba0 │ │ │ │ - rsbseq r8, pc, r6, lsr #15 │ │ │ │ - mlseq r1, r8, r6, r8 │ │ │ │ - rsbeq r2, r2, r4, ror lr │ │ │ │ + rsbseq r8, pc, r6, asr #15 │ │ │ │ + strhteq r8, [r1], #-104 @ 0xffffff98 │ │ │ │ + mlseq r2, r4, lr, r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede86ac <__bss_end__@@Base+0xfdad4828> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395494 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe4cf4ac <__bss_end__@@Base+0xfd1bb628> │ │ │ │ - rsbseq r8, pc, r6, lsr #18 │ │ │ │ - rsbeq r8, r1, r8, ror #12 │ │ │ │ - rsbeq r2, r2, r6, asr #28 │ │ │ │ + rsbseq r8, pc, r6, asr #18 │ │ │ │ + rsbeq r8, r1, r8, lsl #13 │ │ │ │ + rsbeq r2, r2, r6, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede86d8 <__bss_end__@@Base+0xfdad4854> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d54c0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb72 │ │ │ │ - ldrshteq r8, [pc], #-138 │ │ │ │ - rsbeq r8, r1, ip, lsr r6 │ │ │ │ - rsbeq r8, r1, r4, asr r6 │ │ │ │ + rsbseq r8, pc, sl, lsl r9 @ │ │ │ │ + rsbeq r8, r1, ip, asr r6 │ │ │ │ + rsbeq r8, r1, r4, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8708 <__bss_end__@@Base+0xfdad4884> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d54f0 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb5a │ │ │ │ - rsbseq r8, pc, r6, lsr #27 │ │ │ │ - mlseq r1, ip, r8, pc @ │ │ │ │ - strhteq pc, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r8, pc, r6, asr #27 │ │ │ │ + strhteq pc, [r1], #-140 @ 0xffffff74 @ │ │ │ │ + ldrdeq pc, [r1], #-128 @ 0xffffff80 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8738 <__bss_end__@@Base+0xfdad48b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395520 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 134f538 <__bss_end__@@Base+0x3b6b4> │ │ │ │ - rsbseq r8, pc, r2, ror lr @ │ │ │ │ - rsbeq sp, r2, r4, lsl #28 │ │ │ │ - rsbeq sp, r2, sl, lsl lr │ │ │ │ + @ instruction: 0x007f8e92 │ │ │ │ + rsbeq sp, r2, r4, lsr #28 │ │ │ │ + rsbeq sp, r2, sl, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8764 <__bss_end__@@Base+0xfdad48e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d554c │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb2c │ │ │ │ - rsbseq r8, pc, r6, asr #28 │ │ │ │ - ldrdeq sp, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq sp, r2, r8, lsr #28 │ │ │ │ + rsbseq r8, pc, r6, ror #28 │ │ │ │ + strdeq sp, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sp, r2, r8, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8794 <__bss_end__@@Base+0xfdad4910> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d557c │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb14 │ │ │ │ - rsbseq r8, pc, r6, lsl lr @ │ │ │ │ - rsbeq sp, r2, r8, lsr #27 │ │ │ │ - strdeq sp, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r8, pc, r6, lsr lr @ │ │ │ │ + rsbeq sp, r2, r8, asr #27 │ │ │ │ + rsbeq sp, r2, r8, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede87c4 <__bss_end__@@Base+0xfdad4940> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3955ac │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1cf5c4 │ │ │ │ - rsbseq r8, pc, r6, asr #28 │ │ │ │ - rsbeq sp, r2, r8, ror sp │ │ │ │ - rsbeq sp, r2, sl, asr #27 │ │ │ │ + rsbseq r8, pc, r6, ror #28 │ │ │ │ + mlseq r2, r8, sp, sp │ │ │ │ + rsbeq sp, r2, sl, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede87f0 <__bss_end__@@Base+0xfdad496c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d55d8 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eae6 │ │ │ │ - rsbseq r8, pc, sl, lsl lr @ │ │ │ │ - rsbeq sp, r2, ip, asr #26 │ │ │ │ - mlseq r2, ip, sp, sp │ │ │ │ + rsbseq r8, pc, sl, lsr lr @ │ │ │ │ + rsbeq sp, r2, ip, ror #26 │ │ │ │ + strhteq sp, [r2], #-220 @ 0xffffff24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8820 <__bss_end__@@Base+0xfdad499c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5608 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eace │ │ │ │ - rsbseq r8, pc, sl, ror #27 │ │ │ │ - rsbeq sp, r2, ip, lsl sp │ │ │ │ - rsbeq sp, r2, ip, ror #26 │ │ │ │ + rsbseq r8, pc, sl, lsl #28 │ │ │ │ + rsbeq sp, r2, ip, lsr sp │ │ │ │ + rsbeq sp, r2, ip, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8850 <__bss_end__@@Base+0xfdad49cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5638 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eab6 │ │ │ │ - ldrsbteq r9, [pc], #-76 │ │ │ │ - ldrshteq pc, [r1], #-90 @ 0xffffffa6 @ │ │ │ │ - rsbseq pc, r1, r8, asr #12 │ │ │ │ + ldrshteq r9, [pc], #-76 │ │ │ │ + rsbseq pc, r1, sl, lsl r6 @ │ │ │ │ + rsbseq pc, r1, r8, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8880 <__bss_end__@@Base+0xfdad49fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5668 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ b fe9cf684 <__bss_end__@@Base+0xfd6bb800> │ │ │ │ - rsbseq r9, pc, r8, asr #14 │ │ │ │ - ldrsbteq pc, [r1], #-214 @ 0xffffff2a @ │ │ │ │ - ldrdeq r2, [sl], #-78 @ 0xffffffb2 @ │ │ │ │ + rsbseq r9, pc, r8, ror #14 │ │ │ │ + ldrshteq pc, [r1], #-214 @ 0xffffff2a @ │ │ │ │ + strdeq r2, [sl], #-78 @ 0xffffffb2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede88b0 <__bss_end__@@Base+0xfdad4a2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5698 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b fe3cf6b4 <__bss_end__@@Base+0xfd0bb830> │ │ │ │ - rsbseq r9, pc, r8, lsl r7 @ │ │ │ │ - rsbseq pc, r1, r6, lsr #27 │ │ │ │ - rsbeq r2, sl, lr, lsr #9 │ │ │ │ + rsbseq r9, pc, r8, lsr r7 @ │ │ │ │ + rsbseq pc, r1, r6, asr #27 │ │ │ │ + rsbeq r2, sl, lr, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede88e0 <__bss_end__@@Base+0xfdad4a5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d56c8 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ b 1dcf6e4 <__bss_end__@@Base+0xabb860> │ │ │ │ - rsbseq r9, pc, r8, ror #13 │ │ │ │ - rsbseq pc, r1, r6, ror sp @ │ │ │ │ - ldrhteq pc, [r1], #-222 @ 0xffffff22 @ │ │ │ │ + rsbseq r9, pc, r8, lsl #14 │ │ │ │ + @ instruction: 0x0071fd96 │ │ │ │ + ldrsbteq pc, [r1], #-222 @ 0xffffff22 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8910 <__bss_end__@@Base+0xfdad4a8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3956f8 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 184f710 <__bss_end__@@Base+0x53b88c> │ │ │ │ - rsbseq r9, pc, r2, lsr #18 │ │ │ │ - ldrsbteq r0, [r2], #-32 @ 0xffffffe0 │ │ │ │ - rsbseq r0, r2, sl, ror #5 │ │ │ │ + rsbseq r9, pc, r2, asr #18 │ │ │ │ + ldrshteq r0, [r2], #-32 @ 0xffffffe0 │ │ │ │ + rsbseq r0, r2, sl, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede893c <__bss_end__@@Base+0xfdad4ab8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5724 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ea40 │ │ │ │ - ldrsbteq sp, [pc], #-26 │ │ │ │ - @ instruction: 0x00721790 │ │ │ │ - rsbseq r1, r2, r8, lsr #15 │ │ │ │ + ldrshteq sp, [pc], #-26 │ │ │ │ + ldrhteq r1, [r2], #-112 @ 0xffffff90 │ │ │ │ + rsbseq r1, r2, r8, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b299 │ │ │ │ + svclt 0x0000b2b1 │ │ │ │ muleq r0, sp, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b291 │ │ │ │ + svclt 0x0000b2a9 │ │ │ │ andeq r0, r3, r5, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b289 │ │ │ │ + svclt 0x0000b2a1 │ │ │ │ andeq r4, r3, r9, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b281 │ │ │ │ + svclt 0x0000b299 │ │ │ │ andeq r5, r3, sp, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b279 │ │ │ │ + svclt 0x0000b291 │ │ │ │ andeq r5, r3, r9, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b271 │ │ │ │ + svclt 0x0000b289 │ │ │ │ andeq r8, r3, r5, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b269 │ │ │ │ + svclt 0x0000b281 │ │ │ │ andeq sp, r3, r5, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b261 │ │ │ │ + svclt 0x0000b279 │ │ │ │ andeq sp, r3, r1, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b259 │ │ │ │ + svclt 0x0000b271 │ │ │ │ andeq pc, r3, r1, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b251 │ │ │ │ + svclt 0x0000b269 │ │ │ │ andeq r0, r4, r9, asr pc │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b249 │ │ │ │ + svclt 0x0000b261 │ │ │ │ muleq r4, r5, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b241 │ │ │ │ + svclt 0x0000b259 │ │ │ │ andeq r9, r5, sp, lsr #2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fede8a2c <__bss_end__@@Base+0xfdad4ba8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 2914d4 │ │ │ │ bmi e7da50 │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -3526,2156 +3526,2156 @@ │ │ │ │ blx 64dc9a │ │ │ │ blx feb55cae <__bss_end__@@Base+0xfd841e2a> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 75d900 │ │ │ │ + blmi 75d900 │ │ │ │ b 13139fc │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 6e9a24 │ │ │ │ + bmi 6e9a24 │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf1ed4478 │ │ │ │ - andcs pc, r1, r9, lsl #11 │ │ │ │ + andcs pc, r1, r1, lsr #11 │ │ │ │ stmia r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmib sl, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rscseq r7, r4, r6, lsl #8 │ │ │ │ andeq r5, r0, r4, lsl #18 │ │ │ │ @ instruction: 0x0105af9c │ │ │ │ tsteq r5, lr, asr pc │ │ │ │ rscseq r7, r4, r2, lsl #7 │ │ │ │ - rsbeq r0, r2, r4, lsl #17 │ │ │ │ + rsbeq r0, r2, r4, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1c7 │ │ │ │ + svclt 0x0000b1df │ │ │ │ @ instruction: 0x00066bb5 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1bf │ │ │ │ + svclt 0x0000b1d7 │ │ │ │ ldrdeq sp, [r6], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1b7 │ │ │ │ + svclt 0x0000b1cf │ │ │ │ andeq r2, r7, sp, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1af │ │ │ │ + svclt 0x0000b1c7 │ │ │ │ andeq r2, r7, r9, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1a7 │ │ │ │ + svclt 0x0000b1bf │ │ │ │ andeq r3, r7, r9, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b19f │ │ │ │ + svclt 0x0000b1b7 │ │ │ │ andeq r7, r7, r5, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b197 │ │ │ │ + svclt 0x0000b1af │ │ │ │ andeq r8, r7, r5, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b1a7 │ │ │ │ strdeq r9, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b187 │ │ │ │ + svclt 0x0000b19f │ │ │ │ andeq sl, r7, sp, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b17f │ │ │ │ + svclt 0x0000b197 │ │ │ │ strdeq sl, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b177 │ │ │ │ + svclt 0x0000b18f │ │ │ │ andeq fp, r7, r5, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b16f │ │ │ │ + svclt 0x0000b187 │ │ │ │ andeq ip, r7, sp, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b167 │ │ │ │ + svclt 0x0000b17f │ │ │ │ andeq sp, r7, r1, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b15f │ │ │ │ + svclt 0x0000b177 │ │ │ │ ldrdeq pc, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b157 │ │ │ │ + svclt 0x0000b16f │ │ │ │ strheq r1, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b14f │ │ │ │ + svclt 0x0000b167 │ │ │ │ andeq r1, r8, r5, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b147 │ │ │ │ + svclt 0x0000b15f │ │ │ │ andeq r2, r8, r5, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b13f │ │ │ │ + svclt 0x0000b157 │ │ │ │ andeq r3, r8, sp, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b137 │ │ │ │ + svclt 0x0000b14f │ │ │ │ andeq r5, r8, r1, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b12f │ │ │ │ + svclt 0x0000b147 │ │ │ │ andeq r6, r8, r9, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b127 │ │ │ │ + svclt 0x0000b13f │ │ │ │ andeq r7, r8, r5, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b11f │ │ │ │ + svclt 0x0000b137 │ │ │ │ andeq r9, r8, r5, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b117 │ │ │ │ + svclt 0x0000b12f │ │ │ │ andeq fp, r8, sp, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b10f │ │ │ │ + svclt 0x0000b127 │ │ │ │ andeq ip, r8, r5, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b107 │ │ │ │ + svclt 0x0000b11f │ │ │ │ strdeq sp, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0ff │ │ │ │ + svclt 0x0000b117 │ │ │ │ andeq lr, r8, r1, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b10f │ │ │ │ andeq lr, r8, r5, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b107 │ │ │ │ muleq r8, r1, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b0ff │ │ │ │ andeq r0, r9, r1, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0df │ │ │ │ + svclt 0x0000b0f7 │ │ │ │ andeq r1, r9, r9, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0d7 │ │ │ │ + svclt 0x0000b0ef │ │ │ │ andeq r1, r9, r5, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0cf │ │ │ │ + svclt 0x0000b0e7 │ │ │ │ andeq r1, r9, r5, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0c7 │ │ │ │ + svclt 0x0000b0df │ │ │ │ @ instruction: 0x000922b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0bf │ │ │ │ + svclt 0x0000b0d7 │ │ │ │ andeq r2, r9, r9, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0b7 │ │ │ │ + svclt 0x0000b0cf │ │ │ │ andeq r3, r9, sp, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0af │ │ │ │ + svclt 0x0000b0c7 │ │ │ │ andeq r3, r9, r5, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0a7 │ │ │ │ + svclt 0x0000b0bf │ │ │ │ andeq r4, r9, r5, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b09f │ │ │ │ + svclt 0x0000b0b7 │ │ │ │ andeq r4, r9, r9, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b097 │ │ │ │ + svclt 0x0000b0af │ │ │ │ ldrdeq r5, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b08f │ │ │ │ + svclt 0x0000b0a7 │ │ │ │ andeq r5, r9, r5, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b087 │ │ │ │ + svclt 0x0000b09f │ │ │ │ andeq r6, r9, sp, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b07f │ │ │ │ + svclt 0x0000b097 │ │ │ │ andeq r6, r9, r1, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b077 │ │ │ │ + svclt 0x0000b08f │ │ │ │ @ instruction: 0x000972b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b06f │ │ │ │ + svclt 0x0000b087 │ │ │ │ andeq r7, r9, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + svclt 0x0000b07f │ │ │ │ andeq r8, r9, r1, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ + svclt 0x0000b077 │ │ │ │ andeq r8, r9, r9, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ + svclt 0x0000b06f │ │ │ │ andeq r8, r9, r5, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ + svclt 0x0000b067 │ │ │ │ andeq r9, r9, sp, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ + svclt 0x0000b05f │ │ │ │ andeq r9, r9, r5, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ + svclt 0x0000b057 │ │ │ │ andeq pc, r9, r9, asr r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b037 │ │ │ │ + svclt 0x0000b04f │ │ │ │ andeq r2, sl, r5, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b02f │ │ │ │ + svclt 0x0000b047 │ │ │ │ strdeq r2, [sl], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ + svclt 0x0000b03f │ │ │ │ andeq r6, sl, r9, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b01f │ │ │ │ + svclt 0x0000b037 │ │ │ │ andeq r7, sl, r1, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b017 │ │ │ │ + svclt 0x0000b02f │ │ │ │ andeq r7, sl, sp, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b00f │ │ │ │ + svclt 0x0000b027 │ │ │ │ ldrdeq r8, [sl], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b007 │ │ │ │ + svclt 0x0000b01f │ │ │ │ andeq r8, sl, r5, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7ff │ │ │ │ + @ instruction: 0xf1e94478 │ │ │ │ + svclt 0x0000b017 │ │ │ │ andeq r8, sl, r9, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7f7 │ │ │ │ + @ instruction: 0xf1e94478 │ │ │ │ + svclt 0x0000b00f │ │ │ │ andeq r8, sl, r1, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7ef │ │ │ │ + @ instruction: 0xf1e94478 │ │ │ │ + svclt 0x0000b007 │ │ │ │ andeq pc, sl, r1, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7e7 │ │ │ │ + svclt 0x0000b7ff │ │ │ │ @ instruction: 0x000b06b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7df │ │ │ │ + svclt 0x0000b7f7 │ │ │ │ andeq r0, fp, r5, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7d7 │ │ │ │ + svclt 0x0000b7ef │ │ │ │ muleq fp, sp, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7cf │ │ │ │ + svclt 0x0000b7e7 │ │ │ │ strdeq r7, [fp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7c7 │ │ │ │ + svclt 0x0000b7df │ │ │ │ muleq ip, sp, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7bf │ │ │ │ + svclt 0x0000b7d7 │ │ │ │ andeq r0, sp, r1, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7b7 │ │ │ │ + svclt 0x0000b7cf │ │ │ │ andeq r0, sp, r5, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7af │ │ │ │ + svclt 0x0000b7c7 │ │ │ │ ldrdeq r0, [sp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ + svclt 0x0000b7bf │ │ │ │ andeq r1, sp, sp, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b7b7 │ │ │ │ andeq r2, sp, r9, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ + svclt 0x0000b7af │ │ │ │ andeq r2, sp, r9, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ + svclt 0x0000b7a7 │ │ │ │ andeq r6, sp, r5, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ + svclt 0x0000b79f │ │ │ │ andeq sl, sp, r5, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b77f │ │ │ │ + svclt 0x0000b797 │ │ │ │ andeq fp, sp, sp, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b777 │ │ │ │ + svclt 0x0000b78f │ │ │ │ andeq pc, sp, sp, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ + svclt 0x0000b787 │ │ │ │ andeq r0, lr, r5, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b767 │ │ │ │ + svclt 0x0000b77f │ │ │ │ andeq r3, lr, r5, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b75f │ │ │ │ + svclt 0x0000b777 │ │ │ │ ldrdeq r4, [lr], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ + svclt 0x0000b76f │ │ │ │ andeq r7, lr, r5, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ + svclt 0x0000b767 │ │ │ │ andeq r8, lr, sp, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b75f │ │ │ │ andeq r8, lr, r5, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ + svclt 0x0000b757 │ │ │ │ @ instruction: 0x000e87b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ + svclt 0x0000b74f │ │ │ │ andeq r9, lr, r9, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b72f │ │ │ │ + svclt 0x0000b747 │ │ │ │ @ instruction: 0x000e9bbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b727 │ │ │ │ + svclt 0x0000b73f │ │ │ │ andeq sl, lr, r9, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ + svclt 0x0000b737 │ │ │ │ andeq fp, lr, r9, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b717 │ │ │ │ + svclt 0x0000b72f │ │ │ │ andeq fp, lr, sp, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b727 │ │ │ │ andeq ip, lr, r5, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b71f │ │ │ │ andeq ip, lr, r1, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b717 │ │ │ │ ldrdeq sp, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b70f │ │ │ │ andeq sp, lr, r5, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b707 │ │ │ │ andeq lr, lr, r5, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b6ff │ │ │ │ ldrdeq pc, [lr], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b6f7 │ │ │ │ andeq r1, pc, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b6ef │ │ │ │ andeq r1, pc, r5, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b6e7 │ │ │ │ andeq r2, pc, r5, lsr r3 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b6df │ │ │ │ andeq r5, pc, sp, ror r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b6d7 │ │ │ │ andeq r5, pc, r5, ror r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b6cf │ │ │ │ andeq r5, pc, sp, lsr pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b6c7 │ │ │ │ andeq r6, pc, r1, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b6bf │ │ │ │ andeq r7, pc, r5, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ + svclt 0x0000b6b7 │ │ │ │ andeq r7, pc, sp, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ + svclt 0x0000b6af │ │ │ │ andeq r8, pc, sp, lsl r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ + svclt 0x0000b6a7 │ │ │ │ andeq r8, pc, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ + svclt 0x0000b69f │ │ │ │ andeq r9, pc, sp, asr r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ + svclt 0x0000b697 │ │ │ │ andeq r9, pc, r1, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ + svclt 0x0000b68f │ │ │ │ ldrdeq sl, [pc], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ + svclt 0x0000b687 │ │ │ │ andeq sp, pc, sp, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ + svclt 0x0000b67f │ │ │ │ andseq r0, r0, r1, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ + svclt 0x0000b677 │ │ │ │ andseq r0, r0, r9, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ + svclt 0x0000b66f │ │ │ │ andseq r0, r0, r9, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ + svclt 0x0000b667 │ │ │ │ @ instruction: 0x001011b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ + svclt 0x0000b65f │ │ │ │ andseq r1, r0, r5, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ + svclt 0x0000b657 │ │ │ │ andseq r7, r0, r9, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ + svclt 0x0000b64f │ │ │ │ andseq r8, r0, sp, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b62f │ │ │ │ + svclt 0x0000b647 │ │ │ │ @ instruction: 0x00108ebd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ + svclt 0x0000b63f │ │ │ │ andseq sl, r0, r9, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b61f │ │ │ │ + svclt 0x0000b637 │ │ │ │ andseq sl, r0, sp, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b617 │ │ │ │ + svclt 0x0000b62f │ │ │ │ andseq fp, r0, sp, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b60f │ │ │ │ + svclt 0x0000b627 │ │ │ │ andseq ip, r0, r1, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b607 │ │ │ │ + svclt 0x0000b61f │ │ │ │ mulseq r0, r5, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5ff │ │ │ │ + svclt 0x0000b617 │ │ │ │ mulseq r0, r5, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5f7 │ │ │ │ + svclt 0x0000b60f │ │ │ │ @ instruction: 0x001106f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5ef │ │ │ │ + svclt 0x0000b607 │ │ │ │ andseq r0, r1, r5, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ + svclt 0x0000b5ff │ │ │ │ andseq r1, r1, r1, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ + svclt 0x0000b5f7 │ │ │ │ andseq r1, r1, r1, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ + svclt 0x0000b5ef │ │ │ │ @ instruction: 0x001121b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ + svclt 0x0000b5e7 │ │ │ │ mulseq r1, sp, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5c7 │ │ │ │ + svclt 0x0000b5df │ │ │ │ andseq r9, r1, sp, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5bf │ │ │ │ + svclt 0x0000b5d7 │ │ │ │ andseq r9, r1, sp, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5b7 │ │ │ │ + svclt 0x0000b5cf │ │ │ │ andseq sl, r1, r5, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5af │ │ │ │ + svclt 0x0000b5c7 │ │ │ │ andseq ip, r1, sp, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5a7 │ │ │ │ + svclt 0x0000b5bf │ │ │ │ andseq ip, r1, r1, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b59f │ │ │ │ + svclt 0x0000b5b7 │ │ │ │ andseq sp, r1, r5, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b597 │ │ │ │ + svclt 0x0000b5af │ │ │ │ andseq sp, r1, r1, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b58f │ │ │ │ + svclt 0x0000b5a7 │ │ │ │ andseq sp, r1, r1, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b587 │ │ │ │ + svclt 0x0000b59f │ │ │ │ andseq lr, r1, sp, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b57f │ │ │ │ + svclt 0x0000b597 │ │ │ │ andseq lr, r1, r5, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b577 │ │ │ │ + svclt 0x0000b58f │ │ │ │ @ instruction: 0x0011f1bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b56f │ │ │ │ + svclt 0x0000b587 │ │ │ │ andseq pc, r1, r5, asr fp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b567 │ │ │ │ + svclt 0x0000b57f │ │ │ │ andseq pc, r1, sp, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b55f │ │ │ │ + svclt 0x0000b577 │ │ │ │ andseq r0, r2, r5, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b557 │ │ │ │ + svclt 0x0000b56f │ │ │ │ andseq r0, r2, r5, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b54f │ │ │ │ + svclt 0x0000b567 │ │ │ │ andseq r0, r2, r5, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b547 │ │ │ │ + svclt 0x0000b55f │ │ │ │ @ instruction: 0x001222fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b53f │ │ │ │ + svclt 0x0000b557 │ │ │ │ @ instruction: 0x00122db9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b537 │ │ │ │ + svclt 0x0000b54f │ │ │ │ andseq r2, r2, sp, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b52f │ │ │ │ + svclt 0x0000b547 │ │ │ │ andseq r3, r2, r9, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b527 │ │ │ │ + svclt 0x0000b53f │ │ │ │ @ instruction: 0x00126ebd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b51f │ │ │ │ + svclt 0x0000b537 │ │ │ │ andseq r7, r2, r5, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b517 │ │ │ │ + svclt 0x0000b52f │ │ │ │ andseq r7, r2, r9, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b50f │ │ │ │ + svclt 0x0000b527 │ │ │ │ mulseq r2, r1, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b507 │ │ │ │ + svclt 0x0000b51f │ │ │ │ andseq r8, r2, sp, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4ff │ │ │ │ + svclt 0x0000b517 │ │ │ │ andseq r8, r2, r5, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ + svclt 0x0000b50f │ │ │ │ andseq r8, r2, r5, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ + svclt 0x0000b507 │ │ │ │ andseq r9, r2, r1, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ + svclt 0x0000b4ff │ │ │ │ andseq r9, r2, r1, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ + svclt 0x0000b4f7 │ │ │ │ andseq r9, r2, r1, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ + svclt 0x0000b4ef │ │ │ │ andseq r9, r2, r9, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ + svclt 0x0000b4e7 │ │ │ │ @ instruction: 0x0012b1d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ + svclt 0x0000b4df │ │ │ │ andseq fp, r2, r5, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ + svclt 0x0000b4d7 │ │ │ │ andseq ip, r2, sp, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ + svclt 0x0000b4cf │ │ │ │ andseq ip, r2, r5, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ + svclt 0x0000b4c7 │ │ │ │ @ instruction: 0x0012c9f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ + svclt 0x0000b4bf │ │ │ │ @ instruction: 0x0012cdf5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ + svclt 0x0000b4b7 │ │ │ │ andseq sp, r2, sp, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ + svclt 0x0000b4af │ │ │ │ andseq sp, r2, sp, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ + svclt 0x0000b4a7 │ │ │ │ @ instruction: 0x0012dcb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ + svclt 0x0000b49f │ │ │ │ andseq lr, r2, r1, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ + svclt 0x0000b497 │ │ │ │ andseq lr, r2, sp, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b48f │ │ │ │ andseq pc, r2, r5, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b487 │ │ │ │ andseq pc, r2, r1, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b47f │ │ │ │ andseq r0, r3, r1, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b477 │ │ │ │ andseq r0, r3, r5, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b46f │ │ │ │ @ instruction: 0x001306bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ + svclt 0x0000b467 │ │ │ │ andseq r0, r3, r5, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b45f │ │ │ │ andseq r1, r3, sp, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b457 │ │ │ │ andseq r2, r3, r5, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b44f │ │ │ │ andseq r2, r3, r5, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b447 │ │ │ │ andseq r5, r3, sp, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ + svclt 0x0000b43f │ │ │ │ andseq r5, r3, r5, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ + svclt 0x0000b437 │ │ │ │ andseq r5, r3, r5, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ + svclt 0x0000b42f │ │ │ │ andseq r5, r3, sp, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ + svclt 0x0000b427 │ │ │ │ @ instruction: 0x001361d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ + svclt 0x0000b41f │ │ │ │ andseq r6, r3, r5, ror r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ + svclt 0x0000b417 │ │ │ │ mulseq r3, sp, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ + svclt 0x0000b40f │ │ │ │ andseq r6, r3, r5, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b407 │ │ │ │ andseq r7, r3, sp, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b3ff │ │ │ │ andseq r7, r3, sp, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b3f7 │ │ │ │ andseq r7, r3, sp, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b3ef │ │ │ │ andseq r8, r3, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b3e7 │ │ │ │ andseq r9, r3, sp, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b3df │ │ │ │ andseq sl, r3, sp, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b3d7 │ │ │ │ andseq fp, r3, r5, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b3cf │ │ │ │ andseq fp, r3, sp, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b3c7 │ │ │ │ @ instruction: 0x0013c1f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b3bf │ │ │ │ andseq ip, r3, r1, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ + svclt 0x0000b3b7 │ │ │ │ andseq sp, r3, r5, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ + svclt 0x0000b3af │ │ │ │ andseq sp, r3, r9, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b38f │ │ │ │ + svclt 0x0000b3a7 │ │ │ │ andseq sp, r3, sp, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b387 │ │ │ │ + svclt 0x0000b39f │ │ │ │ andseq pc, r3, r5, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b37f │ │ │ │ + svclt 0x0000b397 │ │ │ │ andseq pc, r3, r5, lsl lr @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b377 │ │ │ │ + svclt 0x0000b38f │ │ │ │ andseq r0, r4, r9, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b36f │ │ │ │ + svclt 0x0000b387 │ │ │ │ andseq r0, r4, sp, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b367 │ │ │ │ + svclt 0x0000b37f │ │ │ │ @ instruction: 0x00140fdd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b35f │ │ │ │ + svclt 0x0000b377 │ │ │ │ @ instruction: 0x001415dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b357 │ │ │ │ + svclt 0x0000b36f │ │ │ │ andseq r1, r4, sp, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b34f │ │ │ │ + svclt 0x0000b367 │ │ │ │ andseq r2, r4, r5, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b347 │ │ │ │ + svclt 0x0000b35f │ │ │ │ andseq r2, r4, r5, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b33f │ │ │ │ + svclt 0x0000b357 │ │ │ │ andseq r5, r4, r5, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b337 │ │ │ │ + svclt 0x0000b34f │ │ │ │ andseq r5, r4, r9, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b32f │ │ │ │ + svclt 0x0000b347 │ │ │ │ andseq r6, r4, r5, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b327 │ │ │ │ + svclt 0x0000b33f │ │ │ │ mulseq r4, r5, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b31f │ │ │ │ + svclt 0x0000b337 │ │ │ │ andseq r7, r4, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b317 │ │ │ │ + svclt 0x0000b32f │ │ │ │ @ instruction: 0x00148ad9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ + svclt 0x0000b327 │ │ │ │ andseq r9, r4, sp, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ + svclt 0x0000b31f │ │ │ │ andseq fp, r4, r5, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2ff │ │ │ │ + svclt 0x0000b317 │ │ │ │ andseq fp, r4, sp, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2f7 │ │ │ │ + svclt 0x0000b30f │ │ │ │ andseq fp, r4, r5, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2ef │ │ │ │ + svclt 0x0000b307 │ │ │ │ andseq fp, r4, r5, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2e7 │ │ │ │ + svclt 0x0000b2ff │ │ │ │ andseq ip, r4, r1, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2df │ │ │ │ + svclt 0x0000b2f7 │ │ │ │ @ instruction: 0x0014c2dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2d7 │ │ │ │ + svclt 0x0000b2ef │ │ │ │ andseq sp, r4, r5, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2cf │ │ │ │ + svclt 0x0000b2e7 │ │ │ │ andseq sp, r4, r5, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2c7 │ │ │ │ + svclt 0x0000b2df │ │ │ │ mulseq r4, sp, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2bf │ │ │ │ + svclt 0x0000b2d7 │ │ │ │ @ instruction: 0x001501b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2b7 │ │ │ │ + svclt 0x0000b2cf │ │ │ │ andseq r0, r5, r5, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2af │ │ │ │ + svclt 0x0000b2c7 │ │ │ │ andseq r1, r5, r9, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2a7 │ │ │ │ + svclt 0x0000b2bf │ │ │ │ mulseq r5, sp, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b29f │ │ │ │ + svclt 0x0000b2b7 │ │ │ │ andseq r2, r5, sp, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b297 │ │ │ │ + svclt 0x0000b2af │ │ │ │ andseq r2, r5, sp, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b28f │ │ │ │ + svclt 0x0000b2a7 │ │ │ │ mulseq r5, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b287 │ │ │ │ + svclt 0x0000b29f │ │ │ │ andseq r3, r5, r1, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b27f │ │ │ │ + svclt 0x0000b297 │ │ │ │ andseq r4, r5, sp, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b277 │ │ │ │ + svclt 0x0000b28f │ │ │ │ andseq r4, r5, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b26f │ │ │ │ + svclt 0x0000b287 │ │ │ │ andseq r6, r5, r5, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b267 │ │ │ │ + svclt 0x0000b27f │ │ │ │ andseq r9, r5, r5, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b25f │ │ │ │ + svclt 0x0000b277 │ │ │ │ andseq pc, r5, r9, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ + svclt 0x0000b26f │ │ │ │ andseq r6, r6, r1, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ + svclt 0x0000b267 │ │ │ │ andseq r7, r6, r1, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ + svclt 0x0000b25f │ │ │ │ andseq sp, r6, r1, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ + svclt 0x0000b257 │ │ │ │ andseq r1, r7, r5, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b237 │ │ │ │ + svclt 0x0000b24f │ │ │ │ andseq r3, r7, r5, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b22f │ │ │ │ + svclt 0x0000b247 │ │ │ │ @ instruction: 0x00176cfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b227 │ │ │ │ + svclt 0x0000b23f │ │ │ │ mulseq r7, r5, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b21f │ │ │ │ + svclt 0x0000b237 │ │ │ │ andseq r9, r7, r1, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b217 │ │ │ │ + svclt 0x0000b22f │ │ │ │ @ instruction: 0x00179fb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b20f │ │ │ │ + svclt 0x0000b227 │ │ │ │ andseq sl, r7, r9, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b207 │ │ │ │ + svclt 0x0000b21f │ │ │ │ andseq fp, r7, r5, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1ff │ │ │ │ + svclt 0x0000b217 │ │ │ │ andseq ip, r7, sp, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1f7 │ │ │ │ + svclt 0x0000b20f │ │ │ │ andseq sp, r7, sp, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1ef │ │ │ │ + svclt 0x0000b207 │ │ │ │ andseq r0, r8, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1e7 │ │ │ │ + svclt 0x0000b1ff │ │ │ │ @ instruction: 0x001811d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1df │ │ │ │ + svclt 0x0000b1f7 │ │ │ │ @ instruction: 0x001818b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1d7 │ │ │ │ + svclt 0x0000b1ef │ │ │ │ andseq r3, r8, r5, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1cf │ │ │ │ + svclt 0x0000b1e7 │ │ │ │ andseq r3, r8, sp, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1c7 │ │ │ │ + svclt 0x0000b1df │ │ │ │ andseq r6, r8, r1, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1bf │ │ │ │ + svclt 0x0000b1d7 │ │ │ │ andseq r7, r8, r1, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1b7 │ │ │ │ + svclt 0x0000b1cf │ │ │ │ andseq sl, r8, sp, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1af │ │ │ │ + svclt 0x0000b1c7 │ │ │ │ andseq r0, r9, r5, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1a7 │ │ │ │ + svclt 0x0000b1bf │ │ │ │ andseq r1, r9, sp, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b19f │ │ │ │ + svclt 0x0000b1b7 │ │ │ │ @ instruction: 0x001915bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b197 │ │ │ │ + svclt 0x0000b1af │ │ │ │ andseq r2, r9, r9, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b1a7 │ │ │ │ andseq r3, r9, r5, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b187 │ │ │ │ + svclt 0x0000b19f │ │ │ │ andseq r5, sl, sp, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b17f │ │ │ │ + svclt 0x0000b197 │ │ │ │ andseq r7, sl, r9, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b177 │ │ │ │ + svclt 0x0000b18f │ │ │ │ andseq r7, sl, r5, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b16f │ │ │ │ + svclt 0x0000b187 │ │ │ │ andseq r7, sl, sp, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b167 │ │ │ │ + svclt 0x0000b17f │ │ │ │ andseq sl, sl, r5, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b15f │ │ │ │ + svclt 0x0000b177 │ │ │ │ @ instruction: 0x001aa9b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b157 │ │ │ │ + svclt 0x0000b16f │ │ │ │ andseq sl, sl, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b14f │ │ │ │ + svclt 0x0000b167 │ │ │ │ andseq fp, sl, r9, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b147 │ │ │ │ + svclt 0x0000b15f │ │ │ │ mulseq sl, r5, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b13f │ │ │ │ + svclt 0x0000b157 │ │ │ │ andseq ip, sl, sp, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b137 │ │ │ │ + svclt 0x0000b14f │ │ │ │ andseq ip, sl, r5, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b12f │ │ │ │ + svclt 0x0000b147 │ │ │ │ andseq lr, sl, r5, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b127 │ │ │ │ + svclt 0x0000b13f │ │ │ │ andseq r4, fp, r5, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b11f │ │ │ │ + svclt 0x0000b137 │ │ │ │ @ instruction: 0x001b4ef1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b117 │ │ │ │ + svclt 0x0000b12f │ │ │ │ andseq sl, fp, r5, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b10f │ │ │ │ + svclt 0x0000b127 │ │ │ │ andseq fp, fp, r1, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b107 │ │ │ │ + svclt 0x0000b11f │ │ │ │ andseq fp, fp, sp, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0ff │ │ │ │ + svclt 0x0000b117 │ │ │ │ andseq fp, fp, r1, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b10f │ │ │ │ @ instruction: 0x001bbbb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b107 │ │ │ │ andseq fp, fp, r5, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b0ff │ │ │ │ andseq ip, fp, r9, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0df │ │ │ │ + svclt 0x0000b0f7 │ │ │ │ andseq sp, fp, r1, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0d7 │ │ │ │ + svclt 0x0000b0ef │ │ │ │ andseq sp, fp, sp, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0cf │ │ │ │ + svclt 0x0000b0e7 │ │ │ │ andseq sp, fp, r9, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0c7 │ │ │ │ + svclt 0x0000b0df │ │ │ │ andseq lr, fp, sp, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0bf │ │ │ │ + svclt 0x0000b0d7 │ │ │ │ andseq lr, fp, sp, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0b7 │ │ │ │ + svclt 0x0000b0cf │ │ │ │ andseq pc, fp, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0af │ │ │ │ + svclt 0x0000b0c7 │ │ │ │ andseq r0, ip, r9, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0a7 │ │ │ │ + svclt 0x0000b0bf │ │ │ │ andseq r1, ip, r5, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b09f │ │ │ │ + svclt 0x0000b0b7 │ │ │ │ @ instruction: 0x001c2dbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b097 │ │ │ │ + svclt 0x0000b0af │ │ │ │ andseq r3, ip, r5, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b08f │ │ │ │ + svclt 0x0000b0a7 │ │ │ │ andseq r3, ip, r1, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b087 │ │ │ │ + svclt 0x0000b09f │ │ │ │ andseq r4, ip, r1, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b07f │ │ │ │ + svclt 0x0000b097 │ │ │ │ andseq r4, ip, r5, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b077 │ │ │ │ + svclt 0x0000b08f │ │ │ │ @ instruction: 0x001c57fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b06f │ │ │ │ + svclt 0x0000b087 │ │ │ │ andseq r5, ip, r1, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + svclt 0x0000b07f │ │ │ │ andseq r6, ip, sp, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ + svclt 0x0000b077 │ │ │ │ andseq r6, ip, r1, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ + svclt 0x0000b06f │ │ │ │ andseq sl, ip, r9, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ + svclt 0x0000b067 │ │ │ │ @ instruction: 0x001cf2b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ + svclt 0x0000b05f │ │ │ │ andseq r0, sp, r9, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ + svclt 0x0000b057 │ │ │ │ andseq r3, sp, r5, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b037 │ │ │ │ + svclt 0x0000b04f │ │ │ │ ldrheq r4, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b02f │ │ │ │ + svclt 0x0000b047 │ │ │ │ andseq r8, sp, sp, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ + svclt 0x0000b03f │ │ │ │ andseq lr, sp, r9, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b01f │ │ │ │ + svclt 0x0000b037 │ │ │ │ andseq r1, lr, sp, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b017 │ │ │ │ + svclt 0x0000b02f │ │ │ │ andseq r4, lr, r9, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b00f │ │ │ │ + svclt 0x0000b027 │ │ │ │ andseq r5, lr, sp, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b007 │ │ │ │ + svclt 0x0000b01f │ │ │ │ andseq r6, lr, r5, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7ff │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b017 │ │ │ │ andseq r7, lr, r5, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7f7 │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b00f │ │ │ │ andseq fp, lr, r9, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7ef │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b007 │ │ │ │ @ instruction: 0x001ec9b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7e7 │ │ │ │ + svclt 0x0000b7ff │ │ │ │ andseq r0, pc, r5, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7df │ │ │ │ + svclt 0x0000b7f7 │ │ │ │ @ instruction: 0x001f02d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7d7 │ │ │ │ + svclt 0x0000b7ef │ │ │ │ mulseq pc, sp, r7 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7cf │ │ │ │ + svclt 0x0000b7e7 │ │ │ │ mulseq pc, sp, r7 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7c7 │ │ │ │ + svclt 0x0000b7df │ │ │ │ @ instruction: 0x001f23dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7bf │ │ │ │ + svclt 0x0000b7d7 │ │ │ │ andseq r2, pc, sp, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7b7 │ │ │ │ + svclt 0x0000b7cf │ │ │ │ andseq r4, pc, r5, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7af │ │ │ │ + svclt 0x0000b7c7 │ │ │ │ andseq r4, pc, sp, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ + svclt 0x0000b7bf │ │ │ │ andseq r5, pc, sp, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b7b7 │ │ │ │ andseq r5, pc, r1, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ + svclt 0x0000b7af │ │ │ │ mulseq pc, sp, ip @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ + svclt 0x0000b7a7 │ │ │ │ andseq r6, pc, r1, asr r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ + svclt 0x0000b79f │ │ │ │ andseq r6, pc, r5, asr sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b77f │ │ │ │ + svclt 0x0000b797 │ │ │ │ mulseq pc, sp, r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b777 │ │ │ │ + svclt 0x0000b78f │ │ │ │ andseq r8, pc, r5, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ + svclt 0x0000b787 │ │ │ │ andseq r8, pc, r5, ror pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b767 │ │ │ │ + svclt 0x0000b77f │ │ │ │ andseq r9, pc, r5, asr #22 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b75f │ │ │ │ + svclt 0x0000b777 │ │ │ │ andseq sl, pc, r5, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ + svclt 0x0000b76f │ │ │ │ @ instruction: 0x001fd8f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ + svclt 0x0000b767 │ │ │ │ andseq lr, pc, sp, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b75f │ │ │ │ mlaeq r0, r5, r7, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ + svclt 0x0000b757 │ │ │ │ ldrdeq r1, [r0], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ + svclt 0x0000b74f │ │ │ │ eoreq r2, r0, sp, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b72f │ │ │ │ + svclt 0x0000b747 │ │ │ │ eoreq r3, r0, r9, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b727 │ │ │ │ + svclt 0x0000b73f │ │ │ │ eoreq r3, r0, sp, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ + svclt 0x0000b737 │ │ │ │ eoreq r3, r0, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b717 │ │ │ │ + svclt 0x0000b72f │ │ │ │ eoreq r4, r0, r5, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b727 │ │ │ │ eoreq r4, r0, r5, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b71f │ │ │ │ mlaeq r0, sp, r1, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b717 │ │ │ │ eoreq r7, r0, sp, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b70f │ │ │ │ eoreq r8, r0, r1, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b707 │ │ │ │ eoreq r8, r0, r5, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b6ff │ │ │ │ eoreq r9, r0, r5, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b6f7 │ │ │ │ ldrdeq r9, [r0], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b6ef │ │ │ │ strhteq sl, [r0], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b6e7 │ │ │ │ strhteq sl, [r0], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b6df │ │ │ │ eoreq ip, r0, sp, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b6d7 │ │ │ │ eoreq ip, r0, r5, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b6cf │ │ │ │ eoreq sp, r0, r5, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b6c7 │ │ │ │ eoreq lr, r0, r1, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b6bf │ │ │ │ eoreq lr, r0, r5, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ + svclt 0x0000b6b7 │ │ │ │ eoreq pc, r0, r9, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ + svclt 0x0000b6af │ │ │ │ eoreq r0, r1, sp, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ + svclt 0x0000b6a7 │ │ │ │ eoreq r0, r1, r1, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ + svclt 0x0000b69f │ │ │ │ eoreq r1, r1, r1, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ + svclt 0x0000b697 │ │ │ │ eoreq r1, r1, sp, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ + svclt 0x0000b68f │ │ │ │ eoreq r3, r1, sp, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ + svclt 0x0000b687 │ │ │ │ strdeq r3, [r1], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ + svclt 0x0000b67f │ │ │ │ eoreq r4, r1, r5, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ + svclt 0x0000b677 │ │ │ │ eoreq r5, r1, r5, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ + svclt 0x0000b66f │ │ │ │ eoreq r6, r1, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ + svclt 0x0000b667 │ │ │ │ eoreq r6, r1, r5, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ + svclt 0x0000b65f │ │ │ │ eoreq r7, r1, sp, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ + svclt 0x0000b657 │ │ │ │ eoreq r7, r1, sp, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ + svclt 0x0000b64f │ │ │ │ eoreq r9, r1, sp, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b62f │ │ │ │ + svclt 0x0000b647 │ │ │ │ eoreq r9, r1, r5, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ + svclt 0x0000b63f │ │ │ │ eoreq sl, r1, sp, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b61f │ │ │ │ + svclt 0x0000b637 │ │ │ │ strhteq lr, [r1], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b617 │ │ │ │ + svclt 0x0000b62f │ │ │ │ eoreq lr, r1, r5, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b60f │ │ │ │ + svclt 0x0000b627 │ │ │ │ eoreq r3, r2, r5, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b607 │ │ │ │ + svclt 0x0000b61f │ │ │ │ eoreq r8, r2, sp, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5ff │ │ │ │ + svclt 0x0000b617 │ │ │ │ eoreq r9, r2, r5, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5f7 │ │ │ │ + svclt 0x0000b60f │ │ │ │ eoreq pc, r2, r9, lsr r0 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5ef │ │ │ │ + svclt 0x0000b607 │ │ │ │ mlaeq r2, r5, r5, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ + svclt 0x0000b5ff │ │ │ │ eoreq r0, r3, r5, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ + svclt 0x0000b5f7 │ │ │ │ mlaeq r3, sp, r6, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ + svclt 0x0000b5ef │ │ │ │ eoreq r6, r3, r9, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ + svclt 0x0000b5e7 │ │ │ │ eoreq r7, r3, r5, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5c7 │ │ │ │ + svclt 0x0000b5df │ │ │ │ eoreq sl, r3, r1, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5bf │ │ │ │ + svclt 0x0000b5d7 │ │ │ │ eoreq sl, r3, r1, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5b7 │ │ │ │ + svclt 0x0000b5cf │ │ │ │ eoreq sl, r3, r5, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5af │ │ │ │ + svclt 0x0000b5c7 │ │ │ │ eoreq fp, r3, r1, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5a7 │ │ │ │ + svclt 0x0000b5bf │ │ │ │ eoreq fp, r3, sp, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b59f │ │ │ │ + svclt 0x0000b5b7 │ │ │ │ eoreq ip, r3, sp, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b597 │ │ │ │ + svclt 0x0000b5af │ │ │ │ eoreq sp, r3, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b58f │ │ │ │ + svclt 0x0000b5a7 │ │ │ │ mlaeq r3, r9, r2, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b587 │ │ │ │ + svclt 0x0000b59f │ │ │ │ eoreq sp, r3, r1, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b57f │ │ │ │ + svclt 0x0000b597 │ │ │ │ eoreq lr, r3, sp, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b577 │ │ │ │ + svclt 0x0000b58f │ │ │ │ eoreq pc, r3, r9, lsr r2 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b56f │ │ │ │ + svclt 0x0000b587 │ │ │ │ strdeq pc, [r3], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b567 │ │ │ │ + svclt 0x0000b57f │ │ │ │ eoreq r0, r4, sp, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b55f │ │ │ │ + svclt 0x0000b577 │ │ │ │ eoreq r4, r4, r9, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b557 │ │ │ │ + svclt 0x0000b56f │ │ │ │ eoreq r5, r4, r5, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b54f │ │ │ │ + svclt 0x0000b567 │ │ │ │ eoreq r5, r4, sp, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b547 │ │ │ │ + svclt 0x0000b55f │ │ │ │ eoreq ip, r4, r5, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b53f │ │ │ │ + svclt 0x0000b557 │ │ │ │ eoreq lr, r4, r5, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b537 │ │ │ │ + svclt 0x0000b54f │ │ │ │ strhteq pc, [r4], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b52f │ │ │ │ + svclt 0x0000b547 │ │ │ │ eoreq r3, r5, sp, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b527 │ │ │ │ + svclt 0x0000b53f │ │ │ │ strdeq r4, [r5], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b51f │ │ │ │ + svclt 0x0000b537 │ │ │ │ eoreq r8, r5, sp, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b517 │ │ │ │ + svclt 0x0000b52f │ │ │ │ strhteq r9, [r5], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b50f │ │ │ │ + svclt 0x0000b527 │ │ │ │ eoreq fp, r5, r5, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b507 │ │ │ │ + svclt 0x0000b51f │ │ │ │ strhteq ip, [r5], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4ff │ │ │ │ + svclt 0x0000b517 │ │ │ │ eoreq lr, r5, r9, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ + svclt 0x0000b50f │ │ │ │ eoreq r5, r6, r5, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ + svclt 0x0000b507 │ │ │ │ eoreq r5, r6, r1, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ + svclt 0x0000b4ff │ │ │ │ eoreq r5, r6, sp, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ + svclt 0x0000b4f7 │ │ │ │ eoreq r6, r6, sp, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ + svclt 0x0000b4ef │ │ │ │ mlaeq r6, r9, r1, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ + svclt 0x0000b4e7 │ │ │ │ eoreq r6, r6, r5, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ + svclt 0x0000b4df │ │ │ │ eoreq r6, r6, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ + svclt 0x0000b4d7 │ │ │ │ ldrdeq r6, [r6], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ + svclt 0x0000b4cf │ │ │ │ eoreq r6, r6, r5, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ + svclt 0x0000b4c7 │ │ │ │ strdeq r6, [r6], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ + svclt 0x0000b4bf │ │ │ │ eoreq r6, r6, sp, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ + svclt 0x0000b4b7 │ │ │ │ eoreq r6, r6, r1, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ + svclt 0x0000b4af │ │ │ │ strhteq r6, [r6], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ + svclt 0x0000b4a7 │ │ │ │ eoreq sl, r6, r9, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ + svclt 0x0000b49f │ │ │ │ ldrdeq fp, [r6], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ + svclt 0x0000b497 │ │ │ │ strhteq fp, [r6], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b48f │ │ │ │ strhteq fp, [r6], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b487 │ │ │ │ eoreq pc, r6, r1, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b47f │ │ │ │ strhteq pc, [r6], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b477 │ │ │ │ mlaeq r6, r1, pc, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b46f │ │ │ │ eoreq r0, r7, sp, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ + svclt 0x0000b467 │ │ │ │ eoreq r0, r7, sp, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b45f │ │ │ │ eoreq r0, r7, r9, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b457 │ │ │ │ eoreq r0, r7, r5, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b44f │ │ │ │ ldrdeq r0, [r7], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b447 │ │ │ │ eoreq r0, r7, r9, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ + svclt 0x0000b43f │ │ │ │ eoreq r0, r7, r1, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ + svclt 0x0000b437 │ │ │ │ mlaeq r7, r1, ip, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ + svclt 0x0000b42f │ │ │ │ eoreq r1, r7, r1, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ + svclt 0x0000b427 │ │ │ │ strhteq r1, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ + svclt 0x0000b41f │ │ │ │ eoreq r1, r7, sp, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ + svclt 0x0000b417 │ │ │ │ eoreq r1, r7, r9, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ + svclt 0x0000b40f │ │ │ │ eoreq r1, r7, r9, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b407 │ │ │ │ eoreq r1, r7, r9, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b3ff │ │ │ │ eoreq r1, r7, r1, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b3f7 │ │ │ │ eoreq r1, r7, r5, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b3ef │ │ │ │ eoreq r2, r7, sp, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b3e7 │ │ │ │ eoreq r2, r7, r9, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b3df │ │ │ │ eoreq r2, r7, r9, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b3d7 │ │ │ │ eoreq r3, r7, sp, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b3cf │ │ │ │ eoreq r4, r7, r5, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b3c7 │ │ │ │ mlaeq r7, sp, pc, r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b3bf │ │ │ │ eoreq r5, r7, r5, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ + svclt 0x0000b3b7 │ │ │ │ ldrdeq r6, [r7], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ + svclt 0x0000b3af │ │ │ │ strdeq r6, [r7], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b38f │ │ │ │ + svclt 0x0000b3a7 │ │ │ │ eoreq r6, r7, sp, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b387 │ │ │ │ + svclt 0x0000b39f │ │ │ │ eoreq r7, r7, r5, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b37f │ │ │ │ + svclt 0x0000b397 │ │ │ │ ldrdeq r7, [r7], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b377 │ │ │ │ + svclt 0x0000b38f │ │ │ │ ldrdeq r7, [r7], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b36f │ │ │ │ + svclt 0x0000b387 │ │ │ │ ldrdeq r7, [r7], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b367 │ │ │ │ + svclt 0x0000b37f │ │ │ │ ldrdeq r8, [r7], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b35f │ │ │ │ + svclt 0x0000b377 │ │ │ │ eoreq lr, r7, r9, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b357 │ │ │ │ + svclt 0x0000b36f │ │ │ │ eoreq lr, r7, r5, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b34f │ │ │ │ + svclt 0x0000b367 │ │ │ │ eoreq pc, r7, sp, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b347 │ │ │ │ + svclt 0x0000b35f │ │ │ │ eoreq pc, r7, sp, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b33f │ │ │ │ + svclt 0x0000b357 │ │ │ │ strhteq r0, [r8], -r9 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b337 │ │ │ │ + svclt 0x0000b34f │ │ │ │ eoreq r0, r8, r9, lsr r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b32f │ │ │ │ + svclt 0x0000b347 │ │ │ │ eoreq r4, r8, r5, lsr #26 │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ @ instruction: 0xf1e53008 │ │ │ │ - svclt 0x0000b33f │ │ │ │ + svclt 0x0000b357 │ │ │ │ tsteq r5, lr, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b31f │ │ │ │ + svclt 0x0000b337 │ │ │ │ eoreq r3, r9, r1, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b317 │ │ │ │ + svclt 0x0000b32f │ │ │ │ eoreq r4, r9, r5, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ + svclt 0x0000b327 │ │ │ │ eoreq r6, r9, r5, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ + svclt 0x0000b31f │ │ │ │ strdeq fp, [sl], -sp @ │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2ff │ │ │ │ + svclt 0x0000b317 │ │ │ │ eoreq pc, sl, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2f7 │ │ │ │ + svclt 0x0000b30f │ │ │ │ eoreq r1, fp, r5, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2ef │ │ │ │ + svclt 0x0000b307 │ │ │ │ eoreq r1, fp, r5, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2e7 │ │ │ │ + svclt 0x0000b2ff │ │ │ │ ldrdeq r2, [fp], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2df │ │ │ │ + svclt 0x0000b2f7 │ │ │ │ eoreq r3, fp, r1, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2d7 │ │ │ │ + svclt 0x0000b2ef │ │ │ │ eoreq r3, fp, r9, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2cf │ │ │ │ + svclt 0x0000b2e7 │ │ │ │ eoreq r4, fp, r5, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2c7 │ │ │ │ + svclt 0x0000b2df │ │ │ │ eoreq r4, fp, sp, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2bf │ │ │ │ + svclt 0x0000b2d7 │ │ │ │ eoreq r4, fp, r5, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2b7 │ │ │ │ + svclt 0x0000b2cf │ │ │ │ eoreq r5, fp, r1, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2af │ │ │ │ + svclt 0x0000b2c7 │ │ │ │ eoreq r5, fp, r5, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2a7 │ │ │ │ + svclt 0x0000b2bf │ │ │ │ ldrdeq r5, [fp], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b29f │ │ │ │ + svclt 0x0000b2b7 │ │ │ │ eoreq r6, fp, r9, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b297 │ │ │ │ + svclt 0x0000b2af │ │ │ │ ldrdeq r6, [fp], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b28f │ │ │ │ + svclt 0x0000b2a7 │ │ │ │ eoreq r6, fp, sp, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b287 │ │ │ │ + svclt 0x0000b29f │ │ │ │ eoreq r6, fp, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b27f │ │ │ │ + svclt 0x0000b297 │ │ │ │ eoreq r7, fp, r1, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b277 │ │ │ │ + svclt 0x0000b28f │ │ │ │ eoreq r8, fp, sp, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b26f │ │ │ │ + svclt 0x0000b287 │ │ │ │ mlaeq fp, r5, lr, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b267 │ │ │ │ + svclt 0x0000b27f │ │ │ │ eoreq sl, fp, r5, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b25f │ │ │ │ + svclt 0x0000b277 │ │ │ │ eoreq sl, fp, r9, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ + svclt 0x0000b26f │ │ │ │ eoreq fp, fp, sp, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ + svclt 0x0000b267 │ │ │ │ eoreq pc, fp, r5, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ + svclt 0x0000b25f │ │ │ │ eoreq r5, ip, r9, asr #21 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ + svclt 0x0000b257 │ │ │ │ ldrdeq lr, [ip], -r5 @ │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b237 │ │ │ │ + svclt 0x0000b24f │ │ │ │ eoreq lr, ip, r1, asr sl │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - sublt pc, r8, #1073741881 @ 0x40000039 │ │ │ │ + rsblt pc, r0, #1073741881 @ 0x40000039 │ │ │ │ @ instruction: 0x0105cf9a │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b229 │ │ │ │ + svclt 0x0000b241 │ │ │ │ eoreq r3, lr, r5, lsl #8 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b221 │ │ │ │ + svclt 0x0000b239 │ │ │ │ eoreq r9, lr, r1, lsl #1 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - eorslt pc, r2, #1073741881 @ 0x40000039 │ │ │ │ + sublt pc, sl, #1073741881 @ 0x40000039 │ │ │ │ smlatbeq r6, sl, pc, ip @ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedeaa78 <__bss_end__@@Base+0xfdad6bf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ - blmi 8bfa98 <_IO_stdin_used@@Base+0x17060> │ │ │ │ + blmi 8bfa98 <_IO_stdin_used@@Base+0x17040> │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - @ instruction: 0xf434f162 │ │ │ │ + vst4.16 {d31,d33,d35,d37}, [ip :128], r2 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - @ instruction: 0xf50af1da │ │ │ │ + @ instruction: 0xf522f1da │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 6a9c38 │ │ │ │ + blmi 6a9c38 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 35c4d4 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - @ instruction: 0xf4faf1da │ │ │ │ + pldw [r2, #-474] @ 0xfffffe26 │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ ldrhteq r5, [r4], #58 @ 0x3a │ │ │ │ andeq r1, r0, r0, lsr #22 │ │ │ │ andeq r6, r0, r4, lsr r0 │ │ │ │ - rsbeq r9, r9, lr, lsr #4 │ │ │ │ + rsbeq r9, r9, lr, asr #4 │ │ │ │ andeq r1, r0, r8, lsl #29 │ │ │ │ - rsbeq r9, r9, r2, lsr #4 │ │ │ │ + rsbeq r9, r9, r2, asr #4 │ │ │ │ andeq r5, r0, r0, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1cd │ │ │ │ + svclt 0x0000b1e5 │ │ │ │ strdeq pc, [lr], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1c5 │ │ │ │ + svclt 0x0000b1dd │ │ │ │ eoreq r0, pc, r1, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1bd │ │ │ │ + svclt 0x0000b1d5 │ │ │ │ eoreq r0, pc, r5, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1b5 │ │ │ │ + svclt 0x0000b1cd │ │ │ │ eoreq r1, pc, r9, asr #20 │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf1e5207c │ │ │ │ - svclt 0x0000b1c1 │ │ │ │ + svclt 0x0000b1d9 │ │ │ │ ldrdeq sp, [r6, -r0] │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1a1 │ │ │ │ + svclt 0x0000b1b9 │ │ │ │ eoreq r8, pc, sp, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b199 │ │ │ │ + svclt 0x0000b1b1 │ │ │ │ eoreq fp, pc, sp, ror r7 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b191 │ │ │ │ + svclt 0x0000b1a9 │ │ │ │ strhteq fp, [pc], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b189 │ │ │ │ + svclt 0x0000b1a1 │ │ │ │ eorseq r5, r0, r1, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b181 │ │ │ │ + svclt 0x0000b199 │ │ │ │ eorseq r5, r0, sp, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b179 │ │ │ │ + svclt 0x0000b191 │ │ │ │ eorseq r5, r0, r9, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b171 │ │ │ │ + svclt 0x0000b189 │ │ │ │ ldrsbteq r9, [r3], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b169 │ │ │ │ + svclt 0x0000b181 │ │ │ │ ldrshteq r2, [r4], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b161 │ │ │ │ + svclt 0x0000b179 │ │ │ │ eorseq r3, r5, sp, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b159 │ │ │ │ + svclt 0x0000b171 │ │ │ │ eorseq r3, r5, r9, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedeabfc <__bss_end__@@Base+0xfdad6d78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorscs fp, r0, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7f90008 │ │ │ │ @ instruction: 0xf104ed5a │ │ │ │ @ instruction: 0xf1e5004c │ │ │ │ - bmi 89055c │ │ │ │ - blmi 864c18 │ │ │ │ + bmi 8905bc │ │ │ │ + blmi 864c18 │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ b 14d1a18 <__bss_end__@@Base+0x1bdb94> │ │ │ │ movvs r4, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -5684,45 +5684,57 @@ │ │ │ │ tstcs r0, lr, lsr sl │ │ │ │ smlabteq pc, r4, r9, lr @ │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ rsbeq pc, r8, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-1122 @ 0xfffffb9e │ │ │ │ @ instruction: 0xf1f16064 │ │ │ │ - stmdami sl, {r0, r1, r2, r5, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r1, r2, r3, r4, r5, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - bfilt pc, r4, #4, #5 @ │ │ │ │ + @ instruction: 0xb7e0f214 │ │ │ │ tsteq r7, r6, lsl ip │ │ │ │ rscseq r5, r4, r0, lsr #4 │ │ │ │ andeq r6, r0, r0, lsr fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00003bb8 │ │ │ │ andeq r6, r0, r0, lsl r2 │ │ │ │ eorseq r5, r5, r3, ror r5 │ │ │ │ eorseq r5, r5, sp, lsr #14 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ vqshl.u16 q10, , q3 │ │ │ │ svclt 0x0000bbe1 │ │ │ │ - rsbseq r6, sp, ip, lsl #22 │ │ │ │ + rsbseq r6, sp, ip, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b10f │ │ │ │ eorseq r7, r5, r1, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b107 │ │ │ │ eorseq r1, r8, r1, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b0ff │ │ │ │ eorseq r1, r8, sp, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b0f7 │ │ │ │ + eorseq r1, r8, r9, ror #30 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b0ef │ │ │ │ + eorseq r1, r8, r9, ror #30 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b0e7 │ │ │ │ + eorseq r1, r8, r9, ror #30 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b0df │ │ │ │ eorseq r1, r8, r9, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b0d7 │ │ │ │ eorseq r1, r8, r9, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @@ -5772,894 +5784,882 @@ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b077 │ │ │ │ eorseq r1, r8, r9, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b06f │ │ │ │ - eorseq r1, r8, r9, ror #30 │ │ │ │ + eorseq ip, r8, r9, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b067 │ │ │ │ - eorseq r1, r8, r9, ror #30 │ │ │ │ + eorseq ip, r8, sp, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b05f │ │ │ │ - eorseq r1, r8, r9, ror #30 │ │ │ │ + eorseq ip, r8, sp, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b057 │ │ │ │ - eorseq ip, r8, r9, lsl #16 │ │ │ │ + eorseq ip, r8, r9, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b04f │ │ │ │ - eorseq ip, r8, sp, lsr #21 │ │ │ │ + ldrshteq sp, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b047 │ │ │ │ - eorseq ip, r8, sp, lsr sp │ │ │ │ + ldrshteq sp, [r8], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b03f │ │ │ │ - eorseq ip, r8, r9, lsr sp │ │ │ │ + eorseq lr, r8, r9, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b037 │ │ │ │ - ldrshteq sp, [r8], -r5 │ │ │ │ + mlaseq r8, r1, sp, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b02f │ │ │ │ - ldrshteq sp, [r8], -r1 │ │ │ │ + eorseq r0, r9, r9, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b027 │ │ │ │ - eorseq lr, r8, r9, lsr #23 │ │ │ │ + eorseq r0, r9, r5, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b01f │ │ │ │ - mlaseq r8, r1, sp, lr │ │ │ │ + eorseq r1, r9, sp, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b017 │ │ │ │ - eorseq r0, r9, r9, lsr #10 │ │ │ │ + eorseq r1, r9, sp, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b00f │ │ │ │ - eorseq r0, r9, r5, lsr #10 │ │ │ │ + eorseq r2, r9, sp, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ svclt 0x0000b007 │ │ │ │ - eorseq r1, r9, sp, asr #25 │ │ │ │ + eorseq r4, r9, r5, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b7ff │ │ │ │ - eorseq r1, r9, sp, lsl lr │ │ │ │ + mlaseq r9, sp, r5, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b7f7 │ │ │ │ - eorseq r2, r9, sp, ror #1 │ │ │ │ + eorseq r6, r9, r1, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b7ef │ │ │ │ - eorseq r4, r9, r5, lsr #7 │ │ │ │ + eorseq r6, r9, r9, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b7e7 │ │ │ │ - mlaseq r9, sp, r5, r5 │ │ │ │ + eorseq r8, r9, r5, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b7df │ │ │ │ - eorseq r6, r9, r1, asr #8 │ │ │ │ + eorseq r8, r9, sp, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b7d7 │ │ │ │ - eorseq r6, r9, r9, asr r4 │ │ │ │ + eorseq sl, r9, sp, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b7cf │ │ │ │ - eorseq r8, r9, r5, ror #22 │ │ │ │ + eorseq sl, r9, r9, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b7c7 │ │ │ │ - eorseq r8, r9, sp, lsr #25 │ │ │ │ + ldrhteq fp, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b7bf │ │ │ │ - eorseq sl, r9, sp, ror #17 │ │ │ │ + eorseq ip, r9, r5, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b7b7 │ │ │ │ - eorseq sl, r9, r9, ror fp │ │ │ │ + ldrhteq r6, [sl], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b7af │ │ │ │ - ldrhteq fp, [r9], -sp │ │ │ │ + eorseq r6, sl, r5, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b7a7 │ │ │ │ - eorseq ip, r9, r5, asr #29 │ │ │ │ + eorseq r7, sl, r5, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b79f │ │ │ │ - ldrhteq r6, [sl], -r5 │ │ │ │ + eorseq r8, sl, sp, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b797 │ │ │ │ - eorseq r6, sl, r5, ror lr │ │ │ │ + eorseq r8, sl, sp, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b78f │ │ │ │ - eorseq r7, sl, r5, asr r2 │ │ │ │ + eorseq r9, sl, r5, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b787 │ │ │ │ - eorseq r8, sl, sp, ror #7 │ │ │ │ + eorseq r9, sl, sp, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b77f │ │ │ │ - eorseq r8, sl, sp, ror r7 │ │ │ │ + eorseq fp, sl, r5, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b777 │ │ │ │ - eorseq r9, sl, r5, ror #17 │ │ │ │ + ldrshteq ip, [sl], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b76f │ │ │ │ - eorseq r9, sl, sp, asr #26 │ │ │ │ + eorseq ip, sl, r5, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b767 │ │ │ │ - eorseq fp, sl, r5, lsr #9 │ │ │ │ + mlaseq sl, sp, ip, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b75f │ │ │ │ - ldrshteq ip, [sl], -sp │ │ │ │ + eorseq sp, sl, r5, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b757 │ │ │ │ - eorseq ip, sl, r5, asr #26 │ │ │ │ + ldrshteq pc, [sl], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b74f │ │ │ │ - mlaseq sl, sp, ip, sp │ │ │ │ + mlaseq fp, r5, sl, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b747 │ │ │ │ - eorseq sp, sl, r5, asr #30 │ │ │ │ + eorseq r0, fp, r9, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b73f │ │ │ │ - ldrshteq pc, [sl], -r5 @ │ │ │ │ + eorseq r1, fp, sp, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b737 │ │ │ │ - mlaseq fp, r5, sl, r0 │ │ │ │ + ldrhteq r1, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b72f │ │ │ │ - eorseq r0, fp, r9, asr #26 │ │ │ │ + eorseq r2, fp, sp, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b727 │ │ │ │ - eorseq r1, fp, sp, ror #11 │ │ │ │ + mlaseq fp, sp, r3, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b71f │ │ │ │ - ldrhteq r1, [fp], -r5 │ │ │ │ + mlaseq fp, sp, sl, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b717 │ │ │ │ - eorseq r2, fp, sp, lsr #25 │ │ │ │ + eorseq r8, fp, r5, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b70f │ │ │ │ - mlaseq fp, sp, r3, r4 │ │ │ │ + ldrsbteq r9, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b707 │ │ │ │ - mlaseq fp, sp, sl, r7 │ │ │ │ + eorseq ip, fp, r5, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b6ff │ │ │ │ - eorseq r8, fp, r5, lsr #11 │ │ │ │ + eorseq lr, fp, sp, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b6f7 │ │ │ │ - ldrsbteq r9, [fp], -r5 │ │ │ │ + eorseq lr, fp, r9, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b6ef │ │ │ │ - eorseq ip, fp, r5, ror #11 │ │ │ │ + eorseq r1, ip, r1, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b6e7 │ │ │ │ - eorseq lr, fp, sp, lsr r1 │ │ │ │ + ldrshteq r3, [ip], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b6df │ │ │ │ - eorseq lr, fp, r9, ror r3 │ │ │ │ + eorseq r3, ip, r5, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b6d7 │ │ │ │ - eorseq r1, ip, r1, lsr ip │ │ │ │ + eorseq r4, ip, r1, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b6cf │ │ │ │ - ldrshteq r3, [ip], -r1 │ │ │ │ + eorseq r6, ip, r5, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b6c7 │ │ │ │ - eorseq r3, ip, r5, asr #14 │ │ │ │ + ldrsbteq r6, [ip], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b6bf │ │ │ │ - eorseq r4, ip, r1, asr r3 │ │ │ │ + eorseq r6, ip, sp, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b6b7 │ │ │ │ - eorseq r6, ip, r5, lsr #7 │ │ │ │ + eorseq r6, ip, r1, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b6af │ │ │ │ - ldrsbteq r6, [ip], -sp │ │ │ │ + eorseq r6, ip, r9, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b6a7 │ │ │ │ - eorseq r6, ip, sp, lsr #18 │ │ │ │ + eorseq r8, ip, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b69f │ │ │ │ - eorseq r6, ip, r1, ror sl │ │ │ │ + ldrsbteq r8, [ip], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b697 │ │ │ │ - eorseq r6, ip, r9, asr ip │ │ │ │ + eorseq fp, ip, sp, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b68f │ │ │ │ - eorseq r8, ip, sp, ror #4 │ │ │ │ + eorseq fp, ip, sp, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b687 │ │ │ │ - ldrsbteq r8, [ip], -r1 │ │ │ │ + mlaseq ip, r5, fp, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b67f │ │ │ │ - eorseq fp, ip, sp, asr #13 │ │ │ │ + eorseq ip, ip, r5, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b677 │ │ │ │ - eorseq fp, ip, sp, ror fp │ │ │ │ + ldrhteq lr, [ip], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b66f │ │ │ │ - mlaseq ip, r5, fp, fp │ │ │ │ + eorseq r4, sp, r1, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b667 │ │ │ │ - eorseq ip, ip, r5, ror #17 │ │ │ │ + eorseq r9, sp, sp, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b65f │ │ │ │ - ldrhteq lr, [ip], -r5 │ │ │ │ + ldrsbteq r9, [sp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b657 │ │ │ │ - eorseq r4, sp, r1, lsr #11 │ │ │ │ + eorseq sl, sp, r1, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b64f │ │ │ │ - eorseq r9, sp, sp, asr #32 │ │ │ │ + eorseq sl, sp, sp, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b647 │ │ │ │ - ldrsbteq r9, [sp], -r9 │ │ │ │ + eorseq fp, sp, sp, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b63f │ │ │ │ - eorseq sl, sp, r1, lsl #7 │ │ │ │ + eorseq ip, sp, r5, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b637 │ │ │ │ - eorseq sl, sp, sp, lsl #24 │ │ │ │ + eorseq sp, sp, sp, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b62f │ │ │ │ - eorseq fp, sp, sp, lsl fp │ │ │ │ + eorseq sp, sp, sp, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b627 │ │ │ │ - eorseq ip, sp, r5, lsr #7 │ │ │ │ + ldrhteq sp, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b61f │ │ │ │ - eorseq sp, sp, sp, asr #19 │ │ │ │ + eorseq sp, sp, r1, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b617 │ │ │ │ - eorseq sp, sp, sp, ror fp │ │ │ │ + eorseq sp, sp, r9, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b60f │ │ │ │ - ldrhteq sp, [sp], -sp │ │ │ │ + eorseq lr, sp, r9, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b607 │ │ │ │ - eorseq sp, sp, r1, ror lr │ │ │ │ + ldrshteq lr, [sp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b5ff │ │ │ │ - eorseq sp, sp, r9, ror #30 │ │ │ │ + eorseq lr, sp, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b5f7 │ │ │ │ - eorseq lr, sp, r9, asr #1 │ │ │ │ + eorseq lr, sp, r9, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b5ef │ │ │ │ - ldrshteq lr, [sp], -r1 │ │ │ │ + ldrshteq lr, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b5e7 │ │ │ │ - eorseq lr, sp, r9, asr #7 │ │ │ │ + eorseq lr, sp, r5, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b5df │ │ │ │ - eorseq lr, sp, r9, asr #10 │ │ │ │ + eorseq lr, sp, r5, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b5d7 │ │ │ │ - ldrshteq lr, [sp], -sp │ │ │ │ + eorseq lr, sp, sp, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b5cf │ │ │ │ - eorseq lr, sp, r5, asr #16 │ │ │ │ + eorseq r0, lr, sp, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b5c7 │ │ │ │ - eorseq lr, sp, r5, ror #21 │ │ │ │ + eorseq r0, lr, r5, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b5bf │ │ │ │ - eorseq lr, sp, sp, lsr #24 │ │ │ │ + ldrhteq r0, [lr], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b5b7 │ │ │ │ - eorseq r0, lr, sp, lsr sl │ │ │ │ + eorseq r1, lr, r5, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b5af │ │ │ │ - eorseq r0, lr, r5, lsl ip │ │ │ │ + eorseq r1, lr, sp, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b5a7 │ │ │ │ - ldrhteq r0, [lr], -sp │ │ │ │ + eorseq r1, lr, sp, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b59f │ │ │ │ - eorseq r1, lr, r5, asr #1 │ │ │ │ + eorseq r1, lr, r9, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b597 │ │ │ │ - eorseq r1, lr, sp, asr #7 │ │ │ │ + eorseq r1, lr, sp, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b58f │ │ │ │ - eorseq r1, lr, sp, lsr r8 │ │ │ │ + eorseq r1, lr, r1, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b587 │ │ │ │ - eorseq r1, lr, r9, ror #20 │ │ │ │ + eorseq r2, lr, sp, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b57f │ │ │ │ - eorseq r1, lr, sp, asr #22 │ │ │ │ + eorseq r3, lr, sp, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b577 │ │ │ │ - eorseq r1, lr, r1, lsr #26 │ │ │ │ + eorseq r3, lr, r5, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b56f │ │ │ │ - eorseq r2, lr, sp, lsl #4 │ │ │ │ + eorseq r4, lr, sp, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b567 │ │ │ │ - eorseq r3, lr, sp, lsr r6 │ │ │ │ + subeq r8, r6, r1, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b55f │ │ │ │ - eorseq r3, lr, r5, asr #18 │ │ │ │ + umaaleq r9, r6, r5, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b557 │ │ │ │ - eorseq r4, lr, sp, lsl #31 │ │ │ │ + umaaleq ip, r6, r5, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b54f │ │ │ │ - umaaleq r8, r6, r1, r9 │ │ │ │ + umaaleq sp, r6, r5, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b547 │ │ │ │ - subeq r9, r6, r5, ror #2 │ │ │ │ + ldrdeq pc, [r6], #-93 @ 0xffffffa3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b53f │ │ │ │ - subeq ip, r6, r5, ror #8 │ │ │ │ + subeq pc, r6, sp, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b537 │ │ │ │ - subeq sp, r6, r5, ror #12 │ │ │ │ + subeq r0, r7, r1, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b52f │ │ │ │ - subeq pc, r6, sp, lsr #11 │ │ │ │ + subeq r6, r7, r9, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b527 │ │ │ │ - umaaleq pc, r6, sp, sl @ │ │ │ │ + subeq r8, r7, r1, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b51f │ │ │ │ - subeq r0, r7, r1, asr r3 │ │ │ │ + strheq fp, [r7], #-5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b517 │ │ │ │ - subeq r6, r7, r9, ror r2 │ │ │ │ + strdeq fp, [r7], #-157 @ 0xffffff63 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b50f │ │ │ │ - ldrdeq r8, [r7], #-161 @ 0xffffff5f │ │ │ │ + strdeq r0, [r8], #-153 @ 0xffffff67 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b507 │ │ │ │ - subeq fp, r7, r5, lsl #1 │ │ │ │ + subeq r6, r8, r9, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b4ff │ │ │ │ - subeq fp, r7, sp, asr #19 │ │ │ │ + subeq r3, r9, sp, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b4f7 │ │ │ │ - subeq r0, r8, r9, asr #19 │ │ │ │ + subeq r5, r9, r1, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b4ef │ │ │ │ - subeq r6, r8, r9, asr r7 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ - subeq r3, r9, sp, lsl ip │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ - strheq r5, [r9], #-145 @ 0xffffff6f │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ - subeq r6, r9, r5, ror #11 │ │ │ │ + subeq r6, r9, r5, lsl r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedeb500 <__bss_end__@@Base+0xfdad767c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 5182c8 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f79301 │ │ │ │ stmdami r7, {r1, r2, r4, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ teqcs pc, r8, ror r4 @ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f7eb04 │ │ │ │ svclt 0x0000bac9 │ │ │ │ - strheq r7, [r9], #-183 @ 0xffffff49 │ │ │ │ + subeq r7, r9, r7, ror #23 │ │ │ │ ldrsbteq r4, [r9], #174 @ 0xae │ │ │ │ ldrsbteq r4, [r9], #0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b4c5 │ │ │ │ + subeq r7, r9, r9, lsl lr │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b4bd │ │ │ │ + umaaleq r8, r9, r9, r0 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b4b5 │ │ │ │ + subeq sl, r9, sp, ror r2 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b4ad │ │ │ │ - subeq r7, r9, r9, ror #27 │ │ │ │ + subeq fp, r9, r5, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b4a5 │ │ │ │ - subeq r8, r9, r9, rrx │ │ │ │ + subeq fp, r9, sp, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b49d │ │ │ │ - subeq sl, r9, sp, asr #4 │ │ │ │ + subeq ip, r9, sp, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b495 │ │ │ │ - subeq fp, r9, r5, lsr r9 │ │ │ │ + ldrdeq ip, [r9], #-73 @ 0xffffffb7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b48d │ │ │ │ - subeq fp, r9, sp, lsl #22 │ │ │ │ + subeq ip, r9, r1, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b485 │ │ │ │ - umaaleq ip, r9, sp, r4 │ │ │ │ + subeq sp, r9, r1, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b47d │ │ │ │ - subeq ip, r9, r9, lsr #9 │ │ │ │ + subeq lr, r9, sp, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b475 │ │ │ │ - strdeq ip, [r9], #-113 @ 0xffffff8f │ │ │ │ + subeq r2, sl, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b46d │ │ │ │ - subeq sp, r9, r1, asr r4 │ │ │ │ + strdeq r3, [sl], #-121 @ 0xffffff87 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b465 │ │ │ │ - subeq lr, r9, sp, lsl r3 │ │ │ │ + ldrdeq r8, [sl], #-145 @ 0xffffff6f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b45d │ │ │ │ - subeq r2, sl, r1, lsr fp │ │ │ │ + subeq r8, sl, r1, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b455 │ │ │ │ - subeq r3, sl, r9, asr #15 │ │ │ │ + subeq r9, sl, r1, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b44d │ │ │ │ - subeq r8, sl, r1, lsr #19 │ │ │ │ + subeq r9, sl, r1, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b445 │ │ │ │ - subeq r8, sl, r1, ror sp │ │ │ │ + subeq sl, sl, r9, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b43d │ │ │ │ - strheq r9, [sl], #-81 @ 0xffffffaf │ │ │ │ + subeq ip, sl, r9, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b435 │ │ │ │ - subeq r9, sl, r1, asr #30 │ │ │ │ + subeq sp, sl, sp, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b42d │ │ │ │ - umaaleq sl, sl, r9, r2 │ │ │ │ + subeq lr, sl, r5, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b425 │ │ │ │ - subeq ip, sl, r9, asr #32 │ │ │ │ + subeq r0, fp, sp, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b41d │ │ │ │ - subeq sp, sl, sp, lsr #32 │ │ │ │ + subeq r0, fp, r9, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b415 │ │ │ │ - subeq lr, sl, r5, asr #28 │ │ │ │ + subeq r6, fp, r5, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b40d │ │ │ │ - subeq r0, fp, sp, lsr #10 │ │ │ │ + subeq r7, fp, r5, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b405 │ │ │ │ - strheq r0, [fp], #-169 @ 0xffffff57 │ │ │ │ + subeq r7, fp, r9, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b3fd │ │ │ │ - subeq r6, fp, r5, lsr #22 │ │ │ │ + subeq r7, fp, sp, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b3f5 │ │ │ │ - subeq r7, fp, r5, asr #6 │ │ │ │ + subeq r8, fp, r1, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b3ed │ │ │ │ - subeq r7, fp, r9, ror r6 │ │ │ │ + subeq r8, fp, r9, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b3e5 │ │ │ │ - subeq r7, fp, sp, ror lr │ │ │ │ + ldrdeq fp, [fp], #-153 @ 0xffffff67 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b3dd │ │ │ │ - strheq r8, [fp], #-1 │ │ │ │ + ldrdeq fp, [fp], #-205 @ 0xffffff33 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b3d5 │ │ │ │ - subeq r8, fp, r9, lsl r6 │ │ │ │ + subeq fp, fp, sp, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b3cd │ │ │ │ - subeq fp, fp, r9, lsr #19 │ │ │ │ + subeq ip, fp, r1, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b3c5 │ │ │ │ - subeq fp, fp, sp, lsr #25 │ │ │ │ + subeq ip, fp, r1, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b3bd │ │ │ │ - subeq fp, fp, sp, lsl lr │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3b5 │ │ │ │ - subeq ip, fp, r1, lsl #8 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3ad │ │ │ │ - umaaleq ip, fp, r1, fp │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3a5 │ │ │ │ - subeq fp, ip, r5, asr #8 │ │ │ │ + subeq fp, ip, r5, ror r4 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - @ instruction: 0xb3b6f1e4 │ │ │ │ + biclt pc, lr, #228, 2 @ 0x39 │ │ │ │ @ instruction: 0x0107c99e │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedeb770 <__bss_end__@@Base+0xfdad78ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ @ instruction: 0xf0e00090 │ │ │ │ - @ instruction: 0xf104f6af │ │ │ │ + @ instruction: 0xf104f6c7 │ │ │ │ @ instruction: 0xf0e00060 │ │ │ │ - @ instruction: 0xf104f6ab │ │ │ │ + @ instruction: 0xf104f6c3 │ │ │ │ @ instruction: 0xf0e000c0 │ │ │ │ - @ instruction: 0xf104f6a7 │ │ │ │ + @ instruction: 0xf104f6bf │ │ │ │ @ instruction: 0xf0e000f0 │ │ │ │ - @ instruction: 0xf504f6a3 │ │ │ │ + @ instruction: 0xf504f6bb │ │ │ │ @ instruction: 0xf0e07090 │ │ │ │ - @ instruction: 0xf104f69f │ │ │ │ + @ instruction: 0xf104f6b7 │ │ │ │ @ instruction: 0xf0e00030 │ │ │ │ - @ instruction: 0x4620f69b │ │ │ │ - pldw [r8], r0, ror #1 │ │ │ │ + @ instruction: 0x4620f6b3 │ │ │ │ + @ instruction: 0xf6b0f0e0 │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - pldw [r4], r0, ror #1 │ │ │ │ + @ instruction: 0xf6acf0e0 │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - pldw [r0], r0, ror #1 │ │ │ │ + @ instruction: 0xf6a8f0e0 │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf68cf0e0 │ │ │ │ + @ instruction: 0xf6a4f0e0 │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf688f0e0 │ │ │ │ + @ instruction: 0xf6a0f0e0 │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf684f0e0 │ │ │ │ + pldw [ip], r0, ror #1 │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf680f0e0 │ │ │ │ + pldw [r8], r0, ror #1 │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf67cf0e0 │ │ │ │ + pldw [r4], r0, ror #1 │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf678f0e0 │ │ │ │ + pldw [r0], r0, ror #1 │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf674f0e0 │ │ │ │ + @ instruction: 0xf68cf0e0 │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf670f0e0 │ │ │ │ + @ instruction: 0xf688f0e0 │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf66cf0e0 │ │ │ │ + @ instruction: 0xf684f0e0 │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf668f0e0 │ │ │ │ + @ instruction: 0xf680f0e0 │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf664f0e0 │ │ │ │ + @ instruction: 0xf67cf0e0 │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf660f0e0 │ │ │ │ + @ instruction: 0xf678f0e0 │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - pli [ip, -r0, ror #1] │ │ │ │ + @ instruction: 0xf674f0e0 │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - pli [r8, -r0, ror #1] │ │ │ │ + @ instruction: 0xf670f0e0 │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - pli [r4, -r0, ror #1] │ │ │ │ + @ instruction: 0xf66cf0e0 │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - pli [r0, -r0, ror #1] │ │ │ │ + @ instruction: 0xf668f0e0 │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - @ instruction: 0xf64cf0e0 │ │ │ │ + @ instruction: 0xf664f0e0 │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf648f0e0 │ │ │ │ + @ instruction: 0xf660f0e0 │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - @ instruction: 0xf644f0e0 │ │ │ │ + pli [ip, -r0, ror #1] │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - ldrtlt pc, [lr], -r0, ror #1 @ │ │ │ │ + ldrblt pc, [r6], -r0, ror #1 @ │ │ │ │ rsceq r2, pc, r0, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b317 │ │ │ │ - subeq r6, lr, r9, lsr #26 │ │ │ │ + svclt 0x0000b32f │ │ │ │ + subeq r6, lr, r9, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ - subeq r6, lr, sp, asr #31 │ │ │ │ + svclt 0x0000b327 │ │ │ │ + strdeq r6, [lr], #-253 @ 0xffffff03 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ - umaaleq r9, lr, r1, r1 │ │ │ │ + svclt 0x0000b31f │ │ │ │ + subeq r9, lr, r1, asr #3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2ff │ │ │ │ - strdeq sl, [lr], #-177 @ 0xffffff4f │ │ │ │ + svclt 0x0000b317 │ │ │ │ + subeq sl, lr, r1, lsr #24 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2f7 │ │ │ │ - subeq fp, lr, r1, ror #17 │ │ │ │ + svclt 0x0000b30f │ │ │ │ + subeq fp, lr, r1, lsl r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2ef │ │ │ │ - ldrdeq r3, [pc], #-45 @ │ │ │ │ + svclt 0x0000b307 │ │ │ │ + subeq r3, pc, sp, lsl #6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2e7 │ │ │ │ - umaaleq r3, pc, sp, pc @ │ │ │ │ + svclt 0x0000b2ff │ │ │ │ + subeq r3, pc, sp, asr #31 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2df │ │ │ │ - subeq r4, pc, r1, lsr r6 @ │ │ │ │ + svclt 0x0000b2f7 │ │ │ │ + subeq r4, pc, r1, ror #12 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2d7 │ │ │ │ - subeq r7, pc, sp, ror #10 │ │ │ │ + svclt 0x0000b2ef │ │ │ │ + umaaleq r7, pc, sp, r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedeb900 <__bss_end__@@Base+0xfdad7a7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf1e49001 │ │ │ │ - stmdals r1, {r0, r1, r2, r3, r4, r6, r7, r9, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r1, r2, r4, r5, r6, r7, r9, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 3d2890 │ │ │ │ - movtlt pc, #16888 @ 0x41f8 @ │ │ │ │ + cmpplt ip, #248, 2 @ p-variant is OBSOLETE @ 0x3e │ │ │ │ tsteq r7, r6, lsr #16 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b2d1 │ │ │ │ + subseq r2, r0, sp, lsr #24 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b2c9 │ │ │ │ + subseq r6, r0, r5, lsl #6 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b2c1 │ │ │ │ + subseq r6, r0, r1, ror r9 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b2b9 │ │ │ │ - ldrsheq r2, [r0], #-189 @ 0xffffff43 │ │ │ │ + @ instruction: 0x0050b291 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b2b1 │ │ │ │ - ldrsbeq r6, [r0], #-37 @ 0xffffffdb │ │ │ │ + subseq r3, r2, sp, lsl fp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b2a9 │ │ │ │ - subseq r6, r0, r1, asr #18 │ │ │ │ + @ instruction: 0x00524f91 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b2a1 │ │ │ │ - subseq fp, r0, r1, ror #4 │ │ │ │ + subseq r7, r2, sp, lsr #4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b299 │ │ │ │ - subseq r3, r2, sp, ror #21 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + subseq r7, r2, r9, lsl #6 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b291 │ │ │ │ - subseq r4, r2, r1, ror #30 │ │ │ │ + subseq r7, r2, r5, asr fp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b289 │ │ │ │ - ldrsheq r7, [r2], #-29 @ 0xffffffe3 │ │ │ │ + subseq r8, r2, sp, lsl #25 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b281 │ │ │ │ - ldrsbeq r7, [r2], #-41 @ 0xffffffd7 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0x0052aa9d │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b279 │ │ │ │ - subseq r7, r2, r5, lsr #22 │ │ │ │ + subseq sp, r2, sp, asr #9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b271 │ │ │ │ - subseq r8, r2, sp, asr ip │ │ │ │ + subseq pc, r2, r1, ror #28 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b269 │ │ │ │ - subseq sl, r2, sp, ror #20 │ │ │ │ + subseq r4, r3, r1, lsl r8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b261 │ │ │ │ - @ instruction: 0x0052d49d │ │ │ │ + subseq r6, r3, r1, lsr #3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b259 │ │ │ │ - subseq pc, r2, r1, lsr lr @ │ │ │ │ + ldrsbeq r6, [r3], #-121 @ 0xffffff87 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b251 │ │ │ │ - subseq r4, r3, r1, ror #15 │ │ │ │ + subseq r6, r3, r9, ror #28 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b249 │ │ │ │ - subseq r6, r3, r1, ror r1 │ │ │ │ + subseq ip, r3, r1, lsl #17 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b241 │ │ │ │ - subseq r6, r3, r9, lsr #15 │ │ │ │ + subseq lr, r3, r1, lsr r8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b239 │ │ │ │ - subseq r6, r3, r9, lsr lr │ │ │ │ + subseq r0, r4, r1, lsl #31 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b231 │ │ │ │ - subseq ip, r3, r1, asr r8 │ │ │ │ + subseq r5, r4, r5, lsl r0 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b229 │ │ │ │ - subseq lr, r3, r1, lsl #16 │ │ │ │ + ldrheq r8, [r4], #-141 @ 0xffffff73 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b221 │ │ │ │ - subseq r0, r4, r1, asr pc │ │ │ │ + ldrsbeq r8, [r4], #-157 @ 0xffffff63 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b219 │ │ │ │ - subseq r4, r4, r5, ror #31 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + subseq fp, r4, sp, ror #21 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b211 │ │ │ │ - subseq r8, r4, sp, lsl #17 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + subseq r4, r5, r5, lsl #28 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b209 │ │ │ │ - subseq r8, r4, sp, lsr #19 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + subseq r5, r5, r5, lsl #5 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b201 │ │ │ │ - ldrheq fp, [r4], #-173 @ 0xffffff53 │ │ │ │ + subseq r6, r5, r1, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b1f9 │ │ │ │ - ldrsbeq r4, [r5], #-213 @ 0xffffff2b │ │ │ │ + subseq r6, r5, r9, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b1f1 │ │ │ │ - subseq r5, r5, r5, asr r2 │ │ │ │ + subseq r6, r5, r9, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b1e9 │ │ │ │ - subseq r6, r5, r1, lsl r0 │ │ │ │ + subseq r6, r5, sp, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b1e1 │ │ │ │ - ldrheq r6, [r5], #-89 @ 0xffffffa7 │ │ │ │ + ldrsbeq r6, [r5], #-209 @ 0xffffff2f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b1d9 │ │ │ │ - subseq r6, r5, r9, lsl #12 │ │ │ │ + subseq r7, r5, r5, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b1d1 │ │ │ │ - subseq r6, r5, sp, asr #16 │ │ │ │ + subseq sl, r5, r1, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b1c9 │ │ │ │ - subseq r6, r5, r1, lsr #27 │ │ │ │ + ldrsbeq sl, [r5], #-145 @ 0xffffff6f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b1c1 │ │ │ │ - subseq r7, r5, r5, ror #7 │ │ │ │ + subseq fp, r5, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b1b9 │ │ │ │ - subseq sl, r5, r1, ror #11 │ │ │ │ + subseq sp, r5, r9, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b1b1 │ │ │ │ - subseq sl, r5, r1, lsr #19 │ │ │ │ + subseq sp, r5, r9, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ svclt 0x0000b1a9 │ │ │ │ - subseq fp, r5, r1, ror #3 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1a1 │ │ │ │ - subseq sp, r5, r9, lsl #8 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b199 │ │ │ │ - subseq sp, r5, r9, ror #21 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b191 │ │ │ │ - subseq sp, r5, r9, asr #30 │ │ │ │ + subseq sp, r5, r9, ror pc │ │ │ │ │ │ │ │ 00294980 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (2949f0 ) │ │ │ │ @@ -6682,693 +6682,692 @@ │ │ │ │ ldr r1, [pc, #68] @ (294a00 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 879740 │ │ │ │ + bl 879770 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (294a04 ) │ │ │ │ ldr r3, [pc, #32] @ (2949f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2949ea │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 7f60bc │ │ │ │ + bl 7f60ec │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, r5 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r3, r5, r7} │ │ │ │ lsls r7, r0, #4 │ │ │ │ - asrs r5, r7, #27 │ │ │ │ + asrs r5, r5, #28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 2949cc │ │ │ │ - lsls r6, r5, #1 │ │ │ │ + @ instruction: 0xe804006e │ │ │ │ negs r2, r5 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r0, [pc, #8] @ (294a14 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r4, #2 │ │ │ │ + adds r5, r2, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a24 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r4, #2 │ │ │ │ + adds r1, r2, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a34 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r3, #2 │ │ │ │ + adds r5, r1, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r3, #2 │ │ │ │ + adds r1, r1, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r2, #2 │ │ │ │ + adds r5, r0, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a64 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r2, #2 │ │ │ │ + adds r1, r0, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a74 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r1, #2 │ │ │ │ + adds r5, r7, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a84 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r1, #2 │ │ │ │ + adds r1, r7, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a94 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r0, #2 │ │ │ │ + adds r5, r6, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294aa4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r0, #2 │ │ │ │ + adds r1, r6, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ab4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r7, #1 │ │ │ │ + adds r5, r5, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ac4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r7, #1 │ │ │ │ + adds r1, r5, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ad4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r6, #1 │ │ │ │ + adds r5, r4, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ae4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r6, #1 │ │ │ │ + adds r1, r4, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294af4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r5, #1 │ │ │ │ + adds r5, r3, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b04 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r5, #1 │ │ │ │ + adds r1, r3, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b14 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r4, #1 │ │ │ │ + adds r5, r2, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b24 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r4, #1 │ │ │ │ + adds r1, r2, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b34 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r3, #1 │ │ │ │ + adds r5, r1, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r3, #1 │ │ │ │ + adds r1, r1, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r2, #1 │ │ │ │ + adds r5, r0, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b64 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r2, #1 │ │ │ │ + adds r1, r0, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b74 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r1, #1 │ │ │ │ + adds r5, r7, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b84 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r1, #1 │ │ │ │ + adds r1, r7, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b94 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r0, #1 │ │ │ │ + adds r5, r6, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ba4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r0, #1 │ │ │ │ + adds r1, r6, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bb4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r7, #0 │ │ │ │ + adds r5, r5, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bc4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r7, #0 │ │ │ │ + adds r1, r5, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bd4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r6, #0 │ │ │ │ + adds r5, r4, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294be4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r6, #0 │ │ │ │ + adds r1, r4, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bf4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r5, #0 │ │ │ │ + adds r5, r3, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c04 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r5, #0 │ │ │ │ + adds r1, r3, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c14 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r4, #0 │ │ │ │ + adds r5, r2, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c24 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r4, #0 │ │ │ │ + adds r1, r2, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c34 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r3, #0 │ │ │ │ + adds r5, r1, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r3, #0 │ │ │ │ + adds r1, r1, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r2, #0 │ │ │ │ + adds r5, r0, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c64 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r2, #0 │ │ │ │ + adds r1, r0, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c74 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r1, #0 │ │ │ │ + adds r5, r7, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c84 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r1, #0 │ │ │ │ + adds r1, r7, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c94 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r5, r0, #0 │ │ │ │ + adds r5, r6, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ca4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - adds r1, r0, #0 │ │ │ │ + adds r1, r6, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294cb4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r7, r7 │ │ │ │ + adds r5, r5, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294cc4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r7, r7 │ │ │ │ + adds r1, r5, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294cd4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r6, r7 │ │ │ │ + adds r5, r4, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ce4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r6, r7 │ │ │ │ + adds r1, r4, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294cf4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r5, r7 │ │ │ │ + adds r5, r3, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d04 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r5, r7 │ │ │ │ + adds r1, r3, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d14 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r4, r7 │ │ │ │ + adds r5, r2, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d24 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r4, r7 │ │ │ │ + adds r1, r2, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d34 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r3, r7 │ │ │ │ + adds r5, r1, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r3, r7 │ │ │ │ + adds r1, r1, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r2, r7 │ │ │ │ + adds r5, r0, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d64 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r2, r7 │ │ │ │ + adds r1, r0, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d74 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r1, r7 │ │ │ │ + subs r5, r7, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d84 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r1, r7 │ │ │ │ + subs r1, r7, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d94 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r0, r7 │ │ │ │ + subs r5, r6, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294da4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r0, r7 │ │ │ │ + subs r1, r6, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294db4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r7, r6 │ │ │ │ + subs r5, r5, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294dc4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r7, r6 │ │ │ │ + subs r1, r5, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294dd4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r6, r6 │ │ │ │ + subs r5, r4, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294de4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r6, r6 │ │ │ │ + subs r1, r4, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294df4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r5, r6 │ │ │ │ + subs r5, r3, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e04 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r5, r6 │ │ │ │ + subs r1, r3, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e14 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r4, r6 │ │ │ │ + subs r5, r2, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e24 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r4, r6 │ │ │ │ + subs r1, r2, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e34 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r3, r6 │ │ │ │ + subs r5, r1, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r3, r6 │ │ │ │ + subs r1, r1, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r2, r6 │ │ │ │ + subs r5, r0, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e64 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r2, r6 │ │ │ │ + subs r1, r0, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e74 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r1, r6 │ │ │ │ + subs r5, r7, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e84 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r1, r6 │ │ │ │ + subs r1, r7, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e94 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r0, r6 │ │ │ │ + subs r5, r6, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ea4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r0, r6 │ │ │ │ + subs r1, r6, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294eb4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r7, r5 │ │ │ │ + subs r5, r5, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ec4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r7, r5 │ │ │ │ + subs r1, r5, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ed4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r6, r5 │ │ │ │ + subs r5, r4, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ee4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r6, r5 │ │ │ │ + subs r1, r4, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ef4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r5, r5 │ │ │ │ + subs r5, r3, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f04 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r5, r5 │ │ │ │ + subs r1, r3, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f14 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r4, r5 │ │ │ │ + subs r5, r2, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f24 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r4, r5 │ │ │ │ + subs r1, r2, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f34 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r3, r5 │ │ │ │ + subs r5, r1, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r3, r5 │ │ │ │ + subs r1, r1, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r2, r5 │ │ │ │ + subs r5, r0, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f64 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r2, r5 │ │ │ │ + subs r1, r0, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f74 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r1, r5 │ │ │ │ + subs r5, r7, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f84 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r1, r5 │ │ │ │ + subs r1, r7, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f94 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r0, r5 │ │ │ │ + subs r5, r6, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294fa4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r0, r5 │ │ │ │ + subs r1, r6, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294fb4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r7, r4 │ │ │ │ + subs r5, r5, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294fc4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r1, r7, r4 │ │ │ │ + subs r1, r5, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294fd4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - subs r5, r6, r4 │ │ │ │ + subs r5, r4, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 2950bc │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -7517,57 +7516,57 @@ │ │ │ │ ldr r1, [pc, #32] @ (295184 ) │ │ │ │ ldr r0, [pc, #32] @ (295188 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ @ instruction: 0xe9820107 │ │ │ │ - ldr r1, [pc, #512] @ (295378 <_start@@Base+0x80>) │ │ │ │ + ldr r1, [pc, #640] @ (2953f8 <_start@@Base+0x100>) │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r5, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r5, [sp, #544] @ 0x220 │ │ │ │ + ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r1, [pc, #440] @ (29533c <_start@@Base+0x44>) │ │ │ │ + ldr r1, [pc, #568] @ (2953bc <_start@@Base+0xc4>) │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r5, [sp, #400] @ 0x190 │ │ │ │ + ldr r5, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r5, [sp, #584] @ 0x248 │ │ │ │ + ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (2951b4 ) │ │ │ │ ldr r1, [pc, #24] @ (2951b8 ) │ │ │ │ ldr r0, [pc, #28] @ (2951bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8a8a10 │ │ │ │ + bl 8a8a40 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 883b4c │ │ │ │ + b.w 883b7c │ │ │ │ nop │ │ │ │ - orrs.w r0, r1, lr, lsr #1 │ │ │ │ - b.n 294ada │ │ │ │ + eor.w r0, r1, lr, lsr #1 │ │ │ │ + b.n 294b3a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 294ba2 │ │ │ │ + b.n 294c02 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2951cc ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 878ccc │ │ │ │ + b.w 878cfc │ │ │ │ nop │ │ │ │ orn r1, sl, r7 │ │ │ │ ldr r0, [pc, #8] @ (2951dc ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - ldr r1, [r2, #88] @ 0x58 │ │ │ │ + ldr r1, [r0, #92] @ 0x5c │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (295280 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -7576,15 +7575,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (295288 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 878ccc │ │ │ │ + bl 878cfc │ │ │ │ ldr r0, [pc, #128] @ (29528c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 28d154 │ │ │ │ @@ -7612,15 +7611,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 87416c │ │ │ │ + bl 87419c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29521e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -7630,15 +7629,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, #70 @ 0x46 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeaf20107 │ │ │ │ - @ instruction: 0xb892 │ │ │ │ + @ instruction: 0xb8b2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ pkhbt r1, r0, r7 │ │ │ │ subs r2, #14 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r3, [pc, #20] @ (2952b0 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [pc, #20] @ (2952b4 ) │ │ │ │ @@ -7647,42 +7646,42 @@ │ │ │ │ strd r2, r1, [r3] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @ instruction: 0xeaba0107 │ │ │ │ - ldmia r6, {r0, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r0, r2, r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2952c4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 878ccc │ │ │ │ + b.w 878cfc │ │ │ │ nop │ │ │ │ @ instruction: 0xeaa60107 │ │ │ │ ldr r0, [pc, #8] @ (2952d4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - stmia r4!, {r0, r2, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r0, r2, r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2952e4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - stmia r4!, {r0, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r0, r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2952f4 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac9c │ │ │ │ + b.w 87accc │ │ │ │ nop │ │ │ │ - stmia r7!, {r0, r3, r4, r5} │ │ │ │ + stmia r7!, {r0, r3, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002952f8 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -7801,15 +7800,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (29540c <_start@@Base+0x114>) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ strh r6, [r6, r2] │ │ │ │ lsls r1, r0, #2 │ │ │ │ vldr d7, [pc, #60] @ 295450 <_start@@Base+0x158> │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r0, #124] @ 0x7c │ │ │ │ str.w r2, [r0, #720] @ 0x2d0 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -7862,15 +7861,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 28dc74 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 72dfd8 │ │ │ │ + bl 72e008 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 28de7c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2954f6 <_start@@Base+0x1fe> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -7884,15 +7883,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (29554c <_start@@Base+0x254>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7914,27 +7913,27 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [r0, #72] @ 0x48 │ │ │ │ lsls r3, r0, #4 │ │ │ │ - add r7, sp, #928 @ 0x3a0 │ │ │ │ + add sp, #32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r7, sp, #840 @ 0x348 │ │ │ │ + add r7, sp, #968 @ 0x3c8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xfa460071 │ │ │ │ - adds r6, #20 │ │ │ │ + @ instruction: 0xfa660071 │ │ │ │ + adds r6, #52 @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r5, #220 @ 0xdc │ │ │ │ + adds r5, #252 @ 0xfc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xfa000071 │ │ │ │ - adds r5, #154 @ 0x9a │ │ │ │ + @ instruction: 0xfa200071 │ │ │ │ + adds r5, #186 @ 0xba │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r5, #176 @ 0xb0 │ │ │ │ + adds r5, #208 @ 0xd0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (2955bc <_start@@Base+0x2c4>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -7946,19 +7945,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 297220 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 29558a <_start@@Base+0x292> │ │ │ │ movs r1, #1 │ │ │ │ blx 28b3ec │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 889eac │ │ │ │ + bl 889edc │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 878d08 │ │ │ │ + bl 878d38 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 879148 │ │ │ │ + bl 879178 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 28b99c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b998 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 28b99c │ │ │ │ @@ -7971,31 +7970,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (29563c <_start@@Base+0x344>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 295612 <_start@@Base+0x31a> │ │ │ │ mov r0, r6 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #80] @ 295640 <_start@@Base+0x348> │ │ │ │ ldr r2, [pc, #80] @ (295644 <_start@@Base+0x34c>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ cbz r0, 295612 <_start@@Base+0x31a> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 29562a <_start@@Base+0x332> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -8007,67 +8006,67 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 523154 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 523978 │ │ │ │ - lsls r0, r5, #27 │ │ │ │ + lsls r0, r1, #28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrsh.w r0, [r6, r1, lsl #3] │ │ │ │ - adds r5, #38 @ 0x26 │ │ │ │ + ldr??.w r0, [r6, r1, lsl #3] │ │ │ │ + adds r5, #70 @ 0x46 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (295720 <_start@@Base+0x428>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (295724 <_start@@Base+0x42c>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #192] @ (295728 <_start@@Base+0x430>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ bl 32b230 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 28b65c │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (29572c <_start@@Base+0x434>) │ │ │ │ blx 28b65c │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 879098 │ │ │ │ + bl 8790c8 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 878ccc │ │ │ │ + bl 878cfc │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 889ea0 │ │ │ │ + bl 889ed0 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -8089,18 +8088,18 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 5e95a4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #784] @ (295a34 ) │ │ │ │ + ldr r1, [pc, #912] @ (295ab4 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str.w r0, [r2, #113] @ 0x71 │ │ │ │ - adds r4, #208 @ 0xd0 │ │ │ │ + str??.w r0, [r2, #113] @ 0x71 │ │ │ │ + adds r4, #240 @ 0xf0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r5, #90 @ 0x5a │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r6, #16] │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8113,35 +8112,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (2957ec <_start@@Base+0x4f4>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #140] @ (2957f0 <_start@@Base+0x4f8>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (2957f4 <_start@@Base+0x4fc>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #124] @ (2957f8 <_start@@Base+0x500>) │ │ │ │ ldr r1, [pc, #128] @ (2957fc <_start@@Base+0x504>) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #112] @ (295800 <_start@@Base+0x508>) │ │ │ │ ldr r3, [pc, #116] @ (295804 <_start@@Base+0x50c>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #112] @ (295808 <_start@@Base+0x510>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -8172,26 +8171,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf7e00071 │ │ │ │ - adds r4, #2 │ │ │ │ + strb.w r0, [r0, r1, lsl #3] │ │ │ │ + adds r4, #34 @ 0x22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r2, [r4, #2] │ │ │ │ + strh r2, [r0, #4] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r4, #6 │ │ │ │ + adds r4, #38 @ 0x26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r4, #28 │ │ │ │ + adds r4, #60 @ 0x3c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r3, #190 @ 0xbe │ │ │ │ + adds r3, #222 @ 0xde │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r0, [pc, #672] @ (295aa0 ) │ │ │ │ + ldr r0, [pc, #800] @ (295b20 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -8241,15 +8240,15 @@ │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 884530 │ │ │ │ + bl 884560 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2958d6 <_start@@Base+0x5de> │ │ │ │ ldr r2, [pc, #84] @ (2958f4 <_start@@Base+0x5fc>) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r5, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ blx 28d83c <__fprintf_chk@plt+0x4> │ │ │ │ @@ -8265,29 +8264,29 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 884534 │ │ │ │ + b.w 884564 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #242 @ 0xf2 │ │ │ │ + adds r3, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002958f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8348,29 +8347,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ ldr r1, [pc, #100] @ (2959fc ) │ │ │ │ ldr r2, [pc, #104] @ (295a00 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (295a04 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72f134 │ │ │ │ + bl 72f164 │ │ │ │ cbz r0, 2959de │ │ │ │ ldr r2, [pc, #80] @ (295a08 ) │ │ │ │ ldr r3, [pc, #60] @ (2959f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -8382,28 +8381,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87e8b8 │ │ │ │ + bl 87e8e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ adds r2, #186 @ 0xba │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5920071 │ │ │ │ - adds r1, #176 @ 0xb0 │ │ │ │ + subs.w r0, r2, #15794176 @ 0xf10000 │ │ │ │ + adds r1, #208 @ 0xd0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r2, [r2, #24] │ │ │ │ + ldrb r2, [r6, #24] │ │ │ │ lsls r3, r4, #1 │ │ │ │ adds r2, #130 @ 0x82 │ │ │ │ lsls r4, r6, #3 │ │ │ │ │ │ │ │ 00295a0c : │ │ │ │ mvns r1, r1 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ @@ -8469,16 +8468,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (295b14 ) │ │ │ │ - bl 73317c │ │ │ │ - bl 72f128 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72f158 │ │ │ │ ldr r3, [pc, #84] @ (295b18 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 295ae0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -8499,62 +8498,62 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 295acc │ │ │ │ ldr r0, [pc, #44] @ (295b24 ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ - eor.w r0, r2, #15794176 @ 0xf10000 │ │ │ │ - adds r0, #164 @ 0xa4 │ │ │ │ + @ instruction: 0xf4a20071 │ │ │ │ + adds r0, #196 @ 0xc4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r6, [r0, #20] │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ lsls r3, r4, #1 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #178 @ 0xb2 │ │ │ │ + adds r0, #210 @ 0xd2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00295b28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (295bc4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ ldr r2, [pc, #132] @ (295bc8 ) │ │ │ │ ldr r1, [pc, #132] @ (295bcc ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 295b9e │ │ │ │ cbz r4, 295bb0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 732f90 │ │ │ │ + bl 732fc0 │ │ │ │ cbz r0, 295b88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7333e4 │ │ │ │ + bl 733414 │ │ │ │ cbnz r0, 295b88 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -8580,26 +8579,26 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (295bdc ) │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3e60071 │ │ │ │ - cmp r7, #240 @ 0xf0 │ │ │ │ + and.w r0, r6, #15794176 @ 0xf10000 │ │ │ │ + adds r0, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add ip, fp │ │ │ │ + add ip, pc │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r7, #32 │ │ │ │ + cmp r7, #64 @ 0x40 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, #18 │ │ │ │ + adds r0, #50 @ 0x32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r7, #14 │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, #20 │ │ │ │ + adds r0, #52 @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00295be0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8607,15 +8606,15 @@ │ │ │ │ bl 2976ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (295c5c ) │ │ │ │ add r0, pc │ │ │ │ blx 28b6d0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 295c1c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 28be90 │ │ │ │ cbnz r0, 295c30 │ │ │ │ mov r0, r5 │ │ │ │ @@ -8640,15 +8639,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 28b99c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - and.w r0, r8, #15335424 @ 0xea0000 │ │ │ │ + bic.w r0, r8, #15335424 @ 0xea0000 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 295cd4 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #96] @ (295cd8 ) │ │ │ │ @@ -8656,49 +8655,49 @@ │ │ │ │ ldr r1, [pc, #96] @ (295cdc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7333f0 │ │ │ │ + bl 733420 │ │ │ │ bl 295be0 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 295cba │ │ │ │ ldr r0, [pc, #60] @ (295ce0 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87f884 │ │ │ │ + bl 87f8b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28b998 │ │ │ │ ldr r0, [pc, #40] @ (295ce4 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87f884 │ │ │ │ + bl 87f8b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28b998 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2b20071 │ │ │ │ - cmp r6, #188 @ 0xbc │ │ │ │ + @ instruction: 0xf2d20071 │ │ │ │ + cmp r6, #220 @ 0xdc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bics r2, r5 │ │ │ │ + mvns r2, r1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r7, #54 @ 0x36 │ │ │ │ + cmp r7, #86 @ 0x56 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r6, [sp, #904] @ 0x388 │ │ │ │ + str r7, [sp, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00295ce8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -8713,27 +8712,27 @@ │ │ │ │ cbz r3, 295d62 │ │ │ │ mov r4, r0 │ │ │ │ bl 2976ac │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 295b28 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 295d70 │ │ │ │ - bl 7333f0 │ │ │ │ + bl 733420 │ │ │ │ ldr r3, [pc, #112] @ (295d90 ) │ │ │ │ ldr r2, [pc, #112] @ (295d94 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (295d98 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #96] @ (295d9c ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -8746,40 +8745,40 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (295da0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r0, [pc, #48] @ (295da4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ mov r0, r4 │ │ │ │ blx 28e08c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ nop │ │ │ │ - add r7, pc, #408 @ (adr r7, 295f24 ) │ │ │ │ + add r7, pc, #536 @ (adr r7, 295fa4 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r7, #54 @ 0x36 │ │ │ │ lsls r4, r6, #3 │ │ │ │ - addw r0, r6, #113 @ 0x71 │ │ │ │ - cmp r6, #16 │ │ │ │ + @ instruction: 0xf2260071 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmn r4, r7 │ │ │ │ + orrs r4, r3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r5, [pc, #176] @ (295e50 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #140 @ 0x8c │ │ │ │ + cmp r6, #172 @ 0xac │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r6, #152 @ 0x98 │ │ │ │ + cmp r6, #184 @ 0xb8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00295da8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8825,72 +8824,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (295e80 ) │ │ │ │ bl 2976ac │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ ldr r1, [pc, #80] @ (295e84 ) │ │ │ │ ldr r2, [pc, #80] @ (295e88 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 295e54 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7337a4 │ │ │ │ + bl 7337d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (295e8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f884 │ │ │ │ + bl 87f8b4 │ │ │ │ ldr r1, [pc, #36] @ (295e90 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 28d5a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28c9b0 │ │ │ │ - rors r6, r6 │ │ │ │ + tst r6, r2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xf0f40071 │ │ │ │ - cmp r5, #0 │ │ │ │ + adds.w r0, r4, #113 @ 0x71 │ │ │ │ + cmp r5, #32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r5, #202 @ 0xca │ │ │ │ + cmp r5, #234 @ 0xea │ │ │ │ lsls r1, r4, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 296290 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (295f78 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #204] @ (295f7c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (295f80 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 28be14 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #189] @ 0xbd │ │ │ │ cbnz r3, 295f22 │ │ │ │ ldrb.w r3, [r5, #188] @ 0xbc │ │ │ │ @@ -8950,55 +8949,55 @@ │ │ │ │ ldr r1, [pc, #56] @ (295fa0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 28c0f4 │ │ │ │ b.n 295eec │ │ │ │ nop │ │ │ │ - @ instruction: 0xf1260071 │ │ │ │ - cmp r4, #112 @ 0x70 │ │ │ │ + adc.w r0, r6, #113 @ 0x71 │ │ │ │ + cmp r4, #144 @ 0x90 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cdp2 0, 0, cr0, cr12, cr5, {3} │ │ │ │ - cmp r5, #218 @ 0xda │ │ │ │ + cdp2 0, 2, cr0, cr12, cr5, {3} │ │ │ │ + cmp r5, #250 @ 0xfa │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r5, #252 @ 0xfc │ │ │ │ + cmp r6, #28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r5, #254 @ 0xfe │ │ │ │ + cmp r6, #30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r5, #112 @ 0x70 │ │ │ │ + cmp r5, #144 @ 0x90 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r5, #106 @ 0x6a │ │ │ │ + cmp r5, #138 @ 0x8a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r5, #158 @ 0x9e │ │ │ │ + cmp r5, #190 @ 0xbe │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r5, #122 @ 0x7a │ │ │ │ + cmp r5, #154 @ 0x9a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r5, #90 @ 0x5a │ │ │ │ + cmp r5, #122 @ 0x7a │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00295fa4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w r3, [pc, #1540] @ 2965c8 │ │ │ │ ldr.w r2, [pc, #1540] @ 2965cc │ │ │ │ ldr.w r1, [pc, #1540] @ 2965d0 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 296284 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -9187,30 +9186,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (2965dc ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 296246 │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 2960aa │ │ │ │ ldr r3, [pc, #944] @ (2965e0 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (2965e4 ) │ │ │ │ ldr r1, [pc, #944] @ (2965e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -9269,15 +9268,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -9319,15 +9318,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 28b998 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 296508 │ │ │ │ @@ -9342,15 +9341,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 2962f8 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (2965f8 ) │ │ │ │ ldr r4, [pc, #564] @ (2965fc ) │ │ │ │ @@ -9359,15 +9358,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (296600 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 296246 │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 29610a │ │ │ │ ldr r3, [pc, #528] @ (296604 ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -9375,15 +9374,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (29660c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 296246 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 29611a │ │ │ │ ldr r3, [pc, #500] @ (296610 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -9391,15 +9390,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (296618 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 296246 │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -9424,15 +9423,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (296624 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 29637e │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 29612c │ │ │ │ ldr r3, [pc, #392] @ (296628 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -9440,15 +9439,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (296630 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 296246 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 29613c │ │ │ │ ldr r3, [pc, #364] @ (296634 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -9456,15 +9455,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (29663c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 296246 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 29614c │ │ │ │ ldr r3, [pc, #336] @ (296640 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -9472,15 +9471,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (296648 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 296246 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 296562 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -9489,15 +9488,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 2962f8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 296562 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -9506,15 +9505,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 2962f8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2962f8 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -9522,15 +9521,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 2962f8 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 296432 │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -9544,67 +9543,67 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #187] @ 0xbb │ │ │ │ b.n 29634c │ │ │ │ nop │ │ │ │ - and.w r0, r8, #113 @ 0x71 │ │ │ │ - cmp r3, #84 @ 0x54 │ │ │ │ + bic.w r0, r8, #113 @ 0x71 │ │ │ │ + cmp r3, #116 @ 0x74 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldc2l 0, cr0, [r0], #404 @ 0x194 │ │ │ │ - stcl 0, cr0, [sl, #452] @ 0x1c4 │ │ │ │ - cmp r5, #124 @ 0x7c │ │ │ │ + ldc2 0, cr0, [r0, #-404] @ 0xfffffe6c │ │ │ │ + stcl 0, cr0, [sl, #452]! @ 0x1c4 │ │ │ │ + cmp r5, #156 @ 0x9c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r2, #36 @ 0x24 │ │ │ │ + cmp r2, #68 @ 0x44 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldc 0, cr0, [lr, #452] @ 0x1c4 │ │ │ │ - cmp r2, #228 @ 0xe4 │ │ │ │ + ldc 0, cr0, [lr, #452]! @ 0x1c4 │ │ │ │ + cmp r3, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r2, #4 │ │ │ │ + cmp r2, #36 @ 0x24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r3, #126 @ 0x7e │ │ │ │ + cmp r3, #158 @ 0x9e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stcl 0, cr0, [ip], #-452 @ 0xfffffe3c │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + stc 0, cr0, [ip], {113} @ 0x71 │ │ │ │ + cmp r0, #238 @ 0xee │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stc 0, cr0, [sl], {113} @ 0x71 │ │ │ │ - cmp r3, #120 @ 0x78 │ │ │ │ + stc 0, cr0, [sl], #-452 @ 0xfffffe3c │ │ │ │ + cmp r3, #152 @ 0x98 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r0, #102 @ 0x66 │ │ │ │ + cmp r0, #134 @ 0x86 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - rsbs r0, ip, r1, ror #1 │ │ │ │ - cmp r1, #106 @ 0x6a │ │ │ │ + @ instruction: 0xebfc0071 │ │ │ │ + cmp r1, #138 @ 0x8a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r0, #66 @ 0x42 │ │ │ │ + cmp r0, #98 @ 0x62 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs.w r0, r4, r1, ror #1 │ │ │ │ - cmp r1, #126 @ 0x7e │ │ │ │ + rsbs r0, r4, r1, ror #1 │ │ │ │ + cmp r1, #158 @ 0x9e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r0, #26 │ │ │ │ + cmp r0, #58 @ 0x3a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adcs.w r0, r8, r1, ror #1 │ │ │ │ - cmp r2, #10 │ │ │ │ + sbcs.w r0, r8, r1, ror #1 │ │ │ │ + cmp r2, #42 @ 0x2a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r7, #186 @ 0xba │ │ │ │ + movs r7, #218 @ 0xda │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xeb2e0071 │ │ │ │ - cmp r1, #52 @ 0x34 │ │ │ │ + adc.w r0, lr, r1, ror #1 │ │ │ │ + cmp r1, #84 @ 0x54 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r7, #148 @ 0x94 │ │ │ │ + movs r7, #180 @ 0xb4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add.w r0, r6, r1, ror #1 │ │ │ │ - cmp r1, #68 @ 0x44 │ │ │ │ + @ instruction: 0xeb260071 │ │ │ │ + cmp r1, #100 @ 0x64 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r7, #108 @ 0x6c │ │ │ │ + movs r7, #140 @ 0x8c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xeade0071 │ │ │ │ - cmp r1, #84 @ 0x54 │ │ │ │ + @ instruction: 0xeafe0071 │ │ │ │ + cmp r1, #116 @ 0x74 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r7, #68 @ 0x44 │ │ │ │ + movs r7, #100 @ 0x64 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 0029664c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -9617,25 +9616,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (296890 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #532] @ (296894 ) │ │ │ │ ldr r2, [pc, #536] @ (296898 ) │ │ │ │ ldr r1, [pc, #536] @ (29689c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29670a │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -9661,27 +9660,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2966a2 │ │ │ │ ldr r3, [pc, #444] @ (2968a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r3, [pc, #436] @ (2968a4 ) │ │ │ │ ldr r2, [pc, #440] @ (2968a8 ) │ │ │ │ ldr r1, [pc, #440] @ (2968ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2967ac │ │ │ │ ldr r3, [pc, #420] @ (2968b0 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (2968b4 ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -9696,21 +9695,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #191] @ 0xbf │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 296838 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29680a │ │ │ │ mov r0, r5 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #368] @ (2968b8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 296778 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 2967e6 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2967d6 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -9727,27 +9726,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29676a │ │ │ │ ldr r3, [pc, #312] @ (2968bc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r3, [pc, #300] @ (2968c0 ) │ │ │ │ ldr r2, [pc, #304] @ (2968c4 ) │ │ │ │ ldr r1, [pc, #304] @ (2968c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (2968cc ) │ │ │ │ ldr r3, [pc, #216] @ (29688c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -9785,108 +9784,108 @@ │ │ │ │ bne.n 296722 │ │ │ │ b.n 296770 │ │ │ │ ldr r3, [pc, #176] @ (2968bc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r3, [pc, #180] @ (2968d0 ) │ │ │ │ ldr r2, [pc, #180] @ (2968d4 ) │ │ │ │ ldr r1, [pc, #184] @ (2968d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2967ac │ │ │ │ ldr r3, [pc, #100] @ (2968a0 ) │ │ │ │ ldr r4, [pc, #160] @ (2968dc ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r3, [pc, #148] @ (2968e0 ) │ │ │ │ ldr r1, [pc, #148] @ (2968e4 ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2967ac │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #120] @ (2968e8 ) │ │ │ │ ldr r2, [pc, #120] @ (2968ec ) │ │ │ │ ldr r1, [pc, #124] @ (2968f0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ b.n 29676a │ │ │ │ nop │ │ │ │ movs r5, #216 @ 0xd8 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #206 @ 0xce │ │ │ │ lsls r4, r6, #3 │ │ │ │ - ldrd r0, r0, [r2, #-452] @ 0x1c4 │ │ │ │ - movs r4, #158 @ 0x9e │ │ │ │ + ldrd r0, r0, [r2, #-452]! @ 0x1c4 │ │ │ │ + movs r4, #190 @ 0xbe │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf63a0065 │ │ │ │ + @ instruction: 0xf65a0065 │ │ │ │ str r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r2], #452 @ 0x1c4 │ │ │ │ - cmp r0, #220 @ 0xdc │ │ │ │ + stmdb r2, {r0, r4, r5, r6} │ │ │ │ + cmp r0, #252 @ 0xfc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r5, #70 @ 0x46 │ │ │ │ + movs r5, #102 @ 0x66 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strexd r1, r0, r0, [r2] │ │ │ │ - movs r4, #6 │ │ │ │ + strd r0, r0, [r2], #452 @ 0x1c4 │ │ │ │ + movs r4, #38 @ 0x26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - sbcs.w r0, r8, #15007744 @ 0xe50000 │ │ │ │ + @ instruction: 0xf5980065 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe83e0071 │ │ │ │ - cmp r0, #220 @ 0xdc │ │ │ │ + @ instruction: 0xe85e0071 │ │ │ │ + cmp r0, #252 @ 0xfc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r4, #162 @ 0xa2 │ │ │ │ + movs r4, #194 @ 0xc2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r4, #138 @ 0x8a │ │ │ │ lsls r4, r6, #3 │ │ │ │ - b.n 29683c │ │ │ │ + b.n 29687c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ + cmp r0, #66 @ 0x42 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r4, #24 │ │ │ │ + movs r4, #56 @ 0x38 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r7, #216 @ 0xd8 │ │ │ │ + movs r7, #248 @ 0xf8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 2967e8 │ │ │ │ + b.n 296828 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r3, #234 @ 0xea │ │ │ │ + movs r4, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 2967ac │ │ │ │ + b.n 2967ec │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r2, #172 @ 0xac │ │ │ │ + movs r2, #204 @ 0xcc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - orr.w r0, r8, #15007744 @ 0xe50000 │ │ │ │ + orn r0, r8, #15007744 @ 0xe50000 │ │ │ │ │ │ │ │ 002968f4 : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ @@ -9960,15 +9959,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (2969f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -9979,29 +9978,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (296a04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2969ba │ │ │ │ bl 28e190 │ │ │ │ nop │ │ │ │ - b.n 29664c │ │ │ │ + b.n 29668c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r7, #26 │ │ │ │ + movs r7, #58 @ 0x3a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r2, #144 @ 0x90 │ │ │ │ + movs r2, #176 @ 0xb0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 2965fc │ │ │ │ + b.n 29663c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r7, #68 @ 0x44 │ │ │ │ + movs r7, #100 @ 0x64 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r2, #98 @ 0x62 │ │ │ │ + movs r2, #130 @ 0x82 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (296a1c ) │ │ │ │ ldr r2, [pc, #20] @ (296a20 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (296a24 ) │ │ │ │ @@ -10009,22 +10008,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #94 @ 0x5e │ │ │ │ + movs r7, #126 @ 0x7e │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #8] @ (296a34 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 878f00 │ │ │ │ + b.w 878f30 │ │ │ │ nop │ │ │ │ - movs r7, #72 @ 0x48 │ │ │ │ + movs r7, #104 @ 0x68 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (296a8c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -10044,44 +10043,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 295a30 │ │ │ │ movs r1, #238 @ 0xee │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #114 @ 0x72 │ │ │ │ + movs r0, #146 @ 0x92 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296a98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (296ad4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 878ccc │ │ │ │ + bl 878cfc │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 879098 │ │ │ │ + bl 8790c8 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 879098 │ │ │ │ + bl 8790c8 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 879098 │ │ │ │ + b.w 8790c8 │ │ │ │ nop │ │ │ │ ldrsb r2, [r1, r1] │ │ │ │ lsls r3, r0, #4 │ │ │ │ │ │ │ │ 00296ad8 : │ │ │ │ ldr r3, [pc, #20] @ (296af0 ) │ │ │ │ ldr r2, [pc, #24] @ (296af4 ) │ │ │ │ @@ -10097,28 +10096,28 @@ │ │ │ │ bx r3 │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r1, r0] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - subs r6, r4, #7 │ │ │ │ + movs r0, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296b00 : │ │ │ │ ldr r0, [pc, #12] @ (296b10 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (296b14 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 878f00 │ │ │ │ + b.w 878f30 │ │ │ │ strb r6, [r5, r7] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - subs r0, r1, #7 │ │ │ │ + subs r0, r5, #7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296b18 : │ │ │ │ ldr r3, [pc, #40] @ (296b44 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 296b3a │ │ │ │ @@ -10230,33 +10229,33 @@ │ │ │ │ nop │ │ │ │ movs r0, #208 @ 0xd0 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r5] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - movs r5, #250 @ 0xfa │ │ │ │ + movs r6, #26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r4, r6, #3 │ │ │ │ strb r6, [r0, r5] │ │ │ │ lsls r3, r0, #4 │ │ │ │ str r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r6, #3 │ │ │ │ - b.n 296518 │ │ │ │ + b.n 296558 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r2, r3, #3 │ │ │ │ + subs r2, r7, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r5, #152 @ 0x98 │ │ │ │ + movs r5, #184 @ 0xb8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 2964f4 │ │ │ │ + b.n 296534 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r2, r0, #3 │ │ │ │ + subs r2, r4, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r5, #168 @ 0xa8 │ │ │ │ + movs r5, #200 @ 0xc8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296c4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10303,15 +10302,15 @@ │ │ │ │ nop │ │ │ │ subs r2, r3, #7 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, r2] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - movs r5, #2 │ │ │ │ + movs r5, #34 @ 0x22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ strb r2, [r3, r1] │ │ │ │ lsls r3, r0, #4 │ │ │ │ str r3, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r6, #3 │ │ │ │ │ │ │ │ 00296cd8 : │ │ │ │ @@ -10418,15 +10417,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #4 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r0, r7, #3 │ │ │ │ lsls r4, r6, #3 │ │ │ │ strh r6, [r6, r5] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - adds r4, r7, #4 │ │ │ │ + adds r4, r3, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r4, r0, #7 │ │ │ │ ... │ │ │ │ │ │ │ │ 00296de8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -10549,15 +10548,15 @@ │ │ │ │ bgt.n 296f02 │ │ │ │ ldr r0, [pc, #116] @ (296f8c ) │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ ldr r1, [pc, #116] @ (296f90 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -10583,35 +10582,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r7, #7 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r1] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - adds r2, r2, #1 │ │ │ │ + adds r2, r6, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r1] │ │ │ │ lsls r3, r0, #4 │ │ │ │ str r1, [sp, #296] @ 0x128 │ │ │ │ lsls r4, r6, #3 │ │ │ │ strh r2, [r1, r0] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - subs r4, r2, r7 │ │ │ │ + subs r4, r6, r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r0, [r3, r7] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - subs r2, r6, r6 │ │ │ │ + subs r2, r2, r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 2971b8 │ │ │ │ + b.n 2971f8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r2, #126 @ 0x7e │ │ │ │ + movs r2, #158 @ 0x9e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r6, r6, r5 │ │ │ │ + subs r6, r2, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296fa0 : │ │ │ │ ldr r2, [pc, #104] @ (29700c ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (297010 ) │ │ │ │ add r1, pc │ │ │ │ @@ -10642,30 +10641,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 8791d0 │ │ │ │ + bl 879200 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 878f00 │ │ │ │ + b.w 878f30 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #2 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r2, r4] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - subs r2, r5, r3 │ │ │ │ + subs r2, r1, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00297020 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -10698,15 +10697,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29703e │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #116] @ (2970f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 29703e │ │ │ │ ldr r3, [pc, #108] @ (2970f4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #108] @ (2970f8 ) │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ @@ -10746,25 +10745,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, r2] │ │ │ │ lsls r3, r0, #4 │ │ │ │ cmp r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #112 @ 0x70 │ │ │ │ + movs r1, #144 @ 0x90 │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #226 @ 0xe2 │ │ │ │ + movs r1, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r2, [r2, r1] │ │ │ │ lsls r3, r0, #4 │ │ │ │ adds r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, r0 │ │ │ │ + subs r2, r7, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00297108 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -10824,45 +10823,45 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 297138 │ │ │ │ ldr r0, [pc, #80] @ (2971e0 ) │ │ │ │ ldr.w r1, [r3, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ strb.w r6, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 297162 │ │ │ │ add.w r0, r5, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 879190 │ │ │ │ + bl 8791c0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 297162 │ │ │ │ nop │ │ │ │ subs r6, r3, r4 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r7, [pc, #808] @ (2974f0 ) │ │ │ │ lsls r3, r0, #4 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #30 │ │ │ │ + movs r0, #62 @ 0x3e │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r7, [pc, #568] @ (297410 ) │ │ │ │ lsls r3, r0, #4 │ │ │ │ adds r0, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ + movs r0, #144 @ 0x90 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002971e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10956,15 +10955,15 @@ │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 297356 │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 297336 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ @@ -10980,20 +10979,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2972ca │ │ │ │ ldr r1, [pc, #96] @ (29737c ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r1, pc │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r0, [pc, #84] @ (297380 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 8791d0 │ │ │ │ + b.w 879200 │ │ │ │ bl 5237d8 │ │ │ │ bl 296e24 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 296fa0 │ │ │ │ mov.w r1, #376 @ 0x178 │ │ │ │ @@ -11003,22 +11002,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 2972e0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #358 @ 0x166 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 878f00 │ │ │ │ + b.w 878f30 │ │ │ │ adds r6, r4, r6 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r4, r0 │ │ │ │ + adds r4, r0, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r5, #30 │ │ │ │ + asrs r6, r1, #31 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r5, [pc, #792] @ (29769c ) │ │ │ │ lsls r3, r0, #4 │ │ │ │ │ │ │ │ 00297384 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -11086,25 +11085,25 @@ │ │ │ │ bpl.n 2973e8 │ │ │ │ ldr r0, [pc, #32] @ (297454 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2973e8 │ │ │ │ adds r0, r3, r2 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #7 │ │ │ │ + subs r2, r0, #0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00297458 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -11141,25 +11140,25 @@ │ │ │ │ bpl.n 29748a │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (2974d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 29748a │ │ │ │ asrs r0, r2, #31 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #6 │ │ │ │ + adds r0, r6, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002974d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -11343,15 +11342,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 8687b8 │ │ │ │ + b.w 8687e8 │ │ │ │ asrs r6, r4, #23 │ │ │ │ lsls r4, r6, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #60] @ 0x3c │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -11439,15 +11438,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 8687b8 │ │ │ │ + bl 8687e8 │ │ │ │ b.n 297758 │ │ │ │ nop │ │ │ │ asrs r2, r6, #19 │ │ │ │ lsls r4, r6, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #60] @ 0x3c │ │ │ │ @@ -11484,15 +11483,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 8687b8 │ │ │ │ + bl 8687e8 │ │ │ │ b.n 2977c8 │ │ │ │ nop │ │ │ │ asrs r2, r0, #18 │ │ │ │ lsls r4, r6, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #60] @ 0x3c │ │ │ │ @@ -11528,15 +11527,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 8687b8 │ │ │ │ + bl 8687e8 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -11675,23 +11674,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adds r4, r4, r6 │ │ │ │ + adds r4, r0, r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r6, r4, r5 │ │ │ │ + adds r6, r0, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, r7, r4 │ │ │ │ + adds r0, r3, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r6, r0, r4 │ │ │ │ + adds r6, r4, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, r2, r3 │ │ │ │ + adds r0, r6, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (297ac8 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -11716,15 +11715,15 @@ │ │ │ │ bl 2978b4 │ │ │ │ cmp r6, fp │ │ │ │ bge.n 297a66 │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ ldr r1, [pc, #140] @ (297acc ) │ │ │ │ ldr r3, [pc, #140] @ (297ad0 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -11774,25 +11773,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adds r0, r2, r2 │ │ │ │ + adds r0, r6, r2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r2, r3, r1 │ │ │ │ + adds r2, r7, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r4, r5, #5 │ │ │ │ + asrs r4, r1, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r2, r1, r1 │ │ │ │ + adds r2, r5, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r2, r6, r0 │ │ │ │ + adds r2, r2, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r6, [r1, #28] │ │ │ │ + ldrb r6, [r5, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -11991,17 +11990,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r7, #1 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #31 │ │ │ │ lsls r4, r6, #3 │ │ │ │ - asrs r4, r2, #24 │ │ │ │ + asrs r4, r6, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r4, r3, #25 │ │ │ │ + asrs r4, r7, #25 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00297ce8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -12077,15 +12076,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #28 │ │ │ │ lsls r4, r6, #3 │ │ │ │ lsrs r0, r3, #27 │ │ │ │ lsls r4, r6, #3 │ │ │ │ - asrs r6, r6, #22 │ │ │ │ + asrs r6, r2, #23 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00297db0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -12223,23 +12222,23 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #25 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #17 │ │ │ │ + asrs r0, r6, #17 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r6, r2, #21 │ │ │ │ lsls r4, r6, #3 │ │ │ │ - bne.n 298008 │ │ │ │ + bne.n 297e48 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r1, #18 │ │ │ │ + asrs r0, r5, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r3, #18 │ │ │ │ + asrs r2, r7, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00297f4c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -12327,33 +12326,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r3, #19 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #17 │ │ │ │ lsls r4, r6, #3 │ │ │ │ - asrs r4, r5, #15 │ │ │ │ + asrs r4, r1, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - beq.n 29811c │ │ │ │ + beq.n 297f5c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r2, r3, #14 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r6, #14 │ │ │ │ + asrs r6, r2, #15 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (298054 ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - strh r4, [r6, #32] │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -12491,15 +12490,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #13 │ │ │ │ lsls r4, r6, #3 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - asrs r2, r7, #10 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r0, r2, #11 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -12639,21 +12638,21 @@ │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #7 │ │ │ │ lsls r4, r6, #3 │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - asrs r2, r1, #6 │ │ │ │ + asrs r2, r5, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r2, r1, #6 │ │ │ │ lsls r4, r6, #3 │ │ │ │ add r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #30 │ │ │ │ + lsrs r6, r2, #31 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 0029832c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -12819,47 +12818,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r6, #30 │ │ │ │ + lsrs r0, r2, #31 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r1, [sp, #936] @ 0x3a8 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r5, #29 │ │ │ │ + lsrs r0, r1, #30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002984e0 : │ │ │ │ ldr r3, [pc, #4] @ (2984e8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 298410 │ │ │ │ nop │ │ │ │ - lsrs r2, r1, #29 │ │ │ │ + lsrs r2, r5, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002984ec : │ │ │ │ ldr r3, [pc, #4] @ (2984f4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 298410 │ │ │ │ nop │ │ │ │ - lsrs r6, r0, #29 │ │ │ │ + lsrs r6, r4, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (298510 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - ldr r4, [pc, #344] @ (29866c ) │ │ │ │ + ldr r4, [pc, #472] @ (2986ec ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -12875,17 +12874,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (29854c ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - lsrs r6, r1, #28 │ │ │ │ + lsrs r6, r5, #28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r6, r1, #28 │ │ │ │ + lsrs r6, r5, #28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00298550 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -12968,19 +12967,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - lsrs r6, r6, #25 │ │ │ │ + lsrs r6, r2, #26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r2, {r2, r4, r7} │ │ │ │ + ldmia r2, {r2, r4, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r0, r3, #25 │ │ │ │ + lsrs r0, r7, #25 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 0029863c : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -13059,15 +13058,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ subs r3, #24 │ │ │ │ lsls r3, r0, #4 │ │ │ │ - lsls r6, r0, #19 │ │ │ │ + lsls r6, r4, #19 │ │ │ │ lsls r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2987d0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ @@ -13677,23 +13676,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (298da0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r2, r0, #29 │ │ │ │ + lsls r2, r4, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r3!, {r1, r3, r6} │ │ │ │ + stmia r3!, {r1, r3, r5, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r0, r6, #28 │ │ │ │ + lsls r0, r2, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r0, r1, #29 │ │ │ │ + lsls r0, r5, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -13778,29 +13777,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 28b674 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stmia r2!, {r1, r4, r7} │ │ │ │ + stmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r6, #25 │ │ │ │ + lsls r6, r2, #26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r2!, {r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r3, #26 │ │ │ │ + lsls r6, r7, #26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r4, r1, #25 │ │ │ │ + lsls r4, r5, #25 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r2!, {r1, r4, r6} │ │ │ │ + stmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r4, r0, #26 │ │ │ │ + lsls r4, r4, #26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r2, r6, #24 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -14764,47 +14763,47 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ stc2l 0, cr0, [r4, #-972]! @ 0xfffffc34 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r2], #-972 @ 0xfffffc34 │ │ │ │ - cbnz r4, 2999e4 │ │ │ │ + cbnz r4, 2999ec │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vhadd.u16 q8, q5, q8 │ │ │ │ - vhadd.u q8, q1, q8 │ │ │ │ - revsh r4, r3 │ │ │ │ + vhadd.u q8, q5, q8 │ │ │ │ + vmla.i16 q0, q1, d0[2] │ │ │ │ + revsh r4, r7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vhadd.u16 q8, q1, q8 │ │ │ │ - cdp2 0, 11, cr0, cr12, cr0, {3} │ │ │ │ - @ instruction: 0xb7ee │ │ │ │ + vhadd.u q8, q1, q8 │ │ │ │ + cdp2 0, 13, cr0, cr12, cr0, {3} │ │ │ │ + @ instruction: 0xb80e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldc2l 0, cr0, [r8], #-384 @ 0xfffffe80 │ │ │ │ - @ instruction: 0xfbce0060 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + ldc2 0, cr0, [r8], {96} @ 0x60 │ │ │ │ + umaal r0, r0, lr, r0 │ │ │ │ + @ instruction: 0xb7f6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldc2l 0, cr0, [ip], #-384 @ 0xfffffe80 │ │ │ │ - @ instruction: 0xfbb60060 │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + ldc2 0, cr0, [ip], {96} @ 0x60 │ │ │ │ + @ instruction: 0xfbd60060 │ │ │ │ + @ instruction: 0xb7da │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldc2l 0, cr0, [r4], #-384 @ 0xfffffe80 │ │ │ │ - @ instruction: 0xfbf80060 │ │ │ │ - @ instruction: 0xb79c │ │ │ │ + ldc2 0, cr0, [r4], {96} @ 0x60 │ │ │ │ + ldc2 0, cr0, [r8], {96} @ 0x60 │ │ │ │ + @ instruction: 0xb7bc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xfb800060 │ │ │ │ - @ instruction: 0xb786 │ │ │ │ + @ instruction: 0xfba00060 │ │ │ │ + @ instruction: 0xb7a6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xfb6a0060 │ │ │ │ - @ instruction: 0xb774 │ │ │ │ + @ instruction: 0xfb8a0060 │ │ │ │ + @ instruction: 0xb794 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xfb580060 │ │ │ │ - @ instruction: 0xb760 │ │ │ │ + @ instruction: 0xfb780060 │ │ │ │ + @ instruction: 0xb780 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xfba20060 │ │ │ │ - @ instruction: 0xfbbe0060 │ │ │ │ + @ instruction: 0xfbc20060 │ │ │ │ + @ instruction: 0xfbde0060 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 29a484 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ ldr.w r4, [pc, #2700] @ 29a488 │ │ │ │ @@ -15751,47 +15750,47 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ @ instruction: 0xf23c00f3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf12e00f3 │ │ │ │ - add sp, #416 @ 0x1a0 │ │ │ │ + sub sp, #32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - orr.w r0, lr, #14680064 @ 0xe00000 │ │ │ │ - orn r0, r6, #14680064 @ 0xe00000 │ │ │ │ - add r7, sp, #840 @ 0x348 │ │ │ │ + orn r0, lr, #14680064 @ 0xe00000 │ │ │ │ + eor.w r0, r6, #14680064 @ 0xe00000 │ │ │ │ + add r7, sp, #968 @ 0x3c8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - orr.w r0, r8, #14680064 @ 0xe00000 │ │ │ │ - @ instruction: 0xf3b20060 │ │ │ │ - add r5, sp, #240 @ 0xf0 │ │ │ │ + orn r0, r8, #14680064 @ 0xe00000 │ │ │ │ + @ instruction: 0xf3d20060 │ │ │ │ + add r5, sp, #368 @ 0x170 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - sbcs.w r0, lr, #96 @ 0x60 │ │ │ │ - @ instruction: 0xf19a0060 │ │ │ │ - add r4, sp, #840 @ 0x348 │ │ │ │ + @ instruction: 0xf19e0060 │ │ │ │ + subs.w r0, sl, #96 @ 0x60 │ │ │ │ + add r4, sp, #968 @ 0x3c8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adcs.w r0, ip, #96 @ 0x60 │ │ │ │ - @ instruction: 0xf0b20060 │ │ │ │ - add r4, sp, #736 @ 0x2e0 │ │ │ │ + sbcs.w r0, ip, #96 @ 0x60 │ │ │ │ + @ instruction: 0xf0d20060 │ │ │ │ + add r4, sp, #864 @ 0x360 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adcs.w r0, lr, #96 @ 0x60 │ │ │ │ - eors.w r0, r8, #96 @ 0x60 │ │ │ │ - add r4, sp, #624 @ 0x270 │ │ │ │ + sbcs.w r0, lr, #96 @ 0x60 │ │ │ │ + @ instruction: 0xf0b80060 │ │ │ │ + add r4, sp, #752 @ 0x2f0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adcs.w r0, r6, #96 @ 0x60 │ │ │ │ - @ instruction: 0xf0da0060 │ │ │ │ - add r4, sp, #504 @ 0x1f8 │ │ │ │ + sbcs.w r0, r6, #96 @ 0x60 │ │ │ │ + @ instruction: 0xf0fa0060 │ │ │ │ + add r4, sp, #632 @ 0x278 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - orn r0, r2, #96 @ 0x60 │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ + eor.w r0, r2, #96 @ 0x60 │ │ │ │ + add r4, sp, #544 @ 0x220 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - orr.w r0, ip, #96 @ 0x60 │ │ │ │ - add r4, sp, #344 @ 0x158 │ │ │ │ + orn r0, ip, #96 @ 0x60 │ │ │ │ + add r4, sp, #472 @ 0x1d8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bics.w r0, sl, #96 @ 0x60 │ │ │ │ + orrs.w r0, sl, #96 @ 0x60 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 29b04c │ │ │ │ mov r8, r0 │ │ │ │ @@ -16797,59 +16796,59 @@ │ │ │ │ blx 28b674 │ │ │ │ b.n 29aeb4 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 29ac5c │ │ │ │ lsls r3, r6, #3 │ │ │ │ - add r4, pc, #584 @ (adr r4, 29b2a4 ) │ │ │ │ + add r4, pc, #712 @ (adr r4, 29b324 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrd r0, r0, [r8], #-384 @ 0x180 │ │ │ │ - ldmia.w r0, {r5, r6} │ │ │ │ - add r3, pc, #848 @ (adr r3, 29b3b8 ) │ │ │ │ + ldmia.w r8, {r5, r6} │ │ │ │ + ldmia.w r0!, {r5, r6} │ │ │ │ + add r3, pc, #976 @ (adr r3, 29b438 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29afdc │ │ │ │ + b.n 29b01c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #152 @ (adr r3, 29b108 ) │ │ │ │ + add r3, pc, #280 @ (adr r3, 29b188 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29afac │ │ │ │ + b.n 29afec │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 29ae84 │ │ │ │ + b.n 29aec4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #336 @ (adr r1, 29b1cc ) │ │ │ │ + add r1, pc, #464 @ (adr r1, 29b24c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29abac │ │ │ │ + b.n 29abec │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 29abe8 │ │ │ │ + b.n 29ac28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #936 @ (adr r0, 29b430 ) │ │ │ │ + add r1, pc, #40 @ (adr r1, 29b0b0 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29ab74 │ │ │ │ + b.n 29abb4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 29aa24 │ │ │ │ + b.n 29aa64 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #840 @ (adr r0, 29b3dc ) │ │ │ │ + add r0, pc, #968 @ (adr r0, 29b45c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29ab88 │ │ │ │ + b.n 29abc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 29aa00 │ │ │ │ + b.n 29aa40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #728 @ (adr r0, 29b378 ) │ │ │ │ + add r0, pc, #856 @ (adr r0, 29b3f8 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29ab84 │ │ │ │ + b.n 29abc4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 29aa90 │ │ │ │ + b.n 29aad0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #632 @ (adr r0, 29b324 ) │ │ │ │ + add r0, pc, #760 @ (adr r0, 29b3a4 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29a9b4 │ │ │ │ + b.n 29a9f4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #560 @ (adr r0, 29b2e4 ) │ │ │ │ + add r0, pc, #688 @ (adr r0, 29b364 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29a998 │ │ │ │ + b.n 29a9d8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 29bb60 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -17802,61 +17801,61 @@ │ │ │ │ nop │ │ │ │ blt.n 29bc34 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bge.n 29bc30 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r1, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ble.n 29bc38 │ │ │ │ + ble.n 29ba78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ble.n 29bc6c │ │ │ │ + ble.n 29baac │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ble.n 29bc3c │ │ │ │ + ble.n 29bc7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bgt.n 29bb14 │ │ │ │ + bgt.n 29bb54 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #376] @ 0x178 │ │ │ │ + str r6, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bge.n 29bacc │ │ │ │ + bge.n 29bb0c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bge.n 29bb08 │ │ │ │ + bge.n 29bb48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #976] @ 0x3d0 │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bge.n 29bc94 │ │ │ │ + bge.n 29bad4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bls.n 29bb44 │ │ │ │ + bls.n 29bb84 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + str r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bge.n 29baa8 │ │ │ │ + bge.n 29bae8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bls.n 29bb20 │ │ │ │ + bls.n 29bb60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #768] @ 0x300 │ │ │ │ + str r5, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bge.n 29bca4 │ │ │ │ + bge.n 29bae4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bls.n 29bbb0 │ │ │ │ + bge.n 29bbf0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #648] @ 0x288 │ │ │ │ + str r5, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bls.n 29bac8 │ │ │ │ + bls.n 29bb08 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #560] @ 0x230 │ │ │ │ + str r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bls.n 29bca4 │ │ │ │ + bls.n 29bae4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #488] @ 0x1e8 │ │ │ │ + str r5, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bls.n 29bc88 │ │ │ │ + bls.n 29bcc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 29bcb4 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -17942,17 +17941,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r4, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bhi.n 29bc8c │ │ │ │ + bhi.n 29bccc │ │ │ │ lsls r0, r4, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -19735,61 +19734,61 @@ │ │ │ │ ldr r1, [pc, #100] @ (29d1fc ) │ │ │ │ ldr r0, [pc, #104] @ (29d200 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - strh r0, [r4, #50] @ 0x32 │ │ │ │ + strh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r2, {r2, r6} │ │ │ │ + ldmia r2, {r2, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #40] @ 0x28 │ │ │ │ + strh r6, [r1, #42] @ 0x2a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r1!, {r2, r5, r7} │ │ │ │ + ldmia r1!, {r2, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r1, {r1, r2, r3} │ │ │ │ + ldmia r1, {r1, r2, r3, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r0, #31] │ │ │ │ + ldrb r0, [r4, #31] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r4!, {r1, r3, r6} │ │ │ │ + stmia r4!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r3!, {r5, r7} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r4, #30] │ │ │ │ + ldrb r4, [r0, #31] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r3!, {r1, r5, r6, r7} │ │ │ │ + stmia r4!, {r1} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #30] │ │ │ │ + ldrb r6, [r5, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r4!, {r2, r4, r5} │ │ │ │ + stmia r4!, {r2, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r6, #29] │ │ │ │ + ldrb r4, [r2, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r3!, {r3, r4, r6} │ │ │ │ + stmia r3!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r4, #29] │ │ │ │ + ldrb r0, [r0, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r3!, {r1, r5, r7} │ │ │ │ + stmia r3!, {r1, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r1, #29] │ │ │ │ + ldrb r2, [r5, #29] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r6, #28] │ │ │ │ + ldrb r4, [r2, #29] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r3!, {r1, r3, r4} │ │ │ │ + stmia r3!, {r1, r3, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r3!, {r1, r4, r5} │ │ │ │ + stmia r3!, {r1, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -19868,15 +19867,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -19897,15 +19896,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 29d4e6 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -20636,49 +20635,49 @@ │ │ │ │ nop │ │ │ │ rev r0, r3 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb7cc │ │ │ │ lsls r3, r6, #3 │ │ │ │ - ldrb r0, [r4, #7] │ │ │ │ + ldrb r0, [r0, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bkpt 0x00c6 │ │ │ │ + bkpt 0x00e6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r0, #6] │ │ │ │ + ldrb r0, [r4, #6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - pop {r1, r2, r5, r6, pc} │ │ │ │ + pop {r1, r2, r7, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r7, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r6, #26] │ │ │ │ + strb r0, [r2, #27] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - revsh r2, r6 │ │ │ │ + cbnz r2, 29db5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r6, 29db5e │ │ │ │ + cbnz r6, 29db66 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r2, #25] │ │ │ │ + strb r0, [r6, #25] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - rev r4, r6 │ │ │ │ + rev16 r4, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r4, #24] │ │ │ │ + strb r0, [r0, #25] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - revsh r2, r3 │ │ │ │ + revsh r2, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - rev16 r6, r3 │ │ │ │ + rev16 r6, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r0, #24] │ │ │ │ + strb r0, [r4, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbnz r4, 29db70 │ │ │ │ + rev r4, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r5, #23] │ │ │ │ + strb r6, [r1, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbnz r2, 29db74 │ │ │ │ + cbnz r2, 29db7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2388] @ 29e4a8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -20762,15 +20761,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -20791,15 +20790,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 29de50 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -21559,41 +21558,41 @@ │ │ │ │ ... │ │ │ │ sub sp, #384 @ 0x180 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #408 @ 0x198 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + strb r4, [r2, #1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - push {r1, r3, r4, lr} │ │ │ │ + push {r1, r3, r4, r5, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r4} │ │ │ │ + push {r1, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r1, #124] @ 0x7c │ │ │ │ + ldr r4, [r5, #124] @ 0x7c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbz r2, 29e534 │ │ │ │ + cbz r2, 29e53c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r2, 29e53e │ │ │ │ + cbz r2, 29e546 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r2, #76] @ 0x4c │ │ │ │ + ldr r0, [r6, #76] @ 0x4c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbz r2, 29e4d8 │ │ │ │ + cbz r2, 29e4e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r6, 29e4e2 │ │ │ │ + cbz r6, 29e4ea │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r2, [r2, #72] @ 0x48 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add sp, #344 @ 0x158 │ │ │ │ + add sp, #472 @ 0x1d8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r7, #64] @ 0x40 │ │ │ │ + ldr r6, [r3, #68] @ 0x44 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - sub sp, #480 @ 0x1e0 │ │ │ │ + cbz r0, 29e4ee │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add sp, #496 @ 0x1f0 │ │ │ │ + sub sp, #112 @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [pc, #36] @ (29e514 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (29e518 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -21604,21 +21603,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (29e520 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r7, sp, #752 @ 0x2f0 │ │ │ │ + add r7, sp, #880 @ 0x370 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r0, #60] @ 0x3c │ │ │ │ + ldr r2, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r7, sp, #664 @ 0x298 │ │ │ │ + add r7, sp, #792 @ 0x318 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -21794,23 +21793,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (29e724 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #28] │ │ │ │ + ldr r0, [r7, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r5, sp, #752 @ 0x2f0 │ │ │ │ + add r5, sp, #880 @ 0x370 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r0, #28] │ │ │ │ + ldr r6, [r4, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r6, sp, #32 │ │ │ │ + add r6, sp, #160 @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, sp, #144 @ 0x90 │ │ │ │ + add r6, sp, #272 @ 0x110 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 29e7ae │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -21873,17 +21872,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - ldr r0, [r1, #16] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r5, sp, #872 @ 0x368 │ │ │ │ + add r5, sp, #1000 @ 0x3e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -22051,21 +22050,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 28b674 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r6, [r7, #112] @ 0x70 │ │ │ │ + str r6, [r3, #116] @ 0x74 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r3, sp, #136 @ 0x88 │ │ │ │ + add r3, sp, #264 @ 0x108 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r4, #112] @ 0x70 │ │ │ │ + str r6, [r0, #116] @ 0x74 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r3, sp, #40 @ 0x28 │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -22163,17 +22162,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - str r4, [r7, #92] @ 0x5c │ │ │ │ + str r4, [r3, #96] @ 0x60 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #896 @ 0x380 │ │ │ │ + add r2, sp, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -22288,17 +22287,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - str r0, [r4, #72] @ 0x48 │ │ │ │ + str r0, [r0, #76] @ 0x4c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, sp, #528 @ 0x210 │ │ │ │ + add r0, sp, #656 @ 0x290 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -22384,17 +22383,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (29ed2c ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 28b674 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r7, pc, #600 @ (adr r7, 29ef88 ) │ │ │ │ + add r7, pc, #728 @ (adr r7, 29f008 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -22624,19 +22623,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 29eeee │ │ │ │ b.n 29ee4e │ │ │ │ nop │ │ │ │ - str r0, [r2, #28] │ │ │ │ + str r0, [r6, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r6, pc, #840 @ (adr r6, 29f2f0 ) │ │ │ │ + add r6, pc, #968 @ (adr r6, 29f370 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #696 @ (adr r5, 29f264 ) │ │ │ │ + add r5, pc, #824 @ (adr r5, 29f2e4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -22867,19 +22866,19 @@ │ │ │ │ bne.n 29f12a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 29f150 │ │ │ │ b.n 29f0cc │ │ │ │ - ldrsh r6, [r5, r5] │ │ │ │ + ldrsh r6, [r1, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r4, pc, #448 @ (adr r4, 29f3e4 ) │ │ │ │ + add r4, pc, #576 @ (adr r4, 29f464 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #304 @ (adr r3, 29f358 ) │ │ │ │ + add r3, pc, #432 @ (adr r3, 29f3d8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -23152,19 +23151,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 29f438 │ │ │ │ b.n 29f376 │ │ │ │ - ldrb r6, [r0, r2] │ │ │ │ + ldrb r6, [r4, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, pc, #544 @ (adr r1, 29f738 ) │ │ │ │ + add r1, pc, #672 @ (adr r1, 29f7b8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #400 @ (adr r0, 29f6ac ) │ │ │ │ + add r0, pc, #528 @ (adr r0, 29f72c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -23395,19 +23394,19 @@ │ │ │ │ bne.n 29f69a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 29f6c0 │ │ │ │ b.n 29f63c │ │ │ │ - ldr r6, [r7, r7] │ │ │ │ + ldrh r6, [r3, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r7, [sp, #0] │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #880] @ 0x370 │ │ │ │ + ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -23842,19 +23841,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 29fae8 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 29f988 │ │ │ │ nop │ │ │ │ - ldrsb r2, [r4, r2] │ │ │ │ + ldrsb r2, [r0, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r3, [sp, #656] @ 0x290 │ │ │ │ + ldr r3, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #512] @ 0x200 │ │ │ │ + ldr r2, [sp, #640] @ 0x280 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -24088,25 +24087,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (29ff74 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ - strh r6, [r4, r7] │ │ │ │ + strb r6, [r0, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [r6, r6] │ │ │ │ + str r4, [r2, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r5, [sp, #984] @ 0x3d8 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ + str r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r6, r5] │ │ │ │ + str r6, [r2, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r5, [sp, #360] @ 0x168 │ │ │ │ + str r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -24168,15 +24167,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 2a00ce │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -24818,57 +24817,57 @@ │ │ │ │ ... │ │ │ │ ldrh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, #22] │ │ │ │ lsls r3, r6, #3 │ │ │ │ - ldr r4, [pc, #872] @ (2a0a40 ) │ │ │ │ + ldr r4, [pc, #1000] @ (2a0ac0 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [sp, #768] @ 0x300 │ │ │ │ + str r0, [sp, #896] @ 0x380 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #864] @ 0x360 │ │ │ │ + str r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #24] @ (2a06fc ) │ │ │ │ + ldr r3, [pc, #152] @ (2a077c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r5, #54] @ 0x36 │ │ │ │ + ldrh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #736] @ (2a09cc ) │ │ │ │ + ldr r2, [pc, #864] @ (2a0a4c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r7, #54] @ 0x36 │ │ │ │ + ldrh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r2, #56] @ 0x38 │ │ │ │ + ldrh r6, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #328] @ (2a0840 ) │ │ │ │ + ldr r2, [pc, #456] @ (2a08c0 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r4, [r1, #56] @ 0x38 │ │ │ │ + ldrh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r2, #52] @ 0x34 │ │ │ │ + ldrh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #240] @ (2a07f4 ) │ │ │ │ + ldr r2, [pc, #368] @ (2a0874 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r3, #48] @ 0x30 │ │ │ │ + ldrh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #104] @ (2a0778 ) │ │ │ │ + ldr r2, [pc, #232] @ (2a07f8 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r7, #46] @ 0x2e │ │ │ │ + ldrh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (2a0728 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2a072c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ - ldr r1, [pc, #696] @ (2a09e4 ) │ │ │ │ + ldr r1, [pc, #824] @ (2a0a64 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r2, #44] @ 0x2c │ │ │ │ + ldrh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2116] @ 2a0f88 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -24935,15 +24934,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 2a08c6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -25623,41 +25622,41 @@ │ │ │ │ ... │ │ │ │ strh r6, [r5, #38] @ 0x26 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #22] │ │ │ │ lsls r3, r6, #3 │ │ │ │ - add r0, sl │ │ │ │ + add r0, lr │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r6, #0] │ │ │ │ + ldrh r6, [r2, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r1, #2] │ │ │ │ + ldrh r6, [r5, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - negs r6, r2 │ │ │ │ + negs r6, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r2, [r7, #48] @ 0x30 │ │ │ │ + strh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - rors r6, r4 │ │ │ │ + tst r6, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r0, [r5, #48] @ 0x30 │ │ │ │ + strh r0, [r1, #50] @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r0, #50] @ 0x32 │ │ │ │ + strh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adcs r4, r7 │ │ │ │ + sbcs r4, r3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r6, [r6, #48] @ 0x30 │ │ │ │ + strh r6, [r2, #50] @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r7, #44] @ 0x2c │ │ │ │ + strh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adcs r6, r4 │ │ │ │ + sbcs r6, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r0, #52] @ 0x34 │ │ │ │ + strh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r0, #42] @ 0x2a │ │ │ │ + strh r4, [r4, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [pc, #36] @ (2a0ff4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (2a0ff8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -25668,21 +25667,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (2a1000 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ - lsrs r0, r7 │ │ │ │ + asrs r0, r3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r3, #38] @ 0x26 │ │ │ │ + strh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r4 │ │ │ │ + asrs r2, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r6, [r0, #38] @ 0x26 │ │ │ │ + strh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (2a13c0 ) │ │ │ │ @@ -25744,31 +25743,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -26013,27 +26012,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ ldrb r0, [r4, #16] │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r1 │ │ │ │ + eors r2, r5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r4, [r7, #8] │ │ │ │ lsls r3, r6, #3 │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + subs r5, #136 @ 0x88 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r2, [r5, #12] │ │ │ │ + strh r2, [r1, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r0, #14] │ │ │ │ + strh r6, [r4, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #24 │ │ │ │ + subs r5, #56 @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r7, #6] │ │ │ │ + strh r4, [r3, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (2a1410 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -26043,19 +26042,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b674 │ │ │ │ - subs r4, #206 @ 0xce │ │ │ │ + subs r4, #238 @ 0xee │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ + strh r0, [r5, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r1, #8] │ │ │ │ + strh r4, [r5, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2a1432 │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -26533,23 +26532,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 2a186c │ │ │ │ b.n 2a1766 │ │ │ │ nop │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + subs r0, #114 @ 0x72 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r4, [r2, #21] │ │ │ │ + ldrb r4, [r6, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r6, #16] │ │ │ │ + ldrb r0, [r2, #17] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #172 @ 0xac │ │ │ │ + adds r7, #204 @ 0xcc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r0, [r0, #18] │ │ │ │ + ldrb r0, [r4, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 2a25dc │ │ │ │ @@ -27627,25 +27626,25 @@ │ │ │ │ b.n 2a1f58 │ │ │ │ strb r2, [r0, #11] │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, #2] │ │ │ │ lsls r3, r6, #3 │ │ │ │ - adds r4, #188 @ 0xbc │ │ │ │ + adds r4, #220 @ 0xdc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r2, #158 @ 0x9e │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r2, #138 @ 0x8a │ │ │ │ + adds r2, #170 @ 0xaa │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r1, #92 @ 0x5c │ │ │ │ + adds r1, #124 @ 0x7c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r5, #236 @ 0xec │ │ │ │ + cmp r6, #12 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r5, #112 @ 0x70 │ │ │ │ + cmp r5, #144 @ 0x90 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a2ea8 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 2a261a │ │ │ │ @@ -28744,77 +28743,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (2a3300 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ - cmp r2, #170 @ 0xaa │ │ │ │ + cmp r2, #202 @ 0xca │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r1, #176 @ 0xb0 │ │ │ │ + cmp r1, #208 @ 0xd0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [r2, #88] @ 0x58 │ │ │ │ + ldr r6, [r6, #88] @ 0x58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ + ldr r6, [r1, #92] @ 0x5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #94 @ 0x5e │ │ │ │ + movs r2, #126 @ 0x7e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r4, #104] @ 0x68 │ │ │ │ + str r0, [r0, #108] @ 0x6c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r7, #104] @ 0x68 │ │ │ │ + str r4, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r7, #7 │ │ │ │ + movs r0, #26 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r1, #76] @ 0x4c │ │ │ │ + str r6, [r5, #76] @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r6, #4 │ │ │ │ + subs r2, r2, #5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r2, #48] @ 0x30 │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r3, #4 │ │ │ │ + subs r0, r7, #4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [r4, #56] @ 0x38 │ │ │ │ + str r2, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [r7, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r0, #4 │ │ │ │ + subs r0, r4, #4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ + str r0, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r0, #3 │ │ │ │ + subs r2, r4, #3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [r7, #52] @ 0x34 │ │ │ │ + str r4, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [r0, #48] @ 0x30 │ │ │ │ + str r0, [r4, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r5, #2 │ │ │ │ + subs r2, r1, #3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r7, #52] @ 0x34 │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r2, #2 │ │ │ │ + subs r4, r6, #2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r7, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r7, #1 │ │ │ │ + subs r6, r3, #2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [r4, #36] @ 0x24 │ │ │ │ + str r4, [r0, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r7, #36] @ 0x24 │ │ │ │ + str r4, [r3, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r5, #1 │ │ │ │ + subs r0, r1, #2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [r1, #36] @ 0x24 │ │ │ │ + str r4, [r5, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r2, #1 │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r6, #32] │ │ │ │ + str r6, [r2, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2a331e │ │ │ │ @@ -29165,19 +29164,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (2a3714 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 28b674 │ │ │ │ - subs r4, r1, r1 │ │ │ │ + subs r4, r5, r1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r6, r1, r7 │ │ │ │ + adds r6, r5, r7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r2, [r4, r2] │ │ │ │ + ldrsh r2, [r0, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -29462,19 +29461,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a3a80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r4, #25 │ │ │ │ + asrs r2, r0, #26 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r4, [r4, r2] │ │ │ │ + ldrh r4, [r0, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r0, r3] │ │ │ │ + ldrh r0, [r4, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 2a3abe │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -29538,17 +29537,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 28b674 │ │ │ │ bl 2a13e4 │ │ │ │ - asrs r6, r4, #22 │ │ │ │ + asrs r6, r0, #23 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + ldr r2, [r5, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -29680,17 +29679,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (2a3c98 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 28b674 │ │ │ │ - asrs r4, r0, #17 │ │ │ │ + asrs r4, r4, #17 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [r5, r0] │ │ │ │ + ldr r0, [r1, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -29879,21 +29878,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a3ec0 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 28b674 │ │ │ │ - asrs r6, r3, #10 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsb r2, [r0, r2] │ │ │ │ + ldrsb r2, [r4, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r4, #8 │ │ │ │ + asrs r6, r0, #9 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsb r2, [r1, r0] │ │ │ │ + ldrsb r2, [r5, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -30008,21 +30007,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2a4002 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -30053,15 +30052,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2a4088 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -30070,21 +30069,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -30178,24 +30177,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 2a41fe │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -30262,22 +30261,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -30660,15 +30659,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 28b674 │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 2a43fc │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 2a487a │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -30803,19 +30802,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 2a45c2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2a45d8 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ - lsrs r4, r1, #6 │ │ │ │ + lsrs r4, r5, #6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [pc, #792] @ (2a4c00 ) │ │ │ │ + ldr r6, [pc, #920] @ (2a4c80 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #424] @ (2a4a94 ) │ │ │ │ + ldr r5, [pc, #552] @ (2a4b14 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ mvns r6, r4 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -31159,21 +31158,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a4cd4 ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 28b674 │ │ │ │ - lsls r2, r5, #16 │ │ │ │ + lsls r2, r1, #17 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [pc, #56] @ (2a4d08 ) │ │ │ │ + ldr r0, [pc, #184] @ (2a4d88 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r2, #16 │ │ │ │ + lsls r2, r6, #16 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0x47f6 │ │ │ │ + ldr r0, [pc, #88] @ (2a4d30 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -31271,17 +31270,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a4de8 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 28b674 │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - mov sl, fp │ │ │ │ + mov sl, pc │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -31372,17 +31371,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a4ee8 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 28b674 │ │ │ │ - lsls r6, r6, #7 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp sl, fp │ │ │ │ + cmp sl, pc │ │ │ │ lsls r0, r4, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -31574,20 +31573,20 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 28b674 │ │ │ │ subs r5, #42 @ 0x2a │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #6 │ │ │ │ + lsls r0, r0, #7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r4, #32 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - vshr.u8 q8, q8, #2 │ │ │ │ - add sl, r4 │ │ │ │ + vshr.u32 q8, q8, #18 │ │ │ │ + add sl, r8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -31762,19 +31761,19 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 28b674 │ │ │ │ subs r2, #240 @ 0xf0 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u32 q8, q3, q8 │ │ │ │ + vmvn.i32 q0, #224 @ 0x000000e0 │ │ │ │ subs r1, #184 @ 0xb8 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - stc2l 0, cr0, [lr, #448] @ 0x1c0 │ │ │ │ - cmp r2, r4 │ │ │ │ + stc2l 0, cr0, [lr, #448]! @ 0x1c0 │ │ │ │ + cmn r2, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -32399,21 +32398,21 @@ │ │ │ │ ldr r1, [pc, #32] @ (2a5a2c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 28b674 │ │ │ │ - @ instruction: 0xf6d20070 │ │ │ │ - subs r2, #184 @ 0xb8 │ │ │ │ + @ instruction: 0xf6f20070 │ │ │ │ + subs r2, #216 @ 0xd8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #208 @ 0xd0 │ │ │ │ + subs r2, #240 @ 0xf0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf6bc0070 │ │ │ │ - subs r2, #160 @ 0xa0 │ │ │ │ + @ instruction: 0xf6dc0070 │ │ │ │ + subs r2, #192 @ 0xc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (2a5b78 ) │ │ │ │ @@ -32538,22 +32537,22 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ adds r1, #246 @ 0xf6 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf65a0070 │ │ │ │ + @ instruction: 0xf67a0070 │ │ │ │ adds r1, #154 @ 0x9a │ │ │ │ lsls r3, r6, #3 │ │ │ │ - addw r0, r6, #2160 @ 0x870 │ │ │ │ - subs.w r0, sl, #15728640 @ 0xf00000 │ │ │ │ - sub.w r0, r4, #15728640 @ 0xf00000 │ │ │ │ - sbc.w r0, r4, #15728640 @ 0xf00000 │ │ │ │ - subs r2, #56 @ 0x38 │ │ │ │ + @ instruction: 0xf6260070 │ │ │ │ + rsbs r0, sl, #15728640 @ 0xf00000 │ │ │ │ + rsb r0, r4, #15728640 @ 0xf00000 │ │ │ │ + @ instruction: 0xf5840070 │ │ │ │ + subs r2, #88 @ 0x58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -32646,17 +32645,17 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - add.w r0, r0, #15728640 @ 0xf00000 │ │ │ │ - bic.w r0, r6, #15728640 @ 0xf00000 │ │ │ │ - subs r0, #10 │ │ │ │ + @ instruction: 0xf5200070 │ │ │ │ + orr.w r0, r6, #15728640 @ 0xf00000 │ │ │ │ + subs r0, #42 @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -32753,21 +32752,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2a5df0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3140070 │ │ │ │ - adds r6, #248 @ 0xf8 │ │ │ │ + @ instruction: 0xf3340070 │ │ │ │ + adds r7, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf2fa0070 │ │ │ │ - adds r7, #60 @ 0x3c │ │ │ │ + @ instruction: 0xf31a0070 │ │ │ │ + adds r7, #92 @ 0x5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ + adds r7, #120 @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -32914,21 +32913,21 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - sbcs.w r0, sl, #112 @ 0x70 │ │ │ │ - adds r5, #188 @ 0xbc │ │ │ │ + @ instruction: 0xf19a0070 │ │ │ │ + adds r5, #220 @ 0xdc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #216 @ 0xd8 │ │ │ │ + adds r5, #248 @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sbc.w r0, r6, #112 @ 0x70 │ │ │ │ - adds r5, #74 @ 0x4a │ │ │ │ + @ instruction: 0xf1860070 │ │ │ │ + adds r5, #106 @ 0x6a │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -33081,33 +33080,33 @@ │ │ │ │ ldr r0, [pc, #56] @ (2a6148 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - and.w r0, ip, #112 @ 0x70 │ │ │ │ - adds r4, #130 @ 0x82 │ │ │ │ + bic.w r0, ip, #112 @ 0x70 │ │ │ │ + adds r4, #162 @ 0xa2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #236 @ 0xec │ │ │ │ + adds r4, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - vshr.s32 q8, q8, #14 │ │ │ │ - adds r4, #124 @ 0x7c │ │ │ │ + ands.w r0, r2, #112 @ 0x70 │ │ │ │ + adds r4, #156 @ 0x9c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #210 @ 0xd2 │ │ │ │ + adds r3, #242 @ 0xf2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - vshr.s16 q8, q8, #12 │ │ │ │ - adds r4, #122 @ 0x7a │ │ │ │ + vshr.s32 q8, q8, #12 │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #182 @ 0xb6 │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - vshr.s32 q0, q8, #2 │ │ │ │ - adds r4, #0 │ │ │ │ + vshr.s16 q8, q8, #2 │ │ │ │ + adds r4, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #28 │ │ │ │ + adds r4, #60 @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -33289,19 +33288,19 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - ldcl 0, cr0, [lr, #448]! @ 0x1c0 │ │ │ │ - adds r1, #226 @ 0xe2 │ │ │ │ + mrc 0, 0, r0, cr14, cr0, {3} │ │ │ │ + adds r2, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stc 0, cr0, [ip, #448] @ 0x1c0 │ │ │ │ - adds r1, #112 @ 0x70 │ │ │ │ + stc 0, cr0, [ip, #448]! @ 0x1c0 │ │ │ │ + adds r1, #144 @ 0x90 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -33380,15 +33379,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #192 @ 0xc0 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r0, #-448] @ 0xfffffe40 │ │ │ │ + stcl 0, cr0, [r0, #-448]! @ 0xfffffe40 │ │ │ │ cmp r0, #32 │ │ │ │ lsls r3, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -33468,15 +33467,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #204 @ 0xcc │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mcrr 0, 7, r0, ip, cr0 │ │ │ │ + stcl 0, cr0, [ip], #-448 @ 0xfffffe40 │ │ │ │ movs r7, #44 @ 0x2c │ │ │ │ lsls r3, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -33554,15 +33553,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ movs r6, #216 @ 0xd8 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r8, r0, ror #1 │ │ │ │ + sbcs.w r0, r8, r0, ror #1 │ │ │ │ movs r6, #56 @ 0x38 │ │ │ │ lsls r3, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -33644,15 +33643,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ movs r5, #232 @ 0xe8 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r6, r0, ror #1 │ │ │ │ + eor.w r0, r6, r0, ror #1 │ │ │ │ movs r5, #62 @ 0x3e │ │ │ │ lsls r3, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -33854,36 +33853,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -33936,15 +33935,15 @@ │ │ │ │ b.n 2a6844 │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 2a6844 │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -34080,23 +34079,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (2a6c28 ) │ │ │ │ ldr r0, [pc, #28] @ (2a6c2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - b.n 2a65cc │ │ │ │ + b.n 2a660c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r0, #186 @ 0xba │ │ │ │ + cmp r0, #218 @ 0xda │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a65a0 │ │ │ │ + b.n 2a65e0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r0, #254 @ 0xfe │ │ │ │ + cmp r1, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #26 │ │ │ │ + cmp r1, #58 @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (2a6f38 ) │ │ │ │ @@ -34168,22 +34167,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2a6d0e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -34211,28 +34210,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2a6d8c │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -34389,23 +34388,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2a6f8e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -34434,15 +34433,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 2a7112 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 2a710c │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -34451,15 +34450,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -34667,29 +34666,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (2a72b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - svc 26 │ │ │ │ + svc 58 @ 0x3a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r4, #84 @ 0x54 │ │ │ │ + movs r4, #116 @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #248 @ 0xf8 │ │ │ │ + movs r3, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r6, r0, r0 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - udf #66 @ 0x42 │ │ │ │ + udf #98 @ 0x62 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r2, #132 @ 0x84 │ │ │ │ + movs r2, #164 @ 0xa4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #160 @ 0xa0 │ │ │ │ + movs r2, #192 @ 0xc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -34731,15 +34730,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -34760,15 +34759,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2a741e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -34905,25 +34904,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2a7530 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - blt.n 2a74d4 │ │ │ │ + blt.n 2a7514 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r0, #192 @ 0xc0 │ │ │ │ + movs r0, #224 @ 0xe0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r7, #6 │ │ │ │ + subs r0, r3, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - blt.n 2a74a8 │ │ │ │ + blt.n 2a74e8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r0, #0 │ │ │ │ + movs r0, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #28 │ │ │ │ + movs r0, #60 @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (2a76bc ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -34957,15 +34956,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -35073,27 +35072,27 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ asrs r2, r6, #27 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3, #25 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - bge.n 2a75f4 │ │ │ │ + bge.n 2a7634 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r2, r6, #6 │ │ │ │ + subs r2, r2, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r6, #1 │ │ │ │ + subs r2, r2, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ asrs r2, r6, #22 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - bge.n 2a7714 │ │ │ │ + bge.n 2a7754 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r6, r3, #1 │ │ │ │ + subs r6, r7, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r7, #1 │ │ │ │ + subs r2, r3, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 2a7cdc │ │ │ │ @@ -35153,15 +35152,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2a77e2 │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -35621,41 +35620,41 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ asrs r4, r7, #20 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r5, #13 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - bmi.n 2a7c88 │ │ │ │ + bmi.n 2a7cc8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r0, r4, r1 │ │ │ │ + subs r0, r0, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r5, r2 │ │ │ │ + adds r4, r1, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bmi.n 2a7c34 │ │ │ │ + bmi.n 2a7c74 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r0, r4, r3 │ │ │ │ + adds r0, r0, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r7, r3 │ │ │ │ + adds r4, r3, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bmi.n 2a7db4 │ │ │ │ + bmi.n 2a7df4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r4, r7, r0 │ │ │ │ + adds r4, r3, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bmi.n 2a7d40 │ │ │ │ + bmi.n 2a7d80 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r0, r7, r4 │ │ │ │ + adds r0, r3, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r7, #31 │ │ │ │ + adds r2, r3, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bcc.n 2a7d14 │ │ │ │ + bmi.n 2a7d54 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r4, r4, #31 │ │ │ │ + adds r4, r0, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r5, r5 │ │ │ │ + adds r2, r1, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002a7d20 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -35685,19 +35684,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a7d84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcc.n 2a7e3c │ │ │ │ + bcc.n 2a7e7c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r0, r4, #30 │ │ │ │ + asrs r0, r0, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r7, #30 │ │ │ │ + asrs r4, r3, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002a7d88 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -36163,19 +36162,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a81e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r7!, {r2} │ │ │ │ + ldmia r7!, {r2, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r6, r0, #13 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r5, #18 │ │ │ │ + asrs r4, r1, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002a81e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -36815,15 +36814,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #17 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r2, r5, #14 │ │ │ │ lsls r3, r6, #3 │ │ │ │ │ │ │ │ 002a88c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -36899,15 +36898,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r3, #13 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r2, r1, #11 │ │ │ │ lsls r3, r6, #3 │ │ │ │ │ │ │ │ 002a89a4 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 29b0b8 │ │ │ │ @@ -37199,15 +37198,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 2a8d30 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -37854,57 +37853,57 @@ │ │ │ │ nop │ │ │ │ ... │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ mcr2 0, 3, r0, cr6, cr2, {7} │ │ │ │ - stmia r0!, {r2, r5, r6} │ │ │ │ + stmia r0!, {r2, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r2, r1, #17 │ │ │ │ + lsls r2, r5, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r4, #17 │ │ │ │ + lsls r2, r0, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bkpt 0x008c │ │ │ │ + bkpt 0x00ac │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r6, #9 │ │ │ │ + lsls r0, r2, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bkpt 0x0040 │ │ │ │ + bkpt 0x0060 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r2, r0, #10 │ │ │ │ + lsls r2, r4, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r3, #10 │ │ │ │ + lsls r6, r7, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r3, r4, r6, r7, pc} │ │ │ │ + pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r4, r2, #10 │ │ │ │ + lsls r4, r6, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r3, #8 │ │ │ │ + lsls r0, r7, #8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r6, r7, pc} │ │ │ │ + pop {r2, r5, r6, r7, pc} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r2, r4, #11 │ │ │ │ + lsls r2, r0, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r4, #6 │ │ │ │ + lsls r2, r0, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r5, r7, pc} │ │ │ │ + pop {r1, r6, r7, pc} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r6, r0, #6 │ │ │ │ + lsls r6, r4, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (2a93a0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2a93a4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ - pop {r1, r2, r4, r5, pc} │ │ │ │ + pop {r1, r2, r4, r6, pc} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r2, r3, #4 │ │ │ │ + lsls r2, r7, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002a93a8 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 2a9484 │ │ │ │ @@ -38192,15 +38191,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf61000f2 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x000e │ │ │ │ + hlt 0x002e │ │ │ │ lsls r0, r6, #1 │ │ │ │ @ instruction: 0xf58000f2 │ │ │ │ │ │ │ │ 002a96f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -38265,15 +38264,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 2a9846 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -38913,47 +38912,47 @@ │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ ... │ │ │ │ @ instruction: 0xf52a00f2 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf35200f2 │ │ │ │ - push {r1, r2, r5, r6, lr} │ │ │ │ + push {r1, r2, r7, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - vst4.16 {d16-d19}, [ip :64] │ │ │ │ - vld4.16 {d16-d19}, [r4 :64] │ │ │ │ - cbz r6, 2a9ebe │ │ │ │ + vld4.16 {d16-d19}, [ip :64] │ │ │ │ + vst1.8 @ instruction: 0xf984005f │ │ │ │ + cbz r6, 2a9ec6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf772005f │ │ │ │ - cbz r0, 2a9eb4 │ │ │ │ + @ instruction: 0xf792005f │ │ │ │ + cbz r0, 2a9ebc │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf782005f │ │ │ │ - @ instruction: 0xf79e005f │ │ │ │ - uxtb r2, r3 │ │ │ │ + @ instruction: 0xf7a2005f │ │ │ │ + @ instruction: 0xf7be005f │ │ │ │ + uxtb r2, r7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf794005f │ │ │ │ - @ instruction: 0xf718005f │ │ │ │ - uxtb r4, r0 │ │ │ │ + @ instruction: 0xf7b4005f │ │ │ │ + @ instruction: 0xf738005f │ │ │ │ + uxtb r4, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf7e2005f │ │ │ │ - subw r0, r2, #2143 @ 0x85f │ │ │ │ - uxth r2, r4 │ │ │ │ + strb.w r0, [r2, pc, lsl #1] │ │ │ │ + movt r0, #10335 @ 0x285f │ │ │ │ + uxtb r2, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf686005f │ │ │ │ + subw r0, r6, #2143 @ 0x85f │ │ │ │ ldr r3, [pc, #16] @ (2a9ea0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2a9ea4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ - sxth r6, r6 │ │ │ │ + sxtb r6, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf61a005f │ │ │ │ + @ instruction: 0xf63a005f │ │ │ │ │ │ │ │ 002a9ea8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -39064,35 +39063,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -40056,21 +40055,21 @@ │ │ │ │ orr.w r2, r2, #1073741824 @ 0x40000000 │ │ │ │ b.n 2aa67a │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r6, #-968]! @ 0xfffffc38 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe9ae00f2 │ │ │ │ - add r7, pc, #472 @ (adr r7, 2aad08 ) │ │ │ │ + add r7, pc, #600 @ (adr r7, 2aad88 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adcs.w r0, sl, pc, lsr #1 │ │ │ │ - add r6, pc, #856 @ (adr r6, 2aae90 ) │ │ │ │ + sbcs.w r0, sl, pc, lsr #1 │ │ │ │ + add r6, pc, #984 @ (adr r6, 2aaf10 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds.w r0, r8, pc, lsr #1 │ │ │ │ - @ instruction: 0xeb34005f │ │ │ │ + @ instruction: 0xeb38005f │ │ │ │ + adcs.w r0, r4, pc, lsr #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ orr.w r6, r2, lr │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #16] │ │ │ │ orr.w ip, r2, r8 │ │ │ │ mov r8, lr │ │ │ │ @@ -40161,32 +40160,32 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - add r5, pc, #72 @ (adr r5, 2aac80 ) │ │ │ │ + add r5, pc, #200 @ (adr r5, 2aad00 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bics.w r0, r0, pc, lsr #1 │ │ │ │ - ldrd r0, r0, [r0], #380 @ 0x17c │ │ │ │ - add r4, pc, #928 @ (adr r4, 2aafe4 ) │ │ │ │ + orrs.w r0, r0, pc, lsr #1 │ │ │ │ + ldmdb r0, {r0, r1, r2, r3, r4, r6} │ │ │ │ + add r5, pc, #32 @ (adr r5, 2aac64 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xe9a2005f │ │ │ │ - stmdb r6!, {r0, r1, r2, r3, r4, r6} │ │ │ │ - add r4, pc, #832 @ (adr r4, 2aaf90 ) │ │ │ │ + strd r0, r0, [r2, #380] @ 0x17c │ │ │ │ + strd r0, r0, [r6, #-380] @ 0x17c │ │ │ │ + add r4, pc, #960 @ (adr r4, 2ab010 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia.w r4!, {r0, r1, r2, r3, r4, r6} │ │ │ │ - add r4, pc, #744 @ (adr r4, 2aaf40 ) │ │ │ │ + @ instruction: 0xe8d4005f │ │ │ │ + add r4, pc, #872 @ (adr r4, 2aafc0 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia.w r0!, {r0, r1, r2, r3, r4, r6} │ │ │ │ - ldmia.w r8!, {r0, r1, r2, r3, r4, r6} │ │ │ │ - add r4, pc, #664 @ (adr r4, 2aaefc ) │ │ │ │ + @ instruction: 0xe8c0005f │ │ │ │ + @ instruction: 0xe8d8005f │ │ │ │ + add r4, pc, #792 @ (adr r4, 2aaf7c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia.w sl, {r0, r1, r2, r3, r4, r6} │ │ │ │ + stmia.w sl!, {r0, r1, r2, r3, r4, r6} │ │ │ │ │ │ │ │ 002aac68 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ @@ -40312,35 +40311,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -41274,41 +41273,41 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 2ab3ac │ │ │ │ svc 188 @ 0xbc │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #256 @ (adr r1, 2aba00 ) │ │ │ │ + add r1, pc, #384 @ (adr r1, 2aba80 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ bgt.n 2ab808 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - add r0, pc, #896 @ (adr r0, 2abc88 ) │ │ │ │ + add r1, pc, #0 @ (adr r1, 2ab908 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ + add r0, pc, #64 @ (adr r0, 2ab94c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2ab32c │ │ │ │ + b.n 2ab36c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 2ac0b0 │ │ │ │ + b.n 2ac0f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r7, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r5, [sp, #96] @ 0x60 │ │ │ │ + ldr r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [sp, #640] @ 0x280 │ │ │ │ + ldr r4, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [sp, #248] @ 0xf8 │ │ │ │ + ldr r1, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [sp, #336] @ 0x150 │ │ │ │ + ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bgt.n 2ab9a4 │ │ │ │ + bgt.n 2ab9e4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 2ab9d8 │ │ │ │ + bgt.n 2aba18 │ │ │ │ lsls r7, r3, #1 │ │ │ │ mvns r6, r6 │ │ │ │ rsb r0, r2, #32 │ │ │ │ mvns r1, r5 │ │ │ │ mov r8, r3 │ │ │ │ lsl.w r0, r6, r0 │ │ │ │ movs r7, #1 │ │ │ │ @@ -41896,51 +41895,51 @@ │ │ │ │ ldr r1, [pc, #80] @ (2ac004 ) │ │ │ │ ldr r0, [pc, #84] @ (2ac008 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - str r4, [sp, #848] @ 0x350 │ │ │ │ + str r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bls.n 2abff4 │ │ │ │ + bls.n 2ac034 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bls.n 2ac030 │ │ │ │ + bls.n 2ac070 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [sp, #712] @ 0x2c8 │ │ │ │ + str r2, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bvc.n 2abee0 │ │ │ │ + bvc.n 2abf20 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #736] @ 0x2e0 │ │ │ │ + str r1, [sp, #864] @ 0x360 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bvs.n 2ac0c0 │ │ │ │ + bvs.n 2abf00 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bpl.n 2abfcc │ │ │ │ + bvs.n 2ac00c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #440] @ 0x1b8 │ │ │ │ + str r1, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bvs.n 2ac06c │ │ │ │ + bvs.n 2ac0ac │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #344] @ 0x158 │ │ │ │ + str r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bpl.n 2ac064 │ │ │ │ + bpl.n 2ac0a4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #272] @ 0x110 │ │ │ │ + str r1, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bpl.n 2ac048 │ │ │ │ + bpl.n 2ac088 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ + str r1, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bpl.n 2ac024 │ │ │ │ + bpl.n 2ac064 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ + str r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bmi.n 2ac004 │ │ │ │ + bpl.n 2ac044 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bpl.n 2ac038 │ │ │ │ + bpl.n 2ac078 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002ac00c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -42056,15 +42055,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2ac1a2 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -43015,29 +43014,29 @@ │ │ │ │ b.w 2ac25c │ │ │ │ ldmia r4, {r2, r4} │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r2, r4, r5} │ │ │ │ lsls r2, r6, #3 │ │ │ │ - strh r4, [r6, #54] @ 0x36 │ │ │ │ + strh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r2!, {r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r4, #52] @ 0x34 │ │ │ │ + strh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r4, {r3, r4, r5} │ │ │ │ + ldmia r4, {r3, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r7} │ │ │ │ + ldmia r2, {r1, r2, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r2, [r0, #52] @ 0x34 │ │ │ │ + strh r2, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r2, {r2, r6, r7} │ │ │ │ + ldmia r2, {r2, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r2!, {r5, r6, r7} │ │ │ │ + ldmia r3!, {} │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 2acffc │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 2acf94 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -43460,45 +43459,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2ad13c ) │ │ │ │ ldr r0, [pc, #72] @ (2ad140 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - strh r6, [r2, #2] │ │ │ │ + strh r6, [r6, #2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r5!, {r2, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r7, #0] │ │ │ │ + strh r6, [r3, #2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r4!, {r1, r5} │ │ │ │ + stmia r4!, {r1, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r2, #0] │ │ │ │ + strh r6, [r6, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r4!, {r4, r6, r7} │ │ │ │ + stmia r4!, {r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r4!, {r2, r4, r6} │ │ │ │ + stmia r4!, {r2, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r7, #31] │ │ │ │ + strh r6, [r3, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r3!, {r1, r5, r6, r7} │ │ │ │ + stmia r4!, {r1} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r5, #31] │ │ │ │ + strh r2, [r1, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r3!, {r4, r6, r7} │ │ │ │ + stmia r3!, {r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r3!, {r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r3} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r2, #31] │ │ │ │ + ldrb r6, [r6, #31] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r1, r6} │ │ │ │ + stmia r5!, {r1, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002ad144 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -43635,15 +43634,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2ad30e │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -44589,29 +44588,29 @@ │ │ │ │ nop │ │ │ │ hlt 0x0028 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6c6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - strb r0, [r3, #22] │ │ │ │ + strb r0, [r7, #22] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbnz r4, 2addaa │ │ │ │ + cbnz r4, 2addb2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r1, #21] │ │ │ │ + strb r2, [r5, #21] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - revsh r4, r3 │ │ │ │ + revsh r4, r7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r2, 2adda2 │ │ │ │ + cbnz r2, 2addaa │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r4, #20] │ │ │ │ + strb r6, [r0, #21] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbnz r0, 2addba │ │ │ │ + cbnz r0, 2addc2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r4, 2addc4 │ │ │ │ + cbnz r4, 2addcc │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 2ae166 │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 2ae0fe │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -45036,45 +45035,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2ae2a4 ) │ │ │ │ ldr r0, [pc, #72] @ (2ae2a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - ldr r6, [r5, #108] @ 0x6c │ │ │ │ + ldr r6, [r1, #112] @ 0x70 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - push {r2, r3} │ │ │ │ + push {r2, r3, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - uxtb r6, r1 │ │ │ │ + uxtb r6, r5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r2, #108] @ 0x6c │ │ │ │ + ldr r6, [r6, #108] @ 0x6c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - uxth r2, r7 │ │ │ │ + uxtb r2, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r5, #104] @ 0x68 │ │ │ │ + ldr r6, [r1, #108] @ 0x6c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbz r0, 2ae2e2 │ │ │ │ + cbz r0, 2ae2ea │ │ │ │ lsls r7, r3, #1 │ │ │ │ - uxtb r4, r5 │ │ │ │ + cbz r4, 2ae2ce │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r2, #104] @ 0x68 │ │ │ │ + ldr r6, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - sxtb r2, r7 │ │ │ │ + uxth r2, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r0, #104] @ 0x68 │ │ │ │ + ldr r2, [r4, #104] @ 0x68 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - sxtb r0, r5 │ │ │ │ + uxth r0, r1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - uxth r0, r0 │ │ │ │ + uxth r0, r4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r5, #100] @ 0x64 │ │ │ │ + ldr r6, [r1, #104] @ 0x68 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - sxtb r4, r2 │ │ │ │ + sxtb r4, r6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r2, 2ae322 │ │ │ │ + cbz r2, 2ae32a │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002ae2ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -45197,15 +45196,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 2ae466 │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -46177,29 +46176,29 @@ │ │ │ │ b.n 2aed7e │ │ │ │ add r1, sp, #456 @ 0x1c8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #424 @ (adr r5, 2af114 ) │ │ │ │ lsls r2, r6, #3 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + str r4, [r5, #64] @ 0x40 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r7, pc, #960 @ (adr r7, 2af334 ) │ │ │ │ + add r0, sp, #64 @ 0x40 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r2, #60] @ 0x3c │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r1, sp, #400 @ 0x190 │ │ │ │ + add r1, sp, #528 @ 0x210 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, pc, #704 @ (adr r7, 2af240 ) │ │ │ │ + add r7, pc, #832 @ (adr r7, 2af2c0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r5, #56] @ 0x38 │ │ │ │ + str r0, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r7, pc, #936 @ (adr r7, 2af330 ) │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, sp, #24 │ │ │ │ + add r0, sp, #152 @ 0x98 │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov r5, lr │ │ │ │ movs r2, #1 │ │ │ │ ubfx r1, r2, #0, #12 │ │ │ │ subs.w r1, r1, #1024 @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -46600,45 +46599,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (2af484 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, r4] │ │ │ │ + ldrb r6, [r6, r4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r2, pc, #208 @ (adr r2, 2af520 ) │ │ │ │ + add r2, pc, #336 @ (adr r2, 2af5a0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #984 @ (adr r0, 2af82c ) │ │ │ │ + add r1, pc, #88 @ (adr r1, 2af4ac ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r4, [r7, r3] │ │ │ │ + ldrb r4, [r3, r4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r1, pc, #728 @ (adr r1, 2af734 ) │ │ │ │ + add r1, pc, #856 @ (adr r1, 2af7b4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #232 @ (adr r1, 2af548 ) │ │ │ │ + add r1, pc, #360 @ (adr r1, 2af5c8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r4, r3] │ │ │ │ + ldrb r6, [r0, r4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r0, pc, #808 @ (adr r0, 2af790 ) │ │ │ │ + add r0, pc, #936 @ (adr r0, 2af810 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r4, [r7, r2] │ │ │ │ + ldrb r4, [r3, r3] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r0, pc, #640 @ (adr r0, 2af6f0 ) │ │ │ │ + add r0, pc, #768 @ (adr r0, 2af770 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r5, r2] │ │ │ │ + ldrb r2, [r1, r3] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r0, pc, #576 @ (adr r0, 2af6b8 ) │ │ │ │ + add r0, pc, #704 @ (adr r0, 2af738 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, pc, #88 @ (adr r2, 2af4d4 ) │ │ │ │ + add r2, pc, #216 @ (adr r2, 2af554 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r2, r2] │ │ │ │ + ldrb r2, [r6, r2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r0, pc, #480 @ (adr r0, 2af664 ) │ │ │ │ + add r0, pc, #608 @ (adr r0, 2af6e4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #576 @ (adr r0, 2af6c8 ) │ │ │ │ + add r0, pc, #704 @ (adr r0, 2af748 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002af488 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -47061,15 +47060,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ - ldr r4, [r3, r1] │ │ │ │ + ldr r4, [r7, r1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r3, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ @@ -47190,15 +47189,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 2afb26 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -48159,29 +48158,29 @@ │ │ │ │ nop │ │ │ │ str r2, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - str r4, [r5, r4] │ │ │ │ + str r4, [r1, r5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #192] @ 0xc0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #128] @ (2b06ac ) │ │ │ │ + ldr r5, [pc, #256] @ (2b072c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r2, [sp, #712] @ 0x2c8 │ │ │ │ + str r2, [sp, #840] @ 0x348 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #0] │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #1008] @ (2b0a28 ) │ │ │ │ + ldr r5, [pc, #112] @ (2b06a8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r1, [sp, #248] @ 0xf8 │ │ │ │ + str r1, [sp, #376] @ 0x178 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #360] @ 0x168 │ │ │ │ + str r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ orrs r7, r1 │ │ │ │ bne.w 2afd72 │ │ │ │ b.n 2b0424 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ bic.w r0, r3, #4261412864 @ 0xfe000000 │ │ │ │ @@ -48568,45 +48567,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (2b0ad4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mov ip, r8 │ │ │ │ + mov ip, ip │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r4, #30] │ │ │ │ + ldrh r2, [r0, #32] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r4, [r4, #20] │ │ │ │ + ldrh r4, [r0, #22] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mov sl, r5 │ │ │ │ + mov sl, r9 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r4, [r4, #26] │ │ │ │ + ldrh r4, [r0, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r5, #22] │ │ │ │ + ldrh r0, [r1, #24] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mov ip, r2 │ │ │ │ + mov ip, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r0, [r7, #18] │ │ │ │ + ldrh r0, [r3, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mov r6, sp │ │ │ │ + mov lr, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r4, [r2, #18] │ │ │ │ + ldrh r4, [r6, #18] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r2, [r3, #30] │ │ │ │ + ldrh r2, [r7, #30] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mov r6, sl │ │ │ │ + mov r6, lr │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r7, #16] │ │ │ │ + ldrh r2, [r3, #18] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mov r2, r8 │ │ │ │ + mov r2, ip │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r0, [r5, #16] │ │ │ │ + ldrh r0, [r1, #18] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r0, #18] │ │ │ │ + ldrh r0, [r4, #18] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b0ad8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -48788,35 +48787,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -51211,29 +51210,29 @@ │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 2b2246 │ │ │ │ nop │ │ │ │ - adds r5, #120 @ 0x78 │ │ │ │ + adds r5, #152 @ 0x98 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r4, [r3, #5] │ │ │ │ + ldrb r4, [r7, #5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r5, #66 @ 0x42 │ │ │ │ + adds r5, #98 @ 0x62 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r4, [r2, #11] │ │ │ │ + ldrb r4, [r6, #11] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r0, [r4, #4] │ │ │ │ + ldrb r0, [r0, #5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r4, #248 @ 0xf8 │ │ │ │ + adds r5, #24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r2, #5] │ │ │ │ + ldrb r6, [r6, #5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -51383,45 +51382,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2b2988 ) │ │ │ │ ldr r0, [pc, #72] @ (2b298c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - cmp r0, #0 │ │ │ │ + cmp r0, #32 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r4, #60] @ 0x3c │ │ │ │ + ldr r4, [r0, #64] @ 0x40 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r7, #232 @ 0xe8 │ │ │ │ + cmp r0, #8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [r4, #72] @ 0x48 │ │ │ │ + ldr r2, [r0, #76] @ 0x4c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r4, #64] @ 0x40 │ │ │ │ + ldr r6, [r0, #68] @ 0x44 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r7, #206 @ 0xce │ │ │ │ + movs r7, #238 @ 0xee │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r5, #76] @ 0x4c │ │ │ │ + ldr r4, [r1, #80] @ 0x50 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r5, #56] @ 0x38 │ │ │ │ + ldr r6, [r1, #60] @ 0x3c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r7, #180 @ 0xb4 │ │ │ │ + movs r7, #212 @ 0xd4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #56] @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r6, #56] @ 0x38 │ │ │ │ + ldr r2, [r2, #60] @ 0x3c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r7, #158 @ 0x9e │ │ │ │ + movs r7, #190 @ 0xbe │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [r0, #56] @ 0x38 │ │ │ │ + ldr r2, [r4, #56] @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r7, #138 @ 0x8a │ │ │ │ + movs r7, #170 @ 0xaa │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [r6, #52] @ 0x34 │ │ │ │ + ldr r0, [r2, #56] @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r6, #76] @ 0x4c │ │ │ │ + ldr r6, [r2, #80] @ 0x50 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b2990 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -51501,15 +51500,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ str r4, [r2, #40] @ 0x28 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #28 │ │ │ │ + movs r7, #60 @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r6, [r6, #28] │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b2a80 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -51793,15 +51792,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r3, r5] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #214 @ 0xd6 │ │ │ │ + movs r3, #246 @ 0xf6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrsh r0, [r1, r3] │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b2da8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -51884,15 +51883,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -51913,15 +51912,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2b308c │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -52651,49 +52650,49 @@ │ │ │ │ nop │ │ │ │ ldrsh r4, [r6, r1] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, r0] │ │ │ │ lsls r2, r6, #3 │ │ │ │ - subs r6, r0, #1 │ │ │ │ + subs r6, r4, #1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r5, #48] @ 0x30 │ │ │ │ + str r4, [r1, #52] @ 0x34 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r4, #32] │ │ │ │ + str r4, [r0, #36] @ 0x24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r6, r4, #7 │ │ │ │ + subs r6, r0, #0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r1, #28] │ │ │ │ + str r4, [r5, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r4, #28] │ │ │ │ + str r4, [r0, #32] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r0, r4, r4 │ │ │ │ + subs r0, r0, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsh r2, [r4, r5] │ │ │ │ + ldrsh r2, [r0, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r6, [r7, r5] │ │ │ │ + ldrsh r6, [r3, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r4, r0, r3 │ │ │ │ + subs r4, r4, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsh r0, [r5, r2] │ │ │ │ + ldrsh r0, [r1, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r4, r2, r2 │ │ │ │ + subs r4, r6, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsh r6, [r1, r5] │ │ │ │ + ldrsh r6, [r5, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r2, [r2, r3] │ │ │ │ + ldrsh r2, [r6, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r4, r6, r1 │ │ │ │ + subs r4, r2, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsh r0, [r3, r1] │ │ │ │ + ldrsh r0, [r7, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r2, r4, r1 │ │ │ │ + subs r2, r0, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsh r6, [r0, r1] │ │ │ │ + ldrsh r6, [r4, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b36cc : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -52829,25 +52828,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b3856 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -52875,36 +52874,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b38d2 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 2b3bd8 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -52978,21 +52977,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b3a18 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -53022,31 +53021,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b3a9e │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -54238,49 +54237,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [pc, #64] @ (2b47c0 ) │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #31 │ │ │ │ + asrs r0, r0, #32 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r6, [r0, r3] │ │ │ │ + strb r6, [r4, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r7, r6] │ │ │ │ + strh r6, [r3, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r6, r2, #13 │ │ │ │ + lsrs r6, r6, #13 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r7, [pc, #608] @ (2b49f8 ) │ │ │ │ + ldr r7, [pc, #736] @ (2b4a78 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #720] @ (2b4a6c ) │ │ │ │ + ldr r7, [pc, #848] @ (2b4aec ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r2, #7 │ │ │ │ + lsrs r2, r6, #7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [pc, #560] @ (2b49d4 ) │ │ │ │ + ldr r6, [pc, #688] @ (2b4a54 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #64] @ (2b47e8 ) │ │ │ │ + ldr r6, [pc, #192] @ (2b4868 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r7, #6 │ │ │ │ + lsrs r2, r3, #7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r5, [pc, #632] @ (2b4a28 ) │ │ │ │ + ldr r5, [pc, #760] @ (2b4aa8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r1, #6 │ │ │ │ + lsrs r0, r5, #6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r5, [pc, #432] @ (2b4968 ) │ │ │ │ + ldr r5, [pc, #560] @ (2b49e8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r6, #5 │ │ │ │ + lsrs r4, r2, #6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r5, [pc, #352] @ (2b4920 ) │ │ │ │ + ldr r5, [pc, #480] @ (2b49a0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r6, r3, #5 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r5, [pc, #272] @ (2b48d8 ) │ │ │ │ + ldr r5, [pc, #400] @ (2b4958 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #368] @ (2b493c ) │ │ │ │ + ldr r5, [pc, #496] @ (2b49bc ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b47cc : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54415,24 +54414,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b4966 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -54461,15 +54460,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b49ea │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 2b4d00 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -54477,22 +54476,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -54568,21 +54567,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b4b2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -54613,33 +54612,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b4bb8 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ vldr d7, [pc, #328] @ 2b4d00 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -54827,19 +54826,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2a3b40 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2b4cc6 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r7, #13 │ │ │ │ + lsls r0, r3, #14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [pc, #376] @ (2b4f58 ) │ │ │ │ + ldr r0, [pc, #504] @ (2b4fd8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bx sl │ │ │ │ + bx lr │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b4de4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -54919,15 +54918,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #64 @ 0x40 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #11 │ │ │ │ + lsls r0, r5, #11 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r5, #162 @ 0xa2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b4ed4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55012,15 +55011,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #76 @ 0x4c │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #7 │ │ │ │ + lsls r2, r5, #7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r4, #164 @ 0xa4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b4fcc : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55106,15 +55105,15 @@ │ │ │ │ bx lr │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #76 @ 0x4c │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #3 │ │ │ │ + lsls r2, r4, #3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r3, #176 @ 0xb0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b50c8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55454,19 +55453,19 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 2b53b0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ subs r0, #214 @ 0xd6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r2, #-444] @ 0xfffffe44 │ │ │ │ - ldc2 0, cr0, [r6, #-444] @ 0xfffffe44 │ │ │ │ + ldc2l 0, cr0, [r2, #-444]! @ 0xfffffe44 │ │ │ │ + ldc2 0, cr0, [r6, #-444]! @ 0xfffffe44 │ │ │ │ subs r0, #86 @ 0x56 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - stc2l 0, cr0, [r2], {111} @ 0x6f │ │ │ │ + stc2l 0, cr0, [r2], #444 @ 0x1bc │ │ │ │ │ │ │ │ 002b5440 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -55551,19 +55550,19 @@ │ │ │ │ b.n 2b54a0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #230 @ 0xe6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r2], #-444 @ 0xfffffe44 │ │ │ │ - stc2 0, cr0, [r6], #-444 @ 0xfffffe44 │ │ │ │ + stc2 0, cr0, [r2], {111} @ 0x6f │ │ │ │ + mcrr2 0, 6, r0, r6, cr15 │ │ │ │ adds r7, #94 @ 0x5e │ │ │ │ lsls r2, r6, #3 │ │ │ │ - @ instruction: 0xfbcc006f │ │ │ │ + umaal r0, r0, ip, pc @ │ │ │ │ │ │ │ │ 002b5538 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -55649,16 +55648,16 @@ │ │ │ │ b.n 2b559c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #236 @ 0xec │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb6e006f │ │ │ │ - @ instruction: 0xfb2c006f │ │ │ │ + @ instruction: 0xfb8e006f │ │ │ │ + @ instruction: 0xfb4c006f │ │ │ │ adds r6, #104 @ 0x68 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5634 : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ tst.w r2, #254 @ 0xfe │ │ │ │ @@ -55771,16 +55770,16 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 2b56de │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa28006f │ │ │ │ - vld1.8 {d16[3]}, [sl] │ │ │ │ + @ instruction: 0xfa48006f │ │ │ │ + @ instruction: 0xfa0a006f │ │ │ │ adds r5, #42 @ 0x2a │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5774 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55855,18 +55854,18 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2b57d0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ adds r4, #178 @ 0xb2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldrsh.w r0, [r8, pc, lsl #2] │ │ │ │ + ldr??.w r0, [r8, pc, lsl #2] │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r2, #111] @ 0x6f │ │ │ │ + ldrsb.w r0, [r2, pc, lsl #2] │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5854 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55940,16 +55939,16 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 2b58b4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ + ldr.w r0, [r4, pc, lsl #2] │ │ │ │ ldrh.w r0, [r4, pc, lsl #2] │ │ │ │ - ldrb.w r0, [r4, pc, lsl #2] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5934 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56026,16 +56025,16 @@ │ │ │ │ b.n 2b5994 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #240 @ 0xf0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ + @ instruction: 0xf774006f │ │ │ │ @ instruction: 0xf754006f │ │ │ │ - @ instruction: 0xf734006f │ │ │ │ adds r2, #108 @ 0x6c │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5a1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56111,16 +56110,16 @@ │ │ │ │ b.n 2b5a7c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf66a006f │ │ │ │ - movw r0, #51311 @ 0xc86f │ │ │ │ + @ instruction: 0xf68a006f │ │ │ │ + @ instruction: 0xf66c006f │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5b00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56197,18 +56196,18 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2b5b5c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r1, #38 @ 0x26 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - sub.w r0, ip, #15663104 @ 0xef0000 │ │ │ │ + rsb r0, ip, #15663104 @ 0xef0000 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r6, #15663104 @ 0xef0000 │ │ │ │ + @ instruction: 0xf586006f │ │ │ │ adds r0, #174 @ 0xae │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5be4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56308,16 +56307,16 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 2b5cd4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4b6006f │ │ │ │ - orr.w r0, r2, #15663104 @ 0xef0000 │ │ │ │ + @ instruction: 0xf4d6006f │ │ │ │ + orn r0, r2, #15663104 @ 0xef0000 │ │ │ │ cmp r7, #142 @ 0x8e │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5d08 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56420,16 +56419,16 @@ │ │ │ │ b.n 2b5dfe │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #28 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf392006f │ │ │ │ - @ instruction: 0xf31e006f │ │ │ │ + @ instruction: 0xf3b2006f │ │ │ │ + @ instruction: 0xf33e006f │ │ │ │ cmp r6, #98 @ 0x62 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5e34 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56508,15 +56507,15 @@ │ │ │ │ b.n 2b5eb2 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #242 @ 0xf2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf268006f │ │ │ │ + @ instruction: 0xf288006f │ │ │ │ cmp r5, #112 @ 0x70 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5f14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56597,15 +56596,15 @@ │ │ │ │ b.n 2b5fa2 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #14 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf188006f │ │ │ │ + sub.w r0, r8, #111 @ 0x6f │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b6004 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56726,21 +56725,21 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ cmp r4, #32 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r4, #111 @ 0x6f │ │ │ │ + bic.w r0, r4, #111 @ 0x6f │ │ │ │ cmp r3, #86 @ 0x56 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - vmla.i d0, d12, d3[7] │ │ │ │ - adds r3, #206 @ 0xce │ │ │ │ + vmla.i32 d0, d12, d15[1] │ │ │ │ + adds r3, #238 @ 0xee │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r4, #10 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6168 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -56862,21 +56861,21 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ cmp r2, #188 @ 0xbc │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 10, cr0, cr0, cr15, {3} │ │ │ │ + cdp 0, 12, cr0, cr0, cr15, {3} │ │ │ │ cmp r1, #232 @ 0xe8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - cdp 0, 2, cr0, cr4, cr15, {3} │ │ │ │ - adds r2, #102 @ 0x66 │ │ │ │ + cdp 0, 4, cr0, cr4, cr15, {3} │ │ │ │ + adds r2, #134 @ 0x86 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, #130 @ 0x82 │ │ │ │ + adds r2, #162 @ 0xa2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b62d0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56970,18 +56969,18 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldc 0, cr0, [r8, #-444] @ 0xfffffe44 │ │ │ │ - adds r1, #90 @ 0x5a │ │ │ │ + ldc 0, cr0, [r8, #-444]! @ 0xfffffe44 │ │ │ │ + adds r1, #122 @ 0x7a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r1, #118 @ 0x76 │ │ │ │ + adds r1, #150 @ 0x96 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b63d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57059,15 +57058,15 @@ │ │ │ │ b.n 2b6456 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #78 @ 0x4e │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4], {111} @ 0x6f │ │ │ │ + stcl 0, cr0, [r4], #444 @ 0x1bc │ │ │ │ movs r7, #204 @ 0xcc │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b64b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57148,15 +57147,15 @@ │ │ │ │ b.n 2b6546 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #106 @ 0x6a │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebe4006f │ │ │ │ + stc 0, cr0, [r4], {111} @ 0x6f │ │ │ │ movs r6, #220 @ 0xdc │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b65a8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -57230,15 +57229,15 @@ │ │ │ │ b.n 2b6614 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r6, #126 @ 0x7e │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeae8006f │ │ │ │ + add.w r0, r8, pc, asr #1 │ │ │ │ movs r6, #14 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b6678 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57331,20 +57330,20 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 28b674 │ │ │ │ movs r5, #174 @ 0xae │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, sl, pc, asr #1 │ │ │ │ - strd r0, r0, [r0, #444]! @ 0x1bc │ │ │ │ + bics.w r0, sl, pc, asr #1 │ │ │ │ + and.w r0, r0, pc, asr #1 │ │ │ │ movs r5, #50 @ 0x32 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldrd r0, r0, [r2, #-444]! @ 0x1bc │ │ │ │ - cmp r5, #86 @ 0x56 │ │ │ │ + @ instruction: 0xe992006f │ │ │ │ + cmp r5, #118 @ 0x76 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6784 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -57436,20 +57435,20 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ movs r4, #162 @ 0xa2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmdb lr, {r0, r1, r2, r3, r5, r6} │ │ │ │ - @ instruction: 0xe8d4006f │ │ │ │ + stmdb lr!, {r0, r1, r2, r3, r5, r6} │ │ │ │ + ldrd r0, r0, [r4], #444 @ 0x1bc │ │ │ │ movs r4, #38 @ 0x26 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - strd r0, r0, [r8], #-444 @ 0x1bc │ │ │ │ - cmp r4, #76 @ 0x4c │ │ │ │ + stmia.w r8, {r0, r1, r2, r3, r5, r6} │ │ │ │ + cmp r4, #108 @ 0x6c │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6890 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -57542,24 +57541,24 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 28b674 │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - @ instruction: 0xe81c006f │ │ │ │ + @ instruction: 0xe83c006f │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b691c │ │ │ │ + b.n 2b695c │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r3, #10 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - b.n 2b6844 │ │ │ │ + b.n 2b6884 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r3, #54 @ 0x36 │ │ │ │ + cmp r3, #86 @ 0x56 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b69a4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -57651,23 +57650,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 28b674 │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b687c │ │ │ │ + b.n 2b68bc │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2b680c │ │ │ │ + b.n 2b684c │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r2, #8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - b.n 2b6738 │ │ │ │ + b.n 2b6778 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r2, #42 @ 0x2a │ │ │ │ + cmp r2, #74 @ 0x4a │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6ab0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57756,21 +57755,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 28b674 │ │ │ │ movs r1, #118 @ 0x76 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b6764 │ │ │ │ + b.n 2b67a4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ lsls r2, r6, #3 │ │ │ │ - b.n 2b6630 │ │ │ │ + b.n 2b6670 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r1, #38 @ 0x26 │ │ │ │ + cmp r1, #70 @ 0x46 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6bb0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57864,19 +57863,19 @@ │ │ │ │ nop │ │ │ │ movs r0, #98 @ 0x62 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #20 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - b.n 2b6598 │ │ │ │ + b.n 2b65d8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2b6530 │ │ │ │ + b.n 2b6570 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r0, #36 @ 0x24 │ │ │ │ + cmp r0, #68 @ 0x44 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6cb4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57943,15 +57942,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ subs r2, r6, #5 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b753c │ │ │ │ + b.n 2b657c │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r0, r2, #4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b6d78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58019,15 +58018,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff1eae │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b7474 │ │ │ │ + b.n 2b74b4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r1, #1 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b6e38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58095,15 +58094,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r6, r5, #7 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b73b4 │ │ │ │ + b.n 2b73f4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r1, #6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b6ef8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58170,15 +58169,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ adds r6, r5, #4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b72f4 │ │ │ │ + b.n 2b7334 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r1, #3 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b6fb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58246,15 +58245,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vdup.8 , d30[7] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b7234 │ │ │ │ + b.n 2b7274 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r1, #0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7078 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58322,15 +58321,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ subs r6, r5, r6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b7174 │ │ │ │ + b.n 2b71b4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r1, r5 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7138 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58397,15 +58396,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ subs r6, r5, r3 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - svc 96 @ 0x60 │ │ │ │ + svc 128 @ 0x80 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r1, r2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b71f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58471,15 +58470,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d21, {d15-d16}, d4 │ │ │ │ movs r0, r0 │ │ │ │ - udf #180 @ 0xb4 │ │ │ │ + udf #212 @ 0xd4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r3, r0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ adds r4, r1, r7 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b72b8 : │ │ │ │ @@ -58547,15 +58546,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2b7358 │ │ │ │ + udf #20 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r3, r5 │ │ │ │ lsls r2, r6, #3 │ │ │ │ adds r4, r1, r4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7378 : │ │ │ │ @@ -58620,15 +58619,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2b7490 │ │ │ │ + ble.n 2b74d0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r3, r2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ adds r4, r1, r1 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7430 : │ │ │ │ @@ -58698,15 +58697,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r6, r6, #31 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2b75bc │ │ │ │ + bgt.n 2b73fc │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r2, #30 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b74f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58774,15 +58773,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqshl.u32 d17, d22, #31 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2b74fc │ │ │ │ + blt.n 2b753c │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r2, #27 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b75b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58850,15 +58849,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r6, r6, #25 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2b763c │ │ │ │ + blt.n 2b767c │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r2, #24 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7670 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58925,15 +58924,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r6, r6, #22 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2b777c │ │ │ │ + bge.n 2b77bc │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r2, #21 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7730 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58996,15 +58995,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r6, #19 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2b78b4 │ │ │ │ + bls.n 2b76f4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r2, r2, #18 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b77e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59067,15 +59066,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r0, #17 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2b7804 │ │ │ │ + bhi.n 2b7844 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r3, #15 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b789c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59137,15 +59136,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r1, #14 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2b7948 │ │ │ │ + bhi.n 2b7988 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r4, #12 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7950 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59205,15 +59204,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r2, #11 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2b7a90 │ │ │ │ + bvc.n 2b7ad0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r6, #9 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7a00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59276,15 +59275,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r4, #8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2b79e8 │ │ │ │ + bvs.n 2b7a28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r7, #6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7ab8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59346,15 +59345,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r5, #5 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2b7b2c │ │ │ │ + bvs.n 2b7b6c │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r1, #4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7b6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59414,15 +59413,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r7, #2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2b7c74 │ │ │ │ + bpl.n 2b7cb4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r2, #1 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7c1c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59485,15 +59484,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r1, #32 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - bmi.n 2b7bf0 │ │ │ │ + bmi.n 2b7c30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r3, #30 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7cdc : │ │ │ │ @@ -59555,15 +59554,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r1, #29 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - bcc.n 2b7d28 │ │ │ │ + bcc.n 2b7d68 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #27 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7d94 : │ │ │ │ @@ -59625,15 +59624,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r2, #26 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - bcc.n 2b7e70 │ │ │ │ + bcc.n 2b7eb0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #24 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7e4c : │ │ │ │ @@ -59702,15 +59701,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r3, #23 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2b7fdc │ │ │ │ + bcs.n 2b7e1c │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r0, r3, #21 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7f18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59775,15 +59774,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r1, #20 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2b7f0c │ │ │ │ + bne.n 2b7f4c │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r4, r1, #18 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7fe0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59919,19 +59918,19 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r0, #15 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #13 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldmia r7, {r1, r4, r7} │ │ │ │ + ldmia r7, {r1, r4, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r2, #15 │ │ │ │ + asrs r4, r6, #15 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r6, #15 │ │ │ │ + asrs r0, r2, #16 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b8160 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -60012,19 +60011,19 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ lsrs r0, r1, #11 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r5, #9 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldmia r6!, {r2, r3, r4, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r6, r3, #11 │ │ │ │ + asrs r6, r7, #11 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r2, r7, #11 │ │ │ │ + asrs r2, r3, #12 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b8254 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60088,15 +60087,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d16, {d31-: │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60160,15 +60159,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r0, r1, #4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r3, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r6, r5, #2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b83d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60232,15 +60231,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsrs r0, r1, #1 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r5, r7} │ │ │ │ + ldmia r4, {r3, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r5, #31 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8498 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60305,15 +60304,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vabdl.u q8, d31, d8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r3, r4} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r5, #28 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8558 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60377,15 +60376,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r0, r1, #27 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r4, r5} │ │ │ │ + ldmia r3, {r3, r4, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r5, #25 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8618 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60449,15 +60448,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsls r0, r1, #24 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r3, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r5, #22 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b86d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60524,15 +60523,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff054c │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r6, r7} │ │ │ │ + ldmia r1, {r1, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r5, #19 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b87a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60599,15 +60598,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r4, r0, #18 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r4} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r4, #16 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8868 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60671,15 +60670,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsls r4, r7, #14 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r4, r5} │ │ │ │ + ldmia r0!, {r1, r4, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r3, #13 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8928 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60746,15 +60745,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r7, #11 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r7} │ │ │ │ + stmia r7!, {r3, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r7, #9 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b89f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60819,15 +60818,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r6, #8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r6, #6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8abc : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60960,19 +60959,19 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ lsls r4, r5, #3 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r2, #2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - stmia r4!, {r2, r6, r7} │ │ │ │ + stmia r4!, {r2, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r6, r0, #4 │ │ │ │ + lsrs r6, r4, #4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r4, #4 │ │ │ │ + lsrs r2, r0, #5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b8c2c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -61050,19 +61049,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vshr.u64 q8, , #4 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ vshr.u64 q0, , #26 │ │ │ │ - stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r0, r3, #32 │ │ │ │ + lsrs r0, r7, #32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r6, #32 │ │ │ │ + lsrs r4, r2, #1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b8d1c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -61122,15 +61121,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vqadd.u8 q0, q13, │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ mcr2 0, 5, r0, cr6, cr1, {7} │ │ │ │ │ │ │ │ 002b8dd0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61191,15 +61190,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ mrc2 0, 2, r0, cr6, cr1, {7} │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ stc2l 0, cr0, [ip, #964]! @ 0x3c4 │ │ │ │ │ │ │ │ 002b8e88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61259,15 +61258,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [lr, #964] @ 0x3c4 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r4} │ │ │ │ + stmia r2!, {r1, r4, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldc2 0, cr0, [r8, #-964]! @ 0xfffffc3c │ │ │ │ │ │ │ │ 002b8f3c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61325,15 +61324,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ stc2l 0, cr0, [sl], #964 @ 0x3c4 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ stc2 0, cr0, [r4], {241} @ 0xf1 │ │ │ │ │ │ │ │ 002b8fec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61397,15 +61396,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldc2 0, cr0, [r4], #-964 @ 0xfffffc3c │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r5, r7} │ │ │ │ + stmia r0!, {r2, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xfbda00f1 │ │ │ │ │ │ │ │ 002b90b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61469,15 +61468,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - nop {14} │ │ │ │ + stmia r0!, {} │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xfb1600f1 │ │ │ │ │ │ │ │ 002b9170 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61539,15 +61538,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xfab000f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - wfe │ │ │ │ + sev │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xfa5600f1 │ │ │ │ │ │ │ │ 002b9230 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61609,15 +61608,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr??.w r0, [r0, #241] @ 0xf1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0060 │ │ │ │ + bkpt 0x0080 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrsb.w r0, [r6, #241] @ 0xf1 │ │ │ │ │ │ │ │ 002b92f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61670,15 +61669,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldrsh.w r0, [r0, r1, lsl #3] │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4, r5, r7, pc} │ │ │ │ + pop {r3, r4, r6, r7, pc} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr.w r0, [lr, #241] @ 0xf1 │ │ │ │ │ │ │ │ 002b9390 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61731,15 +61730,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb.w r0, [r0, #241] @ 0xf1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4, pc} │ │ │ │ + pop {r3, r4, r5, pc} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrh.w r0, [lr, r1, lsl #3] │ │ │ │ │ │ │ │ 002b9430 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61801,15 +61800,15 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7f600f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r5, r6} │ │ │ │ + pop {r3, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf79c00f1 │ │ │ │ │ │ │ │ 002b94e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61870,15 +61869,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf74600f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2b95fa │ │ │ │ + cbnz r0, 2b9602 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf6ec00f1 │ │ │ │ │ │ │ │ 002b9590 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61939,15 +61938,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf69600f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2b967e │ │ │ │ + cbnz r0, 2b9686 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf63c00f1 │ │ │ │ │ │ │ │ 002b9640 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62006,15 +62005,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xf5e600f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r0, r3 │ │ │ │ + rev16 r0, r7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf58c00f1 │ │ │ │ │ │ │ │ 002b96f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62075,15 +62074,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf53600f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2b97c6 │ │ │ │ + cbnz r0, 2b97ce │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf4dc00f1 │ │ │ │ │ │ │ │ 002b97a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62144,15 +62143,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eor.w r0, r6, #7897088 @ 0x788000 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8f8 │ │ │ │ + cbnz r0, 2b9852 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bic.w r0, ip, #7897088 @ 0x788000 │ │ │ │ │ │ │ │ 002b9850 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62211,15 +62210,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xf3d600f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb848 │ │ │ │ + @ instruction: 0xb868 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf37c00f1 │ │ │ │ │ │ │ │ 002b9900 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62279,15 +62278,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7ac │ │ │ │ + @ instruction: 0xb7cc │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf31400f1 │ │ │ │ movt r0, #49393 @ 0xc0f1 │ │ │ │ │ │ │ │ 002b99b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62348,15 +62347,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6fc │ │ │ │ + @ instruction: 0xb71c │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf26400f1 │ │ │ │ @ instruction: 0xf21c00f1 │ │ │ │ │ │ │ │ 002b9a60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62413,15 +62412,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb64c │ │ │ │ + @ instruction: 0xb66c │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs.w r0, r4, #241 @ 0xf1 │ │ │ │ sbc.w r0, ip, #241 @ 0xf1 │ │ │ │ │ │ │ │ 002b9b08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62484,15 +62483,15 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds.w r0, lr, #241 @ 0xf1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r7, lr} │ │ │ │ + push {r4, r5, r7, lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf0c400f1 │ │ │ │ │ │ │ │ 002b9bb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62553,15 +62552,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orn r0, lr, #241 @ 0xf1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r5, r6, r7} │ │ │ │ + push {lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ands.w r0, r4, #241 @ 0xf1 │ │ │ │ │ │ │ │ 002b9c68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62622,15 +62621,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vshr.s64 q0, , #2 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r5} │ │ │ │ + push {r4, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ vqadd.s32 q8, q10, │ │ │ │ │ │ │ │ 002b9d18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62689,15 +62688,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqadd.s8 q0, q15, │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2b9e24 │ │ │ │ + cbz r0, 2b9e2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ mrc 0, 5, r0, cr4, cr1, {7} │ │ │ │ │ │ │ │ 002b9dc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62755,15 +62754,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mrc 0, 2, r0, cr14, cr1, {7} │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r2, r2 │ │ │ │ + uxtb r2, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ mcr 0, 0, r0, cr6, cr1, {7} │ │ │ │ │ │ │ │ 002b9e70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62820,15 +62819,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldc 0, cr0, [r6, #964]! @ 0x3c4 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sxth r2, r5 │ │ │ │ + sxtb r2, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldcl 0, cr0, [ip, #-964] @ 0xfffffc3c │ │ │ │ │ │ │ │ 002b9f18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62885,15 +62884,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [lr, #-964] @ 0xfffffc3c │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 2b9fdc │ │ │ │ + cbz r2, 2b9fe4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldc 0, cr0, [r4], #964 @ 0x3c4 │ │ │ │ │ │ │ │ 002b9fc0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62949,15 +62948,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stcl 0, cr0, [r6], #-964 @ 0xfffffc3c │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #360 @ 0x168 │ │ │ │ + sub sp, #488 @ 0x1e8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stc 0, cr0, [sl], {241} @ 0xf1 │ │ │ │ │ │ │ │ 002ba068 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63014,15 +63013,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ subs.w r0, lr, r1, ror #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #200 @ 0xc8 │ │ │ │ + add sp, #328 @ 0x148 │ │ │ │ lsls r7, r5, #1 │ │ │ │ sbc.w r0, r4, r1, ror #3 │ │ │ │ │ │ │ │ 002ba110 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63079,15 +63078,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds.w r0, r6, r1, ror #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #552 @ 0x228 │ │ │ │ + add r7, sp, #680 @ 0x2a8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xeabc00f1 │ │ │ │ │ │ │ │ 002ba1b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63143,15 +63142,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orn r0, lr, r1, ror #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #904 @ 0x388 │ │ │ │ + add r7, sp, #8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ands.w r0, r2, r1, ror #3 │ │ │ │ │ │ │ │ 002ba260 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63208,15 +63207,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strd r0, r0, [r4, #964] @ 0x3c4 │ │ │ │ - add r6, sp, #296 @ 0x128 │ │ │ │ + add r6, sp, #424 @ 0x1a8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [r6, #-964]! @ 0x3c4 │ │ │ │ │ │ │ │ 002ba310 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -63273,15 +63272,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldmdb r4, {r0, r4, r5, r6, r7} │ │ │ │ - add r5, sp, #616 @ 0x268 │ │ │ │ + add r5, sp, #744 @ 0x2e8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia.w r6!, {r0, r4, r5, r6, r7} │ │ │ │ │ │ │ │ 002ba3bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -63337,15 +63336,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ strd r0, r0, [r8], #-964 @ 0x3c4 │ │ │ │ - add r4, sp, #952 @ 0x3b8 │ │ │ │ + add r5, sp, #56 @ 0x38 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe80800f1 │ │ │ │ │ │ │ │ 002ba468 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -63410,15 +63409,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2ba498 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #288 @ 0x120 │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ba3b8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002ba528 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63481,15 +63480,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2ba3d8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #544 @ 0x220 │ │ │ │ + add r3, sp, #672 @ 0x2a0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ba2f4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002ba5e8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63600,15 +63599,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ba274 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #128 @ 0x80 │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ba1dc │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002ba720 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63667,15 +63666,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ba1c4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #448 @ 0x1c0 │ │ │ │ + add r1, sp, #576 @ 0x240 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ba12c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002ba7d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63733,15 +63732,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ b.n 2ba114 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #768 @ 0x300 │ │ │ │ + add r0, sp, #896 @ 0x380 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2bb07c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002ba880 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63801,15 +63800,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bb064 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #64 @ 0x40 │ │ │ │ + add r0, sp, #192 @ 0xc0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2bafcc │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002ba930 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63868,15 +63867,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bafb4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #384 @ (adr r7, 2bab5c ) │ │ │ │ + add r7, pc, #512 @ (adr r7, 2babdc ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2baf1c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002ba9e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63934,15 +63933,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ b.n 2baf04 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #704 @ (adr r6, 2bad4c ) │ │ │ │ + add r6, pc, #832 @ (adr r6, 2badcc ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2bae6c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002baa90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64004,15 +64003,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bae64 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #40 @ (adr r6, 2bab6c ) │ │ │ │ + add r6, pc, #168 @ (adr r6, 2babec ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2badb8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bab48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64074,15 +64073,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2badac │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #328 @ (adr r5, 2bad44 ) │ │ │ │ + add r5, pc, #456 @ (adr r5, 2badc4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2bad00 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bac00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64140,15 +64139,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ b.n 2bacec │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #616 @ (adr r4, 2baf14 ) │ │ │ │ + add r4, pc, #744 @ (adr r4, 2baf94 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ svc 200 @ 0xc8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bacb0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64212,15 +64211,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ svc 118 @ 0x76 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #0 @ (adr r4, 2bad6c ) │ │ │ │ + add r4, pc, #128 @ (adr r4, 2badec ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ svc 0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bad70 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64283,15 +64282,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ udf #182 @ 0xb6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #256 @ (adr r3, 2baf2c ) │ │ │ │ + add r3, pc, #384 @ (adr r3, 2bafac ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ udf #62 @ 0x3e │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bae30 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64402,15 +64401,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 2bb038 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #936 @ (adr r1, 2bb2fc ) │ │ │ │ + add r2, pc, #40 @ (adr r2, 2baf7c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ble.n 2baf94 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002baf58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64469,15 +64468,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ bgt.n 2baf90 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #264 @ (adr r1, 2bb104 ) │ │ │ │ + add r1, pc, #392 @ (adr r1, 2bb184 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bgt.n 2bb0e8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb000 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64536,15 +64535,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 2bb0e8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #616 @ (adr r0, 2bb30c ) │ │ │ │ + add r0, pc, #744 @ (adr r0, 2bb38c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ blt.n 2bb040 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb0a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64602,15 +64601,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 2bb240 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ + add r0, pc, #72 @ (adr r0, 2bb194 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ blt.n 2bb194 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb150 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64671,15 +64670,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2bb194 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #256] @ 0x100 │ │ │ │ + ldr r7, [sp, #384] @ 0x180 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bge.n 2bb2fc │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb200 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64739,15 +64738,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2bb2e4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #576] @ 0x240 │ │ │ │ + ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bls.n 2bb24c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb2b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64806,15 +64805,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2bb434 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #896] @ 0x380 │ │ │ │ + ldr r6, [sp, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bls.n 2bb39c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb360 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64872,15 +64871,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ bhi.n 2bb384 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + ldr r5, [sp, #320] @ 0x140 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bhi.n 2bb4ec │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb410 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64975,15 +64974,15 @@ │ │ │ │ b.n 2bb4ec │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bhi.n 2bb544 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #144] @ 0x90 │ │ │ │ + ldr r4, [sp, #272] @ 0x110 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bvc.n 2bb430 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb528 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65078,15 +65077,15 @@ │ │ │ │ b.n 2bb602 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 2bb62c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bvs.n 2bb718 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb63c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65181,15 +65180,15 @@ │ │ │ │ b.n 2bb716 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 2bb718 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bpl.n 2bb804 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb750 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65273,15 +65272,15 @@ │ │ │ │ bne.n 2bb7a2 │ │ │ │ b.n 2bb812 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ bmi.n 2bb7e8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bmi.n 2bb908 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb84c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65364,15 +65363,15 @@ │ │ │ │ b.n 2bb906 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 2bb8e8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bcc.n 2bba14 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb940 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65455,15 +65454,15 @@ │ │ │ │ b.n 2bb9fa │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcs.n 2bb9f4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bcs.n 2bbb20 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bba34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65546,15 +65545,15 @@ │ │ │ │ b.n 2bbaee │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 2bbb00 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #136] @ 0x88 │ │ │ │ + str r6, [sp, #264] @ 0x108 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bne.n 2bba2c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bbb28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65573,15 +65572,15 @@ │ │ │ │ cbnz r2, 2bbb96 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 2bbb96 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2bbb96 │ │ │ │ - bl 8a8614 │ │ │ │ + bl 8a8644 │ │ │ │ ldr r2, [pc, #240] @ (2bbc64 ) │ │ │ │ ldr r3, [pc, #236] @ (2bbc60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65660,15 +65659,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ beq.n 2bbc54 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2bbbf8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r4, [sp, #592] @ 0x250 │ │ │ │ + str r4, [sp, #720] @ 0x2d0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bbc6c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 2bbb28 │ │ │ │ @@ -65698,15 +65697,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2bbcea │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2bbcea │ │ │ │ - bl 8a8614 │ │ │ │ + bl 8a8644 │ │ │ │ ldr r2, [pc, #204] @ (2bbd94 ) │ │ │ │ ldr r3, [pc, #200] @ (2bbd90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65775,15 +65774,15 @@ │ │ │ │ nop │ │ │ │ ldmia r7, {r5, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r2, r4, r5, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r3, [sp, #408] @ 0x198 │ │ │ │ + str r3, [sp, #536] @ 0x218 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bbd9c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65874,15 +65873,15 @@ │ │ │ │ nop │ │ │ │ ldmia r6!, {r2, r3, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r1, r2, r5, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r2, [sp, #360] @ 0x168 │ │ │ │ + str r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bbea8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65973,15 +65972,15 @@ │ │ │ │ nop │ │ │ │ ldmia r5!, {r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r1, [sp, #312] @ 0x138 │ │ │ │ + str r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bbfb4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65998,15 +65997,15 @@ │ │ │ │ cbnz r2, 2bc020 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 2bc020 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2bc020 │ │ │ │ - bl 8a8418 │ │ │ │ + bl 8a8448 │ │ │ │ ldr r2, [pc, #244] @ (2bc0f4 ) │ │ │ │ ldr r3, [pc, #240] @ (2bc0f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -66088,15 +66087,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r2, r3, r4, r5} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc0fc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -66203,15 +66202,15 @@ │ │ │ │ nop │ │ │ │ ldmia r3, {r1, r3, r5} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r4, [r1, #54] @ 0x36 │ │ │ │ + ldrh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc23c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -66318,15 +66317,15 @@ │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r4, [r1, #44] @ 0x2c │ │ │ │ + ldrh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc37c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66342,15 +66341,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2bc3e0 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2bc3e0 │ │ │ │ - bl 8a8418 │ │ │ │ + bl 8a8448 │ │ │ │ ldr r2, [pc, #208] @ (2bc490 ) │ │ │ │ ldr r3, [pc, #204] @ (2bc48c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -66422,15 +66421,15 @@ │ │ │ │ nop │ │ │ │ ldmia r0!, {r3, r5, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r0, [r6, #34] @ 0x22 │ │ │ │ + ldrh r0, [r2, #36] @ 0x24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc498 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66525,15 +66524,15 @@ │ │ │ │ nop │ │ │ │ stmia r7!, {r4, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r4, [r3, #26] │ │ │ │ + ldrh r4, [r7, #26] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc5ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66628,15 +66627,15 @@ │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r4, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r0, [r1, #18] │ │ │ │ + ldrh r0, [r5, #18] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc6c0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66729,15 +66728,15 @@ │ │ │ │ b.n 2bc79c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r2, r5, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #10] │ │ │ │ + ldrh r4, [r2, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r4!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bc7d8 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -67364,15 +67363,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 2bcdf0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ bkpt 0x007a │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #20] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ lsls r7, r5, #1 │ │ │ │ pop {r1, r3, r5, r6, r7, pc} │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bcea0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67443,15 +67442,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2bcf0e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ pop {r2, r7, pc} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #12] │ │ │ │ + strh r4, [r2, #14] │ │ │ │ lsls r7, r5, #1 │ │ │ │ pop {r2, r3, pc} │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bcf7c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67522,15 +67521,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2bcfea │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ pop {r3, r5, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #6] │ │ │ │ + strh r0, [r7, #6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ pop {r4, r5} │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bd058 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67600,15 +67599,15 @@ │ │ │ │ b.n 2bd098 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 2bd192 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #0] │ │ │ │ + strh r6, [r4, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ cbnz r0, 2bd184 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bd12c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67667,15 +67666,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ revsh r0, r7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r5, #29] │ │ │ │ lsls r7, r5, #1 │ │ │ │ hlt 0x0026 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bd1dc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67734,15 +67733,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rev16 r0, r1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #26] │ │ │ │ + ldrb r0, [r7, #26] │ │ │ │ lsls r7, r5, #1 │ │ │ │ cbnz r6, 2bd2c8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bd28c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67801,15 +67800,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 2bd356 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #23] │ │ │ │ + ldrb r0, [r1, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ cbnz r6, 2bd34c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bd33c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67827,15 +67826,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 2bd39e │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 2bd39e │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 2bd39e │ │ │ │ - bl 8a8604 │ │ │ │ + bl 8a8634 │ │ │ │ ldr r2, [pc, #184] @ (2bd434 ) │ │ │ │ ldr r3, [pc, #180] @ (2bd430 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67897,15 +67896,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb8e8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb8c0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r0, [r1, #19] │ │ │ │ + ldrb r0, [r5, #19] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd43c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67984,15 +67983,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb7ea │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb7c0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r0, [r3, #16] │ │ │ │ + ldrb r0, [r7, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd52c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68071,15 +68070,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb6fa │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6d0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r0, [r5, #12] │ │ │ │ + ldrb r0, [r1, #13] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd61c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68094,15 +68093,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2bd678 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 2bd678 │ │ │ │ - bl 8a8604 │ │ │ │ + bl 8a8634 │ │ │ │ ldr r2, [pc, #168] @ (2bd6fc ) │ │ │ │ ldr r3, [pc, #160] @ (2bd6f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -68156,15 +68155,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb608 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r5, r6, r7, lr} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r2, [r1, #8] │ │ │ │ + ldrb r2, [r5, #8] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd704 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68231,15 +68230,15 @@ │ │ │ │ nop │ │ │ │ push {r2, r5, lr} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r4, [r7, #4] │ │ │ │ + ldrb r4, [r3, #5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd7c4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68306,15 +68305,15 @@ │ │ │ │ nop │ │ │ │ push {r2, r5, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r4, [r7, #1] │ │ │ │ + ldrb r4, [r3, #2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd884 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68330,15 +68329,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 2bd8e4 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 2bd8e4 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 2bd8e4 │ │ │ │ - bl 8a8408 │ │ │ │ + bl 8a8438 │ │ │ │ ldr r2, [pc, #188] @ (2bd980 ) │ │ │ │ ldr r3, [pc, #184] @ (2bd97c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -68402,15 +68401,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ cbz r0, 2bd9e4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 2bd9e2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r2, [r0, #30] │ │ │ │ + strb r2, [r4, #30] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd988 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68492,15 +68491,15 @@ │ │ │ │ nop │ │ │ │ uxth r6, r3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ sxtb r0, r6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r2, [r1, #27] │ │ │ │ + strb r2, [r5, #27] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bda80 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68582,15 +68581,15 @@ │ │ │ │ nop │ │ │ │ cbz r6, 2bdb94 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 2bdb92 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r2, [r2, #23] │ │ │ │ + strb r2, [r6, #23] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bdb78 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68605,15 +68604,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2bdbd2 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 2bdbd2 │ │ │ │ - bl 8a8408 │ │ │ │ + bl 8a8438 │ │ │ │ ldr r2, [pc, #172] @ (2bdc5c ) │ │ │ │ ldr r3, [pc, #164] @ (2bdc58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -68669,15 +68668,15 @@ │ │ │ │ nop │ │ │ │ sub sp, #176 @ 0xb0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r0, [r6, #18] │ │ │ │ + strb r0, [r2, #19] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bdc64 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68747,15 +68746,15 @@ │ │ │ │ nop │ │ │ │ add r7, sp, #784 @ 0x310 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #616 @ 0x268 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r2, [r3, #15] │ │ │ │ + strb r2, [r7, #15] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bdd2c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68825,15 +68824,15 @@ │ │ │ │ nop │ │ │ │ add r6, sp, #1008 @ 0x3f0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #840 @ 0x348 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r2, [r2, #12] │ │ │ │ + strb r2, [r6, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bddf4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68910,15 +68909,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 2bde38 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ add r6, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #9] │ │ │ │ + strb r2, [r5, #9] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r5, sp, #648 @ 0x288 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bdee8 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -69009,15 +69008,15 @@ │ │ │ │ b.n 2bdf4c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #96 @ 0x60 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #5] │ │ │ │ + strb r2, [r6, #5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r4, sp, #688 @ 0x2b0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bdfe0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69076,15 +69075,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #272 @ 0x110 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #2] │ │ │ │ + strb r4, [r6, #2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r3, sp, #968 @ 0x3c8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002be090 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69143,15 +69142,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #592 @ 0x250 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #124] @ 0x7c │ │ │ │ + strb r4, [r0, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002be140 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69210,15 +69209,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, sp, #912 @ 0x390 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #112] @ 0x70 │ │ │ │ + ldr r4, [r2, #116] @ 0x74 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r2, sp, #584 @ 0x248 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002be1f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69781,15 +69780,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #32] │ │ │ │ + ldr r4, [r1, #36] @ 0x24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r5, pc, #592 @ (adr r5, 2be9d4 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #944 @ (adr r4, 2beb3c ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -69884,15 +69883,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r4, pc, #512 @ (adr r4, 2bea98 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #864 @ (adr r3, 2bec00 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -69987,15 +69986,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #0] │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r3, pc, #432 @ (adr r3, 2beb5c ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #784 @ (adr r2, 2becc4 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -70090,15 +70089,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r6, #108] @ 0x6c │ │ │ │ + str r0, [r2, #112] @ 0x70 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r2, pc, #352 @ (adr r2, 2bec20 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #704 @ (adr r1, 2bed88 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -70193,15 +70192,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [r3, #92] @ 0x5c │ │ │ │ + str r4, [r7, #92] @ 0x5c │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r1, pc, #272 @ (adr r1, 2bece4 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #624 @ (adr r0, 2bee4c ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -70296,15 +70295,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r1, #76] @ 0x4c │ │ │ │ + str r0, [r5, #76] @ 0x4c │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, pc, #192 @ (adr r0, 2beda8 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -70399,15 +70398,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [r6, #56] @ 0x38 │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -70502,15 +70501,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r4, #40] @ 0x28 │ │ │ │ + str r0, [r0, #44] @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -70908,23 +70907,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 28b674 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r2, r2] │ │ │ │ + ldrsh r6, [r6, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrsh r0, [r6, r0] │ │ │ │ + ldrsh r0, [r2, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r1, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r6, [r1, r7] │ │ │ │ + ldrb r6, [r5, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r1, pc, #712 @ (adr r1, 2bf5f0 ) │ │ │ │ + add r1, pc, #840 @ (adr r1, 2bf670 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf328 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -71024,23 +71023,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, r5] │ │ │ │ + ldrb r6, [r2, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r2, r4] │ │ │ │ + ldrb r0, [r6, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r0, [r6, r2] │ │ │ │ + ldrb r0, [r2, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r0, pc, #592 @ (adr r0, 2bf698 ) │ │ │ │ + add r0, pc, #720 @ (adr r0, 2bf718 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf448 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -71141,25 +71140,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 28b674 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, r1] │ │ │ │ + ldrb r2, [r0, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r7, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r4, [r5, r7] │ │ │ │ + ldrb r4, [r1, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r6, [r0, r6] │ │ │ │ + ldrh r6, [r4, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r7, [sp, #552] @ 0x228 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf570 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -71259,23 +71258,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 28b674 │ │ │ │ str r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, r4] │ │ │ │ + ldrh r6, [r1, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r0, [r1, r3] │ │ │ │ + ldrh r0, [r5, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r6, [r4, r1] │ │ │ │ + ldrh r6, [r0, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [sp, #296] @ 0x128 │ │ │ │ + ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf690 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -71370,21 +71369,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 28b674 │ │ │ │ str r5, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r5, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldr r2, [r2, r5] │ │ │ │ + ldr r2, [r6, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r5, [sp, #344] @ 0x158 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf7a0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -71478,17 +71477,17 @@ │ │ │ │ blx 28b674 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ str r4, [sp, #8] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldr r6, [r0, r1] │ │ │ │ + ldr r6, [r4, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + ldr r4, [sp, #296] @ 0x128 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf8a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -71725,25 +71724,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (2bfb8c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - ldrsb r2, [r2, r7] │ │ │ │ + ldrsb r2, [r6, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r6, [r3, r6] │ │ │ │ + strb r6, [r7, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r1, [sp, #896] @ 0x380 │ │ │ │ + ldr r2, [sp, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r0, [r4, r5] │ │ │ │ + strb r0, [r0, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r1, [sp, #272] @ 0x110 │ │ │ │ + ldr r1, [sp, #400] @ 0x190 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bfb90 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71916,31 +71915,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -72078,33 +72077,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r6, #58] @ 0x3a │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strh r4, [r6, r7] │ │ │ │ + strb r4, [r2, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, r6] │ │ │ │ + strh r6, [r5, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r2, [r6, r1] │ │ │ │ + strh r2, [r2, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r4, [r5, r6] │ │ │ │ + str r4, [r1, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r5, [sp, #576] @ 0x240 │ │ │ │ + str r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r2, r6] │ │ │ │ + str r2, [r6, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r5, [sp, #848] @ 0x350 │ │ │ │ + str r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r5, [sp, #960] @ 0x3c0 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bff74 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -72339,25 +72338,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (2c0258 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ - str r2, [r1, r4] │ │ │ │ + str r2, [r5, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [pc, #832] @ (2c058c ) │ │ │ │ + ldr r6, [pc, #960] @ (2c060c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #200] @ 0xc8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [pc, #584] @ (2c04a0 ) │ │ │ │ + ldr r6, [pc, #712] @ (2c0520 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r2, [sp, #472] @ 0x1d8 │ │ │ │ + str r2, [sp, #600] @ 0x258 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c025c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -72448,59 +72447,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -72521,38 +72520,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -72608,33 +72607,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -72694,53 +72693,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 2c06b4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldrh r4, [r6, #12] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #528] @ (2c08c4 ) │ │ │ │ + ldr r5, [pc, #656] @ (2c0944 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -72791,15 +72790,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -73315,33 +73314,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 28b674 │ │ │ │ strh r2, [r1, #24] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, r2 │ │ │ │ + cmp ip, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r6, [r2, #14] │ │ │ │ + ldrh r6, [r6, #14] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r6, #14] │ │ │ │ + ldrh r2, [r2, #16] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r0, r9 │ │ │ │ + cmp r0, sp │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r5, #8] │ │ │ │ + ldrh r4, [r1, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mvns r0, r7 │ │ │ │ + add r0, r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r2, #6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r6, #0] │ │ │ │ + ldrh r6, [r2, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mvns r0, r4 │ │ │ │ + add r0, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r0, #62] @ 0x3e │ │ │ │ + strh r4, [r4, #62] @ 0x3e │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c0d28 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -73428,58 +73427,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -73503,42 +73502,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -73595,33 +73594,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -73683,44 +73682,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 2c116c │ │ │ │ ... │ │ │ │ ldrb r2, [r4, #27] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r0 │ │ │ │ + cmn r0, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -73778,15 +73777,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -73968,17 +73967,17 @@ │ │ │ │ blx 28b674 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #3] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #164 @ 0xa4 │ │ │ │ + subs r4, #196 @ 0xc4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r0, [r1, #4] │ │ │ │ + strh r0, [r5, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c144c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -74039,15 +74038,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r3, #31] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #76 @ 0x4c │ │ │ │ + subs r4, #108 @ 0x6c │ │ │ │ lsls r7, r5, #1 │ │ │ │ strb r6, [r5, #29] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c1504 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74113,15 +74112,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #166 @ 0xa6 │ │ │ │ + subs r3, #198 @ 0xc6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strb r4, [r2, #28] │ │ │ │ lsls r1, r6, #3 │ │ │ │ strb r0, [r5, #26] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c15c8 : │ │ │ │ @@ -74151,19 +74150,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c1620 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ + subs r2, #226 @ 0xe2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r4, [r0, #28] │ │ │ │ + ldrb r4, [r4, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r4, #28] │ │ │ │ + ldrb r0, [r0, #29] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c1624 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74189,19 +74188,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c167c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, #102 @ 0x66 │ │ │ │ + subs r2, #134 @ 0x86 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r5, #26] │ │ │ │ + ldrb r0, [r1, #27] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r0, #27] │ │ │ │ + ldrb r4, [r4, #27] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c1680 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74230,19 +74229,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c16e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r1, #254 @ 0xfe │ │ │ │ + subs r2, #30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r0, #25] │ │ │ │ + ldrb r0, [r4, #25] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r3, #25] │ │ │ │ + ldrb r4, [r7, #25] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c16e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74275,19 +74274,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c1758 ) │ │ │ │ ldr r0, [pc, #20] @ (2c175c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - subs r1, #132 @ 0x84 │ │ │ │ + subs r1, #164 @ 0xa4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r0, #23] │ │ │ │ + ldrb r6, [r4, #23] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + ldrb r2, [r0, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c1760 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74308,19 +74307,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c17a4 ) │ │ │ │ ldr r0, [pc, #20] @ (2c17a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - subs r1, #56 @ 0x38 │ │ │ │ + subs r1, #88 @ 0x58 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r2, [r7, #21] │ │ │ │ + ldrb r2, [r3, #22] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r6, [r2, #22] │ │ │ │ + ldrb r6, [r6, #22] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c17ac : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -75293,17 +75292,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 2c206e │ │ │ │ b.n 2c1fa2 │ │ │ │ blx 28d8f0 │ │ │ │ nop │ │ │ │ - cmp r6, #160 @ 0xa0 │ │ │ │ + cmp r6, #192 @ 0xc0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r4, [r6, #13] │ │ │ │ + strb r4, [r2, #14] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c225c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -75604,25 +75603,25 @@ │ │ │ │ bne.n 2c254c │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 2c25ce │ │ │ │ ldr r0, [r3, #8] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #238 @ 0xee │ │ │ │ + cmp r5, #14 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r4, #144 @ 0x90 │ │ │ │ + cmp r4, #176 @ 0xb0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r6, [r1, #116] @ 0x74 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - cmp r3, #130 @ 0x82 │ │ │ │ + cmp r3, #162 @ 0xa2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ + cmp r3, #94 @ 0x5e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r2, [r2, #0] │ │ │ │ + strb r2, [r6, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c25d0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75696,15 +75695,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (2c26d4 ) │ │ │ │ ldr r1, [pc, #76] @ (2c26d8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 2c26aa │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -75719,24 +75718,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r1, #152 @ 0x98 │ │ │ │ + adds r1, #184 @ 0xb8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r5, #72] @ 0x48 │ │ │ │ + str r6, [r1, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r3, #6] │ │ │ │ + ldrb r0, [r7, #6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2c26e8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ strh r4, [r3, #0] │ │ │ │ lsls r6, r7, #1 │ │ │ │ │ │ │ │ 002c26ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75744,110 +75743,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (2c2744 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 28b6d0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7334ac │ │ │ │ + bl 7334dc │ │ │ │ ldr.w ip, [pc, #56] @ 2c2748 │ │ │ │ ldr r2, [pc, #56] @ (2c274c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (2c2750 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b99c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [r3, #120] @ 0x78 │ │ │ │ + ldr r0, [r7, #120] @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r1, #14 │ │ │ │ + adds r1, #46 @ 0x2e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [r1, #120] @ 0x78 │ │ │ │ + ldr r0, [r5, #120] @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r2, #23 │ │ │ │ + asrs r2, r6, #23 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002c2754 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 5cda50 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #44] @ 2c279c │ │ │ │ ldr r2, [pc, #44] @ (2c27a0 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (2c27a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r0, #174 @ 0xae │ │ │ │ + adds r0, #206 @ 0xce │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [r5, #112] @ 0x70 │ │ │ │ + ldr r0, [r1, #116] @ 0x74 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r6, #21 │ │ │ │ + asrs r2, r2, #22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002c27a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 5cdb34 │ │ │ │ bl 2976ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7333f0 │ │ │ │ + bl 733420 │ │ │ │ cbz r0, 2c2810 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2c2828 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 28b6d0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 28b99c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 2c27fc │ │ │ │ ldr r0, [pc, #64] @ (2c282c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7335f8 │ │ │ │ + b.w 733628 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -75859,21 +75858,21 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7ca006b │ │ │ │ + @ instruction: 0xf7ea006b │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - adds r0, #12 │ │ │ │ + adds r0, #44 @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [r4, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #108] @ 0x6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r0, #104] @ 0x68 │ │ │ │ + ldr r6, [r4, #104] @ 0x68 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c283c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 2c284a │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -75889,25 +75888,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 5cda50 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #80] @ (2c28c4 ) │ │ │ │ ldr r2, [pc, #84] @ (2c28c8 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2c28cc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 2c28a0 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 2c28a0 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -75927,99 +75926,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp r7, #174 @ 0xae │ │ │ │ + cmp r7, #206 @ 0xce │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r4, #96] @ 0x60 │ │ │ │ + ldr r6, [r0, #100] @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r6, #17 │ │ │ │ + asrs r0, r2, #18 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002c28d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 5cda50 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #60] @ 2c2928 │ │ │ │ ldr r2, [pc, #60] @ (2c292c ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (2c2930 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2c2914 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r7, #48 @ 0x30 │ │ │ │ + cmp r7, #80 @ 0x50 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [r5, #88] @ 0x58 │ │ │ │ + ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r6, #15 │ │ │ │ + asrs r4, r2, #16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002c2934 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 5cda50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #60] @ 2c298c │ │ │ │ ldr r2, [pc, #60] @ (2c2990 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (2c2994 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 2c2978 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r6, #204 @ 0xcc │ │ │ │ + cmp r6, #236 @ 0xec │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r0, #84] @ 0x54 │ │ │ │ + ldr r6, [r4, #84] @ 0x54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r2, #14 │ │ │ │ + asrs r0, r6, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (2c29ac ) │ │ │ │ ldr r2, [pc, #20] @ (2c29b0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2c29b4 ) │ │ │ │ @@ -76027,22 +76026,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ str r0, [r4, #40] @ 0x28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ cmp ip, pc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #124] @ 0x7c │ │ │ │ + str r6, [r5, #124] @ 0x7c │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r1, [pc, #8] @ (2c29c4 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 879094 │ │ │ │ + b.w 8790c4 │ │ │ │ nop │ │ │ │ - str r0, [r7, #120] @ 0x78 │ │ │ │ + str r0, [r3, #124] @ 0x7c │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -76116,26 +76115,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 28b99c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 28b99c │ │ │ │ mov r0, r6 │ │ │ │ blx 28b99c │ │ │ │ mov r0, r5 │ │ │ │ - bl 88948c │ │ │ │ + bl 8894bc │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 28b998 │ │ │ │ blx 28c464 │ │ │ │ ldr r1, [pc, #104] @ (2c2b14 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (2c2b18 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ b.n 2c2a62 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 2c2a46 │ │ │ │ ldr r2, [pc, #92] @ (2c2b1c ) │ │ │ │ ldr r3, [pc, #96] @ (2c2b20 ) │ │ │ │ ldr r1, [pc, #96] @ (2c2b24 ) │ │ │ │ add r2, pc │ │ │ │ @@ -76160,44 +76159,44 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ ldr r0, [pc, #64] @ (2c2b40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ blx 28d8f0 │ │ │ │ nop │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ strb r0, [r3, #2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #26 │ │ │ │ + cmp r6, #58 @ 0x3a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r0, #13 │ │ │ │ + asrs r4, r4, #13 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bne.n 2c2a34 │ │ │ │ + bne.n 2c2a74 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r6, #4 │ │ │ │ + cmp r6, #36 @ 0x24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r0, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [r1, #64] @ 0x40 │ │ │ │ + ldr r0, [r5, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r5, #238 @ 0xee │ │ │ │ + cmp r6, #14 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + ldr r6, [r1, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r7, #60] @ 0x3c │ │ │ │ + ldr r6, [r3, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r5, #212 @ 0xd4 │ │ │ │ + cmp r5, #244 @ 0xf4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r2, #60] @ 0x3c │ │ │ │ + ldr r4, [r6, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [r0, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (2c2cec ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -76300,58 +76299,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 868844 │ │ │ │ + bl 868874 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c2bea │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 28bf64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c2cd6 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (2c2d14 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ ldr r0, [pc, #168] @ (2c2d18 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87f00c │ │ │ │ + bl 87f03c │ │ │ │ b.n 2c2bf8 │ │ │ │ ldr r3, [pc, #160] @ (2c2d1c ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (2c2d20 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (2c2d24 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r0, #1 │ │ │ │ b.n 2c2c18 │ │ │ │ ldr r3, [pc, #144] @ (2c2d28 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (2c2d2c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (2c2d30 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2c2c92 │ │ │ │ movs r0, #20 │ │ │ │ blx 28b65c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -76374,49 +76373,49 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 2c2c64 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ str r2, [r4, #12] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #60] @ 0x3c │ │ │ │ + ldr r6, [r3, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [r3, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r2, #60] @ 0x3c │ │ │ │ + ldr r6, [r6, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [sp, #848] @ 0x350 │ │ │ │ + ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - subs r6, r4, r6 │ │ │ │ + subs r6, r0, r7 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [r3, #64] @ 0x40 │ │ │ │ + ldr r4, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r0, [r4, #0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldr r4, [r5, #56] @ 0x38 │ │ │ │ + ldr r4, [r1, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [r0, #60] @ 0x3c │ │ │ │ + ldr r2, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r4, #68 @ 0x44 │ │ │ │ + cmp r4, #100 @ 0x64 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r7, #48] @ 0x30 │ │ │ │ + ldr r6, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [r0, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r4, #40 @ 0x28 │ │ │ │ + cmp r4, #72 @ 0x48 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [r0, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r4, #32] │ │ │ │ + ldr r6, [r0, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r1, #156 @ 0x9c │ │ │ │ + adds r1, #188 @ 0xbc │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r6, [r5, #48] @ 0x30 │ │ │ │ + ldr r6, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (2c2d8c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -76437,23 +76436,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2c29c8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ add.w r0, r4, #76 @ 0x4c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 879094 │ │ │ │ + b.w 8790c4 │ │ │ │ nop │ │ │ │ ldrsh r6, [r4, r3] │ │ │ │ lsls r1, r6, #3 │ │ │ │ cmp ip, pc │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ + ldr r0, [r1, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2d9c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -76490,15 +76489,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 885be4 │ │ │ │ + bl 885c14 │ │ │ │ cbz r0, 2c2e44 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -76514,19 +76513,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ ldrsh r0, [r5, r1] │ │ │ │ lsls r1, r6, #3 │ │ │ │ strb r0, [r3, #2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #122 @ 0x7a │ │ │ │ + cmp r2, #154 @ 0x9a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r5!, {} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2e74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -76543,31 +76542,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (2c2f10 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (2c2f14 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 87fec4 │ │ │ │ + bl 87fef4 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 881f2c │ │ │ │ + bl 881f5c │ │ │ │ cbz r0, 2c2efe │ │ │ │ ldr r3, [pc, #92] @ (2c2f18 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (2c2f1c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8818f4 │ │ │ │ + bl 881924 │ │ │ │ mov r0, r5 │ │ │ │ - bl 881ca0 │ │ │ │ + bl 881cd0 │ │ │ │ ldr r2, [pc, #72] @ (2c2f20 ) │ │ │ │ ldr r3, [pc, #52] @ (2c2f0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76584,15 +76583,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r6, r6] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #24] │ │ │ │ + ldr r2, [r2, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrb r4, [r1, r6] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r5, [pc, #176] @ (2c2fcc ) │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ ldrb r4, [r4, r5] │ │ │ │ @@ -76670,27 +76669,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 2c29c8 │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 879094 │ │ │ │ + b.w 8790c4 │ │ │ │ add r2, pc, #896 @ (adr r2, 2c3370 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldrb r0, [r0, r4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ cmp ip, pc │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #32] │ │ │ │ + str r6, [r7, #32] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldc2 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - str r6, [r7, #108] @ 0x6c │ │ │ │ + str r6, [r3, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c3008 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -76740,15 +76739,15 @@ │ │ │ │ beq.w 2c3330 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 889428 │ │ │ │ + bl 889458 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ blx 28d4c4 │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -76847,15 +76846,15 @@ │ │ │ │ strb.w r3, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c32d2 │ │ │ │ ldr r1, [pc, #464] @ (2c3394 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 879094 │ │ │ │ + bl 8790c4 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c3080 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 2c3082 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -76868,18 +76867,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88948c │ │ │ │ + bl 8894bc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 28b99c │ │ │ │ ldr r2, [pc, #396] @ (2c33a4 ) │ │ │ │ ldr r3, [pc, #348] @ (2c3374 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -76905,15 +76904,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28d6c4 │ │ │ │ b.n 2c3206 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -76923,43 +76922,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (2c33bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2c3264 │ │ │ │ ldr r2, [pc, #300] @ (2c33c0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (2c33c4 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (2c33c8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2c3264 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 28c464 │ │ │ │ ldr r3, [pc, #276] @ (2c33cc ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (2c33d0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (2c33d4 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2c3264 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (2c33d8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -76969,21 +76968,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (2c33e0 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldrb.w r3, [r5, #77] @ 0x4d │ │ │ │ cbz r3, 2c3334 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 879094 │ │ │ │ + bl 8790c4 │ │ │ │ b.n 2c320e │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (2c33e4 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -76991,25 +76990,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (2c33e8 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (2c33ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2c3264 │ │ │ │ movs r7, #0 │ │ │ │ b.n 2c320e │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2c2f24 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 879094 │ │ │ │ + bl 8790c4 │ │ │ │ b.n 2c320e │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 2c3126 │ │ │ │ ldr r3, [pc, #152] @ (2c33f0 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (2c33f4 ) │ │ │ │ ldr r1, [pc, #156] @ (2c33f8 ) │ │ │ │ @@ -77025,75 +77024,75 @@ │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, r0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r2, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #120] @ 0x78 │ │ │ │ + str r0, [r2, #124] @ 0x7c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + str r6, [r7, #124] @ 0x7c │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp ip, pc │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #88] @ 0x58 │ │ │ │ + str r6, [r3, #92] @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r0, #80] @ 0x50 │ │ │ │ + str r0, [r4, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #214 @ 0xd6 │ │ │ │ + movs r6, #246 @ 0xf6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r4, #100] @ 0x64 │ │ │ │ + str r4, [r0, #104] @ 0x68 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r2, #76] @ 0x4c │ │ │ │ + str r4, [r6, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r4, [r4, r0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - movs r6, #120 @ 0x78 │ │ │ │ + movs r6, #152 @ 0x98 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r0, #96] @ 0x60 │ │ │ │ + str r6, [r4, #96] @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r6, #68] @ 0x44 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r2, #112] @ 0x70 │ │ │ │ + str r2, [r6, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #68 @ 0x44 │ │ │ │ + movs r6, #100 @ 0x64 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r0, #68] @ 0x44 │ │ │ │ + str r4, [r4, #68] @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r6, #92] @ 0x5c │ │ │ │ + str r4, [r2, #96] @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #38 @ 0x26 │ │ │ │ + movs r6, #70 @ 0x46 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r4, #64] @ 0x40 │ │ │ │ + str r6, [r0, #68] @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r3, #96] @ 0x60 │ │ │ │ + str r6, [r7, #96] @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + str r4, [r5, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #0 │ │ │ │ + movs r6, #32 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r2, #112] @ 0x70 │ │ │ │ + str r4, [r6, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ + movs r6, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r2, [r4, #60] @ 0x3c │ │ │ │ + str r2, [r0, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r0, #96] @ 0x60 │ │ │ │ + str r4, [r4, #96] @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r5, #164 @ 0xa4 │ │ │ │ + movs r5, #196 @ 0xc4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r4, #56] @ 0x38 │ │ │ │ + str r4, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r5, #108 @ 0x6c │ │ │ │ + movs r5, #140 @ 0x8c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ + str r2, [r1, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c33fc : │ │ │ │ uxth r2, r0 │ │ │ │ push {lr} │ │ │ │ adds r3, r2, r1 │ │ │ │ uxth r3, r3 │ │ │ │ @@ -78194,15 +78193,15 @@ │ │ │ │ add ip, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, sp │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 88306c │ │ │ │ + bl 88309c │ │ │ │ ldr r2, [pc, #48] @ (2c3f50 ) │ │ │ │ ldr r3, [pc, #44] @ (2c3f4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -78262,19 +78261,19 @@ │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #16] @ (2c3fc8 ) │ │ │ │ ldr r0, [pc, #16] @ (2c3fcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - subs r2, r0, r6 │ │ │ │ + subs r2, r4, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r0, [r0, r2] │ │ │ │ + ldrh r0, [r4, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r3, r2] │ │ │ │ + ldrh r6, [r7, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c3fd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -78328,15 +78327,15 @@ │ │ │ │ eors r1, r2 │ │ │ │ adds r5, #16 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #8 │ │ │ │ eor.w r3, r3, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 89b46c │ │ │ │ + bl 89b49c │ │ │ │ cmp r5, sl │ │ │ │ blt.n 2c402e │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r8, r3 │ │ │ │ bls.n 2c4084 │ │ │ │ add r3, fp │ │ │ │ movs r0, #0 │ │ │ │ @@ -78364,15 +78363,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #320] @ (2c41f8 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, r4 │ │ │ │ + subs r2, r2, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #720] @ (2c4394 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c40c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78428,15 +78427,15 @@ │ │ │ │ eors r1, r2 │ │ │ │ adds r5, #16 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #8 │ │ │ │ eor.w r3, r3, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 89bbac │ │ │ │ + bl 89bbdc │ │ │ │ cmp r5, sl │ │ │ │ blt.n 2c4122 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r8, r3 │ │ │ │ bls.n 2c4178 │ │ │ │ add r3, fp │ │ │ │ movs r0, #0 │ │ │ │ @@ -78464,15 +78463,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #368] @ (2c431c ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, r0 │ │ │ │ + subs r6, r3, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r2, [pc, #768] @ (2c44b8 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c41b8 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78492,15 +78491,15 @@ │ │ │ │ moveq r9, r7 │ │ │ │ movne r9, r5 │ │ │ │ moveq r5, r7 │ │ │ │ movs r4, #0 │ │ │ │ add.w r1, r8, r4 │ │ │ │ adds r0, r6, r4 │ │ │ │ adds r4, #16 │ │ │ │ - bl 89b2bc │ │ │ │ + bl 89b2ec │ │ │ │ cmp r4, r9 │ │ │ │ blt.n 2c41ec │ │ │ │ cmp r7, r5 │ │ │ │ bls.n 2c4210 │ │ │ │ adds r3, r6, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -78535,15 +78534,15 @@ │ │ │ │ moveq r9, r7 │ │ │ │ movne r9, r5 │ │ │ │ moveq r5, r7 │ │ │ │ movs r4, #0 │ │ │ │ add.w r1, r8, r4 │ │ │ │ adds r0, r6, r4 │ │ │ │ adds r4, #16 │ │ │ │ - bl 89b97c │ │ │ │ + bl 89b9ac │ │ │ │ cmp r4, r9 │ │ │ │ blt.n 2c4258 │ │ │ │ cmp r7, r5 │ │ │ │ bls.n 2c427c │ │ │ │ adds r3, r6, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -79651,19 +79650,19 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ subs r6, #42 @ 0x2a │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #194 @ 0xc2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - lsrs r0, r3, #18 │ │ │ │ + lsrs r0, r7, #18 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r3, [pc, #600] @ (2c511c ) │ │ │ │ + ldr r3, [pc, #728] @ (2c519c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r3, [pc, #776] @ (2c51d0 ) │ │ │ │ + ldr r3, [pc, #904] @ (2c5250 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4ec8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -79730,19 +79729,19 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ subs r5, #94 @ 0x5e │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #238 @ 0xee │ │ │ │ lsls r1, r6, #3 │ │ │ │ - lsrs r4, r0, #15 │ │ │ │ + lsrs r4, r4, #15 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [pc, #776] @ (2c52a0 ) │ │ │ │ + ldr r2, [pc, #904] @ (2c5320 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #952] @ (2c5354 ) │ │ │ │ + ldr r3, [pc, #56] @ (2c4fd4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4f9c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -79810,19 +79809,19 @@ │ │ │ │ nop │ │ │ │ subs r4, #138 @ 0x8a │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #60 @ 0x3c │ │ │ │ lsls r1, r6, #3 │ │ │ │ - lsrs r2, r6, #11 │ │ │ │ + lsrs r2, r2, #12 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r1, [pc, #960] @ (2c542c ) │ │ │ │ + ldr r2, [pc, #64] @ (2c50ac ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #112] @ (2c50e0 ) │ │ │ │ + ldr r2, [pc, #240] @ (2c5160 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5070 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -79890,19 +79889,19 @@ │ │ │ │ nop │ │ │ │ subs r3, #180 @ 0xb4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ lsls r1, r6, #3 │ │ │ │ - lsrs r2, r3, #8 │ │ │ │ + lsrs r2, r7, #8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r1, [pc, #96] @ (2c51a4 ) │ │ │ │ + ldr r1, [pc, #224] @ (2c5224 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [pc, #272] @ (2c5258 ) │ │ │ │ + ldr r1, [pc, #400] @ (2c52d8 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5148 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -80284,19 +80283,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ bl 28e1c0 │ │ │ │ adds r7, #42 @ 0x2a │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #24 │ │ │ │ + lsls r0, r5, #24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ + cmp r2, fp │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r6, r9 │ │ │ │ + cmp r6, sp │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5588 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -80345,19 +80344,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ bl 28e1c0 │ │ │ │ adds r6, #162 @ 0xa2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #22 │ │ │ │ + lsls r0, r4, #22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add sl, r6 │ │ │ │ + add sl, sl │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add lr, r8 │ │ │ │ + add lr, ip │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5610 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80369,32 +80368,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (2c5698 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ ldr r1, [pc, #92] @ (2c569c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 86f158 │ │ │ │ + bl 86f188 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 89e060 │ │ │ │ + bl 89e090 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 2c5664 │ │ │ │ - bl 87e8b8 │ │ │ │ + bl 87e8e8 │ │ │ │ ldr r2, [pc, #56] @ (2c56a0 ) │ │ │ │ ldr r3, [pc, #44] @ (2c5694 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80409,17 +80408,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ adds r6, #22 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #32] @ (2c56bc ) │ │ │ │ + ldr r6, [pc, #160] @ (2c573c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - rors r0, r0 │ │ │ │ + rors r0, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r5, #212 @ 0xd4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c56a4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80433,40 +80432,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (2c5750 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f398 │ │ │ │ + bl 86f3c8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 2c573c │ │ │ │ mov r1, sp │ │ │ │ - bl 89df6c │ │ │ │ + bl 89df9c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 2c5736 │ │ │ │ cbz r7, 2c5708 │ │ │ │ ldr r6, [pc, #108] @ (2c5754 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c56ea │ │ │ │ mov r0, r7 │ │ │ │ - bl 84ec5c │ │ │ │ + bl 84ec8c │ │ │ │ ldr r2, [pc, #72] @ (2c5758 ) │ │ │ │ ldr r3, [pc, #56] @ (2c574c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80476,32 +80475,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 87e8b8 │ │ │ │ + bl 87e8e8 │ │ │ │ b.n 2c570e │ │ │ │ ldr r0, [pc, #28] @ (2c575c ) │ │ │ │ add r0, pc │ │ │ │ b.n 2c56d6 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #130 @ 0x82 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #456] @ (2c591c ) │ │ │ │ + ldr r5, [pc, #584] @ (2c599c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - mvns r4, r6 │ │ │ │ + add r4, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r5, #42 @ 0x2a │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r2, [r4, #26] │ │ │ │ + ldrh r2, [r0, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 002c5760 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80516,15 +80515,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28ccc8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8965bc │ │ │ │ + bl 8965ec │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2c57c0 │ │ │ │ ldr r2, [pc, #108] @ (2c5808 ) │ │ │ │ ldr r3, [pc, #104] @ (2c5804 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -80546,35 +80545,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 28b6d0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 89d8d8 │ │ │ │ + bl 89d908 │ │ │ │ b.n 2c57e8 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 8964f8 │ │ │ │ + bl 896528 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 89d904 │ │ │ │ + bl 89d934 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c57e0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28b99c │ │ │ │ b.n 2c5798 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #194 @ 0xc2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - orrs r6, r4 │ │ │ │ + muls r6, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5810 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -80589,15 +80588,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28ccc8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8965bc │ │ │ │ + bl 8965ec │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2c5874 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 2c58ae │ │ │ │ ldr r2, [pc, #156] @ (2c58ec ) │ │ │ │ ldr r3, [pc, #152] @ (2c58e8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -80621,31 +80620,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 28b6d0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 89d8d8 │ │ │ │ + bl 89d908 │ │ │ │ b.n 2c589c │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 8964f8 │ │ │ │ + bl 896528 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 89d904 │ │ │ │ + bl 89d934 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c5894 │ │ │ │ mov r0, r6 │ │ │ │ blx 28b99c │ │ │ │ b.n 2c584c │ │ │ │ ldr r2, [pc, #68] @ (2c58f4 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 896574 │ │ │ │ + bl 8965a4 │ │ │ │ ldr r2, [pc, #60] @ (2c58f8 ) │ │ │ │ ldr r3, [pc, #40] @ (2c58e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80653,65 +80652,65 @@ │ │ │ │ bne.n 2c58e0 │ │ │ │ ldr r2, [pc, #44] @ (2c58fc ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 896574 │ │ │ │ + b.w 8965a4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ adds r4, #18 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ lsls r1, r6, #3 │ │ │ │ - negs r6, r5 │ │ │ │ + cmp r6, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r0, #23 │ │ │ │ + lsls r4, r4, #23 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r3, #126 @ 0x7e │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strh r0, [r3, r3] │ │ │ │ + strh r0, [r7, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 28db58 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7354e4 │ │ │ │ + bl 735514 │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 2c5990 │ │ │ │ mov r0, r4 │ │ │ │ - bl 735a8c │ │ │ │ + bl 735abc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r3, [pc, #92] @ (2c5998 ) │ │ │ │ ldr r1, [pc, #92] @ (2c599c ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #80] @ (2c59a0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 7336c4 │ │ │ │ + bl 7336f4 │ │ │ │ ldr r1, [pc, #68] @ (2c59a4 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 28c784 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2c5982 │ │ │ │ @@ -80728,36 +80727,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28b3e8 │ │ │ │ ldr.w r8, [pc, #20] @ 2c59a8 │ │ │ │ add r8, pc │ │ │ │ b.n 2c5934 │ │ │ │ - adds r2, #116 @ 0x74 │ │ │ │ + adds r2, #148 @ 0x94 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - sbcs r2, r5 │ │ │ │ + rors r2, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #32 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 735a8c │ │ │ │ + bl 735abc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 735a8c │ │ │ │ + bl 735abc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28d0c0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80791,20 +80790,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (2c5ab8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f398 │ │ │ │ + bl 86f3c8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 2c5a9e │ │ │ │ mov r1, sp │ │ │ │ - bl 7f3318 │ │ │ │ + bl 7f3348 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 2c5a78 │ │ │ │ mov r0, r5 │ │ │ │ bl 57dbb8 │ │ │ │ ldr r2, [pc, #104] @ (2c5abc ) │ │ │ │ ldr r3, [pc, #96] @ (2c5ab4 ) │ │ │ │ @@ -80827,40 +80826,40 @@ │ │ │ │ ldr r6, [pc, #68] @ (2c5ac0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c5a80 │ │ │ │ mov r0, r7 │ │ │ │ - bl 842834 │ │ │ │ + bl 842864 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2c5a4a │ │ │ │ ldr r1, [pc, #36] @ (2c5ac4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ b.n 2c5a50 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #26 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #216 @ (adr r6, 2c5b94 ) │ │ │ │ + add r6, pc, #344 @ (adr r6, 2c5c14 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r1, #232 @ 0xe8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - eors r6, r6 │ │ │ │ + lsls r6, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - eors r6, r3 │ │ │ │ + eors r6, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5ac8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80874,42 +80873,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f33c │ │ │ │ + bl 86f36c │ │ │ │ ldr r1, [pc, #188] @ (2c5bb8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ ldr r1, [pc, #180] @ (2c5bbc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ ldr r1, [pc, #172] @ (2c5bc0 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 2c5b6c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7364f0 │ │ │ │ + bl 736520 │ │ │ │ cbz r0, 2c5b88 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 735388 │ │ │ │ + bl 7353b8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 57dbb8 │ │ │ │ ldr r2, [pc, #128] @ (2c5bc4 ) │ │ │ │ ldr r3, [pc, #104] @ (2c5bb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -80923,59 +80922,59 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 870370 │ │ │ │ + bl 8703a0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2c5b3c │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f34d8 │ │ │ │ + bl 7f3508 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2c5b3c │ │ │ │ ldr r2, [pc, #60] @ (2c5bc8 ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (2c5bcc ) │ │ │ │ ldr r1, [pc, #64] @ (2c5bd0 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 87ea14 │ │ │ │ + bl 87ea44 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2c5b3c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ands r4, r3 │ │ │ │ + ands r4, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, pc, #384 @ (adr r5, 2c5d3c ) │ │ │ │ + add r5, pc, #512 @ (adr r5, 2c5dbc ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r4, r1, #23 │ │ │ │ + lsrs r4, r5, #23 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r1, [pc, #576] @ (2c5e04 ) │ │ │ │ + ldr r1, [pc, #704] @ (2c5e84 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r0, #246 @ 0xf6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r0, [r1, #23] │ │ │ │ + strb r0, [r5, #23] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r4, r7 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r7, #118 @ 0x76 │ │ │ │ + subs r7, #150 @ 0x96 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5bd4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80988,26 +80987,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ ldr r1, [pc, #192] @ (2c5cc4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7f354c │ │ │ │ + bl 7f357c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2c5c7c │ │ │ │ cbz r3, 2c5c44 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c5ca2 │ │ │ │ @@ -81037,25 +81036,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 8705c4 │ │ │ │ + bl 8705f4 │ │ │ │ b.n 2c5c44 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 870564 │ │ │ │ + bl 870594 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (2c5ccc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b4e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c5c22 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (2c5cd0 ) │ │ │ │ @@ -81068,26 +81067,26 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #82 @ 0x52 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #440 @ (adr r4, 2c5e7c ) │ │ │ │ + add r4, pc, #568 @ (adr r4, 2c5efc ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r0, r2, #19 │ │ │ │ + lsrs r0, r6, #19 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r4, [r3, #28] │ │ │ │ + str r4, [r7, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - vhadd.u32 q0, q3, q15 │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ + vhadd.u8 q8, q3, q15 │ │ │ │ + subs r6, #148 @ 0x94 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, #140 @ 0x8c │ │ │ │ + subs r6, #172 @ 0xac │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5cdc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81099,21 +81098,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (2c5d84 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f398 │ │ │ │ + bl 86f3c8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 2c5d56 │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7364f0 │ │ │ │ + bl 736520 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2c5d6a │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 2c5d5e │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -81131,40 +81130,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2c5d26 │ │ │ │ ldr r1, [pc, #44] @ (2c5d8c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ b.n 2c5d2e │ │ │ │ ldr r1, [pc, #36] @ (2c5d90 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ b.n 2c5d2e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #74 @ 0x4a │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #408 @ (adr r3, 2c5f20 ) │ │ │ │ + add r3, pc, #536 @ (adr r3, 2c5fa0 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #10 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - subs r6, #26 │ │ │ │ + subs r6, #58 @ 0x3a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r5, #234 @ 0xea │ │ │ │ + subs r6, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5d94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81176,19 +81175,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (2c5e08 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7378f4 │ │ │ │ + bl 737924 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 57dbb8 │ │ │ │ ldr r2, [pc, #56] @ (2c5e0c ) │ │ │ │ ldr r3, [pc, #44] @ (2c5e04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -81207,15 +81206,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #146 @ 0x92 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #80 @ 0x50 │ │ │ │ + adds r4, #112 @ 0x70 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r6, #102 @ 0x66 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c5e10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -81229,19 +81228,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (2c5e84 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7379e4 │ │ │ │ + bl 737a14 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 57dbb8 │ │ │ │ ldr r2, [pc, #56] @ (2c5e88 ) │ │ │ │ ldr r3, [pc, #44] @ (2c5e80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -81260,15 +81259,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #22 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #29 │ │ │ │ + lsls r0, r0, #30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r5, #234 @ 0xea │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c5e8c : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c5e9e │ │ │ │ @@ -81287,43 +81286,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 28ccc8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8965bc │ │ │ │ + bl 8965ec │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7336d4 │ │ │ │ + bl 733704 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2c5efc │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c5eda │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 2c5efc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 7333f0 │ │ │ │ + bl 733420 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 28d324 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c5ed6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 896574 │ │ │ │ + bl 8965a4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c5eda │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 28c9b0 │ │ │ │ nop │ │ │ │ - subs r4, #232 @ 0xe8 │ │ │ │ + subs r5, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5f0c : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c5f1e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -81338,19 +81337,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 28ccc8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8965bc │ │ │ │ + bl 8965ec │ │ │ │ ldr r0, [pc, #68] @ (2c5f88 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7f3318 │ │ │ │ + bl 7f3348 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c5f7c │ │ │ │ ldr r6, [pc, #56] @ (2c5f8c ) │ │ │ │ add r6, pc │ │ │ │ b.n 2c5f5c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -81361,29 +81360,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 28ba44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c5f58 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 896574 │ │ │ │ + bl 8965a4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c5f5c │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 842834 │ │ │ │ + b.w 842864 │ │ │ │ nop │ │ │ │ - subs r4, #106 @ 0x6a │ │ │ │ + subs r4, #138 @ 0x8a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, #104 @ 0x68 │ │ │ │ + subs r4, #136 @ 0x88 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c5f98 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ @ instruction: 0x479e │ │ │ │ lsls r6, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -81392,47 +81391,47 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (2c6000 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #64] @ (2c6004 ) │ │ │ │ ldr r1, [pc, #64] @ (2c6008 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #48] @ (2c600c ) │ │ │ │ ldr r3, [pc, #52] @ (2c6010 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldc2 0, cr0, [ip], #-440 @ 0xfffffe48 │ │ │ │ - subs r4, #14 │ │ │ │ + mrrc2 0, 6, r0, ip, cr14 │ │ │ │ + subs r4, #46 @ 0x2e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r3, #230 @ 0xe6 │ │ │ │ + subs r4, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, #30 │ │ │ │ + subs r4, #62 @ 0x3e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, #56 @ 0x38 │ │ │ │ + subs r4, #88 @ 0x58 │ │ │ │ lsls r6, r3, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -81445,15 +81444,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (2c6078 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cbz r3, 2c6056 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -81464,25 +81463,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (2c607c ) │ │ │ │ ldr r4, [pc, #32] @ (2c6080 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2c6042 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbc4006e │ │ │ │ - subs r3, #234 @ 0xea │ │ │ │ + umaal r0, r0, r4, lr │ │ │ │ + subs r4, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, #2 │ │ │ │ + subs r4, #34 @ 0x22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r3, #228 @ 0xe4 │ │ │ │ + subs r4, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r3, #252 @ 0xfc │ │ │ │ + subs r4, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c6084 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -81502,15 +81501,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (2c6240 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #32] │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -81592,15 +81591,15 @@ │ │ │ │ blx 28db4c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (2c6250 ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2c6126 │ │ │ │ blx 28ca08 │ │ │ │ ldr r3, [pc, #160] @ (2c6254 ) │ │ │ │ ldr r6, [r4, #32] │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (2c6258 ) │ │ │ │ add r3, pc │ │ │ │ @@ -81608,15 +81607,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2c614e │ │ │ │ ldr r3, [pc, #136] @ (2c6260 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -81624,15 +81623,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (2c624c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c60dc │ │ │ │ ldr r0, [pc, #112] @ (2c6264 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r4, #32] │ │ │ │ b.n 2c60dc │ │ │ │ ldr r3, [pc, #104] @ (2c6268 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c6148 │ │ │ │ @@ -81641,50 +81640,50 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c6148 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (2c626c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2c6148 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xfb54006e │ │ │ │ + @ instruction: 0xfb74006e │ │ │ │ cmp r3, #150 @ 0x96 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - subs r3, #108 @ 0x6c │ │ │ │ + subs r3, #140 @ 0x8c │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #134 @ 0x86 │ │ │ │ + subs r3, #166 @ 0xa6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #134 @ 0x86 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #234 @ 0xea │ │ │ │ lsls r1, r6, #3 │ │ │ │ adds r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #54 @ 0x36 │ │ │ │ + subs r3, #86 @ 0x56 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xfa36006e │ │ │ │ - subs r2, #238 @ 0xee │ │ │ │ + @ instruction: 0xfa56006e │ │ │ │ + subs r3, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, #126 @ 0x7e │ │ │ │ + subs r2, #158 @ 0x9e │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r4, [r4, #13] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #140 @ 0x8c │ │ │ │ + subs r2, #172 @ 0xac │ │ │ │ lsls r6, r3, #1 │ │ │ │ bics r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #4 │ │ │ │ + subs r3, #36 @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c62ac │ │ │ │ sub sp, #8 │ │ │ │ @@ -81693,24 +81692,24 @@ │ │ │ │ ldr r1, [pc, #40] @ (2c62b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c6084 │ │ │ │ nop │ │ │ │ - vld4.16 {d16-d19}, [r6 :128], lr │ │ │ │ - subs r2, #188 @ 0xbc │ │ │ │ + vst1.8 {d0[3]}, [r6], lr │ │ │ │ + subs r2, #220 @ 0xdc │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r3, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c62b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81722,15 +81721,15 @@ │ │ │ │ cbz r1, 2c62e4 │ │ │ │ ldr r0, [pc, #40] @ (2c62fc ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 8804a0 │ │ │ │ + b.w 8804d0 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (2c6300 ) │ │ │ │ add r0, pc │ │ │ │ bl 542044 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -81810,15 +81809,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2c63c4 │ │ │ │ ldr r0, [pc, #112] @ (2c641c ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c63c4 │ │ │ │ ldr r3, [pc, #84] @ (2c6410 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2c63de │ │ │ │ movs r3, #1 │ │ │ │ @@ -81845,29 +81844,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2c63c2 │ │ │ │ ldr r0, [pc, #40] @ (2c6420 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2c63c2 │ │ │ │ cmp r0, #218 @ 0xda │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldrsh r6, [r5, r1] │ │ │ │ lsls r0, r0, #4 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #992] @ (2c67f8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #22 │ │ │ │ + subs r2, #54 @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r1, #196 @ 0xc4 │ │ │ │ + subs r1, #228 @ 0xe4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c6424 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81941,15 +81940,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (2c6528 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 8804d8 │ │ │ │ + bl 880508 │ │ │ │ b.n 2c646e │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c64e8 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c645c │ │ │ │ ldr r3, [pc, #64] @ (2c652c ) │ │ │ │ @@ -81979,23 +81978,23 @@ │ │ │ │ lsls r0, r0, #4 │ │ │ │ ldrb r2, [r7, r4] │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r7, #144 @ 0x90 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldrb r4, [r0, r4] │ │ │ │ lsls r0, r0, #4 │ │ │ │ - @ instruction: 0xf7ac006e │ │ │ │ - subs r0, #150 @ 0x96 │ │ │ │ + @ instruction: 0xf7cc006e │ │ │ │ + subs r0, #182 @ 0xb6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf794006e │ │ │ │ - subs r0, #126 @ 0x7e │ │ │ │ + @ instruction: 0xf7b4006e │ │ │ │ + subs r0, #158 @ 0x9e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, #226 @ 0xe2 │ │ │ │ + subs r1, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c6544 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -82061,15 +82060,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 2c65f4 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 2c65d8 │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 8804b8 │ │ │ │ + b.w 8804e8 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b65c │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -82199,18 +82198,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c6740 ) │ │ │ │ ldr r0, [pc, #20] @ (2c6744 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - sbc.w r0, ip, #15597568 @ 0xee0000 │ │ │ │ - adds r6, #86 @ 0x56 │ │ │ │ + @ instruction: 0xf58c006e │ │ │ │ + adds r6, #118 @ 0x76 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r7, #18 │ │ │ │ + adds r7, #50 @ 0x32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c6748 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82255,15 +82254,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 541c94 │ │ │ │ cbz r0, 2c67e4 │ │ │ │ ldr r0, [pc, #120] @ (2c682c ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 8804d8 │ │ │ │ + bl 880508 │ │ │ │ ldr r2, [pc, #112] @ (2c6830 ) │ │ │ │ ldr r3, [pc, #92] @ (2c681c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82290,15 +82289,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (2c683c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c677e │ │ │ │ ldr r0, [pc, #60] @ (2c6840 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2c677e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ movs r4, #216 @ 0xd8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #210 @ 0xd2 │ │ │ │ @@ -82317,15 +82316,15 @@ │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r6, r7] │ │ │ │ lsls r0, r0, #4 │ │ │ │ subs r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #92 @ 0x5c │ │ │ │ + adds r6, #124 @ 0x7c │ │ │ │ lsls r6, r3, #1 │ │ │ │ cbz r1, 2c6886 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2c6894 ) │ │ │ │ @@ -82410,21 +82409,21 @@ │ │ │ │ b.n 2c68e8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c692c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ subs r6, #202 @ 0xca │ │ │ │ lsls r6, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (2c693c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ nop │ │ │ │ subs r6, #190 @ 0xbe │ │ │ │ lsls r6, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82437,51 +82436,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (2c69a8 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7359c4 │ │ │ │ + bl 7359f4 │ │ │ │ ldr r3, [pc, #60] @ (2c69ac ) │ │ │ │ ldr r2, [pc, #64] @ (2c69b0 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (2c69b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7340c8 │ │ │ │ + bl 7340f8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #100] @ 0x64 │ │ │ │ + ldr r6, [r6, #100] @ 0x64 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #48 @ 0x30 │ │ │ │ + adds r5, #80 @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r0, [r1, #2] │ │ │ │ + strh r0, [r5, #2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c69c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87f460 │ │ │ │ - adds r4, #246 @ 0xf6 │ │ │ │ + b.w 87f490 │ │ │ │ + adds r5, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -82540,25 +82539,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c6a34 │ │ │ │ ldr r0, [pc, #24] @ (2c6a74 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2c6a34 │ │ │ │ movs r2, #16 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #128 @ 0x80 │ │ │ │ + adds r4, #160 @ 0xa0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -82596,26 +82595,26 @@ │ │ │ │ bne.n 2c6ab4 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 2c6b08 │ │ │ │ movs r0, #0 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ ldr r3, [pc, #56] @ (2c6b44 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c6ae0 │ │ │ │ ldr r3, [pc, #48] @ (2c6b48 ) │ │ │ │ @@ -82627,29 +82626,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c6ae0 │ │ │ │ ldr r0, [pc, #36] @ (2c6b50 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2c6ae0 │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 2c6ad4 │ │ │ │ movs r1, #170 @ 0xaa │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #206 @ 0xce │ │ │ │ + adds r3, #238 @ 0xee │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -82674,15 +82673,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6b84 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 28b99c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -82699,79 +82698,79 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (2c6c80 ) │ │ │ │ ldr r2, [pc, #100] @ (2c6c84 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (2c6c88 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 2c6c3e │ │ │ │ bl 2c6a18 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 2c6c52 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 28b99c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 2c6c6c │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b998 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf0bc006e │ │ │ │ - adds r2, #246 @ 0xf6 │ │ │ │ + @ instruction: 0xf0dc006e │ │ │ │ + adds r3, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r3, #10 │ │ │ │ + adds r3, #42 @ 0x2a │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (2c6e10 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -82780,21 +82779,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (2c6e18 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (2c6e1c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2c6dce │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 88cda4 │ │ │ │ + bl 88cdd4 │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (2c6e20 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 28b65c │ │ │ │ add r5, pc │ │ │ │ @@ -82803,45 +82802,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c6daa │ │ │ │ ldr r6, [pc, #296] @ (2c6e28 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6d78 │ │ │ │ movs r0, #5 │ │ │ │ - bl 72fc34 │ │ │ │ + bl 72fc64 │ │ │ │ cbnz r0, 2c6d78 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 2c6d28 │ │ │ │ b.n 2c6d34 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 2c6d34 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c6d1e │ │ │ │ ldr r1, [pc, #244] @ (2c6e2c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6dda │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -82917,26 +82916,26 @@ │ │ │ │ ldr r3, [pc, #44] @ (2c6e34 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 2c6d5c │ │ │ │ strb r4, [r1, r5] │ │ │ │ lsls r0, r0, #4 │ │ │ │ - bics.w r0, r8, #110 @ 0x6e │ │ │ │ - adds r2, #114 @ 0x72 │ │ │ │ + orrs.w r0, r8, #110 @ 0x6e │ │ │ │ + adds r2, #146 @ 0x92 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r2, #134 @ 0x86 │ │ │ │ + adds r2, #166 @ 0xa6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r3, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r6, #3 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #68 @ 0x44 │ │ │ │ + adds r2, #100 @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r2, #12 │ │ │ │ + adds r2, #44 @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r2, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82951,27 +82950,27 @@ │ │ │ │ ldr r2, [pc, #48] @ (2c6e88 ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 869824 │ │ │ │ + b.w 869854 │ │ │ │ nop │ │ │ │ - cdp 0, 8, cr0, cr14, cr14, {3} │ │ │ │ - adds r0, #232 @ 0xe8 │ │ │ │ + cdp 0, 10, cr0, cr14, cr14, {3} │ │ │ │ + adds r1, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, #190 @ 0xbe │ │ │ │ + adds r0, #222 @ 0xde │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2c6ee4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -82979,49 +82978,49 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (2c6eec ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 2c6ece │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 733940 │ │ │ │ + b.w 733970 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cdp 0, 3, cr0, cr10, cr14, {3} │ │ │ │ - adds r0, #114 @ 0x72 │ │ │ │ + cdp 0, 5, cr0, cr10, cr14, {3} │ │ │ │ + adds r0, #146 @ 0x92 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, #152 @ 0x98 │ │ │ │ + adds r0, #184 @ 0xb8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c6f18 │ │ │ │ ldr r1, [pc, #56] @ (2c6f44 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 2c6f2a │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -83031,21 +83030,21 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (2c6f4c ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 2c6f18 │ │ │ │ - adds r0, #58 @ 0x3a │ │ │ │ + adds r0, #90 @ 0x5a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldc 0, cr0, [r0, #440]! @ 0x1b8 │ │ │ │ - cmp r7, #232 @ 0xe8 │ │ │ │ + ldcl 0, cr0, [r0, #440] @ 0x1b8 │ │ │ │ + adds r0, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cbz r0, 2c6f9c │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 2c6faa │ │ │ │ push {lr} │ │ │ │ @@ -83060,15 +83059,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2c6f88 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88cf14 │ │ │ │ + b.w 88cf44 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -83077,22 +83076,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 88cf14 │ │ │ │ + b.w 88cf44 │ │ │ │ nop │ │ │ │ │ │ │ │ 002c6fb4 : │ │ │ │ cbz r0, 2c6fbe │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 88cf14 │ │ │ │ + b.w 88cf44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c6fc8 : │ │ │ │ cbz r0, 2c7014 │ │ │ │ @@ -83112,15 +83111,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2c7000 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88cf14 │ │ │ │ + b.w 88cf44 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -83129,40 +83128,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 88cf14 │ │ │ │ + b.w 88cf44 │ │ │ │ nop │ │ │ │ │ │ │ │ 002c702c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 88cfb8 │ │ │ │ + bl 88cfe8 │ │ │ │ cbnz r0, 2c7054 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 88cdb0 │ │ │ │ - bl 88c158 │ │ │ │ + b.w 88cde0 │ │ │ │ + bl 88c188 │ │ │ │ ldr r3, [pc, #12] @ (2c7068 ) │ │ │ │ ldr r1, [pc, #16] @ (2c706c ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 88b6ec │ │ │ │ + bl 88b71c │ │ │ │ b.n 2c7044 │ │ │ │ - cmp r6, #254 @ 0xfe │ │ │ │ + cmp r7, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 002c7070 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -83208,31 +83207,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c70a6 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88eb84 │ │ │ │ + b.w 88ebb4 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ ldr r3, [pc, #36] @ (2c713c ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (2c7140 ) │ │ │ │ ldr r0, [pc, #40] @ (2c7144 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -83243,23 +83242,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2c714c ) │ │ │ │ ldr r0, [pc, #32] @ (2c7150 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - rsb r0, r4, lr, asr #1 │ │ │ │ - cmp r6, #86 @ 0x56 │ │ │ │ + @ instruction: 0xebe4006e │ │ │ │ + cmp r6, #118 @ 0x76 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r6, #110 @ 0x6e │ │ │ │ + cmp r6, #142 @ 0x8e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs.w r0, r0, lr, asr #1 │ │ │ │ - cmp r6, #66 @ 0x42 │ │ │ │ + rsbs r0, r0, lr, asr #1 │ │ │ │ + cmp r6, #98 @ 0x62 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r6, #78 @ 0x4e │ │ │ │ + cmp r6, #110 @ 0x6e │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7154 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c7158 : │ │ │ │ @@ -83324,16 +83323,16 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - @ instruction: 0xeb3a006e │ │ │ │ - @ instruction: 0xeb20006e │ │ │ │ + adcs.w r0, sl, lr, asr #1 │ │ │ │ + adc.w r0, r0, lr, asr #1 │ │ │ │ │ │ │ │ 002c71ec : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 2c7224 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -83381,18 +83380,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c7278 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - eor.w r0, r0, lr, asr #1 │ │ │ │ - cmp r5, #18 │ │ │ │ + @ instruction: 0xeaa0006e │ │ │ │ + cmp r5, #50 @ 0x32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r5, #60 @ 0x3c │ │ │ │ + cmp r5, #92 @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c727c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -83457,15 +83456,15 @@ │ │ │ │ bpl.n 2c72aa │ │ │ │ ldr r0, [pc, #64] @ (2c735c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2c72aa │ │ │ │ ldr r3, [pc, #48] @ (2c7360 ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (2c7364 ) │ │ │ │ ldr r0, [pc, #48] @ (2c7368 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -83474,26 +83473,26 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ adds r4, r3, r6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #18 │ │ │ │ + cmp r5, #50 @ 0x32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r0, [r0, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #172 @ 0xac │ │ │ │ + cmp r4, #204 @ 0xcc │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xe9aa006e │ │ │ │ - cmp r4, #60 @ 0x3c │ │ │ │ + strd r0, r0, [sl, #440] @ 0x1b8 │ │ │ │ + cmp r4, #92 @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c736c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -83531,26 +83530,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c738c │ │ │ │ ldr r0, [pc, #28] @ (2c73ec ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2c738c │ │ │ │ nop │ │ │ │ adds r2, r7, r2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #94 @ 0x5e │ │ │ │ + cmp r4, #126 @ 0x7e │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c73f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -83585,25 +83584,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c7414 │ │ │ │ ldr r0, [pc, #24] @ (2c7464 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2c7414 │ │ │ │ adds r2, r6, r0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #4 │ │ │ │ + cmp r4, #36 @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7468 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -83696,16 +83695,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r7, #30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe83e006e │ │ │ │ - ands.w r0, r8, #110 @ 0x6e │ │ │ │ + @ instruction: 0xe85e006e │ │ │ │ + bics.w r0, r8, #110 @ 0x6e │ │ │ │ asrs r2, r0, #28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c7578 : │ │ │ │ cbz r0, 2c757e │ │ │ │ b.w 2c6a18 │ │ │ │ movs r0, #0 │ │ │ │ @@ -83828,29 +83827,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (2c76dc ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - b.n 2c7354 │ │ │ │ + b.n 2c7394 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r0, #202 @ 0xca │ │ │ │ + cmp r0, #234 @ 0xea │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r1, #204 @ 0xcc │ │ │ │ + cmp r1, #236 @ 0xec │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c76e0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83862,34 +83861,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (2c772c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r3, [pc, #28] @ (2c7730 ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (2c7734 ) │ │ │ │ ldr r0, [pc, #28] @ (2c7738 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r1, #162 @ 0xa2 │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c72bc │ │ │ │ + b.n 2c72fc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r0, #86 @ 0x56 │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, pc, #608 @ (adr r4, 2c799c ) │ │ │ │ + add r4, pc, #736 @ (adr r4, 2c7a1c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002c773c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -83976,28 +83975,28 @@ │ │ │ │ beq.w 2c79da │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 2c7944 │ │ │ │ ldr r6, [pc, #580] @ (2c7a58 ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c78da │ │ │ │ ldr r5, [pc, #564] @ (2c7a5c ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (2c7a60 ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2c7860 │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 2c7850 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 2c7850 │ │ │ │ @@ -84034,15 +84033,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (2c7a6c ) │ │ │ │ ldr r2, [pc, #476] @ (2c7a70 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r6, [pc, #460] @ (2c7a74 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2c79ea │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 2c78d0 │ │ │ │ @@ -84062,27 +84061,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c69c4 │ │ │ │ b.n 2c7812 │ │ │ │ ldr r6, [pc, #420] @ (2c7a80 ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c7860 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (2c7a84 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (2c7a88 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ bl 2d117c │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2d1118 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -84100,15 +84099,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (2c7a94 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2c78a4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2c7812 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -84143,15 +84142,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (2c7aa0 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2c78a4 │ │ │ │ ldr r3, [pc, #248] @ (2c7aa4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c7766 │ │ │ │ ldr r3, [pc, #240] @ (2c7aa8 ) │ │ │ │ @@ -84160,15 +84159,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c7766 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (2c7aac ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2c7766 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c77e2 │ │ │ │ b.n 2c7920 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -84217,67 +84216,67 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ asrs r4, r5, #19 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #544] @ (2c7c78 ) │ │ │ │ lsls r0, r0, #4 │ │ │ │ - movs r7, #46 @ 0x2e │ │ │ │ + movs r7, #78 @ 0x4e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c73c4 │ │ │ │ + b.n 2c7404 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r6, #234 @ 0xea │ │ │ │ + movs r7, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (2c7b18 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c7324 │ │ │ │ + b.n 2c7364 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r6, #222 @ 0xde │ │ │ │ + movs r6, #254 @ 0xfe │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r0, #116 @ 0x74 │ │ │ │ + cmp r0, #148 @ 0x94 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r1, [pc, #296] @ (2c7ba0 ) │ │ │ │ lsls r0, r0, #4 │ │ │ │ ldr r1, [pc, #200] @ (2c7b44 ) │ │ │ │ lsls r0, r0, #4 │ │ │ │ ldr r1, [pc, #168] @ (2c7b28 ) │ │ │ │ lsls r0, r0, #4 │ │ │ │ - cmp r0, #180 @ 0xb4 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c8264 │ │ │ │ + b.n 2c72a4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r6, #40 @ 0x28 │ │ │ │ + movs r6, #72 @ 0x48 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c8204 │ │ │ │ + b.n 2c8244 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r6, #68 @ 0x44 │ │ │ │ + movs r6, #100 @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r0, #42 @ 0x2a │ │ │ │ + cmp r0, #74 @ 0x4a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c8148 │ │ │ │ + b.n 2c8188 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r5, #224 @ 0xe0 │ │ │ │ + movs r6, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r7, #162 @ 0xa2 │ │ │ │ + movs r7, #194 @ 0xc2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ sbcs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #24 │ │ │ │ + movs r7, #56 @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c808c │ │ │ │ + b.n 2c80cc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2c805c │ │ │ │ + b.n 2c809c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2c8000 │ │ │ │ + b.n 2c8040 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r5, #52 @ 0x34 │ │ │ │ + movs r5, #84 @ 0x54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #142 @ 0x8e │ │ │ │ + movs r6, #174 @ 0xae │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7ac4 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 2c7adc │ │ │ │ @@ -84299,15 +84298,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ nop │ │ │ │ │ │ │ │ 002c7b10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84351,26 +84350,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c7b32 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (2c7b94 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2c7b32 │ │ │ │ asrs r6, r2, #4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #42 @ 0x2a │ │ │ │ + movs r6, #74 @ 0x4a │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7b98 : │ │ │ │ cbz r0, 2c7ba4 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -84399,19 +84398,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c7be8 ) │ │ │ │ ldr r0, [pc, #20] @ (2c7bec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - b.n 2c7dfc │ │ │ │ + b.n 2c7e3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r3, #156 @ 0x9c │ │ │ │ + movs r3, #188 @ 0xbc │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r5, #242 @ 0xf2 │ │ │ │ + movs r6, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7bf0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c7c84 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -84443,25 +84442,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88ee6c │ │ │ │ + bl 88ee9c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -84567,23 +84566,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2c7d98 ) │ │ │ │ ldr r0, [pc, #28] @ (2c7d9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - svc 154 @ 0x9a │ │ │ │ + svc 186 @ 0xba │ │ │ │ lsls r6, r5, #1 │ │ │ │ - svc 122 @ 0x7a │ │ │ │ + svc 154 @ 0x9a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - svc 98 @ 0x62 │ │ │ │ + svc 130 @ 0x82 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r1, #244 @ 0xf4 │ │ │ │ + movs r2, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r4, #102 @ 0x66 │ │ │ │ + movs r4, #134 @ 0x86 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7da0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -84764,15 +84763,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (2c7f94 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2c7f74 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -84800,19 +84799,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ble.n 2c7efc │ │ │ │ + ble.n 2c7f3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r0, #20 │ │ │ │ + movs r0, #52 @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, r5, #7 │ │ │ │ + movs r0, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7f98 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84824,15 +84823,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 2c96c0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c96b4 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -84862,19 +84861,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ble.n 2c807c │ │ │ │ + ble.n 2c80bc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, r5, #5 │ │ │ │ + subs r0, r1, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, r1, #6 │ │ │ │ + subs r6, r5, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8024 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2c802e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -84888,19 +84887,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c8058 ) │ │ │ │ ldr r0, [pc, #20] @ (2c805c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - bgt.n 2c7f8c │ │ │ │ + bgt.n 2c7fcc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r4, r5, #4 │ │ │ │ + subs r4, r1, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #186 @ 0xba │ │ │ │ + movs r1, #218 @ 0xda │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8060 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2c806a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -84914,19 +84913,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c8094 ) │ │ │ │ ldr r0, [pc, #20] @ (2c8098 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - bgt.n 2c8150 │ │ │ │ + bgt.n 2c8190 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, r6, #3 │ │ │ │ + subs r0, r2, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #126 @ 0x7e │ │ │ │ + movs r1, #158 @ 0x9e │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c809c : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2c80a6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -84940,19 +84939,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c80d0 ) │ │ │ │ ldr r0, [pc, #20] @ (2c80d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - bgt.n 2c8114 │ │ │ │ + bgt.n 2c8154 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r4, r6, #2 │ │ │ │ + subs r4, r2, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #66 @ 0x42 │ │ │ │ + movs r1, #98 @ 0x62 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c80d8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85248,19 +85247,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c8370 ) │ │ │ │ ldr r0, [pc, #20] @ (2c8374 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - bls.n 2c8274 │ │ │ │ + bls.n 2c82b4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r4, r2, #0 │ │ │ │ + adds r4, r6, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r4, #2 │ │ │ │ + subs r2, r0, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8378 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -85273,18 +85272,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 28b6d0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 735e84 │ │ │ │ + bl 735eb4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 73599c │ │ │ │ + bl 7359cc │ │ │ │ mov r0, r5 │ │ │ │ blx 28b99c │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c8396 │ │ │ │ ldr r3, [pc, #28] @ (2c83dc ) │ │ │ │ add r3, pc │ │ │ │ @@ -85293,17 +85292,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrb r0, [r5, #18] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - subs r6, r7, #1 │ │ │ │ + subs r6, r3, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r0, #29] │ │ │ │ + ldrb r4, [r4, #29] │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r6, #50 @ 0x32 │ │ │ │ lsls r0, r0, #4 │ │ │ │ │ │ │ │ 002c83e0 : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -85323,15 +85322,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (2c8440 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2c840e │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2c8426 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c8408 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -85342,15 +85341,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldrb r4, [r6, #16] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - subs r0, r0, r5 │ │ │ │ + subs r0, r4, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrb r0, [r1, #16] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c8448 : │ │ │ │ ldr r3, [pc, #28] @ (2c8468 ) │ │ │ │ add r3, pc │ │ │ │ @@ -85395,27 +85394,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 2c84ae │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2c84ee │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 736264 │ │ │ │ + bl 736294 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 2c84a8 │ │ │ │ ldr r1, [pc, #80] @ (2c851c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 2c84a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -85433,36 +85432,36 @@ │ │ │ │ nop │ │ │ │ ldrb r6, [r5, #14] │ │ │ │ lsls r1, r6, #3 │ │ │ │ lsls r0, r7, #30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2c85a4 │ │ │ │ + bhi.n 2c85e4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r3, r4] │ │ │ │ + strh r2, [r7, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r6, #26 │ │ │ │ + lsls r0, r2, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r6, #76] @ 0x4c │ │ │ │ + str r6, [r2, #80] @ 0x50 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002c8520 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 33990c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72f364 │ │ │ │ + bl 72f394 │ │ │ │ cbz r0, 2c8562 │ │ │ │ mov r1, r5 │ │ │ │ bl 2c846c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c8588 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -85482,79 +85481,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 87ea14 │ │ │ │ + bl 87ea44 │ │ │ │ b.n 2c854e │ │ │ │ ldr r3, [pc, #44] @ (2c85b8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (2c85bc ) │ │ │ │ ldr r1, [pc, #48] @ (2c85c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2c854e │ │ │ │ nop │ │ │ │ - bvc.n 2c8698 │ │ │ │ + bvc.n 2c84d8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [pc, #936] @ (2c895c ) │ │ │ │ + ldr r4, [pc, #40] @ (2c85dc ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r6, r7, r7 │ │ │ │ + subs r6, r3, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvc.n 2c865c │ │ │ │ + bvc.n 2c869c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r2, r1, #2 │ │ │ │ + adds r2, r5, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r3, r7 │ │ │ │ + adds r0, r7, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c85c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (2c8614 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 2c8600 │ │ │ │ ldr.w ip, [pc, #52] @ 2c8618 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (2c861c ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r4, r5, r5 │ │ │ │ + adds r4, r1, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvs.n 2c8604 │ │ │ │ + bvc.n 2c8644 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r2, r5, r4 │ │ │ │ + adds r2, r1, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8620 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -85565,67 +85564,67 @@ │ │ │ │ cbz r0, 2c8658 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (2c8664 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - adds r6, r0, r4 │ │ │ │ + adds r6, r4, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8668 : │ │ │ │ cbz r0, 2c8694 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (2c86bc ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 2c869e │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (2c86c0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r0, r1, r3 │ │ │ │ + adds r0, r5, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, r5, r6 │ │ │ │ + subs r6, r1, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c86c4 : │ │ │ │ cbz r0, 2c86da │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -85644,56 +85643,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c8704 ) │ │ │ │ ldr r0, [pc, #20] @ (2c8708 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - bpl.n 2c86e0 │ │ │ │ + bvs.n 2c8720 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r0, r0, r2 │ │ │ │ + adds r0, r4, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r2, r1, r2 │ │ │ │ + adds r2, r5, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c870c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (2c8858 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c87cc │ │ │ │ ldr r4, [pc, #300] @ (2c885c ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (2c8860 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c8824 │ │ │ │ ldr r2, [pc, #276] @ (2c8864 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (2c8868 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #264] @ (2c886c ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c8802 │ │ │ │ ldr r7, [pc, #256] @ (2c8870 ) │ │ │ │ @@ -85701,25 +85700,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 2c877e │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c8802 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r2, [pc, #236] @ (2c8874 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2c8776 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2c8776 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -85732,36 +85731,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28b6cc │ │ │ │ ldr r4, [pc, #172] @ (2c887c ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 2c8814 │ │ │ │ ldr r0, [pc, #164] @ (2c8880 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (2c8884 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ bl 2d0ef0 │ │ │ │ cbz r0, 2c8814 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28dc70 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c87f8 │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ b.n 2c87f8 │ │ │ │ ldr r0, [pc, #112] @ (2c8888 ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28b6cc │ │ │ │ @@ -85777,45 +85776,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2c87be │ │ │ │ - adds r2, r4, r0 │ │ │ │ + adds r2, r0, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bpl.n 2c87b4 │ │ │ │ + bpl.n 2c87f4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r4, #31 │ │ │ │ + adds r2, r0, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r7, #15 │ │ │ │ + lsls r2, r3, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r3, r1] │ │ │ │ + str r4, [r7, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r2, [r1, #3] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - bpl.n 2c8954 │ │ │ │ + bpl.n 2c8794 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r2, #30 │ │ │ │ + asrs r0, r6, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, r5, r2 │ │ │ │ + subs r0, r1, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r0, r7 │ │ │ │ + adds r0, r4, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bmi.n 2c8880 │ │ │ │ + bpl.n 2c88c0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r6, #28 │ │ │ │ + asrs r4, r2, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, r3, r1 │ │ │ │ + subs r0, r7, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r2, #10 │ │ │ │ + asrs r2, r6, #10 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002c8890 : │ │ │ │ cbz r0, 2c8896 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -85828,45 +85827,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (2c88fc ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2c88da │ │ │ │ ldr.w ip, [pc, #64] @ 2c8900 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (2c8904 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - asrs r2, r2, #26 │ │ │ │ + asrs r2, r6, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bmi.n 2c8934 │ │ │ │ + bmi.n 2c8974 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r2, #25 │ │ │ │ + asrs r0, r6, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8908 : │ │ │ │ cbz r0, 2c8926 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c8932 │ │ │ │ @@ -86048,28 +86047,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 2c8abe │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c8b8e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c8ab6 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 2c8ab6 │ │ │ │ ldr r3, [pc, #292] @ (2c8bf8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (2c8bfc ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 736264 │ │ │ │ + bl 736294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c8ab6 │ │ │ │ ldr r3, [pc, #280] @ (2c8c00 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c8baa │ │ │ │ @@ -86087,27 +86086,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (2c8c0c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2c8b3c │ │ │ │ ldr r3, [pc, #204] @ (2c8bf8 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (2c8c10 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 735c14 │ │ │ │ + bl 735c44 │ │ │ │ ldr r2, [pc, #212] @ (2c8c14 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 2c7468 │ │ │ │ mov r1, r0 │ │ │ │ @@ -86120,15 +86119,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -86138,15 +86137,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2c8bca │ │ │ │ ldr r0, [pc, #132] @ (2c8c1c ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c8b04 │ │ │ │ ldr r3, [pc, #116] @ (2c8c20 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c8af0 │ │ │ │ @@ -86154,66 +86153,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2c8af0 │ │ │ │ ldr r0, [pc, #104] @ (2c8c28 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2c8af0 │ │ │ │ ldr r3, [pc, #96] @ (2c8c2c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c8b96 │ │ │ │ ldr r3, [pc, #76] @ (2c8c24 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c8b96 │ │ │ │ ldr r0, [pc, #80] @ (2c8c30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2c8b96 │ │ │ │ strb r0, [r3, #22] │ │ │ │ lsls r1, r6, #3 │ │ │ │ lsls r0, r4, #6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - bcs.n 2c8c5c │ │ │ │ + bcs.n 2c8c9c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r2, #18 │ │ │ │ + asrs r2, r6, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #904] @ (2c8f88 ) │ │ │ │ + ldr r5, [pc, #8] @ (2c8c08 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2c8bb0 │ │ │ │ + bne.n 2c8bf0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r1, #16 │ │ │ │ + asrs r4, r5, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r6, #16 │ │ │ │ + asrs r0, r2, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [pc, #536] @ (2c8e2c ) │ │ │ │ + ldr r4, [pc, #664] @ (2c8eac ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bne.n 2c8b54 │ │ │ │ + bne.n 2c8b94 │ │ │ │ lsls r6, r5, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vsubw.u , , d20 │ │ │ │ + @ instruction: 0xffff13c4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #26 │ │ │ │ + asrs r6, r2, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r4, [pc, #400] @ (2c8dc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #26 │ │ │ │ + asrs r0, r2, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8c34 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -86235,15 +86234,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2c8cd8 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (2c8cdc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 735c14 │ │ │ │ + bl 735c44 │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (2c8ce0 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -86270,32 +86269,32 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c8c68 │ │ │ │ ldr r0, [pc, #40] @ (2c8cf0 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2c8c68 │ │ │ │ vshr.u64 q8, q8, #34 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #288] @ (2c8e00 ) │ │ │ │ + ldr r3, [pc, #416] @ (2c8e80 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - beq.n 2c8da8 │ │ │ │ + beq.n 2c8be8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - beq.n 2c8d78 │ │ │ │ + beq.n 2c8db8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #23 │ │ │ │ + asrs r4, r7, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8cf4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -86307,15 +86306,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 2c8d18 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2c8d40 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c8d12 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 2c8d12 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -86338,15 +86337,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strb r4, [r5, #12] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - asrs r6, r6, #8 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8d68 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86357,15 +86356,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 2c8de6 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2c8db8 │ │ │ │ cbz r7, 2c8da4 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -86401,21 +86400,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2c8e0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r0, #7 │ │ │ │ + asrs r2, r4, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r6, {r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r4} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r0, #6 │ │ │ │ + asrs r2, r4, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r0, #19 │ │ │ │ + asrs r4, r4, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8e10 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -86493,19 +86492,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ adds r3, #78 @ 0x4e │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r6, #2 │ │ │ │ + asrs r0, r2, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r1, #16 │ │ │ │ + asrs r6, r5, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8ee0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -86552,51 +86551,51 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (2c8fb0 ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (2c8fb4 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 87ae40 │ │ │ │ + bl 87ae70 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c8f86 │ │ │ │ ldr r2, [pc, #64] @ (2c8fb8 ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c8f24 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 2c8f28 │ │ │ │ b.n 2c8f16 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87e8b8 │ │ │ │ + bl 87e8e8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2c8f74 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [r4, #-960] @ 0xfffffc40 │ │ │ │ ldc2 0, cr0, [ip, #-960]! @ 0xfffffc40 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #212 @ 0xd4 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ldc2 0, cr0, [r0, #-960] @ 0xfffffc40 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #14 │ │ │ │ + asrs r0, r6, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r2, #122 @ 0x7a │ │ │ │ lsls r0, r0, #4 │ │ │ │ │ │ │ │ 002c8fbc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -86655,54 +86654,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (2c90f0 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (2c90f4 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 87ae40 │ │ │ │ + bl 87ae70 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c909a │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (2c90f8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c8ff8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r1, [pc, #124] @ (2c90fc ) │ │ │ │ add r1, pc │ │ │ │ blx 28d324 │ │ │ │ cbnz r0, 2c90a6 │ │ │ │ ldr r2, [pc, #120] @ (2c9100 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (2c9104 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87e8b8 │ │ │ │ + bl 87e8e8 │ │ │ │ b.n 2c905c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r1, [pc, #88] @ (2c9108 ) │ │ │ │ add r1, pc │ │ │ │ blx 28d324 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c9086 │ │ │ │ ldr r2, [pc, #80] @ (2c910c ) │ │ │ │ add r2, pc │ │ │ │ @@ -86722,33 +86721,33 @@ │ │ │ │ stc2l 0, cr0, [r8], #-960 @ 0xfffffc40 │ │ │ │ adds r2, #2 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ldc2 0, cr0, [ip], #-960 @ 0xfffffc40 │ │ │ │ ldc2 0, cr0, [lr], {240} @ 0xf0 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #10 │ │ │ │ + asrs r6, r0, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldrh r2, [r1, #4] │ │ │ │ + ldrh r2, [r5, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r6, #9 │ │ │ │ + asrs r4, r2, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r1, #11 │ │ │ │ + asrs r2, r5, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r3, #10 │ │ │ │ + asrs r0, r7, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r3, #9 │ │ │ │ + asrs r4, r7, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r4} │ │ │ │ + ldmia r4, {r1, r2, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r5, #26 │ │ │ │ + lsrs r0, r1, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r2, #9 │ │ │ │ + asrs r6, r6, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c911c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86788,25 +86787,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #186 @ 0xba │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldmia r3!, {r7} │ │ │ │ + ldmia r3!, {r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r2, #24 │ │ │ │ + lsrs r2, r6, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r0, #7 │ │ │ │ + asrs r0, r4, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r3, {r3, r5, r6} │ │ │ │ + ldmia r3, {r3, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r7, #23 │ │ │ │ + lsrs r2, r3, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r4, #8 │ │ │ │ + asrs r0, r0, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c91a4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86846,23 +86845,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ adds r0, #54 @ 0x36 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - asrs r6, r4, #7 │ │ │ │ + asrs r6, r0, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r2, #7 │ │ │ │ + asrs r6, r6, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r2!, {r1, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r6, #21 │ │ │ │ + lsrs r4, r2, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r4, #4 │ │ │ │ + asrs r2, r0, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9224 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -86889,30 +86888,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28be84 │ │ │ │ ldr r3, [pc, #140] @ (2c92f4 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 2c927e │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ adds r4, #1 │ │ │ │ blx 28be84 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 2c92aa │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c926c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87ae40 │ │ │ │ + bl 87ae70 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c92cc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c926c │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -86928,33 +86927,33 @@ │ │ │ │ bne.n 2c92d4 │ │ │ │ ldr r0, [pc, #60] @ (2c92fc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28be80 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 87e8b8 │ │ │ │ + bl 87e8e8 │ │ │ │ b.n 2c929e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfa0000f0 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #6 │ │ │ │ + asrs r6, r4, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr??.w r0, [r4, #240] @ 0xf0 │ │ │ │ cmp r7, #164 @ 0xa4 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - asrs r4, r3, #2 │ │ │ │ + asrs r4, r7, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #24 │ │ │ │ + movs r1, #56 @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ vst1.8 @ instruction: 0xf98e00f0 │ │ │ │ - asrs r4, r5, #4 │ │ │ │ + asrs r4, r1, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (2c9528 ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -87171,40 +87170,40 @@ │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ vld4. {d0-d3}, [r0 :256], r0 │ │ │ │ ldrsb.w r0, [ip, r0, lsl #3] │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #5 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ asrs r2, r7, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r7, #5 │ │ │ │ + asrs r2, r3, #6 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + asrs r4, r3, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c9750 │ │ │ │ + b.n 2c9790 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r1, #5 │ │ │ │ + asrs r2, r5, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldrh.w r0, [r0, r0, lsl #3] │ │ │ │ - asrs r6, r5, #1 │ │ │ │ + asrs r6, r1, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c9654 │ │ │ │ + b.n 2c9694 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2c9638 │ │ │ │ + b.n 2c9678 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r7, #1 │ │ │ │ + asrs r0, r3, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - svc 220 @ 0xdc │ │ │ │ + svc 252 @ 0xfc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r0, #1 │ │ │ │ + asrs r2, r4, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r1, #1 │ │ │ │ + asrs r2, r5, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c956c : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (2c9630 ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -87279,17 +87278,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movt r0, #51440 @ 0xc8f0 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #31 │ │ │ │ + lsrs r4, r7, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r4, #31 │ │ │ │ + asrs r6, r0, #32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9640 : │ │ │ │ ldr r0, [pc, #4] @ (2c9648 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2c9300 │ │ │ │ nop │ │ │ │ @@ -87656,19 +87655,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c99c8 ) │ │ │ │ ldr r0, [pc, #20] @ (2c99cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - blt.n 2c9a98 │ │ │ │ + blt.n 2c98d8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r6, #26 │ │ │ │ + lsrs r6, r2, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r0, #27 │ │ │ │ + lsrs r0, r4, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c99d0 : │ │ │ │ cbz r0, 2c99d6 │ │ │ │ b.w 28b998 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -87695,19 +87694,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9a20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - blt.n 2c9a48 │ │ │ │ + blt.n 2c9a88 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r4, #25 │ │ │ │ + lsrs r4, r0, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r4, #26 │ │ │ │ + lsrs r0, r0, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9a24 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87751,25 +87750,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2c9aac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bge.n 2c99f0 │ │ │ │ + bge.n 2c9a30 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r7, #23 │ │ │ │ + lsrs r0, r3, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r6, #24 │ │ │ │ + lsrs r4, r2, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bge.n 2c99d4 │ │ │ │ + bge.n 2c9a14 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r4, #23 │ │ │ │ + lsrs r4, r0, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r6, #24 │ │ │ │ + lsrs r0, r2, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9ab0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87801,19 +87800,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9b10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bge.n 2c9b58 │ │ │ │ + bge.n 2c9b98 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r6, #21 │ │ │ │ + lsrs r4, r2, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r6, #22 │ │ │ │ + lsrs r0, r2, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9b14 : │ │ │ │ cbz r0, 2c9b24 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87830,19 +87829,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9b50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bls.n 2c9b18 │ │ │ │ + bge.n 2c9b58 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r6, #20 │ │ │ │ + lsrs r4, r2, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r6, #21 │ │ │ │ + lsrs r0, r2, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9b54 : │ │ │ │ cbz r0, 2c9b64 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87859,19 +87858,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9b90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bls.n 2c9ad8 │ │ │ │ + bls.n 2c9b18 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r6, #19 │ │ │ │ + lsrs r4, r2, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r6, #20 │ │ │ │ + lsrs r0, r2, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9b94 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -87890,19 +87889,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c9bd0 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9bd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - bls.n 2c9c90 │ │ │ │ + bls.n 2c9ad0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r5, #18 │ │ │ │ + lsrs r6, r1, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r5, #19 │ │ │ │ + lsrs r2, r1, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9bd8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -87921,19 +87920,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c9c14 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9c18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - bls.n 2c9c4c │ │ │ │ + bls.n 2c9c8c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r5, #17 │ │ │ │ + lsrs r2, r1, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r4, #18 │ │ │ │ + lsrs r6, r0, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9c1c : │ │ │ │ cbz r0, 2c9c2c │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87950,19 +87949,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9c58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 2c9c10 │ │ │ │ + bhi.n 2c9c50 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r5, #16 │ │ │ │ + lsrs r4, r1, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r5, #17 │ │ │ │ + lsrs r0, r1, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9c5c : │ │ │ │ cbz r0, 2c9c6c │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87979,19 +87978,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9c98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 2c9bd0 │ │ │ │ + bhi.n 2c9c10 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r5, #15 │ │ │ │ + lsrs r4, r1, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r5, #16 │ │ │ │ + lsrs r0, r1, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9c9c : │ │ │ │ cbz r0, 2c9cac │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -88007,19 +88006,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9cd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 2c9d90 │ │ │ │ + bhi.n 2c9dd0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r5, #14 │ │ │ │ + lsrs r4, r1, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r5, #15 │ │ │ │ + lsrs r0, r1, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9cdc : │ │ │ │ cbz r0, 2c9cec │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88036,19 +88035,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9d18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 2c9d50 │ │ │ │ + bhi.n 2c9d90 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r5, #13 │ │ │ │ + lsrs r4, r1, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r5, #14 │ │ │ │ + lsrs r0, r1, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9d1c : │ │ │ │ cbz r0, 2c9d2c │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88064,19 +88063,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9d54 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9d58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - bvc.n 2c9d10 │ │ │ │ + bvc.n 2c9d50 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r5, #12 │ │ │ │ + lsrs r4, r1, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r4, #13 │ │ │ │ + lsrs r6, r0, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9d5c : │ │ │ │ cbz r0, 2c9d6c │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88092,19 +88091,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9d94 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9d98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - bvc.n 2c9cd0 │ │ │ │ + bvc.n 2c9d10 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r5, #11 │ │ │ │ + lsrs r4, r1, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r4, #12 │ │ │ │ + lsrs r6, r0, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9d9c : │ │ │ │ cbz r0, 2c9dac │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88120,19 +88119,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9dd4 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9dd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - bvc.n 2c9e90 │ │ │ │ + bvc.n 2c9ed0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r5, #10 │ │ │ │ + lsrs r4, r1, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r4, #11 │ │ │ │ + lsrs r6, r0, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9ddc : │ │ │ │ cbz r0, 2c9dec │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88148,19 +88147,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9e14 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9e18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - bvc.n 2c9e50 │ │ │ │ + bvc.n 2c9e90 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r5, #9 │ │ │ │ + lsrs r4, r1, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r4, #10 │ │ │ │ + lsrs r6, r0, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9e1c : │ │ │ │ cbz r0, 2c9e2e │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88177,19 +88176,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c9e5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvs.n 2c9e10 │ │ │ │ + bvs.n 2c9e50 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r5, #8 │ │ │ │ + lsrs r2, r1, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r4, #9 │ │ │ │ + lsrs r4, r0, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9e60 : │ │ │ │ cbz r0, 2c9e70 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88205,19 +88204,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9e98 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9e9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - bvs.n 2c9dcc │ │ │ │ + bvs.n 2c9e0c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r5, #7 │ │ │ │ + lsrs r0, r1, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r4, #8 │ │ │ │ + lsrs r2, r0, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9ea0 : │ │ │ │ cbz r0, 2c9eb0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88233,19 +88232,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9ed8 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9edc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - bvs.n 2c9f8c │ │ │ │ + bvs.n 2c9fcc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r5, #6 │ │ │ │ + lsrs r0, r1, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r4, #7 │ │ │ │ + lsrs r2, r0, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9ee0 : │ │ │ │ cbz r0, 2c9ef2 │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88262,19 +88261,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c9f20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvs.n 2c9f4c │ │ │ │ + bvs.n 2c9f8c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsrs r6, r0, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r4, #6 │ │ │ │ + lsrs r0, r0, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9f24 : │ │ │ │ cbz r0, 2c9f36 │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88291,19 +88290,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c9f64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bpl.n 2c9f08 │ │ │ │ + bpl.n 2c9f48 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r4, #4 │ │ │ │ + lsrs r2, r0, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r3, #5 │ │ │ │ + lsrs r4, r7, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9f68 : │ │ │ │ cbz r0, 2c9f7a │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -88321,19 +88320,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c9fa8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bpl.n 2c9ec4 │ │ │ │ + bpl.n 2c9f04 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r3, #3 │ │ │ │ + lsrs r6, r7, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r3, #4 │ │ │ │ + lsrs r0, r7, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9fac : │ │ │ │ cbz r0, 2c9fbe │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -88351,19 +88350,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c9fec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bpl.n 2ca080 │ │ │ │ + bpl.n 2ca0c0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r3, #2 │ │ │ │ + lsrs r2, r7, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r2, #3 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9ff0 : │ │ │ │ cbz r0, 2ca002 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -88381,19 +88380,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2ca030 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bpl.n 2ca03c │ │ │ │ + bpl.n 2ca07c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r2, #1 │ │ │ │ + lsrs r6, r6, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r2, #2 │ │ │ │ + lsrs r0, r6, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ca034 : │ │ │ │ cbz r0, 2ca048 │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -88411,19 +88410,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2ca078 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bmi.n 2c9ff4 │ │ │ │ + bmi.n 2ca034 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r1, #32 │ │ │ │ + lsrs r6, r5, #32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r1, #1 │ │ │ │ + lsrs r0, r5, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ca07c : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 2ca090 │ │ │ │ ldr r3, [pc, #20] @ (2ca098 ) │ │ │ │ add r3, pc │ │ │ │ @@ -88431,15 +88430,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bvc.n 2ca0bc │ │ │ │ + bvc.n 2ca0fc │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002ca09c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88466,15 +88465,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 28e218 │ │ │ │ - bvs.n 2ca070 │ │ │ │ + bvs.n 2ca0b0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002ca0f0 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 2ca104 │ │ │ │ ldr r3, [pc, #20] @ (2ca10c ) │ │ │ │ add r3, pc │ │ │ │ @@ -88482,15 +88481,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bvs.n 2ca04c │ │ │ │ + bvs.n 2ca08c │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002ca110 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88520,21 +88519,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2ca170 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvs.n 2ca224 │ │ │ │ + bvs.n 2ca264 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bvs.n 2ca1ec │ │ │ │ + bvs.n 2ca22c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r0, #30 │ │ │ │ + lsls r6, r4, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r2, #30 │ │ │ │ + lsls r4, r6, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ca174 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88593,15 +88592,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 28e218 │ │ │ │ nop │ │ │ │ - bvs.n 2ca21c │ │ │ │ + bvs.n 2ca25c │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2ca2ba │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2ca292 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -88717,17 +88716,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca282 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 2ca262 │ │ │ │ nop │ │ │ │ - cbz r2, 2ca392 │ │ │ │ + cbz r2, 2ca39a │ │ │ │ lsls r2, r6, #1 │ │ │ │ - uxtb r0, r1 │ │ │ │ + uxtb r0, r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -88809,24 +88808,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 2ca40c │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2ca430 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 28ba44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ca406 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ca406 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -89033,15 +89032,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldrh r4, [r1, r5] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [pc, #4] @ (2ca634 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ lsls r2, r5, #8 │ │ │ │ lsls r6, r7, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 2ca6bc │ │ │ │ @@ -89107,122 +89106,122 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (2ca788 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #148] @ (2ca78c ) │ │ │ │ ldr r3, [pc, #148] @ (2ca790 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (2ca794 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (2ca798 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r3, [pc, #140] @ (2ca79c ) │ │ │ │ ldr r2, [pc, #140] @ (2ca7a0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (2ca7a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r3, [pc, #132] @ (2ca7a8 ) │ │ │ │ ldr r2, [pc, #136] @ (2ca7ac ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (2ca7b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r3, [pc, #128] @ (2ca7b4 ) │ │ │ │ ldr r2, [pc, #128] @ (2ca7b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (2ca7bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r3, [pc, #120] @ (2ca7c0 ) │ │ │ │ ldr r2, [pc, #124] @ (2ca7c4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (2ca7c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r3, [pc, #116] @ (2ca7cc ) │ │ │ │ ldr r2, [pc, #116] @ (2ca7d0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (2ca7d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r3, [pc, #108] @ (2ca7d8 ) │ │ │ │ ldr r2, [pc, #112] @ (2ca7dc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2ca7e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 736710 │ │ │ │ - add r6, sp, #912 @ 0x390 │ │ │ │ + b.w 736740 │ │ │ │ + add r7, sp, #16 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf4da005d │ │ │ │ - @ instruction: 0xf4b2005d │ │ │ │ + @ instruction: 0xf4fa005d │ │ │ │ + @ instruction: 0xf4d2005d │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [ip, #-416]! @ 0xfffffe60 │ │ │ │ + stc2l 0, cr0, [ip, #-416] @ 0xfffffe60 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #31] │ │ │ │ + strh r2, [r2, #0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #7 │ │ │ │ + lsls r2, r7, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #7 │ │ │ │ + lsls r4, r6, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ + add r0, pc, #104 @ (adr r0, 2ca840 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #6 │ │ │ │ + lsls r4, r3, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (2ca8cc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -89232,61 +89231,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca898 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (2ca8d8 ) │ │ │ │ ldr r6, [pc, #188] @ (2ca8dc ) │ │ │ │ - bl 73f544 │ │ │ │ + bl 73f574 │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #168] @ (2ca8e0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 743454 │ │ │ │ + bl 743484 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 73f704 │ │ │ │ + bl 73f734 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ca882 │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ - bl 743dc8 │ │ │ │ + bl 743df8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #112] @ (2ca8e4 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 743a2c │ │ │ │ + bl 743a5c │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -89297,40 +89296,40 @@ │ │ │ │ ldr r2, [pc, #76] @ (2ca8ec ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - lsls r2, r7, #4 │ │ │ │ + lsls r2, r3, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, sp, #816 @ 0x330 │ │ │ │ + add r5, sp, #944 @ 0x3b0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r0, #5 │ │ │ │ + lsls r4, r4, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r2, #5 │ │ │ │ + lsls r6, r6, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r5, #5 │ │ │ │ + lsls r2, r1, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r4, #5 │ │ │ │ + lsls r4, r0, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb920068 │ │ │ │ - lsls r6, r6, #2 │ │ │ │ + @ instruction: 0xfbb20068 │ │ │ │ + lsls r6, r2, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ca930 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89338,29 +89337,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2ca938 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2ca93c ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b6cc │ │ │ │ - add r4, sp, #776 @ 0x308 │ │ │ │ + add r4, sp, #904 @ 0x388 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r0, r5 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, r7 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bge.n 2ca8e8 │ │ │ │ + bge.n 2ca928 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ca980 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89368,27 +89367,28 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2ca988 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2ca98c ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b6cc │ │ │ │ - add r4, sp, #456 @ 0x1c8 │ │ │ │ + add r4, sp, #584 @ 0x248 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vshr.u16 q8, , #8 │ │ │ │ - vshr.u32 q8, , #22 │ │ │ │ - bge.n 2ca898 │ │ │ │ + vshr.u32 q8, , #8 │ │ │ │ + movs r2, r1 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + bge.n 2ca8d8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ca9d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89396,27 +89396,27 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2ca9d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2ca9dc ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b6cc │ │ │ │ - add r4, sp, #136 @ 0x88 │ │ │ │ + add r4, sp, #264 @ 0x108 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vshr.u8 q0, , #8 │ │ │ │ - vshr.u16 q0, , #6 │ │ │ │ - bge.n 2caa48 │ │ │ │ + vshr.u32 q0, , #24 │ │ │ │ + vshr.u32 q0, , #6 │ │ │ │ + bge.n 2caa88 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2caa20 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89424,27 +89424,27 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2caa28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2caa2c ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b6cc │ │ │ │ - add r3, sp, #840 @ 0x348 │ │ │ │ + add r3, sp, #968 @ 0x3c8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vqadd.u64 q0, q4, │ │ │ │ - vqadd.u8 q8, q5, │ │ │ │ - bls.n 2ca9f8 │ │ │ │ + vqadd.u16 q8, q4, │ │ │ │ + vqadd.u32 q8, q5, │ │ │ │ + bge.n 2caa38 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2caadc │ │ │ │ sub sp, #16 │ │ │ │ @@ -89461,22 +89461,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2caae8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2caaec ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87416c │ │ │ │ + bl 87419c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2caa8e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 2caaae │ │ │ │ @@ -89487,15 +89487,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2caaf8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r2, [pc, #76] @ (2caafc ) │ │ │ │ ldr r3, [pc, #48] @ (2caae4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89507,26 +89507,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, sp, #528 @ 0x210 │ │ │ │ + add r3, sp, #656 @ 0x290 │ │ │ │ lsls r2, r6, #1 │ │ │ │ b.n 2caeb4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 7, r0, cr6, cr13, {2} │ │ │ │ - mrc2 0, 6, r0, cr0, cr13, {2} │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ + vqadd.u8 q0, q3, │ │ │ │ + mrc2 0, 7, r0, cr0, cr13, {2} │ │ │ │ + add r3, sp, #328 @ 0x148 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vqadd.u16 q0, q0, │ │ │ │ - mrc2 0, 4, r0, cr4, cr13, {2} │ │ │ │ + vqadd.u64 q0, q0, │ │ │ │ + mrc2 0, 5, r0, cr4, cr13, {2} │ │ │ │ b.n 2cae14 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2cabac │ │ │ │ @@ -89544,22 +89544,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2cabb8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2cabbc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87416c │ │ │ │ + bl 87419c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cab5e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 2cab7e │ │ │ │ @@ -89570,15 +89570,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2cabc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r2, [pc, #76] @ (2cabcc ) │ │ │ │ ldr r3, [pc, #48] @ (2cabb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89590,26 +89590,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, sp, #720 @ 0x2d0 │ │ │ │ + add r2, sp, #848 @ 0x350 │ │ │ │ lsls r2, r6, #1 │ │ │ │ b.n 2cade4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 0, r0, cr6, cr13, {2} │ │ │ │ - mcr2 0, 0, r0, cr0, cr13, {2} │ │ │ │ - add r2, sp, #392 @ 0x188 │ │ │ │ + mrc2 0, 1, r0, cr6, cr13, {2} │ │ │ │ + mcr2 0, 1, r0, cr0, cr13, {2} │ │ │ │ + add r2, sp, #520 @ 0x208 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - mrc2 0, 3, r0, cr0, cr13, {2} │ │ │ │ - stc2l 0, cr0, [r4, #372] @ 0x174 │ │ │ │ + mrc2 0, 4, r0, cr0, cr13, {2} │ │ │ │ + stc2l 0, cr0, [r4, #372]! @ 0x174 │ │ │ │ b.n 2cad44 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2cac7c │ │ │ │ @@ -89627,22 +89627,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2cac88 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2cac8c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87416c │ │ │ │ + bl 87419c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cac2e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 2cac4e │ │ │ │ @@ -89653,15 +89653,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2cac98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r2, [pc, #76] @ (2cac9c ) │ │ │ │ ldr r3, [pc, #48] @ (2cac84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89673,26 +89673,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, sp, #912 @ 0x390 │ │ │ │ + add r2, sp, #16 │ │ │ │ lsls r2, r6, #1 │ │ │ │ b.n 2cad14 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r6, #-372] @ 0xfffffe8c │ │ │ │ - ldc2 0, cr0, [r0, #-372]! @ 0xfffffe8c │ │ │ │ - add r1, sp, #584 @ 0x248 │ │ │ │ + stc2l 0, cr0, [r6, #-372]! @ 0xfffffe8c │ │ │ │ + ldc2l 0, cr0, [r0, #-372] @ 0xfffffe8c │ │ │ │ + add r1, sp, #712 @ 0x2c8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldc2l 0, cr0, [r0, #372] @ 0x174 │ │ │ │ - ldc2l 0, cr0, [r4], #372 @ 0x174 │ │ │ │ + ldc2l 0, cr0, [r0, #372]! @ 0x174 │ │ │ │ + ldc2 0, cr0, [r4, #-372] @ 0xfffffe8c │ │ │ │ svc 234 @ 0xea │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2cad4c │ │ │ │ @@ -89710,22 +89710,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2cad58 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2cad5c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87416c │ │ │ │ + bl 87419c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cacfe │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 2cad1e │ │ │ │ @@ -89736,15 +89736,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2cad68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r2, [pc, #76] @ (2cad6c ) │ │ │ │ ldr r3, [pc, #48] @ (2cad54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89756,26 +89756,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, sp, #80 @ 0x50 │ │ │ │ + add r1, sp, #208 @ 0xd0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ svc 120 @ 0x78 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r6], #-372 @ 0xfffffe8c │ │ │ │ - stc2l 0, cr0, [r0], #-372 @ 0xfffffe8c │ │ │ │ - add r0, sp, #776 @ 0x308 │ │ │ │ + ldc2 0, cr0, [r6], {93} @ 0x5d │ │ │ │ + stc2 0, cr0, [r0], {93} @ 0x5d │ │ │ │ + add r0, sp, #904 @ 0x388 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stc2 0, cr0, [ip, #-372]! @ 0xfffffe8c │ │ │ │ - stc2 0, cr0, [r4], #-372 @ 0xfffffe8c │ │ │ │ + stc2l 0, cr0, [ip, #-372] @ 0xfffffe8c │ │ │ │ + mcrr2 0, 5, r0, r4, cr13 │ │ │ │ svc 26 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2cada8 │ │ │ │ @@ -89784,69 +89784,69 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2cadb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc70 │ │ │ │ - add r0, sp, #264 @ 0x108 │ │ │ │ + add r0, sp, #392 @ 0x188 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfba8005d │ │ │ │ - @ instruction: 0xfbba005d │ │ │ │ + @ instruction: 0xfbc8005d │ │ │ │ + @ instruction: 0xfbda005d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2cadec │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (2cadf0 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2cadf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc70 │ │ │ │ - add r7, pc, #1016 @ (adr r7, 2cb1e8 ) │ │ │ │ + add r0, sp, #120 @ 0x78 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfb64005d │ │ │ │ - @ instruction: 0xfb76005d │ │ │ │ + @ instruction: 0xfb84005d │ │ │ │ + @ instruction: 0xfb96005d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2cae30 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (2cae34 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2cae38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc70 │ │ │ │ - add r7, pc, #744 @ (adr r7, 2cb11c ) │ │ │ │ + add r7, pc, #872 @ (adr r7, 2cb19c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfb20005d │ │ │ │ - @ instruction: 0xfb32005d │ │ │ │ + @ instruction: 0xfb40005d │ │ │ │ + @ instruction: 0xfb52005d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2cae8c │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -89854,33 +89854,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (2cae94 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 28b99c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r7, pc, #472 @ (adr r7, 2cb068 ) │ │ │ │ + add r7, pc, #600 @ (adr r7, 2cb0e8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfadc005d │ │ │ │ - @ instruction: 0xfaee005d │ │ │ │ + @ instruction: 0xfafc005d │ │ │ │ + @ instruction: 0xfb0e005d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2caee8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -89888,88 +89888,88 @@ │ │ │ │ ldr r1, [pc, #60] @ (2caef0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 28b99c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r7, pc, #104 @ (adr r7, 2caf54 ) │ │ │ │ + add r7, pc, #232 @ (adr r7, 2cafd4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfa80005d │ │ │ │ - @ instruction: 0xfa92005d │ │ │ │ + @ instruction: 0xfaa0005d │ │ │ │ + @ instruction: 0xfab2005d │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (2caf70 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #108] @ (2caf74 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (2caf78 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 2caf64 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 2caf4c │ │ │ │ ldr.w ip, [pc, #84] @ 2caf7c │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (2caf80 ) │ │ │ │ ldr r1, [pc, #84] @ (2caf84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ - bl 7438d4 │ │ │ │ + bl 743904 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 28b99c │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 28b99c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b998 │ │ │ │ blx 28bcc4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 2caf20 │ │ │ │ nop │ │ │ │ - add r6, pc, #768 @ (adr r6, 2cb274 ) │ │ │ │ + add r6, pc, #896 @ (adr r6, 2cb2f4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfa28005d │ │ │ │ - @ instruction: 0xfa38005d │ │ │ │ - add r6, pc, #632 @ (adr r6, 2cb1f8 ) │ │ │ │ + @ instruction: 0xfa48005d │ │ │ │ + @ instruction: 0xfa58005d │ │ │ │ + add r6, pc, #760 @ (adr r6, 2cb278 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfa44005d │ │ │ │ - @ instruction: 0xfa5a005d │ │ │ │ + @ instruction: 0xfa64005d │ │ │ │ + @ instruction: 0xfa7a005d │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2cb004 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #108] @ (2cb008 ) │ │ │ │ @@ -89979,15 +89979,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 2cafda │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 28dc74 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -90002,28 +90002,28 @@ │ │ │ │ ldr r2, [pc, #52] @ (2cb010 ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsb.w r0, [r8, #93] @ 0x5d │ │ │ │ - add r6, pc, #168 @ (adr r6, 2cb0b4 ) │ │ │ │ + ldrsh.w r0, [r8, #93] @ 0x5d │ │ │ │ + add r6, pc, #296 @ (adr r6, 2cb134 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsb.w r0, [lr, #93] @ 0x5d │ │ │ │ - @ instruction: 0xfa84005d │ │ │ │ + ldrsh.w r0, [lr, #93] @ 0x5d │ │ │ │ + @ instruction: 0xfaa4005d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2cb0bc ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #152] @ (2cb0c0 ) │ │ │ │ @@ -90032,15 +90032,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (2cb0c8 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #140] @ (2cb0cc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 2cb050 │ │ │ │ ldr r3, [pc, #132] @ (2cb0d0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -90088,26 +90088,26 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ccde8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2cb050 │ │ │ │ nop │ │ │ │ - add r5, pc, #640 @ (adr r5, 2cb340 ) │ │ │ │ + add r5, pc, #768 @ (adr r5, 2cb3c0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vst4.16 {d0-d3}, [r2 :64]! │ │ │ │ - ldrsb.w r0, [sl, sp, lsl #1] │ │ │ │ + vld4.16 {d0-d3}, [r2 :64]! │ │ │ │ + ldrsh.w r0, [sl, sp, lsl #1] │ │ │ │ bgt.n 2cb0d4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ mov r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #7 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - @ instruction: 0xfa26005d │ │ │ │ - @ instruction: 0xfa1a005d │ │ │ │ + @ instruction: 0xfa46005d │ │ │ │ + @ instruction: 0xfa3a005d │ │ │ │ ldr r5, [pc, #176] @ (2cb190 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [lr, sp, lsl #3] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -90136,19 +90136,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 743738 │ │ │ │ + bl 743768 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2cb160 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 2cb190 │ │ │ │ @@ -90171,20 +90171,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 743738 │ │ │ │ + bl 743768 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cb160 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 2cb27c │ │ │ │ ldr.w r2, [pc, #1192] @ 2cb660 │ │ │ │ movs r4, #0 │ │ │ │ @@ -90328,19 +90328,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (2cb674 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7437d0 │ │ │ │ + bl 743800 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2cb160 │ │ │ │ movs r0, #1 │ │ │ │ b.n 2cb166 │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 2cb160 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -90640,34 +90640,34 @@ │ │ │ │ b.n 2cb512 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 2cb6c4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [lr, sp, lsl #1] │ │ │ │ - add r4, pc, #656 @ (adr r4, 2cb8e8 ) │ │ │ │ + ldr??.w r0, [lr, sp, lsl #1] │ │ │ │ + add r4, pc, #784 @ (adr r4, 2cb968 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr.w r0, [lr, sp, lsl #1] │ │ │ │ + ldr??.w r0, [lr, sp, lsl #1] │ │ │ │ bge.n 2cb5fc │ │ │ │ lsls r0, r6, #3 │ │ │ │ @ instruction: 0xf698007d │ │ │ │ - ldrb.w r0, [r6, sp, lsl #1] │ │ │ │ - @ instruction: 0xf7de005d │ │ │ │ - add r2, pc, #776 @ (adr r2, 2cb978 ) │ │ │ │ + ldrh.w r0, [r6, sp, lsl #1] │ │ │ │ + @ instruction: 0xf7fe005d │ │ │ │ + add r2, pc, #904 @ (adr r2, 2cb9f8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf664005d │ │ │ │ - @ instruction: 0xf67a005d │ │ │ │ - @ instruction: 0xf6ee005d │ │ │ │ - movt r0, #34909 @ 0x885d │ │ │ │ - add r1, pc, #424 @ (adr r1, 2cb82c ) │ │ │ │ + @ instruction: 0xf684005d │ │ │ │ + @ instruction: 0xf69a005d │ │ │ │ + @ instruction: 0xf70e005d │ │ │ │ + @ instruction: 0xf6e8005d │ │ │ │ + add r1, pc, #552 @ (adr r1, 2cb8ac ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, pc, #280 @ (adr r1, 2cb7a0 ) │ │ │ │ + add r1, pc, #408 @ (adr r1, 2cb820 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf5e0005d │ │ │ │ + addw r0, r0, #2141 @ 0x85d │ │ │ │ ldr r3, [pc, #88] @ (2cb6e8 ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2cb6c2 │ │ │ │ mov ip, r1 │ │ │ │ @@ -90734,15 +90734,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (2cb754 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8804d8 │ │ │ │ + bl 880508 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90774,15 +90774,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (2cb7a0 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (2cb7a4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 8804d8 │ │ │ │ + b.w 880508 │ │ │ │ ldr r0, [pc, #24] @ (2cb7a8 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 2cb764 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 2cb77a │ │ │ │ @@ -90808,15 +90808,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (2cb7e4 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 8804d8 │ │ │ │ + b.w 880508 │ │ │ │ ldr r2, [pc, #16] @ (2cb7e8 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2cb7b6 │ │ │ │ nop │ │ │ │ ldr r1, [pc, #624] @ (2cba54 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -90838,15 +90838,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 28b99c │ │ │ │ ldr r0, [pc, #20] @ (2cb828 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 8804d8 │ │ │ │ + b.w 880508 │ │ │ │ ldr r1, [pc, #12] @ (2cb82c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2cb804 │ │ │ │ nop │ │ │ │ lsrs r4, r0, #8 │ │ │ │ lsls r0, r0, #4 │ │ │ │ @@ -90891,15 +90891,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 2cb86c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ bcc.n 2cb88c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2cb844 │ │ │ │ @@ -90928,15 +90928,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (2cbad8 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r1, [pc, #488] @ (2cbadc ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2cbaaa │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -90971,15 +90971,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2cb902 │ │ │ │ ldr r3, [pc, #404] @ (2cbae0 ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r3, [pc, #384] @ (2cbadc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cb900 │ │ │ │ ldr r3, [pc, #384] @ (2cbae4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -90992,24 +90992,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2cb900 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (2cbaec ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2cb902 │ │ │ │ ldr r2, [pc, #356] @ (2cbaf0 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r1, [pc, #320] @ (2cbadc ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2cb900 │ │ │ │ ldr r2, [pc, #332] @ (2cbaf4 ) │ │ │ │ @@ -91023,24 +91023,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2cb900 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (2cbaf8 ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2cb902 │ │ │ │ ldr r2, [pc, #264] @ (2cbad8 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r1, [pc, #252] @ (2cbadc ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2cb900 │ │ │ │ ldr r2, [pc, #272] @ (2cbafc ) │ │ │ │ @@ -91054,24 +91054,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2cb900 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (2cbb00 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2cb902 │ │ │ │ ldr r2, [pc, #200] @ (2cbad8 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r1, [pc, #188] @ (2cbadc ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2cb900 │ │ │ │ ldr r2, [pc, #212] @ (2cbb04 ) │ │ │ │ @@ -91085,25 +91085,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2cb900 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (2cbb08 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2cb902 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 2ca0f0 │ │ │ │ ldr r3, [pc, #128] @ (2cbae0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r2, [pc, #112] @ (2cbadc ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2cb900 │ │ │ │ ldr r3, [pc, #148] @ (2cbb0c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -91119,15 +91119,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (2cbb10 ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2cb902 │ │ │ │ ldr r2, [pc, #104] @ (2cbb14 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2cb900 │ │ │ │ @@ -91137,52 +91137,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2cb900 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (2cbb18 ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2cb900 │ │ │ │ nop │ │ │ │ bcc.n 2cbbc8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r4, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #21 │ │ │ │ + lsrs r0, r0, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #21 │ │ │ │ + lsrs r6, r6, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #21 │ │ │ │ + lsrs r0, r4, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #20 │ │ │ │ + lsrs r4, r0, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ orrs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #16 │ │ │ │ + lsrs r0, r4, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r4, [r4, #24] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #19 │ │ │ │ + lsrs r6, r6, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002cbb1c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91219,19 +91219,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (2cbb88 ) │ │ │ │ ldr r0, [pc, #16] @ (2cbb8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r4, r2, #17 │ │ │ │ + lsrs r4, r6, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r3, #17 │ │ │ │ + lsrs r6, r7, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -91264,30 +91264,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2cbc12 │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 2cbc58 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 2cbc20 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 2cbb1c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 85ee3c │ │ │ │ + bl 85ee6c │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 2cbc74 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -91342,25 +91342,25 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ lsls r4, r3, #25 │ │ │ │ lsls r0, r0, #4 │ │ │ │ lsls r2, r0, #25 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r2, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r2, r6, #14 │ │ │ │ + lsrs r2, r2, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r0, #13 │ │ │ │ + lsrs r6, r4, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r2, r6, #14 │ │ │ │ + lsrs r2, r2, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r5, #12 │ │ │ │ + lsrs r6, r1, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002cbccc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91399,27 +91399,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (2cbd40 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cbce6 │ │ │ │ ldr r0, [pc, #28] @ (2cbd44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2cbce6 │ │ │ │ ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r4, lr │ │ │ │ lsls r1, r6, #3 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #13 │ │ │ │ + lsrs r0, r6, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002cbd48 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91518,15 +91518,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 541c94 │ │ │ │ cbz r0, 2cbe46 │ │ │ │ bl 59c09c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 85ee3c │ │ │ │ + b.w 85ee6c │ │ │ │ nop │ │ │ │ bics r0, r7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ lsls r2, r4, #17 │ │ │ │ lsls r0, r0, #4 │ │ │ │ │ │ │ │ 002cbe5c : │ │ │ │ @@ -91581,25 +91581,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (2cbfc8 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (2cbfcc ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r3, [pc, #228] @ (2cbfd0 ) │ │ │ │ ldr r1, [pc, #232] @ (2cbfd4 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r2, [pc, #216] @ (2cbfd8 ) │ │ │ │ ldr r3, [pc, #188] @ (2cbfc0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -91623,26 +91623,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (2cbfe4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2cbefe │ │ │ │ bl 541e2c │ │ │ │ cbnz r0, 2cbf5c │ │ │ │ movs r0, #12 │ │ │ │ bl 541c94 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2cbefe │ │ │ │ bl 59c09c │ │ │ │ b.n 2cbefe │ │ │ │ mov r0, r9 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 2cbefe │ │ │ │ movs r7, #1 │ │ │ │ b.n 2cbf7c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2cbb1c │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -91679,27 +91679,27 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r2, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #7 │ │ │ │ + lsrs r2, r4, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r7, [sp, #760] @ 0x2f8 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r6, r3, #3 │ │ │ │ + lsrs r6, r7, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldmia r5, {r1, r3, r4, r5} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - str r7, [sp, #448] @ 0x1c0 │ │ │ │ + str r7, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r6, r1, #5 │ │ │ │ + lsrs r6, r5, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r1, #2 │ │ │ │ + lsrs r6, r5, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002cbfe8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91804,26 +91804,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 541c94 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2cc06e │ │ │ │ b.n 2cc0c8 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 28b65c │ │ │ │ ldr r3, [pc, #48] @ (2cc14c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -91832,15 +91832,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (2cc150 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 2cc078 │ │ │ │ lsls r4, r5, #6 │ │ │ │ lsls r0, r0, #4 │ │ │ │ lsls r2, r4, #6 │ │ │ │ lsls r0, r0, #4 │ │ │ │ @@ -92016,15 +92016,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -92125,15 +92125,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -92278,15 +92278,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -92329,20 +92329,20 @@ │ │ │ │ stmia r6!, {r1, r2, r3, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002cc62c : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2cc638 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 8804a0 │ │ │ │ + b.w 8804d0 │ │ │ │ nop │ │ │ │ @ instruction: 0xfbec00ff │ │ │ │ │ │ │ │ 002cc63c : │ │ │ │ - b.w 8804b8 │ │ │ │ + b.w 8804e8 │ │ │ │ │ │ │ │ 002cc640 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (2cc6bc ) │ │ │ │ @@ -92417,15 +92417,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 2cc714 │ │ │ │ bl 2cb758 │ │ │ │ ldr r0, [pc, #96] @ (2cc758 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 8804d8 │ │ │ │ + bl 880508 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -92438,44 +92438,44 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (2cc764 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2cc702 │ │ │ │ ldr r3, [pc, #48] @ (2cc768 ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (2cc76c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2cc770 ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2cc732 │ │ │ │ subs r2, #134 @ 0x86 │ │ │ │ lsls r1, r6, #3 │ │ │ │ @ instruction: 0xfb2200ff │ │ │ │ - ldrh r6, [r1, #60] @ 0x3c │ │ │ │ + ldrh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r6, r5, #2 │ │ │ │ + lsls r6, r1, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r0, #7 │ │ │ │ + lsls r2, r4, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r5, #58] @ 0x3a │ │ │ │ + ldrh r6, [r1, #60] @ 0x3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r1, #2 │ │ │ │ + lsls r4, r5, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r0, #6 │ │ │ │ + lsls r2, r4, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -92739,15 +92739,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (2cca50 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87f460 │ │ │ │ + b.w 87f490 │ │ │ │ movs r0, #12 │ │ │ │ blx 28b65c │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -92770,25 +92770,25 @@ │ │ │ │ bpl.n 2cc9e2 │ │ │ │ ldr r0, [pc, #36] @ (2cca60 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ stmia r2!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - vqadd.u8 q0, q6, │ │ │ │ + vqadd.u32 q0, q6, │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 7, r0, cr2, cr13, {2} │ │ │ │ + vqadd.u16 q0, q1, │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2ccb04 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #144] @ (2ccb08 ) │ │ │ │ @@ -93058,94 +93058,94 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #176] @ (2ccdc4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2cccce │ │ │ │ ldr r3, [pc, #160] @ (2ccdc8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ccb78 │ │ │ │ ldr r3, [pc, #152] @ (2ccdcc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ccb78 │ │ │ │ ldr r0, [pc, #144] @ (2ccdd0 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2ccb78 │ │ │ │ ldr r2, [pc, #136] @ (2ccdd4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #136] @ (2ccdd8 ) │ │ │ │ ldr r1, [pc, #140] @ (2ccddc ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2cccd4 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ mov r1, r0 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movs r2, #107 @ 0x6b │ │ │ │ ldr r3, [pc, #108] @ (2ccde0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (2ccde4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 87ebac │ │ │ │ + bl 87ebdc │ │ │ │ b.n 2ccd60 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2, r3} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #22] │ │ │ │ + strb r4, [r6, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mcr2 0, 1, r0, cr10, cr13, {2} │ │ │ │ - mrc2 0, 1, r0, cr0, cr13, {2} │ │ │ │ - bhi.n 2ccd54 │ │ │ │ + mcr2 0, 2, r0, cr10, cr13, {2} │ │ │ │ + mrc2 0, 2, r0, cr0, cr13, {2} │ │ │ │ + bhi.n 2ccd94 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stc2 0, cr0, [lr, #372]! @ 0x174 │ │ │ │ - lsls r6, r3, #13 │ │ │ │ + stc2l 0, cr0, [lr, #372] @ 0x174 │ │ │ │ + lsls r6, r7, #13 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stc2 0, cr0, [r2, #372] @ 0x174 │ │ │ │ + stc2 0, cr0, [r2, #372]! @ 0x174 │ │ │ │ ittt pl │ │ │ │ lslpl r0, r6, #3 │ │ │ │ - ldc2pl 0, cr0, [ip], #372 @ 0x174 │ │ │ │ - ldrhpl r2, [r6, #14] │ │ │ │ + ldc2lpl 0, cr0, [ip], {93} @ 0x5d │ │ │ │ + ldrhpl r2, [r2, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - mcrr2 0, 5, r0, sl, cr13 │ │ │ │ + stc2l 0, cr0, [sl], #-372 @ 0xfffffe8c │ │ │ │ asrs r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r4], #-372 @ 0xfffffe8c │ │ │ │ - stc2 0, cr0, [r4], #-372 @ 0xfffffe8c │ │ │ │ - ldrh r6, [r6, #12] │ │ │ │ + stc2 0, cr0, [r4], {93} @ 0x5d │ │ │ │ + mcrr2 0, 5, r0, r4, cr13 │ │ │ │ + ldrh r6, [r2, #14] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stc2 0, cr0, [ip], {93} @ 0x5d │ │ │ │ - ldrh r6, [r1, #12] │ │ │ │ + stc2 0, cr0, [ip], #-372 @ 0xfffffe8c │ │ │ │ + ldrh r6, [r5, #12] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfbe6005d │ │ │ │ + stc2 0, cr0, [r6], {93} @ 0x5d │ │ │ │ │ │ │ │ 002ccde8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -93259,15 +93259,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (2ccf40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ccf1a │ │ │ │ ldr r0, [pc, #52] @ (2ccf44 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2cce94 │ │ │ │ ldr r3, [pc, #44] @ (2ccf48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ccf0c │ │ │ │ @@ -93275,27 +93275,27 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ccf0c │ │ │ │ ldr r0, [pc, #32] @ (2ccf50 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2ccf0c │ │ │ │ nop │ │ │ │ pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb20005d │ │ │ │ + @ instruction: 0xfb40005d │ │ │ │ asrs r4, r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfae2005d │ │ │ │ + @ instruction: 0xfb02005d │ │ │ │ │ │ │ │ 002ccf54 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ @@ -93330,15 +93330,15 @@ │ │ │ │ blx 28b518 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 879dc8 │ │ │ │ + b.w 879df8 │ │ │ │ │ │ │ │ 002ccfbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -93475,17 +93475,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2cd158 ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ - strh r6, [r2, #46] @ 0x2e │ │ │ │ + strh r6, [r6, #46] @ 0x2e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vst4.16 {d0-d3}, [r2 :64]! │ │ │ │ + vld4.16 {d0-d3}, [r2 :64]! │ │ │ │ │ │ │ │ 002cd15c : │ │ │ │ cbz r1, 2cd16c │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 2cd184 │ │ │ │ movs r0, #0 │ │ │ │ @@ -93511,15 +93511,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r2, [r3, #44] @ 0x2c │ │ │ │ + strh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002cd1a8 : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -93785,18 +93785,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2cd450 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r4, #22] │ │ │ │ + strh r6, [r0, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf614005d │ │ │ │ - @ instruction: 0xf624005d │ │ │ │ + @ instruction: 0xf634005d │ │ │ │ + movw r0, #18525 @ 0x485d │ │ │ │ │ │ │ │ 002cd454 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -93999,15 +93999,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 879c64 │ │ │ │ + bl 879c94 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2cd6d2 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -94017,15 +94017,15 @@ │ │ │ │ cbz r0, 2cd6d6 │ │ │ │ ldr r1, [pc, #156] @ (2cd724 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28c550 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ ldr r2, [pc, #140] @ (2cd728 ) │ │ │ │ ldr r3, [pc, #124] @ (2cd718 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -94054,19 +94054,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (2cd73c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #336 @ 0x150 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 879dc8 │ │ │ │ + bl 879df8 │ │ │ │ b.n 2cd6d2 │ │ │ │ ldr r1, [pc, #64] @ (2cd740 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (2cd744 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -94081,24 +94081,24 @@ │ │ │ │ ldr r5, [pc, #176] @ (2cd7d0 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb600 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ push {r5, r7, lr} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strh r0, [r3, #2] │ │ │ │ + strh r0, [r7, #2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - usat r0, #29, sl, asr #1 │ │ │ │ - strh r2, [r0, #2] │ │ │ │ + ubfx r0, sl, #1, #30 │ │ │ │ + strh r2, [r4, #2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - usat r0, #29, r2, asr #1 │ │ │ │ - bfi r0, ip, #1, #29 │ │ │ │ - strh r6, [r3, #0] │ │ │ │ + ubfx r0, r2, #1, #30 │ │ │ │ + usat r0, #29, ip, lsl #1 │ │ │ │ + strh r6, [r7, #0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bfi r0, r0, #1, #29 │ │ │ │ + usat r0, #29, r0, lsl #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94113,25 +94113,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (2cd804 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ ldr r1, [pc, #128] @ (2cd808 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ ldr r1, [pc, #120] @ (2cd80c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f398 │ │ │ │ + bl 86f3c8 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28d2fc <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -94165,30 +94165,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 2cc154 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2cbd48 │ │ │ │ nop │ │ │ │ - ssat r0, #30, r0, asr #1 │ │ │ │ - @ instruction: 0xf31c005d │ │ │ │ - @ instruction: 0xf318005d │ │ │ │ + sbfx r0, r0, #1, #30 │ │ │ │ + @ instruction: 0xf33c005d │ │ │ │ + @ instruction: 0xf338005d │ │ │ │ │ │ │ │ 002cd810 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (2cd860 ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (2cd864 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 86f0c0 │ │ │ │ + bl 86f0f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 2cd84a │ │ │ │ ldr r1, [pc, #48] @ (2cd868 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -94203,15 +94203,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ and.w r0, r2, pc, ror #3 │ │ │ │ - @ instruction: 0xf290005d │ │ │ │ + @ instruction: 0xf2b0005d │ │ │ │ cmp r1, #48 @ 0x30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002cd86c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -94226,15 +94226,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 86f0c0 │ │ │ │ + bl 86f0f0 │ │ │ │ mov r1, sp │ │ │ │ bl 2cc6c0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 57dbb8 │ │ │ │ ldr r2, [pc, #56] @ (2cd8e8 ) │ │ │ │ ldr r3, [pc, #44] @ (2cd8e0 ) │ │ │ │ @@ -94255,15 +94255,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r0, 2cd94e │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #640 @ (adr r3, 2cdb68 ) │ │ │ │ + add r3, pc, #768 @ (adr r3, 2cdbe8 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cbz r2, 2cd94e │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002cd8ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -94296,33 +94296,33 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2cd91a │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 85eb30 │ │ │ │ + b.w 85eb60 │ │ │ │ ldr r1, [pc, #24] @ (2cd974 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7f413c │ │ │ │ - uxth r0, r4 │ │ │ │ + b.w 7f416c │ │ │ │ + uxtb r0, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs.w r0, r2, #93 @ 0x5d │ │ │ │ - rsbs r0, r8, #93 @ 0x5d │ │ │ │ - sbcs.w r0, r8, #93 @ 0x5d │ │ │ │ + rsbs r0, r2, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf1f8005d │ │ │ │ + @ instruction: 0xf198005d │ │ │ │ │ │ │ │ 002cd978 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -94365,15 +94365,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2cdb54 │ │ │ │ ldr r3, [pc, #480] @ (2cdbdc ) │ │ │ │ ldr r1, [pc, #484] @ (2cdbe0 ) │ │ │ │ ldr.w r9, [pc, #484] @ 2cdbe4 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -94384,100 +94384,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (2cdbec ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2cda3c │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (2cdbf0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (2cdbf4 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (2cdbf8 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 2cda8a │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (2cdbfc ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cda1c │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r3, [pc, #392] @ (2cdc00 ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ b.n 2cda26 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2cdb02 │ │ │ │ ldr.w r8, [pc, #364] @ 2cdc04 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 2cdac0 │ │ │ │ ldr r1, [pc, #352] @ (2cdc08 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 2cdaf8 │ │ │ │ ldr r1, [pc, #344] @ (2cdc0c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2cdafe │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (2cdc10 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2cdaa4 │ │ │ │ ldr r2, [pc, #288] @ (2cdc14 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2cdaa4 │ │ │ │ ldr r2, [pc, #284] @ (2cdc18 ) │ │ │ │ @@ -94489,22 +94489,22 @@ │ │ │ │ cbz r3, 2cdb5a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 2cdb18 │ │ │ │ ldr r1, [pc, #268] @ (2cdc1c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cd9de │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 85eab8 │ │ │ │ + bl 85eae8 │ │ │ │ ldr r2, [pc, #244] @ (2cdc20 ) │ │ │ │ ldr r3, [pc, #152] @ (2cdbc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -94524,91 +94524,91 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 2cdb86 │ │ │ │ ldr r3, [pc, #120] @ (2cdbdc ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (2cdc24 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (2cdc28 ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ b.n 2cdb08 │ │ │ │ ldr r3, [pc, #84] @ (2cdbdc ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r3, [pc, #108] @ (2cdc00 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ b.n 2cdb74 │ │ │ │ ldr r2, [pc, #52] @ (2cdbe0 ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 2cda94 │ │ │ │ ldr r1, [pc, #120] @ (2cdc2c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ b.n 2cdb2a │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ uxth r4, r5 │ │ │ │ lsls r0, r6, #3 │ │ │ │ uxth r0, r4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, sl, #93 @ 0x5d │ │ │ │ - stmia r0!, {r1, r2} │ │ │ │ + sbcs.w r0, sl, #93 @ 0x5d │ │ │ │ + stmia r0!, {r1, r2, r5} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cbz r0, 2cdc10 │ │ │ │ + sxth r0, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xf12e005d │ │ │ │ + adc.w r0, lr, #93 @ 0x5d │ │ │ │ strb r4, [r3, #10] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2cdc14 │ │ │ │ + cbz r0, 2cdc1c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xf0fa005d │ │ │ │ - adds.w r0, r2, #93 @ 0x5d │ │ │ │ - bls.n 2cdc9c │ │ │ │ + adds.w r0, sl, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf132005d │ │ │ │ + bls.n 2cdcdc │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r5} │ │ │ │ + ldmia r6, {r1, r2, r3, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds.w r0, r4, #93 @ 0x5d │ │ │ │ - @ instruction: 0xf0d4005d │ │ │ │ + @ instruction: 0xf134005d │ │ │ │ + @ instruction: 0xf0f4005d │ │ │ │ ldrsb r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0c0005d │ │ │ │ - @ instruction: 0xf0bc005d │ │ │ │ - @ instruction: 0xf0c2005d │ │ │ │ - orr.w r0, sl, #93 @ 0x5d │ │ │ │ - bhi.n 2cdb20 │ │ │ │ + @ instruction: 0xf0e0005d │ │ │ │ + @ instruction: 0xf0dc005d │ │ │ │ + @ instruction: 0xf0e2005d │ │ │ │ + orn r0, sl, #93 @ 0x5d │ │ │ │ + bhi.n 2cdb60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bhi.n 2cdd18 │ │ │ │ + bhi.n 2cdb58 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - orns r0, lr, #93 @ 0x5d │ │ │ │ + eors.w r0, lr, #93 @ 0x5d │ │ │ │ cbz r6, 2cdc26 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - bhi.n 2cdc34 │ │ │ │ + bhi.n 2cdc74 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vmov.i32 q8, #109 @ 0x0000006d │ │ │ │ - vqadd.s32 q8, q2, │ │ │ │ + vshr.s32 q8, , #26 │ │ │ │ + vmov.i32 q0, #77 @ 0x0000004d │ │ │ │ │ │ │ │ 002cdc30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -94620,51 +94620,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cddbc │ │ │ │ ldr r1, [pc, #380] @ (2cddd8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cdd88 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cdd6a │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cdd64 │ │ │ │ ldr r2, [pc, #356] @ (2cdddc ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (2cdde0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #348] @ (2cdde4 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #340] @ (2cdde8 ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [pc, #332] @ (2cddec ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r1, [pc, #324] @ (2cddf0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cdda6 │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2cdda6 │ │ │ │ ldr.w r9, [pc, #300] @ 2cddf4 │ │ │ │ @@ -94673,47 +94673,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 2cdce6 │ │ │ │ ldr r1, [pc, #296] @ (2cde00 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2cddb0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (2cde04 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (2cde08 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (2cde0c ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 2cde10 │ │ │ │ ldr r2, [pc, #212] @ (2cde14 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -94732,77 +94732,77 @@ │ │ │ │ b.n 2cdc7a │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (2cde20 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cdc76 │ │ │ │ b.n 2cdd64 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (2cde24 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cdc70 │ │ │ │ b.n 2cdd6a │ │ │ │ ldr r1, [pc, #128] @ (2cde28 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 85e89c │ │ │ │ + b.w 85e8cc │ │ │ │ ldr r1, [pc, #108] @ (2cde2c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 85e89c │ │ │ │ + b.w 85e8cc │ │ │ │ nop │ │ │ │ add r7, sp, #952 @ 0x3b8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - vqadd.s32 q8, q4, │ │ │ │ - vqadd.s32 q0, q4, │ │ │ │ - vshr.s8 q0, , #6 │ │ │ │ - vshr.s16 q0, , #14 │ │ │ │ - vshr.s16 q0, , #6 │ │ │ │ + vshr.s8 q0, , #8 │ │ │ │ + vqadd.s8 q8, q4, │ │ │ │ + vshr.s32 q0, , #22 │ │ │ │ + vshr.s32 q0, , #14 │ │ │ │ + vshr.s32 q0, , #6 │ │ │ │ strb r4, [r3, #9] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s16 q0, , #12 │ │ │ │ - vshr.s16 q0, , #6 │ │ │ │ - add r6, sp, #912 @ 0x390 │ │ │ │ + vshr.s32 q0, , #12 │ │ │ │ + vshr.s32 q0, , #6 │ │ │ │ + add r7, sp, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - mrc 0, 6, r0, cr6, cr13, {2} │ │ │ │ - vshr.s32 q8, , #30 │ │ │ │ - vqadd.s64 q8, q6, │ │ │ │ - vqadd.s64 q8, q1, │ │ │ │ - vqadd.s32 q8, q7, │ │ │ │ + mrc 0, 7, r0, cr6, cr13, {2} │ │ │ │ + and.w r0, r2, #93 @ 0x5d │ │ │ │ + vshr.s16 q0, , #4 │ │ │ │ + vshr.s16 q0, , #14 │ │ │ │ + vshr.s8 q0, , #2 │ │ │ │ b.n 2ce14c │ │ │ │ lsls r5, r7, #1 │ │ │ │ - lsls r6, r0, #23 │ │ │ │ + lsls r6, r4, #23 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsls r4, r5, #22 │ │ │ │ + lsls r4, r1, #23 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r6, r5, #7 │ │ │ │ + subs r6, r1, #0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - mrc 0, 3, r0, cr0, cr13, {2} │ │ │ │ - mrc 0, 1, r0, cr10, cr13, {2} │ │ │ │ - mcr 0, 5, r0, cr14, cr13, {2} │ │ │ │ - ldcl 0, cr0, [r0, #372]! @ 0x174 │ │ │ │ + mrc 0, 4, r0, cr0, cr13, {2} │ │ │ │ + mrc 0, 2, r0, cr10, cr13, {2} │ │ │ │ + mcr 0, 6, r0, cr14, cr13, {2} │ │ │ │ + mrc 0, 0, r0, cr0, cr13, {2} │ │ │ │ │ │ │ │ 002cde30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #212] @ (2cdf18 ) │ │ │ │ @@ -94816,30 +94816,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (2cdf24 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ ldr r1, [pc, #192] @ (2cdf28 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ ldr r1, [pc, #184] @ (2cdf2c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f398 │ │ │ │ + bl 86f3c8 │ │ │ │ ldr r1, [pc, #176] @ (2cdf30 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f398 │ │ │ │ + bl 86f3c8 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (2cdf34 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -94847,15 +94847,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 8687b8 │ │ │ │ + bl 8687e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 2cdee6 │ │ │ │ mov r0, r7 │ │ │ │ bl 57dbb8 │ │ │ │ ldr r2, [pc, #120] @ (2cdf38 ) │ │ │ │ ldr r3, [pc, #92] @ (2cdf1c ) │ │ │ │ @@ -94877,15 +94877,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (2cdf3c ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 8687b8 │ │ │ │ + bl 8687e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2cdeb6 │ │ │ │ cbnz r0, 2cdf06 │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -94895,22 +94895,22 @@ │ │ │ │ b.n 2cdeb6 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #976 @ 0x3d0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, r3, r4, r6, lr} │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r5, sp, #920 @ 0x398 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r2, #250 @ 0xfa │ │ │ │ lsls r2, r5, #1 │ │ │ │ - mrc 0, 2, r0, cr14, cr13, {2} │ │ │ │ - lsrs r2, r1, #6 │ │ │ │ + mrc 0, 3, r0, cr14, cr13, {2} │ │ │ │ + lsrs r2, r5, #6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #496 @ 0x1f0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ strh r0, [r6, r6] │ │ │ │ ... │ │ │ │ @@ -94931,37 +94931,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (2ce004 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ ldr r1, [pc, #144] @ (2ce008 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ ldr r1, [pc, #136] @ (2ce00c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86f398 │ │ │ │ + bl 86f3c8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (2ce010 ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 8687b8 │ │ │ │ + bl 8687e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 2cdfde │ │ │ │ mov r0, r9 │ │ │ │ bl 57dbb8 │ │ │ │ ldr r2, [pc, #92] @ (2ce014 ) │ │ │ │ ldr r3, [pc, #68] @ (2cdffc ) │ │ │ │ @@ -94990,21 +94990,21 @@ │ │ │ │ b.n 2cdfae │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #912 @ 0x390 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r5} │ │ │ │ + push {r2, r3, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r4, sp, #856 @ 0x358 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - eors r2, r6 │ │ │ │ + lsls r2, r2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stcl 0, cr0, [lr, #-372] @ 0xfffffe8c │ │ │ │ + stcl 0, cr0, [lr, #-372]! @ 0xfffffe8c │ │ │ │ strh r0, [r6, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #528 @ 0x210 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ce018 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -95041,15 +95041,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87ea94 │ │ │ │ + b.w 87eac4 │ │ │ │ ldr r1, [pc, #56] @ (2ce0b8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 5805c4 │ │ │ │ @@ -95057,26 +95057,26 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (2ce0c0 ) │ │ │ │ ldr r1, [pc, #40] @ (2ce0c4 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 2ce06e │ │ │ │ - stcl 0, cr0, [sl], #372 @ 0x174 │ │ │ │ - cmp r1, #0 │ │ │ │ + stc 0, cr0, [sl, #-372] @ 0xfffffe8c │ │ │ │ + cmp r1, #32 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stc 0, cr0, [r8], {93} @ 0x5d │ │ │ │ - strb r2, [r3, #29] │ │ │ │ + stc 0, cr0, [r8], #372 @ 0x174 │ │ │ │ + strb r2, [r7, #29] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldcl 0, cr0, [r0], #-372 @ 0xfffffe8c │ │ │ │ + ldc 0, cr0, [r0], {93} @ 0x5d │ │ │ │ bl 1900ba │ │ │ │ - stc 0, cr0, [ip], {93} @ 0x5d │ │ │ │ - strb r6, [r4, #28] │ │ │ │ + stc 0, cr0, [ip], #372 @ 0x174 │ │ │ │ + strb r6, [r0, #29] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldc 0, cr0, [ip], #-372 @ 0xfffffe8c │ │ │ │ + mrrc 0, 5, r0, ip, cr13 │ │ │ │ │ │ │ │ 002ce0c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #356] @ (2ce240 ) │ │ │ │ @@ -95092,38 +95092,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 2ce250 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 86efd0 │ │ │ │ + bl 86f000 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 86f298 │ │ │ │ + bl 86f2c8 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 2ce172 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 87416c │ │ │ │ + bl 87419c │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2ce1ba │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 2ce22a │ │ │ │ bne.n 2ce1ba │ │ │ │ @@ -95153,15 +95153,15 @@ │ │ │ │ beq.n 2ce1b2 │ │ │ │ movs r0, #16 │ │ │ │ blx 28b65c │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 873fa8 │ │ │ │ + bl 873fd8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ce12c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ca3e8 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 2ce1ba │ │ │ │ @@ -95174,20 +95174,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 2ce188 │ │ │ │ ldr r1, [pc, #156] @ (2ce258 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 85ebe4 │ │ │ │ + bl 85ec14 │ │ │ │ mov r0, r5 │ │ │ │ - bl 85ec20 │ │ │ │ + bl 85ec50 │ │ │ │ ldr r2, [pc, #132] @ (2ce25c ) │ │ │ │ ldr r3, [pc, #104] @ (2ce244 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -95226,27 +95226,27 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ add r3, sp, #368 @ 0x170 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #5 │ │ │ │ + asrs r2, r4, #5 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mrrc 0, 5, r0, r8, cr13 │ │ │ │ - ldc 0, cr0, [r4], #-372 @ 0xfffffe8c │ │ │ │ - stmia r1!, {r1, r3, r4, r7} │ │ │ │ + ldcl 0, cr0, [r8], #-372 @ 0xfffffe8c │ │ │ │ + mrrc 0, 5, r0, r4, cr13 │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs.w r0, r2, sp, lsr #1 │ │ │ │ + rsbs r0, r2, sp, lsr #1 │ │ │ │ add r2, sp, #392 @ 0x188 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r0, [r2, #22] │ │ │ │ + strb r0, [r6, #22] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xeaa6005d │ │ │ │ - adds.w r0, lr, sp, lsr #1 │ │ │ │ + @ instruction: 0xeac6005d │ │ │ │ + @ instruction: 0xeb3e005d │ │ │ │ │ │ │ │ 002ce26c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #112] @ (2ce2f0 ) │ │ │ │ @@ -95262,37 +95262,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 28ccc8 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8965bc │ │ │ │ + bl 8965ec │ │ │ │ ldr r3, [pc, #76] @ (2ce2f4 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 2ce2b2 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2ce2de │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28ba44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ce2ac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8964f8 │ │ │ │ + bl 896528 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 2ce2b2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -95319,44 +95319,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (2ce3dc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ ldr r1, [pc, #176] @ (2ce3e0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86f398 │ │ │ │ + bl 86f3c8 │ │ │ │ ldr r1, [pc, #168] @ (2ce3e4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 86f298 │ │ │ │ + bl 86f2c8 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (2ce3e8 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86f398 │ │ │ │ + bl 86f3c8 │ │ │ │ ldr r3, [pc, #148] @ (2ce3ec ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8687b8 │ │ │ │ + bl 8687e8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 2ce3a2 │ │ │ │ mov r0, r6 │ │ │ │ bl 57dbb8 │ │ │ │ ldr r2, [pc, #116] @ (2ce3f0 ) │ │ │ │ ldr r3, [pc, #88] @ (2ce3d4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -95393,22 +95393,22 @@ │ │ │ │ b.n 2ce372 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #4 │ │ │ │ + lsrs r4, r4, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - eor.w r0, r6, #14614528 @ 0xdf0000 │ │ │ │ - lsls r4, r0, #26 │ │ │ │ + @ instruction: 0xf4a6005f │ │ │ │ + lsls r4, r4, #26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adcs r4, r3 │ │ │ │ + adcs r4, r7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #768 @ 0x300 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ce3f4 : │ │ │ │ @@ -95428,48 +95428,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (2ce4ec ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ ldr r1, [pc, #196] @ (2ce4f0 ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (2ce4f4 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86efd0 │ │ │ │ + bl 86f000 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86f298 │ │ │ │ + bl 86f2c8 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86efd0 │ │ │ │ + bl 86f000 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86f298 │ │ │ │ + bl 86f2c8 │ │ │ │ ldr r1, [pc, #128] @ (2ce4f8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f398 │ │ │ │ + bl 86f3c8 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -95506,22 +95506,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #480 @ 0x1e0 │ │ │ │ + add r7, sp, #608 @ 0x260 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r6, #56 @ 0x38 │ │ │ │ + cmp r6, #88 @ 0x58 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r1, #10] │ │ │ │ + ldrb r4, [r5, #10] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strd r0, r0, [ip, #-372] @ 0x174 │ │ │ │ - ldr r6, [sp, #248] @ 0xf8 │ │ │ │ + strd r0, r0, [ip, #-372]! @ 0x174 │ │ │ │ + ldr r6, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r7, pc, #536 @ (adr r7, 2ce718 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ce500 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -95557,15 +95557,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2ce610 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95594,15 +95594,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2ce624 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95613,49 +95613,48 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (2ce630 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea14 │ │ │ │ + bl 87ea44 │ │ │ │ b.n 2ce530 │ │ │ │ ldr r3, [pc, #68] @ (2ce634 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (2ce638 ) │ │ │ │ ldr r0, [pc, #68] @ (2ce63c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #152 @ (adr r7, 2ce6a0 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r0, [r2, #10] │ │ │ │ + strb r0, [r6, #10] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrd r0, r0, [sl], #372 @ 0x174 │ │ │ │ - ldmia.w sl!, {r0, r2, r3, r4, r6} │ │ │ │ + ldmdb sl, {r0, r2, r3, r4, r6} │ │ │ │ + @ instruction: 0xe8da005d │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #8] │ │ │ │ + strb r4, [r2, #9] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xe8de005d │ │ │ │ - @ instruction: 0xe85e005d │ │ │ │ - @ instruction: 0xe822005d │ │ │ │ - strb r6, [r7, #7] │ │ │ │ + ldrd r0, r0, [lr], #372 @ 0x174 │ │ │ │ + ldrd r0, r0, [lr], #-372 @ 0x174 │ │ │ │ + strex r0, r0, [r2, #372] @ 0x174 │ │ │ │ + strb r6, [r3, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce628 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strb r2, [r5, #7] │ │ │ │ + @ instruction: 0xe81a005d │ │ │ │ + strb r2, [r1, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xe818005d │ │ │ │ - @ instruction: 0xe828005d │ │ │ │ + @ instruction: 0xe838005d │ │ │ │ + strex r0, r0, [r8, #372] @ 0x174 │ │ │ │ │ │ │ │ 002ce640 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #332] @ (2ce7a0 ) │ │ │ │ @@ -95737,27 +95736,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (2ce7c8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2ce6b6 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 2ce742 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 874614 │ │ │ │ + bl 874644 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ce76c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -95774,27 +95773,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (2ce7d4 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea14 │ │ │ │ + bl 87ea44 │ │ │ │ b.n 2ce6b6 │ │ │ │ ldr r3, [pc, #104] @ (2ce7d8 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (2ce7dc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (2ce7e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2ce6b6 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (2ce7e4 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (2ce7e8 ) │ │ │ │ ldr r0, [pc, #88] @ (2ce7ec ) │ │ │ │ add r3, pc │ │ │ │ @@ -95802,47 +95801,47 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ add r5, pc, #912 @ (adr r5, 2ceb34 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe83e005d │ │ │ │ + @ instruction: 0xe85e005d │ │ │ │ add r5, pc, #848 @ (adr r5, 2ceb00 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ - @ instruction: 0xe822005d │ │ │ │ + strex r0, r0, [r2, #372] @ 0x174 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #520 @ (adr r5, 2ce9c8 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r6, [r3, #3] │ │ │ │ + strb r6, [r7, #3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce778 │ │ │ │ + b.n 2ce7b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ce5dc │ │ │ │ + b.n 2ce61c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ce518 │ │ │ │ + b.n 2ce558 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r0, #2] │ │ │ │ + strb r0, [r4, #2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce4d0 │ │ │ │ + b.n 2ce510 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + strb r2, [r1, #2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce650 │ │ │ │ + b.n 2ce690 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ce50c │ │ │ │ + b.n 2ce54c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r1, #1] │ │ │ │ + strb r4, [r5, #1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce4e0 │ │ │ │ + b.n 2ce520 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ce504 │ │ │ │ + b.n 2ce544 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce7f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -95867,29 +95866,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2ce85c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #120] @ 0x78 │ │ │ │ + ldr r2, [r2, #124] @ 0x7c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce514 │ │ │ │ + b.n 2ce554 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ce418 │ │ │ │ + b.n 2ce458 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce860 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -95926,15 +95925,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2ce914 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ea14 │ │ │ │ + bl 87ea44 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95945,33 +95944,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ce920 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2ce8ce │ │ │ │ add r3, pc, #776 @ (adr r3, 2cec0c ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ce390 │ │ │ │ + b.n 2ce3d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r4, #112] @ 0x70 │ │ │ │ + ldr r2, [r0, #116] @ 0x74 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce354 │ │ │ │ + b.n 2ce394 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r6, #108] @ 0x6c │ │ │ │ + ldr r4, [r2, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce544 │ │ │ │ + b.n 2ce584 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ce360 │ │ │ │ + b.n 2ce3a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce924 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -96014,15 +96013,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (2ce9c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 87ea14 │ │ │ │ + bl 87ea44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -96030,19 +96029,19 @@ │ │ │ │ nop │ │ │ │ add r2, pc, #864 @ (adr r2, 2ced14 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ adds r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #100] @ 0x64 │ │ │ │ + ldr r0, [r7, #100] @ 0x64 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce520 │ │ │ │ + b.n 2ce560 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ce4dc │ │ │ │ + b.n 2ce51c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce9c8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -96133,15 +96132,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87ea94 │ │ │ │ + b.w 87eac4 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -96164,62 +96163,62 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87ea94 │ │ │ │ + b.w 87eac4 │ │ │ │ ldr r1, [pc, #88] @ (2ceb5c ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (2ceb60 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (2ceb64 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87ea14 │ │ │ │ - cdp 0, 4, cr0, cr4, cr3, {3} │ │ │ │ + b.w 87ea44 │ │ │ │ + cdp 0, 6, cr0, cr4, cr3, {3} │ │ │ │ add r1, pc, #1016 @ (adr r1, 2cef20 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ce550 │ │ │ │ + b.n 2ce590 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sp, #960 @ 0x3c0 │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r4, [r7, #80] @ 0x50 │ │ │ │ + ldr r4, [r3, #84] @ 0x54 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce550 │ │ │ │ + b.n 2ce590 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf208 │ │ │ │ + b.n 2cf248 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r0, #80] @ 0x50 │ │ │ │ + ldr r6, [r4, #80] @ 0x50 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce494 │ │ │ │ + b.n 2ce4d4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf1b4 │ │ │ │ + b.n 2cf1f4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r6, #76] @ 0x4c │ │ │ │ + ldr r6, [r2, #80] @ 0x50 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce428 │ │ │ │ + b.n 2ce468 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf1a0 │ │ │ │ + b.n 2cf1e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf148 │ │ │ │ + b.n 2cf188 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r2, #76] @ 0x4c │ │ │ │ + ldr r0, [r6, #76] @ 0x4c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cf100 │ │ │ │ + b.n 2cf140 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ceb68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -96257,15 +96256,15 @@ │ │ │ │ beq.w 2ceeb6 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28cde0 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 873a34 │ │ │ │ + bl 873a64 │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 2ceef0 │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -96365,15 +96364,15 @@ │ │ │ │ b.w 2cd4e8 │ │ │ │ blx 28bdb4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 28e0f8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 73e0c4 │ │ │ │ + bl 73e0f4 │ │ │ │ ldr r3, [pc, #828] @ (2cf054 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cef6c │ │ │ │ ldr r0, [pc, #820] @ (2cf058 ) │ │ │ │ @@ -96393,23 +96392,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 28ccc8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 7444a4 │ │ │ │ + bl 7444d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cee68 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2cd404 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -96429,40 +96428,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2cd454 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 28b788 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 28b518 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7444a4 │ │ │ │ + bl 7444d4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2ced8e │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2cede4 │ │ │ │ mov r0, fp │ │ │ │ bl 2cd4e8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 28b99c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2cedf6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2cee7a │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2cecde │ │ │ │ ldr r2, [pc, #612] @ (2cf068 ) │ │ │ │ ldr r3, [pc, #572] @ (2cf040 ) │ │ │ │ add r2, pc │ │ │ │ @@ -96507,17 +96506,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 2ceeac │ │ │ │ mov r0, fp │ │ │ │ blx 28b99c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2cee7a │ │ │ │ mov r0, r8 │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 873b04 │ │ │ │ + bl 873b34 │ │ │ │ b.n 2cecd8 │ │ │ │ ldr r2, [pc, #504] @ (2cf07c ) │ │ │ │ ldr r3, [pc, #440] @ (2cf040 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -96532,15 +96531,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87ea94 │ │ │ │ + b.w 87eac4 │ │ │ │ ldr r2, [pc, #468] @ (2cf08c ) │ │ │ │ ldr r3, [pc, #388] @ (2cf040 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -96554,15 +96553,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87ea94 │ │ │ │ + b.w 87eac4 │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 2cedd8 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28bd10 │ │ │ │ ldr r2, [pc, #416] @ (2cf09c ) │ │ │ │ @@ -96573,15 +96572,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (2cf0a4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2cee00 │ │ │ │ ldr r2, [pc, #388] @ (2cf0a8 ) │ │ │ │ ldr r3, [pc, #284] @ (2cf040 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -96600,15 +96599,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (2cf0b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 87eb10 │ │ │ │ + bl 87eb40 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2cee7a │ │ │ │ mov r0, r9 │ │ │ │ bl 2cd4e8 │ │ │ │ b.n 2cee7a │ │ │ │ ldr r3, [pc, #328] @ (2cf0b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -96620,24 +96619,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ced22 │ │ │ │ ldr r0, [pc, #312] @ (2cf0c0 ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2ced22 │ │ │ │ cbz r0, 2cefae │ │ │ │ bl 2cd4e8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 28b99c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 2cecd8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ b.n 2cecd8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 28b99c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2cefa6 │ │ │ │ b.n 2cecd8 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ @@ -96650,29 +96649,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (2cf0cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 87eb10 │ │ │ │ + bl 87eb40 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cef64 │ │ │ │ b.n 2cee7a │ │ │ │ ldr r3, [pc, #232] @ (2cf0d0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (2cf0d4 ) │ │ │ │ ldr r1, [pc, #232] @ (2cf0d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, fp │ │ │ │ blx 28b898 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cef64 │ │ │ │ b.n 2cee7a │ │ │ │ ldr r3, [pc, #204] @ (2cf0dc ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -96680,108 +96679,108 @@ │ │ │ │ ldr r1, [pc, #208] @ (2cf0e4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, fp │ │ │ │ blx 28b898 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 28b4ac │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cef64 │ │ │ │ b.n 2cee7a │ │ │ │ add r0, pc, #760 @ (adr r0, 2cf338 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #632 @ (adr r0, 2cf2c0 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ - b.n 2ce898 │ │ │ │ + b.n 2ce8d8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ce8cc │ │ │ │ + b.n 2ce90c │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r7, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ce860 │ │ │ │ + b.n 2ce8a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5} │ │ │ │ + pop {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - pop {r1, r4, r6} │ │ │ │ + pop {r1, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r0, [r1, #24] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cf3bc │ │ │ │ + b.n 2cf3fc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 176 @ 0xb0 │ │ │ │ + svc 208 @ 0xd0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r6, [r7, #16] │ │ │ │ + ldr r6, [r3, #20] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - svc 108 @ 0x6c │ │ │ │ + svc 140 @ 0x8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf2d4 │ │ │ │ + b.n 2cf314 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r6, [r1, #16] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cf348 │ │ │ │ + b.n 2cf388 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 54 @ 0x36 │ │ │ │ + svc 86 @ 0x56 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf310 │ │ │ │ + b.n 2cf350 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ + ldr r4, [r6, #12] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - udf #252 @ 0xfc │ │ │ │ + svc 28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - b.n 2cf3f8 │ │ │ │ + b.n 2cf438 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #198 @ 0xc6 │ │ │ │ + udf #230 @ 0xe6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r1, #8] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r4, [r1, #88] @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2cf3d8 │ │ │ │ + b.n 2cf418 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf1f4 │ │ │ │ + b.n 2cf234 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #68 @ 0x44 │ │ │ │ + udf #100 @ 0x64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r2, [r6, #124] @ 0x7c │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cf218 │ │ │ │ + b.n 2cf258 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #26 │ │ │ │ + udf #58 @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r1, #124] @ 0x7c │ │ │ │ + str r4, [r5, #124] @ 0x7c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cf22c │ │ │ │ + b.n 2cf26c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 2cf0d4 │ │ │ │ + udf #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -96793,23 +96792,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 73317c │ │ │ │ - bl 72f284 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72f2b4 │ │ │ │ ldr r2, [pc, #120] @ (2cf194 ) │ │ │ │ ldr r1, [pc, #120] @ (2cf198 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 2cf13a │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2cf0e8 │ │ │ │ mov r0, r6 │ │ │ │ blx 28ccc8 │ │ │ │ @@ -96838,25 +96837,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r0, [r1, #124] @ 0x7c │ │ │ │ + str r0, [r5, #124] @ 0x7c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [sp, #312] @ 0x138 │ │ │ │ + ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ceef0 │ │ │ │ + b.n 2cef30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 2cf1d4 │ │ │ │ + b.n 2cf214 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #18 │ │ │ │ + movs r2, #50 @ 0x32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 2cf1b8 │ │ │ │ + b.n 2cf1f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cf1a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -96869,26 +96868,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 736264 │ │ │ │ + bl 736294 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (2cf264 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (2cf268 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #140] @ (2cf26c ) │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 2cf214 │ │ │ │ ldr r1, [pc, #132] @ (2cf270 ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28c4c4 │ │ │ │ @@ -96908,15 +96907,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (2cf278 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -96925,52 +96924,52 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (2cf280 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2cf22a │ │ │ │ nop │ │ │ │ ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2cee58 │ │ │ │ + b.n 2cee98 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [sp, #512] @ 0x200 │ │ │ │ + ldr r1, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + str r6, [r2, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - svc 132 @ 0x84 │ │ │ │ + svc 164 @ 0xa4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 204 @ 0xcc │ │ │ │ + svc 236 @ 0xec │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 94 @ 0x5e │ │ │ │ + svc 126 @ 0x7e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 78 @ 0x4e │ │ │ │ + svc 110 @ 0x6e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 128 @ 0x80 │ │ │ │ + svc 160 @ 0xa0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 36 @ 0x24 │ │ │ │ + svc 68 @ 0x44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2cf294 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldmia r4!, {r1, r7} │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (2cf2a4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ nop │ │ │ │ ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -97074,29 +97073,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #92] @ 0x5c │ │ │ │ + str r2, [r3, #96] @ 0x60 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldmia r7!, {r3} │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - str r0, [r2, #88] @ 0x58 │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r2, [r2, #104] @ 0x68 │ │ │ │ + str r2, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r2, #84] @ 0x54 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - udf #102 @ 0x66 │ │ │ │ + udf #134 @ 0x86 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #116 @ 0x74 │ │ │ │ + udf #148 @ 0x94 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (2cf49c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -97104,39 +97103,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7f0398 │ │ │ │ + bl 7f03c8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 87e598 │ │ │ │ + bl 87e5c8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 2cf46e │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 87e43c │ │ │ │ + bl 87e46c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 7f03e8 │ │ │ │ + bl 7f0418 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 7f0398 │ │ │ │ + bl 7f03c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -97179,74 +97178,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 28b65c │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 7f0d18 │ │ │ │ + bl 7f0d48 │ │ │ │ ldr r1, [pc, #124] @ (2cf550 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 881474 │ │ │ │ + bl 8814a4 │ │ │ │ cbz r0, 2cf4ea │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (2cf554 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 881474 │ │ │ │ + bl 8814a4 │ │ │ │ cbz r0, 2cf504 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (2cf558 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 881474 │ │ │ │ + bl 8814a4 │ │ │ │ cbz r0, 2cf520 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (2cf55c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 881474 │ │ │ │ + bl 8814a4 │ │ │ │ cbz r0, 2cf53c │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r0, r2] │ │ │ │ + strh r6, [r4, r2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - push {r1, r2, r3, r4, r5} │ │ │ │ + push {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #96 @ (adr r7, 2cf5bc ) │ │ │ │ + add r7, pc, #224 @ (adr r7, 2cf63c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r7, #248 @ 0xf8 │ │ │ │ + subs r0, #24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2cf5c0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97254,15 +97253,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2cf5c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w ip, [pc, #60] @ 2cf5cc │ │ │ │ ldr r3, [pc, #60] @ (2cf5d0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2cf5d4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2cf5d8 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -97276,19 +97275,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r0, #56] @ 0x38 │ │ │ │ + str r6, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bgt.n 2cf528 │ │ │ │ + bgt.n 2cf568 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #808 @ (adr r2, 2cf8f4 ) │ │ │ │ + add r2, pc, #936 @ (adr r2, 2cf974 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -97319,15 +97318,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -97353,31 +97352,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2cf6ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [r1, #40] @ 0x28 │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - blt.n 2cf5ec │ │ │ │ + blt.n 2cf62c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 2cf654 │ │ │ │ + blt.n 2cf694 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2cf6e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97385,24 +97384,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (2cf6f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2cf3e4 │ │ │ │ - str r4, [r6, #32] │ │ │ │ + str r4, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - blt.n 2cf77c │ │ │ │ + blt.n 2cf7bc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 2cf7e4 │ │ │ │ + blt.n 2cf624 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (2cf754 ) │ │ │ │ add r4, pc │ │ │ │ @@ -97416,24 +97415,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ ldmia r3, {r3, r5} │ │ │ │ lsls r7, r7, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2cf7d4 ) │ │ │ │ @@ -97443,56 +97442,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (2cf7dc ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 87e1e4 │ │ │ │ + bl 87e214 │ │ │ │ ldr r1, [pc, #80] @ (2cf7e0 ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #56] @ (2cf7e4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r7, pc, #688 @ (adr r7, 2cfa88 ) │ │ │ │ + add r7, pc, #816 @ (adr r7, 2cfb08 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r1, #24] │ │ │ │ + str r6, [r5, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ + add r2, sp, #224 @ 0xe0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #648 @ (adr r7, 2cfa6c ) │ │ │ │ + add r7, pc, #776 @ (adr r7, 2cfaec ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia r7!, {r1, r5, r6} │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -97505,15 +97504,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (2cf874 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ bl 2c8620 │ │ │ │ cbz r0, 2cf856 │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -97537,19 +97536,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r6, [r7, #12] │ │ │ │ + str r6, [r3, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r7, pc, #168 @ (adr r7, 2cf91c ) │ │ │ │ + add r7, pc, #296 @ (adr r7, 2cf99c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #56 @ (adr r7, 2cf8b0 ) │ │ │ │ + add r7, pc, #184 @ (adr r7, 2cf930 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (2cf9e8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -97558,15 +97557,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (2cf9f0 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2cf9d4 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 28bdb4 │ │ │ │ @@ -97676,23 +97675,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2cf9f4 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (2cf9f8 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - str r6, [r5, #4] │ │ │ │ + str r6, [r1, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r6, pc, #528 @ (adr r6, 2cfc00 ) │ │ │ │ + add r6, pc, #656 @ (adr r6, 2cfc80 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, pc, #608 @ (adr r6, 2cfc54 ) │ │ │ │ + add r6, pc, #736 @ (adr r6, 2cfcd4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n 2cfa68 │ │ │ │ + bhi.n 2cfaa8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n 2cfae8 │ │ │ │ + bhi.n 2cf928 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -97713,15 +97712,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 2cfab6 │ │ │ │ @@ -97742,15 +97741,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -97765,33 +97764,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - add r4, pc, #696 @ (adr r4, 2cfd88 ) │ │ │ │ + add r4, pc, #824 @ (adr r4, 2cfe08 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r6, [r7, r1] │ │ │ │ + ldrsh r6, [r3, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r4, pc, #688 @ (adr r4, 2cfd88 ) │ │ │ │ + add r4, pc, #816 @ (adr r4, 2cfe08 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -97825,15 +97824,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (2cfcf8 ) │ │ │ │ ldr r7, [pc, #404] @ (2cfcfc ) │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cfc8c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -97852,37 +97851,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2cfca8 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2cfc62 │ │ │ │ ldr r0, [pc, #348] @ (2cfd04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ ldr r3, [pc, #344] @ (2cfd08 ) │ │ │ │ ldr r2, [pc, #344] @ (2cfd0c ) │ │ │ │ ldr r1, [pc, #348] @ (2cfd10 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (2cfd14 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (2cfd18 ) │ │ │ │ ldr r1, [pc, #332] @ (2cfd1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2c736c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -97904,15 +97903,15 @@ │ │ │ │ blx 28b6d0 │ │ │ │ mov r4, r0 │ │ │ │ blx 28ccc8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f0290 │ │ │ │ + bl 7f02c0 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b99c │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -97927,24 +97926,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2cfcce │ │ │ │ ldr r4, [pc, #192] @ (2cfd24 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ ldr r3, [pc, #176] @ (2cfd28 ) │ │ │ │ ldr r2, [pc, #180] @ (2cfd2c ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ b.n 2cfbc6 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cfb7e │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -97964,71 +97963,71 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2cfba2 │ │ │ │ ldr r0, [pc, #116] @ (2cfd38 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2cfba2 │ │ │ │ ldr r3, [pc, #96] @ (2cfd30 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cfc62 │ │ │ │ ldr r3, [pc, #88] @ (2cfd34 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cfc62 │ │ │ │ ldr r0, [pc, #88] @ (2cfd3c ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2cfc62 │ │ │ │ nop │ │ │ │ - ldrb r4, [r5, r6] │ │ │ │ + ldrb r4, [r1, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bvs.n 2cfc70 │ │ │ │ + bvs.n 2cfcb0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n 2cfcc4 │ │ │ │ + bvc.n 2cfd04 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #672 @ (adr r6, 2cffa8 ) │ │ │ │ + add r6, pc, #800 @ (adr r6, 2d0028 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r1, r5] │ │ │ │ + ldrb r4, [r5, r5] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r3, pc, #400 @ (adr r3, 2cfea0 ) │ │ │ │ + add r3, pc, #528 @ (adr r3, 2cff20 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #848 @ (adr r5, 2d0064 ) │ │ │ │ + add r5, pc, #976 @ (adr r5, 2d00e4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r6, r4] │ │ │ │ + ldrb r2, [r2, r5] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r3, pc, #304 @ (adr r3, 2cfe4c ) │ │ │ │ + add r3, pc, #432 @ (adr r3, 2cfecc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #384 @ (adr r3, 2cfea0 ) │ │ │ │ + add r3, pc, #512 @ (adr r3, 2cff20 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n 2cfe1c │ │ │ │ + bvs.n 2cfc5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #144 @ (adr r5, 2cfdb8 ) │ │ │ │ + add r5, pc, #272 @ (adr r5, 2cfe38 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r0, r2] │ │ │ │ + ldrb r6, [r4, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, pc, #632 @ (adr r2, 2cffa8 ) │ │ │ │ + add r2, pc, #760 @ (adr r2, 2d0028 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2cfca8 │ │ │ │ + bpl.n 2cfce8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2cfc6c │ │ │ │ + bpl.n 2cfcac │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (2cfe70 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -98037,15 +98036,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (2cfe78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 2cfe1a │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 2cfdda │ │ │ │ @@ -98089,15 +98088,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (2cfe84 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 2c7e58 │ │ │ │ @@ -98122,45 +98121,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (2cfe90 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 2c7e08 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, r6] │ │ │ │ + ldrh r0, [r1, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, pc, #776 @ (adr r1, 2d0180 ) │ │ │ │ + add r1, pc, #904 @ (adr r1, 2d0200 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #184 @ (adr r4, 2cff34 ) │ │ │ │ + add r4, pc, #312 @ (adr r4, 2cffb4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r3, r4] │ │ │ │ + ldrh r6, [r7, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, pc, #224 @ (adr r1, 2cff64 ) │ │ │ │ + add r1, pc, #352 @ (adr r1, 2cffe4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #304 @ (adr r1, 2cffb8 ) │ │ │ │ + add r1, pc, #432 @ (adr r1, 2d0038 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r0, r3] │ │ │ │ + ldrh r4, [r4, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r0, pc, #888 @ (adr r0, 2d0208 ) │ │ │ │ + add r0, pc, #1016 @ (adr r0, 2d0288 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #968 @ (adr r0, 2d025c ) │ │ │ │ + add r1, pc, #72 @ (adr r1, 2cfedc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (2cffcc ) │ │ │ │ @@ -98181,15 +98180,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -98212,15 +98211,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (2cffe0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2cf2a8 │ │ │ │ ldr r2, [pc, #152] @ (2cffe4 ) │ │ │ │ @@ -98263,15 +98262,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2cf2a8 │ │ │ │ b.n 2cff48 │ │ │ │ @@ -98279,29 +98278,29 @@ │ │ │ │ nop │ │ │ │ ldrh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r3, r4} │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldr r2, [r3, r7] │ │ │ │ + ldr r2, [r7, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ + add r0, pc, #72 @ (adr r0, 2d0028 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #32 @ (adr r0, 2d0004 ) │ │ │ │ + add r0, pc, #160 @ (adr r0, 2d0084 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldrh r6, [r1, #38] @ 0x26 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r0, [r4, r5] │ │ │ │ + ldr r0, [r0, r6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r7, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (2d01cc ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -98319,15 +98318,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ bl 2c8e10 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d01ba │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -98340,15 +98339,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28bdb4 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28e0f8 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -98394,15 +98393,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 2cf2a8 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -98428,15 +98427,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (2d01f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28bdb4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28e0f8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -98471,37 +98470,37 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ ldrh r4, [r5, #32] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ + ldr r7, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r4, r3] │ │ │ │ + ldr r0, [r0, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [r5, r0] │ │ │ │ + ldr r2, [r1, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [sp, #240] @ 0xf0 │ │ │ │ + ldr r6, [sp, #368] @ 0x170 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #216] @ 0xd8 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r4, r6] │ │ │ │ + ldrsb r6, [r0, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r5, [sp, #768] @ 0x300 │ │ │ │ + ldr r5, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #848] @ 0x350 │ │ │ │ + ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r6, #20] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - beq.n 2d02a8 │ │ │ │ + beq.n 2d02e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - beq.n 2d02c8 │ │ │ │ + beq.n 2d0108 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2d0260 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -98511,42 +98510,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #60] @ (2d026c ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 2d0246 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2cfff8 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ bl 2cf878 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2cfff8 │ │ │ │ - ldr r7, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r7, [sp, #592] @ 0x250 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r2, [r4, r3] │ │ │ │ + ldrsb r2, [r0, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r5, [sp, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #120 @ (adr r0, 2d02e8 ) │ │ │ │ + add r0, pc, #248 @ (adr r0, 2d0368 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (2d0460 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -98581,15 +98580,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2d0320 │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -98648,15 +98647,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 2c8e10 │ │ │ │ @@ -98678,15 +98677,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 28c5f4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -98728,23 +98727,23 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ ldrh r4, [r6, #12] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r2, #8] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r6, [r0, r6] │ │ │ │ + strb r6, [r4, r6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r3, [sp, #616] @ 0x268 │ │ │ │ + ldr r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r3, [sp, #832] @ 0x340 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r5!, {r6, r7} │ │ │ │ + ldmia r5, {r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 2d0eb4 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -98758,15 +98757,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 2d0ec0 │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -98983,15 +98982,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 2d080e │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -99075,15 +99074,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 2d0ed0 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2c8978 │ │ │ │ mov r0, r9 │ │ │ │ @@ -99115,15 +99114,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d050e │ │ │ │ ldr.w r0, [pc, #1676] @ 2d0edc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d050e │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -99257,15 +99256,15 @@ │ │ │ │ blx 28b6d0 │ │ │ │ mov r6, r0 │ │ │ │ blx 28ccc8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 7f03e8 │ │ │ │ + bl 7f0418 │ │ │ │ b.n 2d0510 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -99528,22 +99527,22 @@ │ │ │ │ bpl.w 2d0644 │ │ │ │ ldr r0, [pc, #536] @ (2d0ee8 ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d0644 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (2d0eec ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 7f03e8 │ │ │ │ + bl 7f0418 │ │ │ │ b.n 2d050e │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2d050e │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -99599,15 +99598,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -99640,15 +99639,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -99706,43 +99705,43 @@ │ │ │ │ bgt.w 2d050e │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 2d0e90 │ │ │ │ b.w 2d050e │ │ │ │ - strb r6, [r4, r1] │ │ │ │ + strb r6, [r0, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5, {r2, r5, r7} │ │ │ │ + ldmia r5!, {r2, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r5, {r1, r3, r5, r6} │ │ │ │ + ldmia r5!, {r1, r3, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r4] │ │ │ │ + str r2, [r1, r5] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r7, [sp, #272] @ 0x110 │ │ │ │ + str r7, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r7, [sp, #352] @ 0x160 │ │ │ │ + str r7, [sp, #480] @ 0x1e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r1!, {r3, r4, r5} │ │ │ │ + ldmia r1!, {r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r4, r6, r7} │ │ │ │ + stmia r5!, {r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d0ef0 : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 2d0ef8 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -99788,22 +99787,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d10cc │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87e58c │ │ │ │ + bl 87e5bc │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 87e284 │ │ │ │ + bl 87e2b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cf3e4 │ │ │ │ b.n 2d0fb2 │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 2d0fac │ │ │ │ @@ -99922,40 +99921,40 @@ │ │ │ │ beq.n 2d10e2 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7f0290 │ │ │ │ + bl 7f02c0 │ │ │ │ b.n 2d0f6a │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 2d0f6a │ │ │ │ ldr r1, [pc, #48] @ (2d1114 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 7f0290 │ │ │ │ + bl 7f02c0 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 2d0f64 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r4, #20] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #18] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - lsrs r0, r6, #7 │ │ │ │ + lsrs r0, r2, #8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 002d1118 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -99971,24 +99970,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ cbz r4, 2d117c │ │ │ │ lsls r7, r7, #3 │ │ │ │ │ │ │ │ 002d117c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -100000,47 +99999,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (2d11c0 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c7ebc │ │ │ │ nop │ │ │ │ - bxns sp │ │ │ │ + blxns r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r4, [r7, #42] @ 0x2a │ │ │ │ + ldrh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r2, #44] @ 0x2c │ │ │ │ + ldrh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d11c4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (2d11f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ cbz r0, 2d11ea │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (2d11fc ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 732d3c │ │ │ │ - stmia r0!, {r3, r4, r5, r6} │ │ │ │ + b.w 732d6c │ │ │ │ + stmia r0!, {r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r5, sp, #128 @ 0x80 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -100050,29 +100049,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (2d1244 ) │ │ │ │ ldr r1, [pc, #44] @ (2d1248 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r1!, {r2, r3, r5} │ │ │ │ + stmia r1!, {r2, r3, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r1, r0] │ │ │ │ + ldr r2, [r5, r0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r1!, {r4} │ │ │ │ + stmia r1!, {r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -100086,18 +100085,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (2d128c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ blx 28d8f0 │ │ │ │ nop │ │ │ │ - stmia r0!, {r2, r5, r6, r7} │ │ │ │ + stmia r1!, {r2} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d1290 : │ │ │ │ ldr r3, [pc, #48] @ (2d12c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 2d129a │ │ │ │ @@ -100116,15 +100115,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ vqadd.s8 q0, q11, q8 │ │ │ │ ldr r0, [pc, #4] @ (2d12d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ add r4, sp, #1016 @ 0x3f8 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2d1340 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 2d1332 │ │ │ │ @@ -100212,15 +100211,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 2cc2c0 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 2d1316 │ │ │ │ - ldrsb r6, [r7, r3] │ │ │ │ + ldrsb r6, [r3, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -100229,41 +100228,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 28b65c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 7f0d18 │ │ │ │ + bl 7f0d48 │ │ │ │ ldr r1, [pc, #52] @ (2d1420 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 881464 │ │ │ │ + bl 881494 │ │ │ │ ldr r1, [pc, #40] @ (2d1424 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 881464 │ │ │ │ + bl 881494 │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r2!, {r5, r6} │ │ │ │ + stmia r2!, {r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r3!, {r1, r6} │ │ │ │ + stmia r3!, {r1, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2d1488 │ │ │ │ sub sp, #12 │ │ │ │ @@ -100271,15 +100270,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2d1490 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w ip, [pc, #60] @ 2d1494 │ │ │ │ ldr r3, [pc, #60] @ (2d1498 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2d149c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2d14a0 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -100294,19 +100293,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrsb r6, [r0, r0] │ │ │ │ + ldrsb r6, [r4, r0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - pop {r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0008 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r0, #32] │ │ │ │ + strh r2, [r4, #32] │ │ │ │ lsls r0, r5, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -100364,26 +100363,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2d1550 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d14c4 │ │ │ │ ldr r0, [pc, #24] @ (2d1554 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d14c4 │ │ │ │ nop │ │ │ │ strb r0, [r0, #30] │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0046 │ │ │ │ + bkpt 0x0066 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d15e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -100401,33 +100400,33 @@ │ │ │ │ b.n 2d15b0 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 7f03e8 │ │ │ │ + bl 7f0418 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 28cb1c │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 2d15d2 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ - bl 7f0398 │ │ │ │ + bl 7331ac │ │ │ │ + bl 7f03c8 │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2d1586 │ │ │ │ @@ -100442,19 +100441,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strb r4, [r1, r3] │ │ │ │ + strb r4, [r5, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - pop {r1, r4, r5, r7} │ │ │ │ + pop {r1, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r1, #22] │ │ │ │ + strh r6, [r5, #22] │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -100550,19 +100549,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (2d1734 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d1658 │ │ │ │ ldr r0, [pc, #64] @ (2d1738 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d1658 │ │ │ │ ldr r0, [pc, #56] @ (2d173c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 2d16aa │ │ │ │ ldr r1, [pc, #52] @ (2d1740 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2d164e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r3, #24] │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -100572,25 +100571,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #536 @ 0x218 │ │ │ │ lsls r5, r7, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r1, #22] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - pop {r6, r7} │ │ │ │ + pop {r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r7, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r5, r7} │ │ │ │ + pop {r2, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - pop {r1, r4, r5, r7} │ │ │ │ + pop {r1, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - pop {r2, r3, r7} │ │ │ │ + pop {r2, r3, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -100918,15 +100917,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d19fc │ │ │ │ ldr r0, [pc, #804] @ (2d1dbc ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2d19fc │ │ │ │ ldr r3, [pc, #792] @ (2d1dc0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -100935,15 +100934,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2d1966 │ │ │ │ ldr r0, [pc, #772] @ (2d1dc4 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 2d1966 │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2d1c36 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -101122,15 +101121,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2d1bcc │ │ │ │ ldr r1, [pc, #316] @ (2d1dec ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (2d1df0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 2d1bec │ │ │ │ ldr r2, [pc, #296] @ (2d1de8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2d1bec │ │ │ │ @@ -101148,15 +101147,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (2d1db8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2d1b66 │ │ │ │ ldr r0, [pc, #264] @ (2d1df8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d1b66 │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 2c6654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -101183,15 +101182,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2d1c84 │ │ │ │ ldr r0, [pc, #192] @ (2d1e00 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d1c84 │ │ │ │ bl 2c6424 │ │ │ │ b.n 2d1c84 │ │ │ │ ldr.w sl, [pc, #180] @ 2d1e04 │ │ │ │ add sl, pc │ │ │ │ b.n 2d1d22 │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -101209,79 +101208,79 @@ │ │ │ │ ldr r3, [pc, #60] @ (2d1db8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d1d0a │ │ │ │ ldr r0, [pc, #132] @ (2d1e0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d1d0a │ │ │ │ nop │ │ │ │ strb r6, [r3, #12] │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #504 @ (adr r6, 2d1f94 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ add r5, pc, #952 @ (adr r5, 2d2158 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ - cbnz r6, 2d1dd0 │ │ │ │ + cbnz r6, 2d1dd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r4, 2d1dd6 │ │ │ │ + cbnz r4, 2d1dde │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - cbnz r6, 2d1dbc │ │ │ │ + cbnz r6, 2d1dc4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r4, [r4, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2d1dd8 │ │ │ │ + cbnz r0, 2d1de0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r1, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2d1dcc │ │ │ │ + cbnz r4, 2d1dd4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb8a0 │ │ │ │ + @ instruction: 0xb8c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r6, 2d1e48 │ │ │ │ + pop {r1, r2} │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r4, pc, #40 @ (adr r4, 2d1dfc ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb7f6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #32] @ (2d1dfc ) │ │ │ │ + ldr r6, [pc, #160] @ (2d1e7c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb878 │ │ │ │ + @ instruction: 0xb898 │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r3, pc, #480 @ (adr r3, 2d1fc4 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ - @ instruction: 0xb732 │ │ │ │ + @ instruction: 0xb752 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6e8 │ │ │ │ + @ instruction: 0xb708 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb7c8 │ │ │ │ + @ instruction: 0xb7e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r4, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb72e │ │ │ │ + @ instruction: 0xb74e │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r1, #12] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb704 │ │ │ │ + @ instruction: 0xb724 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb646 │ │ │ │ + cpsie ai │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r1, #6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb716 │ │ │ │ + @ instruction: 0xb736 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -101303,22 +101302,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #320] @ (2d1f8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r4, #-160] │ │ │ │ lsls r1, r3, #14 │ │ │ │ bpl.n 2d1e2e │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7f0234 │ │ │ │ + b.w 7f0264 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r7, r0, #4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrd r6, r2, [r1, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ @@ -101426,19 +101425,19 @@ │ │ │ │ str.w lr, [r4, #16] │ │ │ │ strb.w ip, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 2d1eca │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2d1f4e │ │ │ │ b.n 2d1efa │ │ │ │ - ldr r3, [pc, #1016] @ (2d2380 ) │ │ │ │ + ldr r4, [pc, #120] @ (2d2000 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbz r0, 2d2004 │ │ │ │ + push {} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r7, #7] │ │ │ │ + ldrb r6, [r3, #8] │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (2d2148 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -101450,15 +101449,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 2d2154 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2d203e │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -101573,86 +101572,86 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (2d215c ) │ │ │ │ ldr r0, [pc, #132] @ (2d2160 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d20ae │ │ │ │ b.n 2d20b2 │ │ │ │ ldr r1, [pc, #112] @ (2d2164 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (2d2168 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 2d20b8 │ │ │ │ ldr r3, [pc, #100] @ (2d216c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d2060 │ │ │ │ ldr r3, [pc, #92] @ (2d2170 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d2060 │ │ │ │ ldr r0, [pc, #84] @ (2d2174 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 2d2060 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d1904 │ │ │ │ b.n 2d20b8 │ │ │ │ ldr r3, [pc, #68] @ (2d2178 ) │ │ │ │ movw r2, #837 @ 0x345 │ │ │ │ ldr r1, [pc, #64] @ (2d217c ) │ │ │ │ ldr r0, [pc, #68] @ (2d2180 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - ldr r2, [pc, #632] @ (2d23c4 ) │ │ │ │ + ldr r2, [pc, #760] @ (2d2444 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r3, lr} │ │ │ │ + push {r3, r5, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r1, r2, r4, lr} │ │ │ │ + push {r1, r2, r4, r5, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #432] @ (2d2310 ) │ │ │ │ + ldr r1, [pc, #560] @ (2d2390 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r1, r2, r4, r6} │ │ │ │ + push {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #320] @ (2d22a8 ) │ │ │ │ + ldr r1, [pc, #448] @ (2d2328 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r3, r4} │ │ │ │ + push {r3, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2d21ee │ │ │ │ + cbz r0, 2d21f6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #48] @ (2d21ac ) │ │ │ │ + ldr r1, [pc, #176] @ (2d222c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbz r6, 2d21de │ │ │ │ + cbz r6, 2d21e6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r2, 2d21ec │ │ │ │ + cbz r2, 2d21f4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d21bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -101660,24 +101659,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (2d21c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2d1558 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #680] @ (2d2468 ) │ │ │ │ + ldr r0, [pc, #808] @ (2d24e8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbz r0, 2d220a │ │ │ │ + cbz r0, 2d2212 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r6, 2d2210 │ │ │ │ + cbz r6, 2d2218 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 2d222c │ │ │ │ sub sp, #28 │ │ │ │ @@ -101685,15 +101684,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (2d2234 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 28d4dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (2d2238 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -101707,19 +101706,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r0, [pc, #408] @ (2d23c8 ) │ │ │ │ + ldr r0, [pc, #536] @ (2d2448 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - uxtb r4, r2 │ │ │ │ + uxtb r4, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - uxtb r6, r3 │ │ │ │ + uxtb r6, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [sp, #776] @ 0x308 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -101729,15 +101728,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (2d22a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ bl 2d14a8 │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 2d2276 │ │ │ │ bl 2cb7ec │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -101750,19 +101749,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x47f2 │ │ │ │ + ldr r0, [pc, #72] @ (2d22e8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - sxtb r0, r4 │ │ │ │ + uxth r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sxtb r6, r5 │ │ │ │ + uxth r6, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2d2354 │ │ │ │ sub sp, #20 │ │ │ │ @@ -101772,15 +101771,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (2d2358 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (2d235c ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 2d2322 │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -101822,19 +101821,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - blx r1 │ │ │ │ + blx r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbz r6, 2d239a │ │ │ │ + sxth r6, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r4, 2d239a │ │ │ │ + sxth r4, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -101844,15 +101843,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (2d2400 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2d239e │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 2d23c4 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -101885,24 +101884,24 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 2c62b8 │ │ │ │ b.n 2d23b0 │ │ │ │ nop │ │ │ │ - mov sl, r9 │ │ │ │ + mov sl, sp │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbz r4, 2d240e │ │ │ │ + cbz r4, 2d2416 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r6, 2d2414 │ │ │ │ + cbz r6, 2d241c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add sp, #200 @ 0xc8 │ │ │ │ + add sp, #328 @ 0x148 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 69240e │ │ │ │ + bl 69240e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 2d24e4 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (2d24e8 ) │ │ │ │ @@ -101912,15 +101911,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (2d24f0 ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #176] @ (2d24f4 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 2d2494 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -101937,15 +101936,15 @@ │ │ │ │ cbnz r2, 2d24c0 │ │ │ │ mov r0, r3 │ │ │ │ bl 2d14a8 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7f0234 │ │ │ │ + b.w 7f0264 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -101962,15 +101961,15 @@ │ │ │ │ bpl.n 2d244c │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (2d2500 ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2d244c │ │ │ │ ldr r2, [pc, #64] @ (2d2504 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2d246c │ │ │ │ @@ -101978,37 +101977,37 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d246c │ │ │ │ ldr r0, [pc, #48] @ (2d2508 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2d246c │ │ │ │ nop │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - sub sp, #48 @ 0x30 │ │ │ │ + sub sp, #176 @ 0xb0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sub sp, #104 @ 0x68 │ │ │ │ + sub sp, #232 @ 0xe8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r7, #124] @ 0x7c │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #96 @ 0x60 │ │ │ │ + sub sp, #224 @ 0xe0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r6, #8] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #64 @ 0x40 │ │ │ │ + sub sp, #192 @ 0xc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w ip, [pc, #212] @ 2d25f4 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -102029,15 +102028,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 28d4c4 │ │ │ │ ldrb.w r0, [r5, #85] @ 0x55 │ │ │ │ cbz r0, 2d259c │ │ │ │ @@ -102058,15 +102057,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (2d2610 ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r7, r4] │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73b2e4 │ │ │ │ + bl 73b314 │ │ │ │ ldr r2, [pc, #116] @ (2d2614 ) │ │ │ │ ldr r3, [pc, #96] @ (2d2600 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -102091,25 +102090,25 @@ │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 2d257e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, r8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r6, [r1, #112] @ 0x70 │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r2, [r0, #112] @ 0x70 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ + add r7, sp, #624 @ 0x270 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, sp, #536 @ 0x218 │ │ │ │ + add r7, sp, #664 @ 0x298 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (2d26c0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r7, #1 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -102132,15 +102131,15 @@ │ │ │ │ ldr r1, [pc, #240] @ (2d2734 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 28d4c4 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [r5, #85] @ 0x55 │ │ │ │ @@ -102173,15 +102172,15 @@ │ │ │ │ add r3, sp, #12 │ │ │ │ add r2, sp, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ movs r3, #0 │ │ │ │ - bl 739f90 │ │ │ │ + bl 739fc0 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2d2718 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ add.w r7, r5, #244 @ 0xf4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d2672 │ │ │ │ @@ -102213,40 +102212,40 @@ │ │ │ │ strd r2, r3, [r5, #244] @ 0xf4 │ │ │ │ ldr r3, [pc, #60] @ (2d2748 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #260] @ 0x104 │ │ │ │ bl 2c62b8 │ │ │ │ b.n 2d26a2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 87e8b8 │ │ │ │ + bl 87e8e8 │ │ │ │ b.n 2d2674 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ - add r0, r3 │ │ │ │ + add r0, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #92] @ 0x5c │ │ │ │ lsls r0, r6, #3 │ │ │ │ - add r6, sp, #480 @ 0x1e0 │ │ │ │ + add r6, sp, #608 @ 0x260 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, sp, #536 @ 0x218 │ │ │ │ + add r6, sp, #664 @ 0x298 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r0, #92] @ 0x5c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r7, #1 │ │ │ │ - add r5, sp, #72 @ 0x48 │ │ │ │ + add r5, sp, #200 @ 0xc8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bl 1dc746 │ │ │ │ bl 37074a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d2758 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -102255,44 +102254,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (2d2800 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #128] @ (2d2804 ) │ │ │ │ ldr r3, [pc, #128] @ (2d2808 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (2d280c ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (2d2810 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (2d2814 ) │ │ │ │ add r2, pc │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r3, [pc, #120] @ (2d2818 ) │ │ │ │ ldr r2, [pc, #124] @ (2d281c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (2d2820 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7367f8 │ │ │ │ + bl 736828 │ │ │ │ ldr r3, [pc, #112] @ (2d2824 ) │ │ │ │ ldr r2, [pc, #116] @ (2d2828 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (2d282c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7367f8 │ │ │ │ + bl 736828 │ │ │ │ ldr r2, [pc, #108] @ (2d2830 ) │ │ │ │ ldr r3, [pc, #108] @ (2d2834 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (2d2838 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -102300,60 +102299,60 @@ │ │ │ │ ldr r4, [pc, #104] @ (2d283c ) │ │ │ │ ldr r2, [pc, #104] @ (2d2840 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7368e0 │ │ │ │ + bl 736910 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - muls r4, r6 │ │ │ │ + bics r4, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r1, #17] │ │ │ │ + strb r6, [r5, #17] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r4, #16] │ │ │ │ + strb r6, [r0, #17] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #336 @ 0x150 │ │ │ │ + sub sp, #464 @ 0x1d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r3, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #72] @ 0x48 │ │ │ │ lsls r0, r6, #3 │ │ │ │ lsrs r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + sub sp, #392 @ 0x188 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2} │ │ │ │ + push {r2, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #232 @ 0xe8 │ │ │ │ + sub sp, #360 @ 0x168 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #112 @ 0x70 │ │ │ │ + sub sp, #240 @ 0xf0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -102419,15 +102418,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -102446,15 +102445,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 28e01c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #24] │ │ │ │ blt.w 2d2a5c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 877b9c │ │ │ │ + bl 877bcc │ │ │ │ cbnz r0, 2d2978 │ │ │ │ ldr r2, [pc, #744] @ (2d2c38 ) │ │ │ │ ldr r3, [pc, #728] @ (2d2c28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -102555,15 +102554,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ebac │ │ │ │ + bl 87ebdc │ │ │ │ b.n 2d294c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #14 │ │ │ │ movw r1, #17698 @ 0x4522 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ blx 28c938 <__ioctl_time64@plt+0x4> │ │ │ │ @@ -102576,33 +102575,33 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ ldr r1, [pc, #408] @ (2d2c44 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 28c3b8 │ │ │ │ b.n 2d294c │ │ │ │ ldr r4, [pc, #392] @ (2d2c48 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2d294c │ │ │ │ ldr r1, [pc, #372] @ (2d2c4c ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 88c640 │ │ │ │ + bl 88c670 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d2b6a │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #352] @ (2d2c50 ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -102621,15 +102620,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #312] @ (2d2c54 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2d2ab4 │ │ │ │ ldrb.w r3, [sp, #14] │ │ │ │ tst.w r3, #1 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ itt ne │ │ │ │ movne r2, #1 │ │ │ │ strbne.w r2, [r5, #809] @ 0x329 │ │ │ │ @@ -102684,88 +102683,88 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #140] @ (2d2c60 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2d2ab4 │ │ │ │ ldr r2, [pc, #132] @ (2d2c64 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #128] @ (2d2c68 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ ldr r1, [pc, #120] @ (2d2c6c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2d2ab4 │ │ │ │ ldr r2, [pc, #112] @ (2d2c70 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #108] @ (2d2c74 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #363 @ 0x16b │ │ │ │ ldr r1, [pc, #100] @ (2d2c78 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2d2ab4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #728 @ 0x2d8 │ │ │ │ + add r7, sp, #856 @ 0x358 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - tst r6, r0 │ │ │ │ + tst r6, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r7, sp, #784 @ 0x310 │ │ │ │ + add r7, sp, #912 @ 0x390 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r5, #44] @ 0x2c │ │ │ │ lsls r0, r6, #3 │ │ │ │ - add r6, sp, #776 @ 0x308 │ │ │ │ + add r6, sp, #904 @ 0x388 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ands r6, r7 │ │ │ │ + eors r6, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r5, sp, #920 @ 0x398 │ │ │ │ + add r6, sp, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #944 @ 0x3b0 │ │ │ │ + add r6, sp, #48 @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r5, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 2d2bd0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - add r5, sp, #720 @ 0x2d0 │ │ │ │ + add r5, sp, #848 @ 0x350 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #472 @ 0x1d8 │ │ │ │ + add r5, sp, #600 @ 0x258 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r7, #54 @ 0x36 │ │ │ │ + lsls r2, r6, #1 │ │ │ │ + add r4, sp, #888 @ 0x378 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r5, sp, #152 @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r7, #22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r4, sp, #760 @ 0x2f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #24 │ │ │ │ + add r5, sp, #184 @ 0xb8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r6, #246 @ 0xf6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r4, sp, #632 @ 0x278 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #56 @ 0x38 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ - lsls r2, r6, #1 │ │ │ │ - add r4, sp, #504 @ 0x1f8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (2d2fe8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -102953,15 +102952,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 28d83c <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 88c640 │ │ │ │ + bl 88c670 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28c3b4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d2d22 │ │ │ │ b.n 2d2e58 │ │ │ │ @@ -103081,17 +103080,17 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2cc154 │ │ │ │ b.n 2d2c9c │ │ │ │ ldrsh r0, [r5, r6] │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #98 @ 0x62 │ │ │ │ + subs r4, #130 @ 0x82 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, sp, #984 @ 0x3d8 │ │ │ │ + add r3, sp, #88 @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d3040 │ │ │ │ sub sp, #8 │ │ │ │ @@ -103100,30 +103099,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2d3048 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + subs r2, #246 @ 0xf6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r0, sp, #496 @ 0x1f0 │ │ │ │ + add r0, sp, #624 @ 0x270 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sp, #568 @ 0x238 │ │ │ │ + add r0, sp, #696 @ 0x2b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2d3090 │ │ │ │ sub sp, #12 │ │ │ │ @@ -103131,29 +103130,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (2d3098 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + subs r2, #162 @ 0xa2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r0, sp, #160 @ 0xa0 │ │ │ │ + add r0, sp, #288 @ 0x120 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sp, #232 @ 0xe8 │ │ │ │ + add r0, sp, #360 @ 0x168 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2d30e0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -103162,29 +103161,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2d30e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r2, #50 @ 0x32 │ │ │ │ + subs r2, #82 @ 0x52 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r7, pc, #864 @ (adr r7, 2d3448 ) │ │ │ │ + add r7, pc, #992 @ (adr r7, 2d34c8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #936 @ (adr r7, 2d3494 ) │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2d312c │ │ │ │ sub sp, #12 │ │ │ │ @@ -103192,28 +103191,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2d3134 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r1, #226 @ 0xe2 │ │ │ │ + subs r2, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r7, pc, #544 @ (adr r7, 2d3354 ) │ │ │ │ + add r7, pc, #672 @ (adr r7, 2d33d4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #616 @ (adr r7, 2d33a0 ) │ │ │ │ + add r7, pc, #744 @ (adr r7, 2d3420 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2d317c │ │ │ │ sub sp, #8 │ │ │ │ @@ -103222,29 +103221,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2d3184 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r1, #150 @ 0x96 │ │ │ │ + subs r1, #182 @ 0xb6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r7, pc, #240 @ (adr r7, 2d3274 ) │ │ │ │ + add r7, pc, #368 @ (adr r7, 2d32f4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #312 @ (adr r7, 2d32c0 ) │ │ │ │ + add r7, pc, #440 @ (adr r7, 2d3340 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2d31c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -103252,28 +103251,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2d31d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r1, #70 @ 0x46 │ │ │ │ + subs r1, #102 @ 0x66 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r6, pc, #944 @ (adr r6, 2d3580 ) │ │ │ │ + add r7, pc, #48 @ (adr r7, 2d3200 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, pc, #1016 @ (adr r6, 2d35cc ) │ │ │ │ + add r7, pc, #120 @ (adr r7, 2d324c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d320c │ │ │ │ sub sp, #12 │ │ │ │ @@ -103281,24 +103280,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (2d3214 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc70 │ │ │ │ - subs r0, #250 @ 0xfa │ │ │ │ + subs r1, #26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r6, pc, #640 @ (adr r6, 2d3494 ) │ │ │ │ + add r6, pc, #768 @ (adr r6, 2d3514 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, pc, #712 @ (adr r6, 2d34e0 ) │ │ │ │ + add r6, pc, #840 @ (adr r6, 2d3560 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2d3280 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -103306,44 +103305,44 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (2d3288 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2d326c │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 2d3278 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 88c640 │ │ │ │ + bl 88c670 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 28c3b8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b998 │ │ │ │ ldr r1, [pc, #16] @ (2d328c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2d3254 │ │ │ │ - subs r0, #184 @ 0xb8 │ │ │ │ + subs r0, #216 @ 0xd8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r6, pc, #384 @ (adr r6, 2d3408 ) │ │ │ │ + add r6, pc, #512 @ (adr r6, 2d3488 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, pc, #448 @ (adr r6, 2d344c ) │ │ │ │ + add r6, pc, #576 @ (adr r6, 2d34cc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -103356,15 +103355,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 2d32e2 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 28dc74 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -103379,30 +103378,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2d3318 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - add r5, pc, #944 @ (adr r5, 2d36c0 ) │ │ │ │ + add r6, pc, #48 @ (adr r6, 2d3340 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #62 @ 0x3e │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r5, pc, #968 @ (adr r5, 2d36e0 ) │ │ │ │ + add r6, pc, #72 @ (adr r6, 2d3360 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, pc, #656 @ (adr r6, 2d35ac ) │ │ │ │ + add r6, pc, #784 @ (adr r6, 2d362c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d331c : │ │ │ │ ldr r3, [pc, #124] @ (2d339c ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 2d3336 │ │ │ │ @@ -103440,33 +103439,33 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28bd10 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2d33ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r6!, {r1, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - add r6, pc, #384 @ (adr r6, 2d3528 ) │ │ │ │ + add r6, pc, #512 @ (adr r6, 2d35a8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r2, [sp, #912] @ 0x390 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - add r6, pc, #240 @ (adr r6, 2d34a0 ) │ │ │ │ + add r6, pc, #368 @ (adr r6, 2d3520 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2d342e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2d33f2 │ │ │ │ @@ -103645,53 +103644,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (2d3590 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - add r6, sp, #672 @ 0x2a0 │ │ │ │ + add r6, sp, #800 @ 0x320 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r6, #142 @ 0x8e │ │ │ │ + movs r6, #174 @ 0xae │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add r5, pc, #448 @ (adr r5, 2d3710 ) │ │ │ │ + add r5, pc, #576 @ (adr r5, 2d3790 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #424 @ (adr r5, 2d36fc ) │ │ │ │ + add r5, pc, #552 @ (adr r5, 2d377c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #416 @ (adr r5, 2d36f8 ) │ │ │ │ + add r5, pc, #544 @ (adr r5, 2d3778 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #408 @ (adr r5, 2d36f4 ) │ │ │ │ + add r5, pc, #536 @ (adr r5, 2d3774 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r5, #30 │ │ │ │ + asrs r4, r1, #31 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r6, #100 @ 0x64 │ │ │ │ + movs r6, #132 @ 0x84 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r2, [r5, #26] │ │ │ │ + ldrb r2, [r1, #27] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r1, pc, #368 @ (adr r1, 2d36dc ) │ │ │ │ + add r1, pc, #496 @ (adr r1, 2d375c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r4, pc, #968 @ (adr r4, 2d3938 ) │ │ │ │ + add r5, pc, #72 @ (adr r5, 2d35b8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #96 @ (adr r5, 2d35d4 ) │ │ │ │ + add r5, pc, #224 @ (adr r5, 2d3654 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #120 @ (adr r5, 2d35f0 ) │ │ │ │ + add r5, pc, #248 @ (adr r5, 2d3670 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #480 @ (adr r5, 2d375c ) │ │ │ │ + add r5, pc, #608 @ (adr r5, 2d37dc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #520 @ (adr r5, 2d3788 ) │ │ │ │ + add r5, pc, #648 @ (adr r5, 2d3808 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #320 @ (adr r5, 2d36c4 ) │ │ │ │ + add r5, pc, #448 @ (adr r5, 2d3744 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #200 @ (adr r5, 2d3650 ) │ │ │ │ + add r5, pc, #328 @ (adr r5, 2d36d0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #80 @ (adr r5, 2d35dc ) │ │ │ │ + add r5, pc, #208 @ (adr r5, 2d365c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #984 @ (adr r4, 2d3968 ) │ │ │ │ + add r5, pc, #88 @ (adr r5, 2d35e8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #400 @ (adr r5, 2d3724 ) │ │ │ │ + add r5, pc, #528 @ (adr r5, 2d37a4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 2d35b2 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -103884,26 +103883,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 2d37de │ │ │ │ ldr r2, [pc, #152] @ (2d37e8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r1, [pc, #144] @ (2d37ec ) │ │ │ │ ldr r3, [pc, #144] @ (2d37f0 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (2d37f4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -103946,19 +103945,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28d8f0 │ │ │ │ nop │ │ │ │ strb r2, [r0, r4] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r2, [pc, #80] @ (2d383c ) │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #352 @ (adr r3, 2d3950 ) │ │ │ │ + add r3, pc, #480 @ (adr r3, 2d39d0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r4, #10 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r3, pc, #256 @ (adr r3, 2d38f8 ) │ │ │ │ + add r3, pc, #384 @ (adr r3, 2d3978 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (2d38a8 ) │ │ │ │ @@ -103970,32 +103969,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 73f524 │ │ │ │ + bl 73f554 │ │ │ │ cbz r0, 2d3856 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 28b65c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3724 │ │ │ │ mov r0, r4 │ │ │ │ - bl 84bfac │ │ │ │ + bl 84bfdc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 2d3880 │ │ │ │ mov r0, r5 │ │ │ │ - bl 85ea04 │ │ │ │ + bl 85ea34 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (2d38b0 ) │ │ │ │ ldr r3, [pc, #80] @ (2d38ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -104091,25 +104090,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (2d398c ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d391c │ │ │ │ strh r6, [r5, r5] │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #416 @ (adr r1, 2d3b30 ) │ │ │ │ + add r1, pc, #544 @ (adr r1, 2d3bb0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (2d3a54 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -104121,35 +104120,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d3a32 │ │ │ │ - bl 745a5c │ │ │ │ + bl 745a8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d3a32 │ │ │ │ movs r0, #20 │ │ │ │ blx 28b65c │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 745a60 │ │ │ │ + bl 745a90 │ │ │ │ cbz r0, 2d3a36 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 73f524 │ │ │ │ + bl 73f554 │ │ │ │ cbz r0, 2d39f2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2d3724 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 84bfac │ │ │ │ + bl 84bfdc │ │ │ │ mov r0, r5 │ │ │ │ bl 2d343c │ │ │ │ blx 28dc74 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 2d3a26 │ │ │ │ ldr r2, [pc, #88] @ (2d3a5c ) │ │ │ │ @@ -104165,114 +104164,114 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 85e914 │ │ │ │ + bl 85e944 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2d3a02 │ │ │ │ ldr r3, [pc, #40] @ (2d3a60 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (2d3a64 ) │ │ │ │ ldr r1, [pc, #40] @ (2d3a68 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2d39f2 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r2, r2] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, r0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - adds r1, #18 │ │ │ │ + adds r1, #50 @ 0x32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, pc, #160 @ (adr r1, 2d3b08 ) │ │ │ │ + add r1, pc, #288 @ (adr r1, 2d3b88 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #408 @ (adr r0, 2d3c04 ) │ │ │ │ + add r0, pc, #536 @ (adr r0, 2d3c84 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 2d3ab6 │ │ │ │ mov r4, r1 │ │ │ │ - bl 7455a8 │ │ │ │ + bl 7455d8 │ │ │ │ ldr r1, [pc, #128] @ (2d3b0c ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 745604 │ │ │ │ + bl 745634 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 7456e0 │ │ │ │ + bl 745710 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d3af8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d3a92 │ │ │ │ ldr r1, [pc, #100] @ (2d3b10 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 745810 │ │ │ │ + bl 745840 │ │ │ │ cbz r5, 2d3aea │ │ │ │ - bl 7455a8 │ │ │ │ + bl 7455d8 │ │ │ │ ldr r1, [pc, #84] @ (2d3b14 ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 745604 │ │ │ │ + bl 745634 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 7456e0 │ │ │ │ + bl 745710 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d3af8 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2d3ac6 │ │ │ │ ldr r1, [pc, #56] @ (2d3b18 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 745810 │ │ │ │ + bl 745840 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - add r0, pc, #1008 @ (adr r0, 2d3f00 ) │ │ │ │ + add r1, pc, #112 @ (adr r1, 2d3b80 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r1, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #848 @ (adr r0, 2d3e68 ) │ │ │ │ + add r0, pc, #976 @ (adr r0, 2d3ee8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r5, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -104357,15 +104356,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 874e80 │ │ │ │ + bl 874eb0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2d3d66 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -104432,18 +104431,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (2d3da8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3794 @ 0xed2 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 84bfac │ │ │ │ + bl 84bfdc │ │ │ │ b.n 2d3b8c │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2d3d2e │ │ │ │ ldr r0, [pc, #220] @ (2d3dac ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -104466,115 +104465,115 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2d3db8 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3855 @ 0xf0f │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2d3cbc │ │ │ │ ldr r3, [pc, #168] @ (2d3dbc ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (2d3dc0 ) │ │ │ │ ldr r1, [pc, #168] @ (2d3dc4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3817 @ 0xee9 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2d3cbc │ │ │ │ ldr r3, [pc, #152] @ (2d3dc8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (2d3dcc ) │ │ │ │ ldr r1, [pc, #152] @ (2d3dd0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3835 @ 0xefb │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2d3cbc │ │ │ │ ldr r3, [pc, #136] @ (2d3dd4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (2d3dd8 ) │ │ │ │ ldr r1, [pc, #136] @ (2d3ddc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3810 @ 0xee2 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2d3cbc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (2d3de0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (2d3de4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (2d3de8 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3850 @ 0xf0a │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2d3cbc │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, r3] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - add r0, pc, #224 @ (adr r0, 2d3e78 ) │ │ │ │ + add r0, pc, #352 @ (adr r0, 2d3ef8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r5, r2] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - blxns sl │ │ │ │ + blxns lr │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r6, #166 @ 0xa6 │ │ │ │ + cmp r6, #198 @ 0xc6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #0] │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bx r4 │ │ │ │ + bx r8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r6, #84 @ 0x54 │ │ │ │ + cmp r6, #116 @ 0x74 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #296] @ 0x128 │ │ │ │ + ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #664] @ 0x298 │ │ │ │ + ldr r5, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r6, #86 @ 0x56 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, #26 │ │ │ │ + cmp r6, #58 @ 0x3a │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r5, [sp, #568] @ 0x238 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #254 @ 0xfe │ │ │ │ + cmp r6, #30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [sp, #512] @ 0x200 │ │ │ │ + ldr r6, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #328] @ 0x148 │ │ │ │ + ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #224 @ 0xe0 │ │ │ │ + cmp r6, #0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r6, [sp, #856] @ 0x358 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #200] @ 0xc8 │ │ │ │ + ldr r5, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -104605,20 +104604,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (2d3ed4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r1, [pc, #136] @ (2d3ed8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 2d3eaa │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 2d3e74 │ │ │ │ cbz r5, 2d3e80 │ │ │ │ @@ -104640,82 +104639,82 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2d3e1e │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2d3e1e │ │ │ │ mov r0, r4 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r3, [pc, #40] @ (2d3edc ) │ │ │ │ ldr r2, [pc, #44] @ (2d3ee0 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (2d3ee4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movw r2, #3735 @ 0xe97 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2d3e20 │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ + ldr r6, [sp, #264] @ 0x108 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ + ldr r6, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r4, #152 @ 0x98 │ │ │ │ + cmp r4, #184 @ 0xb8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r5, [sp, #800] @ 0x320 │ │ │ │ + ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 2d3f06 │ │ │ │ - bl 745a40 │ │ │ │ + bl 745a70 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 2d3f18 │ │ │ │ - bl 745a40 │ │ │ │ + bl 745a70 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2d3f3c │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 2d3f4c │ │ │ │ - bl 732e94 │ │ │ │ + bl 732ec4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 28b99c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 2d3f8e │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 2d3f6e │ │ │ │ - bl 732e94 │ │ │ │ + bl 732ec4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 28b99c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -104729,15 +104728,15 @@ │ │ │ │ bl 2ca5b8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 2d3f5e │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d3fa4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 8800a0 │ │ │ │ + b.w 8800d0 │ │ │ │ stmia r2!, {r1, r2, r3, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 2d3fb8 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -104768,19 +104767,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2d4010 ) │ │ │ │ ldr r0, [pc, #20] @ (2d4014 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - cmp r3, #80 @ 0x50 │ │ │ │ + cmp r3, #112 @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r2, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #632] @ 0x278 │ │ │ │ + ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (2d40fc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -104797,15 +104796,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 2d407c │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 2d405c │ │ │ │ - bl 74f010 │ │ │ │ + bl 74f040 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 2d406e │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 2d406e │ │ │ │ blx 28dc74 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -104819,30 +104818,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 28b65c │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 73f534 │ │ │ │ + bl 73f564 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2d40ac │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 2d3724 │ │ │ │ mov r0, r7 │ │ │ │ - bl 84bfac │ │ │ │ + bl 84bfdc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d4046 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 85e950 │ │ │ │ + bl 85e980 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d407c │ │ │ │ ldr r2, [pc, #52] @ (2d4104 ) │ │ │ │ ldr r3, [pc, #44] @ (2d4100 ) │ │ │ │ add r2, pc │ │ │ │ @@ -104931,15 +104930,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 87d670 │ │ │ │ + bl 87d6a0 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 2d41b2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -105058,15 +105057,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2d4352 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 7438d4 │ │ │ │ + bl 743904 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -105100,26 +105099,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d42f6 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (2d439c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d42f6 │ │ │ │ nop │ │ │ │ ldr r1, [pc, #320] @ (2d44d0 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #320] @ (2d44d8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #232] @ 0xe8 │ │ │ │ + ldr r1, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (2d4454 ) │ │ │ │ @@ -105131,26 +105130,26 @@ │ │ │ │ beq.n 2d43e2 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2d4428 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 87e8b4 │ │ │ │ + bl 87e8e4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2d4458 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2d442e │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 2d43e2 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d42d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -105170,15 +105169,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d43d8 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (2d4464 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d43d8 │ │ │ │ ldr r0, [pc, #60] @ (2d4468 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2d43d0 │ │ │ │ ldr r3, [pc, #60] @ (2d446c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -105190,32 +105189,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d43d8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (2d4470 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d43d8 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #536] @ (2d4670 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [sp, #888] @ 0x378 │ │ │ │ + ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (2d45e8 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -105237,15 +105236,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d4546 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 7437d0 │ │ │ │ + bl 743800 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2d456c │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 2d44dc │ │ │ │ @@ -105254,15 +105253,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 891fb0 │ │ │ │ + bl 891fe0 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 2d4502 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2d4578 │ │ │ │ cbnz r3, 2d451e │ │ │ │ @@ -105272,15 +105271,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (2d45f4 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 743a2c │ │ │ │ + bl 743a5c │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (2d45f8 ) │ │ │ │ ldr r3, [pc, #204] @ (2d45f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -105297,15 +105296,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2d44b4 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 7437d0 │ │ │ │ + bl 743800 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2d456c │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 2d44ca │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -105328,15 +105327,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d4502 │ │ │ │ ldr r0, [pc, #112] @ (2d4608 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d451e │ │ │ │ b.n 2d4504 │ │ │ │ blx 28bcc4 │ │ │ │ b.n 2d450a │ │ │ │ ldr r2, [pc, #72] @ (2d45fc ) │ │ │ │ @@ -105355,15 +105354,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2d44da │ │ │ │ ldr r0, [pc, #60] @ (2d4610 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2d44da │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blx r6 │ │ │ │ lsls r0, r6, #3 │ │ │ │ blx r5 │ │ │ │ @@ -105376,19 +105375,19 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #240] @ 0xf0 │ │ │ │ + ldr r0, [sp, #368] @ 0x170 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #696] @ 0x2b8 │ │ │ │ + str r7, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 2d4b7c │ │ │ │ @@ -105414,28 +105413,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2cc7dc │ │ │ │ ldr.w r7, [pc, #1308] @ 2d4b80 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d4834 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 2d4b84 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 2d4b88 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2cc7ac │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -105881,15 +105880,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d4930 │ │ │ │ ldr r0, [pc, #188] @ (2d4b98 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d4930 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2cc7ac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d48cc │ │ │ │ @@ -105907,70 +105906,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2d4996 │ │ │ │ ldr r0, [pc, #128] @ (2d4ba0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d4996 │ │ │ │ ldr r3, [pc, #100] @ (2d4b90 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d4930 │ │ │ │ ldr r3, [pc, #88] @ (2d4b94 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2d4930 │ │ │ │ ldr r0, [pc, #92] @ (2d4ba4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d4930 │ │ │ │ ldr r3, [pc, #72] @ (2d4b9c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d4996 │ │ │ │ ldr r3, [pc, #48] @ (2d4b94 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d4996 │ │ │ │ ldr r0, [pc, #56] @ (2d4ba8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d4996 │ │ │ │ nop │ │ │ │ mov r4, r1 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrh r6, [r4, r4] │ │ │ │ + ldrh r6, [r0, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r2, r2] │ │ │ │ + ldr r6, [r6, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #196 @ 0xc4 │ │ │ │ + movs r4, #228 @ 0xe4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #480] @ 0x1e0 │ │ │ │ + str r3, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp ip, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #792] @ 0x318 │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (2d4c58 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -105995,15 +105994,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca0f0 │ │ │ │ ldr r2, [pc, #100] @ (2d4c5c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r2, [pc, #92] @ (2d4c60 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2d4c32 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -106030,27 +106029,27 @@ │ │ │ │ bpl.n 2d4c0a │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (2d4c6c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d4c0a │ │ │ │ eors r6, r6 │ │ │ │ lsls r0, r6, #3 │ │ │ │ mov ip, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #720] @ (2d4f38 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d4c70 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -106065,21 +106064,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #388] @ 0x184 │ │ │ │ cbz r3, 2d4ca6 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2d4ca6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 745a5c │ │ │ │ + bl 745a8c │ │ │ │ cbnz r0, 2d4cc6 │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 84bfac │ │ │ │ + bl 84bfdc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -106090,46 +106089,46 @@ │ │ │ │ strb r2, [r4, #24] │ │ │ │ bl 2d4018 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r4, #28] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 745a78 │ │ │ │ + bl 745aa8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d4d1c │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2d4d56 │ │ │ │ bls.n 2d4d2c │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2d4d72 │ │ │ │ ldr r3, [pc, #136] @ (2d4d80 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r3, [pc, #128] @ (2d4d84 ) │ │ │ │ ldr r2, [pc, #132] @ (2d4d88 ) │ │ │ │ ldr r1, [pc, #132] @ (2d4d8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #413 @ 0x19d │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 84bfac │ │ │ │ + bl 84bfdc │ │ │ │ mov r0, r4 │ │ │ │ - bl 85e9c8 │ │ │ │ + bl 85e9f8 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2d4cb2 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 28dc74 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -106161,19 +106160,19 @@ │ │ │ │ nop │ │ │ │ subs r7, #182 @ 0xb6 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r1, r3, r4, r6, lr} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r2, [pc, #80] @ (2d4dd4 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + subs r2, r5, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r0, [r6, #44] @ 0x2c │ │ │ │ + ldrh r0, [r2, #46] @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d4d90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -106209,58 +106208,58 @@ │ │ │ │ add.w r2, r4, #12 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 2d3594 │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 2d4e26 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 736264 │ │ │ │ + bl 736294 │ │ │ │ cbz r0, 2d4e26 │ │ │ │ ldr r2, [pc, #184] @ (2d4ec8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, sl │ │ │ │ str.w fp, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 28dc74 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2d4e5a │ │ │ │ - bl 745a5c │ │ │ │ + bl 745a8c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2d4e5a │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 745a60 │ │ │ │ + bl 745a90 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3004] @ 0xbbc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r5, #3000] @ 0xbb8 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 2d37f8 │ │ │ │ cmp r8, r6 │ │ │ │ str r0, [r4, #4] │ │ │ │ bne.n 2d4e36 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r0, 2d4e8e │ │ │ │ - bl 745a5c │ │ │ │ + bl 745a8c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2d4e8e │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 745a60 │ │ │ │ + bl 745a90 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3012] @ 0xbc4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r5, #3008] @ 0xbc0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 2d37f8 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -106282,19 +106281,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ push {r3, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - adds r4, r2, #6 │ │ │ │ + adds r4, r6, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r2, [r7, #14] │ │ │ │ + ldrh r2, [r3, #16] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r5, #60 @ 0x3c │ │ │ │ + subs r5, #92 @ 0x5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d4ecc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -106316,15 +106315,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d4eee │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2d4f26 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 74c2c0 │ │ │ │ + b.w 74c2f0 │ │ │ │ cbz r4, 2d4f54 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d4f0c │ │ │ │ ldr r3, [pc, #76] @ (2d4f74 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -106332,15 +106331,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (2d4f7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #599 @ 0x257 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -106351,29 +106350,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2d4f88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2d4f40 │ │ │ │ cbz r4, 2d4fb6 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - adds r2, r4, #0 │ │ │ │ + adds r2, r0, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r0, [r3, #60] @ 0x3c │ │ │ │ + ldrh r0, [r7, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r6, #26] │ │ │ │ + ldrh r6, [r2, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r6, r7 │ │ │ │ + adds r4, r2, #0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r6, [r1, #58] @ 0x3a │ │ │ │ + ldrh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r1, #26] │ │ │ │ + ldrh r0, [r5, #26] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d4f8c : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 28b514 │ │ │ │ │ │ │ │ @@ -106538,24 +106537,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2d516e │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2d3990 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2d516e │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 864a34 │ │ │ │ + bl 864a64 │ │ │ │ mov r0, r6 │ │ │ │ - bl 85e914 │ │ │ │ + bl 85e944 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 891ee4 │ │ │ │ + bl 891f14 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 891ee4 │ │ │ │ + bl 891f14 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 85e950 │ │ │ │ + bl 85e980 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2db3fc │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2deeb0 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2e40a0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -106586,32 +106585,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2d525c │ │ │ │ ldr r1, [pc, #156] @ (2d5298 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 2d5216 │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 2c65c0 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 878d08 │ │ │ │ + bl 878d38 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 2d5228 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 891ee4 │ │ │ │ + bl 891f14 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 28b998 │ │ │ │ @@ -106630,31 +106629,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d512e │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (2d52a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d512e │ │ │ │ subs r3, #26 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #46] @ 0x2e │ │ │ │ + ldrh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r5, #40] @ 0x28 │ │ │ │ + ldrh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #34] @ 0x22 │ │ │ │ + ldrh r0, [r0, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 2d5d00 │ │ │ │ @@ -106789,15 +106788,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 87de94 │ │ │ │ + bl 87dec4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2d5638 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -106975,25 +106974,25 @@ │ │ │ │ b.n 2d53dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 87de94 │ │ │ │ + bl 87dec4 │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 2d54d2 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 2cd4e8 │ │ │ │ ldr.w r1, [pc, #1756] @ 2d5d18 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2d593c │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -107145,35 +107144,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 87de94 │ │ │ │ + bl 87dec4 │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 2d58aa │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 87df4c │ │ │ │ + bl 87df7c │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 87d80c │ │ │ │ + bl 87d83c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 2d5888 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -107181,15 +107180,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 2d587e │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 87d80c │ │ │ │ + bl 87d83c │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 2d5888 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 2d586c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -107256,15 +107255,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2d56a6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (2d5d2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d56a6 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -107390,21 +107389,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 8a8418 │ │ │ │ + bl 8a8448 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 8a8418 │ │ │ │ + bl 8a8448 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -107507,15 +107506,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 87d670 │ │ │ │ + bl 87d6a0 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 2d5c26 │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d5bf6 │ │ │ │ @@ -107567,15 +107566,15 @@ │ │ │ │ bpl.w 2d56a6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (2d5d38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d56a6 │ │ │ │ ldr r3, [pc, #92] @ (2d5d3c ) │ │ │ │ movw r2, #3227 @ 0xc9b │ │ │ │ ldr r1, [pc, #92] @ (2d5d40 ) │ │ │ │ ldr r0, [pc, #92] @ (2d5d44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -107592,41 +107591,41 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r1, #112 @ 0x70 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #32] │ │ │ │ + ldrh r0, [r1, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r6, #98 @ 0x62 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrh r4, [r5, #6] │ │ │ │ + ldrh r4, [r1, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #54 @ 0x36 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #48] @ 0x30 │ │ │ │ + strh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r2, #208 @ 0xd0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ bxns lr │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #22] │ │ │ │ + strh r4, [r0, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r2, r5, #25 │ │ │ │ + lsrs r2, r1, #26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r4, [r0, #23] │ │ │ │ + ldrb r4, [r4, #23] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r2, #18] │ │ │ │ + strh r0, [r6, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d5d48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -107688,24 +107687,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d5e82 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 891ea8 │ │ │ │ + bl 891ed8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 891ed0 │ │ │ │ + bl 891f00 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 743738 │ │ │ │ + bl 743768 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 2d5f28 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107728,15 +107727,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d5f32 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d5e3e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 891fb0 │ │ │ │ + bl 891fe0 │ │ │ │ b.n 2d5e42 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d5db6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d42d8 │ │ │ │ b.n 2d5db6 │ │ │ │ @@ -107775,22 +107774,22 @@ │ │ │ │ cbnz r3, 2d5f3a │ │ │ │ ldr r2, [pc, #180] @ (2d5f8c ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 743a2c │ │ │ │ + bl 743a5c │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #168] @ (2d5f90 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ b.n 2d5da6 │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 2d5f12 │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 2d5f12 │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 2d5f12 │ │ │ │ @@ -107841,30 +107840,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #196 @ 0xc4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ cmp r6, #130 @ 0x82 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #2] │ │ │ │ + strh r2, [r1, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - strh r4, [r7, #0] │ │ │ │ + strh r4, [r3, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r7, #15 │ │ │ │ + lsrs r6, r3, #16 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r0, [r3, #13] │ │ │ │ + ldrb r0, [r7, #13] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r1, #21] │ │ │ │ + ldrb r4, [r5, #21] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r5, #15 │ │ │ │ + lsrs r0, r1, #16 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r2, [r0, #13] │ │ │ │ + ldrb r2, [r4, #13] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r6, #20] │ │ │ │ + ldrb r6, [r2, #21] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d5fac : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 2d5fbe │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -107899,15 +107898,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7437d0 │ │ │ │ + bl 743800 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2d6034 │ │ │ │ ldr r2, [pc, #64] @ (2d6050 ) │ │ │ │ ldr r3, [pc, #56] @ (2d604c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -107959,15 +107958,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 743738 │ │ │ │ + bl 743768 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2d60c0 │ │ │ │ ldr r2, [pc, #64] @ (2d60dc ) │ │ │ │ ldr r3, [pc, #56] @ (2d60d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -108029,53 +108028,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 2d61b4 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 891ea8 │ │ │ │ + bl 891ed8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2d6170 │ │ │ │ mov r0, r5 │ │ │ │ - bl 891ec4 │ │ │ │ + bl 891ef4 │ │ │ │ cbz r0, 2d6170 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d61ca │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (2d61ec ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743a2c │ │ │ │ + bl 743a5c │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 891f74 │ │ │ │ + b.w 891fa4 │ │ │ │ ldr r2, [pc, #108] @ (2d61f0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2d61be │ │ │ │ ldr r2, [pc, #104] @ (2d61f4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d61be │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2d61f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 2d61be │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -108104,23 +108103,23 @@ │ │ │ │ cmp r3, #50 @ 0x32 │ │ │ │ lsls r0, r6, #3 │ │ │ │ @ instruction: 0xfbdfffff │ │ │ │ str r0, [r5, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #25] │ │ │ │ + ldrb r6, [r3, #26] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #5 │ │ │ │ + lsrs r6, r2, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r0, [r2, #3] │ │ │ │ + ldrb r0, [r6, #3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r0, #11] │ │ │ │ + ldrb r2, [r4, #11] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2d628c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -108561,15 +108560,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (2d67c0 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 878f00 │ │ │ │ + b.w 878f30 │ │ │ │ ldr r3, [pc, #228] @ (2d67b4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 2d67c4 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -108651,21 +108650,21 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #108 @ 0x6c │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #4] │ │ │ │ + ldrb r6, [r7, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r5, #148 @ 0x94 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrb r0, [r6, #1] │ │ │ │ + ldrb r0, [r2, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r1, #1] │ │ │ │ + ldrb r2, [r5, #1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r4, #218 @ 0xda │ │ │ │ lsls r0, r6, #3 │ │ │ │ movs r4, #188 @ 0xbc │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -108880,15 +108879,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (2d6a34 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 878f00 │ │ │ │ + b.w 878f30 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 2d6a10 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 2d6a10 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 2d6a1e │ │ │ │ mov r0, r4 │ │ │ │ @@ -108900,17 +108899,17 @@ │ │ │ │ bl 2e6900 │ │ │ │ b.n 2d69de │ │ │ │ nop │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #21] │ │ │ │ + strb r0, [r0, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r6, #20] │ │ │ │ + strb r4, [r2, #21] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (2d6cec ) │ │ │ │ @@ -109050,15 +109049,15 @@ │ │ │ │ bl 2d60e0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d69a8 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2d6c28 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 2d6c60 │ │ │ │ - bl 74f010 │ │ │ │ + bl 74f040 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 2d6c0c │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 2d6c0c │ │ │ │ blx 28dc74 │ │ │ │ @@ -109066,17 +109065,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2d6c28 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 2d3990 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d6c28 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 8648bc │ │ │ │ + bl 8648ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 85e914 │ │ │ │ + bl 85e944 │ │ │ │ ldr r3, [pc, #216] @ (2d6d04 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 2d6aaa │ │ │ │ mov r0, r5 │ │ │ │ bl 2d42d8 │ │ │ │ @@ -109155,29 +109154,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #224 @ 0xe0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ movs r1, #142 @ 0x8e │ │ │ │ lsls r0, r6, #3 │ │ │ │ adds r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #22] │ │ │ │ + strb r2, [r7, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #158 @ 0x9e │ │ │ │ + adds r1, #190 @ 0xbe │ │ │ │ lsls r0, r5, #1 │ │ │ │ - mcr2 0, 4, r0, cr12, cr1, {3} │ │ │ │ - ldr r6, [r4, #92] @ 0x5c │ │ │ │ + mcr2 0, 5, r0, cr12, cr1, {3} │ │ │ │ + ldr r6, [r0, #96] @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r5, #14] │ │ │ │ + strb r0, [r1, #15] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mrc2 0, 3, r0, cr4, cr1, {3} │ │ │ │ - ldr r6, [r1, #92] @ 0x5c │ │ │ │ + mrc2 0, 4, r0, cr4, cr1, {3} │ │ │ │ + ldr r6, [r5, #92] @ 0x5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r6, #15] │ │ │ │ + strb r0, [r2, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (2d6e44 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -109268,30 +109267,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 2d6414 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ mov r0, r7 │ │ │ │ bl 2d69a8 │ │ │ │ b.n 2d6d70 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ subs r6, r7, #3 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r6, #3 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r4, r0, #3 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #5] │ │ │ │ + strb r2, [r2, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (2d6f30 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -109346,15 +109345,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 2d60e0 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r2, [pc, #52] @ (2d6f44 ) │ │ │ │ ldr r3, [pc, #36] @ (2d6f34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109369,15 +109368,15 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #7 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #2] │ │ │ │ + strb r0, [r7, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r4, r5, #4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -109422,25 +109421,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d6f66 │ │ │ │ ldr r0, [pc, #36] @ (2d6fd8 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d6f66 │ │ │ │ adds r6, r3, #3 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #6] │ │ │ │ + strb r0, [r4, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (2d7094 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109486,15 +109485,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 2d60e0 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r2, [pc, #56] @ (2d70a8 ) │ │ │ │ ldr r3, [pc, #36] @ (2d7098 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109510,15 +109509,15 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r0, #1 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #112] @ 0x70 │ │ │ │ + ldr r6, [r6, #112] @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r2, r1, r7 │ │ │ │ lsls r0, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -109592,15 +109591,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d60e0 │ │ │ │ ldr r1, [pc, #180] @ (2d7230 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r2, [pc, #168] @ (2d7234 ) │ │ │ │ ldr r3, [pc, #144] @ (2d721c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109623,15 +109622,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d7178 │ │ │ │ ldr r0, [pc, #120] @ (2d7240 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d7178 │ │ │ │ ldr r3, [pc, #112] @ (2d7244 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d7106 │ │ │ │ ldr r3, [pc, #92] @ (2d723c ) │ │ │ │ @@ -109641,15 +109640,15 @@ │ │ │ │ bpl.n 2d7106 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (2d7248 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d7106 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2d724c ) │ │ │ │ movw r2, #1254 @ 0x4e6 │ │ │ │ ldr r1, [pc, #72] @ (2d7250 ) │ │ │ │ ldr r0, [pc, #76] @ (2d7254 ) │ │ │ │ add r3, pc │ │ │ │ @@ -109664,34 +109663,34 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r2, r5 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #96] @ 0x60 │ │ │ │ + ldr r6, [r6, #96] @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r5, #88] @ 0x58 │ │ │ │ + ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, r6, r2 │ │ │ │ lsls r0, r6, #3 │ │ │ │ strb r4, [r7, #1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #124] @ 0x7c │ │ │ │ + strb r2, [r3, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #116] @ 0x74 │ │ │ │ + ldr r6, [r3, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vst4.16 {d16-d19}, [r8 :256], r1 │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ + vld4.16 {d16-d19}, [r8 :256], r1 │ │ │ │ + ldr r2, [r0, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r2, #40] @ 0x28 │ │ │ │ + ldr r4, [r6, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 2d7438 │ │ │ │ mov r4, r0 │ │ │ │ @@ -109751,15 +109750,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2d60e0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r2, [pc, #316] @ (2d7450 ) │ │ │ │ ldr r3, [pc, #296] @ (2d743c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109819,15 +109818,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2d60e0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r2, [pc, #164] @ (2d745c ) │ │ │ │ ldr r3, [pc, #128] @ (2d743c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109845,15 +109844,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d735e │ │ │ │ ldr r0, [pc, #132] @ (2d7468 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2d735e │ │ │ │ ldr r2, [pc, #116] @ (2d746c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d72ba │ │ │ │ @@ -109863,15 +109862,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2d72ba │ │ │ │ ldr r0, [pc, #96] @ (2d7470 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2d72ba │ │ │ │ ldr r3, [pc, #84] @ (2d7474 ) │ │ │ │ movw r2, #1222 @ 0x4c6 │ │ │ │ ldr r1, [pc, #80] @ (2d7478 ) │ │ │ │ ldr r0, [pc, #84] @ (2d747c ) │ │ │ │ add r3, pc │ │ │ │ @@ -109886,38 +109885,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r5, r6 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #68] @ 0x44 │ │ │ │ + ldr r0, [r0, #72] @ 0x48 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r0, r5, r4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ adds r0, r1, r4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r4, [r7, #56] @ 0x38 │ │ │ │ + ldr r4, [r3, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r2, r0, r2 │ │ │ │ lsls r0, r6, #3 │ │ │ │ strh r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #100] @ 0x64 │ │ │ │ + ldr r0, [r2, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r0, #13] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #96] @ 0x60 │ │ │ │ + ldr r2, [r4, #96] @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf7280071 │ │ │ │ - str r2, [r0, #104] @ 0x68 │ │ │ │ + @ instruction: 0xf7480071 │ │ │ │ + str r2, [r4, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r6, #4] │ │ │ │ + ldr r4, [r2, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (2d762c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -110032,15 +110031,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 2d60e0 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r2, [pc, #112] @ (2d7644 ) │ │ │ │ ldr r3, [pc, #88] @ (2d7630 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -110065,36 +110064,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (2d7650 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d74ba │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r4, #30 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3, #30 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r6, r4, #25 │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r0, [r3, #124] @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #72] @ 0x48 │ │ │ │ + ldr r0, [r4, #72] @ 0x48 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (2d7848 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -110178,15 +110177,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 2d6414 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r2, [pc, #248] @ (2d7860 ) │ │ │ │ ldr r3, [pc, #228] @ (2d784c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -110231,15 +110230,15 @@ │ │ │ │ bpl.n 2d76f2 │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (2d7870 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d76f2 │ │ │ │ ldr r2, [pc, #136] @ (2d7874 ) │ │ │ │ ldr r3, [pc, #92] @ (2d784c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -110279,37 +110278,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #23 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r4, r2, #19 │ │ │ │ lsls r0, r6, #3 │ │ │ │ asrs r4, r6, #18 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r6, r1, #17 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - @ instruction: 0xf32e0071 │ │ │ │ - str r0, [r1, #40] @ 0x28 │ │ │ │ + @ instruction: 0xf34e0071 │ │ │ │ + str r0, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf3160071 │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ + @ instruction: 0xf3360071 │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r4, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 2d84a8 │ │ │ │ @@ -110367,15 +110366,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d8a9a │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2d87b6 │ │ │ │ ldr.w r0, [pc, #2940] @ 2d84b8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7d22 │ │ │ │ b.n 2d7f28 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2d8630 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -110406,15 +110405,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2d89a4 │ │ │ │ ldr.w r0, [pc, #2828] @ 2d84bc │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 2d7d22 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2d8396 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -110490,15 +110489,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 8a8780 │ │ │ │ + bl 8a87b0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -110506,18 +110505,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 8a8780 │ │ │ │ + bl 8a87b0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 8a8780 │ │ │ │ + bl 8a87b0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 2d7ade │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -110890,15 +110889,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 2d6414 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d69a8 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 2d7c20 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 2d7efe │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -111118,15 +111117,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (2d84e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -111285,15 +111284,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2d7b58 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (2d84f8 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 2d7b58 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 2d7ee6 │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -111303,15 +111302,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 2d7ee6 │ │ │ │ movs r0, #8 │ │ │ │ b.n 2d7d36 │ │ │ │ ldr r0, [pc, #352] @ (2d84fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7d22 │ │ │ │ b.n 2d7f28 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2d8636 │ │ │ │ ldr r3, [pc, #256] @ (2d84b4 ) │ │ │ │ @@ -111327,15 +111326,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 2d7efe │ │ │ │ ldr r0, [pc, #284] @ (2d8500 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7d22 │ │ │ │ b.n 2d7f28 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -111407,49 +111406,49 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #14 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #2] │ │ │ │ + strb r6, [r6, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r4, #5] │ │ │ │ + strb r0, [r0, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ b.n 2d81ce │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ @ instruction: 0xffff0efe │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #12] │ │ │ │ + str r6, [r5, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r0, [r5, #10] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r1, [pc, #496] @ (2d86cc ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #80] @ 0x50 │ │ │ │ + str r0, [r3, #84] @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r0, r5] │ │ │ │ + ldrb r4, [r4, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ add ip, r9 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #40] @ 0x28 │ │ │ │ + str r0, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r0, #92] @ 0x5c │ │ │ │ + str r4, [r4, #92] @ 0x5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r7, #60] @ 0x3c │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2d8502 │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -111524,45 +111523,45 @@ │ │ │ │ bl 2d60e0 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 2d8564 │ │ │ │ ldr.w r1, [pc, #1560] @ 2d8c00 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ b.w 2d7b62 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d7480 │ │ │ │ b.w 2d7d22 │ │ │ │ movs r0, #4 │ │ │ │ b.w 2d7d36 │ │ │ │ ldr.w r0, [pc, #1528] @ 2d8c04 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7d22 │ │ │ │ b.n 2d7f28 │ │ │ │ ldr.w r0, [pc, #1512] @ 2d8c08 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7d22 │ │ │ │ b.n 2d7f28 │ │ │ │ movs r0, #2 │ │ │ │ b.w 2d7d36 │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 2d7d36 │ │ │ │ ldr.w r0, [pc, #1484] @ 2d8c0c │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7d22 │ │ │ │ b.n 2d7f28 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 2d7aec │ │ │ │ @@ -111578,15 +111577,15 @@ │ │ │ │ bpl.w 2d7dd0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 2d8c18 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -111628,15 +111627,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -111660,28 +111659,28 @@ │ │ │ │ bpl.w 2d7d16 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 2d8c2c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 2d7d16 │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca0f0 │ │ │ │ ldr.w r3, [pc, #1188] @ 2d8c30 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d8b5c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -111757,15 +111756,15 @@ │ │ │ │ bpl.w 2d7d22 │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (2d8c40 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 2d7d22 │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2d8838 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2d8838 │ │ │ │ @@ -111804,15 +111803,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (2d8c48 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 2d7fbc │ │ │ │ ldr r2, [pc, #812] @ (2d8c4c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d80a2 │ │ │ │ ldr r2, [pc, #740] @ (2d8c14 ) │ │ │ │ @@ -111821,15 +111820,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 2d80a2 │ │ │ │ ldr r0, [pc, #788] @ (2d8c50 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 2d80a2 │ │ │ │ ldr r3, [pc, #768] @ (2d8c54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -111841,15 +111840,15 @@ │ │ │ │ bpl.w 2d8422 │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (2d8c58 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -111879,15 +111878,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 50f424 │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d7d22 │ │ │ │ ldr r0, [pc, #652] @ (2d8c68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.w 2d7d22 │ │ │ │ ldr r2, [pc, #592] @ (2d8c38 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d87ee │ │ │ │ @@ -111922,34 +111921,34 @@ │ │ │ │ bpl.w 2d79fe │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (2d8c70 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 2d79fe │ │ │ │ ldr r0, [pc, #516] @ (2d8c74 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d87ee │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (2d8c78 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2d7a2a │ │ │ │ ldr r3, [pc, #480] @ (2d8c7c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -111962,22 +111961,22 @@ │ │ │ │ bpl.w 2d7932 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2d8c80 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 2d7932 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (2d8c84 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -111985,15 +111984,15 @@ │ │ │ │ bne.w 2d8316 │ │ │ │ b.w 2d7b58 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (2d8c88 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -112003,15 +112002,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (2d8c8c ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -112032,15 +112031,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (2d8c94 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d87a6 │ │ │ │ ldr r3, [pc, #264] @ (2d8c98 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d7998 │ │ │ │ ldr r3, [pc, #116] @ (2d8c14 ) │ │ │ │ @@ -112048,15 +112047,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2d7998 │ │ │ │ ldr r0, [pc, #240] @ (2d8c9c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 2d7998 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (2d8ca0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d88d2 │ │ │ │ @@ -112065,106 +112064,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2d88d2 │ │ │ │ ldr r0, [pc, #200] @ (2d8ca4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d88d2 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d8838 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d42d8 │ │ │ │ b.n 2d8838 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, r0] │ │ │ │ + ldrh r0, [r5, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r0, r5] │ │ │ │ + ldr r0, [r4, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r2, #32] │ │ │ │ + str r4, [r6, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [pc, #560] @ (2d8e44 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r0, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, r3] │ │ │ │ + ldrb r4, [r2, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r7, r6] │ │ │ │ + ldrsh r2, [r3, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov ip, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #48] @ 0x30 │ │ │ │ + str r0, [r4, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r4, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ + str r0, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r6, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r2, r7] │ │ │ │ + ldrsh r6, [r6, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #8] │ │ │ │ + str r4, [r4, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r5, sp, #420 @ 0x1a4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - @ instruction: 0xffff614e │ │ │ │ + @ instruction: 0xffff616e │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r4, r1] │ │ │ │ + ldrsh r2, [r0, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r3, r7] │ │ │ │ + ldrh r6, [r7, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r1, r4] │ │ │ │ + ldr r0, [r5, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r1, r3] │ │ │ │ + ldrsh r0, [r5, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r6, r0] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r6, r1] │ │ │ │ + ldrh r0, [r2, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r7, r5] │ │ │ │ + ldr r6, [r3, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r4, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r3, r3] │ │ │ │ + ldrsh r6, [r7, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r2, r4] │ │ │ │ + ldrsh r4, [r6, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r4, r5] │ │ │ │ + ldrsh r4, [r0, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 2d8d64 │ │ │ │ @@ -112235,15 +112234,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vhadd.u q8, q13, │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u8 q8, q9, │ │ │ │ vhadd.u16 q0, q13, │ │ │ │ - ble.n 2d8d74 │ │ │ │ + udf #30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (2d914c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -112283,15 +112282,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d8dd2 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 2d8e6a │ │ │ │ mov r0, r4 │ │ │ │ @@ -112319,15 +112318,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d8e26 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 2cd4e8 │ │ │ │ @@ -112403,15 +112402,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 2d6414 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d629c │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d69a8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2d8f7c │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 2d8f7c │ │ │ │ @@ -112554,15 +112553,15 @@ │ │ │ │ bpl.w 2d8ec4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (2d9180 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d8ec4 │ │ │ │ ldr r3, [pc, #100] @ (2d9184 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9046 │ │ │ │ ldr r3, [pc, #80] @ (2d917c ) │ │ │ │ @@ -112572,45 +112571,45 @@ │ │ │ │ bpl.n 2d9046 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (2d9188 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d9046 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp2 0, 10, cr0, cr12, cr15, {7} │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 10, cr0, cr0, cr15, {7} │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r5] │ │ │ │ + str r2, [r0, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r1, r4] │ │ │ │ + str r0, [r5, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r0] │ │ │ │ + str r2, [r1, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ bne.n 2d9156 │ │ │ │ vtbx.8 d31, {d31- │ │ │ │ vcvt.u16.f16 d22, d28, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, r6] │ │ │ │ + ldrh r4, [r6, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, r4] │ │ │ │ + ldrh r6, [r7, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2d948c ) │ │ │ │ @@ -112682,23 +112681,23 @@ │ │ │ │ bne.n 2d923e │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7498dc │ │ │ │ + bl 74990c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d932a │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 749b60 │ │ │ │ + bl 749b90 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d9386 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 28d424 │ │ │ │ @@ -112717,15 +112716,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 2d69a8 │ │ │ │ ldr r3, [pc, #460] @ (2d949c ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 749b9c │ │ │ │ + bl 749bcc │ │ │ │ ldr r2, [pc, #448] @ (2d94a0 ) │ │ │ │ ldr r3, [pc, #432] @ (2d9490 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -112740,33 +112739,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d93fa │ │ │ │ mov r0, r7 │ │ │ │ bl 2d8ca8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 749b9c │ │ │ │ + bl 749bcc │ │ │ │ b.n 2d92dc │ │ │ │ ldr r3, [pc, #380] @ (2d9498 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d93c8 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2d930c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 87e8b4 │ │ │ │ + bl 87e8e4 │ │ │ │ ldr r3, [pc, #352] @ (2d9498 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d942c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ b.n 2d9326 │ │ │ │ ldr r3, [pc, #332] @ (2d9498 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9326 │ │ │ │ ldr r3, [pc, #332] @ (2d94a4 ) │ │ │ │ @@ -112784,25 +112783,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (2d94b0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (2d94b4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d9326 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87e8b4 │ │ │ │ + bl 87e8e4 │ │ │ │ ldr r3, [pc, #264] @ (2d9498 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d945a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ b.n 2d930c │ │ │ │ ldr r3, [pc, #276] @ (2d94b8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d92b8 │ │ │ │ ldr r3, [pc, #248] @ (2d94a8 ) │ │ │ │ @@ -112810,15 +112809,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d92b8 │ │ │ │ ldr r0, [pc, #256] @ (2d94bc ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d92b8 │ │ │ │ ldr r3, [pc, #216] @ (2d94a4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9326 │ │ │ │ ldr r3, [pc, #208] @ (2d94a8 ) │ │ │ │ @@ -112831,15 +112830,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (2d94c4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2d94c8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d9326 │ │ │ │ ldr r3, [pc, #168] @ (2d94a4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d930c │ │ │ │ ldr r3, [pc, #160] @ (2d94a8 ) │ │ │ │ @@ -112852,15 +112851,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (2d94d0 ) │ │ │ │ ldr r0, [pc, #184] @ (2d94d4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d930c │ │ │ │ ldr r3, [pc, #116] @ (2d94a4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9340 │ │ │ │ ldr r3, [pc, #108] @ (2d94a8 ) │ │ │ │ @@ -112871,15 +112870,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (2d94d8 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (2d94dc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d9340 │ │ │ │ ldr r3, [pc, #72] @ (2d94a4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9398 │ │ │ │ ldr r3, [pc, #64] @ (2d94a8 ) │ │ │ │ @@ -112890,15 +112889,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (2d94e0 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (2d94e4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d9398 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa9800ef │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa7200ef │ │ │ │ @@ -112907,40 +112906,40 @@ │ │ │ │ bvc.n 2d9566 │ │ │ │ vqrshrn.u64 d31, q6, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [r0, r7, lsl #2] │ │ │ │ - ldr r0, [r7, r5] │ │ │ │ + str??.w r0, [r0, r7, lsl #2] │ │ │ │ + ldr r0, [r3, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + ldr r2, [r5, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, r0] │ │ │ │ + ldrh r0, [r5, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf7cc0067 │ │ │ │ - ldr r0, [r5, r5] │ │ │ │ + @ instruction: 0xf7ec0067 │ │ │ │ + ldr r0, [r1, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldr r6, [r6, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf7980067 │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + @ instruction: 0xf7b80067 │ │ │ │ + ldr r2, [r5, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ + ldr r6, [r0, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r3, r4] │ │ │ │ + ldr r4, [r7, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r2, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r1, r4] │ │ │ │ + ldr r0, [r5, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov fp, r2 │ │ │ │ @@ -112968,94 +112967,94 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d98da │ │ │ │ add r3, pc, #968 @ (adr r3, 2d9908 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 733820 │ │ │ │ + bl 733850 │ │ │ │ ldr r3, [pc, #976] @ (2d9920 ) │ │ │ │ ldr r2, [pc, #976] @ (2d9924 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #976] @ (2d9928 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 733820 │ │ │ │ + bl 733850 │ │ │ │ ldr r1, [pc, #952] @ (2d992c ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 891d30 │ │ │ │ + bl 891d60 │ │ │ │ ldr r1, [pc, #928] @ (2d9930 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 891d30 │ │ │ │ + bl 891d60 │ │ │ │ ldr r1, [pc, #920] @ (2d9934 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 891d30 │ │ │ │ + bl 891d60 │ │ │ │ ldr r1, [pc, #908] @ (2d9938 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 891d30 │ │ │ │ + bl 891d60 │ │ │ │ ldr r1, [pc, #900] @ (2d993c ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 891d30 │ │ │ │ + bl 891d60 │ │ │ │ ldr r1, [pc, #888] @ (2d9940 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 891d30 │ │ │ │ + bl 891d60 │ │ │ │ ldr r1, [pc, #876] @ (2d9944 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 891d30 │ │ │ │ + bl 891d60 │ │ │ │ ldr r1, [pc, #864] @ (2d9948 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 891d30 │ │ │ │ + bl 891d60 │ │ │ │ ldr r1, [pc, #856] @ (2d994c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 891d30 │ │ │ │ + bl 891d60 │ │ │ │ ldr r1, [pc, #844] @ (2d9950 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 891d30 │ │ │ │ + bl 891d60 │ │ │ │ ldr r1, [pc, #836] @ (2d9954 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 891d30 │ │ │ │ + bl 891d60 │ │ │ │ ldr r1, [pc, #824] @ (2d9958 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 891d30 │ │ │ │ + bl 891d60 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2d97ca │ │ │ │ movs r3, #1 │ │ │ │ movs r6, #0 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ @@ -113063,15 +113062,15 @@ │ │ │ │ bl 2c7ac4 │ │ │ │ ldr r3, [pc, #784] @ (2d995c ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 743868 │ │ │ │ + bl 743898 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d989c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d9842 │ │ │ │ @@ -113085,75 +113084,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 743a2c │ │ │ │ + bl 743a5c │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 28b65c │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 73f534 │ │ │ │ + bl 73f564 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2d96c2 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ bl 2d3724 │ │ │ │ mov r0, r6 │ │ │ │ - bl 84bfac │ │ │ │ + bl 84bfdc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 2d96e4 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 85e950 │ │ │ │ + bl 85e980 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2d9704 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2d3990 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2d9704 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 864744 │ │ │ │ + bl 864774 │ │ │ │ mov r0, r6 │ │ │ │ - bl 85e914 │ │ │ │ + bl 85e944 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d33b0 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 878ccc │ │ │ │ + bl 878cfc │ │ │ │ ldr r2, [pc, #556] @ (2d9964 ) │ │ │ │ ldr r0, [pc, #556] @ (2d9968 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -113211,15 +113210,15 @@ │ │ │ │ bl 2c7ac4 │ │ │ │ ldr r3, [pc, #368] @ (2d995c ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 743868 │ │ │ │ + bl 743898 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d966e │ │ │ │ blx 28bcc4 │ │ │ │ b.n 2d966e │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -113232,34 +113231,34 @@ │ │ │ │ bl 2c7ac4 │ │ │ │ ldr r3, [pc, #304] @ (2d995c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 743868 │ │ │ │ + bl 743898 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d98cc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (2d9970 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743a2c │ │ │ │ + bl 743a5c │ │ │ │ b.n 2d9696 │ │ │ │ ldr r2, [pc, #284] @ (2d9974 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 743a2c │ │ │ │ + bl 743a5c │ │ │ │ b.n 2d9696 │ │ │ │ ldr r1, [pc, #268] @ (2d9978 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2d60e0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -113308,80 +113307,80 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2d953c │ │ │ │ ldr r0, [pc, #152] @ (2d9990 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d953c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2d9982 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ @ instruction: 0xf72800ef │ │ │ │ @ instruction: 0xf72400ef │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2d9918 │ │ │ │ + bvs.n 2d9958 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r4, #16 │ │ │ │ + asrs r0, r0, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r6, #16 │ │ │ │ + asrs r2, r2, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + ldr r2, [r4, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r7, r2] │ │ │ │ + ldr r0, [r3, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ + ldr r2, [r3, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r0, r3] │ │ │ │ + ldr r0, [r4, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + ldr r2, [r4, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r1, r3] │ │ │ │ + ldr r0, [r5, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r1, r3] │ │ │ │ + ldr r6, [r5, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r2, r3] │ │ │ │ + ldr r4, [r6, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r3, r3] │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r3, r3] │ │ │ │ + ldr r0, [r7, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r2, r3] │ │ │ │ + ldr r6, [r6, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r2, r3] │ │ │ │ + ldr r6, [r6, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #5] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r2, r7] │ │ │ │ + ldrsb r4, [r6, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ vsri.64 d31, d10, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ stmia r4!, {r0, r1, r3, r4, r5, r6, r7} │ │ │ │ vqrdmlah.s q9, , d8[0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r5, r2] │ │ │ │ + ldrsb r4, [r1, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r7, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2d98a6 │ │ │ │ vsubw.u , , d10 │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r4, [r6, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, r4] │ │ │ │ + strb r0, [r5, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (2d9a10 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -113394,60 +113393,60 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 2d9a0a │ │ │ │ ldr r1, [pc, #76] @ (2d9a1c ) │ │ │ │ add r1, pc │ │ │ │ - bl 743454 │ │ │ │ + bl 743484 │ │ │ │ ldr r1, [pc, #72] @ (2d9a20 ) │ │ │ │ ldr r2, [pc, #76] @ (2d9a24 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (2d9a28 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ - bl 743dc8 │ │ │ │ + bl 743df8 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2d94e8 │ │ │ │ ldr r1, [pc, #32] @ (2d9a2c ) │ │ │ │ add r1, pc │ │ │ │ b.n 2d99d0 │ │ │ │ - bne.n 2d9950 │ │ │ │ + bne.n 2d9990 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r2, r2, #31 │ │ │ │ + lsrs r2, r6, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r7, #30 │ │ │ │ + lsrs r6, r3, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r5, r5] │ │ │ │ + strb r6, [r1, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bne.n 2d9b10 │ │ │ │ + bne.n 2d9950 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r2, r2, #30 │ │ │ │ + lsrs r2, r6, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r5, #30 │ │ │ │ + lsrs r0, r1, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r4, r4] │ │ │ │ + strb r0, [r0, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d9a30 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -113495,15 +113494,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 89d7ec │ │ │ │ + bl 89d81c │ │ │ │ cbnz r0, 2d9af0 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2d60e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d69a8 │ │ │ │ @@ -113526,21 +113525,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 87e8b4 │ │ │ │ + bl 87e8e4 │ │ │ │ ldr r3, [pc, #84] @ (2d9b50 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2d9b10 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d8ca8 │ │ │ │ b.n 2d9ac8 │ │ │ │ ldr r3, [pc, #64] @ (2d9b54 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113553,32 +113552,32 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (2d9b5c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (2d9b60 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d9b02 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ subs.w r0, r0, #239 @ 0xef │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, sl, #239 @ 0xef │ │ │ │ bl 1a1b4a │ │ │ │ sbcs.w r0, r0, #239 @ 0xef │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r0] │ │ │ │ + strb r2, [r7, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r3, r7] │ │ │ │ + str r0, [r7, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (2d9d44 ) │ │ │ │ @@ -113648,15 +113647,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (2d9d64 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (2d9d68 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2d60e0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -113746,15 +113745,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2d9bea │ │ │ │ ldr r0, [pc, #112] @ (2d9d7c ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2d9bea │ │ │ │ ldr r3, [pc, #96] @ (2d9d80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113764,45 +113763,45 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d9ce4 │ │ │ │ ldr r0, [pc, #80] @ (2d9d84 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d9ce4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf0c200ef │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0b800ef │ │ │ │ - strh r6, [r6, r6] │ │ │ │ + strh r6, [r2, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i32 d0, d6, d7[1] │ │ │ │ - strh r0, [r3, r6] │ │ │ │ + vmla.i d16, d6, d3[5] │ │ │ │ + strh r0, [r7, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r6, r3] │ │ │ │ + str r2, [r2, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ and.w r0, r4, #239 @ 0xef │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r0, r2, r3, r6} │ │ │ │ vtbx.8 d21, {d15-d18}, d0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, r1] │ │ │ │ + strh r2, [r0, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, r2] │ │ │ │ + str r0, [r6, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (2da004 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -113906,15 +113905,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2d9dc8 │ │ │ │ ldr r0, [pc, #388] @ (2da024 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d9dc8 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2d60e0 │ │ │ │ @@ -113991,15 +113990,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (2da034 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2da038 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d9dc8 │ │ │ │ ldr r3, [pc, #208] @ (2da03c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9e7e │ │ │ │ ldr r3, [pc, #168] @ (2da020 ) │ │ │ │ @@ -114007,20 +114006,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2d9e7e │ │ │ │ ldr r0, [pc, #188] @ (2da040 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2d9e7e │ │ │ │ ldr r0, [pc, #176] @ (2da044 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 2d9f34 │ │ │ │ add r1, pc, #8 @ (adr r1, 2d9fb0 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -114055,30 +114054,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 6, cr0, cr10, cr15, {7} │ │ │ │ ldmia r3!, {r0, r1, r4, r5, r7} │ │ │ │ @ instruction: 0xffff6fbc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, r4] │ │ │ │ + str r6, [r1, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - mrrc 0, 6, r0, sl, cr7 │ │ │ │ - str r0, [r0, r3] │ │ │ │ + ldcl 0, cr0, [sl], #-412 @ 0xfffffe64 │ │ │ │ + str r0, [r4, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [pc, #664] @ (2da2d4 ) │ │ │ │ + ldr r5, [pc, #792] @ (2da354 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #256] @ (2da144 ) │ │ │ │ + ldr r6, [pc, #384] @ (2da1c4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [pc, #880] @ (2da3b8 ) │ │ │ │ + ldr r7, [pc, #1008] @ (2da438 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002da048 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -114211,15 +114210,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2cc62c │ │ │ │ - ldr r5, [pc, #544] @ (2da3ec ) │ │ │ │ + ldr r5, [pc, #672] @ (2da46c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldmia r3, {r0, r2, r3, r5, r6} │ │ │ │ Address 0x2da1d2 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002da1d4 : │ │ │ │ @@ -114295,15 +114294,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2da212 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 878ccc │ │ │ │ + bl 878cfc │ │ │ │ bl 2e5418 │ │ │ │ ldr r2, [pc, #132] @ (2da334 ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 2c773c │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -114338,15 +114337,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (2da348 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2da28a │ │ │ │ ldr r0, [pc, #60] @ (2da34c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2da28a │ │ │ │ nop │ │ │ │ str r2, [r0, #0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ orr.w r0, lr, pc, asr #3 │ │ │ │ @@ -114357,23 +114356,23 @@ │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r7, #5 │ │ │ │ lsls r5, r7, #1 │ │ │ │ lsls r4, r5, #9 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [sp, #876] @ 0x36c │ │ │ │ - vqrdmulh.s q10, , d18[0] │ │ │ │ + @ instruction: 0xffff4d82 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, r3, #4 │ │ │ │ lsls r5, r7, #1 │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #168] @ (2da3f8 ) │ │ │ │ + ldr r5, [pc, #296] @ (2da478 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002da350 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114409,24 +114408,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 2da3c4 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 2da388 │ │ │ │ ldr r0, [pc, #24] @ (2da3d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7f4394 │ │ │ │ + bl 7f43c4 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldrsh r2, [r1, r2] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r4, [pc, #616] @ (2da644 ) │ │ │ │ + ldr r4, [pc, #744] @ (2da6c4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002da3dc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -114489,17 +114488,17 @@ │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r3, 2da4a8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2da496 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 745a40 │ │ │ │ + bl 745a70 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -114519,25 +114518,25 @@ │ │ │ │ mov.w r2, #4048 @ 0xfd0 │ │ │ │ ldr r1, [pc, #36] @ (2da4e8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, r4 │ │ │ │ b.n 2da4a8 │ │ │ │ nop │ │ │ │ ldrb r4, [r7, r5] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - stmia r6!, {r2, r3, r7} │ │ │ │ + stmia r6!, {r2, r3, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r1, #230 @ 0xe6 │ │ │ │ + subs r2, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r5, #224 @ 0xe0 │ │ │ │ + adds r6, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002da4ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -114569,94 +114568,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 28d324 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2da532 │ │ │ │ ldr.w r0, [pc, #2368] @ 2dae90 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 881968 │ │ │ │ + bl 881998 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3ee8 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2da74e │ │ │ │ ldr.w r1, [pc, #2344] @ 2dae94 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2340] @ 2dae98 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2336] @ 2dae9c │ │ │ │ - bl 881464 │ │ │ │ + bl 881494 │ │ │ │ ldr.w r1, [pc, #2332] @ 2daea0 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 881474 │ │ │ │ + bl 8814a4 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 881464 │ │ │ │ + bl 881494 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 881464 │ │ │ │ + bl 881494 │ │ │ │ ldr.w r1, [pc, #2256] @ 2daea4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dabc4 │ │ │ │ ldr.w r1, [pc, #2236] @ 2daea8 │ │ │ │ add r1, pc │ │ │ │ blx 28d324 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2da77e │ │ │ │ ldr.w r1, [pc, #2224] @ 2daeac │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ cbz r0, 2da612 │ │ │ │ movs r0, #1 │ │ │ │ - bl 74fa64 │ │ │ │ + bl 74fa94 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dac44 │ │ │ │ ldr.w r2, [pc, #2204] @ 2daeb0 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 881320 │ │ │ │ + bl 881350 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 2da678 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -114676,15 +114675,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 28b65c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 881334 │ │ │ │ + bl 881364 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2da640 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 2da696 │ │ │ │ @@ -114694,15 +114693,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2072] @ 2daeb4 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 881320 │ │ │ │ + bl 881350 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 2da70a │ │ │ │ @@ -114734,37 +114733,37 @@ │ │ │ │ bne.w 2dacbc │ │ │ │ movs r0, #8 │ │ │ │ blx 28b65c │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 881334 │ │ │ │ + bl 881364 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2da6be │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 2da782 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 881968 │ │ │ │ + bl 881998 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2da55c │ │ │ │ ldr.w r3, [pc, #1928] @ 2daeb8 │ │ │ │ ldr.w r2, [pc, #1928] @ 2daebc │ │ │ │ ldr.w r1, [pc, #1928] @ 2daec0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ movw r2, #4087 @ 0xff7 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr.w r2, [pc, #1908] @ 2daec4 │ │ │ │ ldr.w r3, [pc, #1848] @ 2dae8c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -114779,39 +114778,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1860] @ 2daec8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dab80 │ │ │ │ ldr.w r1, [pc, #1844] @ 2daecc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ cbz r0, 2da800 │ │ │ │ ldr.w r3, [pc, #1832] @ 2daed0 │ │ │ │ ldr.w r2, [pc, #1832] @ 2daed4 │ │ │ │ ldr.w r1, [pc, #1832] @ 2daed8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4106 @ 0x100a │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3ee8 │ │ │ │ cbz r7, 2da7d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 84bfe8 │ │ │ │ + bl 84c018 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2da74e │ │ │ │ ldr.w r2, [pc, #1792] @ 2daedc │ │ │ │ ldr.w r3, [pc, #1708] @ 2dae8c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -114819,98 +114818,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2dabf4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 84bfe8 │ │ │ │ + b.w 84c018 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 74b6bc │ │ │ │ + bl 74b6ec │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2da7c6 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 7498ac │ │ │ │ + bl 7498dc │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dac9e │ │ │ │ ldr.w r1, [pc, #1720] @ 2daee0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1716] @ 2daee4 │ │ │ │ add r1, pc │ │ │ │ - bl 881464 │ │ │ │ + bl 881494 │ │ │ │ ldr.w r1, [pc, #1712] @ 2daee8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 881474 │ │ │ │ + bl 8814a4 │ │ │ │ ldr.w r1, [pc, #1696] @ 2daeec │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 881464 │ │ │ │ + bl 881494 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2da8a0 │ │ │ │ - bl 73606c │ │ │ │ + bl 73609c │ │ │ │ mov r1, r5 │ │ │ │ - bl 735e3c │ │ │ │ + bl 735e6c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dacd4 │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dacf4 │ │ │ │ - bl 733820 │ │ │ │ + bl 733850 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 74c1d4 │ │ │ │ + bl 74c204 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2da7c6 │ │ │ │ ldr.w r1, [pc, #1612] @ 2daef0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2da8be │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2dad14 │ │ │ │ ldr.w r1, [pc, #1588] @ 2daef4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 2dac80 │ │ │ │ ldr.w r1, [pc, #1560] @ 2daef8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dac0e │ │ │ │ ldr.w r1, [pc, #1544] @ 2daefc │ │ │ │ add r1, pc │ │ │ │ blx 28d324 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -114930,37 +114929,37 @@ │ │ │ │ bne.w 2dadf6 │ │ │ │ ldr.w r1, [pc, #1500] @ 2daf08 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 881474 │ │ │ │ + bl 8814a4 │ │ │ │ ldr.w r1, [pc, #1488] @ 2daf0c │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 881464 │ │ │ │ + bl 881494 │ │ │ │ ldr.w r1, [pc, #1472] @ 2daf10 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 881464 │ │ │ │ + bl 881494 │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1452] @ 2daf14 │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 881464 │ │ │ │ + bl 881494 │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 2da98c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -115010,35 +115009,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2dad40 │ │ │ │ ldr.w r1, [pc, #1284] @ 2daf1c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dad4e │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 50ff0c │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2da7c6 │ │ │ │ ldr.w r1, [pc, #1252] @ 2daf20 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dad58 │ │ │ │ ldr.w r1, [pc, #1236] @ 2daf24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 881474 │ │ │ │ + bl 8814a4 │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 2c8520 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -115068,100 +115067,100 @@ │ │ │ │ beq.w 2dad60 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2dae28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2dae60 │ │ │ │ - bl 73f544 │ │ │ │ + bl 73f574 │ │ │ │ ldr.w r3, [pc, #1120] @ 2daf28 │ │ │ │ ldr.w r2, [pc, #1120] @ 2daf2c │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1116] @ 2daf30 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r1, [pc, #1100] @ 2daf34 │ │ │ │ add r1, pc │ │ │ │ - bl 743454 │ │ │ │ + bl 743484 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 73f704 │ │ │ │ + bl 73f734 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2dae52 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d94e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ ldr.w r1, [pc, #1056] @ 2daf38 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ cbz r0, 2dab5c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2dab5c │ │ │ │ - bl 745a5c │ │ │ │ + bl 745a8c │ │ │ │ cbz r0, 2dab5c │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ mov r1, r2 │ │ │ │ - bl 745a78 │ │ │ │ + bl 745aa8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dad7c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2dab50 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1012] @ (2daf3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7f4394 │ │ │ │ + bl 7f43c4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 84bfac │ │ │ │ + bl 84bfdc │ │ │ │ cbz r7, 2dab5c │ │ │ │ mov r0, r7 │ │ │ │ - bl 84bfe8 │ │ │ │ + bl 84c018 │ │ │ │ ldr r2, [pc, #992] @ (2daf40 ) │ │ │ │ ldr r3, [pc, #812] @ (2dae8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 2da7f4 │ │ │ │ b.n 2dabf4 │ │ │ │ ldr r0, [pc, #972] @ (2daf44 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 881968 │ │ │ │ + bl 881998 │ │ │ │ b.n 2da72c │ │ │ │ ldr r1, [pc, #964] @ (2daf48 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 881464 │ │ │ │ + bl 881494 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2da814 │ │ │ │ b.n 2da824 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 2dabf8 │ │ │ │ - bl 84bfe8 │ │ │ │ + bl 84c018 │ │ │ │ ldr r2, [pc, #932] @ (2daf4c ) │ │ │ │ ldr r3, [pc, #740] @ (2dae8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -115173,20 +115172,20 @@ │ │ │ │ b.w 2d3ee8 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 2da782 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dab9c │ │ │ │ - bl 84bfe8 │ │ │ │ + bl 84c018 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2daba4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 84bfe8 │ │ │ │ + bl 84c018 │ │ │ │ ldr r2, [pc, #876] @ (2daf50 ) │ │ │ │ ldr r3, [pc, #680] @ (2dae8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -115219,64 +115218,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #808] @ (2daf60 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2daa02 │ │ │ │ ldr r3, [pc, #796] @ (2daf64 ) │ │ │ │ ldr r2, [pc, #800] @ (2daf68 ) │ │ │ │ ldr r1, [pc, #800] @ (2daf6c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3912 @ 0xf48 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r2, [pc, #780] @ (2daf70 ) │ │ │ │ ldr r3, [pc, #552] @ (2dae8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2dabb8 │ │ │ │ b.n 2dabf4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 881968 │ │ │ │ + bl 881998 │ │ │ │ b.n 2da72c │ │ │ │ ldr r3, [pc, #752] @ (2daf74 ) │ │ │ │ ldr r2, [pc, #756] @ (2daf78 ) │ │ │ │ ldr r1, [pc, #756] @ (2daf7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4171 @ 0x104b │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2da7c6 │ │ │ │ ldr r3, [pc, #736] @ (2daf80 ) │ │ │ │ ldr r2, [pc, #736] @ (2daf84 ) │ │ │ │ ldr r1, [pc, #740] @ (2daf88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4122 @ 0x101a │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2da7c6 │ │ │ │ blx 28b99c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 28dc74 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 2da6fe │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -115291,40 +115290,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (2daf94 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2da7c6 │ │ │ │ ldr r3, [pc, #672] @ (2daf98 ) │ │ │ │ movw r2, #4151 @ 0x1037 │ │ │ │ ldr r1, [pc, #672] @ (2daf9c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (2dafa0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2da7c6 │ │ │ │ ldr r3, [pc, #652] @ (2dafa4 ) │ │ │ │ ldr r2, [pc, #656] @ (2dafa8 ) │ │ │ │ ldr r1, [pc, #656] @ (2dafac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4165 @ 0x1045 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2da7c6 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2e6834 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2daa0a │ │ │ │ b.n 2da7c6 │ │ │ │ ldr r0, [pc, #620] @ (2dafb0 ) │ │ │ │ @@ -115345,30 +115344,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3a6c │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2dae14 │ │ │ │ ldr r1, [pc, #576] @ (2dafb4 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ cbnz r0, 2dad84 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2dab56 │ │ │ │ b.n 2dab5c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dad7c │ │ │ │ - bl 745a5c │ │ │ │ + bl 745a8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2dab2c │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2dab56 │ │ │ │ b.n 2dab5c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 2da7c6 │ │ │ │ ldr r3, [pc, #432] @ (2daf58 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2da9d4 │ │ │ │ ldr r3, [pc, #424] @ (2daf5c ) │ │ │ │ @@ -115379,15 +115378,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (2dafb8 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2da9d4 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2da74e │ │ │ │ ldr r2, [pc, #480] @ (2dafbc ) │ │ │ │ ldr r3, [pc, #172] @ (2dae8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -115405,230 +115404,230 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4184 @ 0x1058 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2da7c6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3ee8 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2da7da │ │ │ │ mov r0, r7 │ │ │ │ - bl 84bfe8 │ │ │ │ + bl 84c018 │ │ │ │ b.n 2da7da │ │ │ │ ldr r3, [pc, #416] @ (2dafcc ) │ │ │ │ ldr r2, [pc, #420] @ (2dafd0 ) │ │ │ │ ldr r1, [pc, #420] @ (2dafd4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3ee8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 84bfe8 │ │ │ │ + bl 84c018 │ │ │ │ b.n 2da7da │ │ │ │ mov r0, r5 │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3ee8 │ │ │ │ b.n 2da7da │ │ │ │ ldr r3, [pc, #372] @ (2dafd8 ) │ │ │ │ ldr r2, [pc, #376] @ (2dafdc ) │ │ │ │ ldr r1, [pc, #376] @ (2dafe0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #3988 @ 0xf94 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2dae58 │ │ │ │ nop │ │ │ │ b.n 2dacec │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldrb r0, [r4, r3] │ │ │ │ lsls r0, r6, #3 │ │ │ │ b.n 2dacd4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, r2] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r6, [pc, #40] @ (2daec0 ) │ │ │ │ + ldr r6, [pc, #168] @ (2daf40 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [pc, #256] @ (2daf9c ) │ │ │ │ + ldr r3, [pc, #384] @ (2db01c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [pc, #248] @ (2daf98 ) │ │ │ │ + ldr r3, [pc, #376] @ (2db018 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r6, #38] @ 0x26 │ │ │ │ + ldrh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - push {r1, r5, lr} │ │ │ │ + push {r1, r6, lr} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - lsrs r4, r1, #22 │ │ │ │ + lsrs r4, r5, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #872] @ (2db218 ) │ │ │ │ + ldr r2, [pc, #1000] @ (2db298 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r2, r3, r4, r6, r7} │ │ │ │ + push {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r2, [pc, #208] @ (2daf88 ) │ │ │ │ + ldr r2, [pc, #336] @ (2db008 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r3, r4} │ │ │ │ + stmia r4!, {r3, r4, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r1, [pc, #472] @ (2db098 ) │ │ │ │ + ldr r1, [pc, #600] @ (2db118 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #108 @ 0x6c │ │ │ │ + adds r3, #140 @ 0x8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ b.n 2da894 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r1, [pc, #560] @ (2db0fc ) │ │ │ │ + ldr r1, [pc, #688] @ (2db17c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r5, #24] │ │ │ │ + str r0, [r1, #28] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r3!, {r5, r7} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r1, [pc, #456] @ (2db0a0 ) │ │ │ │ + ldr r1, [pc, #584] @ (2db120 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, #240 @ 0xf0 │ │ │ │ + adds r3, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ b.n 2da794 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r1, [pc, #352] @ (2db044 ) │ │ │ │ + ldr r1, [pc, #480] @ (2db0c4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf3f4005c │ │ │ │ - ldr r1, [pc, #352] @ (2db04c ) │ │ │ │ + ands.w r0, r4, #14417920 @ 0xdc0000 │ │ │ │ + ldr r1, [pc, #480] @ (2db0cc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - uxtb r6, r2 │ │ │ │ + uxtb r6, r6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r1, [pc, #8] @ (2daefc ) │ │ │ │ + ldr r1, [pc, #136] @ (2daf7c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #416] @ (2db098 ) │ │ │ │ + ldr r1, [pc, #544] @ (2db118 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r3, #132 @ 0x84 │ │ │ │ + movs r3, #164 @ 0xa4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [pc, #472] @ (2db0d8 ) │ │ │ │ + ldr r1, [pc, #600] @ (2db158 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #432] @ (2db0b4 ) │ │ │ │ + ldr r1, [pc, #560] @ (2db134 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #424] @ (2db0b0 ) │ │ │ │ + ldr r1, [pc, #552] @ (2db130 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r2, r3, r5, r7} │ │ │ │ + ldmia r4!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r1, [pc, #432] @ (2db0c0 ) │ │ │ │ + ldr r1, [pc, #560] @ (2db140 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #384] @ (2db094 ) │ │ │ │ + ldr r1, [pc, #512] @ (2db114 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #352] @ (2db078 ) │ │ │ │ + ldr r1, [pc, #480] @ (2db0f8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #1016] @ (2db318 ) │ │ │ │ + ldr r1, [pc, #120] @ (2daf98 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #148 @ 0x94 │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #108 @ 0x6c │ │ │ │ + subs r7, #140 @ 0x8c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - mcr2 0, 5, r0, cr2, cr12, {2} │ │ │ │ - mrc2 0, 5, r0, cr4, cr12, {2} │ │ │ │ - ldr r0, [pc, #584] @ (2db180 ) │ │ │ │ + mcr2 0, 6, r0, cr2, cr12, {2} │ │ │ │ + mrc2 0, 6, r0, cr4, cr12, {2} │ │ │ │ + ldr r0, [pc, #712] @ (2db200 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r4, #58] @ 0x3a │ │ │ │ + strh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r0, [pc, #256] @ (2db040 ) │ │ │ │ + ldr r0, [pc, #384] @ (2db0c0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ b.n 2db0fc │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldrsb r4, [r6, r1] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrb r6, [r7, r6] │ │ │ │ + ldrb r6, [r3, r7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ b.n 2db078 │ │ │ │ lsls r7, r5, #3 │ │ │ │ b.n 2db004 │ │ │ │ lsls r7, r5, #3 │ │ │ │ b.n 2dafd8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r7, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, r3 │ │ │ │ + mov ip, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - itte eq │ │ │ │ - lsleq r1, r6, #1 │ │ │ │ - addeq r8, r3 │ │ │ │ - lslne r5, r3, #1 │ │ │ │ - cmp r6, #88 @ 0x58 │ │ │ │ + itte cs │ │ │ │ + lslcs r1, r6, #1 │ │ │ │ + addcs r8, r7 │ │ │ │ + lslcc r5, r3, #1 │ │ │ │ + cmp r6, #120 @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ svc 216 @ 0xd8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - bkpt 0x00ca │ │ │ │ + bkpt 0x00ea │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r8, r6 │ │ │ │ + cmp r8, sl │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, #26 │ │ │ │ + cmp r6, #58 @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bkpt 0x00ac │ │ │ │ + bkpt 0x00cc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add sl, r6 │ │ │ │ + add sl, sl │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #252 @ 0xfc │ │ │ │ + cmp r6, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r8, fp │ │ │ │ + add r8, pc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #202 @ 0xca │ │ │ │ + cmp r5, #234 @ 0xea │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bkpt 0x006a │ │ │ │ + bkpt 0x008a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r8, fp │ │ │ │ + add r8, pc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #170 @ 0xaa │ │ │ │ + cmp r5, #202 @ 0xca │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bkpt 0x004a │ │ │ │ + bkpt 0x006a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bkpt 0x0036 │ │ │ │ + bkpt 0x0056 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add ip, ip │ │ │ │ + cmp r4, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #134 @ 0x86 │ │ │ │ + cmp r5, #166 @ 0xa6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia r2!, {r0} │ │ │ │ - vabal.u q12, d15, d12 │ │ │ │ + vabal.u q12, d15, d28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r4, r1 │ │ │ │ + cmp r4, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ udf #94 @ 0x5e │ │ │ │ lsls r7, r5, #3 │ │ │ │ - pop {r2, r4, r6, pc} │ │ │ │ + pop {r2, r4, r5, r6, pc} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add lr, r2 │ │ │ │ + add lr, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r4, #164 @ 0xa4 │ │ │ │ + cmp r4, #196 @ 0xc4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - pop {r1, r5, pc} │ │ │ │ + pop {r1, r6, pc} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r8, lr │ │ │ │ + cmp r0, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r4, #118 @ 0x76 │ │ │ │ + cmp r4, #150 @ 0x96 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - pop {r1, r3, r5, r6, r7} │ │ │ │ + pop {r1, r3, pc} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r8, sp │ │ │ │ + cmp r0, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r4, #58 @ 0x3a │ │ │ │ + cmp r4, #90 @ 0x5a │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002dafe4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -115648,76 +115647,76 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 28d324 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2db00a │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73f680 │ │ │ │ + bl 73f6b0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2db06a │ │ │ │ ldr r3, [pc, #80] @ (2db080 ) │ │ │ │ ldr r2, [pc, #80] @ (2db084 ) │ │ │ │ ldr r1, [pc, #84] @ (2db088 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #68] @ (2db08c ) │ │ │ │ add r1, pc │ │ │ │ - bl 743454 │ │ │ │ + bl 743484 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2d94e8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733940 │ │ │ │ + b.w 733970 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2db022 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r0, [r6, r7] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - cbnz r4, 2db0ca │ │ │ │ + cbnz r4, 2db0d2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vst4.16 {d16-d19}, [r2 :64], ip │ │ │ │ + vld4.16 {d16-d19}, [r2 :64], ip │ │ │ │ ldr??.w r0, [r4, ip, lsl #1] │ │ │ │ - subs r6, #244 @ 0xf4 │ │ │ │ + subs r7, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002db090 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (2db0f0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fec4 │ │ │ │ + bl 87fef4 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 2db0d4 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 2db0d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 881f2c │ │ │ │ + bl 881f5c │ │ │ │ cbz r0, 2db0ea │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -115731,17 +115730,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 2db0b6 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ - add r2, sp, #352 @ 0x160 │ │ │ │ + add r2, sp, #480 @ 0x1e0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - b.n 2dae2c │ │ │ │ + b.n 2dae6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002db0f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -115754,15 +115753,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (2db1d4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 881c94 │ │ │ │ + bl 881cc4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2db170 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2da1d4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -115789,15 +115788,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (2db1dc ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (2db1e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fec4 │ │ │ │ + bl 87fef4 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 28dea4 │ │ │ │ ldr r3, [pc, #92] @ (2db1e4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -115811,38 +115810,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 28b6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 881968 │ │ │ │ + bl 881998 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2db196 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 881c98 │ │ │ │ + bl 881cc8 │ │ │ │ b.n 2db12c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2db148 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ blt.n 2db220 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2db1bc │ │ │ │ lsls r7, r5, #3 │ │ │ │ - add r1, sp, #536 @ 0x218 │ │ │ │ + add r1, sp, #664 @ 0x298 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - tst r0, r6 │ │ │ │ + negs r0, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - tst r4, r3 │ │ │ │ + tst r4, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002db1e8 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 28b658 │ │ │ │ @@ -115881,15 +115880,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 2d6830 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 891edc │ │ │ │ + bl 891f0c │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -115945,15 +115944,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 891ea8 │ │ │ │ + bl 891ed8 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -116019,21 +116018,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2db3b2 │ │ │ │ nop │ │ │ │ bge.n 2db418 │ │ │ │ lsls r7, r5, #3 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - lsrs r2, r3 │ │ │ │ + lsrs r2, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ands r0, r6 │ │ │ │ + eors r0, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #230 @ 0xe6 │ │ │ │ + ands r6, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002db3fc : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2db42e │ │ │ │ push {lr} │ │ │ │ @@ -116044,17 +116043,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 28d9ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 891ee4 │ │ │ │ + b.w 891f14 │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 891ee4 │ │ │ │ + b.w 891f14 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -116616,19 +116615,19 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 2db9b8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ bpl.n 2db920 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cbz r4, 2dba5a │ │ │ │ + cbz r4, 2dba62 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r2, #18 │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #48 @ 0x30 │ │ │ │ + subs r2, #80 @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -117157,19 +117156,19 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2dbf7c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldmia r7, {r2, r4, r5, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - add r5, sp, #784 @ 0x310 │ │ │ │ + add r5, sp, #912 @ 0x390 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r4, #154 @ 0x9a │ │ │ │ + adds r4, #186 @ 0xba │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, #182 @ 0xb6 │ │ │ │ + adds r4, #214 @ 0xd6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002dbf8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -117427,28 +117426,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -117774,15 +117773,15 @@ │ │ │ │ bl 2dc404 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 28e098 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 891ea8 │ │ │ │ + bl 891ed8 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2cd404 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 28b788 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -117802,15 +117801,15 @@ │ │ │ │ blx 28d28c │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 28e098 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 891ea8 │ │ │ │ + bl 891ed8 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2cd404 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 28b788 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -117864,15 +117863,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2dc2c8 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d60e0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 891edc │ │ │ │ + bl 891f0c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (2dc764 ) │ │ │ │ ldr r3, [pc, #108] @ (2dc744 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -117912,17 +117911,17 @@ │ │ │ │ b.n 2dc6d2 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r3, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #15 │ │ │ │ + lsrs r4, r5, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sp, #592 @ 0x250 │ │ │ │ + add r0, sp, #720 @ 0x2d0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -117935,15 +117934,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 28b724 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 891ea8 │ │ │ │ + bl 891ed8 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 28c474 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -117988,15 +117987,15 @@ │ │ │ │ blx 28baac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2dc912 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 891ea8 │ │ │ │ + bl 891ed8 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -118024,15 +118023,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 2dc2c8 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d60e0 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 891edc │ │ │ │ + bl 891f0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -118095,21 +118094,21 @@ │ │ │ │ nop │ │ │ │ stmia r4!, {r3, r5, r6} │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r2, #250 @ 0xfa │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #86 @ 0x56 │ │ │ │ + cmp r3, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #160 @ 0xa0 │ │ │ │ + cmp r2, #192 @ 0xc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (2dcb48 ) │ │ │ │ @@ -118243,15 +118242,15 @@ │ │ │ │ bgt.n 2dc9de │ │ │ │ cbz r5, 2dcb18 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2dcb18 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -118268,15 +118267,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2dcafc │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ b.n 2dcb1a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2dcb50 ) │ │ │ │ ldr r3, [pc, #44] @ (2dcb4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -118432,15 +118431,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2dcd20 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2dcd20 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -118457,15 +118456,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2dcd04 │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ b.n 2dcd22 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2dcd58 ) │ │ │ │ ldr r3, [pc, #44] @ (2dcd54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -118586,15 +118585,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 2dcdd6 │ │ │ │ cbz r6, 2dcec4 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 2dcec4 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -118612,15 +118611,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2dcea4 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ b.n 2dcec6 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2dcefc ) │ │ │ │ ldr r3, [pc, #44] @ (2dcef8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -118648,15 +118647,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 891ea8 │ │ │ │ + bl 891ed8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -118794,23 +118793,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 2dcf7e │ │ │ │ - ldr r5, [sp, #320] @ 0x140 │ │ │ │ + ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r5, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r5, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r4, [sp, #872] @ 0x368 │ │ │ │ + ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (2dd1b0 ) │ │ │ │ @@ -118895,15 +118894,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2dc0c8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 2dd108 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #616] @ 0x268 │ │ │ │ + ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -118950,15 +118949,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2dd35a │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 891ea8 │ │ │ │ + bl 891ed8 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 28d3a8 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 28d36c │ │ │ │ @@ -119031,15 +119030,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 2dc2c8 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d60e0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 891edc │ │ │ │ + bl 891f0c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2dd388 ) │ │ │ │ ldr r3, [pc, #68] @ (2dd378 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -119268,15 +119267,15 @@ │ │ │ │ b.n 2dd48c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb898 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #664] @ 0x298 │ │ │ │ + ldr r1, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r6, #1 │ │ │ │ @ instruction: 0xb81c │ │ │ │ lsls r7, r5, #3 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xb736 │ │ │ │ lsls r7, r5, #3 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -119811,15 +119810,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 2ddb00 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ push {r6, r7, lr} │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #864] @ 0x360 │ │ │ │ + str r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cbz r4, 2ddc0c │ │ │ │ lsls r7, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -119853,15 +119852,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 2d6414 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 891edc │ │ │ │ + bl 891f0c │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -119913,15 +119912,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #420] @ (2dde64 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 2dde3c │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -120070,17 +120069,17 @@ │ │ │ │ b.n 2dde80 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add sp, #472 @ 0x1d8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #736] @ 0x2e0 │ │ │ │ + str r0, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r1, r6, #1 │ │ │ │ adds r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 2de16c │ │ │ │ ldrh.w r0, [r2, #2]! │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 2dde78 │ │ │ │ @@ -120234,15 +120233,15 @@ │ │ │ │ bl 2d6974 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 891ea8 │ │ │ │ + bl 891ed8 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2de4b8 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -120342,15 +120341,15 @@ │ │ │ │ blx 28dea4 │ │ │ │ ldr r3, [pc, #456] @ (2de318 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (2de334 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 879728 │ │ │ │ + bl 879758 │ │ │ │ b.n 2ddbea │ │ │ │ mov r3, r4 │ │ │ │ b.n 2ddd9a │ │ │ │ mov r2, r4 │ │ │ │ b.n 2ddd10 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2dde8a │ │ │ │ @@ -120516,28 +120515,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #280 @ 0x118 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #48] @ 0x30 │ │ │ │ + ldrh r0, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r4, sp, #800 @ 0x320 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrh r0, [r6, #44] @ 0x2c │ │ │ │ + ldrh r0, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2de5a2 │ │ │ │ @ instruction: 0xffffa9b4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrh r4, [r3, #20] │ │ │ │ + ldrh r4, [r7, #20] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r0, [r6, #18] │ │ │ │ + ldrh r0, [r2, #20] │ │ │ │ lsls r1, r6, #1 │ │ │ │ blx 28d4c4 │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -120623,15 +120622,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 2de0b0 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 891edc │ │ │ │ + bl 891f0c │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -120819,15 +120818,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2de6ea │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -120886,15 +120885,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strh r2, [r5, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #58] @ 0x3a │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -120946,15 +120945,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -121269,15 +121268,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 2d6414 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 891edc │ │ │ │ + bl 891f0c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -121630,17 +121629,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d4f8c │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 2dee6c │ │ │ │ b.n 2de8c0 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r2, [r7, #44] @ 0x2c │ │ │ │ + strh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002dee94 : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 2de714 │ │ │ │ nop │ │ │ │ @@ -121664,24 +121663,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 2deed2 │ │ │ │ blx 28d9ec │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2deec8 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 891ee4 │ │ │ │ + bl 891f14 │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 891ee4 │ │ │ │ + bl 891f14 │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 891ee4 │ │ │ │ + bl 891f14 │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 891ee4 │ │ │ │ + bl 891f14 │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 891ee4 │ │ │ │ + b.w 891f14 │ │ │ │ │ │ │ │ 002def04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -121955,23 +121954,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 891edc │ │ │ │ + bl 891f0c │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 891ea8 │ │ │ │ + bl 891ed8 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -122081,15 +122080,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2df28e │ │ │ │ - ldrb r6, [r6, #23] │ │ │ │ + ldrb r6, [r2, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -122394,22 +122393,22 @@ │ │ │ │ nop │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #768] @ 0x300 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrb r0, [r7, #13] │ │ │ │ + ldrb r0, [r3, #14] │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r6, [sp, #360] @ 0x168 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrb r6, [r3, #10] │ │ │ │ + ldrb r6, [r7, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - mcr2 0, 2, r0, cr12, cr12, {2} │ │ │ │ - mcr2 0, 3, r0, cr0, cr12, {2} │ │ │ │ + mcr2 0, 3, r0, cr12, cr12, {2} │ │ │ │ + mcr2 0, 4, r0, cr0, cr12, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ mov r1, r0 │ │ │ │ @@ -122626,23 +122625,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 2df9d4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 2df980 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -122686,15 +122685,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2df9d0 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 2df8f2 │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 2df956 │ │ │ │ @@ -123475,24 +123474,24 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ ldrh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #4] │ │ │ │ + strb r0, [r5, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrh r4, [r0, #30] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldrh r4, [r2, #28] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r4, [r5, #112] @ 0x70 │ │ │ │ + ldr r4, [r1, #116] @ 0x74 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf2da005c │ │ │ │ - @ instruction: 0xf2ee005c │ │ │ │ + @ instruction: 0xf2fa005c │ │ │ │ + ssat r0, #29, lr, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #876] @ (2e0558 ) │ │ │ │ @@ -123824,22 +123823,22 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r0, #18] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #84] @ 0x54 │ │ │ │ + ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrh r4, [r2, #2] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r2, [r1, #56] @ 0x38 │ │ │ │ + ldr r2, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vqadd.s64 q0, q4, q6 │ │ │ │ - vqadd.s8 q8, q6, q6 │ │ │ │ + vqadd.s16 q8, q4, q6 │ │ │ │ + vqadd.s32 q8, q6, q6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #868] @ (2e08f0 ) │ │ │ │ @@ -124171,22 +124170,22 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ strh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #28] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ strh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r0, [r6, #124] @ 0x7c │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xeb9e005c │ │ │ │ - subs.w r0, r2, ip, lsr #1 │ │ │ │ + subs.w r0, lr, ip, lsr #1 │ │ │ │ + rsbs r0, r2, ip, lsr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -124907,25 +124906,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ ldrb r2, [r7, #27] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #32] │ │ │ │ + str r0, [r6, #32] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r4, [r1, #19] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldrb r4, [r3, #18] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r4, [r6, #0] │ │ │ │ + str r4, [r2, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2e188c │ │ │ │ + b.n 2e08cc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2e18b8 │ │ │ │ + b.n 2e08f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -125258,23 +125257,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #13] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r5, r1] │ │ │ │ + ldrsh r2, [r1, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r4, [r3, #5] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrb r2, [r2, r2] │ │ │ │ + ldrb r2, [r6, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2e14e8 │ │ │ │ + b.n 2e1528 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2e1514 │ │ │ │ + b.n 2e1554 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -125607,23 +125606,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ strb r4, [r5, #30] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, r3] │ │ │ │ + ldrh r4, [r5, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ strb r6, [r7, #22] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r0, [r7, r3] │ │ │ │ + ldr r0, [r3, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bgt.n 2e174c │ │ │ │ + bgt.n 2e178c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bgt.n 2e1778 │ │ │ │ + bgt.n 2e17b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -126340,25 +126339,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r0, #16] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, r3] │ │ │ │ + strh r4, [r6, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r6, [r1, #88] @ 0x58 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r2, [r6, r3] │ │ │ │ + str r2, [r2, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bmi.n 2e1f4c │ │ │ │ + bmi.n 2e1f8c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bmi.n 2e1f78 │ │ │ │ + bmi.n 2e1fb8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -127075,25 +127074,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r7, #60] @ 0x3c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #800] @ (2e2b28 ) │ │ │ │ + ldr r2, [pc, #928] @ (2e2ba8 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r6, [r6, #88] @ 0x58 │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r0, [pc, #920] @ (2e2bac ) │ │ │ │ + ldr r1, [pc, #24] @ (2e282c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r4, {r2, r4, r7} │ │ │ │ + ldmia r4, {r2, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r4!, {r3, r5, r7} │ │ │ │ + ldmia r4!, {r3, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -127812,25 +127811,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r5, #60] @ 0x3c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, r6 │ │ │ │ + cmn r6, r2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r4, [r4, r6] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldrb r0, [r6, r5] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - lsrs r4, r2 │ │ │ │ + lsrs r4, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r4!, {r1, r7} │ │ │ │ + stmia r4!, {r1, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r4!, {r2, r4, r7} │ │ │ │ + stmia r4!, {r2, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -128549,25 +128548,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r3, r7] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #162 @ 0xa2 │ │ │ │ + subs r2, #194 @ 0xc2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ strb r0, [r2, r6] │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r3, r5] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - subs r0, #192 @ 0xc0 │ │ │ │ + subs r0, #224 @ 0xe0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6} │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r7} │ │ │ │ + pop {r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -128588,15 +128587,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 2e3bac │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 891edc │ │ │ │ + bl 891f0c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -128677,15 +128676,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 891edc │ │ │ │ + bl 891f0c │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2e39dc │ │ │ │ ldr.w r3, [pc, #1660] @ 2e4018 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -128707,15 +128706,15 @@ │ │ │ │ blx 28cd58 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e3ffe │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 891ea8 │ │ │ │ + bl 891ed8 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -129332,21 +129331,21 @@ │ │ │ │ b.n 2e3ff8 │ │ │ │ strh r6, [r1, r7] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2e4062 │ │ │ │ + rev r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r6, r7} │ │ │ │ + push {r1, r3, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r0, 2e409e │ │ │ │ + cbz r0, 2e40a6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e4030 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -129396,20 +129395,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2e40be │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 28d9ec │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 891ee4 │ │ │ │ + bl 891f14 │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 891ee4 │ │ │ │ + bl 891f14 │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 891ee4 │ │ │ │ + b.w 891f14 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (2e41d8 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -129477,15 +129476,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (2e41ec ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 2e41a0 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2e4148 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -129506,35 +129505,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (2e41f8 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (2e41fc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e4108 │ │ │ │ ldr r3, [pc, #288] @ (2e42fc ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2e4242 │ │ │ │ + cbz r4, 2e424a │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #944] @ (2e45a8 ) │ │ │ │ + ldr r2, [pc, #48] @ (2e4228 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbz r6, 2e4254 │ │ │ │ + cbz r6, 2e425c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, sp, #224 @ 0xe0 │ │ │ │ + add r3, sp, #352 @ 0x160 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (2e4414 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -129597,55 +129596,55 @@ │ │ │ │ bne.n 2e431c │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 740d34 │ │ │ │ + bl 740d64 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e4378 │ │ │ │ ldr r2, [pc, #356] @ (2e4428 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (2e442c ) │ │ │ │ ldr r7, [pc, #360] @ (2e4430 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #344] @ (2e4434 ) │ │ │ │ add r1, pc │ │ │ │ - bl 743454 │ │ │ │ + bl 743484 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e43c2 │ │ │ │ mov r0, sl │ │ │ │ - bl 741094 │ │ │ │ + bl 7410c4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (2e4438 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 740f6c │ │ │ │ + bl 740f9c │ │ │ │ b.n 2e425e │ │ │ │ blx 28bcc4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 2e42a2 │ │ │ │ ldr r3, [pc, #276] @ (2e443c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -129676,33 +129675,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (2e444c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2e4450 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e424a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 87e8b4 │ │ │ │ + bl 87e8e4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e43e8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d5fc4 │ │ │ │ b.n 2e425e │ │ │ │ ldr r0, [pc, #184] @ (2e4454 ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 2e428a │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -129720,15 +129719,15 @@ │ │ │ │ bpl.n 2e42fe │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2e445c ) │ │ │ │ ldr r0, [pc, #132] @ (2e4460 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e42fe │ │ │ │ ldr r3, [pc, #88] @ (2e4444 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e438a │ │ │ │ ldr r3, [pc, #76] @ (2e4440 ) │ │ │ │ @@ -129739,60 +129738,60 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2e4464 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2e4468 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e438a │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (2e44a8 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #104] @ (2e4488 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #872] @ (2e4790 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r0, [r6, #104] @ 0x68 │ │ │ │ + str r0, [r2, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r0, #108] @ 0x6c │ │ │ │ + str r6, [r4, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #74 @ 0x4a │ │ │ │ + adds r3, #106 @ 0x6a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - uxtb r2, r6 │ │ │ │ + cbz r2, 2e447c │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #0] @ (2e4440 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #304] @ (2e457c ) │ │ │ │ + ldr r0, [pc, #432] @ (2e45fc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sxth r2, r5 │ │ │ │ + sxtb r2, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r1, sp, #608 @ 0x260 │ │ │ │ + add r1, sp, #736 @ 0x2e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r6, 2e4480 │ │ │ │ + cbz r6, 2e4488 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #1 │ │ │ │ + lsrs r6, r1, #2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cbz r4, 2e44a2 │ │ │ │ + sxth r4, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r2, 2e4494 │ │ │ │ + cbz r2, 2e449c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r1, sp, #0 │ │ │ │ + add r1, sp, #128 @ 0x80 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (2e45dc ) │ │ │ │ @@ -129804,28 +129803,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (2e45e4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 746008 │ │ │ │ + bl 746038 │ │ │ │ cbnz r0, 2e44dc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2e44d6 │ │ │ │ ldr r2, [pc, #324] @ (2e45e8 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743a2c │ │ │ │ + bl 743a5c │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e4548 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -129834,24 +129833,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 28bcc4 │ │ │ │ b.n 2e44a2 │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 87e8b4 │ │ │ │ + bl 87e8e4 │ │ │ │ ldr r3, [pc, #256] @ (2e45ec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e4580 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d5fc4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ ldr r2, [pc, #236] @ (2e45f0 ) │ │ │ │ ldr r3, [pc, #224] @ (2e45e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -129913,15 +129912,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (2e4600 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (2e4604 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e44f4 │ │ │ │ ldr r3, [pc, #76] @ (2e45f8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4550 │ │ │ │ ldr r3, [pc, #72] @ (2e45fc ) │ │ │ │ @@ -129934,15 +129933,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (2e4610 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e4550 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0x47ba │ │ │ │ lsls r7, r5, #3 │ │ │ │ blx r6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ @@ -129950,29 +129949,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ bx r7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adds r0, #162 @ 0xa2 │ │ │ │ + adds r0, #194 @ 0xc2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #504 @ 0x1f8 │ │ │ │ + sub sp, #120 @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, pc, #416 @ (adr r7, 2e47a8 ) │ │ │ │ + add r7, pc, #544 @ (adr r7, 2e4828 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp sl, lr │ │ │ │ + mov r2, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add sp, #432 @ 0x1b0 │ │ │ │ + sub sp, #48 @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, pc, #240 @ (adr r7, 2e4704 ) │ │ │ │ + add r7, pc, #368 @ (adr r7, 2e4784 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e4614 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -130002,26 +130001,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 746008 │ │ │ │ + bl 746038 │ │ │ │ cbnz r0, 2e46c0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2e46ba │ │ │ │ ldr r2, [pc, #92] @ (2e46dc ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 743a2c │ │ │ │ + bl 743a5c │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (2e46e0 ) │ │ │ │ ldr r3, [pc, #64] @ (2e46d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -130037,15 +130036,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bcc4 │ │ │ │ b.n 2e467e │ │ │ │ mov r0, r4 │ │ │ │ bl 2d5fc4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ b.n 2e4692 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp ip, fp │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -130067,20 +130066,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2e4780 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 746008 │ │ │ │ + bl 746038 │ │ │ │ cbz r0, 2e474a │ │ │ │ mov r0, r4 │ │ │ │ bl 2d5fc4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ ldr r2, [pc, #96] @ (2e4784 ) │ │ │ │ ldr r3, [pc, #88] @ (2e4780 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -130102,15 +130101,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743a2c │ │ │ │ + bl 743a5c │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2e4722 │ │ │ │ blx 28bcc4 │ │ │ │ b.n 2e4754 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, r8 │ │ │ │ @@ -130136,49 +130135,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e4838 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 2e481c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7430fc │ │ │ │ + bl 74312c │ │ │ │ ldr r6, [pc, #176] @ (2e486c ) │ │ │ │ ldr r2, [pc, #180] @ (2e4870 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2e4874 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #164] @ (2e4878 ) │ │ │ │ add r1, pc │ │ │ │ - bl 743454 │ │ │ │ + bl 743484 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #140] @ (2e487c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e4842 │ │ │ │ ldr r1, [pc, #132] @ (2e4880 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7431d4 │ │ │ │ + bl 743204 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -130209,36 +130208,36 @@ │ │ │ │ bpl.n 2e47f8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (2e488c ) │ │ │ │ ldr r0, [pc, #52] @ (2e4890 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e47f8 │ │ │ │ add lr, r2 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r6, #132 @ 0x84 │ │ │ │ + cmp r6, #164 @ 0xa4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r6, #24] │ │ │ │ + str r6, [r2, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r1, #28] │ │ │ │ + str r2, [r5, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, sp, #496 @ 0x1f0 │ │ │ │ + add r6, sp, #624 @ 0x270 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ subs r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ + stmia r0!, {r1, r4, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, sp, #496 @ 0x1f0 │ │ │ │ + add r5, sp, #624 @ 0x270 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e4894 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -130264,58 +130263,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 740d34 │ │ │ │ + bl 740d64 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e4978 │ │ │ │ ldr r2, [pc, #208] @ (2e49c4 ) │ │ │ │ ldr r1, [pc, #212] @ (2e49c8 ) │ │ │ │ ldr r3, [pc, #212] @ (2e49cc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #196] @ (2e49d0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 743454 │ │ │ │ + bl 743484 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #168] @ (2e49d4 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e498e │ │ │ │ mov r0, r5 │ │ │ │ - bl 741094 │ │ │ │ + bl 7410c4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (2e49d8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 740f6c │ │ │ │ + bl 740f9c │ │ │ │ ldr r2, [pc, #140] @ (2e49dc ) │ │ │ │ ldr r3, [pc, #104] @ (2e49bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -130326,15 +130325,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d5fc4 │ │ │ │ b.n 2e494e │ │ │ │ blx 28bcc4 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 2e48c8 │ │ │ │ ldr r3, [pc, #80] @ (2e49e0 ) │ │ │ │ @@ -130349,43 +130348,43 @@ │ │ │ │ bpl.n 2e4932 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (2e49e8 ) │ │ │ │ ldr r0, [pc, #68] @ (2e49ec ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e4932 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ bics r4, r1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bics r2, r0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r2, [r0, #8] │ │ │ │ + str r2, [r4, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r3, #8] │ │ │ │ + str r0, [r7, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #72 @ 0x48 │ │ │ │ + cmp r5, #104 @ 0x68 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r5, sp, #368 @ 0x170 │ │ │ │ + add r5, sp, #496 @ 0x1f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ cmn r2, r5 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #10 │ │ │ │ + lsls r2, r0, #11 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, sp, #192 @ 0xc0 │ │ │ │ + add r4, sp, #320 @ 0x140 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -130445,15 +130444,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4a7c │ │ │ │ ldr.w r4, [pc, #1120] @ 2e4f04 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e4ffa │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -130479,15 +130478,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4b8a │ │ │ │ ldr.w r1, [pc, #1032] @ 2e4f0c │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #1012] @ (2e4f10 ) │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -130499,17 +130498,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #988] @ (2e4f14 ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8791d0 │ │ │ │ + bl 879200 │ │ │ │ mov r0, r7 │ │ │ │ blx 28b99c │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #960] @ (2e4f18 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #912] @ (2e4eec ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -130526,36 +130525,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 891ec4 │ │ │ │ + bl 891ef4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e4f6c │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #888] @ (2e4f1c ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #868] @ (2e4f20 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 891d30 │ │ │ │ + bl 891d60 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #780] @ 2e4ee0 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -130675,15 +130674,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #500] @ (2e4f30 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e4cb6 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2e4aa0 │ │ │ │ ldr.w lr, [pc, #480] @ 2e4f34 │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -130696,15 +130695,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #444] @ (2e4f38 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -130741,21 +130740,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 891ee4 │ │ │ │ + bl 891f14 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2e4b14 │ │ │ │ mov r5, sl │ │ │ │ @@ -130771,15 +130770,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #248] @ 2e4f40 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -130799,106 +130798,106 @@ │ │ │ │ beq.n 2e4f48 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8920a8 │ │ │ │ + bl 8920d8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 891ee4 │ │ │ │ + bl 891f14 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 88b72c │ │ │ │ + bl 88b75c │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #120] @ (2e4f44 ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ b.n 2e4b14 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2e4f5a │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ tst r6, r2 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ rors r6, r6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #64 @ 0x40 │ │ │ │ + add r4, sp, #192 @ 0xc0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, sp, #16 │ │ │ │ + add r4, sp, #144 @ 0x90 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #848 @ 0x350 │ │ │ │ + add r3, sp, #976 @ 0x3d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [sp, #256] @ 0x100 │ │ │ │ + str r4, [sp, #384] @ 0x180 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ + str r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ + add r3, sp, #504 @ 0x1f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, sp, #264 @ 0x108 │ │ │ │ + add r3, sp, #392 @ 0x188 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r4, r3 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r3, [sp, #512] @ 0x200 │ │ │ │ + str r3, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, sp, #912 @ 0x390 │ │ │ │ + add r3, sp, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r2, sp, #248 @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r4, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #256 @ 0x100 │ │ │ │ + add r1, sp, #384 @ 0x180 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #240] @ 0xf0 │ │ │ │ + str r1, [sp, #368] @ 0x170 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #888] @ 0x378 │ │ │ │ + str r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #360] @ 0x168 │ │ │ │ + str r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 891edc │ │ │ │ + bl 891f0c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 891ee4 │ │ │ │ + bl 891f14 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2e4ec6 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 891fe0 │ │ │ │ + bl 892010 │ │ │ │ b.n 2e4b9e │ │ │ │ ldr.w ip, [pc, #140] @ 2e5014 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2e4c9e │ │ │ │ ldr.w ip, [pc, #124] @ 2e5018 │ │ │ │ @@ -130909,15 +130908,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (2e501c ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 2e4c9e │ │ │ │ ldr r3, [pc, #84] @ (2e5020 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 2e4e38 │ │ │ │ @@ -130932,15 +130931,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e4e42 │ │ │ │ ldr r0, [pc, #60] @ (2e5028 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e4e42 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e4b54 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (2e502c ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (2e5030 ) │ │ │ │ @@ -130948,44 +130947,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ movs r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #352 @ (adr r7, 2e5180 ) │ │ │ │ + add r7, pc, #480 @ (adr r7, 2e5200 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #776 @ (adr r7, 2e5334 ) │ │ │ │ + add r7, pc, #904 @ (adr r7, 2e53b4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r6, #68 @ 0x44 │ │ │ │ + movs r6, #100 @ 0x64 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r6, pc, #504 @ (adr r6, 2e522c ) │ │ │ │ + add r6, pc, #632 @ (adr r6, 2e52ac ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 879a14 │ │ │ │ + bl 879a44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e49f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e504a │ │ │ │ ldr r5, [pc, #36] @ (2e507c ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 879148 │ │ │ │ + bl 879178 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 878d08 │ │ │ │ + bl 878d38 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b99c │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -131028,15 +131027,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -131051,21 +131050,21 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ subs r3, #146 @ 0x92 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r0, #22] │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #704 @ (adr r5, 2e53d8 ) │ │ │ │ + add r5, pc, #832 @ (adr r5, 2e5458 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r5, #84 @ 0x54 │ │ │ │ + movs r5, #116 @ 0x74 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r5, pc, #504 @ (adr r5, 2e5318 ) │ │ │ │ + add r5, pc, #632 @ (adr r5, 2e5398 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r4, #28] │ │ │ │ + ldrh r2, [r0, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e5124 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -131108,15 +131107,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (2e51f8 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -131135,36 +131134,36 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (2e5204 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e5152 │ │ │ │ nop │ │ │ │ subs r2, #244 @ 0xf4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, #19] │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #48 @ (adr r5, 2e5224 ) │ │ │ │ + add r5, pc, #176 @ (adr r5, 2e52a4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r0, [r7, #18] │ │ │ │ lsls r6, r7, #3 │ │ │ │ - add r4, pc, #952 @ (adr r4, 2e55b4 ) │ │ │ │ + add r5, pc, #56 @ (adr r5, 2e5234 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #72 @ (adr r6, 2e5250 ) │ │ │ │ + add r6, pc, #200 @ (adr r6, 2e52d0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e5208 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -131189,39 +131188,39 @@ │ │ │ │ cbz r2, 2e5252 │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 8791d0 │ │ │ │ + bl 879200 │ │ │ │ b.n 2e5258 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b99c │ │ │ │ ldr r3, [pc, #36] @ (2e5280 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2e5284 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 878f00 │ │ │ │ + b.w 878f30 │ │ │ │ nop │ │ │ │ subs r2, #30 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r0, [r4, #16] │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #312 @ (adr r4, 2e53b8 ) │ │ │ │ + add r4, pc, #440 @ (adr r4, 2e5438 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r2, [r4, #15] │ │ │ │ lsls r6, r7, #3 │ │ │ │ - add r4, pc, #112 @ (adr r4, 2e52f8 ) │ │ │ │ + add r4, pc, #240 @ (adr r4, 2e5378 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e5288 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -131242,19 +131241,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 2e52f4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 2e52d4 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 891ec4 │ │ │ │ + bl 891ef4 │ │ │ │ cbnz r0, 2e5328 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8920a8 │ │ │ │ + bl 8920d8 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -131262,53 +131261,53 @@ │ │ │ │ cbz r3, 2e5316 │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 2e5316 │ │ │ │ ldr r1, [pc, #92] @ (2e535c ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2d69a8 │ │ │ │ ldr r1, [pc, #72] @ (2e5360 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 878f00 │ │ │ │ + b.w 878f30 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2e5348 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e52d4 │ │ │ │ ldr r2, [pc, #48] @ (2e5364 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743a2c │ │ │ │ + bl 743a5c │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2e52d4 │ │ │ │ blx 28bcc4 │ │ │ │ b.n 2e532c │ │ │ │ nop │ │ │ │ subs r1, #156 @ 0x9c │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #34] @ 0x22 │ │ │ │ + ldrh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r5, #32] │ │ │ │ + ldrh r0, [r1, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r2, #32] │ │ │ │ + ldrh r0, [r6, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ ... │ │ │ │ │ │ │ │ 002e5368 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -131359,34 +131358,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e53b2 │ │ │ │ ldr r1, [pc, #48] @ (2e5414 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2e5288 │ │ │ │ nop │ │ │ │ subs r0, #188 @ 0xbc │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r6, [r7, #10] │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #928 @ (adr r2, 2e57a8 ) │ │ │ │ + add r3, pc, #32 @ (adr r3, 2e5428 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r6, [r3, #10] │ │ │ │ lsls r6, r7, #3 │ │ │ │ - add r2, pc, #864 @ (adr r2, 2e5770 ) │ │ │ │ + add r2, pc, #992 @ (adr r2, 2e57f0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #600 @ (adr r2, 2e5670 ) │ │ │ │ + add r2, pc, #728 @ (adr r2, 2e56f0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e5418 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -131402,45 +131401,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 28b65c │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 879098 │ │ │ │ + bl 8790c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 878ccc │ │ │ │ + bl 878cfc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (2e5494 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2e5498 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 879740 │ │ │ │ + bl 879770 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strb r6, [r2, #8] │ │ │ │ lsls r6, r7, #3 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - add r3, pc, #760 @ (adr r3, 2e5794 ) │ │ │ │ + add r3, pc, #888 @ (adr r3, 2e5814 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -131537,15 +131536,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d60e0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d69a8 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b99c │ │ │ │ ldr r2, [pc, #128] @ (2e5648 ) │ │ │ │ ldr r3, [pc, #108] @ (2e5634 ) │ │ │ │ add r2, pc │ │ │ │ @@ -131590,19 +131589,19 @@ │ │ │ │ b.n 2e5530 │ │ │ │ adds r7, #132 @ 0x84 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r6, [sp, #832] @ 0x340 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #14] │ │ │ │ + ldrh r2, [r5, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r6, #66 @ 0x42 │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -131644,25 +131643,25 @@ │ │ │ │ bl 2d689c │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2e56a8 │ │ │ │ ldr r1, [pc, #32] @ (2e56d8 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2d69a8 │ │ │ │ adds r5, #214 @ 0xd6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r2, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r6, #2] │ │ │ │ + ldrh r0, [r2, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2e5740 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -132009,15 +132008,15 @@ │ │ │ │ nop │ │ │ │ adds r4, #2 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r2, [sp, #872] @ 0x368 │ │ │ │ + ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r2, #218 @ 0xda │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ lsls r7, r5, #3 │ │ │ │ @@ -132123,15 +132122,15 @@ │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ lsls r7, r5, #3 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - vmla.i16 q8, q7, d1[3] │ │ │ │ + vmla.i q8, q7, d25[0] │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ adds r1, #18 │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -132199,15 +132198,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e5bec │ │ │ │ ldr r0, [pc, #48] @ (2e5c44 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e5bec │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ adds r0, #176 @ 0xb0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r0, #166 @ 0xa6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ @@ -132217,15 +132216,15 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ldr r4, [sp, #280] @ 0x118 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (2e5d44 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -132300,15 +132299,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e5c78 │ │ │ │ ldr r0, [pc, #76] @ (2e5d58 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e5c78 │ │ │ │ ldr r3, [pc, #64] @ (2e5d5c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e5ce4 │ │ │ │ ldr r3, [pc, #48] @ (2e5d54 ) │ │ │ │ @@ -132319,34 +132318,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (2e5d60 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (2e5d64 ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e5ce4 │ │ │ │ nop │ │ │ │ cmp r7, #210 @ 0xd2 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r3, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #552] @ 0x228 │ │ │ │ + ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r2, #62] @ 0x3e │ │ │ │ + ldrh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (2e5e30 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -132401,15 +132400,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2e5e4c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e5db6 │ │ │ │ ldr r3, [pc, #60] @ (2e5e3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e5db6 │ │ │ │ ldr r3, [pc, #52] @ (2e5e40 ) │ │ │ │ @@ -132423,36 +132422,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (2e5e58 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e5db6 │ │ │ │ cmp r6, #190 @ 0xbe │ │ │ │ lsls r7, r5, #3 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #202 @ 0xca │ │ │ │ + cmp r5, #234 @ 0xea │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r2, #56] @ 0x38 │ │ │ │ + ldrh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #152 @ 0x98 │ │ │ │ + cmp r5, #184 @ 0xb8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [sp, #824] @ 0x338 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r4, #54] @ 0x36 │ │ │ │ + ldrh r0, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -132486,15 +132485,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e5f0c │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 2e5ee0 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 750268 │ │ │ │ + bl 750298 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e5f94 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e5f72 │ │ │ │ @@ -132525,15 +132524,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e5f40 │ │ │ │ ldr r0, [pc, #344] @ (2e6078 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e5ff0 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 2e5eca │ │ │ │ @@ -132552,15 +132551,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2e5ee0 │ │ │ │ ldr r0, [pc, #280] @ (2e6080 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e5ee0 │ │ │ │ ldr r3, [pc, #264] @ (2e607c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e5ede │ │ │ │ ldr r3, [pc, #244] @ (2e6074 ) │ │ │ │ @@ -132568,24 +132567,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e5ede │ │ │ │ ldr r0, [pc, #252] @ (2e6084 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e5ede │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 87e8b4 │ │ │ │ + bl 87e8e4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e6030 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e5ee0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 28c744 │ │ │ │ ldr r3, [pc, #168] @ (2e6068 ) │ │ │ │ @@ -132607,15 +132606,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2e608c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (2e6090 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e5faa │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e5f50 │ │ │ │ b.n 2e5ee0 │ │ │ │ ldr r3, [pc, #108] @ (2e6068 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -132637,15 +132636,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2e6098 ) │ │ │ │ ldr r0, [pc, #124] @ (2e609c ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e5faa │ │ │ │ ldr r3, [pc, #84] @ (2e6088 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e5fa4 │ │ │ │ ldr r3, [pc, #56] @ (2e6074 ) │ │ │ │ @@ -132656,15 +132655,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (2e60a0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2e60a4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e5fa4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #194 @ 0xc2 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #182 @ 0xb6 │ │ │ │ @@ -132673,37 +132672,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strh r0, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r0, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldr r1, [sp, #272] @ 0x110 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r4, #40] @ 0x28 │ │ │ │ + ldrh r0, [r0, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #150 @ 0x96 │ │ │ │ + cmp r3, #182 @ 0xb6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [sp, #0] │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r4, #38] @ 0x26 │ │ │ │ + ldrh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r1, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, #36] @ 0x24 │ │ │ │ + ldrh r0, [r3, #38] @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -132826,15 +132825,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #384] @ (2e6360 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e6110 │ │ │ │ ldr r3, [pc, #368] @ (2e6364 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e616c │ │ │ │ ldr r3, [pc, #352] @ (2e635c ) │ │ │ │ @@ -132842,15 +132841,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e616c │ │ │ │ ldr r0, [pc, #352] @ (2e6368 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e616c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2e6244 │ │ │ │ ldr r3, [pc, #336] @ (2e636c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e6244 │ │ │ │ @@ -132864,15 +132863,15 @@ │ │ │ │ ldr r3, [pc, #320] @ (2e6374 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #312] @ (2e6378 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d689c │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d689c │ │ │ │ ldr r1, [pc, #292] @ (2e637c ) │ │ │ │ @@ -132917,15 +132916,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (2e6388 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e6286 │ │ │ │ ldr r3, [pc, #120] @ (2e634c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e630c │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2e6286 │ │ │ │ @@ -132942,15 +132941,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (2e638c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (2e6390 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e6286 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2e636c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e62da │ │ │ │ @@ -132965,15 +132964,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2e6398 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (2e639c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e6286 │ │ │ │ nop │ │ │ │ cmp r3, #116 @ 0x74 │ │ │ │ lsls r7, r5, #3 │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -132984,45 +132983,45 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ lsls r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #28] │ │ │ │ + ldrh r4, [r3, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #130 @ 0x82 │ │ │ │ + cmp r1, #162 @ 0xa2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r0, [sp, #616] @ 0x268 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r1, #22] │ │ │ │ + ldrh r2, [r5, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r0, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r0, #246 @ 0xf6 │ │ │ │ + cmp r1, #22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r7, [sp, #880] @ 0x370 │ │ │ │ + str r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r0, #18] │ │ │ │ + ldrh r0, [r4, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #552] @ 0x228 │ │ │ │ + str r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r1, #16] │ │ │ │ + ldrh r0, [r5, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #792] @ 0x318 │ │ │ │ + str r6, [sp, #920] @ 0x398 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #656] @ 0x290 │ │ │ │ + str r6, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r2, #14] │ │ │ │ + ldrh r6, [r6, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2e643c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -133078,30 +133077,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2e6458 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e63fe │ │ │ │ cmp r0, #134 @ 0x86 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #140 @ 0x8c │ │ │ │ + movs r7, #172 @ 0xac │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #712] @ 0x2c8 │ │ │ │ + str r6, [sp, #840] @ 0x348 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r2, #6] │ │ │ │ + ldrh r4, [r6, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -133226,15 +133225,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (2e6738 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e64c0 │ │ │ │ ldr r3, [pc, #388] @ (2e673c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e651c │ │ │ │ ldr r3, [pc, #368] @ (2e6734 ) │ │ │ │ @@ -133242,15 +133241,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e651c │ │ │ │ ldr r0, [pc, #368] @ (2e6740 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e651c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2e6610 │ │ │ │ ldr r3, [pc, #352] @ (2e6744 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e6610 │ │ │ │ @@ -133264,15 +133263,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (2e674c ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2e6750 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d689c │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d689c │ │ │ │ ldr r1, [pc, #304] @ (2e6754 ) │ │ │ │ @@ -133317,15 +133316,15 @@ │ │ │ │ ldr r0, [pc, #208] @ (2e6760 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e6652 │ │ │ │ ldr r3, [pc, #128] @ (2e6724 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e66e2 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2e6652 │ │ │ │ @@ -133342,15 +133341,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2e6764 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2e6768 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e6652 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2e6744 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e66ac │ │ │ │ @@ -133365,15 +133364,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2e6770 ) │ │ │ │ ldr r0, [pc, #108] @ (2e6774 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e6652 │ │ │ │ movs r7, #190 @ 0xbe │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r7, #186 @ 0xba │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -133383,45 +133382,45 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #336] @ 0x150 │ │ │ │ + str r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #62] @ 0x3e │ │ │ │ + ldrh r4, [r2, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #182 @ 0xb6 │ │ │ │ + movs r5, #214 @ 0xd6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #696] @ 0x2b8 │ │ │ │ + str r4, [sp, #824] @ 0x338 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r7, #54] @ 0x36 │ │ │ │ + strh r6, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [sp, #648] @ 0x288 │ │ │ │ + str r4, [sp, #776] @ 0x308 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r5, #38 @ 0x26 │ │ │ │ + movs r5, #70 @ 0x46 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ + str r4, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r6, #50] @ 0x32 │ │ │ │ + strh r0, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [sp, #640] @ 0x280 │ │ │ │ + str r4, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r6, #48] @ 0x30 │ │ │ │ + strh r2, [r2, #50] @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #936] @ 0x3a8 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #808] @ 0x328 │ │ │ │ + str r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r7, #46] @ 0x2e │ │ │ │ + strh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2e6814 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -133477,30 +133476,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2e6830 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e67d6 │ │ │ │ movs r4, #174 @ 0xae │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #180 @ 0xb4 │ │ │ │ + movs r3, #212 @ 0xd4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #536] @ 0x218 │ │ │ │ + str r3, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r7, #38] @ 0x26 │ │ │ │ + strh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e6834 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133528,30 +133527,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (2e68a8 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - vmla.i32 q8, q3, d6[1] │ │ │ │ - str r3, [sp, #272] @ 0x110 │ │ │ │ + movs r6, r0 │ │ │ │ + lsls r7, r4, #1 │ │ │ │ + str r3, [sp, #400] @ 0x190 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r7, #23 │ │ │ │ + lsrs r2, r3, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #272] @ 0x110 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e68ac : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133614,15 +133614,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 743a2c │ │ │ │ + bl 743a5c │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -133639,15 +133639,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e6a4c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 891fb0 │ │ │ │ + bl 891fe0 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 2e69c8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2e6a16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -133689,15 +133689,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e69c8 │ │ │ │ ldr r0, [pc, #92] @ (2e6a98 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 2e69c8 │ │ │ │ ldr r3, [pc, #60] @ (2e6a8c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e69a8 │ │ │ │ @@ -133711,33 +133711,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e69a8 │ │ │ │ ldr r0, [pc, #44] @ (2e6aa0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 2e69a8 │ │ │ │ nop │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #14] │ │ │ │ + strb r0, [r7, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #12] │ │ │ │ + strb r6, [r5, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e6aa4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -133792,19 +133792,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 28ce84 │ │ │ │ cbnz r0, 2e6b5a │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 891ea8 │ │ │ │ + bl 891ed8 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 891f74 │ │ │ │ + bl 891fa4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 2e6af4 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 2d5fac │ │ │ │ b.n 2e6af4 │ │ │ │ @@ -133838,43 +133838,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 2e7058 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73f524 │ │ │ │ + bl 73f554 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e6d4a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 2e6be0 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 2e705c │ │ │ │ add r0, pc │ │ │ │ blx 28b6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 84bfac │ │ │ │ + bl 84bfdc │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 73f534 │ │ │ │ + bl 73f564 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e6dde │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e6d40 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 2e7060 │ │ │ │ add r0, pc │ │ │ │ blx 28b6d0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 84bfac │ │ │ │ + bl 84bfdc │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 2e7064 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -133899,30 +133899,30 @@ │ │ │ │ bne.n 2e6c66 │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 2e6e5c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 73f524 │ │ │ │ + bl 73f554 │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 2e6c7a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 73f524 │ │ │ │ + bl 73f554 │ │ │ │ cbz r0, 2e6c9e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 2e6e12 │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 2e6e02 │ │ │ │ @@ -133979,29 +133979,29 @@ │ │ │ │ bl 2d69a8 │ │ │ │ ldr r1, [pc, #832] @ (2e7074 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2d6054 │ │ │ │ b.n 2e6d72 │ │ │ │ - bl 84bfac │ │ │ │ + bl 84bfdc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2e6c12 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 87e8b4 │ │ │ │ + bl 87e8e4 │ │ │ │ ldr r3, [pc, #788] @ (2e7070 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e6eca │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d5fc4 │ │ │ │ ldr r2, [pc, #772] @ (2e7078 ) │ │ │ │ ldr r3, [pc, #732] @ (2e7054 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -134039,15 +134039,15 @@ │ │ │ │ bne.w 2e6f50 │ │ │ │ mov r0, fp │ │ │ │ blx 28db28 │ │ │ │ b.n 2e6db4 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 87e8b4 │ │ │ │ + bl 87e8e4 │ │ │ │ ldr r3, [pc, #640] @ (2e7070 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e6fc8 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b99c │ │ │ │ @@ -134081,20 +134081,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (2e7084 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (2e7088 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e6dd6 │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 74efb0 │ │ │ │ + bl 74efe0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2e6f80 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -134123,15 +134123,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (2e708c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (2e7090 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e6dd6 │ │ │ │ ldr r3, [pc, #432] @ (2e707c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6d66 │ │ │ │ ldr r3, [pc, #420] @ (2e7080 ) │ │ │ │ @@ -134142,15 +134142,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (2e7094 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (2e7098 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e6d66 │ │ │ │ ldr r3, [pc, #416] @ (2e709c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e6f12 │ │ │ │ ldr r3, [pc, #376] @ (2e7080 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -134175,15 +134175,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (2e70a4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (2e70a8 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e6dd6 │ │ │ │ ldr r3, [pc, #296] @ (2e707c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6dd6 │ │ │ │ ldr r3, [pc, #288] @ (2e7080 ) │ │ │ │ @@ -134194,19 +134194,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (2e70ac ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (2e70b0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e6dd6 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 87e8b4 │ │ │ │ + bl 87e8e4 │ │ │ │ ldr r3, [pc, #228] @ (2e7070 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6dd6 │ │ │ │ ldr r3, [pc, #224] @ (2e707c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -134221,15 +134221,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (2e70b4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (2e70b8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e6dd6 │ │ │ │ ldr r3, [pc, #176] @ (2e707c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6dfa │ │ │ │ ldr r3, [pc, #168] @ (2e7080 ) │ │ │ │ @@ -134240,15 +134240,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (2e70bc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (2e70c0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e6dfa │ │ │ │ ldr r3, [pc, #128] @ (2e707c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6db4 │ │ │ │ ldr r3, [pc, #120] @ (2e7080 ) │ │ │ │ @@ -134259,21 +134259,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (2e70c4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (2e70c8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e6db4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (2e70cc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e6d08 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -134282,69 +134282,69 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #136 @ 0x88 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r0, [sp, #24] │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r3, #62] @ 0x3e │ │ │ │ + ldrh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cdp 0, 12, cr0, cr10, cr9, {3} │ │ │ │ - subs r0, r3, #3 │ │ │ │ + cdp 0, 14, cr0, cr10, cr9, {3} │ │ │ │ + subs r0, r7, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r7, [sp, #504] @ 0x1f8 │ │ │ │ + str r7, [sp, #632] @ 0x278 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ bl 315076 │ │ │ │ subs r6, r0, #3 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #48] @ 0x30 │ │ │ │ + ldrh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r6, #26] │ │ │ │ + ldrb r4, [r2, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r1, #44] @ 0x2c │ │ │ │ + ldrh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r0, #25] │ │ │ │ + ldrb r6, [r4, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r6, #38] @ 0x26 │ │ │ │ + ldrh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r2, #24] │ │ │ │ + ldrb r6, [r6, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, #1 │ │ │ │ + adds r4, r2, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r0, #23] │ │ │ │ + ldrb r2, [r4, #23] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r4, #44] @ 0x2c │ │ │ │ + ldrh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r6, #38] @ 0x26 │ │ │ │ + ldrh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r2, #22] │ │ │ │ + ldrb r0, [r6, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r6, #34] @ 0x22 │ │ │ │ + ldrh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r1, #21] │ │ │ │ + ldrb r0, [r5, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r1, #32] │ │ │ │ + ldrh r6, [r5, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r3, #20] │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r6, #30] │ │ │ │ + ldrh r6, [r2, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r5, #19] │ │ │ │ + ldrb r0, [r1, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r7, #34] @ 0x22 │ │ │ │ + ldrh r2, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -134403,15 +134403,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 2e71ba │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 874460 │ │ │ │ + bl 874490 │ │ │ │ cbnz r0, 2e71ce │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 2e71de │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -134438,15 +134438,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 874460 │ │ │ │ + bl 874490 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 2e71d2 │ │ │ │ movs r0, #3 │ │ │ │ b.n 2e7194 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -134528,15 +134528,15 @@ │ │ │ │ nop │ │ │ │ subs r0, r6, r0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, r7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - lsls r0, r4, #16 │ │ │ │ + lsls r0, r0, #17 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e72b2 │ │ │ │ @@ -134918,15 +134918,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 2e76a8 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2e7662 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 874614 │ │ │ │ + bl 874644 │ │ │ │ cbz r0, 2e76a2 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28d700 │ │ │ │ b.n 2e7624 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -134944,15 +134944,15 @@ │ │ │ │ b.n 2e75ea │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 2e75ea │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 874460 │ │ │ │ + bl 874490 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e7662 │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 2e75ea │ │ │ │ bl 2e71f4 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -134986,23 +134986,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r1] │ │ │ │ lsls r6, r7, #3 │ │ │ │ str r6, [r7, r0] │ │ │ │ lsls r6, r7, #3 │ │ │ │ asrs r4, r2, #24 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - vshr.u16 q8, q8, #16 │ │ │ │ - strh r2, [r4, #50] @ 0x32 │ │ │ │ + vshr.u32 q8, q8, #16 │ │ │ │ + strh r2, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r1, #50] @ 0x32 │ │ │ │ + strh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vshr.u32 q0, q8, #14 │ │ │ │ - strh r0, [r4, #50] @ 0x32 │ │ │ │ + vshr.u16 q8, q8, #14 │ │ │ │ + strh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r5, #48] @ 0x30 │ │ │ │ + strh r4, [r1, #50] @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e7714 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -135052,18 +135052,18 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #168] @ (2e7848 ) │ │ │ │ lsls r6, r7, #3 │ │ │ │ - vqadd.u8 q0, q0, q8 │ │ │ │ - strh r2, [r0, #46] @ 0x2e │ │ │ │ + vqadd.u32 q0, q0, q8 │ │ │ │ + strh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e77ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -135414,15 +135414,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e7b0c │ │ │ │ ldr r0, [pc, #100] @ (2e7b94 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e7b0c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -135444,23 +135444,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #10 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #496] @ (2e7d74 ) │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strh r6, [r6, #28] │ │ │ │ + strh r6, [r2, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r4, #7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #16] │ │ │ │ + strh r2, [r2, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e7b98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -135487,50 +135487,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e7bb4 │ │ │ │ ldr r0, [pc, #24] @ (2e7bf8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e7bb4 │ │ │ │ asrs r0, r2, #2 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #12] │ │ │ │ + strh r0, [r2, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (2e7c2c ) │ │ │ │ add r0, pc │ │ │ │ bl 2e7b98 │ │ │ │ ldr r0, [pc, #28] @ (2e7c30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #0 │ │ │ │ bl 2eb260 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 2eb354 │ │ │ │ nop │ │ │ │ - bcc.n 2e7c68 │ │ │ │ + bcc.n 2e7ca8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r3, #12] │ │ │ │ + strh r0, [r7, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e7c3c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b98 │ │ │ │ - strh r6, [r2, #12] │ │ │ │ + strh r6, [r6, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2eb448 │ │ │ │ @@ -135559,19 +135559,19 @@ │ │ │ │ bl 59d680 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e7c6e │ │ │ │ ldr r0, [pc, #16] @ (2e7ca8 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b98 │ │ │ │ - lsrs r0, r7, #28 │ │ │ │ + lsrs r0, r3, #29 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r0, [r3, #10] │ │ │ │ + strh r0, [r7, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r0, #10] │ │ │ │ + strh r6, [r4, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -135625,19 +135625,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e7d48 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e7b98 │ │ │ │ ldr r1, [pc, #424] @ (2e7ee8 ) │ │ │ │ lsls r6, r7, #3 │ │ │ │ - bcs.n 2e7d6c │ │ │ │ + bcs.n 2e7dac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r7, #4] │ │ │ │ + strh r2, [r3, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r6, #4] │ │ │ │ + strh r0, [r2, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -135688,17 +135688,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e7b98 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #848] @ (2e8134 ) │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strh r0, [r3, #0] │ │ │ │ + strh r0, [r7, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r1, #0] │ │ │ │ + strh r6, [r5, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (2e7e80 ) │ │ │ │ ldr r1, [pc, #132] @ (2e7e84 ) │ │ │ │ @@ -135749,23 +135749,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28cf08 │ │ │ │ b.n 2e7e4a │ │ │ │ nop │ │ │ │ ldr r0, [pc, #328] @ (2e7fcc ) │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r0, [r4, #31] │ │ │ │ + strh r0, [r0, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r2, #31] │ │ │ │ + ldrb r2, [r6, #31] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #16] @ (2e7ea0 ) │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r4, [r1, #30] │ │ │ │ + ldrb r4, [r5, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r7, #29] │ │ │ │ + ldrb r6, [r3, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #604] @ (2e8108 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -135998,53 +135998,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 28cf08 │ │ │ │ b.n 2e7f82 │ │ │ │ nop │ │ │ │ blxns r3 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r6, [r0, #29] │ │ │ │ + ldrb r6, [r4, #29] │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r4, r7, #21 │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r4, [r1, #28] │ │ │ │ + ldrb r4, [r5, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ bx r3 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r0, [r2, #27] │ │ │ │ + ldrb r0, [r6, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r7, #26] │ │ │ │ + ldrb r4, [r3, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ lsls r6, r7, #3 │ │ │ │ mov ip, r5 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + ldrb r2, [r6, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov r0, sl │ │ │ │ lsls r6, r7, #3 │ │ │ │ mov r4, r8 │ │ │ │ lsls r6, r7, #3 │ │ │ │ cmp lr, sl │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r6, [r7, #21] │ │ │ │ + ldrb r6, [r3, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r2, #22] │ │ │ │ + ldrb r6, [r6, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r2, #21] │ │ │ │ + ldrb r4, [r6, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r6, #21] │ │ │ │ + ldrb r6, [r2, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r4, #20] │ │ │ │ + ldrb r0, [r0, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r5, #20] │ │ │ │ + ldrb r2, [r1, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (2e8194 ) │ │ │ │ add r4, pc │ │ │ │ @@ -136060,17 +136060,17 @@ │ │ │ │ blx 28c544 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2e7b98 │ │ │ │ add ip, ip │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r0, [r7, #19] │ │ │ │ + ldrb r0, [r3, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r7, #19] │ │ │ │ + ldrb r6, [r3, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (2e81d0 ) │ │ │ │ ldr r1, [pc, #32] @ (2e81d4 ) │ │ │ │ @@ -136083,15 +136083,15 @@ │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2e7b98 │ │ │ │ nop │ │ │ │ add lr, r3 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strh r4, [r0, #22] │ │ │ │ + strh r4, [r4, #22] │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (2e8240 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -136128,23 +136128,23 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ blx 28c0f4 │ │ │ │ b.n 2e8204 │ │ │ │ add r4, ip │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r6, [r5, #18] │ │ │ │ + ldrb r6, [r1, #19] │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r6, r8 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r6, [r1, #18] │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r0, r4 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r2, [r0, #18] │ │ │ │ + ldrb r2, [r4, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2e826a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -136202,15 +136202,15 @@ │ │ │ │ b.w 2e7b98 │ │ │ │ strb r0, [r4, r5] │ │ │ │ lsls r4, r7, #1 │ │ │ │ movs r2, #212 @ 0xd4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ bics r6, r4 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - lsrs r6, r2, #3 │ │ │ │ + lsrs r6, r6, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2e8306 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -136270,15 +136270,15 @@ │ │ │ │ nop │ │ │ │ strb r4, [r0, r3] │ │ │ │ lsls r4, r7, #1 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ lsls r2, r5, #3 │ │ │ │ orrs r0, r1 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - lsrs r0, r7, #32 │ │ │ │ + lsrs r0, r3, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -136306,19 +136306,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e83f4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b98 │ │ │ │ nop │ │ │ │ cmp r4, r4 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r4, [r2, #8] │ │ │ │ + ldrb r4, [r6, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r3!, {r2, r4, r6} │ │ │ │ + ldmia r3!, {r2, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r2, #31 │ │ │ │ + lsls r4, r6, #31 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -136346,19 +136346,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e8458 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b98 │ │ │ │ nop │ │ │ │ negs r0, r0 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r0, [r6, #6] │ │ │ │ + ldrb r0, [r2, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsls r0, r2, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e8486 │ │ │ │ ldr r3, [pc, #48] @ (2e8494 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ @@ -136377,17 +136377,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ rors r4, r5 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldmia r2!, {r4, r5, r7} │ │ │ │ + ldmia r2!, {r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r3, #5] │ │ │ │ + ldrb r4, [r7, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2e84c0 │ │ │ │ @@ -136408,15 +136408,15 @@ │ │ │ │ bne.n 2e84b2 │ │ │ │ ldr r0, [pc, #12] @ (2e84e4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b98 │ │ │ │ strh r2, [r3, r4] │ │ │ │ lsls r4, r7, #1 │ │ │ │ - lsls r2, r3, #27 │ │ │ │ + lsls r2, r7, #27 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002e84e8 : │ │ │ │ ldr r3, [pc, #12] @ (2e84f8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ @@ -136751,23 +136751,23 @@ │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r7, #14 │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r6, #230 @ 0xe6 │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r6, #190 @ 0xbe │ │ │ │ lsls r6, r7, #3 │ │ │ │ - stmia r7!, {r1, r3, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #140 @ 0x8c │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r6, #114 @ 0x72 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strb r0, [r5, #23] │ │ │ │ + strb r0, [r1, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #496] @ (2e8a40 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -136966,39 +136966,39 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2e7b98 │ │ │ │ nop │ │ │ │ lsls r2, r5, #15 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r5, #244 @ 0xf4 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strb r2, [r5, #24] │ │ │ │ + strb r2, [r1, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r5, #86 @ 0x56 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r0, [r2, #108] @ 0x6c │ │ │ │ + ldr r0, [r6, #108] @ 0x6c │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r5, #40 @ 0x28 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - lsls r4, r5, #9 │ │ │ │ + lsls r4, r1, #10 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r6, [r0, #18] │ │ │ │ + strb r6, [r4, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r4, #10] │ │ │ │ + strh r0, [r0, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #20] │ │ │ │ + strb r4, [r3, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r4, #21] │ │ │ │ + strb r4, [r0, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r6, #21] │ │ │ │ + strb r6, [r2, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r7, #20] │ │ │ │ + strb r2, [r3, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r5, #20] │ │ │ │ + strb r2, [r1, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (2e8b50 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -137133,27 +137133,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2e8bf0 ) │ │ │ │ ldr r0, [pc, #36] @ (2e8bf4 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e7b98 │ │ │ │ - strb r2, [r0, #9] │ │ │ │ + strb r2, [r4, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r3!, {r1, r7} │ │ │ │ + stmia r3!, {r1, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ + strb r2, [r1, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r2, #148 @ 0x94 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - stmia r3!, {r1, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r2, #130 @ 0x82 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - stmia r3!, {r3, r4, r6} │ │ │ │ + stmia r3!, {r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e8c28 │ │ │ │ @@ -137168,17 +137168,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b98 │ │ │ │ ldr r0, [pc, #12] @ (2e8c38 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b98 │ │ │ │ - stmia r3!, {r1, r2} │ │ │ │ + stmia r3!, {r1, r2, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r5, #6] │ │ │ │ + strb r6, [r1, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (2e8d50 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -137204,19 +137204,19 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldrb.w r2, [r3, #72] @ 0x48 │ │ │ │ cbz r2, 2e8ce8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 2e8ce8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7333e0 │ │ │ │ - bl 7333f0 │ │ │ │ + bl 733410 │ │ │ │ + bl 733420 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 735a8c │ │ │ │ + bl 735abc │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2e8d2a │ │ │ │ ldr r1, [pc, #172] @ (2e8d58 ) │ │ │ │ add r1, pc │ │ │ │ @@ -137281,43 +137281,43 @@ │ │ │ │ ldr r3, [pc, #68] @ (2e8d80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e8d0a │ │ │ │ ldr r0, [pc, #60] @ (2e8d84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2e8d0a │ │ │ │ vmla.i32 q8, q13, d14[1] │ │ │ │ subs r1, #214 @ 0xd6 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - lsrs r0, r3, #10 │ │ │ │ + lsrs r0, r7, #10 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r4, [r6, #10] │ │ │ │ + strb r4, [r2, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r3, #4] │ │ │ │ + strb r6, [r7, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r2, #9 │ │ │ │ + lsrs r0, r6, #9 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r2, [r7, #9] │ │ │ │ + strb r2, [r3, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #66 @ 0x42 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strb r2, [r7, #8] │ │ │ │ + strb r2, [r3, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r6, #8] │ │ │ │ + strb r4, [r2, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #8] │ │ │ │ + strb r2, [r3, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (2e9008 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -137464,15 +137464,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 874460 │ │ │ │ + bl 874490 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e8fde │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 2eb7a4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -137578,20 +137578,20 @@ │ │ │ │ adds r7, #166 @ 0xa6 │ │ │ │ lsls r6, r7, #3 │ │ │ │ adds r7, #158 @ 0x9e │ │ │ │ lsls r6, r7, #3 │ │ │ │ adds r7, #32 │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldc2 0, cr0, [r0], #952 @ 0x3b8 │ │ │ │ - ldr r6, [r7, #96] @ 0x60 │ │ │ │ + ldr r6, [r3, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r6, #164 @ 0xa4 │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldc2l 0, cr0, [ip], #-952 @ 0xfffffc48 │ │ │ │ - umaal r0, r0, r2, r6 │ │ │ │ + stc2 0, cr0, [r2], {102} @ 0x66 │ │ │ │ │ │ │ │ 002e903c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #44] @ (2e9078 ) │ │ │ │ @@ -137646,15 +137646,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [r3, #112] @ 0x70 │ │ │ │ + ldr r0, [r7, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e90dc : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -137751,17 +137751,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2e90dc │ │ │ │ nop │ │ │ │ - ldr r2, [r7, #100] @ 0x64 │ │ │ │ + ldr r2, [r3, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r0, #104] @ 0x68 │ │ │ │ + ldr r0, [r4, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e91e0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -137807,15 +137807,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - ldr r4, [r0, #104] @ 0x68 │ │ │ │ + ldr r4, [r4, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e9260 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -137849,17 +137849,17 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 28b674 │ │ │ │ vst1.8 {d16[7]}, [r6], lr │ │ │ │ cmp r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e9a84 │ │ │ │ + b.n 2e8ac4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r3, #36] @ 0x24 │ │ │ │ + ldr r4, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e92c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -138030,19 +138030,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 28b674 │ │ │ │ adds r2, #86 @ 0x56 │ │ │ │ lsls r6, r7, #3 │ │ │ │ adds r2, #16 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - b.n 2e98d0 │ │ │ │ + b.n 2e9910 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r3, #64] @ 0x40 │ │ │ │ + ldr r4, [r7, #64] @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r3, #8] │ │ │ │ + ldr r6, [r7, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -138074,15 +138074,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e7b98 │ │ │ │ nop │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r2, [r0, #16] │ │ │ │ + ldr r2, [r4, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e94f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -138178,15 +138178,15 @@ │ │ │ │ bne.n 2e95b2 │ │ │ │ ldr r0, [pc, #12] @ (2e95ec ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b98 │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - cbnz r6, 2e9600 │ │ │ │ + cbnz r6, 2e9608 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2e95fe │ │ │ │ ldr r0, [pc, #84] @ (2e964c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b98 │ │ │ │ @@ -138216,19 +138216,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2e94f4 │ │ │ │ ldr r0, [pc, #20] @ (2e9654 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e7b98 │ │ │ │ - str r4, [r4, #124] @ 0x7c │ │ │ │ + ldr r4, [r0, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r0, #62 @ 0x3e │ │ │ │ lsls r6, r7, #3 │ │ │ │ - @ instruction: 0xb8e8 │ │ │ │ + cbnz r0, 2e965a │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002e9658 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -138313,17 +138313,17 @@ │ │ │ │ rsb r0, ip, #7798784 @ 0x770000 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ rsb r0, r4, #7798784 @ 0x770000 │ │ │ │ cmp r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, r4, #7798784 @ 0x770000 │ │ │ │ - svc 112 @ 0x70 │ │ │ │ + svc 144 @ 0x90 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r5, #92] @ 0x5c │ │ │ │ + str r4, [r1, #96] @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e9748 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -138400,22 +138400,22 @@ │ │ │ │ ldr r0, [pc, #36] @ (2e9828 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87f3f4 │ │ │ │ + b.w 87f424 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf4de00ee │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4a400ee │ │ │ │ orr.w r0, ip, #7798784 @ 0x770000 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e982c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -138472,17 +138472,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28c0f0 │ │ │ │ nop │ │ │ │ cmp r5, #220 @ 0xdc │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r1, #22] │ │ │ │ + ldrb r2, [r5, #22] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2e9964 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -138534,15 +138534,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 2e9938 │ │ │ │ nop │ │ │ │ cmp r5, #102 @ 0x66 │ │ │ │ lsls r6, r7, #3 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - str r0, [r5, #124] @ 0x7c │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r5, #22 │ │ │ │ lsls r6, r7, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -138636,19 +138636,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 28d514 │ │ │ │ b.n 2e9a30 │ │ │ │ nop │ │ │ │ cmp r4, #200 @ 0xc8 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - str r6, [r1, #68] @ 0x44 │ │ │ │ + str r6, [r5, #68] @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, #116 @ 0x74 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - str r0, [r6, #108] @ 0x6c │ │ │ │ + str r0, [r2, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, #28 │ │ │ │ lsls r6, r7, #3 │ │ │ │ cmp r4, #16 │ │ │ │ lsls r6, r7, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -138680,17 +138680,17 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (2e9adc ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b98 │ │ │ │ cmp r3, #196 @ 0xc4 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r4, [r1, r5] │ │ │ │ + ldrb r4, [r5, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r6, #124] @ 0x7c │ │ │ │ + strb r6, [r2, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (2e9b24 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -138741,15 +138741,15 @@ │ │ │ │ bl 2e9860 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2e7b98 │ │ │ │ cmp r3, #16 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - str r2, [r5, #88] @ 0x58 │ │ │ │ + str r2, [r1, #92] @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e9b7c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -138996,15 +138996,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e9d5a │ │ │ │ ldr.w r0, [pc, #1468] @ 2ea3b8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e9d5a │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 28b8e4 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -139123,15 +139123,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2e9d16 │ │ │ │ ldr.w r0, [pc, #1156] @ 2ea3d8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e9d16 │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 2ea040 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 2ea2b8 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 2e9e94 │ │ │ │ @@ -139188,15 +139188,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2e9d12 │ │ │ │ ldr r0, [pc, #1016] @ (2ea3ec ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2e9d12 │ │ │ │ ldr r3, [pc, #1004] @ (2ea3f0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e9d6a │ │ │ │ @@ -139204,15 +139204,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2e9d6a │ │ │ │ ldr r0, [pc, #984] @ (2ea3f4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ b.n 2e9d6a │ │ │ │ ldr r3, [pc, #888] @ (2ea3a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -139285,15 +139285,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e9e84 │ │ │ │ ldr r0, [pc, #812] @ (2ea408 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e9e84 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e9e84 │ │ │ │ b.n 2ea0c2 │ │ │ │ ldr r3, [pc, #792] @ (2ea40c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -139304,15 +139304,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2e9dce │ │ │ │ ldr r0, [pc, #772] @ (2ea410 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 2e9dce │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -139419,15 +139419,15 @@ │ │ │ │ b.n 2ea1ac │ │ │ │ ldr r4, [pc, #556] @ (2ea438 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 2ea1ac │ │ │ │ ldr r0, [pc, #548] @ (2ea43c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #0 │ │ │ │ bl 2eb260 │ │ │ │ movs r0, #0 │ │ │ │ bl 2eb354 │ │ │ │ b.n 2ea036 │ │ │ │ ldr r4, [pc, #532] @ (2ea440 ) │ │ │ │ add r4, pc │ │ │ │ @@ -139511,74 +139511,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (2ea3b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e9e84 │ │ │ │ ldr r0, [pc, #400] @ (2ea484 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e9e84 │ │ │ │ ldr r2, [pc, #396] @ (2ea488 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e9e84 │ │ │ │ ldr r2, [pc, #172] @ (2ea3b4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 2e9e84 │ │ │ │ ldr r0, [pc, #376] @ (2ea48c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e9e84 │ │ │ │ ldr r3, [pc, #368] @ (2ea490 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e9f02 │ │ │ │ ldr r3, [pc, #136] @ (2ea3b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e9f02 │ │ │ │ ldr r0, [pc, #348] @ (2ea494 ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2e9f02 │ │ │ │ ldr r3, [pc, #340] @ (2ea498 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ea036 │ │ │ │ ldr r3, [pc, #100] @ (2ea3b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2ea036 │ │ │ │ ldr r0, [pc, #320] @ (2ea49c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2ea036 │ │ │ │ ldr r3, [pc, #312] @ (2ea4a0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ea132 │ │ │ │ ldr r3, [pc, #64] @ (2ea3b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ea132 │ │ │ │ ldr r0, [pc, #292] @ (2ea4a4 ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2ea132 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ blx 28d8f0 │ │ │ │ nop │ │ │ │ vhadd.s32 q8, q15, q15 │ │ │ │ cmp r1, #126 @ 0x7e │ │ │ │ lsls r6, r7, #3 │ │ │ │ @@ -139590,15 +139590,15 @@ │ │ │ │ vhadd.s16 q0, q15, q15 │ │ │ │ cmp r0, #190 @ 0xbe │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r7, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #56] @ 0x38 │ │ │ │ + str r4, [r6, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, #38 @ 0x26 │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r7, #240 @ 0xf0 │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r7, #198 @ 0xc6 │ │ │ │ lsls r6, r7, #3 │ │ │ │ @@ -139606,63 +139606,63 @@ │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r7, #110 @ 0x6e │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r7, #56 @ 0x38 │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r6, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #40] @ 0x28 │ │ │ │ + str r4, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r6, #216 @ 0xd8 │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r6, #178 @ 0xb2 │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r6, #134 @ 0x86 │ │ │ │ lsls r6, r7, #3 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #20] │ │ │ │ + str r4, [r7, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r4, [r5, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #16] │ │ │ │ + str r2, [r7, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r6, #22 │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r6, #12 │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r5, #224 @ 0xe0 │ │ │ │ lsls r6, r7, #3 │ │ │ │ blx r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #28] │ │ │ │ + str r6, [r2, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov r4, r8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r7, r7] │ │ │ │ + str r4, [r3, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r5, #28 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ands.w r0, r6, r6, asr #1 │ │ │ │ + bics.w r0, r6, r6, asr #1 │ │ │ │ adds r6, #56 @ 0x38 │ │ │ │ lsls r4, r7, #1 │ │ │ │ movs r4, #160 @ 0xa0 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrd r0, r0, [r8, #408] @ 0x198 │ │ │ │ + ldrd r0, r0, [r8, #408]! @ 0x198 │ │ │ │ adds r5, #250 @ 0xfa │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r5, #240 @ 0xf0 │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r5, #230 @ 0xe6 │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r5, #222 @ 0xde │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r5, #212 @ 0xd4 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - ldrh r6, [r2, r6] │ │ │ │ + ldrh r6, [r6, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r5, #180 @ 0xb4 │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r5, #170 @ 0xaa │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r5, #160 @ 0xa0 │ │ │ │ lsls r4, r7, #1 │ │ │ │ @@ -139680,41 +139680,41 @@ │ │ │ │ lsls r4, r7, #1 │ │ │ │ lsls r6, r4, #11 │ │ │ │ lsls r2, r5, #3 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r5, #74 @ 0x4a │ │ │ │ lsls r4, r7, #1 │ │ │ │ - add r4, sp, #544 @ 0x220 │ │ │ │ + add r4, sp, #672 @ 0x2a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r5, #54 @ 0x36 │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r5, #46 @ 0x2e │ │ │ │ lsls r4, r7, #1 │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ lsls r6, r7, #3 │ │ │ │ adds r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r5, r6] │ │ │ │ + ldrsh r6, [r1, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r1, r5] │ │ │ │ + ldrsh r6, [r5, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r4, r7] │ │ │ │ + str r6, [r0, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r1, r3] │ │ │ │ + ldrsh r0, [r5, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #0] │ │ │ │ + str r6, [r5, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ea4a8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -139763,19 +139763,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #148 @ 0x94 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - bne.n 2ea614 │ │ │ │ + bne.n 2ea454 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsb r0, [r6, r7] │ │ │ │ + ldr r0, [r2, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r4, [r2, r2] │ │ │ │ + ldrsh r4, [r6, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ea538 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -139929,15 +139929,15 @@ │ │ │ │ beq.n 2ea6dc │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (2ea7a8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ea67a │ │ │ │ ldr r0, [pc, #260] @ (2ea7ac ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -140038,31 +140038,31 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #94 @ 0x5e │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldrsh r0, [r0, r2] │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, #14 │ │ │ │ lsls r0, r0, #4 │ │ │ │ b.n 2ea2c0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r4, r0, #7 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - lsrs r6, r3, #28 │ │ │ │ + lsrs r6, r7, #28 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r4, r1, #6 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - strh r6, [r2, #6] │ │ │ │ + strh r6, [r6, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r2, r3, #5 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldrb r0, [r5, r6] │ │ │ │ + ldrb r0, [r1, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ea7cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -140167,15 +140167,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r4, r1, #3 │ │ │ │ lsls r0, r0, #4 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r7, #0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldrb r0, [r4, r2] │ │ │ │ + ldrb r0, [r0, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -140223,15 +140223,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ea94c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ adds r0, #162 @ 0xa2 │ │ │ │ lsls r4, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -140239,15 +140239,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2ea9a4 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (2ea9a8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #48] @ (2ea9ac ) │ │ │ │ ldr r3, [pc, #52] @ (2ea9b0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -140257,19 +140257,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r0, #196 @ 0xc4 │ │ │ │ + cmp r0, #228 @ 0xe4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cdp 0, 13, cr0, cr14, cr6, {3} │ │ │ │ + cdp 0, 15, cr0, cr14, cr6, {3} │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2ea9c6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140329,28 +140329,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2eaaf8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 2eaad0 │ │ │ │ ldr r3, [pc, #136] @ (2eaafc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (2eab00 ) │ │ │ │ add.w r4, r6, #131072 @ 0x20000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r4, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ str r1, [r4, #80] @ 0x50 │ │ │ │ blx 28b6c0 │ │ │ │ @@ -140378,33 +140378,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (2eab04 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7336c4 │ │ │ │ + b.w 7336f4 │ │ │ │ ldr r1, [pc, #36] @ (2eab08 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (2eab0c ) │ │ │ │ movw r2, #293 @ 0x125 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, r3] │ │ │ │ + ldrh r6, [r7, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r4!, {r1, r3, r5, r7} │ │ │ │ + ldmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r2, r3] │ │ │ │ + ldrh r2, [r6, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ - ldrh r6, [r7, r1] │ │ │ │ + ldrh r6, [r3, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r2, r2] │ │ │ │ + ldrh r0, [r6, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (2eab58 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -140425,15 +140425,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, r5] │ │ │ │ + ldrb r0, [r0, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #744] @ (2eae58 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -140637,85 +140637,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2eac42 │ │ │ │ ldr r0, [pc, #300] @ (2eae80 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2eac42 │ │ │ │ ldr r3, [pc, #292] @ (2eae84 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eac84 │ │ │ │ ldr r3, [pc, #276] @ (2eae7c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2eac84 │ │ │ │ ldr r0, [pc, #276] @ (2eae88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2eac84 │ │ │ │ ldr r3, [pc, #272] @ (2eae8c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eac92 │ │ │ │ ldr r3, [pc, #244] @ (2eae7c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2eac92 │ │ │ │ ldr r0, [pc, #256] @ (2eae90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2eac92 │ │ │ │ ldr r3, [pc, #248] @ (2eae94 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eacb0 │ │ │ │ ldr r3, [pc, #216] @ (2eae7c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2eacb0 │ │ │ │ ldr r0, [pc, #232] @ (2eae98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2eacb0 │ │ │ │ ldr r3, [pc, #228] @ (2eae9c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eaca2 │ │ │ │ ldr r3, [pc, #184] @ (2eae7c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2eaca2 │ │ │ │ ldr r0, [pc, #208] @ (2eaea0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2eaca2 │ │ │ │ ldr r3, [pc, #200] @ (2eaea4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eacc0 │ │ │ │ ldr r3, [pc, #148] @ (2eae7c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2eacc0 │ │ │ │ ldr r0, [pc, #180] @ (2eaea8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2eacc0 │ │ │ │ ldr r3, [pc, #176] @ (2eaeac ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eacec │ │ │ │ ldr r3, [pc, #116] @ (2eae7c ) │ │ │ │ @@ -140728,15 +140728,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 2eacec │ │ │ │ ldr r3, [pc, #124] @ (2eaeb4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -140745,66 +140745,66 @@ │ │ │ │ ldr r3, [pc, #56] @ (2eae7c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ead28 │ │ │ │ ldr r0, [pc, #104] @ (2eaeb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2ead28 │ │ │ │ nop │ │ │ │ b.n 2eafec │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, r3] │ │ │ │ + ldrh r2, [r1, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - udf #210 @ 0xd2 │ │ │ │ + udf #242 @ 0xf2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [r6, r3] │ │ │ │ + ldr r2, [r2, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #904] @ 0x388 │ │ │ │ + str r4, [sp, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2eb390 │ │ │ │ + b.n 2eb3d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, r6] │ │ │ │ + ldr r4, [r3, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r2, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, r4] │ │ │ │ + ldr r2, [r3, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, r3] │ │ │ │ + ldr r4, [r4, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r4, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, r4] │ │ │ │ + ldr r2, [r1, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, r1] │ │ │ │ + ldr r4, [r7, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r4, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, r2] │ │ │ │ + ldr r6, [r5, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r1, r6] │ │ │ │ + ldrsb r0, [r5, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r7, r6] │ │ │ │ + ldrsb r2, [r3, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eaebc : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -140813,15 +140813,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002eaec8 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (2eaed4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7e8bd0 │ │ │ │ + b.w 7e8c00 │ │ │ │ adds r2, r6, r3 │ │ │ │ lsls r0, r0, #4 │ │ │ │ │ │ │ │ 002eaed8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -140905,24 +140905,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (2eb1e8 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7f0ff8 │ │ │ │ + bl 7f1028 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 580b28 │ │ │ │ - bl 7354e4 │ │ │ │ + bl 735514 │ │ │ │ ldr r1, [pc, #556] @ (2eb1ec ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 7336c4 │ │ │ │ + bl 7336f4 │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ cbz r0, 2eafdc │ │ │ │ ldr r1, [r3, #80] @ 0x50 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (2eb1f0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -140935,29 +140935,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (2eb1f4 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e9100 │ │ │ │ + bl 7e9130 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (2eb1f8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (2eb1fc ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (2eb200 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ ldr r3, [pc, #484] @ (2eb204 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 2ea5cc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -140969,15 +140969,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #460] @ (2eb210 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2eb0fe │ │ │ │ ldr r2, [pc, #444] @ (2eb214 ) │ │ │ │ ldr r3, [pc, #364] @ (2eb1c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -141000,15 +141000,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #400] @ (2eb220 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2eb050 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eb1b0 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 28ccc8 │ │ │ │ @@ -141027,49 +141027,49 @@ │ │ │ │ beq.n 2eb16e │ │ │ │ ldr r0, [pc, #348] @ (2eb228 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 7f1400 │ │ │ │ + bl 7f1430 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2eaf7e │ │ │ │ ldr r3, [pc, #324] @ (2eb22c ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r4, [pc, #324] @ (2eb230 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #324] @ (2eb234 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2eb02c │ │ │ │ ldr r3, [pc, #308] @ (2eb238 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r4, [pc, #304] @ (2eb23c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #304] @ (2eb240 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r6, #0 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2eb02c │ │ │ │ ldr r0, [pc, #288] @ (2eb244 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7e949c │ │ │ │ + bl 7e94cc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ blx 28b99c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -141113,15 +141113,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2eaf6c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (2eb258 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 2eaf6c │ │ │ │ ldr r1, [pc, #168] @ (2eb25c ) │ │ │ │ add r1, pc │ │ │ │ blx 28cf20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2eb0ba │ │ │ │ @@ -141133,74 +141133,74 @@ │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2eb1fc │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #16 │ │ │ │ + lsls r2, r5, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbc3ffff │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, r3] │ │ │ │ + ldr r6, [r5, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xfa8bffff │ │ │ │ @ instruction: 0xf903ffff │ │ │ │ asrs r4, r1, #31 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ asrs r6, r3, #30 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - stmia r6!, {r1, r5, r6, r7} │ │ │ │ + stmia r7!, {r1} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsb r4, [r1, r5] │ │ │ │ + ldrsb r4, [r5, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r4, r4] │ │ │ │ + strb r4, [r0, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ blt.n 2eb1dc │ │ │ │ lsls r6, r5, #3 │ │ │ │ - stmia r6!, {r1, r2, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsb r4, [r7, r2] │ │ │ │ + ldrsb r4, [r3, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, r3] │ │ │ │ + strb r0, [r7, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r4, #21] │ │ │ │ + strb r6, [r0, #22] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrsb r2, [r5, r6] │ │ │ │ + ldrsb r2, [r1, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r6!, {r2, r4, r5} │ │ │ │ + stmia r6!, {r2, r4, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsb r6, [r3, r5] │ │ │ │ + ldrsb r6, [r7, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r6, r1] │ │ │ │ + strb r6, [r2, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r4} │ │ │ │ + stmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsb r0, [r0, r3] │ │ │ │ + ldrsb r0, [r4, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, r1] │ │ │ │ + strb r0, [r7, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r3, #26 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldrsb r2, [r1, r3] │ │ │ │ + ldrsb r2, [r5, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh.w pc, [r1, #4095] @ 0xfff │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r1, r1] │ │ │ │ + ldrsb r6, [r5, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r6, [r6, r1] │ │ │ │ + ldrsb r6, [r2, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb260 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -141244,15 +141244,15 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #100] @ 0x64 │ │ │ │ cbnz r3, 2eb2da │ │ │ │ ldr r0, [pc, #112] @ (2eb340 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7e949c │ │ │ │ + bl 7e94cc │ │ │ │ b.n 2eb294 │ │ │ │ ldr r1, [pc, #104] @ (2eb344 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -141275,15 +141275,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2eb2c2 │ │ │ │ ldr r0, [pc, #56] @ (2eb350 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2eb2c2 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ bls.n 2eb2b4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ bls.n 2eb2ac │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -141293,21 +141293,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2eb284 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r5, #19 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - strb r2, [r2, r7] │ │ │ │ + strb r2, [r6, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, r5] │ │ │ │ + strb r6, [r0, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb354 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 542878 │ │ │ │ │ │ │ │ @@ -141372,39 +141372,39 @@ │ │ │ │ │ │ │ │ 002eb3f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ ldr.w ip, [pc, #48] @ 2eb43c │ │ │ │ ldr r2, [pc, #48] @ (2eb440 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2eb444 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r4} │ │ │ │ + stmia r3!, {r1, r4, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bvc.n 2eb45c │ │ │ │ + bvc.n 2eb49c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #680 @ 0x2a8 │ │ │ │ + add r0, sp, #808 @ 0x328 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002eb448 : │ │ │ │ ldr r3, [pc, #24] @ (2eb464 ) │ │ │ │ ldr r2, [pc, #28] @ (2eb468 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -141443,15 +141443,15 @@ │ │ │ │ nop │ │ │ │ bvc.n 2eb420 │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #12 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldmia r7!, {r4, r5, r6} │ │ │ │ + ldmia r7, {r4, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002eb4b0 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2eb4cc │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (2eb4d4 ) │ │ │ │ @@ -141465,17 +141465,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 2e7b98 │ │ │ │ ldr r0, [pc, #12] @ (2eb4dc ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b98 │ │ │ │ asrs r4, r0, #12 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r2, [sp, #552] @ 0x228 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #56] @ (2eb518 ) │ │ │ │ + ldr r1, [pc, #184] @ (2eb598 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb4e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -141517,15 +141517,15 @@ │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ blx 28c688 │ │ │ │ ldr r3, [pc, #128] @ (2eb5cc ) │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7f03e8 │ │ │ │ + bl 7f0418 │ │ │ │ ldr r0, [pc, #116] @ (2eb5d0 ) │ │ │ │ add r0, pc │ │ │ │ bl 2e7b98 │ │ │ │ ldr r2, [pc, #112] @ (2eb5d4 ) │ │ │ │ ldr r3, [pc, #96] @ (2eb5c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -141569,34 +141569,34 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #9 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bvs.n 2eb588 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r0, [pc, #328] @ (2eb724 ) │ │ │ │ + ldr r0, [pc, #456] @ (2eb7a4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r5, r4] │ │ │ │ + strh r0, [r1, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r1!, {r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r3, r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r2, [r2, r4] │ │ │ │ + strh r2, [r6, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #744] @ (2eb8d4 ) │ │ │ │ + ldr r7, [pc, #872] @ (2eb954 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb5ec : │ │ │ │ ldr r0, [pc, #4] @ (2eb5f4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b98 │ │ │ │ - ldr r2, [sp, #520] @ 0x208 │ │ │ │ + ldr r2, [sp, #648] @ 0x288 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb5f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -141625,25 +141625,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2eb65c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2eb62a │ │ │ │ ldr r0, [pc, #24] @ (2eb660 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2eb62a │ │ │ │ bvs.n 2eb6bc │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strh r4, [r7, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb664 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -141714,15 +141714,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2eb6d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2eb682 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 88e8fc │ │ │ │ + bl 88e92c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2eb682 │ │ │ │ ldr r2, [pc, #96] @ (2eb788 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2eb75c │ │ │ │ mov r0, r4 │ │ │ │ @@ -141740,15 +141740,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2eb6ee │ │ │ │ ldr r0, [pc, #72] @ (2eb798 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2eb6ee │ │ │ │ ldr r2, [pc, #60] @ (2eb79c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2eb72c │ │ │ │ @@ -141756,15 +141756,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2eb72c │ │ │ │ ldr r0, [pc, #44] @ (2eb7a0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2eb72c │ │ │ │ nop │ │ │ │ bpl.n 2eb70c │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -141772,19 +141772,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, r6] │ │ │ │ + str r6, [r3, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, r7] │ │ │ │ + str r4, [r4, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb7a4 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2eb7b0 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -142062,21 +142062,21 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ bcs.n 2eb9f0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2eb988 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r7, [pc, #624] @ (2ebcd8 ) │ │ │ │ + ldr r7, [pc, #752] @ (2ebd58 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #552] @ (2ebc94 ) │ │ │ │ + ldr r7, [pc, #680] @ (2ebd14 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #440] @ (2ebc28 ) │ │ │ │ + ldr r7, [pc, #568] @ (2ebca8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #112] @ (2ebae4 ) │ │ │ │ + ldr r7, [pc, #240] @ (2ebb64 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -142171,25 +142171,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ ldr r1, [pc, #604] @ (2ebde4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ ldr r1, [pc, #596] @ (2ebde8 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2ebd5c │ │ │ │ ldr r1, [pc, #580] @ (2ebdec ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28d324 │ │ │ │ @@ -142259,30 +142259,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 2ebcc4 │ │ │ │ ldr r1, [pc, #428] @ (2ebe08 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 881474 │ │ │ │ + bl 8814a4 │ │ │ │ ldr r1, [pc, #416] @ (2ebe0c ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 881474 │ │ │ │ + bl 8814a4 │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 28dc74 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ ldr r2, [pc, #372] @ (2ebe10 ) │ │ │ │ ldr r3, [pc, #308] @ (2ebdd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -142295,32 +142295,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #332] @ (2ebe14 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 88126c │ │ │ │ + bl 88129c │ │ │ │ cbnz r0, 2ebd28 │ │ │ │ ldr r1, [pc, #324] @ (2ebe18 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 88126c │ │ │ │ + bl 88129c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ebc8a │ │ │ │ ldr r2, [pc, #316] @ (2ebe1c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (2ebe20 ) │ │ │ │ ldr r1, [pc, #316] @ (2ebe24 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ebc92 │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 2ebc36 │ │ │ │ ldr r1, [pc, #288] @ (2ebe28 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -142330,166 +142330,166 @@ │ │ │ │ bne.n 2ebdaa │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 2ebbb6 │ │ │ │ ldr r1, [pc, #268] @ (2ebe2c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87e724 │ │ │ │ + bl 87e754 │ │ │ │ b.n 2ebcf6 │ │ │ │ ldr r2, [pc, #260] @ (2ebe30 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #260] @ (2ebe34 ) │ │ │ │ ldr r1, [pc, #264] @ (2ebe38 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2ebcf6 │ │ │ │ ldr r4, [pc, #248] @ (2ebe3c ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #244] @ (2ebe40 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #244] @ (2ebe44 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2ebcf6 │ │ │ │ ldr r2, [pc, #232] @ (2ebe48 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #232] @ (2ebe4c ) │ │ │ │ ldr r1, [pc, #236] @ (2ebe50 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r1, [pc, #220] @ (2ebe54 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87e78c │ │ │ │ + bl 87e7bc │ │ │ │ b.n 2ebcf6 │ │ │ │ ldr r2, [pc, #212] @ (2ebe58 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #212] @ (2ebe5c ) │ │ │ │ ldr r1, [pc, #216] @ (2ebe60 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r1, [pc, #200] @ (2ebe64 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87e78c │ │ │ │ + bl 87e7bc │ │ │ │ b.n 2ebcf6 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (2ebe68 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (2ebe6c ) │ │ │ │ ldr r1, [pc, #188] @ (2ebe70 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r1, [pc, #172] @ (2ebe74 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87e78c │ │ │ │ + bl 87e7bc │ │ │ │ b.n 2ebcf6 │ │ │ │ beq.n 2ebda4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2ebd88 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (2ebe90 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #232] @ (2ebecc ) │ │ │ │ + ldr r6, [pc, #360] @ (2ebf4c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add lr, sl │ │ │ │ + add lr, lr │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r6, [pc, #152] @ (2ebe84 ) │ │ │ │ + ldr r6, [pc, #280] @ (2ebf04 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, r0 │ │ │ │ + cmp r4, r4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsrs r2, r5, #18 │ │ │ │ + lsrs r2, r1, #19 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r6, [pc, #800] @ (2ec118 ) │ │ │ │ + ldr r6, [pc, #928] @ (2ec198 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #768] @ (2ec0fc ) │ │ │ │ + ldr r6, [pc, #896] @ (2ec17c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #344] @ (2ebf58 ) │ │ │ │ + ldr r6, [pc, #472] @ (2ebfd8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #328] @ (2ebf4c ) │ │ │ │ + ldr r6, [pc, #456] @ (2ebfcc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf76a005c │ │ │ │ - ldr r6, [pc, #752] @ (2ec0fc ) │ │ │ │ + @ instruction: 0xf78a005c │ │ │ │ + ldr r6, [pc, #880] @ (2ec17c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #696] @ (2ec0c8 ) │ │ │ │ + ldr r6, [pc, #824] @ (2ec148 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r6, [pc, #352] @ (2ebf78 ) │ │ │ │ + ldr r6, [pc, #480] @ (2ebff8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #336] @ (2ebf6c ) │ │ │ │ + ldr r6, [pc, #464] @ (2ebfec ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #488] @ (2ec008 ) │ │ │ │ + ldr r6, [pc, #616] @ (2ec088 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - hlt 0x001c │ │ │ │ + hlt 0x003c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [pc, #880] @ (2ec198 ) │ │ │ │ + ldr r4, [pc, #1008] @ (2ec218 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #360] @ (2ebf94 ) │ │ │ │ + ldr r5, [pc, #488] @ (2ec014 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #880] @ (2ec1a0 ) │ │ │ │ + ldr r5, [pc, #1008] @ (2ec220 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #0] @ (2ebe34 ) │ │ │ │ + ldr r6, [pc, #128] @ (2ebeb4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - rev16 r2, r2 │ │ │ │ + rev16 r2, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [pc, #584] @ (2ec084 ) │ │ │ │ + ldr r4, [pc, #712] @ (2ec104 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ + cmp r7, #66 @ 0x42 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - rev r4, r6 │ │ │ │ + rev16 r4, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [pc, #464] @ (2ec018 ) │ │ │ │ + ldr r4, [pc, #592] @ (2ec098 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #480] @ (2ec02c ) │ │ │ │ + ldr r4, [pc, #608] @ (2ec0ac ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - rev r6, r3 │ │ │ │ + rev r6, r7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [pc, #376] @ (2ebfcc ) │ │ │ │ + ldr r4, [pc, #504] @ (2ec04c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #528] @ (2ec068 ) │ │ │ │ + ldr r4, [pc, #656] @ (2ec0e8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #128] @ (2ebedc ) │ │ │ │ + ldr r5, [pc, #256] @ (2ebf5c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r2, 2ebe9e │ │ │ │ + rev r2, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [pc, #224] @ (2ebf44 ) │ │ │ │ + ldr r4, [pc, #352] @ (2ebfc4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #168] @ (2ebf10 ) │ │ │ │ + ldr r5, [pc, #296] @ (2ebf90 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #760] @ (2ec164 ) │ │ │ │ + ldr r4, [pc, #888] @ (2ec1e4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r0, 2ebea4 │ │ │ │ + cbnz r0, 2ebeac │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [pc, #56] @ (2ebeac ) │ │ │ │ + ldr r4, [pc, #184] @ (2ebf2c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #208] @ (2ebf48 ) │ │ │ │ + ldr r4, [pc, #336] @ (2ebfc8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (2ebf74 ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -142594,21 +142594,21 @@ │ │ │ │ nop │ │ │ │ ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r2, [pc, #472] @ (2ec15c ) │ │ │ │ + ldr r2, [pc, #600] @ (2ec1dc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #416] @ (2ec128 ) │ │ │ │ + ldr r2, [pc, #544] @ (2ec1a8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #384] @ (2ec10c ) │ │ │ │ + ldr r2, [pc, #512] @ (2ec18c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #368] @ (2ec100 ) │ │ │ │ + ldr r2, [pc, #496] @ (2ec180 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (2ec0ec ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -142717,15 +142717,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2ec114 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87eb10 │ │ │ │ + bl 87eb40 │ │ │ │ mov r0, r6 │ │ │ │ blx 28b99c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ec028 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -142738,15 +142738,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2ec120 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87eb10 │ │ │ │ + bl 87eb40 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 28c3b8 │ │ │ │ b.n 2ec0aa │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r4, {r2, r4, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -142760,25 +142760,25 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #104] @ (2ec178 ) │ │ │ │ + ldr r3, [pc, #232] @ (2ec1f8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb6ec │ │ │ │ + @ instruction: 0xb70c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #168] @ (2ec1c0 ) │ │ │ │ + ldr r1, [pc, #296] @ (2ec240 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #1000] @ (2ec504 ) │ │ │ │ + ldr r3, [pc, #104] @ (2ec184 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb6b8 │ │ │ │ + @ instruction: 0xb6d8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [pc, #984] @ (2ec4fc ) │ │ │ │ + ldr r1, [pc, #88] @ (2ec17c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -142908,36 +142908,36 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ec28c ) │ │ │ │ ldr r0, [pc, #56] @ (2ec290 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - ldr r2, [pc, #648] @ (2ec4f0 ) │ │ │ │ + ldr r2, [pc, #776] @ (2ec570 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #560] @ (2ec49c ) │ │ │ │ + ldr r2, [pc, #688] @ (2ec51c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r0, [r4, r4] │ │ │ │ + ldrsb r0, [r0, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r2, #166 @ 0xa6 │ │ │ │ + adds r2, #198 @ 0xc6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movt r0, #10340 @ 0x2864 │ │ │ │ - ldr r1, [pc, #976] @ (2ec64c ) │ │ │ │ + @ instruction: 0xf6e20064 │ │ │ │ + ldr r2, [pc, #80] @ (2ec2cc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r1, r6, lr} │ │ │ │ + push {r1, r5, r6, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - blxns r0 │ │ │ │ + blxns r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #800] @ (2ec5a8 ) │ │ │ │ + ldr r1, [pc, #928] @ (2ec628 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r2, r3, r5, lr} │ │ │ │ + push {r2, r3, r6, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bx sp │ │ │ │ + @ instruction: 0x478e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #712] @ (2ec55c ) │ │ │ │ + ldr r1, [pc, #840] @ (2ec5dc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2ec2a0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 28dda0 <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -142979,29 +142979,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28dd50 │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2ec320 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 2ec31c │ │ │ │ - b.w 873ce8 │ │ │ │ + b.w 873d18 │ │ │ │ b.w 28da10 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 28d70c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 2ec346 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 873ce8 │ │ │ │ + b.w 873d18 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28da10 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -143043,17 +143043,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #480] @ (2ec5b4 ) │ │ │ │ + ldr r0, [pc, #608] @ (2ec634 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #552] @ (2ec600 ) │ │ │ │ + ldr r0, [pc, #680] @ (2ec680 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -143131,17 +143131,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 2ec3f8 │ │ │ │ b.n 2ec458 │ │ │ │ nop │ │ │ │ - blxns ip │ │ │ │ + ldr r0, [pc, #16] @ (2ec4c8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bx ip │ │ │ │ + blx r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (2ec5b4 ) │ │ │ │ @@ -143224,30 +143224,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb8d0 │ │ │ │ b.n 2ec500 │ │ │ │ ldr r1, [pc, #44] @ (2ec5c0 ) │ │ │ │ ldr r0, [pc, #44] @ (2ec5c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87f668 │ │ │ │ + bl 87f698 │ │ │ │ mov r0, r5 │ │ │ │ blx 28c3b8 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ec500 │ │ │ │ bl 28e274 │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - mov lr, r2 │ │ │ │ + mov lr, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r0, r2, #9 │ │ │ │ lsls r0, r0, #4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -143543,61 +143543,61 @@ │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r2, r3, r6} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldrb r6, [r6, #11] │ │ │ │ + ldrb r6, [r2, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp ip, fp │ │ │ │ + cmp ip, pc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r2, sl │ │ │ │ + mov r2, lr │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r4, sp │ │ │ │ + mov ip, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r6, sl │ │ │ │ + mov r6, lr │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r2, r9 │ │ │ │ + mov r2, sp │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, fp │ │ │ │ + add r0, pc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ + cmp r6, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp lr, r1 │ │ │ │ + cmp lr, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp ip, r1 │ │ │ │ + cmp ip, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r8, r1 │ │ │ │ + cmp r8, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp ip, r0 │ │ │ │ + cmp ip, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmia r4!, {r2, r4, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - add r0, r0 │ │ │ │ + add r0, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mvns r4, r4 │ │ │ │ + add r4, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r0, #4] │ │ │ │ + ldrb r0, [r4, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - orrs r4, r2 │ │ │ │ + orrs r4, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmn r6, r7 │ │ │ │ + orrs r6, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r6, sp, #920 @ 0x398 │ │ │ │ + add r7, sp, #24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r0, r5 │ │ │ │ + adcs r0, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, r5 │ │ │ │ + add r4, r9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, sp, #832 @ 0x340 │ │ │ │ + add r6, sp, #960 @ 0x3c0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r2, r2 │ │ │ │ + asrs r2, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, r4 │ │ │ │ + add r6, r8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (2eca1c ) │ │ │ │ @@ -143691,15 +143691,15 @@ │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r3, r5, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - muls r0, r1 │ │ │ │ + muls r0, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eca2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -143779,15 +143779,15 @@ │ │ │ │ beq.n 2ecb4c │ │ │ │ mov r5, r9 │ │ │ │ b.n 2eca82 │ │ │ │ ldr r1, [pc, #220] @ (2ecbdc ) │ │ │ │ ldr r0, [pc, #224] @ (2ecbe0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87f668 │ │ │ │ + bl 87f698 │ │ │ │ mov r0, r4 │ │ │ │ blx 28c3b8 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -143866,30 +143866,30 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ bl 28e274 │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - asrs r4, r5 │ │ │ │ + adcs r4, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stc2l 0, cr0, [r6], #1020 @ 0x3fc │ │ │ │ stmia r1!, {r1, r4} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - add r3, sp, #856 @ 0x358 │ │ │ │ + add r3, sp, #984 @ 0x3d8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r6, #24 │ │ │ │ + subs r6, #56 @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sbcs r0, r4 │ │ │ │ + rors r0, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, sp, #776 @ 0x308 │ │ │ │ + add r3, sp, #904 @ 0x388 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r6, #4 │ │ │ │ + subs r6, #36 @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adcs r0, r7 │ │ │ │ + sbcs r0, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -144072,17 +144072,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - subs r6, #112 @ 0x70 │ │ │ │ + subs r6, #144 @ 0x90 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, #90 @ 0x5a │ │ │ │ + subs r6, #122 @ 0x7a │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -144238,21 +144238,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 28c3b8 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2ece44 │ │ │ │ nop │ │ │ │ - subs r5, #204 @ 0xcc │ │ │ │ + subs r5, #236 @ 0xec │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #208 @ 0xd0 │ │ │ │ + subs r5, #240 @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #18 │ │ │ │ + subs r5, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #222 @ 0xde │ │ │ │ + subs r4, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (2ed070 ) │ │ │ │ @@ -144447,17 +144447,17 @@ │ │ │ │ b.n 2ed120 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2ed15e │ │ │ │ nop │ │ │ │ - subs r3, #68 @ 0x44 │ │ │ │ + subs r3, #100 @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #42 @ 0x2a │ │ │ │ + subs r3, #74 @ 0x4a │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (2ed464 ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -144677,15 +144677,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 2ed32c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (2ed478 ) │ │ │ │ ldr r0, [pc, #88] @ (2ed47c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87f668 │ │ │ │ + bl 87f698 │ │ │ │ mov r0, r5 │ │ │ │ blx 28c3b8 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -144704,24 +144704,24 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2ed426 │ │ │ │ bl 28e274 │ │ │ │ rev16 r4, r2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #214 @ 0xd6 │ │ │ │ + subs r1, #246 @ 0xf6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ rev r6, r2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - subs r1, #166 @ 0xa6 │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #10 │ │ │ │ + subs r0, #42 @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf3c400ff │ │ │ │ - adds r7, #210 @ 0xd2 │ │ │ │ + adds r7, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf38c00ff │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -144912,21 +144912,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 28c3b8 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2ed524 │ │ │ │ nop │ │ │ │ - adds r6, #208 @ 0xd0 │ │ │ │ + adds r6, #240 @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #170 @ 0xaa │ │ │ │ + adds r6, #202 @ 0xca │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #34 @ 0x22 │ │ │ │ + adds r6, #66 @ 0x42 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #240 @ 0xf0 │ │ │ │ + adds r6, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (2ed8dc ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -145113,15 +145113,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 2ed874 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (2ed8f0 ) │ │ │ │ ldr r0, [pc, #80] @ (2ed8f4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87f668 │ │ │ │ + bl 87f698 │ │ │ │ mov r0, r4 │ │ │ │ blx 28c3b8 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -145135,21 +145135,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 2ed76a │ │ │ │ bl 28e274 │ │ │ │ push {r7, lr} │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #6 │ │ │ │ + adds r5, #38 @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r1, r2, r6, lr} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - adds r4, #214 @ 0xd6 │ │ │ │ + adds r4, #246 @ 0xf6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #138 @ 0x8a │ │ │ │ + adds r3, #170 @ 0xaa │ │ │ │ lsls r4, r3, #1 │ │ │ │ vqadd.s8 q8, q10, │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r8, r0 │ │ │ │ @@ -145403,17 +145403,17 @@ │ │ │ │ b.n 2edafc │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2edb40 │ │ │ │ ... │ │ │ │ - adds r1, #104 @ 0x68 │ │ │ │ + adds r1, #136 @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #78 @ 0x4e │ │ │ │ + adds r1, #110 @ 0x6e │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -145893,63 +145893,63 @@ │ │ │ │ ... │ │ │ │ add r6, sp, #48 @ 0x30 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #624 @ 0x270 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cmp r2, #142 @ 0x8e │ │ │ │ + cmp r2, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r2, #128 @ 0x80 │ │ │ │ + cmp r2, #160 @ 0xa0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r2, #114 @ 0x72 │ │ │ │ + cmp r2, #146 @ 0x92 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r2, #104 @ 0x68 │ │ │ │ + cmp r2, #136 @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r4, #24] │ │ │ │ + str r2, [r0, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r4, #136 @ 0x88 │ │ │ │ + cmp r4, #168 @ 0xa8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #40 @ 0x28 │ │ │ │ + cmp r5, #72 @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #8 │ │ │ │ + cmp r5, #40 @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #16 │ │ │ │ + cmp r5, #48 @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #2 │ │ │ │ + cmp r5, #34 @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #160 @ 0xa0 │ │ │ │ + cmp r3, #192 @ 0xc0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r7, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ee0c4 : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 2eca2c │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (2ee0d8 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ef930 │ │ │ │ - cmp r4, #146 @ 0x92 │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #4] @ (2ee0e4 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ef930 │ │ │ │ - cmp r4, #170 @ 0xaa │ │ │ │ + cmp r4, #202 @ 0xca │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #4] @ (2ee0f0 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ef8ac │ │ │ │ - cmp r4, #122 @ 0x7a │ │ │ │ + cmp r4, #154 @ 0x9a │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #4] @ (2ee0fc ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ef8ac │ │ │ │ - cmp r4, #146 @ 0x92 │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2ee144 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -145970,15 +145970,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r4, #118 @ 0x76 │ │ │ │ + cmp r4, #150 @ 0x96 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2ee19e │ │ │ │ mov lr, r3 │ │ │ │ @@ -146012,15 +146012,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ee190 │ │ │ │ - cmp r4, #46 @ 0x2e │ │ │ │ + cmp r4, #78 @ 0x4e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2ee204 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -146041,15 +146041,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r3, #146 @ 0x92 │ │ │ │ + cmp r3, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2ee256 │ │ │ │ mov lr, r3 │ │ │ │ @@ -146081,15 +146081,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ee248 │ │ │ │ - cmp r3, #74 @ 0x4a │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 2ee2c8 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -146169,17 +146169,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (2ee360 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 878f00 │ │ │ │ + b.w 878f30 │ │ │ │ nop │ │ │ │ - add r6, sp, #112 @ 0x70 │ │ │ │ + add r6, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ (2ee378 ) │ │ │ │ ldr r2, [pc, #20] @ (2ee37c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2ee380 ) │ │ │ │ @@ -146187,15 +146187,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ add r0, sp, #848 @ 0x350 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #8 │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -146260,15 +146260,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 873f20 │ │ │ │ + bl 873f50 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2ee45e │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -146714,15 +146714,15 @@ │ │ │ │ beq.n 2ee9a6 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2eea06 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 2ee9c0 │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2ee95a │ │ │ │ ldr r3, [pc, #224] @ (2eea30 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -146736,15 +146736,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 2ee976 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 28d324 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ee962 │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eea20 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2ee998 │ │ │ │ dmb ish │ │ │ │ @@ -146805,15 +146805,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 2ee93e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (2eea3c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b6ec │ │ │ │ + bl 87b71c │ │ │ │ b.n 2ee998 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ bl 28e2a4 │ │ │ │ add r3, pc, #184 @ (adr r3, 2eeae0 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -146960,15 +146960,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 2eecd4 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2eebee │ │ │ │ ldr r3, [pc, #244] @ (2eecd8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -146982,15 +146982,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 2eec06 │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 2eebf6 │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eecd0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2eec7a │ │ │ │ cmp r4, #0 │ │ │ │ @@ -147036,15 +147036,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2eec16 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (2eecdc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b6ec │ │ │ │ + bl 87b71c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2eec1a │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -147066,19 +147066,19 @@ │ │ │ │ bl 28e2a4 │ │ │ │ add r0, pc, #440 @ (adr r0, 2eee90 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrsb r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #26] │ │ │ │ + ldrh r2, [r6, #26] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r1, #52 @ 0x34 │ │ │ │ + movs r1, #84 @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #28 │ │ │ │ + movs r1, #60 @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eecec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -147174,21 +147174,21 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2eed58 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - add r4, pc, #248 @ (adr r4, 2eeee0 ) │ │ │ │ + add r4, pc, #376 @ (adr r4, 2eef60 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ bge.n 2eed00 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - movs r0, #190 @ 0xbe │ │ │ │ + movs r0, #222 @ 0xde │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5} │ │ │ │ + ldmia r3!, {r1, r2, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ bge.n 2eee84 │ │ │ │ lsls r7, r7, #3 │ │ │ │ asrs r2, r2, #28 │ │ │ │ lsls r7, r5, #3 │ │ │ │ │ │ │ │ 002eedfc : │ │ │ │ @@ -147270,15 +147270,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 873f20 │ │ │ │ + bl 873f50 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2eeee8 │ │ │ │ adds r4, #4 │ │ │ │ @@ -147297,15 +147297,15 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldr r6, [sp, #152] @ 0x98 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2eee64 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - add r3, pc, #184 @ (adr r3, 2eefcc ) │ │ │ │ + add r3, pc, #312 @ (adr r3, 2ef04c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ bls.n 2eee20 │ │ │ │ lsls r7, r7, #3 │ │ │ │ bls.n 2eefc4 │ │ │ │ lsls r7, r7, #3 │ │ │ │ asrs r6, r4, #23 │ │ │ │ lsls r7, r5, #3 │ │ │ │ @@ -147327,15 +147327,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 878ccc │ │ │ │ + bl 878cfc │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (2ef12c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -147514,71 +147514,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r2, #22 │ │ │ │ lsls r7, r5, #3 │ │ │ │ bhi.n 2ef070 │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - subs r0, r3, #3 │ │ │ │ + subs r0, r7, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r4, #2 │ │ │ │ + subs r4, r0, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r6, #1 │ │ │ │ + subs r2, r2, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ bl 645142 │ │ │ │ - str r4, [sp, #472] @ 0x1d8 │ │ │ │ + str r4, [sp, #600] @ 0x258 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - subs r6, r0, #1 │ │ │ │ + subs r6, r4, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r7, #0 │ │ │ │ + subs r2, r3, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r6, #0 │ │ │ │ + subs r0, r2, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [sp, #840] @ 0x348 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strh r6, [r6, #58] @ 0x3a │ │ │ │ + strh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r4, r0, #5 │ │ │ │ + adds r4, r4, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r0, r4 │ │ │ │ + subs r0, r4, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r4, #58] @ 0x3a │ │ │ │ + strh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r6, r5, #4 │ │ │ │ + adds r6, r1, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r5, r3 │ │ │ │ + subs r2, r1, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r1, #58] @ 0x3a │ │ │ │ + strh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r0, r3, #4 │ │ │ │ + adds r0, r7, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r2, r3 │ │ │ │ + subs r4, r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r6, #56] @ 0x38 │ │ │ │ + strh r4, [r2, #58] @ 0x3a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, r0, #4 │ │ │ │ + adds r2, r4, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r7, r2 │ │ │ │ + subs r6, r3, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r3, #56] @ 0x38 │ │ │ │ + strh r6, [r7, #56] @ 0x38 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r4, r5, #3 │ │ │ │ + adds r4, r1, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r5, r2 │ │ │ │ + subs r0, r1, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r1, #56] @ 0x38 │ │ │ │ + strh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + adds r6, r6, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r2, r2 │ │ │ │ + subs r2, r6, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ef1a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -147761,83 +147761,83 @@ │ │ │ │ bne.n 2ef26a │ │ │ │ ldr r0, [pc, #144] @ (2ef3ec ) │ │ │ │ add r0, pc │ │ │ │ b.n 2ef26e │ │ │ │ ldr.w lr, [pc, #140] @ 2ef3f0 │ │ │ │ add lr, pc │ │ │ │ b.n 2ef1ca │ │ │ │ - adds r4, r6, #2 │ │ │ │ + adds r4, r2, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r0, #3 │ │ │ │ + adds r2, r4, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r0, #3 │ │ │ │ + adds r2, r4, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r0, #3 │ │ │ │ + adds r0, r4, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r7, #2 │ │ │ │ + adds r6, r3, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r7, #2 │ │ │ │ + adds r4, r3, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r7, #2 │ │ │ │ + adds r2, r3, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r7, #2 │ │ │ │ + adds r6, r3, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r7, #2 │ │ │ │ + adds r4, r3, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r7, #2 │ │ │ │ + adds r4, r3, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r0, #3 │ │ │ │ + adds r0, r4, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r0, #3 │ │ │ │ + adds r4, r4, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r1, #3 │ │ │ │ + adds r2, r5, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r0, #3 │ │ │ │ + adds r4, r4, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #400] @ 0x190 │ │ │ │ + ldr r1, [sp, #528] @ 0x210 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r2, r7, #2 │ │ │ │ + adds r2, r3, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r7, #2 │ │ │ │ + adds r0, r3, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r2, r7 │ │ │ │ + subs r2, r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [sp, #896] @ 0x380 │ │ │ │ + ldr r1, [sp, #0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [sp, #856] @ 0x358 │ │ │ │ + ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [sp, #816] @ 0x330 │ │ │ │ + ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [sp, #776] @ 0x308 │ │ │ │ + ldr r0, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r0, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r0, [sp, #832] @ 0x340 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r0, [sp, #800] @ 0x320 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [sp, #640] @ 0x280 │ │ │ │ + ldr r0, [sp, #768] @ 0x300 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [sp, #608] @ 0x260 │ │ │ │ + ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [sp, #512] @ 0x200 │ │ │ │ + ldr r0, [sp, #640] @ 0x280 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r4, r2, r7 │ │ │ │ + subs r4, r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [sp, #392] @ 0x188 │ │ │ │ + ldr r0, [sp, #520] @ 0x208 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [sp, #352] @ 0x160 │ │ │ │ + ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r0, r4, r4 │ │ │ │ + subs r0, r0, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -147877,17 +147877,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ef446 │ │ │ │ nop │ │ │ │ - subs r4, r3, r4 │ │ │ │ + subs r4, r7, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r3, r4 │ │ │ │ + subs r2, r7, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -147915,15 +147915,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r6, r4, r2 │ │ │ │ + subs r6, r0, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -147951,15 +147951,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r2, r1, r1 │ │ │ │ + subs r2, r5, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (2ef574 ) │ │ │ │ @@ -147981,15 +147981,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r0, r6, r7 │ │ │ │ + subs r0, r2, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ef578 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -148593,15 +148593,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ str r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #20] │ │ │ │ + ldrb r6, [r1, #21] │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ @@ -148867,19 +148867,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2efe1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, #8] │ │ │ │ + ldrb r2, [r3, #9] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r0, r4, #5 │ │ │ │ + asrs r0, r0, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r5, #5 │ │ │ │ + asrs r4, r1, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (2efec8 ) │ │ │ │ @@ -148908,23 +148908,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 895288 │ │ │ │ + bl 8952b8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 895254 │ │ │ │ + bl 895284 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 89540c │ │ │ │ + bl 89543c │ │ │ │ ldr r2, [pc, #56] @ (2efed0 ) │ │ │ │ ldr r3, [pc, #48] @ (2efecc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -149076,19 +149076,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f002c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, #0] │ │ │ │ + ldrb r2, [r1, #1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r0, r2, #29 │ │ │ │ + lsrs r0, r6, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r5, #29 │ │ │ │ + lsrs r4, r1, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -149378,21 +149378,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (2f035c ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 514bc0 │ │ │ │ b.n 2f02be │ │ │ │ nop │ │ │ │ - asrs r6, r3, #24 │ │ │ │ + asrs r6, r7, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r2, #18 │ │ │ │ + lsrs r0, r6, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r4, #17 │ │ │ │ + lsrs r0, r0, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r5, #17 │ │ │ │ + lsrs r6, r1, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ @@ -149503,21 +149503,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 28d524 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f051a │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 878ccc │ │ │ │ + bl 878cfc │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f052a │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 878ccc │ │ │ │ + bl 878cfc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -149531,35 +149531,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (2f0550 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 88cfc4 │ │ │ │ + bl 88cff4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2f04e0 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 88cfc4 │ │ │ │ + bl 88cff4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r6, #12] │ │ │ │ + strb r2, [r2, #13] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r0, r3, #9 │ │ │ │ + lsrs r0, r7, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r4, #9 │ │ │ │ + lsrs r4, r0, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (2f05d4 ) │ │ │ │ @@ -149583,15 +149583,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 2f05a8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 2f05a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2f05dc ) │ │ │ │ ldr r2, [pc, #44] @ (2f05d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -149646,15 +149646,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 2f0a5e │ │ │ │ ldr.w r0, [pc, #1116] @ 2f0a90 │ │ │ │ ldr.w r1, [pc, #1116] @ 2f0a94 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 87f710 │ │ │ │ + bl 87f740 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -149696,15 +149696,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 885bdc │ │ │ │ + bl 885c0c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f0920 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -149769,15 +149769,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 885bdc │ │ │ │ + bl 885c0c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2f07f6 │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -149818,23 +149818,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 2f0360 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 885be4 │ │ │ │ + bl 885c14 │ │ │ │ b.n 2f07c8 │ │ │ │ ldr r3, [pc, #576] @ (2f0a9c ) │ │ │ │ ldr r1, [pc, #580] @ (2f0aa0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 87f710 │ │ │ │ + bl 87f740 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -149876,15 +149876,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 885bdc │ │ │ │ + bl 885c0c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2f0974 │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 2f0652 │ │ │ │ movs r0, #16 │ │ │ │ blx 28b65c │ │ │ │ @@ -149902,15 +149902,15 @@ │ │ │ │ bl 2f0360 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 885be4 │ │ │ │ + bl 885c14 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -149985,51 +149985,51 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 885be4 │ │ │ │ + bl 885c14 │ │ │ │ b.n 2f0916 │ │ │ │ ldr r0, [pc, #68] @ (2f0aa4 ) │ │ │ │ ldr r1, [pc, #68] @ (2f0aa8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 87f668 │ │ │ │ + bl 87f698 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 2f0688 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (2f0aac ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 87f668 │ │ │ │ + bl 87f698 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 2f0688 │ │ │ │ strh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r3, r4, r6, r7} │ │ │ │ lsls r7, r7, #3 │ │ │ │ - lsrs r2, r5, #10 │ │ │ │ + lsrs r2, r1, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r5, #3 │ │ │ │ ite lt │ │ │ │ lsllt r7, r7, #3 │ │ │ │ - lslge r4, r3, #29 │ │ │ │ + lslge r4, r7, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ pop {r1, r2, r3, r5, r7, pc} │ │ │ │ lsls r7, r7, #3 │ │ │ │ - lsls r0, r3, #23 │ │ │ │ + lsls r0, r7, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r7, #21 │ │ │ │ + lsls r0, r3, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002f0ab0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -150330,17 +150330,17 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r1, #0] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r5, #30] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - lsrs r6, r7, #9 │ │ │ │ + lsrs r6, r3, #10 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsrs r2, r7, #13 │ │ │ │ + lsrs r2, r3, #14 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002f0ddc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -150466,30 +150466,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2f0fb8 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 2f0fd6 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 2f0eea │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #244] @ (2f1024 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (2f1028 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2f1006 │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -150506,15 +150506,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2f0f62 │ │ │ │ mov r5, r1 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r2, [pc, #156] @ (2f102c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -150552,36 +150552,36 @@ │ │ │ │ b.n 2f0f22 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2f0f7a │ │ │ │ ldr r0, [pc, #48] @ (2f1030 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 2f0f7c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ b.n 2f0fae │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r0, #23] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrb r0, [r7, #22] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r2, #22] │ │ │ │ lsls r6, r5, #3 │ │ │ │ cbnz r6, 2f1030 │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #10 │ │ │ │ + lsls r0, r7, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xb880 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - lsls r2, r5, #7 │ │ │ │ + lsls r2, r1, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002f1034 : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2f106c │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -150651,19 +150651,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ blx 28b674 │ │ │ │ - str r6, [r6, #116] @ 0x74 │ │ │ │ + str r6, [r2, #120] @ 0x78 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r3, #5 │ │ │ │ + lsls r0, r7, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mrc2 0, 4, r0, cr6, cr11, {2} │ │ │ │ + mrc2 0, 5, r0, cr6, cr11, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (2f1284 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #392] @ (2f1288 ) │ │ │ │ @@ -150748,15 +150748,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 88ced0 │ │ │ │ + bl 88cf00 │ │ │ │ cbz r0, 2f11f4 │ │ │ │ ldr r2, [pc, #216] @ (2f12a0 ) │ │ │ │ ldr r3, [pc, #192] @ (2f1288 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -150809,15 +150809,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f1192 │ │ │ │ ldr r0, [pc, #104] @ (2f12b0 ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 2f1192 │ │ │ │ ldr r3, [pc, #92] @ (2f12b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f1228 │ │ │ │ @@ -150826,46 +150826,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2f1228 │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (2f12b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 2f1228 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r7, #12] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r6, #12] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - asrs r0, r2, #22 │ │ │ │ + asrs r0, r6, #22 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r2, [r7, #10] │ │ │ │ + ldrb r2, [r3, #11] │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #3 │ │ │ │ + lsls r0, r7, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrb r4, [r0, #9] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, r0 │ │ │ │ + movs r4, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ blxns r1 │ │ │ │ movs r0, r0 │ │ │ │ - vmov.i32 q8, #139 @ 0x0000008b │ │ │ │ + vshr.u32 q8, , #32 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 2f10e8 │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 2f10e8 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -151146,15 +151146,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2f1350 │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 2f15e4 │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f14d4 │ │ │ │ @@ -151182,38 +151182,38 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f163a │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 2f13ec │ │ │ │ b.n 2f140c │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d66c │ │ │ │ + bl 88d69c │ │ │ │ b.n 2f160c │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f1626 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - vqadd.u16 q8, q3, │ │ │ │ + vqadd.u64 q8, q3, │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #31] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r4], #364 @ 0x16c │ │ │ │ + ldc2l 0, cr0, [r4], {91} @ 0x5b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #404] @ (2f181c ) │ │ │ │ @@ -151353,15 +151353,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2f16d6 │ │ │ │ ldr r0, [pc, #108] @ (2f1840 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2f16d6 │ │ │ │ ldr r3, [pc, #92] @ (2f1844 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f1794 │ │ │ │ @@ -151375,38 +151375,38 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (2f1848 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f1794 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r5, #22] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r3, #22] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strb r4, [r5, #21] │ │ │ │ + strb r4, [r1, #22] │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r1, #20] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - @ instruction: 0xfb64005b │ │ │ │ + @ instruction: 0xfb84005b │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfae6005b │ │ │ │ + @ instruction: 0xfb06005b │ │ │ │ subs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfad6005b │ │ │ │ + @ instruction: 0xfaf6005b │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2f195c │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #252] @ (2f1960 ) │ │ │ │ @@ -151507,35 +151507,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2f1896 │ │ │ │ ldr r0, [pc, #48] @ (2f197c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2f1896 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r3, #15] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #14] │ │ │ │ + strb r4, [r3, #15] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r0, [r1, #15] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, #12] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrb r4, [r1, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9e2005b │ │ │ │ + @ instruction: 0xfa02005b │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2f1a58 │ │ │ │ sub sp, #16 │ │ │ │ ldr r6, [pc, #196] @ (2f1a5c ) │ │ │ │ @@ -151612,35 +151612,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f19ca │ │ │ │ ldr r0, [pc, #48] @ (2f1a78 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2f19ca │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r4, #10] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #10] │ │ │ │ + strb r0, [r5, #10] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r4, [r2, #10] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, #8] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrsh r0, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d0-d3}, [sl :64], fp │ │ │ │ + vld4.16 {d0-d3}, [sl :64], fp │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #656] @ 2f1d20 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ ldr r6, [pc, #656] @ (2f1d24 ) │ │ │ │ @@ -151700,15 +151700,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2f1c1e │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2efed4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 895714 │ │ │ │ + bl 895744 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f10e8 │ │ │ │ ldr r2, [pc, #500] @ (2f1d34 ) │ │ │ │ ldr r3, [pc, #480] @ (2f1d24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -151727,50 +151727,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2f1b24 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 895254 │ │ │ │ + bl 895284 │ │ │ │ b.n 2f1b98 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 2f1bd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 89576c │ │ │ │ + bl 89579c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 89540c │ │ │ │ + bl 89543c │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 2f7228 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f1b7e │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2f1bd0 │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f1bae │ │ │ │ mov r0, r9 │ │ │ │ - bl 895714 │ │ │ │ + bl 895744 │ │ │ │ b.n 2f1b28 │ │ │ │ ldr r2, [pc, #348] @ (2f1d38 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 2efc04 │ │ │ │ @@ -151792,15 +151792,15 @@ │ │ │ │ bpl.n 2f1bd0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #304] @ (2f1d44 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f1bd0 │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -151883,45 +151883,45 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2f1d50 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 2f1b0c │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 2f1b28 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ strb r6, [r4, #6] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [lr, #91] @ 0x5b │ │ │ │ + str.w r0, [lr, #91] @ 0x5b │ │ │ │ strb r4, [r5, #5] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r7, #3] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strb r0, [r1, #1] │ │ │ │ + strb r0, [r5, #1] │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r4, r1, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf79e005b │ │ │ │ - ldr r4, [r2, #124] @ 0x7c │ │ │ │ + @ instruction: 0xf7be005b │ │ │ │ + ldr r4, [r6, #124] @ 0x7c │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r4, [pc, #112] @ (2f1dc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf67a005b │ │ │ │ + @ instruction: 0xf69a005b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #760] @ (2f2060 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ ldr r3, [pc, #760] @ (2f2064 ) │ │ │ │ @@ -152037,15 +152037,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 5143a4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 895714 │ │ │ │ + bl 895744 │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2f1de4 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -152137,15 +152137,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 2f21d6 │ │ │ │ ldr r1, [pc, #260] @ (2f208c ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 28b99c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -152188,15 +152188,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f209e │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 2f2208 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 514b94 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 514b94 │ │ │ │ @@ -152219,35 +152219,35 @@ │ │ │ │ ... │ │ │ │ ldr r6, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - @ instruction: 0xf5e2005b │ │ │ │ + addw r0, r2, #2139 @ 0x85b │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r6, [r0, #92] @ 0x5c │ │ │ │ + ldr r6, [r4, #92] @ 0x5c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - sbcs.w r0, lr, #14352384 @ 0xdb0000 │ │ │ │ - subs r0, r4, r7 │ │ │ │ + @ instruction: 0xf59e005b │ │ │ │ + adds r0, r0, #0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - sbcs.w r0, r2, #14352384 @ 0xdb0000 │ │ │ │ + @ instruction: 0xf592005b │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4ee005b │ │ │ │ - ldr r0, [r6, #68] @ 0x44 │ │ │ │ + add.w r0, lr, #14352384 @ 0xdb0000 │ │ │ │ + ldr r0, [r2, #72] @ 0x48 │ │ │ │ lsls r3, r4, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 88cfdc │ │ │ │ + bl 88d00c │ │ │ │ b.n 2f1f30 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 88d264 │ │ │ │ + bl 88d294 │ │ │ │ b.n 2f2018 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -152259,15 +152259,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 2efe20 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 895254 │ │ │ │ + bl 895284 │ │ │ │ b.n 2f20fa │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -152275,38 +152275,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 2f21e2 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 89576c │ │ │ │ + bl 89579c │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 89540c │ │ │ │ + bl 89543c │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 2f72c8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f20de │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2f2132 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2110 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 895714 │ │ │ │ + bl 895744 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 895714 │ │ │ │ + bl 895744 │ │ │ │ b.n 2f1de4 │ │ │ │ ldr r3, [pc, #336] @ (2f2294 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f1dbe │ │ │ │ ldr r3, [pc, #328] @ (2f2298 ) │ │ │ │ @@ -152319,24 +152319,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (2f229c ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2f1dbe │ │ │ │ ldr r0, [pc, #288] @ (2f22a0 ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #288] @ (2f22a4 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 87f710 │ │ │ │ + bl 87f740 │ │ │ │ b.n 2f1df0 │ │ │ │ ldr r3, [pc, #276] @ (2f22a8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f1dee │ │ │ │ ldr r3, [pc, #248] @ (2f2298 ) │ │ │ │ @@ -152347,26 +152347,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (2f22ac ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f1df0 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 2f1e58 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 88d264 │ │ │ │ + bl 88d294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2f1f96 │ │ │ │ ldr r2, [pc, #204] @ (2f22b0 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -152403,15 +152403,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f2284 │ │ │ │ ldr r1, [pc, #108] @ (2f22b4 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 2f66c0 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 514b94 │ │ │ │ @@ -152423,32 +152423,32 @@ │ │ │ │ bl 514b94 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 514b94 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 28b99c │ │ │ │ b.n 2f1faa │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 88d264 │ │ │ │ + bl 88d294 │ │ │ │ b.n 2f2252 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf27a005b │ │ │ │ + @ instruction: 0xf29a005b │ │ │ │ add r6, pc, #560 @ (adr r6, 2f24d4 ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ - @ instruction: 0xf29a005b │ │ │ │ + @ instruction: 0xf2ba005b │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2d4005b │ │ │ │ - ldr r6, [r7, #32] │ │ │ │ + @ instruction: 0xf2f4005b │ │ │ │ + ldr r6, [r3, #36] @ 0x24 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xf230005b │ │ │ │ + @ instruction: 0xf250005b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1068] @ 2f26f8 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ ldr.w r3, [pc, #1068] @ 2f26fc │ │ │ │ @@ -152674,15 +152674,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #520] @ (2f271c ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2f2360 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -152856,26 +152856,26 @@ │ │ │ │ ... │ │ │ │ ldr r0, [r5, #20] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #16] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - @ instruction: 0xf18e005b │ │ │ │ + sub.w r0, lr, #91 @ 0x5b │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - orr.w r0, ip, #91 @ 0x5b │ │ │ │ + orn r0, ip, #91 @ 0x5b │ │ │ │ subs r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 q0, , #20 │ │ │ │ - stmdb r4!, {r0, r1, r3, r4, r6} │ │ │ │ + vshr.s8 q8, , #4 │ │ │ │ + strd r0, r0, [r4, #-364] @ 0x16c │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 2f273c │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ beq.n 2f2740 │ │ │ │ @@ -152930,43 +152930,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 2f2494 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f2494 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d66c │ │ │ │ + bl 88d69c │ │ │ │ b.n 2f2470 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f258a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d66c │ │ │ │ + bl 88d69c │ │ │ │ b.n 2f2566 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 2f24ce │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f264c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d66c │ │ │ │ + bl 88d69c │ │ │ │ b.n 2f2628 │ │ │ │ ldr r3, [pc, #76] @ (2f2878 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f24ce │ │ │ │ ldr r3, [pc, #68] @ (2f287c ) │ │ │ │ @@ -152980,27 +152980,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (2f2880 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f24ce │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d66c │ │ │ │ + bl 88d69c │ │ │ │ b.n 2f27ba │ │ │ │ subs r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [lr], #364 @ 0x16c │ │ │ │ + stcl 0, cr0, [lr], {91} @ 0x5b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 2f30ac │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ @@ -153181,30 +153181,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 28b99c │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 28dca8 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr.w r2, [pc, #1592] @ 2f30c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 2f30cc │ │ │ │ add r2, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2f2bfc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -153321,15 +153321,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2f2a4e │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 2f29c8 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 2efed4 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 28b99c │ │ │ │ @@ -153375,24 +153375,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 2f30dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f29d8 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2f2c04 │ │ │ │ adds r5, #4 │ │ │ │ beq.w 2f2dfa │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -153506,15 +153506,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 2f2d24 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2d7e │ │ │ │ b.n 2f2d24 │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2f2c00 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 2efed4 │ │ │ │ b.n 2f2c0c │ │ │ │ @@ -153651,15 +153651,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (2f30f0 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f2ee4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2f0480 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 2f2f9c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -153739,15 +153739,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2f2a4e │ │ │ │ mov r5, r7 │ │ │ │ b.n 2f2ede │ │ │ │ ldr r2, [pc, #180] @ (2f30fc ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -153757,80 +153757,80 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (2f3100 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 2f2a4e │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 2f2e50 │ │ │ │ b.n 2f2c04 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f2e92 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d66c │ │ │ │ + bl 88d69c │ │ │ │ b.n 2f2e70 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 2f2cb4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r2, #56] @ 0x38 │ │ │ │ lsls r6, r5, #3 │ │ │ │ str r4, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mcrr 0, 5, r0, lr, cr11 │ │ │ │ - ldc2l 0, cr0, [ip, #-416] @ 0xfffffe60 │ │ │ │ + stcl 0, cr0, [lr], #-364 @ 0xfffffe94 │ │ │ │ + ldc2l 0, cr0, [ip, #-416]! @ 0xfffffe60 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #32] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2f34 │ │ │ │ + b.n 2f2f74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r0, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r6, #-364] @ 0x16c │ │ │ │ - @ instruction: 0xe8d8005b │ │ │ │ - bgt.n 2f3038 │ │ │ │ + ldrd r0, r0, [r6, #-364]! @ 0x16c │ │ │ │ + ldrd r0, r0, [r8], #364 @ 0x16c │ │ │ │ + bgt.n 2f3078 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r0, r1, r4 │ │ │ │ + subs r0, r5, r4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 2f3168 │ │ │ │ + bgt.n 2f31a8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2d8c │ │ │ │ + b.n 2f2dcc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2f2bdc │ │ │ │ + b.n 2f2c1c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2f2b68 │ │ │ │ + b.n 2f2ba8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r5, r5] │ │ │ │ + ldrh r0, [r1, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 2f2b10 │ │ │ │ + b.n 2f2b50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (2f3394 ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -153986,15 +153986,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (2f33bc ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1529 @ 0x5f9 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 55d398 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -154030,15 +154030,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2f33c8 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2f3198 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 28d78c │ │ │ │ mov r6, r0 │ │ │ │ @@ -154068,50 +154068,50 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2f33d4 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f3218 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r4, r4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r1, r3] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - b.n 2f2c88 │ │ │ │ + b.n 2f2cc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #15 │ │ │ │ + lsls r6, r2, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r4, r1, #31 │ │ │ │ + asrs r4, r5, #31 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r4, [r0, r0] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cmp r8, r4 │ │ │ │ + cmp r8, r8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2f3aa0 │ │ │ │ + b.n 2f3ae0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bgt.n 2f333c │ │ │ │ + bgt.n 2f337c │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f3948 │ │ │ │ + b.n 2f3988 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r4, #1] │ │ │ │ + strb r2, [r0, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f39c8 │ │ │ │ + b.n 2f3a08 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2f3558 ) │ │ │ │ @@ -154205,22 +154205,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2f3460 │ │ │ │ ldr r0, [pc, #172] @ (2f357c ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 2f3488 │ │ │ │ ldr r0, [pc, #164] @ (2f3580 ) │ │ │ │ ldr r1, [pc, #164] @ (2f3584 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 87f710 │ │ │ │ + bl 87f740 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 2f346c │ │ │ │ ldr r1, [pc, #152] @ (2f3588 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 514bc0 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -154238,15 +154238,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (2f3594 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f3432 │ │ │ │ ldr r3, [pc, #112] @ (2f3598 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3488 │ │ │ │ ldr r3, [pc, #92] @ (2f3590 ) │ │ │ │ @@ -154257,53 +154257,53 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (2f359c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f3488 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r1, r1] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bx r9 │ │ │ │ + bx sp │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f3ac8 │ │ │ │ + b.n 2f3b08 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2f3ac8 │ │ │ │ + b.n 2f3b08 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mov ip, lr │ │ │ │ + bxns r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsb r2, [r4, r6] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - b.n 2f39dc │ │ │ │ + b.n 2f3a1c │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - b.n 2f3a64 │ │ │ │ + b.n 2f3aa4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #112 @ 0x70 │ │ │ │ + add r6, sp, #240 @ 0xf0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f38d4 │ │ │ │ + b.n 2f3914 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [r0, #16] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f3b24 │ │ │ │ + b.n 2f3b64 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 2f36e4 │ │ │ │ @@ -154426,15 +154426,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2f35fc │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldrsb r2, [r0, r2] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - b.n 2f3bd4 │ │ │ │ + b.n 2f3c14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r5, r0] │ │ │ │ lsls r6, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -154624,15 +154624,15 @@ │ │ │ │ bl 2efed4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2f386a │ │ │ │ b.n 2f385e │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d66c │ │ │ │ + bl 88d69c │ │ │ │ b.n 2f37fa │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 2efed4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ @@ -154640,15 +154640,15 @@ │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2f3758 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2f3872 │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ strd ip, ip, [sp, #100] @ 0x64 │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ @@ -154744,30 +154744,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2efed4 │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2f3754 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f3754 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2f3754 │ │ │ │ b.n 2f3a14 │ │ │ │ strb r4, [r2, r4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f3c3c │ │ │ │ + b.n 2f3c7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r4, [r1, r3] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ble.n 2f3a34 │ │ │ │ + udf #24 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -154906,15 +154906,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (2f3c2c ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 2efed4 │ │ │ │ b.n 2f3acc │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2f3b2a │ │ │ │ @@ -154938,42 +154938,42 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2f3c34 ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 2f3ac4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r3, r7] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r7] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ble.n 2f3b9c │ │ │ │ + ble.n 2f3bdc │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, r5] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - lsrs r4, r2, #25 │ │ │ │ + lsrs r4, r6, #25 │ │ │ │ lsls r7, r3, #1 │ │ │ │ strb r4, [r5, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2f3bf4 │ │ │ │ + ble.n 2f3c34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2f3cf4 │ │ │ │ + bgt.n 2f3d34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 2f3d74 │ │ │ │ @@ -155093,36 +155093,36 @@ │ │ │ │ bpl.n 2f3c94 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (2f3d94 ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 2f3c94 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [pc, #944] @ (2f4128 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #4] │ │ │ │ + str r4, [r3, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r7, [pc, #744] @ (2f406c ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #568] @ (2f3fc4 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrb r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2f3e80 │ │ │ │ + blt.n 2f3cc0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (2f3f1c ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -155243,15 +155243,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (2f3f40 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2f3e0e │ │ │ │ ldr r3, [pc, #100] @ (2f3f44 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3e60 │ │ │ │ @@ -155267,41 +155267,41 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (2f3f48 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f3e60 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #560] @ (2f4150 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #504] @ (2f4120 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ - blt.n 2f3f88 │ │ │ │ + blt.n 2f3fc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2f3f5c │ │ │ │ + blt.n 2f3f9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r5, [pc, #776] @ (2f4240 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r1, #16] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2f3fe0 │ │ │ │ + bge.n 2f4020 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r2, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2f3ff4 │ │ │ │ + bge.n 2f4034 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (2f40b0 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -155423,15 +155423,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f3fc6 │ │ │ │ ldr r3, [pc, #76] @ (2f40d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4044 │ │ │ │ ldr r3, [pc, #60] @ (2f40d0 ) │ │ │ │ @@ -155440,40 +155440,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f4044 │ │ │ │ ldr r0, [pc, #60] @ (2f40dc ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f4044 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #864] @ (2f4414 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #800] @ (2f43dc ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ - bge.n 2f40f0 │ │ │ │ + bge.n 2f4130 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #352] @ (2f4228 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldmia r2!, {r1, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2f415c │ │ │ │ + bls.n 2f419c │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r1, [pc, #672] @ (2f437c ) │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2f4180 │ │ │ │ + bls.n 2f41c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 2f41c0 │ │ │ │ @@ -155552,36 +155552,36 @@ │ │ │ │ bpl.n 2f4136 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (2f41e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2f4136 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #264] @ (2f42cc ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strb r0, [r2, #9] │ │ │ │ + strb r0, [r6, #9] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #152] @ (2f4268 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #824] @ (2f4510 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r4, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2f42c4 │ │ │ │ + bhi.n 2f4104 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (2f44c8 ) │ │ │ │ @@ -155724,15 +155724,15 @@ │ │ │ │ b.n 2f42fe │ │ │ │ ldr r0, [pc, #376] @ (2f44e4 ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (2f44e8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 87f710 │ │ │ │ + bl 87f740 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2efed4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f10e8 │ │ │ │ ldr r2, [pc, #348] @ (2f44ec ) │ │ │ │ @@ -155755,23 +155755,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (2f44f0 ) │ │ │ │ ldr r1, [pc, #308] @ (2f44f4 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 87f710 │ │ │ │ + bl 87f740 │ │ │ │ b.n 2f425c │ │ │ │ ldr r0, [pc, #296] @ (2f44f8 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (2f44fc ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 87f710 │ │ │ │ + bl 87f740 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2efed4 │ │ │ │ b.n 2f4384 │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -155817,15 +155817,15 @@ │ │ │ │ bpl.n 2f437c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (2f450c ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f437c │ │ │ │ ldr r3, [pc, #168] @ (2f4510 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f4252 │ │ │ │ ldr r3, [pc, #148] @ (2f4508 ) │ │ │ │ @@ -155837,15 +155837,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (2f4514 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2f4252 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2f43f6 │ │ │ │ @@ -155861,49 +155861,49 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 2f441c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #240] @ (2f45bc ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2f459c │ │ │ │ + bne.n 2f43dc │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [pc, #120] @ (2f4550 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2f4500 │ │ │ │ + bvs.n 2f4540 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bhi.n 2f45a8 │ │ │ │ + bhi.n 2f43e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r6, [r3, #36] @ 0x24 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - bvc.n 2f457c │ │ │ │ + bvc.n 2f45bc │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #688] @ (2f47a0 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ strh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - bvs.n 2f4480 │ │ │ │ + bvs.n 2f44c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r2, [r7, #32] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - bvc.n 2f4530 │ │ │ │ + bvc.n 2f4570 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #16] @ (2f4514 ) │ │ │ │ + ldr r0, [pc, #144] @ (2f4594 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r1, [pc, #560] @ (2f4738 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2f44e8 │ │ │ │ + bvc.n 2f4528 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2f4490 │ │ │ │ + bpl.n 2f44d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 2f4678 │ │ │ │ @@ -156027,36 +156027,36 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (2f4698 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 2f4580 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ bxns r1 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2f46c0 │ │ │ │ + bvs.n 2f4700 │ │ │ │ lsls r3, r3, #1 │ │ │ │ mov lr, sl │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r1, #116] @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2f46f0 │ │ │ │ + bpl.n 2f4730 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2f4954 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -156273,15 +156273,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2f497c ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2f46fe │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 28d78c │ │ │ │ @@ -156313,44 +156313,44 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2f4984 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2efed4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2f47c6 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ cmp r8, r1 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, ip │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldrsb r6, [r1, r0] │ │ │ │ + ldrsb r6, [r5, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.16 {d16-d19}, [ip :64]! │ │ │ │ + vst1.8 @ instruction: 0xf98c005d │ │ │ │ add r0, fp │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strh.w r0, [r6, #93] @ 0x5d │ │ │ │ + str.w r0, [r6, #93] @ 0x5d │ │ │ │ cmp r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2f4970 │ │ │ │ + bcc.n 2f49b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [pc, #176] @ (2f4a34 ) │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2f4914 │ │ │ │ + bcs.n 2f4954 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ @@ -156557,15 +156557,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2f4bf8 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2f49e4 │ │ │ │ ldr r3, [pc, #76] @ (2f4bfc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4abe │ │ │ │ @@ -156574,39 +156574,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f4abe │ │ │ │ ldr r0, [pc, #56] @ (2f4c00 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f4abe │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, r3 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, r1 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - bcs.n 2f4cc0 │ │ │ │ + bcs.n 2f4b00 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2f4b24 │ │ │ │ + beq.n 2f4b64 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r7, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2f4bb8 │ │ │ │ + beq.n 2f4bf8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -156689,15 +156689,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 2f4cfc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -156797,15 +156797,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (2f4e8c ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2f4c80 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 2f4d70 │ │ │ │ ldr r2, [pc, #120] @ (2f4e90 ) │ │ │ │ @@ -156825,15 +156825,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2f4e94 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2f4d8c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -156842,31 +156842,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ands r2, r3 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r1 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - beq.n 2f4f48 │ │ │ │ + beq.n 2f4d88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r4, r6, r7} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r6, #152 @ 0x98 │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + ldmia r6, {r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrsb r0, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 2f4fbc │ │ │ │ @@ -156958,15 +156958,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2f4eea │ │ │ │ ldr r0, [pc, #92] @ (2f4fe0 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2f4eea │ │ │ │ ldr r3, [pc, #80] @ (2f4fe4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4f2c │ │ │ │ @@ -156976,41 +156976,41 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f4f2c │ │ │ │ ldr r0, [pc, #64] @ (2f4fe8 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f4f2c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #138 @ 0x8a │ │ │ │ lsls r6, r5, #3 │ │ │ │ - subs r5, #110 @ 0x6e │ │ │ │ + subs r5, #142 @ 0x8e │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r5, #120 @ 0x78 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2f4f6c │ │ │ │ + bvc.n 2f4fac │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r4, #246 @ 0xf6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ add ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r3, r6, r7} │ │ │ │ + ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r3, r6, r7} │ │ │ │ + ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 2f5134 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -157125,29 +157125,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 2f50c8 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 2f50c8 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 2f5100 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d66c │ │ │ │ + bl 88d69c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 2f50e8 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ subs r4, #54 @ 0x36 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #856] @ (2f5498 ) │ │ │ │ + ldr r4, [pc, #984] @ (2f5518 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #224 @ 0xe0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -157306,15 +157306,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2f5364 ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 2efed4 │ │ │ │ b.n 2f51d8 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2f5236 │ │ │ │ @@ -157339,40 +157339,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2f536c ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f51ce │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, #218 @ 0xda │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #182 @ 0xb6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldmia r4!, {r3} │ │ │ │ + ldmia r4!, {r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #82 @ 0x52 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - @ instruction: 0xf71a005e │ │ │ │ + @ instruction: 0xf73a005e │ │ │ │ cmp r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ bxns r9 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -157512,15 +157512,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2f5560 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 2efed4 │ │ │ │ b.n 2f5400 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2f5464 │ │ │ │ @@ -157544,40 +157544,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2f5568 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 2f53f8 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ subs r0, #174 @ 0xae │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #148 @ 0x94 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldmia r2!, {r3, r5, r6} │ │ │ │ + ldmia r2!, {r3, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #36 @ 0x24 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - adds.w r0, ip, #14548992 @ 0xde0000 │ │ │ │ + @ instruction: 0xf53c005e │ │ │ │ ldr r2, [pc, #912] @ (2f58ec ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r4, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3} │ │ │ │ + ldmia r1!, {r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -157704,15 +157704,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (2f5794 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f55e6 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 2efaf0 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -157780,41 +157780,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (2f57a0 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f5666 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #180 @ 0xb4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #158 @ 0x9e │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldmia r1!, {r2} │ │ │ │ + ldmia r1!, {r2, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #58 @ 0x3a │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r0, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r3, r4} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r5, r6, r7, pc} │ │ │ │ + bkpt 0x0000 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, ip │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r4, r7} │ │ │ │ + stmia r7!, {r3, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (2f5a34 ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -157979,15 +157979,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2f5a58 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 2f5848 │ │ │ │ ldr r2, [pc, #228] @ (2f5a5c ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -158025,15 +158025,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2f5a64 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 2f5832 │ │ │ │ mov r0, r4 │ │ │ │ bl 2efaf0 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 2f58d0 │ │ │ │ @@ -158063,35 +158063,35 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - uxth r2, r7 │ │ │ │ + uxtb r2, r3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #218 @ 0xda │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cbnz r6, 2f5ac6 │ │ │ │ + cbnz r6, 2f5ace │ │ │ │ lsls r3, r3, #1 │ │ │ │ sbcs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3} │ │ │ │ + stmia r6!, {r2, r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r3, r7] │ │ │ │ + ldr r2, [r7, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - revsh r4, r5 │ │ │ │ + cbnz r4, 2f5aae │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -158129,15 +158129,15 @@ │ │ │ │ bl 2f746c │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2f5b50 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f5b8e │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -158146,25 +158146,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (2f5ba8 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -158205,17 +158205,17 @@ │ │ │ │ b.n 2f5ae8 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r1, #180 @ 0xb4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #132 @ 0x84 │ │ │ │ + adds r1, #164 @ 0xa4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r4!, {r2, r7} │ │ │ │ + stmia r4!, {r2, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158260,17 +158260,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88cdb0 │ │ │ │ + bl 88cde0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88ced0 │ │ │ │ + bl 88cf00 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2f5c6e │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f10e8 │ │ │ │ ldr r2, [pc, #160] @ (2f5ce8 ) │ │ │ │ ldr r3, [pc, #140] @ (2f5cd8 ) │ │ │ │ @@ -158306,15 +158306,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 2f5c40 │ │ │ │ ldr r0, [pc, #80] @ (2f5cec ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ movs r1, #7 │ │ │ │ b.n 2f5c40 │ │ │ │ ldr r3, [pc, #72] @ (2f5cf0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5c0c │ │ │ │ @@ -158323,39 +158323,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f5c0c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2f5cf8 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 2f5c0c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #114 @ 0x72 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #464 @ 0x1d0 │ │ │ │ + add r7, sp, #592 @ 0x250 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r0, #94 @ 0x5e │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #242 @ 0xf2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - stmia r3!, {r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r4} │ │ │ │ + stmia r3!, {r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f5cfc : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -158399,20 +158399,20 @@ │ │ │ │ bmi.n 2f5d62 │ │ │ │ ldr r5, [pc, #108] @ (2f5dc8 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f5d62 │ │ │ │ ldr r5, [pc, #108] @ (2f5dcc ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 88cda4 │ │ │ │ + bl 88cdd4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88c85c │ │ │ │ + bl 88c88c │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 88cc00 │ │ │ │ + b.w 88cc30 │ │ │ │ ldr r5, [pc, #84] @ (2f5dd0 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f5d62 │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -158483,38 +158483,38 @@ │ │ │ │ cbz r3, 2f5e42 │ │ │ │ ldr r1, [pc, #96] @ (2f5e8c ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 885f40 │ │ │ │ + bl 885f70 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 885970 │ │ │ │ + bl 8859a0 │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 2f5e5e │ │ │ │ ldr r1, [pc, #68] @ (2f5e90 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 885f40 │ │ │ │ + bl 885f70 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 885970 │ │ │ │ + bl 8859a0 │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 2f5e7e │ │ │ │ ldr r1, [pc, #44] @ (2f5e94 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 885f40 │ │ │ │ + bl 885f70 │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 885970 │ │ │ │ + bl 8859a0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28b998 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #804] @ 0x324 │ │ │ │ @ instruction: 0xffff9dab │ │ │ │ @@ -158618,15 +158618,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 28cec0 │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d494 │ │ │ │ + bl 88d4c4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -158660,29 +158660,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (2f61cc ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 8858b0 │ │ │ │ + bl 8858e0 │ │ │ │ ldr r1, [pc, #452] @ (2f61d0 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 8858b0 │ │ │ │ + bl 8858e0 │ │ │ │ ldr r1, [pc, #432] @ (2f61d4 ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 8858b0 │ │ │ │ + bl 8858e0 │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 2f61a8 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 2f61b0 │ │ │ │ @@ -158693,15 +158693,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 28b99c │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ ldr r2, [pc, #356] @ (2f61d8 ) │ │ │ │ ldr r3, [pc, #328] @ (2f61bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -158722,15 +158722,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4356 @ 0x1104 │ │ │ │ ldr r1, [pc, #304] @ (2f61e4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 2f5de8 │ │ │ │ b.n 2f605a │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28bd10 │ │ │ │ @@ -158741,15 +158741,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4348 @ 0x10fc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2f60bc │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f6188 │ │ │ │ ldr r3, [pc, #252] @ (2f61f4 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -158757,62 +158757,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (2f61fc ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4302 @ 0x10ce │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2f60bc │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (2f6200 ) │ │ │ │ ldr r3, [pc, #232] @ (2f6204 ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (2f6208 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #4320 @ 0x10e0 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2f60bc │ │ │ │ ldr r2, [pc, #208] @ (2f620c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (2f6210 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4353 @ 0x1101 │ │ │ │ ldr r1, [pc, #196] @ (2f6214 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2f60bc │ │ │ │ ldr r1, [pc, #188] @ (2f6218 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 87e724 │ │ │ │ + bl 87e754 │ │ │ │ b.n 2f60bc │ │ │ │ ldr r2, [pc, #176] @ (2f621c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (2f6220 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4310 @ 0x10d6 │ │ │ │ ldr r1, [pc, #168] @ (2f6224 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2f60bc │ │ │ │ ldr r1, [pc, #156] @ (2f6228 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f60f6 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (2f622c ) │ │ │ │ movw r2, #4284 @ 0x10bc │ │ │ │ @@ -158832,66 +158832,66 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #122 @ 0x7a │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (2f6278 ) │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2f61a4 │ │ │ │ + bvs.n 2f61e4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [sp, #460] @ 0x1cc │ │ │ │ @ instruction: 0xffff9bb3 │ │ │ │ vtbx.8 d25, {d15-d18}, d27 │ │ │ │ vtbx.8 d18, {d31- │ │ │ │ + lsl r3, r3, #1 │ │ │ │ + asr r2, r2, #28 │ │ │ │ + lslal r0, r6, #1 │ │ │ │ + add r6, sp, #216 @ 0xd8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - it vc │ │ │ │ - lslvc r3, r3, #1 │ │ │ │ - nop │ │ │ │ + it ls │ │ │ │ + lslls r3, r3, #1 │ │ │ │ + wfe │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r0, #27 │ │ │ │ + asrs r4, r4, #27 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r5, sp, #928 @ 0x3a0 │ │ │ │ + add r6, sp, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - tst r2, r5 │ │ │ │ + negs r2, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r4, #26 │ │ │ │ + asrs r4, r0, #27 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r5, sp, #808 @ 0x328 │ │ │ │ + add r5, sp, #936 @ 0x3a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bkpt 0x008a │ │ │ │ + bkpt 0x00aa │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6238 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -158907,30 +158907,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28d4c4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 2f627e │ │ │ │ - bl 88c158 │ │ │ │ + bl 88c188 │ │ │ │ movs r1, #1 │ │ │ │ - bl 875f14 │ │ │ │ + bl 875f44 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f626e │ │ │ │ ldr r0, [pc, #88] @ (2f62d8 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 88c85c │ │ │ │ - bl 88cc00 │ │ │ │ + bl 88c88c │ │ │ │ + bl 88cc30 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 2f62a4 │ │ │ │ - bl 88c158 │ │ │ │ + bl 88c188 │ │ │ │ movs r1, #1 │ │ │ │ - bl 875f14 │ │ │ │ + bl 875f44 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f6292 │ │ │ │ ldr r2, [pc, #52] @ (2f62dc ) │ │ │ │ ldr r3, [pc, #44] @ (2f62d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158966,42 +158966,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (2f6374 ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2f636c │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #112] @ (2f6378 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (2f637c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r7, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r7 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2f635e │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -159015,15 +159015,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f634c │ │ │ │ nop │ │ │ │ cmp r1, #70 @ 0x46 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #800 @ 0x320 │ │ │ │ + add r6, sp, #928 @ 0x3a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6380 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -159042,29 +159042,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 2f65fa │ │ │ │ mov r9, r0 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #588] @ (2f6614 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (2f6618 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r7, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r7 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -159214,23 +159214,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f65d6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (2f6628 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2f0b64 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r2, [pc, #156] @ (2f662c ) │ │ │ │ ldr r3, [pc, #116] @ (2f6608 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -159255,19 +159255,19 @@ │ │ │ │ blx 28b65c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2f64cc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 88d264 │ │ │ │ + bl 88d294 │ │ │ │ b.n 2f6578 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 88cfdc │ │ │ │ + bl 88d00c │ │ │ │ b.n 2f6434 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f6552 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2f6552 │ │ │ │ @@ -159280,23 +159280,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #160 @ 0xa0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ cmp r0, #154 @ 0x9a │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #32 │ │ │ │ + add r6, sp, #160 @ 0xa0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #312 @ 0x138 │ │ │ │ + add sp, #440 @ 0x1b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ + push {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ + add r7, sp, #168 @ 0xa8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r6, #170 @ 0xaa │ │ │ │ lsls r6, r5, #3 │ │ │ │ │ │ │ │ 002f6630 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -159306,42 +159306,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2f66b4 ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2f66a8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r2, [pc, #100] @ (2f66b8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2f66bc ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 2f6694 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -159349,15 +159349,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f6698 │ │ │ │ nop │ │ │ │ movs r5, #248 @ 0xf8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #464 @ 0x1d0 │ │ │ │ + add r3, sp, #592 @ 0x250 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f66c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159375,44 +159375,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r2, [pc, #68] @ (2f6744 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (2f6748 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 88cc58 │ │ │ │ + b.w 88cc88 │ │ │ │ nop │ │ │ │ movs r5, #100 @ 0x64 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #808 @ 0x328 │ │ │ │ + add r2, sp, #936 @ 0x3a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f674c : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (2f67bc ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2f6762 │ │ │ │ @@ -159426,43 +159426,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (2f67c0 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (2f67c4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88cc58 │ │ │ │ + b.w 88cc88 │ │ │ │ movs r4, #236 @ 0xec │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #280 @ 0x118 │ │ │ │ + add r2, sp, #408 @ 0x198 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f67c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -159498,42 +159498,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f68ea │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #232] @ (2f6918 ) │ │ │ │ ldr r2, [pc, #232] @ (2f691c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r7, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r7 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f68a4 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f68de │ │ │ │ ldr r2, [pc, #160] @ (2f6920 ) │ │ │ │ ldr r3, [pc, #140] @ (2f6910 ) │ │ │ │ add r2, pc │ │ │ │ @@ -159565,25 +159565,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2f68f6 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2f0b64 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f687e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f687e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f682a │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2f68ce │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f687e │ │ │ │ @@ -159593,15 +159593,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #84 @ 0x54 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #640 @ 0x280 │ │ │ │ + add r1, sp, #768 @ 0x300 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r3, #186 @ 0xba │ │ │ │ lsls r6, r5, #3 │ │ │ │ │ │ │ │ 002f6924 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -159615,38 +159615,38 @@ │ │ │ │ bne.n 2f6a0a │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2f69de │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #196] @ (2f6a14 ) │ │ │ │ ldr r2, [pc, #196] @ (2f6a18 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f69b6 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f69ea │ │ │ │ ldr r3, [pc, #136] @ (2f6a1c ) │ │ │ │ ldr r2, [pc, #136] @ (2f6a20 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -159661,15 +159661,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f69f6 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f6992 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -159677,34 +159677,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f694a │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f6992 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f69c6 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f0e5c │ │ │ │ b.n 2f69a6 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2f69a8 │ │ │ │ movs r3, #4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #512 @ 0x200 │ │ │ │ + add r0, sp, #640 @ 0x280 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #848] @ (2f6d70 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #272] @ (2f6b34 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 002f6a24 : │ │ │ │ @@ -159716,40 +159716,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2f6abc ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f6ab6 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r2, [pc, #120] @ (2f6ac0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2f6ac4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f6a82 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ cbnz r4, 2f6aa2 │ │ │ │ ldr r3, [pc, #60] @ (2f6ac8 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -159761,27 +159761,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2f6a88 │ │ │ │ ldr r0, [pc, #28] @ (2f6acc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 2f6a92 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f6a92 │ │ │ │ movs r2, #4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #512 @ (adr r7, 2f6cc8 ) │ │ │ │ + add r7, pc, #640 @ (adr r7, 2f6d48 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #848] @ (2f6e1c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6d6 │ │ │ │ + @ instruction: 0xb6f6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6ad0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159797,51 +159797,51 @@ │ │ │ │ beq.n 2f6b6c │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f6b80 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #176] @ (2f6bb8 ) │ │ │ │ ldr r2, [pc, #180] @ (2f6bbc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2f6b58 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 2f6b8c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 2f6b46 │ │ │ │ b.n 2f6b8c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -159849,19 +159849,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f6b00 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -159869,15 +159869,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 2f6b46 │ │ │ │ nop │ │ │ │ movs r1, #86 @ 0x56 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #808 @ (adr r6, 2f6ee8 ) │ │ │ │ + add r6, pc, #936 @ (adr r6, 2f6f68 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6bc0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159889,58 +159889,58 @@ │ │ │ │ bne.n 2f6c6c │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f6c42 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #140] @ (2f6c78 ) │ │ │ │ ldr r2, [pc, #140] @ (2f6c7c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f6c28 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f6c4e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f6be6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -159948,15 +159948,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f6c32 │ │ │ │ nop │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #912 @ (adr r5, 2f7010 ) │ │ │ │ + add r6, pc, #16 @ (adr r6, 2f6c90 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6c80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159967,48 +159967,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f6d20 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r2, [pc, #128] @ (2f6d2c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (2f6d30 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 2f6cf8 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 2f6ce6 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -160021,15 +160021,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 2f6ce6 │ │ │ │ nop │ │ │ │ subs r6, r4, #6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #120 @ (adr r5, 2f6dac ) │ │ │ │ + add r5, pc, #248 @ (adr r5, 2f6e2c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6d34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160042,41 +160042,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2f6e08 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #208] @ (2f6e34 ) │ │ │ │ ldr r2, [pc, #208] @ (2f6e38 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2f6dde │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f6dd2 │ │ │ │ ldr r3, [pc, #140] @ (2f6e3c ) │ │ │ │ ldr r2, [pc, #144] @ (2f6e40 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -160091,19 +160091,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f6dac │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f6e14 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f6dac │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -160111,31 +160111,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f6d5e │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f6dee │ │ │ │ mov r0, r6 │ │ │ │ bl 2f0e5c │ │ │ │ b.n 2f6dc0 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2f6dc2 │ │ │ │ nop │ │ │ │ subs r2, r6, #3 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #432 @ (adr r4, 2f6fec ) │ │ │ │ + add r4, pc, #560 @ (adr r4, 2f706c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #848] @ (2f7190 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #272] @ (2f6f54 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 002f6e44 : │ │ │ │ @@ -160179,29 +160179,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 2f6fb8 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #336] @ (2f7010 ) │ │ │ │ ldr r2, [pc, #340] @ (2f7014 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov fp, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, fp │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -160212,15 +160212,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f6f70 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f6f5e │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2f6f38 │ │ │ │ ldr r3, [pc, #240] @ (2f7018 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -160246,15 +160246,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2f6f24 │ │ │ │ b.n 2f6f38 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2f0b58 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -160281,29 +160281,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2f0b64 │ │ │ │ b.n 2f6f14 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d66c │ │ │ │ + bl 88d69c │ │ │ │ b.n 2f6eb8 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2f0b64 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2f6f38 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f6f38 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2f0e5c │ │ │ │ b.n 2f6f38 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 2f0ddc │ │ │ │ @@ -160315,15 +160315,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r1, #7 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #72 @ (adr r3, 2f7060 ) │ │ │ │ + add r3, pc, #200 @ (adr r3, 2f70e0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #848] @ (2f736c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #272] @ (2f7130 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -160337,40 +160337,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2f70bc ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f70b6 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r2, [pc, #120] @ (2f70c0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2f70c4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7082 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ cbnz r4, 2f70a2 │ │ │ │ ldr r3, [pc, #60] @ (2f70c8 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -160382,27 +160382,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2f7088 │ │ │ │ ldr r0, [pc, #28] @ (2f70cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 2f7092 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7092 │ │ │ │ adds r4, r0, #0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #512 @ (adr r1, 2f72c8 ) │ │ │ │ + add r1, pc, #640 @ (adr r1, 2f7348 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #848] @ (2f741c ) │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 2f70d2 │ │ │ │ + cbz r2, 2f70da │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f70d0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160411,56 +160411,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2f7150 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2f7148 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r2, [pc, #92] @ (2f7154 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2f7158 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7134 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7138 │ │ │ │ nop │ │ │ │ subs r0, r3, r5 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #848 @ (adr r0, 2f74ac ) │ │ │ │ + add r0, pc, #976 @ (adr r0, 2f752c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f715c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160473,74 +160473,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f71ea │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #148] @ (2f7220 ) │ │ │ │ ldr r2, [pc, #148] @ (2f7224 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f71ce │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f71f6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f7186 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f71d8 │ │ │ │ subs r2, r1, r3 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #272 @ (adr r0, 2f7338 ) │ │ │ │ + add r0, pc, #400 @ (adr r0, 2f73b8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7228 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -160553,57 +160553,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 514208 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r2, [pc, #100] @ (2f72c0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (2f72c4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f72a0 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f72a4 │ │ │ │ adds r6, r7, r7 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r7, [sp, #576] @ 0x240 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f72c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -160616,57 +160616,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 514208 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r2, [pc, #100] @ (2f7360 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2f7364 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7340 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7344 │ │ │ │ adds r6, r3, r5 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7368 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -160678,30 +160678,30 @@ │ │ │ │ bne.n 2f745a │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f743e │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #204] @ (2f7464 ) │ │ │ │ ldr r2, [pc, #208] @ (2f7468 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 28dea4 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -160712,15 +160712,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 2f7402 │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 2f744a │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f741e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -160729,47 +160729,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28b99c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f73f0 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f7390 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 28b99c │ │ │ │ mov r0, r7 │ │ │ │ blx 28dea4 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f73c6 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f73f0 │ │ │ │ adds r6, r7, r2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #216] @ 0xd8 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f746c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160781,58 +160781,58 @@ │ │ │ │ bne.n 2f7518 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f74ee │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #140] @ (2f7524 ) │ │ │ │ ldr r2, [pc, #140] @ (2f7528 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f74d4 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f74fa │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f7492 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -160840,15 +160840,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f74de │ │ │ │ nop │ │ │ │ asrs r4, r7, #30 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f752c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -160875,41 +160875,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 2f0b38 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f75ea │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #152] @ (2f7618 ) │ │ │ │ ldr r2, [pc, #152] @ (2f761c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f75bc │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f75f6 │ │ │ │ ldr r2, [pc, #88] @ (2f7620 ) │ │ │ │ ldr r3, [pc, #72] @ (2f7614 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160923,32 +160923,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f757a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f75c6 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f75c6 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r6, #27 │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r6, r5, #27 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #320] @ 0x140 │ │ │ │ + ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r2, r6, #25 │ │ │ │ lsls r6, r5, #3 │ │ │ │ │ │ │ │ 002f7624 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -160962,58 +160962,58 @@ │ │ │ │ bne.n 2f76d0 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f76a6 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #140] @ (2f76dc ) │ │ │ │ ldr r2, [pc, #140] @ (2f76e0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f768c │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f76b2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f764a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161021,15 +161021,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7696 │ │ │ │ nop │ │ │ │ asrs r4, r0, #24 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #512] @ 0x200 │ │ │ │ + ldr r3, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f76e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161038,56 +161038,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2f7764 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2f775c │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r2, [pc, #92] @ (2f7768 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2f776c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7748 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f774c │ │ │ │ nop │ │ │ │ asrs r4, r0, #21 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #768] @ 0x300 │ │ │ │ + ldr r2, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7770 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -161116,41 +161116,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7834 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #152] @ (2f7864 ) │ │ │ │ ldr r2, [pc, #156] @ (2f7868 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7806 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7840 │ │ │ │ ldr r2, [pc, #88] @ (2f786c ) │ │ │ │ ldr r3, [pc, #72] @ (2f785c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -161164,33 +161164,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f77c4 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f7810 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7810 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r6, #18 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r5, #18 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r5, #16 │ │ │ │ lsls r6, r5, #3 │ │ │ │ │ │ │ │ 002f7870 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161206,59 +161206,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f78fc │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #144] @ (2f7934 ) │ │ │ │ ldr r2, [pc, #148] @ (2f7938 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f78e0 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7908 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f789c │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161266,15 +161266,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f78ea │ │ │ │ nop │ │ │ │ asrs r4, r6, #14 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f793c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -161283,57 +161283,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (2f79c8 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 2f79c0 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r2, [pc, #100] @ (2f79cc ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2f79d0 ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f79aa │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f79ae │ │ │ │ nop │ │ │ │ asrs r2, r5, #11 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #392] @ 0x188 │ │ │ │ + ldr r0, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f79d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -161370,42 +161370,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7afe │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #232] @ (2f7b2c ) │ │ │ │ ldr r2, [pc, #232] @ (2f7b30 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r7, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r7 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f7ab8 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7af2 │ │ │ │ ldr r2, [pc, #160] @ (2f7b34 ) │ │ │ │ ldr r3, [pc, #140] @ (2f7b24 ) │ │ │ │ add r2, pc │ │ │ │ @@ -161437,25 +161437,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2f7b0a │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2f0b64 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f7a92 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f7a92 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f7a3e │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2f7ae2 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7a92 │ │ │ │ @@ -161465,15 +161465,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #9 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #560] @ 0x230 │ │ │ │ + str r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r6, r4, #6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ │ │ │ │ 002f7b38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161486,57 +161486,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f7be0 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7bb6 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #136] @ (2f7bec ) │ │ │ │ ldr r2, [pc, #140] @ (2f7bf0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7b9c │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7bc2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f7b5c │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161544,15 +161544,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7ba6 │ │ │ │ nop │ │ │ │ asrs r0, r6, #3 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #440] @ 0x1b8 │ │ │ │ + str r6, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7bf4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161565,59 +161565,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7c80 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #148] @ (2f7cb8 ) │ │ │ │ ldr r2, [pc, #148] @ (2f7cbc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7c64 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7c8c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f7c1e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161625,15 +161625,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7c6e │ │ │ │ nop │ │ │ │ asrs r2, r6, #32 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #688] @ 0x2b0 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7cc0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161642,55 +161642,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (2f7d3c ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2f7d36 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r2, [pc, #88] @ (2f7d40 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (2f7d44 ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7d22 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7d26 │ │ │ │ lsrs r0, r5, #29 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #904] @ 0x388 │ │ │ │ + str r5, [sp, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7d48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -161700,29 +161700,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f7dce │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r2, [pc, #100] @ (2f7dd8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2f7ddc ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -161730,29 +161730,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7db8 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7dbc │ │ │ │ lsrs r6, r3, #27 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #344] @ 0x158 │ │ │ │ + str r4, [sp, #472] @ 0x1d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7de0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -161789,43 +161789,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7f0c │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #232] @ (2f7f38 ) │ │ │ │ ldr r2, [pc, #232] @ (2f7f3c ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r9, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r9 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f7ec6 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7f00 │ │ │ │ ldr r2, [pc, #156] @ (2f7f40 ) │ │ │ │ ldr r3, [pc, #140] @ (2f7f30 ) │ │ │ │ add r2, pc │ │ │ │ @@ -161857,25 +161857,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2f7f18 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2f0b64 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f7ea0 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ b.n 2f7ea0 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f7e4a │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2f7ef0 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7ea0 │ │ │ │ @@ -161884,15 +161884,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #24 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #504] @ 0x1f8 │ │ │ │ + str r3, [sp, #632] @ 0x278 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r0, r3, #22 │ │ │ │ lsls r6, r5, #3 │ │ │ │ │ │ │ │ 002f7f44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161921,42 +161921,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f8010 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r2, [pc, #132] @ (2f801c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (2f8020 ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7fd8 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161975,36 +161975,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7f72 │ │ │ │ nop │ │ │ │ lsrs r0, r4, #19 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #192] @ 0xc0 │ │ │ │ + str r2, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.w 88cc00 │ │ │ │ + b.w 88cc30 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 88cc00 │ │ │ │ + bl 88cc30 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002f8048 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (2f8058 ) │ │ │ │ ldr r0, [pc, #12] @ (2f805c ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 88e0dc │ │ │ │ + b.w 88e10c │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 002f8060 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -162018,59 +162018,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f80ec │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #148] @ (2f8124 ) │ │ │ │ ldr r2, [pc, #148] @ (2f8128 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f80d0 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f80f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f808a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -162078,15 +162078,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f80da │ │ │ │ nop │ │ │ │ lsrs r6, r0, #15 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #256] @ 0x100 │ │ │ │ + str r1, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f812c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -162099,61 +162099,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f81bc │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #152] @ (2f81f4 ) │ │ │ │ ldr r2, [pc, #152] @ (2f81f8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f81a0 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f81c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f8156 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -162161,15 +162161,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f81aa │ │ │ │ nop │ │ │ │ lsrs r2, r7, #11 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #464] @ 0x1d0 │ │ │ │ + str r0, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f81fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -162182,29 +162182,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f8290 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #156] @ (2f82c8 ) │ │ │ │ ldr r2, [pc, #156] @ (2f82cc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -162213,32 +162213,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f8274 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f829c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f8226 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -162246,15 +162246,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f827e │ │ │ │ nop │ │ │ │ lsrs r2, r5, #8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #60] @ 0x3c │ │ │ │ + ldrh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f82d0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162266,73 +162266,73 @@ │ │ │ │ bne.n 2f837e │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f8354 │ │ │ │ - bl 88dbf8 │ │ │ │ + bl 88dc28 │ │ │ │ ldr r3, [pc, #140] @ (2f8388 ) │ │ │ │ ldr r2, [pc, #140] @ (2f838c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b72c │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88b75c │ │ │ │ + bl 88cc88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f833a │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88cc58 │ │ │ │ + bl 88cc88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f8360 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d4b8 │ │ │ │ + bl 88d4e8 │ │ │ │ b.n 2f82f6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d594 │ │ │ │ + bl 88d5c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f8344 │ │ │ │ lsrs r0, r3, #5 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #54] @ 0x36 │ │ │ │ + ldrh r4, [r6, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8390 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -162356,15 +162356,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #280] @ 0x118 │ │ │ │ + ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f83dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -162388,15 +162388,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8428 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -162416,15 +162416,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r5, [sp, #824] @ 0x338 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f846c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162450,83 +162450,83 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f84bc : │ │ │ │ b.w 28d19c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2f84e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldrsb r0, [r1, r5] │ │ │ │ lsls r3, r7, #1 │ │ │ │ │ │ │ │ 002f84e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2f8550 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #80] @ (2f8554 ) │ │ │ │ ldr r2, [pc, #80] @ (2f8558 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2f853a │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2f855c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ands.w r0, r2, #15663104 @ 0xef0000 │ │ │ │ - ldr r5, [sp, #128] @ 0x80 │ │ │ │ + bics.w r0, r2, #15663104 @ 0xef0000 │ │ │ │ + ldr r5, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r5, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [sp, #104] @ 0x68 │ │ │ │ + ldr r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8560 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -162544,59 +162544,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (2f8608 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 2f85e4 │ │ │ │ ldr r6, [pc, #92] @ (2f860c ) │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 2f85e4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f858a │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0xf39a006f │ │ │ │ - lsls r0, r2, #23 │ │ │ │ + @ instruction: 0xf3ba006f │ │ │ │ + lsls r0, r6, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + strh r4, [r0, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #792] @ 0x318 │ │ │ │ + ldr r4, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r4, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -162771,23 +162771,23 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (2f87f0 ) │ │ │ │ ldr r0, [pc, #28] @ (2f87f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - subs.w r0, lr, #111 @ 0x6f │ │ │ │ - ldr r2, [sp, #864] @ 0x360 │ │ │ │ + rsbs r0, lr, #111 @ 0x6f │ │ │ │ + ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub.w r0, sl, #111 @ 0x6f │ │ │ │ - ldr r2, [sp, #784] @ 0x310 │ │ │ │ + rsb r0, sl, #111 @ 0x6f │ │ │ │ + ldr r2, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [sp, #904] @ 0x388 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -162814,20 +162814,20 @@ │ │ │ │ ldr r1, [pc, #20] @ (2f8854 ) │ │ │ │ ldr r0, [pc, #24] @ (2f8858 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r2, [sp, #848] @ 0x350 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adc.w r0, r0, #111 @ 0x6f │ │ │ │ - ldr r2, [sp, #360] @ 0x168 │ │ │ │ + sbc.w r0, r0, #111 @ 0x6f │ │ │ │ + ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [sp, #520] @ 0x208 │ │ │ │ + ldr r2, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -162947,22 +162947,22 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ lsls r4, r0, #15 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #50 @ 0x32 │ │ │ │ + adds r0, #82 @ 0x52 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r2, r6, #11 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - vext.8 q8, q0, , #0 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ands.w r0, r0, #111 @ 0x6f │ │ │ │ + ldr r1, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 2f8a18 │ │ │ │ @@ -162997,15 +162997,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r5, #9 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #56] @ 0x38 │ │ │ │ + ldrh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r6, r1, #9 │ │ │ │ lsls r6, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -163071,18 +163071,18 @@ │ │ │ │ nop │ │ │ │ lsls r2, r7, #7 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r7, #6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cdp 0, 13, cr0, cr0, cr15, {3} │ │ │ │ - ldr r0, [sp, #360] @ 0x168 │ │ │ │ + cdp 0, 15, cr0, cr0, cr15, {3} │ │ │ │ + ldr r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r7, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (2f8bd8 ) │ │ │ │ @@ -163818,19 +163818,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa3200ed │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ vst1.8 {d16[7]}, [r6]! │ │ │ │ - b.n 2f9074 │ │ │ │ + b.n 2f90b4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r0, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #432] @ 0x1b0 │ │ │ │ + str r0, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f92d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -163867,19 +163867,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - b.n 2f8fec │ │ │ │ + b.n 2f902c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r2, [r6, #58] @ 0x3a │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f9344 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -164039,17 +164039,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ blx 28b674 │ │ │ │ ldrb.w r0, [ip, #237] @ 0xed │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r2, sp, lsl #2] │ │ │ │ - b.n 2f8e3c │ │ │ │ + b.n 2f8e7c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r0, [r7, #44] @ 0x2c │ │ │ │ + ldrh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -164906,15 +164906,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #118 @ 0x76 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrb r6, [r2, #12] │ │ │ │ + ldrb r6, [r6, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f9dfc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -164953,19 +164953,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #10 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - blt.n 2f9ec0 │ │ │ │ + blt.n 2f9f00 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r0, #34] @ 0x22 │ │ │ │ + strh r4, [r4, #34] @ 0x22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r5, #38] @ 0x26 │ │ │ │ + strh r0, [r1, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f9e74 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -165772,15 +165772,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strb r6, [r7, #11] │ │ │ │ + strb r6, [r3, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa608 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -165812,15 +165812,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r2, #2 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strb r4, [r4, #10] │ │ │ │ + strb r4, [r0, #11] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa668 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -165857,15 +165857,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ movs r1, #162 @ 0xa2 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strb r2, [r0, #9] │ │ │ │ + strb r2, [r4, #9] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa6d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165907,15 +165907,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strb r2, [r2, #7] │ │ │ │ + strb r2, [r6, #7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa74c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165960,15 +165960,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strb r2, [r3, #5] │ │ │ │ + strb r2, [r7, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa7cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166016,15 +166016,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strb r2, [r3, #3] │ │ │ │ + strb r2, [r7, #3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa854 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166075,15 +166075,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ subs r0, r6, #6 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strb r2, [r2, #1] │ │ │ │ + strb r2, [r6, #1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa8e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -166372,23 +166372,23 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ b.n 2fb264 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #3 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldr r4, [r3, #84] @ 0x54 │ │ │ │ + ldr r4, [r7, #84] @ 0x54 │ │ │ │ lsls r5, r4, #1 │ │ │ │ b.n 2fad1c │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r5!, {r2, r3, r4, r7} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r6, [r6, #26] │ │ │ │ + strb r6, [r2, #27] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r4, #29] │ │ │ │ + strb r6, [r0, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fac10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166634,19 +166634,19 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r6, r1 │ │ │ │ lsls r7, r7, #3 │ │ │ │ ble.n 2fae5c │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r0, [r7, #15] │ │ │ │ + strb r0, [r3, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r0, #19] │ │ │ │ + strb r0, [r4, #19] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002faecc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -166826,19 +166826,19 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r2, r0 │ │ │ │ lsls r7, r7, #3 │ │ │ │ blt.n 2fb060 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r0!, {r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {r3} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r2, [r0, #8] │ │ │ │ + strb r2, [r4, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r3, #11] │ │ │ │ + strb r2, [r7, #11] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fb0c0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -167212,23 +167212,23 @@ │ │ │ │ nop │ │ │ │ bhi.n 2fb380 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r5, #17 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - str r6, [r7, #76] @ 0x4c │ │ │ │ + str r6, [r3, #80] @ 0x50 │ │ │ │ lsls r5, r4, #1 │ │ │ │ bhi.n 2fb4cc │ │ │ │ lsls r5, r5, #3 │ │ │ │ - stmia r5!, {r1, r2, r3, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [r5, #100] @ 0x64 │ │ │ │ + ldr r0, [r1, #104] @ 0x68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r1, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #116] @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fb460 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -167561,15 +167561,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ bpl.n 2fb858 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #4 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - str r6, [r5, #24] │ │ │ │ + str r6, [r1, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ bmi.n 2fb754 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002fb7a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167765,15 +167765,15 @@ │ │ │ │ nop │ │ │ │ bcc.n 2fba0c │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #28 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrsh r4, [r5, r6] │ │ │ │ + ldrsh r4, [r1, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ bcs.n 2fb95c │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002fb998 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167851,15 +167851,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ bcs.n 2fb970 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #25 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrsh r6, [r7, r2] │ │ │ │ + ldrsh r6, [r3, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ bcs.n 2fba84 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002fba6c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167902,15 +167902,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ lsrs r6, r3, #22 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrsh r4, [r4, r0] │ │ │ │ + ldrsh r4, [r0, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fbae0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167951,15 +167951,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ lsrs r2, r5, #20 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrb r0, [r6, r6] │ │ │ │ + ldrb r0, [r2, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fbb54 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -168072,19 +168072,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r0, #16 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - pop {r1, r5, pc} │ │ │ │ + pop {r1, r6, pc} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r7, #96] @ 0x60 │ │ │ │ + str r4, [r3, #100] @ 0x64 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r6, #112] @ 0x70 │ │ │ │ + str r0, [r2, #116] @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fbc7c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168341,19 +168341,19 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r5, #8 │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldmia r5!, {r1, r3, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - hlt 0x0020 │ │ │ │ + revsh r0, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r7, #72] @ 0x48 │ │ │ │ + str r6, [r3, #76] @ 0x4c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [r6, #56] @ 0x38 │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fbf14 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168572,19 +168572,19 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r5, #29 │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldmia r3!, {r4, r5} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xb840 │ │ │ │ + @ instruction: 0xb860 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r2, [r3, #20] │ │ │ │ + str r2, [r7, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ + str r6, [r1, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fc168 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168926,43 +168926,43 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r7, #22 │ │ │ │ lsls r7, r7, #3 │ │ │ │ stmia r7!, {r2, r3, r6, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - push {r1, r2, r3, r4, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r7, r7] │ │ │ │ + ldrsh r0, [r3, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r2, [r3, r5] │ │ │ │ + ldrsh r2, [r7, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r1, r2, r6, r7} │ │ │ │ + push {r1, r2, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r4, r7] │ │ │ │ + ldrsh r0, [r0, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r2, [r6, r4] │ │ │ │ + ldrsh r2, [r2, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r1, r2, r3, r5, r7} │ │ │ │ + push {r1, r2, r3, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r1, r7] │ │ │ │ + ldrb r0, [r5, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r2, [r1, r4] │ │ │ │ + ldrsh r2, [r5, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r1, r2, r4, r7} │ │ │ │ + push {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r6, r6] │ │ │ │ + ldrb r0, [r2, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r2, [r4, r3] │ │ │ │ + ldrsh r2, [r0, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6} │ │ │ │ + push {r1, r2, r3, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r3, r6] │ │ │ │ + ldrb r0, [r7, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r6, [r6, r2] │ │ │ │ + ldrsh r6, [r2, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fc55c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169231,23 +169231,23 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ stmia r5!, {} │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - str r0, [r2, r5] │ │ │ │ + str r0, [r6, r5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmia r4!, {r1, r3, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - cbz r2, 2fc832 │ │ │ │ + cbz r2, 2fc83a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r6, r2] │ │ │ │ + ldrh r4, [r2, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r4, r0] │ │ │ │ + ldrb r6, [r0, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fc814 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -169445,15 +169445,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ mcr2 0, 3, r0, cr0, cr14, {7} │ │ │ │ - ldr r7, [pc, #104] @ (2fca8c ) │ │ │ │ + ldr r7, [pc, #232] @ (2fcb0c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fca24 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -169606,23 +169606,23 @@ │ │ │ │ blx 28b674 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r1!, {r2, r3, r4, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, r4] │ │ │ │ + ldr r4, [r4, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r5, sp, #968 @ 0x3c8 │ │ │ │ + add r6, sp, #72 @ 0x48 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r3, r2] │ │ │ │ + ldr r4, [r7, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r4, [r0, r4] │ │ │ │ + ldrsb r4, [r4, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fcbc4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169642,15 +169642,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r4, r1] │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fcc0c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169689,19 +169689,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2fcc84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, sp, #80 @ 0x50 │ │ │ │ + add r5, sp, #208 @ 0xd0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrsb r6, [r5, r0] │ │ │ │ + ldrsb r6, [r1, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r4, [r5, r7] │ │ │ │ + ldr r4, [r1, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fcc88 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170002,47 +170002,47 @@ │ │ │ │ blx 28b674 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bkpt 0x0080 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r3] │ │ │ │ + ldrsb r2, [r6, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r6, [r1, r3] │ │ │ │ + ldrsb r6, [r5, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r2, [r3, r1] │ │ │ │ + ldrsb r2, [r7, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r5, r7] │ │ │ │ + ldrsb r0, [r1, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r6, [r0, r1] │ │ │ │ + ldrsb r6, [r4, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r5, r7] │ │ │ │ + ldrsb r6, [r1, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r7, r5] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r6, r6] │ │ │ │ + strb r0, [r2, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ pop {r1, r2, r3, r4, pc} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r2, sp, #176 @ 0xb0 │ │ │ │ + add r2, sp, #304 @ 0x130 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r2, [r6, r4] │ │ │ │ + strb r2, [r2, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r7, r4] │ │ │ │ + strh r6, [r3, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, sp, #56 @ 0x38 │ │ │ │ + add r2, sp, #184 @ 0xb8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r6, [r4, r4] │ │ │ │ + strh r6, [r0, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #1000 @ 0x3e8 │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r4, [r3, r4] │ │ │ │ + strb r4, [r7, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r1, r4] │ │ │ │ + strh r4, [r5, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fcfec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -170127,17 +170127,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ pop {r2, r3, r5} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - strb r0, [r7, r2] │ │ │ │ + strb r0, [r3, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r0, r0] │ │ │ │ + strb r2, [r4, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cbnz r0, 2fd14a │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002fd0e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170224,17 +170224,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cbnz r4, 2fd21c │ │ │ │ lsls r5, r5, #3 │ │ │ │ - strh r0, [r1, r7] │ │ │ │ + strh r0, [r5, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r1, r4] │ │ │ │ + strh r2, [r5, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ hlt 0x0020 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002fd1dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170646,19 +170646,19 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb72c │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb616 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r3, pc, #152 @ (adr r3, 2fd710 ) │ │ │ │ + add r3, pc, #280 @ (adr r3, 2fd790 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [pc, #256] @ (2fd77c ) │ │ │ │ + ldr r4, [pc, #384] @ (2fd7fc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [pc, #552] @ (2fd8a8 ) │ │ │ │ + ldr r6, [pc, #680] @ (2fd928 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fd680 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -170763,23 +170763,23 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ push {r2, r3, r4, r7, lr} │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #176] @ (2fd858 ) │ │ │ │ + ldr r6, [pc, #304] @ (2fd8d8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r1, r5, r6, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r1, pc, #968 @ (adr r1, 2fdb78 ) │ │ │ │ + add r2, pc, #72 @ (adr r2, 2fd7f8 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r3, [pc, #48] @ (2fd7e4 ) │ │ │ │ + ldr r3, [pc, #176] @ (2fd864 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #456] @ (2fd980 ) │ │ │ │ + ldr r5, [pc, #584] @ (2fda00 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fd7b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -171056,15 +171056,15 @@ │ │ │ │ b.n 2fd9ec │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r5, r6} │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #216] @ (2fdbbc ) │ │ │ │ + ldr r5, [pc, #344] @ (2fdc3c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ sxtb r4, r0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002fdae8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -171083,25 +171083,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #516] @ (2fdd2c ) │ │ │ │ ldr r2, [pc, #520] @ (2fdd30 ) │ │ │ │ ldr r1, [pc, #520] @ (2fdd34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (2fdd38 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -171285,41 +171285,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 2fdd36 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldr r6, [sp, #344] @ 0x158 │ │ │ │ + ldr r6, [sp, #472] @ 0x1d8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r7, sp, #992 @ 0x3e0 │ │ │ │ + add sp, #96 @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r2, #12] │ │ │ │ + strh r2, [r6, #12] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [pc, #952] @ (2fe0f4 ) │ │ │ │ + ldr r2, [pc, #56] @ (2fdd74 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r7, sp, #560 @ 0x230 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldr r4, [sp, #624] @ 0x270 │ │ │ │ + ldr r4, [sp, #752] @ 0x2f0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp lr, r6 │ │ │ │ + cmp lr, sl │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #688] @ (2fdffc ) │ │ │ │ + ldr r0, [pc, #816] @ (2fe07c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [sp, #528] @ 0x210 │ │ │ │ + ldr r4, [sp, #656] @ 0x290 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp lr, r3 │ │ │ │ + cmp lr, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #416] @ (2fdef8 ) │ │ │ │ + ldr r0, [pc, #544] @ (2fdf78 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r4, [sp, #560] @ 0x230 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp lr, r0 │ │ │ │ + cmp lr, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #144] @ (2fddf4 ) │ │ │ │ + ldr r0, [pc, #272] @ (2fde74 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fdd64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -171920,31 +171920,31 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ add r6, sp, #752 @ 0x2f0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #104] @ (2fe4ac ) │ │ │ │ + ldr r0, [pc, #232] @ (2fe52c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mov r2, ip │ │ │ │ + mov sl, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mov r2, r5 │ │ │ │ + mov r2, r9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - rors r0, r1 │ │ │ │ + rors r0, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - rev16 r4, r5 │ │ │ │ + hlt 0x000c │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, sp, #472 @ 0x1d8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - str r5, [sp, #344] @ 0x158 │ │ │ │ + str r5, [sp, #472] @ 0x1d8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r6, #112 @ 0x70 │ │ │ │ + subs r6, #144 @ 0x90 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sbcs r6, r2 │ │ │ │ + sbcs r6, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fe464 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -171966,24 +171966,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 736104 │ │ │ │ + bl 736134 │ │ │ │ ldr r3, [pc, #488] @ (2fe694 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (2fe698 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #472] @ (2fe69c ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -172017,15 +172017,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 28d060 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 2fe516 │ │ │ │ ldr r1, [pc, #368] @ (2fe6a0 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fe63a │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -172116,25 +172116,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (2fe6b4 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2fe53c │ │ │ │ ldr r1, [pc, #104] @ (2fe6b8 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2fe544 │ │ │ │ ldr r3, [pc, #80] @ (2fe6bc ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (2fe6c0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -172144,41 +172144,41 @@ │ │ │ │ blx 28b674 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #768 @ (adr r7, 2fe988 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adcs r0, r1 │ │ │ │ + adcs r0, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, pc, #144 @ (adr r7, 2fe724 ) │ │ │ │ + add r7, pc, #272 @ (adr r7, 2fe7a4 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [sp, #832] @ 0x340 │ │ │ │ + str r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r6, r4 │ │ │ │ + adcs r6, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r5 │ │ │ │ + adcs r4, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r1 │ │ │ │ + lsrs r2, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - eors r4, r1 │ │ │ │ + eors r4, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ands r2, r4 │ │ │ │ + eors r2, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, #80 @ 0x50 │ │ │ │ + subs r6, #112 @ 0x70 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r6, pc, #160 @ (adr r6, 2fe754 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - subs r7, #198 @ 0xc6 │ │ │ │ + subs r7, #230 @ 0xe6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r7, #188 @ 0xbc │ │ │ │ + subs r7, #220 @ 0xdc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r4, #40 @ 0x28 │ │ │ │ + subs r4, #72 @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fe6c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -172616,19 +172616,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ ... │ │ │ │ b.n 2fee10 │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - @ instruction: 0xffff8dde │ │ │ │ + @ instruction: 0xffff8dfe │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r6, #248 @ 0xf8 │ │ │ │ + adds r7, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #126 @ 0x7e │ │ │ │ + subs r2, #158 @ 0x9e │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002febcc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -172903,25 +172903,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #172 @ 0xac │ │ │ │ + subs r0, #204 @ 0xcc │ │ │ │ lsls r3, r3, #1 │ │ │ │ bge.n 2fef88 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - cmp r3, #14 │ │ │ │ + cmp r3, #46 @ 0x2e │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r0, #148 @ 0x94 │ │ │ │ + subs r0, #180 @ 0xb4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #114 @ 0x72 │ │ │ │ + subs r0, #146 @ 0x92 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #12 │ │ │ │ + subs r0, #44 @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r5, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002feef4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173095,25 +173095,25 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r3, [sp, #888] @ 0x378 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrh r4, [r7, #20] │ │ │ │ + ldrh r4, [r3, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r6, #6 │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #36 @ 0x24 │ │ │ │ + adds r6, #68 @ 0x44 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r5, #20] │ │ │ │ + ldrh r2, [r1, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r5, #244 @ 0xf4 │ │ │ │ + adds r6, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #54 @ 0x36 │ │ │ │ + adds r6, #86 @ 0x56 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002ff0d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -173250,43 +173250,43 @@ │ │ │ │ nop │ │ │ │ ldr r3, [sp, #336] @ 0x150 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #720] @ 0x2d0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrh r2, [r2, #12] │ │ │ │ + ldrh r2, [r6, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r4, #220 @ 0xdc │ │ │ │ + adds r4, #252 @ 0xfc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r5, #176 @ 0xb0 │ │ │ │ + adds r5, #208 @ 0xd0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r7, #10] │ │ │ │ + ldrh r6, [r3, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r4, #200 @ 0xc8 │ │ │ │ + adds r4, #232 @ 0xe8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r5, #124 @ 0x7c │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r5, #10] │ │ │ │ + ldrh r2, [r1, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r4, #180 @ 0xb4 │ │ │ │ + adds r4, #212 @ 0xd4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r5, #64 @ 0x40 │ │ │ │ + adds r5, #96 @ 0x60 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r2, #10] │ │ │ │ + ldrh r6, [r6, #10] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r4, #160 @ 0xa0 │ │ │ │ + adds r4, #192 @ 0xc0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r5, #12 │ │ │ │ + adds r5, #44 @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r0, #10] │ │ │ │ + ldrh r2, [r4, #10] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r4, #140 @ 0x8c │ │ │ │ + adds r4, #172 @ 0xac │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvs.n 2ff340 │ │ │ │ + bvs.n 2ff180 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002ff260 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -173468,49 +173468,49 @@ │ │ │ │ nop │ │ │ │ ldr r1, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - strh r4, [r5, #60] @ 0x3c │ │ │ │ + strh r4, [r1, #62] @ 0x3e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, #246 @ 0xf6 │ │ │ │ + adds r3, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, #2 │ │ │ │ + adds r4, #34 @ 0x22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r1, #60] @ 0x3c │ │ │ │ + strh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, #216 @ 0xd8 │ │ │ │ + adds r2, #248 @ 0xf8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r3, #216 @ 0xd8 │ │ │ │ + adds r3, #248 @ 0xf8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r7, #58] @ 0x3a │ │ │ │ + strh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, #194 @ 0xc2 │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r3, #218 @ 0xda │ │ │ │ + adds r3, #250 @ 0xfa │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r4, #58] @ 0x3a │ │ │ │ + strh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, #172 @ 0xac │ │ │ │ + adds r2, #204 @ 0xcc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r3, #240 @ 0xf0 │ │ │ │ + adds r4, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r1, #58] @ 0x3a │ │ │ │ + strh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, #150 @ 0x96 │ │ │ │ + adds r2, #182 @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, #26 │ │ │ │ + adds r4, #58 @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r6, #56] @ 0x38 │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, #128 @ 0x80 │ │ │ │ + adds r2, #160 @ 0xa0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, #40 @ 0x28 │ │ │ │ + adds r4, #72 @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002ff478 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -173630,46 +173630,46 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r5, #3 │ │ │ │ str r7, [sp, #24] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - strh r2, [r4, #46] @ 0x2e │ │ │ │ + strh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r1, #44 @ 0x2c │ │ │ │ + adds r1, #76 @ 0x4c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #212 @ 0xd4 │ │ │ │ + adds r2, #244 @ 0xf4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r1, #46] @ 0x2e │ │ │ │ + strh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r1, #22 │ │ │ │ + adds r1, #54 @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #154 @ 0x9a │ │ │ │ + adds r2, #186 @ 0xba │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r6, #44] @ 0x2c │ │ │ │ + strh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r1, #0 │ │ │ │ + adds r1, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #12 │ │ │ │ + adds r2, #44 @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ff5f4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 8800a0 │ │ │ │ + b.w 8800d0 │ │ │ │ asrs r2, r0, #4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -173703,15 +173703,15 @@ │ │ │ │ beq.n 2ff666 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 84b068 │ │ │ │ + bl 84b098 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 5425c0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 5423fc │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -173745,29 +173745,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 2ff728 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2ff728 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -173802,22 +173802,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 867630 │ │ │ │ + bl 867660 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 854608 │ │ │ │ + bl 854638 │ │ │ │ mov r0, r6 │ │ │ │ - bl 868d38 │ │ │ │ + bl 868d68 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ffa70 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -173872,23 +173872,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, fp │ │ │ │ blx 28c3b8 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b99c │ │ │ │ mov r0, r7 │ │ │ │ blx 28e08c │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 85434c │ │ │ │ + bl 85437c │ │ │ │ ldr r2, [pc, #780] @ (2ffb64 ) │ │ │ │ ldr r3, [pc, #756] @ (2ffb50 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -174013,15 +174013,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 2ff9be │ │ │ │ ldr r0, [pc, #452] @ (2ffb78 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 2ff9d2 │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -174075,30 +174075,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (2ffb84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 2ff842 │ │ │ │ ldr r3, [pc, #272] @ (2ffb88 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (2ffb8c ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (2ffb90 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2ff842 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 28bd10 │ │ │ │ ldr r3, [pc, #236] @ (2ffb94 ) │ │ │ │ @@ -174108,28 +174108,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (2ffb9c ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2ff842 │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2ffa1a │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ffa2a │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2ffa32 │ │ │ │ ldr r0, [pc, #196] @ (2ffba0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ b.n 2ffa32 │ │ │ │ ldr r3, [pc, #188] @ (2ffba4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2ff8d6 │ │ │ │ @@ -174142,15 +174142,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (2ffbb0 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2ff842 │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 28b65c │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 2ff8f2 │ │ │ │ ldr r3, [pc, #140] @ (2ffbb4 ) │ │ │ │ @@ -174162,76 +174162,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (2ffbbc ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 2ff842 │ │ │ │ mov r3, sl │ │ │ │ b.n 2ffa50 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ str r4, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #1 │ │ │ │ + asrs r2, r2, #2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r0, [r5, #28] │ │ │ │ + strh r0, [r1, #30] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r1, #6 │ │ │ │ + adds r1, #38 @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + adds r0, #150 @ 0x96 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #888] @ 0x378 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldmia r7!, {r1, r2, r6} │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldmia r6!, {r2, r3, r5, r7} │ │ │ │ lsls r6, r7, #3 │ │ │ │ - adds r0, #10 │ │ │ │ + adds r0, #42 @ 0x2a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r5, #10] │ │ │ │ + strh r6, [r1, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r6, #88 @ 0x58 │ │ │ │ + cmp r6, #120 @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #66 @ 0x42 │ │ │ │ + cmp r6, #98 @ 0x62 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r1, #10] │ │ │ │ + strh r4, [r5, #10] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r6, #102 @ 0x66 │ │ │ │ + cmp r6, #134 @ 0x86 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #32 │ │ │ │ + cmp r6, #64 @ 0x40 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #104 @ 0x68 │ │ │ │ + cmp r6, #136 @ 0x88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r5, #246 @ 0xf6 │ │ │ │ + cmp r6, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r2, #8] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r7, #40 @ 0x28 │ │ │ │ + cmp r7, #72 @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r4, #6] │ │ │ │ + strh r6, [r0, #8] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r6, #154 @ 0x9a │ │ │ │ + cmp r6, #186 @ 0xba │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r5, #168 @ 0xa8 │ │ │ │ + cmp r5, #200 @ 0xc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r0, #6] │ │ │ │ + strh r6, [r4, #6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r6, #24 │ │ │ │ + cmp r6, #56 @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r5, #118 @ 0x76 │ │ │ │ + cmp r5, #150 @ 0x96 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r2, #4] │ │ │ │ + strh r4, [r6, #4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ffbc0 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -174337,33 +174337,33 @@ │ │ │ │ 002ffca4 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 2ffd20 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 2ffd20 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -174474,15 +174474,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #74 @ 0x4a │ │ │ │ + cmp r4, #106 @ 0x6a │ │ │ │ lsls r3, r3, #1 │ │ │ │ udf #138 @ 0x8a │ │ │ │ lsls r2, r7, #1 │ │ │ │ │ │ │ │ 002ffe30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -174495,59 +174495,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 2ffe90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2ffe90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88eb84 │ │ │ │ + b.w 88ebb4 │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ffe98 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 2fff00 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 2fff00 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -174619,15 +174619,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 52c5ec │ │ │ │ vldr d7, [pc, #64] @ 300008 │ │ │ │ ldr r2, [pc, #72] @ (300014 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (300018 ) │ │ │ │ @@ -174657,23 +174657,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl 14c012 │ │ │ │ bgt.n 2fff78 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - cmp r2, #104 @ 0x68 │ │ │ │ + cmp r2, #136 @ 0x88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 0030001c : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 300030 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 88eb84 │ │ │ │ + b.w 88ebb4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 00300038 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 300064 │ │ │ │ cbz r1, 300056 │ │ │ │ @@ -174793,19 +174793,19 @@ │ │ │ │ ldrh r4, [r6, #28] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bl c617a │ │ │ │ blt.n 3000dc │ │ │ │ lsls r2, r7, #1 │ │ │ │ - cmp r1, #114 @ 0x72 │ │ │ │ + cmp r1, #146 @ 0x92 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r1, #11] │ │ │ │ + ldrb r2, [r5, #11] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r1, #40 @ 0x28 │ │ │ │ + cmp r1, #72 @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r2, [r0, #24] │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 00300190 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -174915,15 +174915,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30027c │ │ │ │ ldr r0, [pc, #72] @ (3002f0 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 30027c │ │ │ │ ldr r3, [pc, #60] @ (3002f4 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30024c │ │ │ │ @@ -174931,31 +174931,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 30024c │ │ │ │ ldr r0, [pc, #40] @ (3002f8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 30024c │ │ │ │ blx 28d8f0 │ │ │ │ ldrh r2, [r1, #16] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #244 @ 0xf4 │ │ │ │ + cmp r0, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #154 @ 0x9a │ │ │ │ + movs r7, #186 @ 0xba │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 003002fc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175003,15 +175003,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 300330 │ │ │ │ ldr r0, [pc, #72] @ (3003c0 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 300330 │ │ │ │ ldr r3, [pc, #60] @ (3003c4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 300330 │ │ │ │ @@ -175019,32 +175019,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 300330 │ │ │ │ ldr r0, [pc, #40] @ (3003c8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 300330 │ │ │ │ blx 28d8f0 │ │ │ │ nop │ │ │ │ ldrh r6, [r4, #8] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #142 @ 0x8e │ │ │ │ + movs r7, #174 @ 0xae │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #52 @ 0x34 │ │ │ │ + movs r7, #84 @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 003003cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175061,15 +175061,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -175163,29 +175163,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (300528 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ - subs r4, r7, #7 │ │ │ │ + movs r0, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #216 @ 0xd8 │ │ │ │ + movs r6, #248 @ 0xf8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #72 @ 0x48 │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #118 @ 0x76 │ │ │ │ + movs r6, #150 @ 0x96 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r5, #28] │ │ │ │ + strb r4, [r1, #29] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r6, #96 @ 0x60 │ │ │ │ + movs r6, #128 @ 0x80 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r3, #28] │ │ │ │ + strb r2, [r7, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r6, #78 @ 0x4e │ │ │ │ + movs r6, #110 @ 0x6e │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 0030052c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00300530 : │ │ │ │ @@ -175235,15 +175235,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ mov r0, ip │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 734d94 │ │ │ │ + bl 734dc4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 3005c6 │ │ │ │ ldr.w r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ itt hi │ │ │ │ ldrhi.w r0, [r4, #184] @ 0xb8 │ │ │ │ @@ -175262,51 +175262,51 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ movs r0, #0 │ │ │ │ b.n 3005a0 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 735b48 │ │ │ │ + bl 735b78 │ │ │ │ ldr r1, [pc, #56] @ (300614 ) │ │ │ │ ldr r3, [pc, #60] @ (300618 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (30061c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b99c │ │ │ │ b.n 3005cc │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #26] │ │ │ │ + ldrb r2, [r3, #27] │ │ │ │ lsls r6, r3, #1 │ │ │ │ strh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - movs r5, #194 @ 0xc2 │ │ │ │ + movs r5, #226 @ 0xe2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r1, #26] │ │ │ │ + strb r0, [r5, #26] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r5, #150 @ 0x96 │ │ │ │ + movs r5, #182 @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -175334,35 +175334,35 @@ │ │ │ │ ldr r2, [pc, #56] @ (30069c ) │ │ │ │ ldr r1, [pc, #56] @ (3006a0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cbz r0, 30067e │ │ │ │ blx 28dc74 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, #22] │ │ │ │ + ldrb r6, [r2, #23] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strb r2, [r1, #24] │ │ │ │ + strb r2, [r5, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r5, #38] @ 0x26 │ │ │ │ + strh r4, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 30073c │ │ │ │ + bne.n 30077c │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w lr, [pc, #712] @ 30097c │ │ │ │ sub sp, #28 │ │ │ │ @@ -175433,15 +175433,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 300718 │ │ │ │ ldr r0, [pc, #564] @ (300998 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 300718 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ mov.w r2, lr, lsl #4 │ │ │ │ and.w r3, ip, #2 │ │ │ │ adds r7, r0, r2 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 30087a │ │ │ │ @@ -175468,15 +175468,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 300718 │ │ │ │ ldr r0, [pc, #484] @ (3009a0 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 300718 │ │ │ │ ldr r3, [pc, #448] @ (300988 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 300718 │ │ │ │ ldr r3, [pc, #468] @ (3009a4 ) │ │ │ │ @@ -175488,32 +175488,32 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 300718 │ │ │ │ ldr r0, [pc, #452] @ (3009a8 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 300718 │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ ldr r2, [pc, #404] @ (300988 ) │ │ │ │ add.w r3, r3, lr, lsl #4 │ │ │ │ str.w ip, [r3, #12] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3008f2 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, lr │ │ │ │ bl 300620 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8549a8 │ │ │ │ + bl 8549d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 854388 │ │ │ │ + bl 8543b8 │ │ │ │ b.n 300718 │ │ │ │ strb r3, [r7, #6] │ │ │ │ ldr r3, [pc, #356] @ (300988 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 300718 │ │ │ │ @@ -175526,15 +175526,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 300718 │ │ │ │ ldr r0, [pc, #360] @ (3009b0 ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 300718 │ │ │ │ ldr r3, [pc, #352] @ (3009b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 300718 │ │ │ │ ldr r3, [pc, #308] @ (300994 ) │ │ │ │ @@ -175542,15 +175542,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 300718 │ │ │ │ ldr r0, [pc, #332] @ (3009b8 ) │ │ │ │ mov r2, ip │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 300718 │ │ │ │ ldr r3, [pc, #268] @ (300988 ) │ │ │ │ strb r1, [r7, #5] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 300718 │ │ │ │ @@ -175563,43 +175563,43 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 300718 │ │ │ │ ldr r0, [pc, #284] @ (3009c0 ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 300718 │ │ │ │ ldr r1, [pc, #276] @ (3009c4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r0, [r0, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #272] @ (3009c8 ) │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #268] @ (3009cc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r0 │ │ │ │ bl 336950 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ bl 32ba9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 30091c │ │ │ │ ldr r3, [pc, #172] @ (300988 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 300954 │ │ │ │ ldrd r0, r1, [r6, #20] │ │ │ │ - bl 85867c │ │ │ │ + bl 8586ac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ b.n 300718 │ │ │ │ ldr r2, [pc, #220] @ (3009d0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 300808 │ │ │ │ ldr r2, [pc, #148] @ (300994 ) │ │ │ │ @@ -175608,20 +175608,20 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 300808 │ │ │ │ ldr r0, [pc, #204] @ (3009d4 ) │ │ │ │ mov r1, lr │ │ │ │ mov r2, ip │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 300808 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732e94 │ │ │ │ + bl 732ec4 │ │ │ │ ldr r3, [pc, #100] @ (300988 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 300718 │ │ │ │ ldr r3, [pc, #168] @ (3009d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -175632,30 +175632,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 300718 │ │ │ │ ldr r0, [pc, #148] @ (3009dc ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 300718 │ │ │ │ ldr r3, [pc, #136] @ (3009e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3008e2 │ │ │ │ ldr r3, [pc, #52] @ (300994 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3008e2 │ │ │ │ ldr r0, [pc, #120] @ (3009e4 ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3008e2 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -175665,53 +175665,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r5, #3 │ │ │ │ strh r0, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #172 @ 0xac │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #100 @ 0x64 │ │ │ │ + movs r5, #132 @ 0x84 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #2 │ │ │ │ + movs r4, #34 @ 0x22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #154 @ 0x9a │ │ │ │ + movs r4, #186 @ 0xba │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #202 @ 0xca │ │ │ │ + movs r3, #234 @ 0xea │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [r7, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #2 │ │ │ │ + movs r4, #34 @ 0x22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r7, #14] │ │ │ │ + strb r4, [r3, #15] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + strh r6, [r6, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #98 @ 0x62 │ │ │ │ + movs r3, #130 @ 0x82 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #64 @ 0x40 │ │ │ │ + movs r4, #96 @ 0x60 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r4, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #218 @ 0xda │ │ │ │ + movs r3, #250 @ 0xfa │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #712] @ (300cc0 ) │ │ │ │ mov r6, r3 │ │ │ │ @@ -175809,23 +175809,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 300a2a │ │ │ │ ldr r0, [pc, #484] @ (300cd0 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 300a2a │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 300c52 │ │ │ │ ldr r1, [pc, #464] @ (300cd4 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr r1, [pc, #428] @ (300cc4 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175841,23 +175841,23 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 300a2a │ │ │ │ ldr r0, [pc, #416] @ (300cdc ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 300a2a │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 300c62 │ │ │ │ ldr r1, [pc, #400] @ (300ce0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r3, r1 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #352] @ (300cc4 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175873,23 +175873,23 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 300a2a │ │ │ │ ldr r0, [pc, #352] @ (300ce8 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 300a2a │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 300c5a │ │ │ │ ldr r1, [pc, #336] @ (300cec ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r3, r1 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #276] @ (300cc4 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175905,23 +175905,23 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 300a2a │ │ │ │ ldr r0, [pc, #288] @ (300cf4 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 300a2a │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 300c6a │ │ │ │ ldr r1, [pc, #272] @ (300cf8 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr r1, [pc, #200] @ (300cc4 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175937,24 +175937,24 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 300a2a │ │ │ │ ldr r0, [pc, #224] @ (300d00 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 300a2a │ │ │ │ mov ip, r0 │ │ │ │ cbz r0, 300c46 │ │ │ │ ldr r1, [pc, #208] @ (300d04 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #124] @ (300cc4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 300c96 │ │ │ │ @@ -175985,15 +175985,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 300aa8 │ │ │ │ ldr r0, [pc, #128] @ (300d0c ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 300aa8 │ │ │ │ ldr r2, [pc, #120] @ (300d10 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 300c4e │ │ │ │ ldr r2, [pc, #40] @ (300ccc ) │ │ │ │ @@ -176003,61 +176003,61 @@ │ │ │ │ bpl.n 300c4e │ │ │ │ ldr r0, [pc, #104] @ (300d14 ) │ │ │ │ mov r2, ip │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r4, r6 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 300a2a │ │ │ │ nop │ │ │ │ strh r0, [r7, #16] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #20] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #194 @ 0xc2 │ │ │ │ + movs r3, #226 @ 0xe2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r1, [sp, #632] @ 0x278 │ │ │ │ + str r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #70 @ 0x46 │ │ │ │ + movs r3, #102 @ 0x66 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r1, r3, r5, r7} │ │ │ │ + push {r1, r3, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r4, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #200 @ 0xc8 │ │ │ │ + movs r2, #232 @ 0xe8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [sp, #824] @ 0x338 │ │ │ │ + ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #28 │ │ │ │ + movs r2, #60 @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r1, r4} │ │ │ │ + push {r1, r4, r5} │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #0 │ │ │ │ + movs r2, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #336] @ 0x150 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, #5 │ │ │ │ + subs r2, r7, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [r4, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #18 │ │ │ │ + movs r1, #50 @ 0x32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00300d18 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -176096,25 +176096,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r5, r6, [sp, #40] @ 0x28 │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ ldr r3, [pc, #120] @ (300e08 ) │ │ │ │ ldr r2, [pc, #124] @ (300e0c ) │ │ │ │ ldr r1, [pc, #124] @ (300e10 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ str.w r0, [r4, #180] @ 0xb4 │ │ │ │ cbnz r0, 300dc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -176145,21 +176145,21 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 530544 │ │ │ │ nop.w │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #108] @ 0x6c │ │ │ │ + ldr r6, [r7, #108] @ 0x6c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r1, #22] │ │ │ │ + ldrb r6, [r5, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [pc, #168] @ (300ebc ) │ │ │ │ + ldr r7, [pc, #296] @ (300f3c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r1, #12 │ │ │ │ + movs r1, #44 @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldmia r7!, {r2, r4, r5} │ │ │ │ lsls r2, r7, #1 │ │ │ │ │ │ │ │ 00300e1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -176173,21 +176173,21 @@ │ │ │ │ mov r0, r2 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r4, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r3 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w ip, r5, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r3, [r0, #67] @ 0x43 │ │ │ │ cbnz r3, 300e76 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -176209,25 +176209,25 @@ │ │ │ │ strb r3, [r0, #5] │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2f84e8 │ │ │ │ nop │ │ │ │ - ldrb r4, [r3, #20] │ │ │ │ + ldrb r4, [r7, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r6, #96] @ 0x60 │ │ │ │ + ldr r4, [r2, #100] @ 0x64 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 00300ebc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176247,33 +176247,33 @@ │ │ │ │ strb r3, [r0, #6] │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f84e8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r1, #88] @ 0x58 │ │ │ │ + ldr r2, [r5, #88] @ 0x58 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r4, #17] │ │ │ │ + ldrb r6, [r0, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r3, r6, r7} │ │ │ │ + ldmia r0!, {r3, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00300f2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -176291,15 +176291,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ mov r0, ip │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 734d94 │ │ │ │ + bl 734dc4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 300fa6 │ │ │ │ ldr.w r3, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, r0 │ │ │ │ bls.n 300fae │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r0, r0, #4 │ │ │ │ @@ -176321,49 +176321,49 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 300f7e │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 735b48 │ │ │ │ + bl 735b78 │ │ │ │ ldr r1, [pc, #56] @ (300ff0 ) │ │ │ │ ldr r3, [pc, #56] @ (300ff4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (300ff8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b99c │ │ │ │ b.n 300f7e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r6, #19] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #19] │ │ │ │ + strb r6, [r7, #19] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrb r2, [r7, #18] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - subs r4, r4, r7 │ │ │ │ + adds r4, r0, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r2, [r1, #76] @ 0x4c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r0, r7, r6 │ │ │ │ + subs r0, r3, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00300ffc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3880] @ 0xf28 │ │ │ │ @@ -177291,105 +177291,105 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xfffeffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - subs r4, r3, #3 │ │ │ │ + subs r4, r7, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r6, #2 │ │ │ │ + lsrs r6, r2, #3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r2, r0, #3 │ │ │ │ + subs r2, r4, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r0, #25 │ │ │ │ + asrs r2, r4, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r5, #2 │ │ │ │ + subs r4, r1, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r5, #24 │ │ │ │ + asrs r4, r1, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r1, #2 │ │ │ │ + subs r2, r5, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r2, #2 │ │ │ │ + subs r2, r6, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r5, #1 │ │ │ │ + subs r4, r1, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r2, #1 │ │ │ │ + subs r6, r6, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r0, #1 │ │ │ │ + subs r4, r4, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, r6, #0 │ │ │ │ + subs r0, r2, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + subs r6, r0, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r0, #7 │ │ │ │ + adds r2, r4, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r0, #21 │ │ │ │ + asrs r2, r4, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r0, #0 │ │ │ │ + subs r4, r4, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r5, #20 │ │ │ │ + asrs r4, r1, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r4, #0 │ │ │ │ + subs r4, r0, #1 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + adds r2, r7, #7 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + adds r2, r5, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r2, r3, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r2, r1, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r2, r7, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r5, #6 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - adds r2, r3, #6 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - adds r2, r4, #5 │ │ │ │ + adds r2, r0, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r0, #5 │ │ │ │ + adds r6, r4, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r6, #4 │ │ │ │ + adds r6, r2, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r7, #3 │ │ │ │ + adds r4, r3, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r5, #3 │ │ │ │ + adds r4, r1, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #432] @ (301c1c ) │ │ │ │ + ldr r2, [pc, #560] @ (301c9c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, r5, #1 │ │ │ │ + adds r2, r1, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r0, r7 │ │ │ │ + subs r2, r4, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, r0, r6 │ │ │ │ + subs r0, r4, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r0, r4 │ │ │ │ + subs r4, r4, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r3, r3 │ │ │ │ + subs r4, r7, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, r3, r2 │ │ │ │ + subs r0, r7, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r6, r1 │ │ │ │ + subs r6, r2, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r2, r1 │ │ │ │ + subs r2, r6, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r1, r1 │ │ │ │ + subs r6, r5, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r0, r1 │ │ │ │ + subs r6, r4, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r7, r0 │ │ │ │ + subs r4, r3, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r5, r0 │ │ │ │ + subs r6, r1, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r4, r6] │ │ │ │ + ldrb r4, [r0, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r2, #8] │ │ │ │ + ldrh r4, [r6, #8] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xb7aa │ │ │ │ + @ instruction: 0xb7ca │ │ │ │ lsls r2, r4, #1 │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r1, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r7, #25 │ │ │ │ + asrs r6, r3, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2fc814 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -177707,57 +177707,57 @@ │ │ │ │ ldr r0, [pc, #96] @ (301e58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r5, #20 │ │ │ │ + asrs r4, r1, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r1, #19 │ │ │ │ + asrs r0, r5, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r1, #19 │ │ │ │ + asrs r2, r5, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r7, #11 │ │ │ │ + lsrs r0, r3, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r4, #18 │ │ │ │ + asrs r4, r0, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r4, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r0, #13 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r0, #16 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adcs r4, r5 │ │ │ │ + sbcs r4, r1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r2, r1, #15 │ │ │ │ + asrs r2, r5, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r5, #16 │ │ │ │ + asrs r2, r1, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r5, #15 │ │ │ │ + asrs r0, r1, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r0, #16 │ │ │ │ + asrs r0, r4, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r4, #14 │ │ │ │ + asrs r0, r0, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r7, #14 │ │ │ │ + asrs r4, r3, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r6, #13 │ │ │ │ + asrs r0, r2, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r2, #11 │ │ │ │ + asrs r6, r6, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r4, #13 │ │ │ │ + asrs r2, r0, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r5, #11 │ │ │ │ + asrs r0, r1, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r2, [r7, r1] │ │ │ │ + ldrsh r2, [r3, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r4, r1, #22 │ │ │ │ + lsrs r4, r5, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r6, #5 │ │ │ │ + asrs r0, r2, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #56] @ (301ea4 ) │ │ │ │ ldr r3, [pc, #56] @ (301ea8 ) │ │ │ │ @@ -177779,26 +177779,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (301eb0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 301e76 │ │ │ │ ldr r0, [pc, #24] @ (301eb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 301e76 │ │ │ │ nop │ │ │ │ ldr r6, [r1, #92] @ 0x5c │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #9 │ │ │ │ + asrs r2, r2, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #100] @ (301f30 ) │ │ │ │ @@ -177835,17 +177835,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2f9388 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f9388 │ │ │ │ - movs r1, #102 @ 0x66 │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r7, #8 │ │ │ │ + asrs r0, r3, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #200] @ (302014 ) │ │ │ │ @@ -177899,15 +177899,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 301f8e │ │ │ │ ldr r0, [pc, #100] @ (302024 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 301f8e │ │ │ │ ldr r3, [pc, #76] @ (302018 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 301f8e │ │ │ │ ldr r3, [pc, #80] @ (302028 ) │ │ │ │ @@ -177919,48 +177919,48 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 301f8e │ │ │ │ ldr r0, [pc, #64] @ (30202c ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 301f8e │ │ │ │ ldr r3, [pc, #56] @ (302030 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 301f8e │ │ │ │ ldr r3, [pc, #32] @ (302020 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 301f8e │ │ │ │ ldr r0, [pc, #40] @ (302034 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 301f8e │ │ │ │ nop │ │ │ │ ldr r6, [r5, #76] @ 0x4c │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #7 │ │ │ │ + asrs r2, r6, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #7 │ │ │ │ + asrs r4, r2, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #5 │ │ │ │ + asrs r6, r4, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r1, [pc, #1228] @ 302518 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -177995,15 +177995,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30220a │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 302114 │ │ │ │ cmp.w r6, #65536 @ 0x10000 │ │ │ │ beq.w 3022a0 │ │ │ │ cbz r6, 30210e │ │ │ │ - bl 895cc4 │ │ │ │ + bl 895cf4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 302152 │ │ │ │ ldr.w r8, [pc, #1128] @ 302528 │ │ │ │ mov fp, r7 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r0 │ │ │ │ add r8, pc │ │ │ │ @@ -178011,15 +178011,15 @@ │ │ │ │ ldr r7, [r7, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 302150 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 734d94 │ │ │ │ + bl 734dc4 │ │ │ │ adds r0, #1 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 3020cc │ │ │ │ mov r0, sl │ │ │ │ mov r7, fp │ │ │ │ blx 28c9b4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -178068,24 +178068,24 @@ │ │ │ │ movs r2, #8 │ │ │ │ movs r3, #2 │ │ │ │ b.n 30211c │ │ │ │ ldrd r3, r2, [r4, #120] @ 0x78 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 302114 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #952] @ (302530 ) │ │ │ │ ldr r2, [pc, #956] @ (302534 ) │ │ │ │ ldr r1, [pc, #956] @ (302538 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 302466 │ │ │ │ movs r3, #1 │ │ │ │ @@ -178122,15 +178122,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 30207e │ │ │ │ ldr r0, [pc, #836] @ (302544 ) │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30207e │ │ │ │ ldr r3, [pc, #828] @ (302548 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 302222 │ │ │ │ ldr r3, [pc, #808] @ (302540 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -178147,15 +178147,15 @@ │ │ │ │ ldr r3, [pc, #776] @ (302540 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 302114 │ │ │ │ ldr r0, [pc, #776] @ (302550 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 302114 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 30215c │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 30232e │ │ │ │ cmp r3, #6 │ │ │ │ beq.n 302166 │ │ │ │ @@ -178234,24 +178234,24 @@ │ │ │ │ mov r0, r9 │ │ │ │ blx 28b99c │ │ │ │ b.n 30212e │ │ │ │ ldrd r3, r2, [r4, #120] @ 0x78 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 302114 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #536] @ (302558 ) │ │ │ │ ldr r2, [pc, #536] @ (30255c ) │ │ │ │ ldr r1, [pc, #540] @ (302560 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov fp, r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 302490 │ │ │ │ movs r3, #0 │ │ │ │ @@ -178291,15 +178291,15 @@ │ │ │ │ b.n 30212e │ │ │ │ movs r2, #113 @ 0x71 │ │ │ │ b.n 302102 │ │ │ │ ldr r0, [pc, #404] @ (302564 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #1 │ │ │ │ it eq │ │ │ │ ldreq r6, [r5, #0] │ │ │ │ beq.w 3020ac │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -178335,15 +178335,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (302540 ) │ │ │ │ ldr.w r0, [r9, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r6, r0, #16 │ │ │ │ bpl.w 3022cc │ │ │ │ ldr r0, [pc, #304] @ (302570 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ b.n 3022cc │ │ │ │ movs r2, #8 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ b.n 302120 │ │ │ │ @@ -178359,15 +178359,15 @@ │ │ │ │ ldr r3, [pc, #200] @ (302540 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 302198 │ │ │ │ ldr r0, [pc, #244] @ (302578 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b.n 302198 │ │ │ │ ldr r3, [pc, #232] @ (30257c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -178375,15 +178375,15 @@ │ │ │ │ ldr r3, [pc, #160] @ (302540 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 302360 │ │ │ │ ldr r0, [pc, #208] @ (302580 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b.n 302360 │ │ │ │ ldr r3, [pc, #200] @ (302584 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -178393,15 +178393,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 302280 │ │ │ │ ldr r0, [pc, #176] @ (302588 ) │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #4076 @ 0xfec │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 302280 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ (30258c ) │ │ │ │ mov.w r2, #728 @ 0x2d8 │ │ │ │ ldr r1, [pc, #156] @ (302590 ) │ │ │ │ ldr r0, [pc, #160] @ (302594 ) │ │ │ │ add r3, pc │ │ │ │ @@ -178423,88 +178423,88 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #60] @ 0x3c │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #52] @ 0x34 │ │ │ │ + str r0, [r1, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r2, [r1, #48] @ 0x30 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrh r6, [r1, r5] │ │ │ │ + ldrh r6, [r5, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r6, #7 │ │ │ │ + asrs r4, r2, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r1, #8 │ │ │ │ + asrs r4, r5, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #32 │ │ │ │ + asrs r2, r2, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #1 │ │ │ │ + asrs r2, r0, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r5, #29 │ │ │ │ + lsrs r2, r1, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r0, r6] │ │ │ │ + ldr r4, [r4, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r2, r5, #32 │ │ │ │ + asrs r2, r1, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r0, #1 │ │ │ │ + asrs r2, r4, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r2, #26 │ │ │ │ + lsrs r6, r6, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r6, #24 │ │ │ │ + lsrs r6, r2, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #26 │ │ │ │ + lsrs r4, r2, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #30 │ │ │ │ + lsrs r0, r5, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #27 │ │ │ │ + lsrs r6, r0, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r6, #88] @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #25 │ │ │ │ + lsrs r2, r7, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r4, [r2, r7] │ │ │ │ + ldrsb r4, [r6, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r2, r4, #27 │ │ │ │ + lsrs r2, r0, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r6, #27 │ │ │ │ + lsrs r2, r2, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r6, [r7, r6] │ │ │ │ + ldrsb r6, [r3, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r4, r1, #27 │ │ │ │ + lsrs r4, r5, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r0, #29 │ │ │ │ + lsrs r0, r4, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 003025a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ movs r1, #1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ blx 28b3ec │ │ │ │ - bl 895cc4 │ │ │ │ + bl 895cf4 │ │ │ │ movs r2, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ movs r0, #0 │ │ │ │ blx 28db58 │ │ │ │ mov sl, r0 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -178524,33 +178524,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #472] @ (3027d4 ) │ │ │ │ ldr.w r8, [pc, #472] @ 3027d8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #468] @ (3027dc ) │ │ │ │ add r8, pc │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ movs r2, #0 │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r7, pc │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ strd r0, r1, [sp, #12] │ │ │ │ ldr r1, [pc, #444] @ (3027e0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 734d94 │ │ │ │ + bl 734dc4 │ │ │ │ adds r6, r0, #1 │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ bl 2fcc0c │ │ │ │ lsls r6, r6, #1 │ │ │ │ strh r6, [r0, #4] │ │ │ │ mov ip, r0 │ │ │ │ @@ -178589,26 +178589,26 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [ip, #28] │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ movs r2, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 734d94 │ │ │ │ + bl 734dc4 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 2fcc0c │ │ │ │ adds r7, #1 │ │ │ │ movs r3, #1 │ │ │ │ str r7, [r0, #4] │ │ │ │ @@ -178636,15 +178636,15 @@ │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strh r3, [r0, #44] @ 0x2c │ │ │ │ ldr r1, [pc, #192] @ (3027f0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mvn.w r6, #121 @ 0x79 │ │ │ │ add r1, pc │ │ │ │ - bl 734d94 │ │ │ │ + bl 734dc4 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 2fcc0c │ │ │ │ ldr r7, [sp, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r3, #1 │ │ │ │ @@ -178692,31 +178692,31 @@ │ │ │ │ clz r4, r4 │ │ │ │ movs r3, #7 │ │ │ │ movt r3, #16 │ │ │ │ rsb r4, r4, #31 │ │ │ │ str r3, [r0, #0] │ │ │ │ strb r4, [r0, #4] │ │ │ │ b.n 302792 │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrsb r0, [r1, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r2, [r5, #10] │ │ │ │ + strh r2, [r1, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrsh r2, [r3, r0] │ │ │ │ + ldrsh r2, [r7, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r6, [r7, #25] │ │ │ │ + strb r6, [r3, #26] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r6, r5, #25 │ │ │ │ + lsrs r6, r1, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r5, #19 │ │ │ │ + lsrs r0, r1, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r1, #19 │ │ │ │ + lsrs r0, r5, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r7, r3] │ │ │ │ + ldrb r0, [r3, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 003027f4 : │ │ │ │ ldr r3, [r1, #40] @ 0x28 │ │ │ │ cbnz r3, 302806 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -178734,25 +178734,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #40] @ (302848 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #16 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2f84e8 │ │ │ │ nop │ │ │ │ - strb r0, [r5, r2] │ │ │ │ + strb r0, [r1, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r5, #48] @ 0x30 │ │ │ │ + str r6, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #576 @ 0x240 │ │ │ │ + add r7, sp, #704 @ 0x2c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 0030284c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -178807,31 +178807,31 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r4, r2, #17 │ │ │ │ + lsrs r4, r6, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ lsls r2, r7, #1 │ │ │ │ - lsrs r0, r4, #16 │ │ │ │ + lsrs r0, r0, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 003028f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #124] @ (302984 ) │ │ │ │ add r6, pc │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 895cc4 │ │ │ │ + bl 895cf4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 302976 │ │ │ │ ldr r3, [pc, #112] @ (302988 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #112] @ (30298c ) │ │ │ │ ldr.w sl, [pc, #112] @ 302990 │ │ │ │ @@ -178843,26 +178843,26 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 734d94 │ │ │ │ + bl 734dc4 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ mov r2, r8 │ │ │ │ mov ip, r1 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -178878,19 +178878,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 28c9b0 │ │ │ │ nop │ │ │ │ str r4, [r6, #48] @ 0x30 │ │ │ │ lsls r5, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #14] │ │ │ │ + strb r4, [r4, #14] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r6, [sp, #864] @ 0x360 │ │ │ │ + str r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r0, [r0, #25] │ │ │ │ + ldrb r0, [r4, #25] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 00302998 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -180358,106 +180358,106 @@ │ │ │ │ str r4, [sp, #4] │ │ │ │ bl 2ff260 │ │ │ │ bl 2f9344 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r9 │ │ │ │ bl 2fcbc4 │ │ │ │ - bl 895cc4 │ │ │ │ + bl 895cf4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3029d2 │ │ │ │ b.n 303a04 │ │ │ │ - lsrs r0, r4, #11 │ │ │ │ + lsrs r0, r0, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r3, #11 │ │ │ │ + lsrs r4, r7, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r6, #10 │ │ │ │ + lsrs r6, r2, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r6, #10 │ │ │ │ + lsrs r2, r2, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r5, #10 │ │ │ │ + lsrs r6, r1, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldc2 0, cr0, [r6], {90} @ 0x5a │ │ │ │ - lsls r6, r6, #26 │ │ │ │ + ldc2 0, cr0, [r6], #-360 @ 0xfffffe98 │ │ │ │ + lsls r6, r2, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r2, #9 │ │ │ │ + lsrs r6, r6, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r5, #8 │ │ │ │ + lsrs r2, r1, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r4, #8 │ │ │ │ + lsrs r6, r0, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r6, #7 │ │ │ │ + lsrs r6, r2, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r3, #7 │ │ │ │ + lsrs r0, r7, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r7, #6 │ │ │ │ + lsrs r6, r3, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r5, #6 │ │ │ │ + lsrs r6, r1, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r3, #6 │ │ │ │ + lsrs r4, r7, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r6, #5 │ │ │ │ + lsrs r6, r2, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r4, #5 │ │ │ │ + lsrs r4, r0, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r3, #4 │ │ │ │ + lsrs r2, r7, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r0, #4 │ │ │ │ + lsrs r4, r4, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r0, #4 │ │ │ │ + lsrs r2, r4, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r0, #4 │ │ │ │ + lsrs r6, r4, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r2, #26 │ │ │ │ + lsls r4, r6, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r0, #26 │ │ │ │ + lsls r0, r4, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r6, #24 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r2, #23 │ │ │ │ + lsls r0, r6, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r1, #21 │ │ │ │ + lsls r0, r5, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r2, #17 │ │ │ │ + lsls r0, r6, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r4, #16 │ │ │ │ + lsls r6, r0, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r4, #11 │ │ │ │ + lsls r4, r0, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r2, #11 │ │ │ │ + lsls r6, r6, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r1, #11 │ │ │ │ + lsls r0, r5, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r0, #9 │ │ │ │ + lsls r4, r4, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc2 0, cr0, [ip, #360] @ 0x168 │ │ │ │ - lsls r2, r6, #9 │ │ │ │ + stc2 0, cr0, [ip, #360]! @ 0x168 │ │ │ │ + lsls r2, r2, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r4, #9 │ │ │ │ + lsls r4, r0, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r4, #8 │ │ │ │ + lsls r2, r0, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r0, #7 │ │ │ │ + lsls r2, r4, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r1, #6 │ │ │ │ + lsls r6, r5, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r0, #4 │ │ │ │ + lsls r6, r4, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r6, r3 │ │ │ │ + movs r6, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, r1 │ │ │ │ + movs r4, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vshr.u32 q0, q5, #16 │ │ │ │ - vqadd.u64 q8, q5, q5 │ │ │ │ - stc2 0, cr0, [r6], {90} @ 0x5a │ │ │ │ - stc2 0, cr0, [r8], #-360 @ 0xfffffe98 │ │ │ │ - @ instruction: 0xeb32005a │ │ │ │ + vshr.u16 q8, q5, #16 │ │ │ │ + vshr.u16 q0, q5, #6 │ │ │ │ + stc2 0, cr0, [r6], #-360 @ 0xfffffe98 │ │ │ │ + mcrr2 0, 5, r0, r8, cr10 │ │ │ │ + adcs.w r0, r2, sl, lsr #1 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r8 │ │ │ │ str.w r4, [sp, #109] @ 0x6d │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str.w r4, [sp, #117] @ 0x75 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ @@ -180496,28 +180496,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 303a78 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 28c9b0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ - stc2l 0, cr0, [sl], #-360 @ 0xfffffe98 │ │ │ │ + stc2 0, cr0, [sl], {90} @ 0x5a │ │ │ │ str r0, [r4, r7] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (303a90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ add r3, pc, #408 @ (adr r3, 303c2c ) │ │ │ │ lsls r2, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (303aa0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ nop │ │ │ │ add r3, pc, #360 @ (adr r3, 303c0c ) │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180525,156 +180525,156 @@ │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (303b04 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r2, [pc, #64] @ (303b08 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r1, [pc, #56] @ (303b0c ) │ │ │ │ ldr r0, [pc, #56] @ (303b10 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (303b14 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7340c8 │ │ │ │ + bl 7340f8 │ │ │ │ ldr r2, [pc, #40] @ (303b18 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 736e80 │ │ │ │ - @ instruction: 0xfbd2005a │ │ │ │ + b.w 736eb0 │ │ │ │ + @ instruction: 0xfbf2005a │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbc8005a │ │ │ │ - str r2, [r1, #28] │ │ │ │ + @ instruction: 0xfbe8005a │ │ │ │ + str r2, [r5, #28] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r5, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r4], {91} @ 0x5b │ │ │ │ - @ instruction: 0xfbc8005a │ │ │ │ + stc 0, cr0, [r4], #-364 @ 0xfffffe94 │ │ │ │ + @ instruction: 0xfbe8005a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #76] @ (303b78 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (303b7c ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r2, [pc, #64] @ (303b80 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r1, [pc, #56] @ (303b84 ) │ │ │ │ ldr r0, [pc, #56] @ (303b88 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (303b8c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7340c8 │ │ │ │ + bl 7340f8 │ │ │ │ ldr r2, [pc, #40] @ (303b90 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 736e80 │ │ │ │ - @ instruction: 0xfbb6005a │ │ │ │ + b.w 736eb0 │ │ │ │ + @ instruction: 0xfbd6005a │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbac005a │ │ │ │ - str r2, [r2, #20] │ │ │ │ + @ instruction: 0xfbcc005a │ │ │ │ + str r2, [r6, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r1, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb8c005b │ │ │ │ - @ instruction: 0xfbcc005a │ │ │ │ + sub.w r0, ip, fp, lsr #1 │ │ │ │ + @ instruction: 0xfbec005a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r6, [pc, #212] @ (303c80 ) │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ ldr r5, [pc, #208] @ (303c84 ) │ │ │ │ ldr r2, [pc, #212] @ (303c88 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #212] @ (303c8c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #212] @ (303c90 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 303c3a │ │ │ │ ldr r2, [pc, #188] @ (303c94 ) │ │ │ │ mov r0, r4 │ │ │ │ add.w r3, r6, #8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r2 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 303c50 │ │ │ │ ldr r1, [pc, #156] @ (303c98 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 736104 │ │ │ │ + bl 736134 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 303c60 │ │ │ │ ldr r3, [pc, #144] @ (303c9c ) │ │ │ │ ldr r1, [pc, #144] @ (303ca0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r7, r3] │ │ │ │ mov r2, r5 │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ ldr r1, [pc, #136] @ (303ca4 ) │ │ │ │ mov r2, r5 │ │ │ │ uxtb r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 303c70 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ uxtb r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -180687,102 +180687,102 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #84] @ (303ca8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f00c │ │ │ │ + bl 87f03c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r0, [pc, #72] @ (303cac ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f00c │ │ │ │ + bl 87f03c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r0, [pc, #60] @ (303cb0 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ movs r2, #178 @ 0xb2 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - adcs r0, r6 │ │ │ │ + sbcs r0, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xfbc0005a │ │ │ │ - ldr r7, [pc, #416] @ (303e2c ) │ │ │ │ + @ instruction: 0xfbe0005a │ │ │ │ + ldr r7, [pc, #544] @ (303eac ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #6 │ │ │ │ + movs r1, #38 @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ str r0, [r7, r1] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xfbb8005a │ │ │ │ - str r5, [sp, #400] @ 0x190 │ │ │ │ + @ instruction: 0xfbd8005a │ │ │ │ + str r5, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (303d50 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbea005a │ │ │ │ - ldr r6, [r1, #52] @ 0x34 │ │ │ │ + stc2 0, cr0, [sl], {90} @ 0x5a │ │ │ │ + ldr r6, [r5, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xfb54005a │ │ │ │ - @ instruction: 0xfb68005a │ │ │ │ - @ instruction: 0xfb86005a │ │ │ │ + @ instruction: 0xfb74005a │ │ │ │ + @ instruction: 0xfb88005a │ │ │ │ + @ instruction: 0xfba6005a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r4, [pc, #172] @ (303d78 ) │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ ldr r5, [pc, #168] @ (303d7c ) │ │ │ │ ldr r2, [pc, #172] @ (303d80 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #172] @ (303d84 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #172] @ (303d88 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 303d42 │ │ │ │ ldr r2, [pc, #148] @ (303d8c ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 303d58 │ │ │ │ ldr r1, [pc, #120] @ (303d90 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 736104 │ │ │ │ + bl 736134 │ │ │ │ cbz r0, 303d68 │ │ │ │ ldr r3, [pc, #108] @ (303d94 ) │ │ │ │ ldr r1, [pc, #112] @ (303d98 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ ldr r2, [pc, #100] @ (303d9c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2fd4f8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -180792,146 +180792,146 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #68] @ (303da0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f00c │ │ │ │ + bl 87f03c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r0, [pc, #56] @ (303da4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f00c │ │ │ │ + bl 87f03c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ - eors r0, r2 │ │ │ │ + eors r0, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xfb44005a │ │ │ │ - ldr r6, [pc, #288] @ (303ea4 ) │ │ │ │ + @ instruction: 0xfb64005a │ │ │ │ + ldr r6, [pc, #416] @ (303f24 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r4, #7 │ │ │ │ + movs r0, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r7, [pc, #352] @ (303eec ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xfa9a005a │ │ │ │ - @ instruction: 0xfb38005a │ │ │ │ + @ instruction: 0xfaba005a │ │ │ │ + @ instruction: 0xfb58005a │ │ │ │ ldr r5, [pc, #176] @ (303e48 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb60005a │ │ │ │ - @ instruction: 0xfb5a005a │ │ │ │ - @ instruction: 0xfadc005a │ │ │ │ - @ instruction: 0xfaf4005a │ │ │ │ + @ instruction: 0xfb80005a │ │ │ │ + @ instruction: 0xfb7a005a │ │ │ │ + @ instruction: 0xfafc005a │ │ │ │ + @ instruction: 0xfb14005a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 303df0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (303df4 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #52] @ (303df8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r7, #130 @ 0x82 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr??.w r0, [r0, #90] @ 0x5a │ │ │ │ - ldrsh.w r0, [r6, #90] @ 0x5a │ │ │ │ + ldr??.w r0, [r6, #90] @ 0x5a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 303e44 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (303e48 ) │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #52] @ (303e4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r7, #14 │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr??.w r0, [ip, sl, lsl #1] │ │ │ │ - @ instruction: 0xfa06005a │ │ │ │ + ldrsb.w r0, [ip, #90] @ 0x5a │ │ │ │ + @ instruction: 0xfa26005a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 303e88 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (303e8c ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #36] @ (303e90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b998 │ │ │ │ - subs r6, #186 @ 0xba │ │ │ │ + subs r6, #218 @ 0xda │ │ │ │ lsls r7, r5, #1 │ │ │ │ - vld4.16 {d0-d3}, [r8 :64], sl │ │ │ │ - vst4.16 {d0-d3}, [lr :64], sl │ │ │ │ + vst4.16 {d16-d19}, [r8 :64], sl │ │ │ │ + vld4.16 {d0-d3}, [lr :64], sl │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 303ecc │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (303ed0 ) │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #36] @ (303ed4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b998 │ │ │ │ - subs r6, #118 @ 0x76 │ │ │ │ + subs r6, #150 @ 0x96 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str??.w r0, [r4, #90] @ 0x5a │ │ │ │ - vld4.16 {d16-d19}, [lr :64], sl │ │ │ │ + vst4.16 {d0-d3}, [r4 :64], sl │ │ │ │ + vst1.8 @ instruction: 0xf98e005a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 303f7c │ │ │ │ sub sp, #20 │ │ │ │ ldr.w lr, [pc, #144] @ 303f80 │ │ │ │ @@ -180948,23 +180948,23 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 869824 │ │ │ │ + bl 869854 │ │ │ │ cbz r0, 303f42 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ it ls │ │ │ │ strls r3, [r7, #24] │ │ │ │ bhi.n 303f6a │ │ │ │ ldr r2, [pc, #76] @ (303f90 ) │ │ │ │ @@ -180984,29 +180984,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #40] @ (303f94 ) │ │ │ │ ldr r0, [pc, #40] @ (303f98 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87f00c │ │ │ │ + bl 87f03c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ - subs r6, #50 @ 0x32 │ │ │ │ + subs r6, #82 @ 0x52 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r5, [pc, #232] @ (30406c ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [r8, sl, lsl #1] │ │ │ │ - strb.w r0, [r6, #90] @ 0x5a │ │ │ │ + ldrsh.w r0, [r8, sl, lsl #1] │ │ │ │ + strh.w r0, [r6, #90] @ 0x5a │ │ │ │ ldr r4, [pc, #984] @ (30436c ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrb.w r0, [r2, sl, lsl #1] │ │ │ │ - ldrsh.w r0, [r0, sl, lsl #1] │ │ │ │ + ldrh.w r0, [r2, sl, lsl #1] │ │ │ │ + ldr??.w r0, [r0, sl, lsl #1] │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 303fe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -181014,31 +181014,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (303ff0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r5, #110 @ 0x6e │ │ │ │ + subs r5, #142 @ 0x8e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf7dc005a │ │ │ │ - @ instruction: 0xf7c2005a │ │ │ │ + @ instruction: 0xf7fc005a │ │ │ │ + @ instruction: 0xf7e2005a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 304040 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -181046,31 +181046,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (304048 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r5, #22 │ │ │ │ + subs r5, #54 @ 0x36 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf784005a │ │ │ │ - strb.w r0, [lr, sl, lsl #1] │ │ │ │ + @ instruction: 0xf7a4005a │ │ │ │ + strh.w r0, [lr, sl, lsl #1] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #176] @ (304110 ) │ │ │ │ ldr r3, [pc, #176] @ (304114 ) │ │ │ │ @@ -181089,32 +181089,32 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ ldr r2, [pc, #140] @ (304124 ) │ │ │ │ ldr r1, [pc, #140] @ (304128 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 869824 │ │ │ │ + bl 869854 │ │ │ │ cbz r0, 3040d0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi.n 3040fe │ │ │ │ str r3, [r5, #24] │ │ │ │ movs r0, #152 @ 0x98 │ │ │ │ movs r1, #1 │ │ │ │ @@ -181138,33 +181138,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (304130 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87f00c │ │ │ │ + bl 87f03c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #864] @ (304474 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf714005a │ │ │ │ - subs r4, #178 @ 0xb2 │ │ │ │ + @ instruction: 0xf734005a │ │ │ │ + subs r4, #210 @ 0xd2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf714005a │ │ │ │ - ldr r2, [pc, #544] @ (304348 ) │ │ │ │ + @ instruction: 0xf734005a │ │ │ │ + ldr r2, [pc, #672] @ (3043c8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r4, #0 │ │ │ │ + adds r4, r0, #1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r3, [pc, #416] @ (3042d0 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xf79e005a │ │ │ │ + @ instruction: 0xf7be005a │ │ │ │ │ │ │ │ 00304134 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r9, r1 │ │ │ │ @@ -181250,35 +181250,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #960] @ (3045d8 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf75a005a │ │ │ │ + @ instruction: 0xf77a005a │ │ │ │ ldr r2, [pc, #328] @ (30436c ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 00304224 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7354e4 │ │ │ │ + bl 735514 │ │ │ │ ldr r1, [pc, #24] @ (304254 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7336cc │ │ │ │ - bl 7354e4 │ │ │ │ + bl 7336fc │ │ │ │ + bl 735514 │ │ │ │ ldr r1, [pc, #16] @ (304258 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7336cc │ │ │ │ + b.w 7336fc │ │ │ │ ldr??.w pc, [r5, #255]! │ │ │ │ @ instruction: 0xfa67ffff │ │ │ │ │ │ │ │ 0030425c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -181448,62 +181448,62 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0xf65c005a │ │ │ │ - movw r0, #51290 @ 0xc85a │ │ │ │ + @ instruction: 0xf67c005a │ │ │ │ + @ instruction: 0xf66c005a │ │ │ │ + movw r0, #2138 @ 0x85a │ │ │ │ + @ instruction: 0xf63e005a │ │ │ │ @ instruction: 0xf620005a │ │ │ │ - @ instruction: 0xf61e005a │ │ │ │ - addw r0, r0, #2138 @ 0x85a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #232] @ (304540 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30452c │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #212] @ (304544 ) │ │ │ │ ldr r2, [pc, #216] @ (304548 ) │ │ │ │ mov r1, r4 │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #122 @ 0x7a │ │ │ │ ldr r4, [r6, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #200] @ (30454c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #12 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ adds r5, #20 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #180] @ (304550 ) │ │ │ │ ldr r1, [pc, #184] @ (304554 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r6, #1780] @ 0x6f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r6, #1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #0 │ │ │ │ ldr r5, [r0, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 2f90a8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -181554,21 +181554,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf4b6005a │ │ │ │ - subs r1, #6 │ │ │ │ + @ instruction: 0xf4d6005a │ │ │ │ + subs r1, #38 @ 0x26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf4a6005a │ │ │ │ - @ instruction: 0xf4b0005a │ │ │ │ - @ instruction: 0xf4a2005a │ │ │ │ - @ instruction: 0xf4b4005a │ │ │ │ + @ instruction: 0xf4c6005a │ │ │ │ + @ instruction: 0xf4d0005a │ │ │ │ + @ instruction: 0xf4c2005a │ │ │ │ + @ instruction: 0xf4d4005a │ │ │ │ │ │ │ │ 00304558 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #284] @ (304688 ) │ │ │ │ @@ -181680,16 +181680,16 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2f9388 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ mov ip, r9 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfac0005d │ │ │ │ - ubfx r0, ip, #1, #27 │ │ │ │ + @ instruction: 0xfae0005d │ │ │ │ + @ instruction: 0xf3ec005a │ │ │ │ cmp lr, sl │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 0030469c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -181721,19 +181721,19 @@ │ │ │ │ bl 2fcc88 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fca88 │ │ │ │ bl 2f92d0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 7354e4 │ │ │ │ + bl 735514 │ │ │ │ ldr r1, [pc, #456] @ (3048c8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7336cc │ │ │ │ + bl 7336fc │ │ │ │ bl 341690 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 304858 │ │ │ │ ldr r3, [pc, #436] @ (3048cc ) │ │ │ │ mov fp, r0 │ │ │ │ strd r5, r7, [sp, #24] │ │ │ │ @@ -181753,15 +181753,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r0, [fp] │ │ │ │ mov.w r8, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #2 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov.w r9, #8 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -181835,15 +181835,15 @@ │ │ │ │ beq.n 3048a2 │ │ │ │ ldr r1, [pc, #196] @ (3048e0 ) │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #4 │ │ │ │ ldrb.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ bl 2f90a8 │ │ │ │ ldrb.w r3, [r9, #836] @ 0x344 │ │ │ │ @@ -181894,30 +181894,30 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ cmp r8, r1 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #32858 @ 0x805a │ │ │ │ + @ instruction: 0xf2e8005a │ │ │ │ stc2l 15, cr15, [r3, #-1020] @ 0xfffffc04 │ │ │ │ - adds r6, #92 @ 0x5c │ │ │ │ + adds r6, #124 @ 0x7c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r6, #80 @ 0x50 │ │ │ │ + adds r6, #112 @ 0x70 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf268005a │ │ │ │ - @ instruction: 0xf274005a │ │ │ │ - add.w r0, lr, #90 @ 0x5a │ │ │ │ - adds.w r0, sl, #90 @ 0x5a │ │ │ │ + @ instruction: 0xf288005a │ │ │ │ + @ instruction: 0xf294005a │ │ │ │ + @ instruction: 0xf12e005a │ │ │ │ + @ instruction: 0xf13a005a │ │ │ │ mvns r0, r0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - adds r4, #206 @ 0xce │ │ │ │ + adds r4, #238 @ 0xee │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds.w r0, ip, #90 @ 0x5a │ │ │ │ - add.w r0, r8, #90 @ 0x5a │ │ │ │ + @ instruction: 0xf13c005a │ │ │ │ + @ instruction: 0xf128005a │ │ │ │ │ │ │ │ 003048f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -182265,26 +182265,26 @@ │ │ │ │ bl 2f9388 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2f9388 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0c4005a │ │ │ │ - vshr.s32 q0, q5, #18 │ │ │ │ - @ instruction: 0xf0ac005a │ │ │ │ - eors.w r0, r6, #90 @ 0x5a │ │ │ │ - eor.w r0, r0, #90 @ 0x5a │ │ │ │ - vqadd.s64 q0, q4, q5 │ │ │ │ - vqadd.s8 q0, q6, q5 │ │ │ │ - ands.w r0, r2, #90 @ 0x5a │ │ │ │ + @ instruction: 0xf0e4005a │ │ │ │ + vshr.s8 q8, q5, #2 │ │ │ │ + @ instruction: 0xf0cc005a │ │ │ │ + @ instruction: 0xf0b6005a │ │ │ │ + @ instruction: 0xf0a0005a │ │ │ │ + vqadd.s16 q8, q4, q5 │ │ │ │ + vqadd.s32 q0, q6, q5 │ │ │ │ + bics.w r0, r2, #90 @ 0x5a │ │ │ │ + vqadd.s8 q0, q2, q5 │ │ │ │ mcr 0, 7, r0, cr4, cr10, {2} │ │ │ │ - mcr 0, 6, r0, cr4, cr10, {2} │ │ │ │ - mcr 0, 7, r0, cr6, cr10, {2} │ │ │ │ - mrc 0, 3, r0, cr14, cr10, {2} │ │ │ │ + vqadd.s8 q0, q3, q5 │ │ │ │ + mrc 0, 4, r0, cr14, cr10, {2} │ │ │ │ orrs r2, r3 │ │ │ │ mov.w r1, #0 │ │ │ │ iteee ne │ │ │ │ movne r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ ldreq.w r3, [r0, #336] @ 0x150 │ │ │ │ streq.w r2, [r0, #336] @ 0x150 │ │ │ │ @@ -182320,73 +182320,73 @@ │ │ │ │ moveq r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (304d3c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ str r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #44] @ (304d80 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r5, r2 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 304d6e │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3072cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r1, #32] │ │ │ │ + strh r6, [r5, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 72f670 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 72f6a0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #44] @ 304dcc │ │ │ │ ldr r2, [pc, #44] @ (304dd0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (304dd4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r0, #18 │ │ │ │ + adds r0, #50 @ 0x32 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r5, #124 @ 0x7c │ │ │ │ + subs r5, #156 @ 0x9c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r2, #28 │ │ │ │ + lsrs r6, r6, #28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #228] @ (304ed0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -182395,64 +182395,64 @@ │ │ │ │ ldr r1, [pc, #228] @ (304ed8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #208] @ (304edc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #208] @ (304ee0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #196] @ (304ee4 ) │ │ │ │ ldr r1, [pc, #200] @ (304ee8 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #180] @ (304eec ) │ │ │ │ ldr r1, [pc, #184] @ (304ef0 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #164] @ (304ef4 ) │ │ │ │ ldr r1, [pc, #168] @ (304ef8 ) │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #152] @ (304efc ) │ │ │ │ ldr r1, [pc, #152] @ (304f00 ) │ │ │ │ add.w r4, r0, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #136] @ (304f04 ) │ │ │ │ ldr r2, [pc, #140] @ (304f08 ) │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #132] @ (304f0c ) │ │ │ │ @@ -182470,47 +182470,47 @@ │ │ │ │ str r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #124] @ (304f1c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 7307f4 │ │ │ │ + bl 730824 │ │ │ │ ldr r2, [pc, #112] @ (304f20 ) │ │ │ │ ldr r3, [pc, #112] @ (304f24 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r8, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - cmp r7, #198 @ 0xc6 │ │ │ │ + cmp r7, #230 @ 0xe6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r5, #92 @ 0x5c │ │ │ │ + subs r5, #124 @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r7, #12] │ │ │ │ + ldrh r4, [r3, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stc 0, cr0, [r4], #-360 @ 0xfffffe98 │ │ │ │ - ldc 0, cr0, [r6], #-360 @ 0xfffffe98 │ │ │ │ - bcc.n 304e9c │ │ │ │ + mcrr 0, 5, r0, r4, cr10 │ │ │ │ + mrrc 0, 5, r0, r6, cr10 │ │ │ │ + bcc.n 304edc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 304ee8 │ │ │ │ + bmi.n 304f28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #50 @ 0x32 │ │ │ │ + subs r5, #82 @ 0x52 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #74 @ 0x4a │ │ │ │ + subs r5, #106 @ 0x6a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc 0, cr0, [r4], {90} @ 0x5a │ │ │ │ - stc 0, cr0, [lr], #-360 @ 0xfffffe98 │ │ │ │ - stc 0, cr0, [sl], #-360 @ 0xfffffe98 │ │ │ │ + stc 0, cr0, [r4], #-360 @ 0xfffffe98 │ │ │ │ + mcrr 0, 5, r0, lr, cr10 │ │ │ │ + mcrr 0, 5, r0, sl, cr10 │ │ │ │ ldr r4, [r7, r7] │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldrh r2, [r5, #62] @ 0x3e │ │ │ │ lsls r2, r7, #1 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #26 │ │ │ │ @@ -182569,15 +182569,15 @@ │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #68] @ (304fdc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #628] @ 0x274 │ │ │ │ cbnz r3, 304fc6 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -182585,18 +182585,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add.w r0, r0, #1464 @ 0x5b8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3071b4 │ │ │ │ - cmp r6, #34 @ 0x22 │ │ │ │ + cmp r6, #66 @ 0x42 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xeac0005a │ │ │ │ - @ instruction: 0xeaea005a │ │ │ │ + @ instruction: 0xeae0005a │ │ │ │ + add.w r0, sl, sl, lsr #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 305028 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -182604,28 +182604,28 @@ │ │ │ │ ldr r1, [pc, #52] @ (305030 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ bl 300d18 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #1112 @ 0x458 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 300538 │ │ │ │ - cmp r5, #190 @ 0xbe │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ lsls r7, r5, #1 │ │ │ │ - orrs.w r0, ip, sl, lsr #1 │ │ │ │ - eor.w r0, r2, sl, lsr #1 │ │ │ │ + orns r0, ip, sl, lsr #1 │ │ │ │ + @ instruction: 0xeaa2005a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #148] @ 3050d8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -182633,33 +182633,33 @@ │ │ │ │ ldr r1, [pc, #144] @ (3050e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ lsls r1, r4, #28 │ │ │ │ bmi.n 3050be │ │ │ │ lsls r2, r4, #25 │ │ │ │ bpl.n 305098 │ │ │ │ mov.w ip, #2 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r3, #1136] @ 0x470 │ │ │ │ ldr.w r4, [r3, #1148] @ 0x47c │ │ │ │ orr.w r2, r2, ip │ │ │ │ str.w r2, [r3, #1136] @ 0x470 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ lsls r3, r4, #24 │ │ │ │ bmi.n 3050c4 │ │ │ │ lsls r1, r4, #27 │ │ │ │ bmi.n 3050ca │ │ │ │ lsls r2, r4, #29 │ │ │ │ bmi.n 3050d0 │ │ │ │ lsls r3, r4, #30 │ │ │ │ @@ -182667,29 +182667,29 @@ │ │ │ │ movmi.w ip, #16 │ │ │ │ bmi.n 30506e │ │ │ │ ldr r0, [pc, #52] @ (3050e4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87f460 │ │ │ │ + b.w 87f490 │ │ │ │ mov.w ip, #1 │ │ │ │ b.n 30506e │ │ │ │ mov.w ip, #32 │ │ │ │ b.n 30506e │ │ │ │ mov.w ip, #4 │ │ │ │ b.n 30506e │ │ │ │ mov.w ip, #8 │ │ │ │ b.n 30506e │ │ │ │ nop │ │ │ │ - cmp r5, #106 @ 0x6a │ │ │ │ + cmp r5, #138 @ 0x8a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - and.w r0, r8, sl, lsr #1 │ │ │ │ - bics.w r0, r2, sl, lsr #1 │ │ │ │ - ldrd r0, r0, [lr, #360]! @ 0x168 │ │ │ │ + bic.w r0, r8, sl, lsr #1 │ │ │ │ + orrs.w r0, r2, sl, lsr #1 │ │ │ │ + ands.w r0, lr, sl, lsr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ (3051ac ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -182699,81 +182699,81 @@ │ │ │ │ ldr r2, [pc, #172] @ (3051b4 ) │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #156] @ (3051b8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 305138 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #752 @ 0x2f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 300f2c │ │ │ │ ldr r1, [pc, #128] @ (3051bc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 305156 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #1112 @ 0x458 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 300544 │ │ │ │ ldr r1, [pc, #104] @ (3051c0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 305176 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r6, #1464 @ 0x5b8 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 307610 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r2, [pc, #68] @ (3051c4 ) │ │ │ │ ldr r1, [pc, #72] @ (3051c8 ) │ │ │ │ add.w r3, r5, #132 @ 0x84 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #311 @ 0x137 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmp r4, #182 @ 0xb6 │ │ │ │ + cmp r4, #214 @ 0xd6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrd r0, r0, [lr, #-360]! @ 0x168 │ │ │ │ - strd r0, r0, [lr, #-360] @ 0x168 │ │ │ │ - @ instruction: 0xe9be005a │ │ │ │ - ldr r6, [pc, #960] @ (305580 ) │ │ │ │ + @ instruction: 0xe99e005a │ │ │ │ + strd r0, r0, [lr, #-360]! @ 0x168 │ │ │ │ + ldrd r0, r0, [lr, #360] @ 0x168 │ │ │ │ + ldr r7, [pc, #64] @ (305200 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r2, [r1, #0] │ │ │ │ + strh r2, [r5, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrd r0, r0, [lr, #-360]! @ 0x168 │ │ │ │ - ldrd r0, r0, [ip, #-360] @ 0x168 │ │ │ │ + @ instruction: 0xe99e005a │ │ │ │ + ldrd r0, r0, [ip, #-360]! @ 0x168 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 3052a4 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ @@ -182783,65 +182783,65 @@ │ │ │ │ ldr r2, [pc, #192] @ (3052ac ) │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #176] @ (3052b0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 30521a │ │ │ │ ldr r1, [pc, #164] @ (3052b4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 305290 │ │ │ │ ldr r1, [pc, #156] @ (3052b8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 30523a │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #1112 @ 0x458 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 300548 │ │ │ │ ldr r1, [pc, #128] @ (3052bc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 30525a │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #1464 @ 0x5b8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 307740 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #96] @ (3052c0 ) │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r3, [pc, #96] @ (3052c4 ) │ │ │ │ ldr r1, [pc, #96] @ (3052c8 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #294 @ 0x126 │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -182849,29 +182849,29 @@ │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #752 @ 0x2f0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 300ebc │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ + cmp r3, #242 @ 0xf2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia.w sl, {r1, r3, r4, r6} │ │ │ │ - strd r0, r0, [sl], #-360 @ 0x168 │ │ │ │ - @ instruction: 0xe8d8005a │ │ │ │ - b.n 3055b0 │ │ │ │ + ldmia.w sl!, {r1, r3, r4, r6} │ │ │ │ + stmia.w sl, {r1, r3, r4, r6} │ │ │ │ + ldrd r0, r0, [r8], #360 @ 0x168 │ │ │ │ + b.n 3055f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #56] @ (3052f4 ) │ │ │ │ + ldr r6, [pc, #184] @ (305374 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + ldrb r6, [r0, #29] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xe8d2005a │ │ │ │ - cmp r3, #80 @ 0x50 │ │ │ │ + ldrd r0, r0, [r2], #360 @ 0x168 │ │ │ │ + cmp r3, #112 @ 0x70 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrd r0, r0, [r8], #-360 @ 0x168 │ │ │ │ + ldmia.w r8, {r1, r3, r4, r6} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #208] @ (3053b0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -182881,25 +182881,25 @@ │ │ │ │ ldr r2, [pc, #204] @ (3053b8 ) │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #188] @ (3053bc ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 305338 │ │ │ │ ldr r1, [pc, #180] @ (3053c0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 305324 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3027f4 │ │ │ │ mov r3, r7 │ │ │ │ @@ -182908,73 +182908,72 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 300e1c │ │ │ │ ldr r1, [pc, #136] @ (3053c4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 305358 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r8, #1112 @ 0x458 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 30053c │ │ │ │ ldr r1, [pc, #108] @ (3053c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 305378 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r8, #1464 @ 0x5b8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3073e0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r2, [pc, #76] @ (3053cc ) │ │ │ │ ldr r1, [pc, #76] @ (3053d0 ) │ │ │ │ add.w r3, r5, #180 @ 0xb4 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #210 @ 0xd2 │ │ │ │ + cmp r2, #242 @ 0xf2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 3052ec │ │ │ │ + b.n 30532c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305290 │ │ │ │ + b.n 3052d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305374 │ │ │ │ + b.n 3053b4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3054c0 │ │ │ │ + b.n 305500 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #960] @ (305788 ) │ │ │ │ + ldr r5, [pc, #64] @ (305408 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r0, [r1, #24] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - b.n 3053a8 │ │ │ │ + ldrb r0, [r5, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305288 │ │ │ │ + @ instruction: 0xe80c005a │ │ │ │ + b.n 3052c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #264] @ (3054f0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -182984,35 +182983,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #256] @ (3054fc ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #252] @ (305500 ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mov r9, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #232] @ (305504 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #232] @ (305508 ) │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ add.w r4, r5, #4896 @ 0x1320 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #164] @ 3054d8 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [pc, #208] @ (30550c ) │ │ │ │ mov r3, r4 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ @@ -183066,33 +183065,33 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r3 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #202 @ 0xca │ │ │ │ + cmp r1, #234 @ 0xea │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r7, #96 @ 0x60 │ │ │ │ + adds r7, #128 @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r0, #30] │ │ │ │ + strh r0, [r4, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 305208 │ │ │ │ + b.n 305248 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3051a0 │ │ │ │ + b.n 3051e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304f40 │ │ │ │ + b.n 304f80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304f70 │ │ │ │ + b.n 304fb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r4, #16] │ │ │ │ lsls r2, r7, #1 │ │ │ │ - b.n 305390 │ │ │ │ + b.n 3053d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30533c │ │ │ │ + b.n 30537c │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #372] @ (3056a0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -183101,35 +183100,35 @@ │ │ │ │ ldr r1, [pc, #372] @ (3056a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #356] @ (3056ac ) │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #356] @ (3056b0 ) │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r0 │ │ │ │ ldrb.w r2, [fp, #628] @ 0x274 │ │ │ │ ldr.w r8, [fp, #1144] @ 0x478 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 305666 │ │ │ │ orr.w r8, r8, #16 │ │ │ │ str.w r8, [fp, #1144] @ 0x478 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8a8780 │ │ │ │ + bl 8a87b0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #308] @ (3056b4 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #308] @ 3056b8 │ │ │ │ ldr r3, [pc, #308] @ (3056bc ) │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ @@ -183161,17 +183160,17 @@ │ │ │ │ ldr r2, [pc, #244] @ (3056c4 ) │ │ │ │ ldr r1, [pc, #244] @ (3056c8 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w r0, [fp, #448] @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r9 │ │ │ │ - bl 72c7f8 │ │ │ │ + bl 72c828 │ │ │ │ subs r3, r5, #1 │ │ │ │ add.w r5, r5, #4294967295 @ 0xffffffff │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ ite eq │ │ │ │ @@ -183210,53 +183209,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 305650 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8a8780 │ │ │ │ + bl 8a87b0 │ │ │ │ mov r5, r0 │ │ │ │ b.n 30557c │ │ │ │ ldr r0, [pc, #84] @ (3056cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ blx 28d8f0 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r1 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #134 @ 0x86 │ │ │ │ + cmp r0, #166 @ 0xa6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 304ec0 │ │ │ │ + b.n 304f00 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304ee8 │ │ │ │ + b.n 304f28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3050d0 │ │ │ │ + b.n 305110 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305124 │ │ │ │ + b.n 305164 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r0, #50 @ 0x32 │ │ │ │ + cmp r0, #82 @ 0x52 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r0, #48 @ 0x30 │ │ │ │ + cmp r0, #80 @ 0x50 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 305348 │ │ │ │ + b.n 305388 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305320 │ │ │ │ + b.n 305360 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #122 @ 0x7a │ │ │ │ + adds r5, #154 @ 0x9a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [pc, #752] @ (3059bc ) │ │ │ │ + ldr r2, [pc, #880] @ (305a3c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 3051c0 │ │ │ │ + b.n 305200 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003056d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -183272,15 +183271,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add r9, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r8, r0, #4096 @ 0x1000 │ │ │ │ bl 2fb500 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #640] @ (305994 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r4, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -183370,15 +183369,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2f9388 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3058ce │ │ │ │ mov r0, r4 │ │ │ │ adds r6, #224 @ 0xe0 │ │ │ │ - bl 8a8780 │ │ │ │ + bl 8a87b0 │ │ │ │ ldr r3, [pc, #428] @ (3059b4 ) │ │ │ │ mov fp, r0 │ │ │ │ movs r5, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #424] @ (3059b8 ) │ │ │ │ str r7, [sp, #24] │ │ │ │ @@ -183519,60 +183518,60 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ blx 28b674 │ │ │ │ ldr r0, [pc, #96] @ (3059d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ blx 28d8f0 │ │ │ │ nop │ │ │ │ - movs r6, #208 @ 0xd0 │ │ │ │ + movs r6, #240 @ 0xf0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 3060b4 │ │ │ │ + b.n 3060f4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3053ac │ │ │ │ + b.n 3053ec │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 306054 │ │ │ │ + b.n 306094 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r2, r3, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 305334 │ │ │ │ + b.n 305374 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7!, {r1, r4, r5} │ │ │ │ + ldmia r7!, {r1, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305320 │ │ │ │ + b.n 305360 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7!, {r5} │ │ │ │ + ldmia r7!, {r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 3058e4 │ │ │ │ + bvc.n 305924 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3052e4 │ │ │ │ + b.n 305324 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30525c │ │ │ │ + b.n 30529c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30525c │ │ │ │ + b.n 30529c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305270 │ │ │ │ + b.n 3052b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305230 │ │ │ │ + b.n 305270 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305fd8 │ │ │ │ + b.n 306018 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305fd0 │ │ │ │ + b.n 306010 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 305a48 │ │ │ │ + bvc.n 305a88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #80 @ 0x50 │ │ │ │ + movs r4, #112 @ 0x70 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 305cc8 │ │ │ │ + b.n 305d08 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305ecc │ │ │ │ + b.n 305f0c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003059dc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -183602,21 +183601,21 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2f9388 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2f9388 │ │ │ │ nop │ │ │ │ - b.n 305ef0 │ │ │ │ + b.n 305f30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305f48 │ │ │ │ + b.n 305f88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r2, r4, r5, r6} │ │ │ │ + ldmia r4, {r2, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2992] @ 0xbb0 │ │ │ │ subw sp, sp, #1068 @ 0x42c │ │ │ │ mov r4, r0 │ │ │ │ @@ -183876,15 +183875,15 @@ │ │ │ │ adds r3, r1, r2 │ │ │ │ ldrb r2, [r1, r2] │ │ │ │ ldrb r7, [r3, #1] │ │ │ │ ldrd r0, r1, [r3, #8] │ │ │ │ ldr.w r2, [sl, r2, lsl #2] │ │ │ │ mla r7, r2, r8, r7 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ strh.w r0, [fp, r7, lsl #1] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 305cf2 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ sub.w r8, fp, #2 │ │ │ │ @@ -184025,19 +184024,19 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #238 @ 0xee │ │ │ │ lsls r5, r5, #3 │ │ │ │ - movs r0, #66 @ 0x42 │ │ │ │ + movs r0, #98 @ 0x62 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - svc 92 @ 0x5c │ │ │ │ + svc 124 @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 106 @ 0x6a │ │ │ │ + svc 138 @ 0x8a │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00305ea8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -184092,15 +184091,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - svc 54 @ 0x36 │ │ │ │ + svc 86 @ 0x56 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r5, #44 @ 0x2c │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 00305f48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -184446,33 +184445,33 @@ │ │ │ │ b.n 3061e4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - udf #122 @ 0x7a │ │ │ │ + udf #154 @ 0x9a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #44 @ 0x2c │ │ │ │ + udf #76 @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 306318 │ │ │ │ + ble.n 306358 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r2, #70 @ 0x46 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - blt.n 3062c4 │ │ │ │ + bgt.n 306304 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bgt.n 3062e8 │ │ │ │ + bgt.n 306328 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 3062bc │ │ │ │ + bgt.n 3062fc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 306224 │ │ │ │ + blt.n 306264 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003062e0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -184505,19 +184504,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (306344 ) │ │ │ │ movs r2, #8 │ │ │ │ add r4, r2 │ │ │ │ add r1, pc │ │ │ │ b.n 30630e │ │ │ │ - blt.n 30638c │ │ │ │ - lsls r2, r3, #1 │ │ │ │ blt.n 3063cc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bge.n 306340 │ │ │ │ + blt.n 30640c │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + blt.n 306380 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00306348 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -184575,15 +184574,15 @@ │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ strd sl, r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ bl 538a18 │ │ │ │ ldr r0, [pc, #408] @ (306598 ) │ │ │ │ add.w r1, sp, #22 │ │ │ │ add r0, pc │ │ │ │ - bl 8804d8 │ │ │ │ + bl 880508 │ │ │ │ ldr r2, [pc, #400] @ (30659c ) │ │ │ │ ldr r3, [pc, #392] @ (306594 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -184649,27 +184648,27 @@ │ │ │ │ ldr r2, [pc, #224] @ (3065a8 ) │ │ │ │ adds r3, #24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #476 @ 0x1dc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ b.n 3063be │ │ │ │ ldr r2, [pc, #204] @ (3065ac ) │ │ │ │ ldr r3, [pc, #204] @ (3065b0 ) │ │ │ │ ldr r1, [pc, #208] @ (3065b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #539 @ 0x21b │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 306408 │ │ │ │ cmp fp, r3 │ │ │ │ beq.n 306556 │ │ │ │ adds.w r0, r4, #24 │ │ │ │ mov.w r6, #8 │ │ │ │ adc.w r1, r5, #0 │ │ │ │ movs r7, #0 │ │ │ │ @@ -184692,28 +184691,28 @@ │ │ │ │ ldr r3, [pc, #124] @ (3065bc ) │ │ │ │ ldr r1, [pc, #124] @ (3065c0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, sl, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #522 @ 0x20a │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 306408 │ │ │ │ ldr r3, [pc, #108] @ (3065c4 ) │ │ │ │ ldr r2, [pc, #108] @ (3065c8 ) │ │ │ │ ldr r1, [pc, #112] @ (3065cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #24 │ │ │ │ mov.w r2, #490 @ 0x1ea │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3064d8 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -184726,37 +184725,37 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r7, #3 │ │ │ │ cmp r0, #48 @ 0x30 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - subs r6, r2, r0 │ │ │ │ + subs r6, r6, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bls.n 3064ec │ │ │ │ + bls.n 30652c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 30658c │ │ │ │ + bge.n 3065cc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 3065a0 │ │ │ │ + bge.n 3065e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r6, r7 │ │ │ │ + subs r0, r2, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bls.n 3064b8 │ │ │ │ + bls.n 3064f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 306630 │ │ │ │ + bls.n 306670 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r2, r6 │ │ │ │ + adds r4, r6, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bls.n 306608 │ │ │ │ + bls.n 306648 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r7, r5 │ │ │ │ + adds r4, r3, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bls.n 306650 │ │ │ │ + bls.n 306690 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 3065d4 │ │ │ │ + bls.n 306614 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003065d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -184918,23 +184917,23 @@ │ │ │ │ add sp, #92 @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 87e8b8 │ │ │ │ + bl 87e8e8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 306746 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ movs r6, #84 @ 0x54 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3067f0 │ │ │ │ + bls.n 306830 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r4, #242 @ 0xf2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 0030678c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -184943,24 +184942,24 @@ │ │ │ │ ldr r1, [pc, #84] @ (3067f0 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #84] @ (3067f4 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 736104 │ │ │ │ + bl 736134 │ │ │ │ ldr.w ip, [pc, #72] @ 3067f8 │ │ │ │ ldr r2, [pc, #72] @ (3067fc ) │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cbz r0, 3067de │ │ │ │ add.w r0, r0, #5248 @ 0x1480 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ orrs r3, r2 │ │ │ │ bne.n 3067de │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ orrs r3, r2 │ │ │ │ @@ -184969,21 +184968,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bcs.n 3067c0 │ │ │ │ + bcc.n 306800 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #16 │ │ │ │ + movs r4, #48 @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r4, r4, #28 │ │ │ │ + asrs r4, r0, #29 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bcs.n 306740 │ │ │ │ + bcs.n 306780 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00306800 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -184993,24 +184992,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #112] @ (306888 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #100] @ (30688c ) │ │ │ │ ldr r1, [pc, #100] @ (306890 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cbz r3, 306852 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -185022,34 +185021,34 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 308738 │ │ │ │ ldr r1, [pc, #48] @ (306894 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7341b4 │ │ │ │ + bl 7341e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30683e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 308338 │ │ │ │ nop │ │ │ │ - asrs r4, r7, #27 │ │ │ │ + asrs r4, r3, #28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bne.n 30688c │ │ │ │ + bne.n 3068cc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 3068e8 │ │ │ │ + bvc.n 306928 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #38 @ 0x26 │ │ │ │ + movs r3, #70 @ 0x46 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r1, #120] @ 0x78 │ │ │ │ + ldr r0, [r5, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bvs.n 306884 │ │ │ │ + bvc.n 3068c4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00306898 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -185162,19 +185161,19 @@ │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bvs.n 306904 │ │ │ │ + bvs.n 306944 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #96 @ 0x60 │ │ │ │ + movs r2, #128 @ 0x80 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r7, sp, #568 @ 0x238 │ │ │ │ + add r7, sp, #696 @ 0x2b8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #504] @ 306bec │ │ │ │ sub sp, #12 │ │ │ │ @@ -185244,15 +185243,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 306a0c │ │ │ │ ldr r0, [pc, #332] @ (306bfc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 306a0c │ │ │ │ ldr r3, [pc, #304] @ (306bf0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 306a0c │ │ │ │ @@ -185265,15 +185264,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 306a0c │ │ │ │ ldr r0, [pc, #288] @ (306c04 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 306a0c │ │ │ │ ldr r2, [pc, #256] @ (306bf0 ) │ │ │ │ movs r3, #12 │ │ │ │ mla r3, r3, r1, r0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -185289,15 +185288,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 306a0c │ │ │ │ ldr r0, [pc, #236] @ (306c0c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 306a0c │ │ │ │ ldr r3, [pc, #192] @ (306bf0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 306a0a │ │ │ │ @@ -185310,15 +185309,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 306a0a │ │ │ │ ldr r0, [pc, #188] @ (306c14 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 306a0a │ │ │ │ ldr r2, [pc, #140] @ (306bf0 ) │ │ │ │ movs r3, #12 │ │ │ │ mla r3, r3, r1, r0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -185333,15 +185332,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 306a0c │ │ │ │ ldr r0, [pc, #132] @ (306c1c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 306a0c │ │ │ │ movs r3, #12 │ │ │ │ ldrb.w r2, [r0, #3260] @ 0xcbc │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr r1, [r0, r3] │ │ │ │ cbz r2, 306bb4 │ │ │ │ @@ -185361,69 +185360,69 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 306a0c │ │ │ │ ldr r0, [pc, #68] @ (306c24 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 306a0c │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 306c7c │ │ │ │ + bpl.n 306cbc │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #816] @ (306f34 ) │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 306bf0 │ │ │ │ + bpl.n 306c30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 306b4c │ │ │ │ + bmi.n 306b8c │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 306cac │ │ │ │ + bmi.n 306cec │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 306c08 │ │ │ │ + bmi.n 306c48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 306b4c │ │ │ │ + bcc.n 306b8c │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #92] @ 306c9c │ │ │ │ ldr r2, [pc, #92] @ (306ca0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (306ca4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #76] @ (306ca8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 306c80 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 306c80 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -185438,21 +185437,21 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 306c6e │ │ │ │ ldr.w r0, [r4, #1480] @ 0x5c8 │ │ │ │ subs r0, r0, r3 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ b.n 306c6e │ │ │ │ - asrs r0, r4, #11 │ │ │ │ + asrs r0, r0, #12 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r6, r0, #4 │ │ │ │ + subs r6, r4, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ + ldr r0, [r1, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcs.n 306c84 │ │ │ │ + bcc.n 306cc4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r5, r0 │ │ │ │ @@ -185480,28 +185479,28 @@ │ │ │ │ ldr r1, [pc, #140] @ (306d84 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r5, [r0, #28] │ │ │ │ mov r6, r0 │ │ │ │ cbz r5, 306d42 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #108] @ (306d88 ) │ │ │ │ ldr r1, [pc, #112] @ (306d8c ) │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 306d34 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ cbz r0, 306d42 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ @@ -185531,23 +185530,23 @@ │ │ │ │ nop │ │ │ │ subs r4, r5, #5 │ │ │ │ lsls r5, r5, #3 │ │ │ │ lsls r7, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #8 │ │ │ │ + asrs r2, r2, #9 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r0, r3, #1 │ │ │ │ + subs r0, r7, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r3, #152 @ 0x98 │ │ │ │ + adds r3, #184 @ 0xb8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2, r4} │ │ │ │ + ldmia r5, {r1, r2, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r5, {r1, r3, r5} │ │ │ │ + ldmia r5!, {r1, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r4, r6, #3 │ │ │ │ lsls r5, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -185593,15 +185592,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ mov fp, r0 │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ cmp r3, r6 │ │ │ │ beq.n 306e3e │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 306e04 │ │ │ │ @@ -185627,15 +185626,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (306eb0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 32ba9c │ │ │ │ mov r0, r5 │ │ │ │ - bl 732e94 │ │ │ │ + bl 732ec4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 306e04 │ │ │ │ b.n 306e28 │ │ │ │ ldr r3, [pc, #60] @ (306eb4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -185645,33 +185644,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 306dca │ │ │ │ ldr r0, [pc, #44] @ (306ebc ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 306dca │ │ │ │ subs r4, r0, #2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #4 │ │ │ │ + asrs r4, r1, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bcs.n 306f20 │ │ │ │ + bcs.n 306f60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r4, #52] @ 0x34 │ │ │ │ + str r2, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 306fb8 │ │ │ │ + bne.n 306df8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (307024 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -185721,25 +185720,25 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str.w r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r4 │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cmp r2, r6 │ │ │ │ bne.n 306f40 │ │ │ │ ldr r1, [pc, #204] @ (307034 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r7, #3076] @ 0xc04 │ │ │ │ ldr r2, [pc, #188] @ (307038 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 306f06 │ │ │ │ @@ -185755,15 +185754,15 @@ │ │ │ │ bpl.n 306f06 │ │ │ │ ldr r0, [pc, #172] @ (307044 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r7, #3072] @ 0xc00 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldrb.w r3, [r0, #3260] @ 0xcbc │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, #0 │ │ │ │ str.w r3, [r0, #3072] @ 0xc00 │ │ │ │ ldr r3, [pc, #124] @ (307038 ) │ │ │ │ @@ -185783,15 +185782,15 @@ │ │ │ │ bpl.n 306f06 │ │ │ │ ldr r0, [pc, #112] @ (30704c ) │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ mov r2, r6 │ │ │ │ bl 306d94 │ │ │ │ ldr r3, [pc, #68] @ (307038 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 306f06 │ │ │ │ @@ -185811,75 +185810,75 @@ │ │ │ │ strd r6, r4, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ b.n 306fe0 │ │ │ │ ldr.w r3, [r7, #3076] @ 0xc04 │ │ │ │ b.n 306f78 │ │ │ │ adds r0, r4, #5 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - lsrs r2, r6, #31 │ │ │ │ + asrs r2, r2, #32 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - beq.n 30702c │ │ │ │ + bne.n 30706c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r3, #32] │ │ │ │ + str r0, [r7, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 307010 │ │ │ │ + bne.n 307050 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 306fd4 │ │ │ │ + beq.n 307014 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r5, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 307014 │ │ │ │ + bne.n 307054 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [pc, #176] @ (307104 ) │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 306f5c │ │ │ │ + beq.n 306f9c │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [r0, #20] │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #152] @ (307108 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #148] @ (30710c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r2, [pc, #144] @ (307110 ) │ │ │ │ ldr r1, [pc, #144] @ (307114 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r6, [r0, #28] │ │ │ │ cbz r6, 3070f0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #112] @ (307118 ) │ │ │ │ ldr r1, [pc, #112] @ (30711c ) │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 3070c4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ cbz r0, 3070f0 │ │ │ │ cmp.w sl, #0 │ │ │ │ @@ -185895,37 +185894,37 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r7, #0] │ │ │ │ ldr r1, [pc, #56] @ (307120 ) │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 736ba0 │ │ │ │ + bl 736bd0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r4, #26 │ │ │ │ + lsrs r6, r0, #27 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r0, r1, r3 │ │ │ │ + subs r0, r5, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #10 │ │ │ │ + adds r0, #42 @ 0x2a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6, {r1, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #108] @ (3071a4 ) │ │ │ │ @@ -185939,15 +185938,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cbnz r3, 307194 │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30719a │ │ │ │ ldr r2, [pc, #72] @ (3071b0 ) │ │ │ │ cmp r5, r0 │ │ │ │ @@ -185966,21 +185965,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 307166 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ subs r2, r0, r4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r6!, {r3, r4} │ │ │ │ + ldmia r6!, {r3, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r3 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 003071b4 : │ │ │ │ @@ -186043,15 +186042,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w fp, [r0, #120] @ 0x78 │ │ │ │ bl 306c28 │ │ │ │ cbz r0, 307270 │ │ │ │ ubfx r1, fp, #3, #5 │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ lsls r2, r1 │ │ │ │ @@ -186084,19 +186083,19 @@ │ │ │ │ subs r0, r6, r1 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r4, r1] │ │ │ │ lsls r6, r7, #3 │ │ │ │ mrc2 15, 2, pc, cr9, cr15, {7} │ │ │ │ - lsrs r4, r3, #20 │ │ │ │ + lsrs r4, r7, #20 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r6!, {r1, r3, r5} │ │ │ │ + ldmia r6, {r1, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r4, [r4, r4] │ │ │ │ + ldrsh r4, [r0, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, r7, r6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 003072cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186118,15 +186117,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #180] @ (3073b8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ cbnz r3, 307336 │ │ │ │ ldr r2, [pc, #172] @ (3073bc ) │ │ │ │ ldr r3, [pc, #156] @ (3073b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -186146,29 +186145,29 @@ │ │ │ │ ldr r2, [pc, #132] @ (3073c0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (3073c4 ) │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ - bl 72f284 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72f2b4 │ │ │ │ ldr r2, [pc, #116] @ (3073c8 ) │ │ │ │ ldr r1, [pc, #120] @ (3073cc ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #108] @ (3073d0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbnz r3, 30739a │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 30730e │ │ │ │ ldr r3, [pc, #84] @ (3073d4 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -186176,48 +186175,48 @@ │ │ │ │ ldr r1, [pc, #84] @ (3073dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 30730e │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ b.n 30737e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r0, #17 │ │ │ │ + lsrs r4, r4, #17 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r6, r2, r5 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r6} │ │ │ │ + ldmia r5, {r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r0, [r4, r1] │ │ │ │ + ldrsh r0, [r0, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, r5, r4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - adds r2, r2, r0 │ │ │ │ + adds r2, r6, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ + str r2, [r2, #72] @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r5, r7] │ │ │ │ + ldrsh r0, [r1, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [sp, #880] @ 0x370 │ │ │ │ + ldr r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r2, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r4, #14 │ │ │ │ + lsrs r2, r0, #15 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r6} │ │ │ │ + ldmia r5!, {r2, r3, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2, r4, r6} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003073e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -186238,15 +186237,15 @@ │ │ │ │ ldr r1, [pc, #420] @ (3075b4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #412] @ (3075b8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3074be │ │ │ │ ldrb.w r3, [r6, #3260] @ 0xcbc │ │ │ │ cbnz r3, 30745a │ │ │ │ ldr r2, [pc, #396] @ (3075bc ) │ │ │ │ ldr r3, [pc, #380] @ (3075b0 ) │ │ │ │ @@ -186266,37 +186265,37 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #356] @ (3075c0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30742e │ │ │ │ ldr r2, [pc, #340] @ (3075c4 ) │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r4, #132 @ 0x84 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ bl 446eb4 │ │ │ │ ldr r2, [pc, #320] @ (3075c8 ) │ │ │ │ ldr r1, [pc, #324] @ (3075cc ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r7 │ │ │ │ - bl 72c7f8 │ │ │ │ + bl 72c828 │ │ │ │ ldr.w r3, [r5, #1140] @ 0x474 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30742e │ │ │ │ ldr r1, [pc, #292] @ (3075d0 ) │ │ │ │ add.w r3, r4, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #288] @ (3075d4 ) │ │ │ │ mov.w r2, #306 @ 0x132 │ │ │ │ @@ -186308,40 +186307,40 @@ │ │ │ │ ldr r1, [pc, #276] @ (3075dc ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r5, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ - bl 72f284 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72f2b4 │ │ │ │ ldr r2, [pc, #260] @ (3075e0 ) │ │ │ │ ldr r1, [pc, #260] @ (3075e4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r8, r0 │ │ │ │ bl 446eac │ │ │ │ ldr r1, [pc, #244] @ (3075e8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 307574 │ │ │ │ mov r0, r4 │ │ │ │ bl 44b16c │ │ │ │ ldr r1, [pc, #228] @ (3075ec ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 307584 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 307588 │ │ │ │ @@ -186359,15 +186358,15 @@ │ │ │ │ ldr r1, [pc, #176] @ (3075f4 ) │ │ │ │ str r2, [r6, r3] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #172] @ (3075f8 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #164] @ (3075fc ) │ │ │ │ ldr r3, [pc, #88] @ (3075b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186376,83 +186375,83 @@ │ │ │ │ movs r1, #2 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f84e8 │ │ │ │ ldr r1, [pc, #136] @ (307600 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 307500 │ │ │ │ b.n 307506 │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ ldr r3, [pc, #120] @ (307604 ) │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [pc, #120] @ (307608 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #120] @ (30760c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r5, #12 │ │ │ │ + lsrs r2, r1, #13 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r0, r0, r1 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, r5] │ │ │ │ + ldrb r2, [r5, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r2, r3, r4} │ │ │ │ + ldmia r4, {r2, r3, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, r1, r0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r0, #27 │ │ │ │ + asrs r6, r4, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #8 │ │ │ │ + cmp r4, #40 @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4!, {r7} │ │ │ │ + ldmia r4!, {r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r1, #26 │ │ │ │ + asrs r4, r5, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r5, #44] @ 0x2c │ │ │ │ + str r4, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r3, r1] │ │ │ │ + ldrb r6, [r7, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #328] @ 0x148 │ │ │ │ + ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r5, #7 │ │ │ │ + lsrs r6, r1, #8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ + str r6, [r1, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r0, #24 │ │ │ │ + asrs r6, r4, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r4, #27 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r3!, {r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r2, #6 │ │ │ │ + lsrs r4, r6, #6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r1, r3, r6} │ │ │ │ + ldmia r3, {r1, r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00307610 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -186472,41 +186471,41 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov.w r0, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #196] @ (307714 ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #196] @ (307718 ) │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #192] @ (30771c ) │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ - bl 73317c │ │ │ │ - bl 72f284 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72f2b4 │ │ │ │ ldr r2, [pc, #172] @ (307720 ) │ │ │ │ ldr r1, [pc, #172] @ (307724 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #160] @ (307728 ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbnz r3, 3076ee │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ bcs.n 3076f4 │ │ │ │ @@ -186522,67 +186521,67 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 3076fa │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f224 │ │ │ │ + b.w 72f254 │ │ │ │ ldr r3, [pc, #100] @ (307734 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3076ac │ │ │ │ ldr r3, [pc, #96] @ (307738 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3076ac │ │ │ │ ldr r0, [pc, #88] @ (30773c ) │ │ │ │ ubfx r1, r7, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3076ac │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 3076a4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r7, #3 │ │ │ │ + lsrs r6, r3, #4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r2, #24 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, r4] │ │ │ │ + ldrh r6, [r0, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r6, r4, #23 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - asrs r2, r7, #19 │ │ │ │ + asrs r2, r3, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r2, #20] │ │ │ │ + str r6, [r6, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r0, r3] │ │ │ │ + ldrh r6, [r4, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r4, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #22 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrsh r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r5, r7} │ │ │ │ + ldmia r2!, {r1, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00307740 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -186605,61 +186604,61 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #372] @ (3078fc ) │ │ │ │ ldr r1, [pc, #372] @ (307900 ) │ │ │ │ add.w ip, r4, #84 @ 0x54 │ │ │ │ ldr r7, [r0, #120] @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ - bl 72f284 │ │ │ │ + bl 72f2b4 │ │ │ │ ldr r2, [pc, #348] @ (307904 ) │ │ │ │ ldr r1, [pc, #348] @ (307908 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ubfx r7, r7, #3, #5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #332] @ (30790c ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r8, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 30786c │ │ │ │ ldr r3, [pc, #312] @ (307910 ) │ │ │ │ cmp.w r7, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ bcs.n 307876 │ │ │ │ cbnz r3, 30784a │ │ │ │ movs r4, #1 │ │ │ │ strb r4, [r5, #29] │ │ │ │ mov r0, r4 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ movs r3, #12 │ │ │ │ strd r0, r1, [r5, #32] │ │ │ │ lsl.w r1, r4, r8 │ │ │ │ ldr r4, [pc, #264] @ (307914 ) │ │ │ │ mov r0, r9 │ │ │ │ mla r5, r3, r7, sl │ │ │ │ ldr r2, [pc, #260] @ (307918 ) │ │ │ │ @@ -186669,15 +186668,15 @@ │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ orrs r6, r1 │ │ │ │ ldr r1, [pc, #252] @ (30791c ) │ │ │ │ str r6, [r5, #4] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #244] @ (307920 ) │ │ │ │ ldr r3, [pc, #184] @ (3078e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186697,32 +186696,32 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3077e6 │ │ │ │ ldr r0, [pc, #204] @ (30792c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3077e6 │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ ldr r3, [pc, #156] @ (307910 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3078bc │ │ │ │ ldr r3, [pc, #180] @ (307930 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #180] @ (307934 ) │ │ │ │ ldr r1, [pc, #184] @ (307938 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r2, [pc, #168] @ (30793c ) │ │ │ │ ldr r3, [pc, #80] @ (3078e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186746,64 +186745,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 307878 │ │ │ │ ldr r0, [pc, #108] @ (307940 ) │ │ │ │ mov r2, r8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 307878 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r4, #19 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #31 │ │ │ │ + lsls r4, r4, #31 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [r7, r7] │ │ │ │ + ldrh r2, [r3, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r6, r1, #19 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r0, #15 │ │ │ │ + asrs r4, r4, #15 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r4, #0] │ │ │ │ + str r2, [r0, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r2, r6] │ │ │ │ + ldr r2, [r6, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #536] @ 0x218 │ │ │ │ + ldr r3, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #28 │ │ │ │ + lsls r6, r6, #28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r6, r7, #12 │ │ │ │ + asrs r6, r3, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r6, [r2, r6] │ │ │ │ + ldrsh r6, [r6, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r6, r1, #16 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrsh r4, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r6} │ │ │ │ + ldmia r1!, {r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r5, #26 │ │ │ │ + lsls r0, r1, #27 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r0!, {r1, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r6} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r6, r4, #14 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r0!, {r2, r4, r6, r7} │ │ │ │ + ldmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00307944 : │ │ │ │ ldrb.w r3, [r0, #3260] @ 0xcbc │ │ │ │ cbnz r3, 30795c │ │ │ │ ldrb.w r3, [r0, #3261] @ 0xcbd │ │ │ │ mov r0, r3 │ │ │ │ @@ -186819,34 +186818,34 @@ │ │ │ │ sub sp, #16 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ ldr r3, [r1, #20] │ │ │ │ ldr r1, [pc, #112] @ (3079e4 ) │ │ │ │ mov r0, r3 │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cbz r0, 3079ca │ │ │ │ ldr r1, [pc, #100] @ (3079e8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r0, 3079ce │ │ │ │ ldr.w ip, [pc, #88] @ 3079ec │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ (3079f0 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add.w ip, ip, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r0, #405] @ 0x195 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -186859,21 +186858,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r1, r4, r6} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r1, #22 │ │ │ │ + lsls r4, r5, #22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r0!, {r6} │ │ │ │ + ldmia r0!, {r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003079f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -186905,45 +186904,45 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 530544 │ │ │ │ ldr r1, [pc, #64] @ (307a8c ) │ │ │ │ addw r2, r4, #3256 @ 0xcb8 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 736ad8 │ │ │ │ + bl 736b08 │ │ │ │ ldr r1, [pc, #52] @ (307a90 ) │ │ │ │ movs r3, #1 │ │ │ │ addw r2, r4, #3258 @ 0xcba │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 736ad8 │ │ │ │ + b.w 736b08 │ │ │ │ ldr r3, [pc, #36] @ (307a94 ) │ │ │ │ mov.w r2, #502 @ 0x1f6 │ │ │ │ ldr r1, [pc, #32] @ (307a98 ) │ │ │ │ ldr r0, [pc, #36] @ (307a9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ lsls r2, r7, #1 │ │ │ │ - stmia r7!, {r4, r6, r7} │ │ │ │ + stmia r7!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r2, r4, r6, r7} │ │ │ │ + stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r6, #18 │ │ │ │ + lsls r0, r2, #19 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stmia r6!, {r1, r3, r5, r6} │ │ │ │ + stmia r6!, {r1, r3, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r7} │ │ │ │ + stmia r7!, {r1, r2, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00307aa0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -187024,15 +187023,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r0, #6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r6, r5, #3 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 00307b88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -187490,43 +187489,43 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2f9388 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2f9388 │ │ │ │ - stmia r6!, {r3, r4, r6, r7} │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r6, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r4, r6, r7} │ │ │ │ + stmia r6!, {r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r7} │ │ │ │ + stmia r6!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r3} │ │ │ │ + stmia r6!, {r2, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmia r6!, {r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r5} │ │ │ │ + stmia r6!, {r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r2, r4} │ │ │ │ + stmia r6!, {r1, r2, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r2, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r3, r4} │ │ │ │ + stmia r5!, {r3, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r3, #14 │ │ │ │ + stmia r4!, {r3, r4, r5} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + lsrs r2, r7, #14 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [sp, #800] @ 0x320 │ │ │ │ + ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 003080ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -187589,27 +187588,27 @@ │ │ │ │ bl 2f9388 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f9388 │ │ │ │ nop │ │ │ │ - stmia r2!, {r3, r4} │ │ │ │ + stmia r2!, {r3, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, sp, #184 @ 0xb8 │ │ │ │ + add r6, sp, #312 @ 0x138 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, pc, #696 @ (adr r5, 308420 ) │ │ │ │ + add r5, pc, #824 @ (adr r5, 3084a0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, pc, #624 @ (adr r5, 3083e0 ) │ │ │ │ + add r5, pc, #752 @ (adr r5, 308460 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bgt.n 308248 │ │ │ │ + bgt.n 308088 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, sp, #904 @ 0x388 │ │ │ │ + add r6, sp, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00308178 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -187650,27 +187649,27 @@ │ │ │ │ add r0, pc │ │ │ │ bl 2fb388 │ │ │ │ ldr r1, [pc, #300] @ (308314 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 737b30 │ │ │ │ + bl 737b60 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 308278 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 3082f6 │ │ │ │ cmp r3, #2 │ │ │ │ add.w r7, r7, #1 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ - bl 86e6d8 │ │ │ │ + bl 86e708 │ │ │ │ bl 2f9ca8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #256] @ (308318 ) │ │ │ │ add r0, pc │ │ │ │ bl 2f9cfc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -187746,72 +187745,72 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8705c4 │ │ │ │ + bl 8705f4 │ │ │ │ b.n 3082cc │ │ │ │ bl 28e2d0 │ │ │ │ ldr r3, [pc, #52] @ (30832c ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #52] @ (308330 ) │ │ │ │ ldr r0, [pc, #52] @ (308334 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - stmia r1!, {r3, r4, r6} │ │ │ │ + stmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + pop {r4, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r4, r7} │ │ │ │ + stmia r0!, {r1, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5} │ │ │ │ + stmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r3, r6, r7} │ │ │ │ + stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc2 0, cr0, [sl], #-440 @ 0xfffffe48 │ │ │ │ - adds r0, r4, r0 │ │ │ │ + mcrr2 0, 6, r0, sl, cr14 │ │ │ │ + adds r0, r0, r1 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - itte │ │ │ │ - lsl r2, r3, #1 │ │ │ │ │ │ │ │ 00308338 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - moval.w ip, #4096 @ 0x1000 │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #896] @ (3086d4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 737b30 │ │ │ │ + bl 737b60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3086b2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r4, r0 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 3086be │ │ │ │ cmp r3, #2 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ - bl 86e6d8 │ │ │ │ + bl 86e708 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3086ba │ │ │ │ adds r3, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ @@ -188041,40 +188040,40 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3083ec │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 308678 │ │ │ │ ldr.w r8, [pc, #292] @ 30870c │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [pc, #288] @ (308710 ) │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r3, [r0, #67] @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3085cc │ │ │ │ ldr r1, [pc, #260] @ (308714 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 308402 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 308402 │ │ │ │ adds r4, #1 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 3085d4 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -188097,96 +188096,96 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f9388 │ │ │ │ b.n 30841a │ │ │ │ ldr r1, [pc, #164] @ (308720 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3085e6 │ │ │ │ ldr r2, [pc, #156] @ (308724 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #156] @ (308728 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3085e6 │ │ │ │ b.n 3085cc │ │ │ │ adds r4, #1 │ │ │ │ b.n 3085d4 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8705c4 │ │ │ │ + bl 8705f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 30839e │ │ │ │ - bl 86e6d8 │ │ │ │ + bl 86e708 │ │ │ │ mov r5, r0 │ │ │ │ b.n 30839e │ │ │ │ bl 28e2d0 │ │ │ │ ldr r3, [pc, #108] @ (30872c ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #108] @ (308730 ) │ │ │ │ ldr r0, [pc, #108] @ (308734 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - pop {r3} │ │ │ │ + pop {r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - itet ge │ │ │ │ + itet gt │ │ │ │ + lslgt r2, r3, #1 │ │ │ │ + ittt ls @ unpredictable │ │ │ │ + lslls r2, r3, #1 │ │ │ │ + itee ge @ unpredictable │ │ │ │ lslge r2, r3, #1 │ │ │ │ - ittt vc @ unpredictable │ │ │ │ - lslvc r2, r3, #1 │ │ │ │ - itee hi @ unpredictable │ │ │ │ - lslhi r2, r3, #1 │ │ │ │ - @ instruction: 0xfb56006e │ │ │ │ - popls {r2, r3, r4, r6} │ │ │ │ + @ instruction: 0xfb76006e │ │ │ │ + poplt {r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfb48006e │ │ │ │ - bkpt 0x00e6 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ite eq │ │ │ │ + @ instruction: 0xfb68006e │ │ │ │ + itte eq │ │ │ │ lsleq r2, r3, #1 │ │ │ │ - popne {r1, r2, r3, r6, r7, pc} │ │ │ │ + ite cs @ unpredictable │ │ │ │ + lslcs r2, r3, #1 │ │ │ │ + popcc {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x0050 │ │ │ │ + bkpt 0x0070 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #224 @ 0xe0 │ │ │ │ + add r3, sp, #352 @ 0x160 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r5, r6, pc} │ │ │ │ + pop {r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r3, r4, r6, pc} │ │ │ │ + pop {r1, r3, r4, r5, r6, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r4, #21 │ │ │ │ + lsls r2, r0, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r0, r7] │ │ │ │ + str r2, [r4, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r4, 308726 │ │ │ │ + cbnz r4, 30872e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r2, r5, r7} │ │ │ │ + pop {r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #800 @ 0x320 │ │ │ │ + add r7, sp, #928 @ 0x3a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb8d0 │ │ │ │ + @ instruction: 0xb8f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r0, #19 │ │ │ │ + lsls r6, r4, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r4, r4] │ │ │ │ + str r6, [r0, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str??.w r0, [r2, lr, lsl #2] │ │ │ │ - asrs r0, r3, #17 │ │ │ │ + strb.w r0, [r2, #110] @ 0x6e │ │ │ │ + asrs r0, r7, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r4, r5} │ │ │ │ + pop {r1, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00308738 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -188234,41 +188233,41 @@ │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [pc, #412] @ (308950 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #412] @ (308954 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 30880a │ │ │ │ mov r0, r9 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #384] @ (308958 ) │ │ │ │ mov r1, r8 │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w fp, [r0, #52] @ 0x34 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 30880a │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r7 │ │ │ │ blx fp │ │ │ │ ldr.w r3, [r5, #1756] @ 0x6dc │ │ │ │ cbnz r3, 30886c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ bl 2f9388 │ │ │ │ @@ -188278,24 +188277,24 @@ │ │ │ │ ldr.w r5, [r6, #4]! │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 308818 │ │ │ │ ands.w r8, r4, #7 │ │ │ │ beq.n 30877c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30877c │ │ │ │ ldrd r2, r1, [sp, #28] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #280] @ (30895c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30877c │ │ │ │ adds r4, #1 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 308820 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -188309,15 +188308,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #240] @ (308964 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 734c10 │ │ │ │ + bl 734c40 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 308810 │ │ │ │ ldr.w r2, [r5, #1756] @ 0x6dc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 308916 │ │ │ │ ldr r0, [pc, #216] @ (308968 ) │ │ │ │ @@ -188377,48 +188376,48 @@ │ │ │ │ ldr r1, [pc, #88] @ (308978 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ - @ instruction: 0xb7f8 │ │ │ │ + @ instruction: 0xb818 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf7ce006e │ │ │ │ - lsls r6, r6, #15 │ │ │ │ + @ instruction: 0xf7ee006e │ │ │ │ + lsls r6, r2, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf7c2006e │ │ │ │ + @ instruction: 0xf7e2006e │ │ │ │ lsls r2, r1, #19 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - cbnz r2, 3089a4 │ │ │ │ + cbnz r2, 3089ac │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [sp, #792] @ 0x318 │ │ │ │ + ldr r2, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, sp, #576 @ 0x240 │ │ │ │ + add r6, sp, #704 @ 0x2c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r3, #14 │ │ │ │ + lsls r2, r7, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [pc, #1008] @ (308d48 ) │ │ │ │ + str r4, [r3, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [sp, #600] @ 0x258 │ │ │ │ + ldr r2, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [pc, #456] @ (308b28 ) │ │ │ │ + ldr r7, [pc, #584] @ (308ba8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r6 │ │ │ │ + cbnz r6, 3089ac │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb7a4 │ │ │ │ + @ instruction: 0xb7c4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cpsid i │ │ │ │ + @ instruction: 0xb692 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - addw r0, r8, #2158 @ 0x86e │ │ │ │ - rev16 r2, r3 │ │ │ │ + @ instruction: 0xf628006e │ │ │ │ + rev16 r2, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb7bc │ │ │ │ + @ instruction: 0xb7dc │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 308992 │ │ │ │ ite gt │ │ │ │ movgt r0, #1 │ │ │ │ @@ -188446,25 +188445,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 3089f4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #124] @ (308a50 ) │ │ │ │ ldr r4, [pc, #124] @ (308a54 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r4, [r0, #1264] @ 0x4f0 │ │ │ │ cbz r4, 3089f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4424c8 │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 308a1c │ │ │ │ ldr r2, [pc, #96] @ (308a58 ) │ │ │ │ @@ -188498,19 +188497,19 @@ │ │ │ │ b.n 3089f4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r0, #10 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 308a86 │ │ │ │ + cbnz r0, 308a8e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r4, 308a86 │ │ │ │ + cbnz r4, 308a8e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf6b0006e │ │ │ │ + @ instruction: 0xf6d0006e │ │ │ │ lsls r4, r0, #9 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 00308a5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -188545,15 +188544,15 @@ │ │ │ │ blx 28db58 │ │ │ │ ldr r1, [pc, #412] @ (308c4c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r5, #2 │ │ │ │ - bl 7336cc │ │ │ │ + bl 7336fc │ │ │ │ ldr r1, [pc, #400] @ (308c50 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 28c784 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 2fca88 │ │ │ │ @@ -188701,15 +188700,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r0, #7 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 308c54 │ │ │ │ + cbnz r0, 308c5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr9, cr15, {7} @ │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r5, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -188721,15 +188720,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (308d70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (308d74 ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #244] @ (308d78 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 308cc2 │ │ │ │ @@ -188779,20 +188778,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 308cae │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (308d88 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (308d8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 308d60 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -188803,31 +188802,31 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 308cfa │ │ │ │ b.n 308cae │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bic.w r0, lr, #15597568 @ 0xee0000 │ │ │ │ - @ instruction: 0xb758 │ │ │ │ + orr.w r0, lr, #15597568 @ 0xee0000 │ │ │ │ + @ instruction: 0xb778 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb75e │ │ │ │ + @ instruction: 0xb77e │ │ │ │ lsls r2, r3, #1 │ │ │ │ vtrn.32 q0, q14 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6f6 │ │ │ │ + @ instruction: 0xb716 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb6c0 │ │ │ │ + @ instruction: 0xb6e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 308e8c │ │ │ │ cmp r2, #13 │ │ │ │ @@ -188905,33 +188904,33 @@ │ │ │ │ bpl.n 308dbe │ │ │ │ ldr r0, [pc, #48] @ (308e9c ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 308dbe │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 308e18 │ │ │ │ nop │ │ │ │ cdp2 0, 9, cr0, cr2, cr12, {7} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (308ea8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ strb r6, [r7, r1] │ │ │ │ lsls r2, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -188960,15 +188959,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #760] @ (3091fc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3090a0 │ │ │ │ @@ -188981,20 +188980,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 547da4 │ │ │ │ ldr r1, [pc, #720] @ (309200 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 734d94 │ │ │ │ + bl 734dc4 │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 308f9e │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ ldr r2, [pc, #692] @ (309204 ) │ │ │ │ ldr r3, [pc, #664] @ (3091ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -189005,27 +189004,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 735a8c │ │ │ │ + bl 735abc │ │ │ │ ldr r3, [pc, #644] @ (309208 ) │ │ │ │ ldr r2, [pc, #648] @ (30920c ) │ │ │ │ ldr r1, [pc, #648] @ (309210 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 308f46 │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 52ff5c │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -189047,15 +189046,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (30921c ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 308f46 │ │ │ │ vldr d7, [pc, #484] @ 3091d8 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (309220 ) │ │ │ │ @@ -189106,41 +189105,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 308f46 │ │ │ │ ldr r0, [pc, #444] @ (309234 ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 308f46 │ │ │ │ ldr r3, [pc, #432] @ (309238 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (30923c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (309240 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 308f46 │ │ │ │ ldr r3, [pc, #416] @ (309244 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 308f12 │ │ │ │ ldr r3, [pc, #384] @ (309230 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 308f12 │ │ │ │ ldr r0, [pc, #396] @ (309248 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 308f12 │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -189148,30 +189147,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 30919a │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 30919a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 30919a │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 30919a │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -189183,15 +189182,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (309254 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 308fe8 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -189206,20 +189205,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 308fc0 │ │ │ │ ldr r3, [pc, #188] @ (309258 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -189227,15 +189226,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (309260 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 308fe8 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (309264 ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (309268 ) │ │ │ │ ldr r1, [pc, #168] @ (30926c ) │ │ │ │ add r3, pc │ │ │ │ @@ -189252,69 +189251,69 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [r0, #-944]! @ 0xfffffc50 │ │ │ │ ldr r5, [pc, #176] @ (309298 ) │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [sl, #-944]! @ 0xfffffc50 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, sl, #110 @ 0x6e │ │ │ │ - push {r1, r5, r6, r7} │ │ │ │ + rsbs r0, sl, #110 @ 0x6e │ │ │ │ + push {r1, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r2, r3, r4, r6, r7} │ │ │ │ + push {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #200 @ 0xc8 │ │ │ │ + adds r0, #232 @ 0xe8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stc2l 0, cr0, [sl], #944 @ 0x3b0 │ │ │ │ - adds.w r0, r6, #110 @ 0x6e │ │ │ │ - push {r2, r5, lr} │ │ │ │ + @ instruction: 0xf136006e │ │ │ │ + push {r2, r6, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r3, r4, r5} │ │ │ │ + push {r1, r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf0c8006e │ │ │ │ - cbz r6, 309296 │ │ │ │ + @ instruction: 0xf0e8006e │ │ │ │ + push {r1, r2, r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r2, r5, lr} │ │ │ │ + push {r2, r6, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r2, [r4, r4] │ │ │ │ lsls r2, r7, #1 │ │ │ │ - cbz r2, 30929c │ │ │ │ + cbz r2, 3092a4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r5, r6, lr} │ │ │ │ + push {r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r0, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - push {r5, lr} │ │ │ │ + push {r6, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - and.w r0, ip, #110 @ 0x6e │ │ │ │ - cbz r2, 3092be │ │ │ │ + bic.w r0, ip, #110 @ 0x6e │ │ │ │ + push {r1, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r2, 309290 │ │ │ │ + cbz r2, 309298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3092b8 │ │ │ │ + cbz r6, 3092c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vhadd.s32 q8, q5, q15 │ │ │ │ - uxth r0, r2 │ │ │ │ + vmla.i d0, d10, d2[7] │ │ │ │ + uxth r0, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r2, r3} │ │ │ │ + push {r1, r2, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp 0, 15, cr0, cr10, cr14, {3} │ │ │ │ - cbz r4, 3092be │ │ │ │ + vhadd.s16 q0, q5, q15 │ │ │ │ + cbz r4, 3092c6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sxth r6, r3 │ │ │ │ + sxth r6, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp 0, 13, cr0, cr8, cr14, {3} │ │ │ │ - cbz r2, 3092ae │ │ │ │ + cdp 0, 15, cr0, cr8, cr14, {3} │ │ │ │ + cbz r2, 3092b6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r6, 3092ae │ │ │ │ + sxth r6, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (309364 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -189323,26 +189322,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (30936c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #212] @ (309370 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (309374 ) │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (309378 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #200] @ (30937c ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 309324 │ │ │ │ ldr r3, [pc, #192] @ (309380 ) │ │ │ │ @@ -189354,26 +189353,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [pc, #160] @ (309388 ) │ │ │ │ ldr r1, [pc, #164] @ (30938c ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (309390 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -189394,15 +189393,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (309398 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3092be │ │ │ │ ldr r0, [pc, #96] @ (30939c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3092be │ │ │ │ ldr r3, [pc, #92] @ (3093a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 309310 │ │ │ │ ldr r3, [pc, #72] @ (309398 ) │ │ │ │ @@ -189410,43 +189409,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 309310 │ │ │ │ ldr r0, [pc, #76] @ (3093a4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ - cdp 0, 1, cr0, cr4, cr14, {3} │ │ │ │ - str.w r0, [r6, #89] @ 0x59 │ │ │ │ - cmp r0, r5 │ │ │ │ + b.w 8845f4 │ │ │ │ + cdp 0, 3, cr0, cr4, cr14, {3} │ │ │ │ + str??.w r0, [r6, #89] @ 0x59 │ │ │ │ + cmp r0, r9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, sp, #568 @ 0x238 │ │ │ │ + add r5, sp, #696 @ 0x2b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #184 @ 0xb8 │ │ │ │ + subs r6, #216 @ 0xd8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ vst1.8 {d0[7]}, [r8], ip │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ str r6, [r6, r0] │ │ │ │ lsls r2, r7, #1 │ │ │ │ adds r0, r0, r6 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - uxtb r2, r4 │ │ │ │ + cbz r2, 3093d4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - uxth r6, r2 │ │ │ │ + uxth r6, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r0, r1 │ │ │ │ + uxtb r0, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (3093d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -189457,18 +189456,18 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - ldcl 0, cr0, [r8], {110} @ 0x6e │ │ │ │ - sxtb r6, r6 │ │ │ │ + ldcl 0, cr0, [r8], #440 @ 0x1b8 │ │ │ │ + uxth r6, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #1016 @ 0x3f8 │ │ │ │ + add sp, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -189620,26 +189619,26 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 309558 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (3095a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 309558 │ │ │ │ bl 3093a8 │ │ │ │ nop │ │ │ │ @ instruction: 0xf70000ec │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #344 @ 0x158 │ │ │ │ + sub sp, #472 @ 0x1d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 309ab0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -189721,15 +189720,15 @@ │ │ │ │ bpl.n 3095d4 │ │ │ │ ldr.w r0, [pc, #1072] @ 309ac0 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3095d4 │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 309660 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 309660 │ │ │ │ @@ -189788,15 +189787,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (309acc ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #1 │ │ │ │ bl 4431b4 │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 309660 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -190116,20 +190115,20 @@ │ │ │ │ @ instruction: 0xf67c00ec │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #32] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #968 @ 0x3c8 │ │ │ │ + add sp, #72 @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrd r0, r0, [r4, #-440] @ 0x1b8 │ │ │ │ - add r0, sp, #952 @ 0x3b8 │ │ │ │ + ldrd r0, r0, [r4, #-440]! @ 0x1b8 │ │ │ │ + add r1, sp, #56 @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, #22 │ │ │ │ + subs r2, #54 @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00309ad0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -190158,15 +190157,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [pc, #764] @ (309e1c ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ bl 4431b4 │ │ │ │ vldr d7, [pc, #724] @ 309e00 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (309e20 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -190428,15 +190427,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 309c00 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (309e34 ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 309c00 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (309e38 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (309e3c ) │ │ │ │ ldr r1, [pc, #80] @ (309e40 ) │ │ │ │ add r3, pc │ │ │ │ @@ -190449,37 +190448,37 @@ │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, r4, #236 @ 0xec │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 30992c │ │ │ │ + b.n 30996c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r5, pc, #144 @ (adr r5, 309ea8 ) │ │ │ │ + add r5, pc, #272 @ (adr r5, 309f28 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #78 @ 0x4e │ │ │ │ + adds r6, #110 @ 0x6e │ │ │ │ lsls r2, r3, #1 │ │ │ │ add.w r0, r2, #236 @ 0xec │ │ │ │ - add r3, sp, #560 @ 0x230 │ │ │ │ + add r3, sp, #688 @ 0x2b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 10, cr0, cr6, cr12, {7} │ │ │ │ ldr r4, [pc, #544] @ (30a050 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #984 @ 0x3d8 │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30a398 │ │ │ │ + b.n 30a3d8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r1, sp, #32 │ │ │ │ + add r1, sp, #160 @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, pc, #840 @ (adr r5, 30a18c ) │ │ │ │ + add r5, pc, #968 @ (adr r5, 30a20c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00309e44 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00309e48 : │ │ │ │ @@ -190507,15 +190506,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 30a718 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 734c10 │ │ │ │ + bl 734c40 │ │ │ │ cbnz r0, 309ec6 │ │ │ │ ldr.w r2, [pc, #2180] @ 30a71c │ │ │ │ ldr.w r3, [pc, #2160] @ 30a70c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -191300,52 +191299,52 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [r0, #944] @ 0x3b0 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stcl 0, cr0, [r6, #944] @ 0x3b0 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #5 │ │ │ │ + lsls r6, r3, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldc 0, cr0, [lr, #944] @ 0x3b0 │ │ │ │ - add r0, sp, #824 @ 0x338 │ │ │ │ + add r0, sp, #952 @ 0x3b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #704 @ 0x2c0 │ │ │ │ + add r0, sp, #832 @ 0x340 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #536 @ 0x218 │ │ │ │ + add r0, sp, #664 @ 0x298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #624 @ 0x270 │ │ │ │ + add r0, sp, #752 @ 0x2f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #480 @ 0x1e0 │ │ │ │ + add r0, sp, #608 @ 0x260 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r0, sp, #560 @ 0x230 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r0, sp, #432 @ 0x1b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r0, sp, #304 @ 0x130 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #176 @ 0xb0 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - add r7, pc, #992 @ (adr r7, 30ab24 ) │ │ │ │ + add r0, sp, #96 @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #896 @ (adr r7, 30aac8 ) │ │ │ │ + add r0, sp, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #592 @ (adr r7, 30a99c ) │ │ │ │ + add r7, pc, #720 @ (adr r7, 30aa1c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #552 @ (adr r7, 30a978 ) │ │ │ │ + add r7, pc, #680 @ (adr r7, 30a9f8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r1, #40] @ 0x28 │ │ │ │ + strh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, pc, #928 @ (adr r6, 30aaf8 ) │ │ │ │ + add r7, pc, #32 @ (adr r7, 30a778 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, pc, #560 @ (adr r6, 30a990 ) │ │ │ │ + add r6, pc, #688 @ (adr r6, 30aa10 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, pc, #344 @ (adr r6, 30a8bc ) │ │ │ │ + add r6, pc, #472 @ (adr r6, 30a93c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #112 @ (adr r2, 30a7d8 ) │ │ │ │ + add r2, pc, #240 @ (adr r2, 30a858 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30a24c │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 0030a76c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -191366,15 +191365,15 @@ │ │ │ │ bl 30678c │ │ │ │ cbz r0, 30a7c2 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bd9c │ │ │ │ + bl 88bdcc │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 30a7ea │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -191403,29 +191402,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (30a818 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #40] @ (30a81c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 30a7c2 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 30a180 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 30a100 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - add r0, pc, #560 @ (adr r0, 30aa48 ) │ │ │ │ + add r0, pc, #688 @ (adr r0, 30aac8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 30a880 │ │ │ │ + bls.n 30a8c0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r0, pc, #456 @ (adr r0, 30a9e8 ) │ │ │ │ + add r0, pc, #584 @ (adr r0, 30aa68 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030a820 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -191445,35 +191444,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 736104 │ │ │ │ + bl 736134 │ │ │ │ cbz r0, 30a8c0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (30a8f0 ) │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #132] @ (30a8f4 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #22 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #116] @ (30a8f8 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (30a8fc ) │ │ │ │ ldr r3, [pc, #72] @ (30a8e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -191496,45 +191495,45 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (30a908 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 30a898 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 30a0ec │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #7] │ │ │ │ + ldrb r6, [r0, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30afc4 │ │ │ │ + b.n 30b004 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bhi.n 30a89c │ │ │ │ + bhi.n 30a8dc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r1, #6] │ │ │ │ + ldrb r4, [r5, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #80 @ (adr r0, 30a94c ) │ │ │ │ + add r0, pc, #208 @ (adr r0, 30a9cc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30b040 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - bhi.n 30a9f8 │ │ │ │ + bhi.n 30a838 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ + add r0, pc, #32 @ (adr r0, 30a928 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [sp, #816] @ 0x330 │ │ │ │ + ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (30a918 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ subs r2, #186 @ 0xba │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -191542,37 +191541,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (30a970 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (30a974 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #48] @ (30a978 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (30a97c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bhi.n 30a9fc │ │ │ │ + bhi.n 30aa3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 30adac │ │ │ │ + b.n 30adec │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #122 @ 0x7a │ │ │ │ + cmp r6, #154 @ 0x9a │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #122 @ 0x7a │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -191662,15 +191661,15 @@ │ │ │ │ b.n 30a9b4 │ │ │ │ ldr r1, [pc, #264] @ (30ab80 ) │ │ │ │ ldr r0, [pc, #268] @ (30ab84 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ adds r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 30a9ae │ │ │ │ str.w ip, [r0, #968] @ 0x3c8 │ │ │ │ b.n 30a9b4 │ │ │ │ str.w ip, [r0, #964] @ 0x3c4 │ │ │ │ b.n 30a9b4 │ │ │ │ @@ -191688,15 +191687,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (30ab88 ) │ │ │ │ ldr r0, [pc, #204] @ (30ab8c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #172] @ (30ab7c ) │ │ │ │ str.w ip, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #21 │ │ │ │ bpl.w 30a9b4 │ │ │ │ b.n 30aaba │ │ │ │ @@ -191747,30 +191746,30 @@ │ │ │ │ ldr r1, [pc, #40] @ (30ab90 ) │ │ │ │ ldr r0, [pc, #44] @ (30ab94 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ b.n 30b0c8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 30ab8c │ │ │ │ + bvc.n 30abcc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r6, [sp, #400] @ 0x190 │ │ │ │ + ldr r6, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 30ab08 │ │ │ │ + bvs.n 30ab48 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r6, [sp, #304] @ 0x130 │ │ │ │ + ldr r6, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 30abbc │ │ │ │ + bvs.n 30abfc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #612] @ (30ae0c ) │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ @@ -191882,15 +191881,15 @@ │ │ │ │ b.n 30abce │ │ │ │ ldr r1, [pc, #316] @ (30ae14 ) │ │ │ │ ldr r0, [pc, #316] @ (30ae18 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 30abc6 │ │ │ │ ldr r3, [pc, #284] @ (30ae10 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ @@ -191962,69 +191961,69 @@ │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ b.n 30abce │ │ │ │ ldr r1, [pc, #100] @ (30ae1c ) │ │ │ │ ldr r0, [pc, #100] @ (30ae20 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30abcc │ │ │ │ ldr r1, [pc, #92] @ (30ae24 ) │ │ │ │ ldr r0, [pc, #92] @ (30ae28 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30acfa │ │ │ │ ldr r1, [pc, #84] @ (30ae2c ) │ │ │ │ ldr r0, [pc, #84] @ (30ae30 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 30ad32 │ │ │ │ ldr r1, [pc, #72] @ (30ae34 ) │ │ │ │ ldr r0, [pc, #72] @ (30ae38 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 30ad0a │ │ │ │ ubfx r3, r3, #0, #10 │ │ │ │ b.n 30acc0 │ │ │ │ and.w r3, r3, #63 @ 0x3f │ │ │ │ b.n 30acc0 │ │ │ │ nop │ │ │ │ b.n 30af28 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 30ad5c │ │ │ │ + bmi.n 30ad9c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ + ldr r4, [sp, #136] @ 0x88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 30ada4 │ │ │ │ + bcc.n 30ade4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [sp, #656] @ 0x290 │ │ │ │ + ldr r3, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 30ad8c │ │ │ │ + bcc.n 30adcc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [sp, #256] @ 0x100 │ │ │ │ + ldr r3, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 30ad74 │ │ │ │ + bcc.n 30adb4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 30ad54 │ │ │ │ + bcc.n 30ad94 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #108] @ 30aeb8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -192032,15 +192031,15 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #104] @ (30aec0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #68] @ 30aeb0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ strd r2, r3, [r0, #928] @ 0x3a0 │ │ │ │ strd r2, r3, [r0, #936] @ 0x3a8 │ │ │ │ strd r2, r3, [r0, #944] @ 0x3b0 │ │ │ │ @@ -192059,19 +192058,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 30af08 │ │ │ │ + bcc.n 30af48 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #248] @ 0xf8 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #128] @ (30af58 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -192085,23 +192084,23 @@ │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ add r6, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r9, #1000 @ 0x3e8 │ │ │ │ bl 339474 │ │ │ │ vldr d7, [pc, #56] @ 30af50 │ │ │ │ ldr r2, [pc, #80] @ (30af6c ) │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r9, #752 @ 0x2f0 │ │ │ │ @@ -192112,57 +192111,57 @@ │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 52be58 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 339524 │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 30ae94 │ │ │ │ + bcs.n 30aed4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [sp, #536] @ 0x218 │ │ │ │ + ldr r2, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r2, #18] │ │ │ │ + ldrh r6, [r6, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r5, #18] │ │ │ │ + ldrh r2, [r1, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r4, #170 @ 0xaa │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (30afbc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ adds r4, #240 @ 0xf0 │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -192170,27 +192169,27 @@ │ │ │ │ ldr r2, [pc, #84] @ (30b028 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (30b02c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #72] @ (30b030 ) │ │ │ │ ldr r1, [pc, #76] @ (30b034 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #64] @ (30b038 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #56] @ (30b03c ) │ │ │ │ ldr r2, [pc, #60] @ (30b040 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -192198,29 +192197,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bne.n 30b020 │ │ │ │ + bcs.n 30b060 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - blt.n 30b120 │ │ │ │ + blt.n 30af60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #218 @ 0xda │ │ │ │ + movs r7, #250 @ 0xfa │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r7, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r3, #8 │ │ │ │ lsls r0, r5, #3 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ lsls r2, r7, #1 │ │ │ │ - ldr r2, [sp, #200] @ 0xc8 │ │ │ │ + ldr r2, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r3 │ │ │ │ @@ -192233,15 +192232,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ ldr r7, [pc, #368] @ (30b1d8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #25 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r9, [sp, #48] @ 0x30 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #352] @ (30b1dc ) │ │ │ │ add r7, pc │ │ │ │ lsrs r4, r4, #2 │ │ │ │ mov r6, r0 │ │ │ │ orr.w r4, r4, r8, lsl #30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -192320,15 +192319,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #924] @ 0x39c │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ strd sl, r8, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30b0da │ │ │ │ uxth r5, r5 │ │ │ │ b.n 30b0d2 │ │ │ │ and.w r5, r5, #15 │ │ │ │ b.n 30b0d2 │ │ │ │ bfi r5, r5, #8, #1 │ │ │ │ bic.w r5, r5, #32 │ │ │ │ @@ -192345,15 +192344,15 @@ │ │ │ │ bpl.n 30b08c │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #120] @ (30b1f8 ) │ │ │ │ mov r3, r8 │ │ │ │ strd r5, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30b08c │ │ │ │ ldr r3, [pc, #80] @ (30b1e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 30b0da │ │ │ │ ldr r1, [pc, #100] @ (30b1fc ) │ │ │ │ @@ -192361,58 +192360,58 @@ │ │ │ │ ldr r0, [pc, #100] @ (30b200 ) │ │ │ │ ldr.w r2, [r6, #924] @ 0x39c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #44] @ (30b1e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 30b0da │ │ │ │ ldr r1, [pc, #72] @ (30b204 ) │ │ │ │ sub.w r3, r4, #28 │ │ │ │ ldr r0, [pc, #68] @ (30b208 ) │ │ │ │ ldr.w r2, [r6, #924] @ 0x39c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 30b1a4 │ │ │ │ - bne.n 30b2b4 │ │ │ │ + bne.n 30b0f4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ blt.n 30b160 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 30b150 │ │ │ │ + beq.n 30b190 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r1, [sp, #872] @ 0x368 │ │ │ │ + ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 30b130 │ │ │ │ + beq.n 30b170 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [sp, #280] @ 0x118 │ │ │ │ + ldr r2, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 30b268 │ │ │ │ + beq.n 30b2a8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ + ldr r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 30b224 │ │ │ │ + beq.n 30b264 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r1, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #348] @ (30b37c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -192426,48 +192425,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ ldr.w r8, [pc, #336] @ 30b388 │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [pc, #324] @ (30b38c ) │ │ │ │ add r8, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ add.w r9, r2, #72 @ 0x48 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ add.w r3, r6, #88 @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #272] @ (30b390 ) │ │ │ │ ldr r1, [pc, #276] @ (30b394 ) │ │ │ │ mov fp, r0 │ │ │ │ add.w r3, r6, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #256] @ (30b398 ) │ │ │ │ ldr.w r3, [fp, #100] @ 0x64 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r6, #4096 @ 0x1000 │ │ │ │ @@ -192492,26 +192491,26 @@ │ │ │ │ add.w r4, r4, #928 @ 0x3a0 │ │ │ │ mov r7, sl │ │ │ │ mov r6, sl │ │ │ │ b.n 30b342 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #164] @ (30b39c ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r3, #112 @ 0x70 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #160] @ (30b3a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r6 │ │ │ │ bl 32b704 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3391c8 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ @@ -192530,15 +192529,15 @@ │ │ │ │ ldr r5, [pc, #96] @ (30b3a4 ) │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ bl 3397d4 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 30b2e6 │ │ │ │ add sp, #28 │ │ │ │ @@ -192546,35 +192545,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + ldr r0, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r1, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r3, r5, r7} │ │ │ │ + ldmia r7, {r3, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r7, #54] @ 0x36 │ │ │ │ + strh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r1, #56] @ 0x38 │ │ │ │ + strh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 30b330 │ │ │ │ + bhi.n 30b370 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #48 @ 0x30 │ │ │ │ + movs r5, #80 @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r1, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 30b444 │ │ │ │ + bhi.n 30b484 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #178 @ 0xb2 │ │ │ │ + movs r4, #210 @ 0xd2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r1, #48] @ 0x30 │ │ │ │ + strh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #48] @ (30b3e8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -192582,27 +192581,27 @@ │ │ │ │ movs r3, #25 │ │ │ │ ldr r1, [pc, #48] @ (30b3f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #208 @ 0xd0 │ │ │ │ add.w r1, r4, #120 @ 0x78 │ │ │ │ add.w r0, r0, #932 @ 0x3a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28c470 │ │ │ │ nop │ │ │ │ - ldmia r6!, {r2, r4} │ │ │ │ + ldmia r6!, {r2, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [sp, #584] @ 0x248 │ │ │ │ + str r6, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #704] @ 0x2c0 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #164] @ (30b4a8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -192611,25 +192610,25 @@ │ │ │ │ ldr r1, [pc, #164] @ (30b4b0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #144] @ (30b4b4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #140] @ (30b4b8 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #128] @ (30b4bc ) │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ add r0, pc │ │ │ │ blx 28b6d0 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -192662,31 +192661,31 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r3, r6, r7} │ │ │ │ + ldmia r5, {r3, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [sp, #296] @ 0x128 │ │ │ │ + str r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #400] @ 0x190 │ │ │ │ + str r6, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r2, #40] @ 0x28 │ │ │ │ + strh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r5, #40] @ 0x28 │ │ │ │ + strh r0, [r1, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #440] @ 0x1b8 │ │ │ │ + str r7, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r0, #10 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - str r7, [sp, #176] @ 0xb0 │ │ │ │ + str r7, [sp, #304] @ 0x130 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #248] @ 0xf8 │ │ │ │ + str r7, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (30b528 ) │ │ │ │ @@ -192694,49 +192693,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30b530 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #64] @ (30b534 ) │ │ │ │ ldr r1, [pc, #64] @ (30b538 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #48] @ (30b53c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r4, {r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r4} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bvs.n 30b60c │ │ │ │ + bvs.n 30b44c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #206 @ 0xce │ │ │ │ + movs r2, #238 @ 0xee │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r5, [sp, #368] @ 0x170 │ │ │ │ + str r5, [sp, #496] @ 0x1f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #648] @ 0x288 │ │ │ │ + str r6, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #888] @ 0x378 │ │ │ │ + str r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (30b59c ) │ │ │ │ @@ -192744,49 +192743,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30b5a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #64] @ (30b5a8 ) │ │ │ │ ldr r1, [pc, #64] @ (30b5ac ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #48] @ (30b5b0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4, {r2, r3, r4, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bpl.n 30b598 │ │ │ │ + bvs.n 30b5d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #90 @ 0x5a │ │ │ │ + movs r2, #122 @ 0x7a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [sp, #928] @ 0x3a0 │ │ │ │ + str r5, [sp, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #184] @ 0xb8 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #536] @ 0x218 │ │ │ │ + str r6, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (30b610 ) │ │ │ │ @@ -192794,49 +192793,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30b618 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #64] @ (30b61c ) │ │ │ │ ldr r1, [pc, #64] @ (30b620 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #48] @ (30b624 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r4!, {r3} │ │ │ │ + ldmia r4!, {r3, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bpl.n 30b524 │ │ │ │ + bpl.n 30b564 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r1, #230 @ 0xe6 │ │ │ │ + movs r2, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [sp, #464] @ 0x1d0 │ │ │ │ + str r4, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r5, [sp, #744] @ 0x2e8 │ │ │ │ + str r5, [sp, #872] @ 0x368 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #184] @ 0xb8 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (30b68c ) │ │ │ │ @@ -192844,25 +192843,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (30b694 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #72] @ (30b698 ) │ │ │ │ ldr r1, [pc, #72] @ (30b69c ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #56] @ (30b6a0 ) │ │ │ │ ldr r3, [pc, #56] @ (30b6a4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -192872,44 +192871,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r2, r4, r7} │ │ │ │ + ldmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bpl.n 30b6b8 │ │ │ │ + bpl.n 30b6f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r1, #114 @ 0x72 │ │ │ │ + movs r1, #146 @ 0x92 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [sp, #0] │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r5, [sp, #280] @ 0x118 │ │ │ │ + str r5, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r3, #1 │ │ │ │ sdiv pc, sp, pc │ │ │ │ - str r5, [sp, #832] @ 0x340 │ │ │ │ + str r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #84] @ 30b714 │ │ │ │ ldr r2, [pc, #84] @ (30b718 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #84] @ (30b71c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ cbz r1, 30b706 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r3 │ │ │ │ ldrb.w r2, [r0, #1864] @ 0x748 │ │ │ │ mov.w lr, r3, lsl #3 │ │ │ │ @@ -192921,20 +192920,20 @@ │ │ │ │ bne.n 30b6e4 │ │ │ │ subs.w r1, ip, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + b.w 730884 │ │ │ │ + ldmia r3, {r2, r3, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r3, [sp, #552] @ 0x228 │ │ │ │ + str r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [sp, #832] @ 0x340 │ │ │ │ + str r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #556] @ (30b960 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -192946,15 +192945,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #548] @ (30b968 ) │ │ │ │ mov r9, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #25 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #544] @ (30b96c ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ lsrs r3, r4, #2 │ │ │ │ orr.w r3, r3, r7, lsl #30 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 30b8f4 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -193024,15 +193023,15 @@ │ │ │ │ bpl.n 30b7aa │ │ │ │ ldr r0, [pc, #392] @ (30b97c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r6, #924] @ 0x39c │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30b7aa │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 30b796 │ │ │ │ ldr r2, [pc, #352] @ (30b974 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -193041,15 +193040,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (30b980 ) │ │ │ │ subs r3, #12 │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #352] @ (30b984 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30b7d0 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 30b860 │ │ │ │ ldr r2, [pc, #312] @ (30b974 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -193058,15 +193057,15 @@ │ │ │ │ ldr r1, [pc, #320] @ (30b988 ) │ │ │ │ subs r3, #4 │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #316] @ (30b98c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30b7d0 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ lsrs r2, r2, #1 │ │ │ │ adds r2, #4 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 30b948 │ │ │ │ add.w r1, r6, r3, lsl #2 │ │ │ │ @@ -193101,15 +193100,15 @@ │ │ │ │ subs r3, #4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r6, #936] @ 0x3a8 │ │ │ │ lsl.w r3, r1, r3 │ │ │ │ ldr.w r0, [r6, #920] @ 0x398 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r6, #936] @ 0x3a8 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ and.w r3, r4, #2 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30b79e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 30b932 │ │ │ │ mov r7, r8 │ │ │ │ @@ -193123,24 +193122,24 @@ │ │ │ │ ldr r1, [pc, #140] @ (30b990 ) │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #140] @ (30b994 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ strd r4, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30b7d0 │ │ │ │ ldr r1, [pc, #124] @ (30b998 ) │ │ │ │ subs r3, #28 │ │ │ │ ldr r0, [pc, #124] @ (30b99c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #924] @ 0x39c │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30b7d0 │ │ │ │ ldr r3, [pc, #108] @ (30b9a0 ) │ │ │ │ movs r2, #153 @ 0x99 │ │ │ │ ldr r1, [pc, #108] @ (30b9a4 ) │ │ │ │ ldr r0, [pc, #108] @ (30b9a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -193153,57 +193152,57 @@ │ │ │ │ ldr r0, [pc, #100] @ (30b9b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #400 @ 0x190 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r2, {r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bmi.n 30b93c │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #464] @ (30bb4c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #880] @ 0x370 │ │ │ │ + str r4, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r4, r5, r7} │ │ │ │ + ldmia r1!, {r4, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [sp, #840] @ 0x348 │ │ │ │ + str r2, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [sp, #432] @ 0x1b0 │ │ │ │ + str r2, [sp, #560] @ 0x230 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r3, [sp, #696] @ 0x2b8 │ │ │ │ + str r3, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r4, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [sp, #544] @ 0x220 │ │ │ │ + str r2, [sp, #672] @ 0x2a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #456] @ 0x1c8 │ │ │ │ + str r3, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r2, r7} │ │ │ │ + ldmia r0!, {r2, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [sp, #456] @ 0x1c8 │ │ │ │ + str r2, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #212] @ (30baa0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -193214,32 +193213,32 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ add.w r1, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 30ba88 │ │ │ │ ldr.w fp, [pc, #160] @ 30baac │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #16 │ │ │ │ add.w r4, r4, #928 @ 0x3a0 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldr r3, [pc, #148] @ (30bab0 ) │ │ │ │ add fp, pc │ │ │ │ add.w r8, r8, #112 @ 0x70 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ movs r7, #0 │ │ │ │ mov fp, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -193250,72 +193249,72 @@ │ │ │ │ mov.w r3, #1144 @ 0x478 │ │ │ │ ldr r6, [pc, #124] @ (30bab4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [pc, #124] @ (30bab8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #100] @ (30babc ) │ │ │ │ mov r2, r7 │ │ │ │ adds r7, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #76] @ (30bac0 ) │ │ │ │ mov r2, fp │ │ │ │ add.w r4, r4, #1144 @ 0x478 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr.w r3, [r9, #100] @ 0x64 │ │ │ │ cmp r3, r7 │ │ │ │ bhi.n 30ba2c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #528] @ 0x210 │ │ │ │ + str r0, [sp, #656] @ 0x290 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #808] @ 0x328 │ │ │ │ + str r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [sp, #968] @ 0x3c8 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #320] @ 0x140 │ │ │ │ + str r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 30bae4 │ │ │ │ + bne.n 30bb24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, r7, #5 │ │ │ │ + adds r0, r3, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + str r2, [sp, #880] @ 0x370 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #680] @ 0x2a8 │ │ │ │ + str r2, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (30bad0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ cmp r3, #130 @ 0x82 │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -193324,25 +193323,25 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #88] @ (30bb44 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #76] @ (30bb48 ) │ │ │ │ ldr r1, [pc, #76] @ (30bb4c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #60] @ (30bb50 ) │ │ │ │ ldr r2, [pc, #64] @ (30bb54 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #64] @ (30bb58 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #64] @ (30bb5c ) │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -193352,29 +193351,29 @@ │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #1 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - ldmia r0!, {r2, r5, r7} │ │ │ │ + ldmia r0!, {r2, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - beq.n 30ba48 │ │ │ │ + beq.n 30ba88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 30ba7c │ │ │ │ + beq.n 30babc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 30bbf0 │ │ │ │ + beq.n 30bc30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r6, #2 │ │ │ │ + adds r2, r2, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - str r2, [sp, #472] @ 0x1d8 │ │ │ │ + str r2, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7be00e7 │ │ │ │ lsls r5, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ @@ -193395,15 +193394,15 @@ │ │ │ │ bmi.n 30bbf0 │ │ │ │ add.w ip, ip, #242 @ 0xf2 │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr.w r0, [r0, ip, lsl #2] │ │ │ │ lsls r0, r0, #10 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r1, #1023 @ 0x3ff │ │ │ │ cmp r0, r1 │ │ │ │ it cs │ │ │ │ movcs r0, r1 │ │ │ │ str.w r0, [r2, #960] @ 0x3c0 │ │ │ │ @@ -193418,15 +193417,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ orr.w r3, r3, #262144 @ 0x40000 │ │ │ │ ldr.w r0, [r2, #952] @ 0x3b8 │ │ │ │ str.w r3, [r2, #956] @ 0x3bc │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r2, #956] @ 0x3bc │ │ │ │ b.n 30bbbe │ │ │ │ ldr r3, [pc, #32] @ (30bc14 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ @@ -193435,22 +193434,22 @@ │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #28] @ (30bc1c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ beq.n 30bb78 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r4, r7} │ │ │ │ + stmia r7!, {r4, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r1, [sp, #664] @ 0x298 │ │ │ │ + str r1, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #308] @ (30bd68 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -193460,39 +193459,39 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #292] @ (30bd74 ) │ │ │ │ ldr r1, [pc, #292] @ (30bd78 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #952 @ 0x3b8 │ │ │ │ mov r9, r0 │ │ │ │ bl 339474 │ │ │ │ ldr r3, [pc, #264] @ (30bd7c ) │ │ │ │ mov.w r8, #0 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ vldr d7, [pc, #208] @ 30bd60 │ │ │ │ ldr r2, [pc, #236] @ (30bd80 ) │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -193508,54 +193507,54 @@ │ │ │ │ ldr r2, [pc, #200] @ (30bd84 ) │ │ │ │ ldr r1, [pc, #200] @ (30bd88 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r1, [pc, #180] @ (30bd8c ) │ │ │ │ add.w r4, r5, #968 @ 0x3c8 │ │ │ │ ldr.w r8, [pc, #180] @ 30bd90 │ │ │ │ add r1, pc │ │ │ │ add r8, pc │ │ │ │ - bl 731514 │ │ │ │ + bl 731544 │ │ │ │ str.w r0, [r5, #964] @ 0x3c4 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #4 │ │ │ │ - bl 736ba0 │ │ │ │ + bl 736bd0 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 30bcea │ │ │ │ ldr r1, [pc, #148] @ (30bd94 ) │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #2 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movw r4, #1023 @ 0x3ff │ │ │ │ - bl 736ba0 │ │ │ │ + bl 736bd0 │ │ │ │ ldr.w r6, [r5, #1004] @ 0x3ec │ │ │ │ mov.w r0, #32768 @ 0x8000 │ │ │ │ movt r0, #7812 @ 0x1e84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ cmp r0, r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ mov.w r0, #32768 @ 0x8000 │ │ │ │ movt r0, #23437 @ 0x5b8d │ │ │ │ strh.w r3, [r5, #1008] @ 0x3f0 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ cmp r0, r4 │ │ │ │ it cs │ │ │ │ movcs r0, r4 │ │ │ │ strh.w r0, [r5, #1010] @ 0x3f2 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -193566,36 +193565,36 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #664] @ 0x298 │ │ │ │ + str r1, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r2, r4, r6} │ │ │ │ + stmia r7!, {r2, r4, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r1, [sp, #496] @ 0x1f0 │ │ │ │ + str r1, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r5, #19] │ │ │ │ + ldrb r0, [r1, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r7, #19] │ │ │ │ + ldrb r6, [r3, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - ldmia r6!, {r2, r4, r7} │ │ │ │ + ldmia r6!, {r2, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, r6, r3 │ │ │ │ + subs r4, r2, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r2, [r6, r0] │ │ │ │ + ldrsh r2, [r2, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ + str r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #960] @ 0x3c0 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 30bdd4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -193603,25 +193602,25 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r1, [pc, #40] @ (30bddc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730854 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + b.w 730884 │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [sp, #32] │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ + str r0, [sp, #280] @ 0x118 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 30be34 │ │ │ │ sub sp, #8 │ │ │ │ @@ -193629,35 +193628,35 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r1, [pc, #64] @ (30be3c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ movt r3, #12 │ │ │ │ strd r3, r2, [r4, #956] @ 0x3bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r5!, {r1, r2, r4, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r0, [r0, #62] @ 0x3e │ │ │ │ + ldrh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r3, #62] @ 0x3e │ │ │ │ + ldrh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (30befc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -193679,15 +193678,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (30bf08 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #128] @ (30bf0c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30bec4 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -193720,42 +193719,42 @@ │ │ │ │ bpl.n 30be90 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #56] @ (30bf18 ) │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30be90 │ │ │ │ ldr r1, [pc, #44] @ (30bf1c ) │ │ │ │ ldr r0, [pc, #48] @ (30bf20 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30beb0 │ │ │ │ ldmia r5, {r2, r5, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r5!, {r3, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldmia r4, {r3, r4, r6, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, r7, r4 │ │ │ │ + adds r0, r3, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #56] @ 0x38 │ │ │ │ + ldrh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r5, r7} │ │ │ │ + stmia r4!, {r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r0, [r1, #56] @ 0x38 │ │ │ │ + ldrh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #520] @ (30c140 ) │ │ │ │ @@ -193777,15 +193776,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #492] @ (30c158 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30c0aa │ │ │ │ orrs.w r3, r6, r5 │ │ │ │ beq.n 30bff2 │ │ │ │ @@ -193833,15 +193832,15 @@ │ │ │ │ ldr r0, [pc, #396] @ (30c16c ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r4, [r9, #956] @ 0x3bc │ │ │ │ lsls r0, r4, #13 │ │ │ │ it mi │ │ │ │ orrmi.w r8, r7, #262144 @ 0x40000 │ │ │ │ lsls r5, r7, #13 │ │ │ │ bmi.n 30c09a │ │ │ │ tst.w r8, #65536 @ 0x10000 │ │ │ │ @@ -193853,29 +193852,29 @@ │ │ │ │ beq.n 30c0ea │ │ │ │ lsls r1, r4, #18 │ │ │ │ bmi.n 30bf8e │ │ │ │ movs r0, #1 │ │ │ │ and.w r8, r8, #510 @ 0x1fe │ │ │ │ ldr.w r7, [r9, #964] @ 0x3c4 │ │ │ │ add.w r8, r8, #2 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movs r3, #20 │ │ │ │ mov r4, r1 │ │ │ │ vldr d7, [pc, #260] @ 30c138 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ smull r3, r1, r8, r3 │ │ │ │ ldrd r7, r8, [r7, #24] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 87bd28 │ │ │ │ + bl 87bd58 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ ldr r0, [pc, #272] @ (30c170 ) │ │ │ │ ldr r1, [pc, #228] @ (30c144 ) │ │ │ │ cmp.w r3, #2147483648 @ 0x80000000 │ │ │ │ add r0, pc │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ itt cs │ │ │ │ @@ -193890,19 +193889,19 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 30c12e │ │ │ │ adds r2, r2, r6 │ │ │ │ add.w r0, r9, #920 @ 0x398 │ │ │ │ adc.w r3, r3, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ ldr.w r0, [r9, #952] @ 0x3b8 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r8, r7, #262144 @ 0x40000 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 30c002 │ │ │ │ ldr r3, [pc, #200] @ (30c174 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30bf76 │ │ │ │ ldr r3, [pc, #164] @ (30c15c ) │ │ │ │ @@ -193912,18 +193911,18 @@ │ │ │ │ bpl.w 30bf76 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #176] @ (30c178 ) │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30bf76 │ │ │ │ add.w r0, r9, #920 @ 0x398 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ movs r3, #1 │ │ │ │ movt r3, #12 │ │ │ │ movs r2, #0 │ │ │ │ strd r3, r2, [r9, #956] @ 0x3bc │ │ │ │ b.n 30bf8e │ │ │ │ ldr r2, [pc, #144] @ (30c17c ) │ │ │ │ ldr r3, [pc, #84] @ (30c144 ) │ │ │ │ @@ -193933,15 +193932,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 30c12e │ │ │ │ add.w r0, r9, #920 @ 0x398 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88eb84 │ │ │ │ + b.w 88ebb4 │ │ │ │ ldr r2, [pc, #112] @ (30c180 ) │ │ │ │ ldr r3, [pc, #52] @ (30c144 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -193958,53 +193957,53 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldmia r5!, {} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, r1 │ │ │ │ + adds r0, r2, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r4, {r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r2, r4, r5} │ │ │ │ + stmia r4!, {r2, r4, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldmia r4, {r2, r4, r5, r6} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r0, [r3, #48] @ 0x30 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldmia r3, {r3, r4, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ adds r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #44] @ 0x2c │ │ │ │ + ldrh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldmia r3, {r1, r2, r3, r6} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldmia r3, {r2, r3, r5} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - stmia r2!, {r3, r5, r6} │ │ │ │ + stmia r2!, {r3, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r3, #42] @ 0x2a │ │ │ │ + ldrh r2, [r7, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (30c198 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ movs r5, #94 @ 0x5e │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -194012,30 +194011,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (30c1e0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (30c1e4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #32] @ (30c1e8 ) │ │ │ │ ldr r1, [pc, #36] @ (30c1ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f5ec │ │ │ │ + b.w 72f61c │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r2, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r7, #23 │ │ │ │ + asrs r2, r3, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ lsls r2, r7, #1 │ │ │ │ lsls r5, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -194048,25 +194047,25 @@ │ │ │ │ ldr r1, [pc, #120] @ (30c280 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #104] @ (30c284 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (30c288 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #60] @ 30c270 │ │ │ │ ldr r2, [pc, #84] @ (30c28c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #84] @ (30c290 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -194086,27 +194085,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 339474 │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r4} │ │ │ │ + stmia r2!, {r2, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r6, #28] │ │ │ │ + strb r2, [r2, #29] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r0, #29] │ │ │ │ + strb r6, [r4, #29] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r7, #36] @ 0x24 │ │ │ │ + ldrh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r3, #38] @ 0x26 │ │ │ │ + ldrh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r4, #178 @ 0xb2 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - ldrh r0, [r1, #38] @ 0x26 │ │ │ │ + ldrh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ (30c30c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -194114,15 +194113,15 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #104] @ (30c314 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #16 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movw r0, #6164 @ 0x1814 │ │ │ │ str.w r2, [r4, #928] @ 0x3a0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ @@ -194139,20 +194138,20 @@ │ │ │ │ addw r0, r4, #1210 @ 0x4ba │ │ │ │ blx 28d4c4 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1244] @ 0x4dc │ │ │ │ strh.w r1, [r4, #1240] @ 0x4d8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + b.w 730884 │ │ │ │ + stmia r1!, {r4, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r6, #32] │ │ │ │ + ldrh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r1, #34] @ 0x22 │ │ │ │ + ldrh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov lr, r3 │ │ │ │ ldr.w ip, [pc, #308] @ 30c460 │ │ │ │ @@ -194229,15 +194228,15 @@ │ │ │ │ str.w r2, [r3, #924] @ 0x39c │ │ │ │ ldr.w r1, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r3, #1244] @ 0x4dc │ │ │ │ bics r2, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -194267,21 +194266,21 @@ │ │ │ │ strcc.w r2, [r3, #924] @ 0x39c │ │ │ │ b.n 30c3dc │ │ │ │ mov.w r0, #1280 @ 0x500 │ │ │ │ b.n 30c350 │ │ │ │ ldr r0, [pc, #16] @ (30c468 ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30c34e │ │ │ │ ldmia r1!, {r3} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #22] │ │ │ │ + ldrh r4, [r4, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #492] @ (30c66c ) │ │ │ │ @@ -194336,15 +194335,15 @@ │ │ │ │ ldr.w r0, [r3, #1244] @ 0x4dc │ │ │ │ bics.w r2, r2, lr │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldrd r2, r0, [r0, #920] @ 0x398 │ │ │ │ ldr.w lr, [r3, #928] @ 0x3a0 │ │ │ │ ldrh.w ip, [r3, #1240] @ 0x4d8 │ │ │ │ bic.w r0, r0, r5 │ │ │ │ b.n 30c4ee │ │ │ │ ldrd r2, r0, [r0, #920] @ 0x398 │ │ │ │ ubfx lr, r5, #0, #10 │ │ │ │ @@ -194399,39 +194398,39 @@ │ │ │ │ bics.w lr, r2, lr │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, ip │ │ │ │ strh.w ip, [r3, #1208] @ 0x4b8 │ │ │ │ str.w r2, [r3, #924] @ 0x39c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 30c4e2 │ │ │ │ ldr r2, [pc, #128] @ (30c670 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #20 │ │ │ │ bpl.w 30c4e2 │ │ │ │ ldr r0, [pc, #120] @ (30c674 ) │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30c5e8 │ │ │ │ ldr r0, [pc, #112] @ (30c678 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30c5e8 │ │ │ │ ldr r0, [pc, #100] @ (30c67c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ add.w r4, r7, #476 @ 0x1dc │ │ │ │ strh.w r5, [r3, r4, lsl #1] │ │ │ │ b.n 30c59c │ │ │ │ add.w ip, r7, #476 @ 0x1dc │ │ │ │ cmp r1, #14 │ │ │ │ ldrh.w ip, [r3, ip, lsl #1] │ │ │ │ bhi.n 30c64c │ │ │ │ @@ -194452,19 +194451,19 @@ │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ b.n 30c5da │ │ │ │ stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #14] │ │ │ │ + ldrh r2, [r4, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r6, #10] │ │ │ │ + ldrh r0, [r2, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r6, #8] │ │ │ │ + ldrh r6, [r2, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030c680 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -194492,19 +194491,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r5, #6 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - pop {r7, pc} │ │ │ │ + pop {r5, r7, pc} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r4, #10] │ │ │ │ + ldrh r2, [r0, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r6, #10] │ │ │ │ + ldrh r4, [r2, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030c6e4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -194531,19 +194530,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ lsls r6, r0, #5 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - pop {r5, pc} │ │ │ │ + pop {r6, pc} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r0, #8] │ │ │ │ + ldrh r2, [r4, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r2, #8] │ │ │ │ + ldrh r2, [r6, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030c744 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194575,19 +194574,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (30c7a8 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 28be80 │ │ │ │ lsls r0, r5, #3 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrh r0, [r3, #8] │ │ │ │ + ldrh r0, [r7, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r5, #8] │ │ │ │ + ldrh r2, [r1, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r1, #8] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030c7ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194616,30 +194615,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (30c824 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ bl 30c744 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r0, [pc, #24] @ (30c828 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ lsls r0, r0, #2 │ │ │ │ lsls r6, r7, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrh r6, [r5, #8] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, #6] │ │ │ │ + ldrh r0, [r3, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030c82c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -194648,44 +194647,44 @@ │ │ │ │ ldr r5, [pc, #124] @ (30c8bc ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ cbz r3, 30c8a8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 30c89a │ │ │ │ - bl 72eee4 │ │ │ │ + bl 72ef14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #100] @ (30c8c0 ) │ │ │ │ ldr r2, [pc, #104] @ (30c8c4 ) │ │ │ │ ldr r1, [pc, #104] @ (30c8c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #92] @ (30c8cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r3 │ │ │ │ bl 53dac4 │ │ │ │ ldr r1, [pc, #84] @ (30c8d0 ) │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 72de50 │ │ │ │ + bl 72de80 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f1f4 │ │ │ │ + b.w 72f224 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -194693,23 +194692,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ vshr.u64 q8, , #4 │ │ │ │ stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - cbnz r2, 30c93e │ │ │ │ + pop {r1, r3} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r2!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r2, #29 │ │ │ │ + lsrs r4, r6, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (30c980 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #154 @ 0x9a │ │ │ │ + cmp r2, #186 @ 0xba │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -194721,15 +194720,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30c91c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 30ca04 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -195002,31 +195001,31 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (30cc1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ ldr r2, [pc, #24] @ (30cc20 ) │ │ │ │ ldr r1, [pc, #24] @ (30cc24 ) │ │ │ │ ldr r0, [pc, #28] @ (30cc28 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 30c6e4 │ │ │ │ nop │ │ │ │ subs r4, r2, r6 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - strh r0, [r0, #42] @ 0x2a │ │ │ │ + strh r0, [r4, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r0, #42] @ 0x2a │ │ │ │ + strh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r3, #42] @ 0x2a │ │ │ │ + strh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -195131,15 +195130,15 @@ │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 30cccc │ │ │ │ b.n 30cd16 │ │ │ │ ite │ │ │ │ lsl r4, r5, #3 │ │ │ │ ldral r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb834 │ │ │ │ + @ instruction: 0xb854 │ │ │ │ lsls r6, r5, #1 │ │ │ │ itte ls │ │ │ │ lslls r4, r5, #3 │ │ │ │ ittt mi @ unpredictable │ │ │ │ lslmi r4, r5, #3 │ │ │ │ ittt cs @ unpredictable │ │ │ │ lslcs r4, r5, #3 │ │ │ │ @@ -195155,17 +195154,17 @@ │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 50efc4 │ │ │ │ ldr.w r0, [r0, #2120] @ 0x848 │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 50ef00 │ │ │ │ ldr r0, [pc, #8] @ (30cd94 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87f3f4 │ │ │ │ + b.w 87f424 │ │ │ │ nop │ │ │ │ - strh r4, [r5, #30] │ │ │ │ + strh r4, [r1, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -195301,25 +195300,25 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ bkpt 0x0034 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #26] │ │ │ │ + strh r0, [r2, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r4, r5, #3 │ │ │ │ lsrs r3, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #22] │ │ │ │ + strh r0, [r3, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r3, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #22] │ │ │ │ + strh r0, [r0, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r2, [r0, #1910] @ 0x776 │ │ │ │ @@ -195364,27 +195363,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (30d034 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #116] @ (30d038 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (30d03c ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #92] @ (30d040 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (30d044 ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -195400,38 +195399,38 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r1, [pc, #52] @ (30d054 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72f5ec │ │ │ │ - push {r2, r5, r6, r7} │ │ │ │ + b.w 72f61c │ │ │ │ + push {r2, lr} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cbnz r6, 30d09a │ │ │ │ + cbnz r6, 30d0a2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r7, #31 │ │ │ │ + lsrs r6, r3, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r5, #1] │ │ │ │ + strb r6, [r1, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r2, #6 │ │ │ │ + lsls r6, r6, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r2, #30 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - strh r4, [r1, #10] │ │ │ │ + strh r4, [r5, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30ccf0 │ │ │ │ lsls r7, r4, #3 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -195439,15 +195438,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30d090 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 30d0be │ │ │ │ @@ -195623,15 +195622,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30d2a2 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 30d2b4 │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 30d2f0 │ │ │ │ @@ -196204,15 +196203,15 @@ │ │ │ │ eors r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 30d90c │ │ │ │ ldr r0, [pc, #100] @ (30d920 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87f3f4 │ │ │ │ + b.w 87f424 │ │ │ │ ldrb.w r3, [r4, #1798] @ 0x706 │ │ │ │ bic.w r2, r2, #2 │ │ │ │ strb.w r3, [r4, #1792] @ 0x700 │ │ │ │ strh.w r2, [r4, #1794] @ 0x702 │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [pc, #72] @ (30d924 ) │ │ │ │ and.w r3, r3, #31 │ │ │ │ @@ -196239,15 +196238,15 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ cbz r4, 30d984 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldrb r6, [r0, #4] │ │ │ │ + ldrb r6, [r4, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cbz r0, 30d97e │ │ │ │ lsls r4, r5, #3 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 30d6dc │ │ │ │ nop │ │ │ │ @@ -196441,33 +196440,33 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #68] @ (30dbb0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 50e670 │ │ │ │ ldr.w r1, [r4, #2120] @ 0x848 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 50d634 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 50e670 │ │ │ │ nop │ │ │ │ - add r1, sp, #160 @ 0xa0 │ │ │ │ + add r1, sp, #288 @ 0x120 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r1, #26] │ │ │ │ + strb r2, [r5, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r3, #23] │ │ │ │ + strb r2, [r7, #23] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #220] @ (30dca0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -196560,34 +196559,34 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #64] @ (30dd04 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ addw r1, r0, #1788 @ 0x6fc │ │ │ │ bl 30cd98 │ │ │ │ addw r1, r4, #1812 @ 0x714 │ │ │ │ mov r0, r4 │ │ │ │ bl 30cd98 │ │ │ │ mov r0, r4 │ │ │ │ addw r1, r4, #1836 @ 0x72c │ │ │ │ bl 30cd98 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 30dbb4 │ │ │ │ nop │ │ │ │ - add r7, pc, #832 @ (adr r7, 30e040 ) │ │ │ │ + add r7, pc, #960 @ (adr r7, 30e0c0 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r6, #20] │ │ │ │ + strb r2, [r2, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r0, #18] │ │ │ │ + strb r2, [r4, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #216] @ (30ddf0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -196596,15 +196595,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (30ddf8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 50f3b0 │ │ │ │ cbnz r0, 30dd56 │ │ │ │ add sp, #20 │ │ │ │ @@ -196658,41 +196657,41 @@ │ │ │ │ ldr r2, [pc, #64] @ (30de08 ) │ │ │ │ ldr r1, [pc, #64] @ (30de0c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 30dcac │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #464 @ (adr r7, 30dfc4 ) │ │ │ │ + add r7, pc, #592 @ (adr r7, 30e044 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r2, #19] │ │ │ │ + strb r2, [r6, #19] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r4, #16] │ │ │ │ + strb r4, [r0, #17] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r4, r3, #8 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - strb r6, [r0, #18] │ │ │ │ + strb r6, [r4, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r6, #17] │ │ │ │ + strb r4, [r2, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, sp, #544 @ 0x220 │ │ │ │ + add r5, sp, #672 @ 0x2a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9e8005b │ │ │ │ + @ instruction: 0xfa08005b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #800] @ (30e144 ) │ │ │ │ mov r1, r3 │ │ │ │ @@ -196705,15 +196704,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30de60 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 30de92 │ │ │ │ cmp r4, #4 │ │ │ │ @@ -197006,21 +197005,21 @@ │ │ │ │ add r4, sp, #976 @ 0x3d0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ add r4, sp, #432 @ 0x1b0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ add r4, sp, #304 @ 0x130 │ │ │ │ lsls r4, r5, #3 │ │ │ │ str.w pc, [pc, #4095] @ 30f167 │ │ │ │ - strb r2, [r1, #5] │ │ │ │ + strb r2, [r5, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh.w pc, [r3, #4095] @ 0xfff │ │ │ │ - strb r0, [r1, #4] │ │ │ │ + strb r0, [r5, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - strb r4, [r4, #3] │ │ │ │ + strb r4, [r0, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ lsls r4, r5, #3 │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ lsls r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -197037,37 +197036,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r3, pc, #240 @ (adr r3, 30e2ac ) │ │ │ │ + add r3, pc, #368 @ (adr r3, 30e32c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2018] @ 0x7e2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -197077,31 +197076,31 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (30e244 ) │ │ │ │ add r0, pc │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ ldr r2, [pc, #24] @ (30e248 ) │ │ │ │ ldr r1, [pc, #24] @ (30e24c ) │ │ │ │ ldr r0, [pc, #28] @ (30e250 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 30c6e4 │ │ │ │ nop │ │ │ │ lsls r0, r1, #26 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - strb r0, [r5, #1] │ │ │ │ + strb r0, [r1, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + strb r2, [r1, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r0, #2] │ │ │ │ + strb r0, [r4, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -197304,15 +197303,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30e37c │ │ │ │ ldr r0, [pc, #132] @ (30e508 ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 30e37c │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 30e326 │ │ │ │ ldr r2, [pc, #104] @ (30e50c ) │ │ │ │ @@ -197338,43 +197337,43 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ add r1, sp, #224 @ 0xe0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #22 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - cmp r0, #236 @ 0xec │ │ │ │ + cmp r1, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r2, #116] @ 0x74 │ │ │ │ + ldr r6, [r6, #116] @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #112] @ 0x70 │ │ │ │ + ldr r6, [r0, #116] @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #296 @ 0x128 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r0, [r0, #104] @ 0x68 │ │ │ │ + ldr r0, [r4, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r2, r3, r4} │ │ │ │ + stmia r0!, {r2, r3, r4, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ strh r4, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #100] @ 0x64 │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r7, #96] @ 0x60 │ │ │ │ + ldr r2, [r3, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #100] @ 0x64 │ │ │ │ + ldr r4, [r0, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -197511,15 +197510,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 30e5fc │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (30e7b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 30e5fc │ │ │ │ add.w r4, r0, #1984 @ 0x7c0 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (30e7ac ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -197586,15 +197585,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (30e7b4 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30e6b6 │ │ │ │ ldr r0, [pc, #96] @ (30e7c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 30e6b8 │ │ │ │ ldr r1, [pc, #84] @ (30e7c4 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -197608,36 +197607,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (30e7c8 ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 30e5fc │ │ │ │ nop │ │ │ │ add r6, pc, #536 @ (adr r6, 30e9c4 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #76] @ 0x4c │ │ │ │ + ldr r6, [r5, #76] @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #64] @ 0x40 │ │ │ │ + ldr r4, [r3, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #56] @ 0x38 │ │ │ │ + ldr r4, [r7, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 30e870 │ │ │ │ sub sp, #28 │ │ │ │ @@ -197646,15 +197645,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (30e878 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ bl 50f3b0 │ │ │ │ cbnz r0, 30e81c │ │ │ │ add sp, #28 │ │ │ │ @@ -197694,23 +197693,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 30e254 │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [r3, #60] @ 0x3c │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r6, r0, #2 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - ldr r4, [r1, #40] @ 0x28 │ │ │ │ + ldr r4, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (30e920 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -197719,26 +197718,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (30e928 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #124] @ (30e92c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (30e930 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #104] @ (30e934 ) │ │ │ │ ldr r3, [pc, #108] @ (30e938 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -197756,35 +197755,35 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #56] @ (30e948 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e27c │ │ │ │ - ldr r4, [sp, #224] @ 0xe0 │ │ │ │ + b.w 72e2ac │ │ │ │ + ldr r4, [sp, #352] @ 0x160 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r2, pc, #712 @ (adr r2, 30ebf0 ) │ │ │ │ + add r2, pc, #840 @ (adr r2, 30ec70 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vqadd.s16 q0, q1, │ │ │ │ - ldrsb r2, [r0, r6] │ │ │ │ + vqadd.s64 q0, q1, │ │ │ │ + ldrsb r2, [r4, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia.w sl!, {r0, r3, r4, r6} │ │ │ │ + @ instruction: 0xe8ca0059 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ lsls r5, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ vshr.u32 q0, , #4 │ │ │ │ - ldr r6, [r4, #24] │ │ │ │ + ldr r6, [r0, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 30e88c │ │ │ │ lsls r7, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -198011,15 +198010,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r1, r1, lsl #16 │ │ │ │ strb r0, [r6, #0] │ │ │ │ b.n 30eab6 │ │ │ │ ldr r0, [pc, #160] @ (30ec84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ ldr.w r2, [sl, #16] │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ add r4, r3 │ │ │ │ uxth r3, r2 │ │ │ │ b.n 30eae8 │ │ │ │ ldr r1, [pc, #132] @ (30ec7c ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -198037,15 +198036,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 30ebd2 │ │ │ │ ldr r0, [pc, #120] @ (30ec90 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 30ebd2 │ │ │ │ ldr r1, [pc, #104] @ (30ec94 ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -198064,15 +198063,15 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #60] @ (30ec98 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 30eaf8 │ │ │ │ mov r9, r4 │ │ │ │ b.n 30ea92 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, pc, #840 @ (adr r2, 30efbc ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ @@ -198080,25 +198079,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #776 @ (adr r2, 30ef84 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #232 @ (adr r1, 30ed6c ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r6, [r4, #0] │ │ │ │ + ldr r6, [r0, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r1, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #124] @ 0x7c │ │ │ │ + str r2, [r4, #124] @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #124] @ 0x7c │ │ │ │ + str r0, [r5, #124] @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 30edb0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -198230,24 +198229,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (30ee20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 30e254 │ │ │ │ nop │ │ │ │ - str r6, [sp, #872] @ 0x368 │ │ │ │ + str r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [r1, #92] @ 0x5c │ │ │ │ + str r0, [r5, #92] @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (30ee78 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -198255,33 +198254,33 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #68] @ (30ee80 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2004] @ 0x7d4 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 50d634 │ │ │ │ ldr.w r1, [r4, #2008] @ 0x7d8 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 50d634 │ │ │ │ ldr.w r1, [r4, #2012] @ 0x7dc │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 50e670 │ │ │ │ nop │ │ │ │ - str r6, [sp, #608] @ 0x260 │ │ │ │ + str r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [r1, #88] @ 0x58 │ │ │ │ + str r2, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ + str r2, [r7, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (30f174 ) │ │ │ │ @@ -198416,15 +198415,15 @@ │ │ │ │ bpl.n 30ef3a │ │ │ │ ldr r0, [pc, #436] @ (30f184 ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -198562,36 +198561,36 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 30ef3a │ │ │ │ ldr r0, [pc, #56] @ (30f194 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 30f0a0 │ │ │ │ b.n 30f112 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #80] @ 0x50 │ │ │ │ + str r6, [r7, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #68] @ 0x44 │ │ │ │ + str r4, [r0, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ rors r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #52] @ 0x34 │ │ │ │ + str r6, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr.w r3, [r0, #1912] @ 0x778 │ │ │ │ lsls r3, r3, #16 │ │ │ │ itt mi │ │ │ │ movmi r3, #0 │ │ │ │ strmi.w r3, [r0, #1912] @ 0x778 │ │ │ │ movs r0, #0 │ │ │ │ @@ -198600,101 +198599,101 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (30f1f8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ ldr r2, [pc, #20] @ (30f1fc ) │ │ │ │ ldr r1, [pc, #24] @ (30f200 ) │ │ │ │ ldr r0, [pc, #24] @ (30f204 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 30c680 │ │ │ │ str.w r0, [r0, r9, lsl #3] │ │ │ │ movs r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #56] @ 0x38 │ │ │ │ + str r0, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r1, #56] @ 0x38 │ │ │ │ + str r6, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 86ed40 │ │ │ │ + bl 86ed70 │ │ │ │ ldr r2, [pc, #108] @ (30f290 ) │ │ │ │ ldr r1, [pc, #112] @ (30f294 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #108] @ (30f298 ) │ │ │ │ add r1, pc │ │ │ │ - bl 86eedc │ │ │ │ + bl 86ef0c │ │ │ │ ldr r3, [pc, #104] @ (30f29c ) │ │ │ │ add r4, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r3 │ │ │ │ bl 53dbd4 │ │ │ │ ldr r6, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #88] @ (30f2a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72eee4 │ │ │ │ + bl 72ef14 │ │ │ │ ldr r1, [pc, #84] @ (30f2a4 ) │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 72de50 │ │ │ │ + bl 72de80 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 72f1f4 │ │ │ │ + bl 72f224 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ cbz r5, 30f278 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 86f7d8 │ │ │ │ + b.w 86f808 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r6, [r3, #52] @ 0x34 │ │ │ │ + str r6, [r7, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r1, #2 │ │ │ │ + subs r6, r5, #2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (30f350 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #52] @ 0x34 │ │ │ │ + str r0, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r1, #3 │ │ │ │ + lsls r0, r5, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (30f328 ) │ │ │ │ @@ -198702,59 +198701,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (30f330 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #100] @ (30f334 ) │ │ │ │ ldr r1, [pc, #100] @ (30f338 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #84] @ (30f33c ) │ │ │ │ ldr r3, [pc, #88] @ (30f340 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (30f344 ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [pc, #60] @ (30f348 ) │ │ │ │ ldr r1, [pc, #60] @ (30f34c ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - str r2, [sp, #320] @ 0x140 │ │ │ │ + str r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 30ed18 │ │ │ │ + b.n 30ed58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #392] @ (30f4c0 ) │ │ │ │ + ldr r5, [pc, #520] @ (30f540 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #138 @ 0x8a │ │ │ │ + udf #170 @ 0xaa │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -198898,59 +198897,59 @@ │ │ │ │ b.n 30f41a │ │ │ │ movs r5, #1 │ │ │ │ b.n 30f402 │ │ │ │ ldr r0, [sp, #864] @ 0x360 │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x000a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r5, #24] │ │ │ │ + str r0, [r1, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #8] │ │ │ │ + str r1, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [r1, #24] │ │ │ │ + str r0, [r5, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #808] @ 0x328 │ │ │ │ + str r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - push {r2, r4, r5, r6, lr} │ │ │ │ + push {r2, r4, r7, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r1, #20] │ │ │ │ + str r4, [r5, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r2, r5, r6, pc} │ │ │ │ + pop {r1, r2, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + push {r4, r6, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #504] @ 0x1f8 │ │ │ │ + str r0, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [r0, #16] │ │ │ │ + str r4, [r4, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30f350 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -198975,20 +198974,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 30f5de │ │ │ │ @@ -199010,15 +199009,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 30f6d2 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 30f5da │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30f706 │ │ │ │ - bl 87ee04 │ │ │ │ + bl 87ee34 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (30f73c ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -199069,22 +199068,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #208] @ (30f758 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 72c99c │ │ │ │ + bl 72c9cc │ │ │ │ ldr r2, [pc, #192] @ (30f75c ) │ │ │ │ ldr r3, [pc, #196] @ (30f760 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (30f764 ) │ │ │ │ @@ -199106,18 +199105,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 30f5cc │ │ │ │ ldr r1, [pc, #136] @ (30f768 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87e78c │ │ │ │ + bl 87e7bc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 30f6a8 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (30f76c ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -199133,50 +199132,50 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ str r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #4] │ │ │ │ + str r6, [r7, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r6, #60] @ 0x3c │ │ │ │ + ldrh r2, [r2, #62] @ 0x3e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [r6, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r6, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0xf3f60079 │ │ │ │ - ldrsh r6, [r6, r5] │ │ │ │ + ldrsh r6, [r2, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r7, #0] │ │ │ │ + str r6, [r3, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldrh r6, [r7, #52] @ 0x34 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [sp, #880] @ 0x370 │ │ │ │ + str r4, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 30f9d4 │ │ │ │ + b.n 30fa14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r0, #0] │ │ │ │ + str r0, [r4, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldrsh r4, [r3, r4] │ │ │ │ + ldrsh r4, [r7, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r4, [r4, r3] │ │ │ │ + ldrsh r4, [r0, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r0, #48] @ 0x30 │ │ │ │ + ldrh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrsh r6, [r4, r2] │ │ │ │ + ldrsh r6, [r0, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r6, [r5, r4] │ │ │ │ + ldrsh r6, [r1, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30f350 │ │ │ │ nop │ │ │ │ b.n 30f350 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -199197,23 +199196,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (30f7d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f128 │ │ │ │ - ldrh r4, [r3, #42] @ 0x2a │ │ │ │ + b.w 72f158 │ │ │ │ + ldrh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r3, [sp, #616] @ 0x268 │ │ │ │ + str r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 252 @ 0xfc │ │ │ │ + b.n 30f814 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 30f814 │ │ │ │ sub sp, #12 │ │ │ │ @@ -199221,24 +199220,24 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (30f81c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 43f68c │ │ │ │ nop │ │ │ │ - ldrh r2, [r3, #40] @ 0x28 │ │ │ │ + ldrh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r7, r6] │ │ │ │ + ldrb r4, [r3, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r2, r7] │ │ │ │ + ldrb r2, [r6, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ @@ -199392,15 +199391,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 28d83c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 30f950 │ │ │ │ ldr r0, [pc, #160] @ (30fa70 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 30f946 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -199440,37 +199439,37 @@ │ │ │ │ str r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ @ instruction: 0xf3640079 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8d6 │ │ │ │ + @ instruction: 0xb8f6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r6, r5] │ │ │ │ + ldrb r2, [r2, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb870 │ │ │ │ + @ instruction: 0xb890 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r0, r5] │ │ │ │ + ldrb r0, [r4, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb83c │ │ │ │ + @ instruction: 0xb85c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r6, r4] │ │ │ │ + ldrb r6, [r2, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r4, r3] │ │ │ │ + ldrb r0, [r0, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb7da │ │ │ │ + @ instruction: 0xb7fa │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r6, r2] │ │ │ │ + ldrb r0, [r2, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r2, #22] │ │ │ │ + ldrh r4, [r6, #22] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r7, r5] │ │ │ │ + ldrh r2, [r3, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r1, r3] │ │ │ │ + ldrb r6, [r5, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #492] @ (30fc88 ) │ │ │ │ @@ -199655,29 +199654,29 @@ │ │ │ │ str.w r3, [r4, #2872] @ 0xb38 │ │ │ │ b.n 30fb10 │ │ │ │ str r1, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r5, #3 │ │ │ │ add.w r0, r0, #121 @ 0x79 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb684 │ │ │ │ + @ instruction: 0xb6a4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r4, r6] │ │ │ │ + ldrh r6, [r0, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb600 │ │ │ │ + @ instruction: 0xb620 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r2, r3] │ │ │ │ + ldrh r2, [r6, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r2, r3, r6, r7, lr} │ │ │ │ + push {r2, r3, r5, r6, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r5, r1] │ │ │ │ + ldrh r4, [r1, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r2, r7, lr} │ │ │ │ + push {r1, r2, r5, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r3, r1] │ │ │ │ + ldrh r4, [r7, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (30fd50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -199685,15 +199684,15 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (30fd58 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #124] @ (30fd5c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 30fcf4 │ │ │ │ @@ -199701,15 +199700,15 @@ │ │ │ │ cbz r2, 30fcf4 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 30fce8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 30fd42 │ │ │ │ ldr r6, [pc, #80] @ (30fd60 ) │ │ │ │ ldr.w r8, [pc, #80] @ 30fd64 │ │ │ │ ldr r7, [pc, #80] @ (30fd68 ) │ │ │ │ @@ -199718,56 +199717,56 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 30fd1e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 30f350 │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, #2] │ │ │ │ + ldrh r2, [r4, #2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ + ldr r6, [r0, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r3, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ mrc 0, 6, r0, cr8, cr9, {3} │ │ │ │ - strh r2, [r7, #62] @ 0x3e │ │ │ │ + ldrh r2, [r3, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r4, [r4, r0] │ │ │ │ + ldrh r4, [r0, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, r0] │ │ │ │ + ldrh r0, [r3, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 30fdc0 │ │ │ │ ldr r2, [pc, #64] @ (30fdc4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (30fdc8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #52] @ (30fdcc ) │ │ │ │ ldr r3, [pc, #56] @ (30fdd0 ) │ │ │ │ ldr r1, [pc, #56] @ (30fdd4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -199777,28 +199776,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ - strh r2, [r1, #60] @ 0x3c │ │ │ │ + b.w 72e2ac │ │ │ │ + strh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r4, [r1, #46] @ 0x2e │ │ │ │ + ldrh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 30fe20 │ │ │ │ + bge.n 30fe60 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r4, r6} │ │ │ │ lsls r7, r4, #3 │ │ │ │ - ldr r4, [r3, r3] │ │ │ │ + ldr r4, [r7, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (30fe48 ) │ │ │ │ @@ -199806,25 +199805,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (30fe50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #80] @ (30fe54 ) │ │ │ │ ldr r1, [pc, #80] @ (30fe58 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (30fe5c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -199835,25 +199834,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r4, [r3, #56] @ 0x38 │ │ │ │ + strh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r6, [r3, #42] @ 0x2a │ │ │ │ + ldrh r6, [r7, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 30fdd0 │ │ │ │ + bls.n 30fe10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - tst r6, r5 │ │ │ │ + negs r6, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 30ff0c │ │ │ │ + bcc.n 30ff4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r7, r4] │ │ │ │ + ldr r0, [r3, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (30fecc ) │ │ │ │ @@ -199861,25 +199860,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (30fed4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #80] @ (30fed8 ) │ │ │ │ ldr r1, [pc, #80] @ (30fedc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (30fee0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -199890,25 +199889,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r3, #52] @ 0x34 │ │ │ │ + strh r0, [r7, #52] @ 0x34 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r3, #38] @ 0x26 │ │ │ │ + ldrh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 30ff4c │ │ │ │ + bls.n 30ff8c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sbcs r2, r5 │ │ │ │ + rors r2, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 30fe88 │ │ │ │ + bcs.n 30fec8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r3, r3] │ │ │ │ + ldr r0, [r7, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -200062,17 +200061,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldrh r6, [r6, #40] @ 0x28 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - uxth r6, r2 │ │ │ │ + uxth r6, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r2, r1] │ │ │ │ + ldr r6, [r6, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, #32] │ │ │ │ lsls r4, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -200125,19 +200124,19 @@ │ │ │ │ blx 28d83c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 3100a6 │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #28] │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #472 @ 0x1d8 │ │ │ │ + cbz r6, 31011c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r2, #32] │ │ │ │ + strh r4, [r6, #32] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ + pop {r3, r7, pc} │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3101a6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -200154,23 +200153,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (3101bc ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 31018a │ │ │ │ @@ -200188,19 +200187,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - strh r2, [r2, #30] │ │ │ │ + strh r2, [r6, #30] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r0, [r7, r7] │ │ │ │ + ldrsb r0, [r3, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r0, [r0, r0] │ │ │ │ + ldrsb r0, [r4, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (3102f4 ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -200314,25 +200313,25 @@ │ │ │ │ blx 28d83c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 31024e │ │ │ │ nop │ │ │ │ ldrh r2, [r4, #18] │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #424 @ 0x1a8 │ │ │ │ + add r7, sp, #552 @ 0x228 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r6, r4] │ │ │ │ + strb r2, [r2, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #248 @ 0xf8 │ │ │ │ + add r7, sp, #376 @ 0x178 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r0, r5] │ │ │ │ + strb r2, [r4, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #88 @ 0x58 │ │ │ │ + add r7, sp, #216 @ 0xd8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r5, r3] │ │ │ │ + strb r2, [r1, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (310378 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -200341,22 +200340,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 310362 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -200364,19 +200363,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r4, #14] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r0, [r2, r0] │ │ │ │ + strb r0, [r6, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r4, r0] │ │ │ │ + strb r2, [r0, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -200405,15 +200404,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (310674 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 3103e8 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -200652,33 +200651,33 @@ │ │ │ │ b.n 3105a8 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r2, #4] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - strh r0, [r4, r3] │ │ │ │ + strh r0, [r0, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r7, r5] │ │ │ │ + strh r4, [r3, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r1, #10] │ │ │ │ + strh r6, [r5, #10] │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldrh r4, [r5, #2] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldrh r0, [r7, #0] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - add r5, sp, #640 @ 0x280 │ │ │ │ + add r5, sp, #768 @ 0x300 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r0, r7] │ │ │ │ + strh r4, [r4, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #168 @ 0xa8 │ │ │ │ + add r4, sp, #296 @ 0x128 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r6, r1] │ │ │ │ + strh r0, [r2, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (310740 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -200690,33 +200689,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #136] @ (31074c ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -200735,37 +200734,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (310758 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, #25] │ │ │ │ + ldrb r0, [r1, #26] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [r1, r2] │ │ │ │ + str r2, [r5, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [pc, #848] @ (310a9c ) │ │ │ │ + ldr r7, [pc, #976] @ (310b1c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r1, r2] │ │ │ │ + str r2, [r5, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r6, #23] │ │ │ │ + ldrb r6, [r2, #24] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [r4, r4] │ │ │ │ + str r4, [r0, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #608] @ (3109bc ) │ │ │ │ + ldr r6, [pc, #736] @ (310a3c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -200788,15 +200787,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 31098c │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 310944 │ │ │ │ @@ -201075,59 +201074,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 30f350 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #22] │ │ │ │ + ldrb r6, [r6, #22] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r7, [pc, #56] @ (310b18 ) │ │ │ │ + ldr r7, [pc, #184] @ (310b98 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r7, [pc, #624] @ (310d60 ) │ │ │ │ + ldr r7, [pc, #752] @ (310de0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #80 @ 0x50 │ │ │ │ + add r1, sp, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r4, #16] │ │ │ │ + ldrb r4, [r0, #17] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r7, [pc, #768] @ (310e00 ) │ │ │ │ + ldr r7, [pc, #896] @ (310e80 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r4, #24] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - add r0, sp, #544 @ 0x220 │ │ │ │ + add r0, sp, #672 @ 0x2a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r2, #22] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r7, [pc, #16] @ (310b20 ) │ │ │ │ + ldr r7, [pc, #144] @ (310ba0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #160 @ 0xa0 │ │ │ │ + add r0, sp, #288 @ 0x120 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #536] @ (310d30 ) │ │ │ │ + ldr r6, [pc, #664] @ (310db0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #936 @ (adr r7, 310ec4 ) │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r7, #11] │ │ │ │ + ldrb r6, [r3, #12] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r6, [pc, #920] @ (310ebc ) │ │ │ │ + ldr r7, [pc, #24] @ (310b3c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r0, #16] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - add r7, pc, #432 @ (adr r7, 310cdc ) │ │ │ │ + add r7, pc, #560 @ (adr r7, 310d5c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r0, #10] │ │ │ │ + ldrb r6, [r4, #10] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r6, [pc, #312] @ (310c6c ) │ │ │ │ + ldr r6, [pc, #440] @ (310cec ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r1, #12] │ │ │ │ lsls r4, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -201153,26 +201152,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 310bba │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 310b76 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -201222,33 +201221,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (310c54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 310bf2 │ │ │ │ nop │ │ │ │ strh r0, [r6, #6] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldrb r0, [r5, #6] │ │ │ │ + ldrb r0, [r1, #7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [pc, #840] @ (310f80 ) │ │ │ │ + ldr r3, [pc, #968] @ (311000 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #912] @ (310fcc ) │ │ │ │ + ldr r4, [pc, #16] @ (310c4c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #1016 @ (adr r5, 31103c ) │ │ │ │ + add r6, pc, #120 @ (adr r6, 310cbc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + ldrb r2, [r0, #5] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [pc, #352] @ (310dac ) │ │ │ │ + ldr r5, [pc, #480] @ (310e2c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, pc, #800 @ (adr r5, 310f70 ) │ │ │ │ + add r5, pc, #928 @ (adr r5, 310ff0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r5, #3] │ │ │ │ + ldrb r4, [r1, #4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [pc, #984] @ (311030 ) │ │ │ │ + ldr r5, [pc, #88] @ (310cb0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (310e88 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -201449,47 +201448,47 @@ │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #31] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r0, #31] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldrb r4, [r5, #1] │ │ │ │ + ldrb r4, [r1, #2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #712 @ (adr r4, 311168 ) │ │ │ │ + add r4, pc, #840 @ (adr r4, 3111e8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #488] @ (31108c ) │ │ │ │ + ldr r4, [pc, #616] @ (31110c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r0, #27] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - add r4, pc, #96 @ (adr r4, 310f0c ) │ │ │ │ + add r4, pc, #224 @ (adr r4, 310f8c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r7, #28] │ │ │ │ + strb r2, [r3, #29] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [pc, #680] @ (31115c ) │ │ │ │ + ldr r3, [pc, #808] @ (3111dc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, pc, #912 @ (adr r3, 311248 ) │ │ │ │ + add r4, pc, #16 @ (adr r4, 310ec8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r0, #28] │ │ │ │ + strb r6, [r4, #28] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [pc, #616] @ (311128 ) │ │ │ │ + ldr r3, [pc, #744] @ (3111a8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, pc, #760 @ (adr r3, 3111bc ) │ │ │ │ + add r3, pc, #888 @ (adr r3, 31123c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r3, #27] │ │ │ │ + strb r0, [r7, #27] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [pc, #192] @ (310f8c ) │ │ │ │ + ldr r3, [pc, #320] @ (31100c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, pc, #496 @ (adr r3, 3110c0 ) │ │ │ │ + add r3, pc, #624 @ (adr r3, 311140 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r3, #26] │ │ │ │ + strb r6, [r7, #26] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [pc, #104] @ (310f40 ) │ │ │ │ + ldr r3, [pc, #232] @ (310fc0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 310eea │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -201536,27 +201535,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (310f7c ) │ │ │ │ add r2, pc │ │ │ │ - bl 72c99c │ │ │ │ + bl 72c9cc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bx r6 │ │ │ │ + bx sl │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00310f80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -201575,15 +201574,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 310fd6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 310faa │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -201593,19 +201592,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - strb r0, [r6, #21] │ │ │ │ + strb r0, [r2, #22] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0x479a │ │ │ │ + @ instruction: 0x47ba │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0x47ae │ │ │ │ + @ instruction: 0x47ce │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00310ff4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -201619,29 +201618,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (311040 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - strb r6, [r0, #20] │ │ │ │ + strb r6, [r4, #20] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bxns r4 │ │ │ │ + bxns r8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov r0, lr │ │ │ │ + mov r8, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00311044 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -201657,31 +201656,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - strb r0, [r6, #18] │ │ │ │ + strb r0, [r2, #19] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov r8, sl │ │ │ │ + mov r8, lr │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 3110ac │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1581] @ 0x62d │ │ │ │ @@ -201690,22 +201689,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (3110e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ asrs r0, r0, #26 │ │ │ │ lsls r2, r7, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 311184 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -201832,21 +201831,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr.w ip, [pc, #96] @ 3112ac │ │ │ │ add ip, pc │ │ │ │ b.n 31120c │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr.w ip, [pc, #80] @ 3112b0 │ │ │ │ add ip, pc │ │ │ │ b.n 3111d8 │ │ │ │ ldr r2, [pc, #76] @ (3112b4 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -201863,15 +201862,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (3112c0 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3111ca │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #10] │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -201883,15 +201882,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #19 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - ldr r5, [pc, #488] @ (3114ac ) │ │ │ │ + ldr r5, [pc, #616] @ (31152c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -202032,15 +202031,15 @@ │ │ │ │ b.n 311412 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (3114f0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -202057,15 +202056,15 @@ │ │ │ │ bpl.n 311432 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (3114fc ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #72] @ (311500 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31141c │ │ │ │ ldr r3, [pc, #52] @ (3114f8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -202073,34 +202072,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31141c │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (311504 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31141c │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 311412 │ │ │ │ nop │ │ │ │ ldrb r4, [r2, #3] │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #568] @ (311738 ) │ │ │ │ + ldr r3, [pc, #696] @ (3117b8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #512] @ (311708 ) │ │ │ │ + ldr r3, [pc, #640] @ (311788 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (311584 ) │ │ │ │ @@ -202108,61 +202107,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (31158c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #96] @ (311590 ) │ │ │ │ ldr r1, [pc, #96] @ (311594 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #80] @ (311598 ) │ │ │ │ ldr r2, [pc, #84] @ (31159c ) │ │ │ │ ldr r3, [pc, #84] @ (3115a0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (3115a4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [pc, #60] @ (3115a8 ) │ │ │ │ ldr r1, [pc, #64] @ (3115ac ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - strb r4, [r1, #4] │ │ │ │ + strb r4, [r5, #4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r6, #24] │ │ │ │ + strb r2, [r2, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r1, r4, r7} │ │ │ │ + stmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - tst r6, r0 │ │ │ │ + tst r6, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - tst r4, r3 │ │ │ │ + tst r4, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ @@ -202295,27 +202294,27 @@ │ │ │ │ bne.n 31177e │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1581] @ 0x62d │ │ │ │ cbz r2, 31173a │ │ │ │ cbz r3, 311766 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 3117a8 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 88ed2c │ │ │ │ + bl 88ed5c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 31174c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 50ef00 │ │ │ │ @@ -202327,15 +202326,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31174c │ │ │ │ b.n 311742 │ │ │ │ ldr r1, [pc, #56] @ (3117b8 ) │ │ │ │ @@ -202349,28 +202348,28 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3116f8 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (3117c0 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3116f8 │ │ │ │ nop │ │ │ │ ... │ │ │ │ strb r2, [r4, #21] │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #872] @ (311b2c ) │ │ │ │ + ldr r0, [pc, #1000] @ (311bac ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -202589,19 +202588,19 @@ │ │ │ │ blx 28d83c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 311954 │ │ │ │ nop │ │ │ │ strb r2, [r6, #11] │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #0] │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r0, #68] @ 0x44 │ │ │ │ + ldr r0, [r4, #68] @ 0x44 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r4, pc, #480 @ (adr r4, 311bf0 ) │ │ │ │ + add r4, pc, #608 @ (adr r4, 311c70 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 311f0c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -202612,15 +202611,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 311f14 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr.w sl, [pc, #1220] @ 311f18 │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -203081,79 +203080,80 @@ │ │ │ │ ldr r1, [pc, #124] @ (311f7c ) │ │ │ │ add r1, pc │ │ │ │ b.n 311eac │ │ │ │ ldr r2, [pc, #120] @ (311f80 ) │ │ │ │ add r2, pc │ │ │ │ b.n 311ea4 │ │ │ │ nop │ │ │ │ - ldr r6, [r7, #60] @ 0x3c │ │ │ │ + ldr r6, [r3, #64] @ 0x40 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mov r2, lr │ │ │ │ + mov sl, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov lr, r0 │ │ │ │ + mov lr, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r4, [r3, #7] │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #1016] @ 0x3f8 │ │ │ │ + str r7, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov r0, r0 │ │ │ │ + mov r0, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + str r6, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r7, #36] @ 0x24 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add sl, lr │ │ │ │ + cmp r2, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r5, [sp, #912] @ 0x390 │ │ │ │ + str r6, [sp, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [sp, #704] @ 0x2c0 │ │ │ │ + str r4, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r4, #12] │ │ │ │ + ldr r6, [r0, #16] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r0, r2 │ │ │ │ + add r0, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [sp, #432] @ 0x1b0 │ │ │ │ + str r4, [sp, #560] @ 0x230 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r4, #4] │ │ │ │ + ldrh r6, [r0, #6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r3, [sp, #840] @ 0x348 │ │ │ │ + str r3, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmn r6, r4 │ │ │ │ + orrs r6, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #328] @ 0x148 │ │ │ │ + str r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vmla.i32 q8, q1, d1[1] │ │ │ │ - cdp2 0, 8, cr0, cr2, cr4, {3} │ │ │ │ - ldc 0, cr0, [r4], {93} @ 0x5d │ │ │ │ - movs r2, #88 @ 0x58 │ │ │ │ + movs r2, r0 │ │ │ │ + lsls r2, r4, #1 │ │ │ │ + cdp2 0, 10, cr0, cr2, cr4, {3} │ │ │ │ + ldc 0, cr0, [r4], #-372 @ 0xfffffe8c │ │ │ │ + movs r2, #120 @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - rors r4, r2 │ │ │ │ + rors r4, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - negs r0, r3 │ │ │ │ + negs r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sbcs r2, r6 │ │ │ │ + rors r2, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r0, #76] @ 0x4c │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - sbcs r2, r4 │ │ │ │ + rors r2, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sbcs r4, r3 │ │ │ │ + sbcs r4, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sbcs r6, r2 │ │ │ │ + sbcs r6, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -203174,22 +203174,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #228 @ (adr r3, 3120d0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #212 @ (adr r3, 3120d0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 312094 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -203248,27 +203248,27 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88ed2c │ │ │ │ + b.w 88ed5c │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -203288,22 +203288,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 312218 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 312218 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 3121d6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -203360,15 +203360,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88ed2c │ │ │ │ + b.w 88ed5c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -203381,52 +203381,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (312284 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #64] @ (312288 ) │ │ │ │ ldr r1, [pc, #64] @ (31228c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #48] @ (312290 ) │ │ │ │ ldr r3, [pc, #52] @ (312294 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r6, #60] @ 0x3c │ │ │ │ + str r4, [r2, #64] @ 0x40 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r3, r4, r5, r6, lr} │ │ │ │ + push {r1, r3, r4, r7, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, #238 @ 0xee │ │ │ │ + adds r5, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #4 │ │ │ │ + adds r5, #36 @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #48 @ 0x30 │ │ │ │ + subs r7, #80 @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (3122f4 ) │ │ │ │ @@ -203434,52 +203434,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3122fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #64] @ (312300 ) │ │ │ │ ldr r1, [pc, #64] @ (312304 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #48] @ (312308 ) │ │ │ │ ldr r3, [pc, #52] @ (31230c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r7, #52] @ 0x34 │ │ │ │ + str r4, [r3, #56] @ 0x38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ + ldr r2, [r0, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, lr} │ │ │ │ + push {r1, r5, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, #118 @ 0x76 │ │ │ │ + adds r4, #150 @ 0x96 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, #140 @ 0x8c │ │ │ │ + adds r4, #172 @ 0xac │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #224 @ 0xe0 │ │ │ │ + subs r7, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (31236c ) │ │ │ │ @@ -203487,52 +203487,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (312374 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #64] @ (312378 ) │ │ │ │ ldr r1, [pc, #64] @ (31237c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #48] @ (312380 ) │ │ │ │ ldr r3, [pc, #52] @ (312384 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r0, #48] @ 0x30 │ │ │ │ + str r4, [r4, #48] @ 0x30 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r3, r7} │ │ │ │ + push {r1, r3, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r3, #254 @ 0xfe │ │ │ │ + adds r4, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, #20 │ │ │ │ + adds r4, #52 @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #152 @ 0x98 │ │ │ │ + subs r6, #184 @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -203633,30 +203633,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 312482 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (3124f4 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 312482 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 312478 │ │ │ │ nop │ │ │ │ ldr r6, [r1, #8] │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #136 @ 0x88 │ │ │ │ + subs r3, #168 @ 0xa8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 31257c │ │ │ │ sub sp, #20 │ │ │ │ @@ -203668,15 +203668,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r1, r0, r5 │ │ │ │ movw r3, #34296 @ 0x85f8 │ │ │ │ add.w r2, r5, r4, lsl #4 │ │ │ │ add r2, r0 │ │ │ │ strb r6, [r1, r3] │ │ │ │ movw r1, #34312 @ 0x8608 │ │ │ │ add r3, r0 │ │ │ │ @@ -203702,19 +203702,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r2, [r3, #16] │ │ │ │ + str r2, [r7, #16] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r3, #168 @ 0xa8 │ │ │ │ + subs r3, #200 @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r3, #138 @ 0x8a │ │ │ │ + subs r3, #170 @ 0xaa │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ (312618 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -203722,15 +203722,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (312620 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (312624 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 3125f2 │ │ │ │ add.w r5, r4, #34048 @ 0x8500 │ │ │ │ @@ -203765,27 +203765,27 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 28d83c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 3125c0 │ │ │ │ nop │ │ │ │ - str r4, [r1, #8] │ │ │ │ + str r4, [r5, #8] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r3, #2 │ │ │ │ + subs r3, #34 @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r3, #22 │ │ │ │ + subs r3, #54 @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r0, #104] @ 0x68 │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #30] │ │ │ │ + ldrh r2, [r0, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (3126f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -203793,15 +203793,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #168] @ (3126f8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r5, [pc, #152] @ (3126fc ) │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 3126cc │ │ │ │ add.w r9, r8, #8640 @ 0x21c0 │ │ │ │ @@ -203810,15 +203810,15 @@ │ │ │ │ add.w r9, r9, #8 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 3126a6 │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 312694 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ mov r0, r6 │ │ │ │ blx 28b99c │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ ldr.w r0, [r8, #108] @ 0x6c │ │ │ │ ldr.w r1, [r4, #172] @ 0xac │ │ │ │ cbz r3, 3126c6 │ │ │ │ bl 50d634 │ │ │ │ @@ -203847,27 +203847,27 @@ │ │ │ │ ldr r2, [pc, #40] @ (312708 ) │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 28d83c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 31266e │ │ │ │ - ldrsh r6, [r3, r7] │ │ │ │ + ldrsh r6, [r7, r7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, #84 @ 0x54 │ │ │ │ + subs r2, #116 @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, #104 @ 0x68 │ │ │ │ + subs r2, #136 @ 0x88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [r2, #92] @ 0x5c │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #24] │ │ │ │ + ldrh r0, [r5, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #520] @ 0x208 │ │ │ │ + str r7, [sp, #648] @ 0x288 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #388] @ (3128a4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -203879,15 +203879,15 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r6, [pc, #384] @ (3128b0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r6, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ bl 50f3b0 │ │ │ │ cbnz r0, 312760 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -203895,15 +203895,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #112] @ 0x70 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 312866 │ │ │ │ ldr r6, [r5, #112] @ 0x70 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -203957,15 +203957,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -203993,15 +203993,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ b.n 31280a │ │ │ │ ldr r2, [pc, #84] @ (3128bc ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #80] @ (3128c0 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -204021,35 +204021,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (3128cc ) │ │ │ │ ldr r0, [pc, #56] @ (3128d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - ldrsh r6, [r0, r4] │ │ │ │ + ldrsh r6, [r4, r4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r1, #120 @ 0x78 │ │ │ │ + subs r1, #152 @ 0x98 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #142 @ 0x8e │ │ │ │ + subs r1, #174 @ 0xae │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r5, #3 │ │ │ │ bl 29a8b6 │ │ │ │ strb.w pc, [r1, #4095] @ 0xfff │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r1, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #150 @ 0x96 │ │ │ │ + subs r1, #182 @ 0xb6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r2, r6] │ │ │ │ + ldrb r4, [r6, r6] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, #14 │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #134 @ 0x86 │ │ │ │ + subs r1, #166 @ 0xa6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 312938 │ │ │ │ sub sp, #12 │ │ │ │ @@ -204059,15 +204059,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 312922 │ │ │ │ ldr r1, [pc, #52] @ (312944 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -204080,19 +204080,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 31270c │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, r4] │ │ │ │ + ldrb r6, [r3, r5] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r7, #178 @ 0xb2 │ │ │ │ + adds r7, #210 @ 0xd2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #200 @ 0xc8 │ │ │ │ + adds r7, #232 @ 0xe8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mcr2 0, 1, r0, cr12, cr9, {3} │ │ │ │ mrc2 0, 0, r0, cr8, cr9, {3} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -204104,15 +204104,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 31299a │ │ │ │ ldr r1, [pc, #52] @ (3129bc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -204125,19 +204125,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 31270c │ │ │ │ nop │ │ │ │ - ldrb r6, [r0, r3] │ │ │ │ + ldrb r6, [r4, r3] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r7, #58 @ 0x3a │ │ │ │ + adds r7, #90 @ 0x5a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #80 @ 0x50 │ │ │ │ + adds r7, #112 @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2 0, cr0, [r4, #484]! @ 0x1e4 │ │ │ │ stc2 0, cr0, [r0, #484]! @ 0x1e4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -204149,15 +204149,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 312a12 │ │ │ │ ldr r1, [pc, #52] @ (312a34 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -204170,19 +204170,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 31270c │ │ │ │ nop │ │ │ │ - ldrb r6, [r1, r1] │ │ │ │ + ldrb r6, [r5, r1] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r6, #194 @ 0xc2 │ │ │ │ + adds r6, #226 @ 0xe2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #216 @ 0xd8 │ │ │ │ + adds r6, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2 0, cr0, [ip, #-484]! @ 0xfffffe1c │ │ │ │ stc2 0, cr0, [r8, #-484]! @ 0xfffffe1c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r1, r2, #32 │ │ │ │ orrs r1, r3 │ │ │ │ @@ -204223,15 +204223,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (312aac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ lsls r2, r5, #10 │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ @@ -204330,15 +204330,15 @@ │ │ │ │ ldr.w r1, [r3, #932] @ 0x3a4 │ │ │ │ str.w r5, [r3, #948] @ 0x3b4 │ │ │ │ tst r2, r1 │ │ │ │ str.w r2, [r3, #928] @ 0x3a0 │ │ │ │ beq.n 312b12 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 312b12 │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r2, 312c16 │ │ │ │ mov r1, r5 │ │ │ │ bl 314ab8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -204403,22 +204403,22 @@ │ │ │ │ ldr r2, [pc, #72] @ (312cd4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (312cd8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #60] @ (312cdc ) │ │ │ │ ldr r1, [pc, #64] @ (312ce0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (312ce4 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -204426,19 +204426,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrsh r2, [r3, r0] │ │ │ │ + ldrsh r2, [r7, r0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrsh r4, [r0, r3] │ │ │ │ + ldrsh r4, [r4, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #136 @ 0x88 │ │ │ │ + add r3, sp, #264 @ 0x108 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #2 │ │ │ │ lsls r2, r7, #1 │ │ │ │ @@ -204453,24 +204453,24 @@ │ │ │ │ ldr r1, [pc, #160] @ (312da0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #144] @ (312da4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #144] @ (312da8 ) │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r6 │ │ │ │ bl 339474 │ │ │ │ vldr d7, [pc, #92] @ 312d90 │ │ │ │ ldr r2, [pc, #116] @ (312dac ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ @@ -204495,47 +204495,47 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #80] @ (312dbc ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add.w r3, r4, #960 @ 0x3c0 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7359c0 │ │ │ │ + bl 7359f0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, r6] │ │ │ │ + ldrb r0, [r1, r7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r7, #16 │ │ │ │ + lsrs r2, r3, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r1, #17 │ │ │ │ + lsrs r6, r5, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #78 @ 0x4e │ │ │ │ + adds r6, #110 @ 0x6e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #102 @ 0x66 │ │ │ │ + adds r6, #134 @ 0x86 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r2 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - adds r3, #124 @ 0x7c │ │ │ │ + adds r3, #156 @ 0x9c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r4, [r3, r3] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r6, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #36 @ 0x24 │ │ │ │ + adds r6, #68 @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 312e00 │ │ │ │ sub sp, #12 │ │ │ │ @@ -204543,27 +204543,27 @@ │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #44] @ (312e08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #28] @ (312e0c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3149e0 │ │ │ │ - ldrb r6, [r1, r3] │ │ │ │ + ldrb r6, [r5, r3] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r5, #136 @ 0x88 │ │ │ │ + adds r5, #168 @ 0xa8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #162 @ 0xa2 │ │ │ │ + adds r5, #194 @ 0xc2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 312e64 │ │ │ │ @@ -204572,34 +204572,34 @@ │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #64] @ (312e6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #956] @ 0x3bc │ │ │ │ str.w r3, [r0, #944] @ 0x3b0 │ │ │ │ strd r3, r3, [r0, #924] @ 0x39c │ │ │ │ strd r3, r3, [r0, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, r1] │ │ │ │ + ldrb r6, [r3, r2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r5, #56 @ 0x38 │ │ │ │ + adds r5, #88 @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r5, #114 @ 0x72 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ @@ -204709,15 +204709,15 @@ │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ str.w ip, [r4, #932] @ 0x3a4 │ │ │ │ tst.w ip, r3 │ │ │ │ beq.w 312eaa │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ bic.w r3, r3, ip │ │ │ │ str.w r3, [r4, #928] @ 0x3a0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -204732,15 +204732,15 @@ │ │ │ │ movt r0, #2 │ │ │ │ add.w r1, r1, #1 │ │ │ │ it ne │ │ │ │ movne r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ str.w ip, [r4, #956] @ 0x3bc │ │ │ │ strd r3, r3, [r4, #948] @ 0x3b4 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r4, #960] @ 0x3c0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 314bc8 │ │ │ │ tst.w ip, #128 @ 0x80 │ │ │ │ beq.n 313056 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ @@ -204759,15 +204759,15 @@ │ │ │ │ movne r0, r3 │ │ │ │ str.w ip, [r4, #924] @ 0x39c │ │ │ │ b.n 31302c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (313088 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldc2l 0, cr0, [r2, #-484]! @ 0xfffffe1c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #120] @ 313118 │ │ │ │ @@ -204775,15 +204775,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #120] @ (313120 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r4, [pc, #108] @ (313124 ) │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ mov r2, r0 │ │ │ │ add r4, pc │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ beq.n 3130d6 │ │ │ │ bhi.n 3130ea │ │ │ │ @@ -204810,33 +204810,33 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 3130d6 │ │ │ │ ldr r0, [pc, #40] @ (313130 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3130d6 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ bne.n 3130fa │ │ │ │ b.n 3130d6 │ │ │ │ - ldrh r2, [r6, r0] │ │ │ │ + ldrh r2, [r2, r1] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r3, #68 @ 0x44 │ │ │ │ + adds r3, #100 @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r3, #84 @ 0x54 │ │ │ │ + adds r3, #116 @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r7, r5] │ │ │ │ lsls r4, r5, #3 │ │ │ │ lsls r7, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #0 │ │ │ │ + adds r3, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrd r1, r3, [r0, #936] @ 0x3a8 │ │ │ │ mov r2, r0 │ │ │ │ lsls r0, r1, #22 │ │ │ │ ite mi │ │ │ │ orrmi.w r3, r3, #32 │ │ │ │ bicpl.w r3, r3, #32 │ │ │ │ @@ -204852,15 +204852,15 @@ │ │ │ │ bicne.w r3, r3, #1 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ tst r3, r1 │ │ │ │ str.w r3, [r2, #940] @ 0x3ac │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 3131dc │ │ │ │ sub sp, #20 │ │ │ │ @@ -204868,42 +204868,42 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3131e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #60] @ (3131e8 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #60] @ (3131ec ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #2 │ │ │ │ ldr r3, [pc, #40] @ (3131f0 ) │ │ │ │ ldr r1, [pc, #44] @ (3131f4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - ldr r2, [r0, r5] │ │ │ │ + ldr r2, [r4, r5] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r0, [r7, r6] │ │ │ │ + ldr r0, [r3, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #88 @ (adr r6, 313240 ) │ │ │ │ + add r6, pc, #216 @ (adr r6, 3132c0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ lsls r1, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [ip], #-484 @ 0xfffffe1c │ │ │ │ ldr r4, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r4, #3 │ │ │ │ @@ -205314,15 +205314,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r2, [r5, r2] │ │ │ │ + strb r2, [r1, r3] │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (313760 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -205331,24 +205331,24 @@ │ │ │ │ ldr r1, [pc, #112] @ (313768 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #96] @ (31376c ) │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ ldr r2, [pc, #96] @ (313770 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #56] @ 313758 │ │ │ │ ldr r2, [pc, #80] @ (313774 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -205366,23 +205366,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 339474 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, r7] │ │ │ │ + strb r0, [r0, r0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r0, #9 │ │ │ │ + lsls r2, r4, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r2, #9 │ │ │ │ + lsls r6, r6, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #238 @ 0xee │ │ │ │ + cmp r5, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #214 @ 0xd6 │ │ │ │ + cmp r4, #246 @ 0xf6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movt r0, #34937 @ 0x8879 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r2, [r2, #1204] @ 0x4b4 │ │ │ │ cbz r2, 3137be │ │ │ │ ldr.w r2, [r0, #932] @ 0x3a4 │ │ │ │ @@ -205416,15 +205416,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (313820 ) │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ ldr r1, [pc, #72] @ (313824 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #272 @ 0x110 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ blx 28d4c4 │ │ │ │ mov.w r2, #2688 @ 0xa80 │ │ │ │ movs r3, #11 │ │ │ │ @@ -205433,19 +205433,19 @@ │ │ │ │ add.w r0, r4, #1200 @ 0x4b0 │ │ │ │ str.w r3, [r4, #936] @ 0x3a8 │ │ │ │ movw r2, #8208 @ 0x2010 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28d4c0 │ │ │ │ nop │ │ │ │ - strh r4, [r7, r3] │ │ │ │ + strh r4, [r3, r4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r4, #14 │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #30 │ │ │ │ + cmp r4, #62 @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -205578,15 +205578,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r4, r4] │ │ │ │ lsls r4, r5, #3 │ │ │ │ vminnm.f32 , , │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #160 @ 0xa0 │ │ │ │ + cmp r5, #192 @ 0xc0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r4, r3] │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 003139a4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -205607,19 +205607,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3139e4 ) │ │ │ │ ldr r0, [pc, #20] @ (3139e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [r6, r4] │ │ │ │ + str r4, [r2, r5] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r5, #6 │ │ │ │ + cmp r5, #38 @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r5, #24 │ │ │ │ + cmp r5, #56 @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003139ec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -205739,15 +205739,15 @@ │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #120] @ (313bbc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r1, [pc, #104] @ (313bc0 ) │ │ │ │ add r0, sp, #20 │ │ │ │ strh.w ip, [r3, #100] @ 0x64 │ │ │ │ mov.w lr, #3 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #96] @ (313bc4 ) │ │ │ │ strd r1, r0, [sp] │ │ │ │ @@ -205781,26 +205781,26 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r6, [r4, r7] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, r4] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r7, [pc, #784] @ (313ecc ) │ │ │ │ + ldr r7, [pc, #912] @ (313f4c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r3, #186 @ 0xba │ │ │ │ + cmp r3, #218 @ 0xda │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2 15, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ - cmp r3, #102 @ 0x66 │ │ │ │ + cmp r3, #134 @ 0x86 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [pc, #464] @ (313d9c ) │ │ │ │ + ldr r7, [pc, #592] @ (313e1c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r3, #70 @ 0x46 │ │ │ │ + cmp r3, #102 @ 0x66 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r3, #86 @ 0x56 │ │ │ │ + cmp r3, #118 @ 0x76 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00313bd4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -205939,15 +205939,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [pc, #1016] @ (314150 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [pc], {255} @ 0xff │ │ │ │ - cmp r2, #52 @ 0x34 │ │ │ │ + cmp r2, #84 @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r7, [pc, #80] @ (313db8 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ asrs r2, r1, #2 │ │ │ │ ldr.w ip, [r3, #164] @ 0xa4 │ │ │ │ str.w r1, [r3, #156] @ 0x9c │ │ │ │ @@ -205965,34 +205965,34 @@ │ │ │ │ asrs r3, r3, #4 │ │ │ │ strb.w r3, [r2, #224] @ 0xe0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #672] @ (314048 ) │ │ │ │ + ldr r5, [pc, #800] @ (3140c8 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [pc, #28] @ (313dcc ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ ldrb.w r1, [r2, #224] @ 0xe0 │ │ │ │ and.w r1, r1, #31 │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ str.w r3, [r2, #220] @ 0xdc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #528] @ (313fe0 ) │ │ │ │ + ldr r5, [pc, #656] @ (314060 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (313dd8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ rsb r0, r6, #121 @ 0x79 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (313e50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -206001,25 +206001,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (313e58 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #512 @ 0x200 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #84] @ (313e5c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (313e60 ) │ │ │ │ add.w r4, r4, #528 @ 0x210 │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #68] @ (313e64 ) │ │ │ │ ldr r2, [pc, #68] @ (313e68 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #68] @ (313e6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #68] @ (313e70 ) │ │ │ │ @@ -206034,24 +206034,24 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e27c │ │ │ │ - ldr r5, [pc, #256] @ (313f54 ) │ │ │ │ + b.w 72e2ac │ │ │ │ + ldr r5, [pc, #384] @ (313fd4 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [pc, #360] @ (313fc0 ) │ │ │ │ + ldr r5, [pc, #488] @ (314040 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r1, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r1, #92 @ 0x5c │ │ │ │ + cmp r1, #124 @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r1, #112 @ 0x70 │ │ │ │ + cmp r1, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r3, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ sbc.w r0, r6, #121 @ 0x79 │ │ │ │ @@ -206070,33 +206070,33 @@ │ │ │ │ ldr r1, [pc, #56] @ (313ed0 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #30 │ │ │ │ add.w ip, ip, #544 @ 0x220 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r4, #1 │ │ │ │ itt eq │ │ │ │ moveq r3, #0 │ │ │ │ streq r3, [r0, #108] @ 0x6c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #632] @ (314144 ) │ │ │ │ + ldr r4, [pc, #760] @ (3141c4 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r0, #242 @ 0xf2 │ │ │ │ + cmp r1, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #244 @ 0xf4 │ │ │ │ + movs r5, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #712] @ (3141ac ) │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ @@ -206340,25 +206340,25 @@ │ │ │ │ movs r5, #0 │ │ │ │ b.n 314152 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [pc, #320] @ (3142f0 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #120] @ (314230 ) │ │ │ │ + ldr r3, [pc, #248] @ (3142b0 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [pc, #968] @ (314584 ) │ │ │ │ + ldr r3, [pc, #72] @ (314204 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [pc, #616] @ (314428 ) │ │ │ │ + ldr r2, [pc, #744] @ (3144a8 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [pc, #440] @ (31437c ) │ │ │ │ + ldr r2, [pc, #568] @ (3143fc ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [pc, #112] @ (314238 ) │ │ │ │ + ldr r2, [pc, #240] @ (3142b8 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r1, [pc, #936] @ (314574 ) │ │ │ │ + ldr r2, [pc, #40] @ (3141f4 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r2, [pc, #784] @ (3144e0 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -206542,27 +206542,27 @@ │ │ │ │ ldr r2, [pc, #328] @ (314510 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #552] @ (3145f8 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ @ instruction: 0xfa85ffff │ │ │ │ - movs r4, #182 @ 0xb6 │ │ │ │ + movs r4, #214 @ 0xd6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #170 @ 0xaa │ │ │ │ + movs r4, #202 @ 0xca │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #164 @ 0xa4 │ │ │ │ + movs r4, #196 @ 0xc4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #150 @ 0x96 │ │ │ │ + movs r4, #182 @ 0xb6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #128 @ 0x80 │ │ │ │ + movs r4, #160 @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #122 @ 0x7a │ │ │ │ + movs r4, #154 @ 0x9a │ │ │ │ lsls r2, r3, #1 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r3, #244] @ 0xf4 │ │ │ │ cbnz r2, 31442e │ │ │ │ ldr.w ip, [r3, #240] @ 0xf0 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 314452 │ │ │ │ @@ -206623,15 +206623,15 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #168] @ (314544 ) │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r7, #544 @ 0x220 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r6, r0 │ │ │ │ movs r5, #0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r7, [r4, #220] @ 0xdc │ │ │ │ str.w r5, [r0, #140] @ 0x8c │ │ │ │ bl 3143f0 │ │ │ │ @@ -206666,19 +206666,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - mov r8, r3 │ │ │ │ + mov r8, r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r2, #242 @ 0xf2 │ │ │ │ + movs r3, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r6, #3 │ │ │ │ + subs r0, r2, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #884] @ 3148cc │ │ │ │ sub sp, #8 │ │ │ │ @@ -206687,15 +206687,15 @@ │ │ │ │ ldr r1, [pc, #880] @ (3148d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #544 @ 0x220 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #1 │ │ │ │ it gt │ │ │ │ movgt r0, #1 │ │ │ │ bgt.n 314590 │ │ │ │ adds r2, r0, r3 │ │ │ │ adds r3, #1 │ │ │ │ @@ -206857,15 +206857,15 @@ │ │ │ │ ldr r2, [pc, #408] @ (3148e0 ) │ │ │ │ ldr r1, [pc, #412] @ (3148e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #596 @ 0x254 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ bl 314484 │ │ │ │ b.n 31458e │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ lsrs r3, r3, #7 │ │ │ │ strb.w r3, [r0, #208] @ 0xd0 │ │ │ │ b.n 31458e │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -206972,27 +206972,27 @@ │ │ │ │ bl 313ed4 │ │ │ │ b.n 31458e │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r2, #181] @ 0xb5 │ │ │ │ bl 313ed4 │ │ │ │ b.n 31458e │ │ │ │ - cmp sl, sl │ │ │ │ + cmp sl, lr │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r2, #38 @ 0x26 │ │ │ │ + movs r2, #70 @ 0x46 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r5, #0 │ │ │ │ + subs r0, r1, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, r4 │ │ │ │ + add r2, r8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mvns r4, r5 │ │ │ │ + add r4, r1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r0, #30 │ │ │ │ + movs r0, #62 @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, #52 @ 0x34 │ │ │ │ + movs r0, #84 @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (314950 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -207001,15 +207001,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (314958 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #544 @ 0x220 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ bl 50f3b0 │ │ │ │ cbnz r0, 314932 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -207023,27 +207023,27 @@ │ │ │ │ add.w r4, r4, #596 @ 0x254 │ │ │ │ ldr r1, [pc, #36] @ (314960 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 314484 │ │ │ │ - tst r4, r6 │ │ │ │ + negs r4, r2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, r1, #2 │ │ │ │ + subs r2, r5, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r1, r2 │ │ │ │ + subs r4, r5, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r6, #0 │ │ │ │ + subs r0, r2, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r0, #1 │ │ │ │ + subs r4, r4, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r6, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ @@ -207100,30 +207100,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (314a2c ) │ │ │ │ add.w r2, ip, #544 @ 0x220 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #44] @ (314a30 ) │ │ │ │ movs r3, #30 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ strd r5, r4, [r0, #144] @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r7 │ │ │ │ + adcs r4, r3 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r6, r1, r6 │ │ │ │ + adds r6, r5, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r1, #6 │ │ │ │ + adds r0, r5, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00314a34 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -207358,49 +207358,49 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (314cc4 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - adds r0, r6, #1 │ │ │ │ + adds r0, r2, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r0, #4 │ │ │ │ + adds r4, r4, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r4, #3 │ │ │ │ + adds r4, r0, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r4, #2 │ │ │ │ + adds r4, r0, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r7, #2 │ │ │ │ + adds r0, r3, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r7, #1 │ │ │ │ + adds r0, r3, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r5, #0 │ │ │ │ + adds r0, r1, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r4, #3 │ │ │ │ + adds r6, r0, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r6, #3 │ │ │ │ + adds r6, r2, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r5, #3 │ │ │ │ + adds r6, r1, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r6, #0 │ │ │ │ + adds r2, r2, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (314cd4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ b.n 315358 │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r1, [pc, #8] @ (314ce4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 878f00 │ │ │ │ + b.w 878f30 │ │ │ │ nop │ │ │ │ - add r8, r3 │ │ │ │ + add r8, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ (314cfc ) │ │ │ │ ldr r2, [pc, #20] @ (314d00 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (314d04 ) │ │ │ │ @@ -207408,15 +207408,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ subs r7, #80 @ 0x50 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc │ │ │ │ + add lr, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -207428,15 +207428,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (314d94 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1006 @ 0x3ee │ │ │ │ add r4, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #92] @ (314d98 ) │ │ │ │ ldr.w r2, [r0, #344] @ 0x158 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #348] @ 0x15c │ │ │ │ orrs r3, r5 │ │ │ │ @@ -207459,32 +207459,32 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 314d4c │ │ │ │ ldr r0, [pc, #44] @ (314da4 ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 314d4c │ │ │ │ - adds r0, r5, #1 │ │ │ │ + adds r0, r1, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - eors r6, r5 │ │ │ │ + lsls r6, r1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r2, r7, #1 │ │ │ │ + adds r2, r3, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r7, #10 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, #0 │ │ │ │ + adds r4, r3, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (314e18 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -207504,15 +207504,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (314e24 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [pc, #52] @ (314e20 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 314dce │ │ │ │ ldr r1, [pc, #44] @ (314e28 ) │ │ │ │ @@ -207523,27 +207523,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 314dce │ │ │ │ ldr r0, [pc, #32] @ (314e2c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ subs r6, #128 @ 0x80 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, #0 │ │ │ │ + adds r4, r5, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r0, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, #0 │ │ │ │ + adds r2, r6, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #84] @ (314e88 ) │ │ │ │ ldr r3, [pc, #88] @ (314e8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 314e4c │ │ │ │ @@ -207564,41 +207564,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (314e94 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 314e3e │ │ │ │ ldr r0, [pc, #48] @ (314e98 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #44] @ (314e9c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 314e3e │ │ │ │ ldr r3, [pc, #28] @ (314e94 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 314e3e │ │ │ │ ldr r0, [pc, #28] @ (314ea0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ subs r6, #8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #976] @ (315264 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, #0 │ │ │ │ + adds r6, r7, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, r7 │ │ │ │ + subs r2, r6, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 314f38 │ │ │ │ sub sp, #12 │ │ │ │ @@ -207609,15 +207609,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (314f44 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #112] @ (314f48 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 314f0c │ │ │ │ ldr.w r1, [r4, #364] @ 0x16c │ │ │ │ @@ -207648,32 +207648,32 @@ │ │ │ │ bpl.n 314ee0 │ │ │ │ ldrd r2, r3, [r0, #364] @ 0x16c │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (314f54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 314ee0 │ │ │ │ nop │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r6, #246 @ 0xf6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r4, r0, r3 │ │ │ │ + subs r4, r4, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r3, r3 │ │ │ │ + subs r0, r7, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r5, #102 @ 0x66 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, r6 │ │ │ │ + subs r6, r4, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (314ffc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -207682,34 +207682,34 @@ │ │ │ │ ldr r1, [pc, #148] @ (315004 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #132] @ (315008 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (31500c ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #116] @ (315010 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #100] @ (315014 ) │ │ │ │ ldr r2, [pc, #100] @ (315018 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #100] @ (31501c ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -207735,23 +207735,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r6, #36 @ 0x24 │ │ │ │ + subs r6, #68 @ 0x44 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r3, #222 @ 0xde │ │ │ │ + subs r3, #254 @ 0xfe │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r7, #0] │ │ │ │ + ldrh r6, [r3, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r1, r6 │ │ │ │ + subs r6, r5, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [sp, #408] @ 0x198 │ │ │ │ lsls r7, r4, #3 │ │ │ │ b.n 3150cc │ │ │ │ lsls r1, r7, #1 │ │ │ │ asrs r3, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -207925,15 +207925,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 878ccc │ │ │ │ + bl 878cfc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -207965,31 +207965,31 @@ │ │ │ │ nop │ │ │ │ subs r3, #246 @ 0xf6 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #138 @ 0x8a │ │ │ │ lsls r4, r5, #3 │ │ │ │ - subs r4, #174 @ 0xae │ │ │ │ + subs r4, #206 @ 0xce │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsls r1, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, r7 │ │ │ │ + adds r2, r4, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, r6 │ │ │ │ + adds r0, r6, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r3, #116 @ 0x74 │ │ │ │ + subs r3, #148 @ 0x94 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r5, #29 │ │ │ │ + asrs r0, r1, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r3, #82 @ 0x52 │ │ │ │ + subs r3, #114 @ 0x72 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r0, #29 │ │ │ │ + asrs r6, r4, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #280] @ 3153ac │ │ │ │ sub sp, #28 │ │ │ │ @@ -208009,15 +208009,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movw r3, #814 @ 0x32e │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r4, [r0, #420] @ 0x1a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 315394 │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 3152f6 │ │ │ │ @@ -208038,19 +208038,19 @@ │ │ │ │ cbz r1, 31530e │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 31533c │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 894d5c │ │ │ │ + bl 894d8c │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 71d994 │ │ │ │ + bl 71d9c4 │ │ │ │ ldr.w r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #420] @ 0x1a4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3152e2 │ │ │ │ add.w r2, r5, #420 @ 0x1a4 │ │ │ │ str.w r2, [r5, #424] @ 0x1a8 │ │ │ │ @@ -208059,15 +208059,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 31531a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 71e510 │ │ │ │ + bl 71e540 │ │ │ │ ldr r2, [pc, #108] @ (3153c0 ) │ │ │ │ ldr r3, [pc, #96] @ (3153b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -208097,33 +208097,33 @@ │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ - subs r2, #248 @ 0xf8 │ │ │ │ + subs r3, #24 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r1, #158 @ 0x9e │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #27 │ │ │ │ + asrs r4, r6, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r4, #27 │ │ │ │ + asrs r0, r0, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #232 @ 0xe8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - subs r2, #18 │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r5, #31 │ │ │ │ + adds r4, r1, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r0, #24 │ │ │ │ + asrs r2, r4, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r6, #30 │ │ │ │ + asrs r2, r2, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (3154bc ) │ │ │ │ @@ -208146,31 +208146,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 315492 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 894d5c │ │ │ │ + bl 894d8c │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 71d994 │ │ │ │ + bl 71d9c4 │ │ │ │ ldr r0, [pc, #156] @ (3154c4 ) │ │ │ │ ldr r2, [pc, #156] @ (3154c8 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (3154cc ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 71e510 │ │ │ │ + bl 71e540 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 3154a4 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 31544c │ │ │ │ @@ -208216,19 +208216,19 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 31545a │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ subs r0, #80 @ 0x50 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #104 @ 0x68 │ │ │ │ + subs r1, #136 @ 0x88 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r1, #27 │ │ │ │ + asrs r0, r5, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r4, #27 │ │ │ │ + asrs r6, r0, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r7, #206 @ 0xce │ │ │ │ lsls r4, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -208278,15 +208278,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (3155c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -208296,47 +208296,47 @@ │ │ │ │ ldr r2, [pc, #76] @ (3155d0 ) │ │ │ │ ldr r1, [pc, #80] @ (3155d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #64] @ (3155d8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 71f9a8 │ │ │ │ + bl 71f9d8 │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (3155dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 315564 │ │ │ │ ldr r0, [pc, #32] @ (3155e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 315564 │ │ │ │ - asrs r2, r6, #25 │ │ │ │ + asrs r2, r2, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #16 │ │ │ │ + subs r0, #48 @ 0x30 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r6, #21 │ │ │ │ + asrs r2, r2, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r1, #22 │ │ │ │ + asrs r4, r5, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r5, #23 │ │ │ │ + asrs r4, r1, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r7, #24 │ │ │ │ + asrs r2, r3, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r5, #23 │ │ │ │ + asrs r0, r1, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -208354,47 +208354,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 894d5c │ │ │ │ + bl 894d8c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 31563a │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 31563a │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 3156d6 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 894d5c │ │ │ │ + bl 894d8c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 71d994 │ │ │ │ + bl 71d9c4 │ │ │ │ ldr r0, [pc, #164] @ (3156f8 ) │ │ │ │ ldr r2, [pc, #168] @ (3156fc ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (315700 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 71e510 │ │ │ │ + bl 71e540 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 3156c2 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 315676 │ │ │ │ @@ -208441,19 +208441,19 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 315644 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ adds r6, #54 @ 0x36 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #62 @ 0x3e │ │ │ │ + adds r7, #94 @ 0x5e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r3, #18 │ │ │ │ + asrs r6, r7, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r7, #18 │ │ │ │ + asrs r4, r3, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -208464,15 +208464,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (3157b4 ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r5, [r0, #420] @ 0x1a4 │ │ │ │ ldr.w r8, [pc, #124] @ 3157b8 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 315798 │ │ │ │ ldr r3, [pc, #120] @ (3157bc ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #380 @ 0x17c │ │ │ │ @@ -208509,27 +208509,27 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov.w r2, #1352 @ 0x548 │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ movs r0, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ - asrs r0, r5, #9 │ │ │ │ + asrs r0, r1, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #110 @ 0x6e │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r7, #9 │ │ │ │ + asrs r0, r3, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r5, #0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #32 │ │ │ │ + subs r2, #64 @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r5, #17 │ │ │ │ + asrs r6, r1, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #160] @ (31587c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -208550,24 +208550,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 3155e4 │ │ │ │ ldr.w r9, [r5, #148] @ 0x94 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 315870 │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ - bl 71ccac │ │ │ │ + bl 71ccdc │ │ │ │ cbz r0, 315870 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3157fc │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ add.w r6, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 894f0c │ │ │ │ + bl 894f3c │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 31585e │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ subs r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -208594,15 +208594,15 @@ │ │ │ │ add.w r0, r5, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 314cd8 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #136 @ 0x88 │ │ │ │ + subs r1, #168 @ 0xa8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -208634,15 +208634,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #516] @ 315af0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 71ccac │ │ │ │ + bl 71ccdc │ │ │ │ cbz r0, 31594e │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 315976 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -208701,28 +208701,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 315a98 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 894d5c │ │ │ │ + bl 894d8c │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 71d994 │ │ │ │ + bl 71d9c4 │ │ │ │ ldr r2, [pc, #372] @ (315b1c ) │ │ │ │ ldr r1, [pc, #376] @ (315b20 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 71e510 │ │ │ │ + bl 71e540 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 315a84 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 3159c6 │ │ │ │ @@ -208748,27 +208748,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 315ab8 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 894d5c │ │ │ │ + bl 894d8c │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 71d994 │ │ │ │ + bl 71d9c4 │ │ │ │ ldr r1, [pc, #264] @ (315b24 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 71e510 │ │ │ │ + bl 71e540 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 315aaa │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 315a3a │ │ │ │ @@ -208789,15 +208789,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 894dec │ │ │ │ + bl 894e1c │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 31590c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -208849,35 +208849,35 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #176 @ 0xb0 │ │ │ │ + subs r0, #208 @ 0xd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #184 @ 0xb8 │ │ │ │ + adds r4, #216 @ 0xd8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r4, #182 @ 0xb6 │ │ │ │ + adds r4, #214 @ 0xd6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r2, #8 │ │ │ │ + asrs r4, r6, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, #234 @ 0xea │ │ │ │ lsls r4, r5, #3 │ │ │ │ - asrs r0, r2, #5 │ │ │ │ + asrs r0, r6, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r5, #5 │ │ │ │ + asrs r6, r1, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r7, #3 │ │ │ │ + asrs r4, r3, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, #178 @ 0xb2 │ │ │ │ + adds r2, #210 @ 0xd2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r5, #26 │ │ │ │ + lsrs r0, r1, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r1, #5 │ │ │ │ + asrs r0, r5, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -208902,15 +208902,15 @@ │ │ │ │ cbz r1, 315b74 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 315bbc │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 894dec │ │ │ │ + bl 894e1c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 315bc4 │ │ │ │ ldr r3, [pc, #248] @ (315c80 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -208977,72 +208977,72 @@ │ │ │ │ b.n 315b94 │ │ │ │ ldr r1, [pc, #116] @ (315c98 ) │ │ │ │ add r1, pc │ │ │ │ b.n 315bd2 │ │ │ │ ldr r0, [pc, #112] @ (315c9c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 315b8e │ │ │ │ bl 50ef00 │ │ │ │ b.n 315c1c │ │ │ │ ldr r1, [pc, #100] @ (315ca0 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (315ca4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 315b8e │ │ │ │ ldr r3, [pc, #88] @ (315ca8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 315bdc │ │ │ │ ldr r3, [pc, #36] @ (315c80 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 315bdc │ │ │ │ ldr r0, [pc, #72] @ (315cac ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 315bdc │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #228 @ 0xe4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ adds r0, #226 @ 0xe2 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #164 @ 0xa4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - lsrs r4, r7, #21 │ │ │ │ + lsrs r4, r3, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #116 @ 0x74 │ │ │ │ + adds r5, #148 @ 0x94 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r2, #20 │ │ │ │ + lsrs r0, r6, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r5, #2 │ │ │ │ + asrs r4, r1, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #84 @ 0x54 │ │ │ │ + adds r1, #116 @ 0x74 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + asrs r6, r6, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #32 │ │ │ │ + asrs r6, r2, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (315e60 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -209061,20 +209061,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 71ccac │ │ │ │ + bl 71ccdc │ │ │ │ cbnz r0, 315d30 │ │ │ │ ldr r2, [pc, #368] @ (315e78 ) │ │ │ │ ldr r3, [pc, #356] @ (315e6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -209103,29 +209103,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72136c │ │ │ │ + bl 72139c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 315e12 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 315d76 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 315e22 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 894dec │ │ │ │ + bl 894e1c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 315d42 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 315d42 │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -209147,15 +209147,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 894f0c │ │ │ │ + bl 894f3c │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 28b65c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -209170,15 +209170,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 314cd8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72136c │ │ │ │ + bl 72139c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 315d6a │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 315d04 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -209196,45 +209196,45 @@ │ │ │ │ ldr r3, [pc, #84] @ (315e8c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 315d3c │ │ │ │ ldr r0, [pc, #72] @ (315e90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 315d3c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - adds r0, #204 @ 0xcc │ │ │ │ + adds r0, #236 @ 0xec │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r7, #104 @ 0x68 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - lsrs r4, r5, #18 │ │ │ │ + lsrs r4, r1, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #19 │ │ │ │ + lsrs r2, r4, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r7, #84 @ 0x54 │ │ │ │ lsls r4, r5, #3 │ │ │ │ cmp r7, #52 @ 0x34 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #184 @ 0xb8 │ │ │ │ + adds r3, #216 @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r2, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #26 │ │ │ │ + lsrs r2, r1, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1736] @ 316570 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -209305,15 +209305,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 315f92 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 894dec │ │ │ │ + bl 894e1c │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 316158 │ │ │ │ ldr.w r3, [pc, #1568] @ 316598 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 3161dc │ │ │ │ @@ -209357,28 +209357,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 3161d2 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 894d5c │ │ │ │ + bl 894d8c │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 71d994 │ │ │ │ + bl 71d9c4 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 71e510 │ │ │ │ + bl 71e540 │ │ │ │ b.n 315f82 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -209460,15 +209460,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 316260 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 894dec │ │ │ │ + bl 894e1c │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 316286 │ │ │ │ ldr.w r3, [pc, #1168] @ 316598 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 316326 │ │ │ │ @@ -209516,15 +209516,15 @@ │ │ │ │ bpl.w 315fa8 │ │ │ │ mov r0, r1 │ │ │ │ bl 314c18 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1052] @ 3165ac │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 315fb0 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 316206 │ │ │ │ ldr r3, [pc, #1004] @ (316598 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -209538,27 +209538,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 3161fc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3161fc │ │ │ │ ldr r0, [pc, #1000] @ (3165b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3161fc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 315ff6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #984] @ (3165b8 ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 315f82 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 316206 │ │ │ │ ldr r3, [pc, #932] @ (316598 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -209566,41 +209566,41 @@ │ │ │ │ bmi.n 3162da │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 315fd6 │ │ │ │ ldr r0, [pc, #948] @ (3165bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 316114 │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 894dec │ │ │ │ + bl 894e1c │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 3162c8 │ │ │ │ ldr r3, [pc, #880] @ (316598 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 316114 │ │ │ │ ldr r1, [pc, #908] @ (3165c0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #908] @ (3165c4 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 316114 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 894dec │ │ │ │ + bl 894e1c │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 3160c8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 3160c2 │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -209622,41 +209622,41 @@ │ │ │ │ bl 3154d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 315fd6 │ │ │ │ ldr r7, [pc, #808] @ (3165c8 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ ldr r3, [pc, #804] @ (3165cc ) │ │ │ │ ldr r2, [pc, #804] @ (3165d0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #804] @ (3165d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 71f9a8 │ │ │ │ + bl 71f9d8 │ │ │ │ b.n 316114 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 31603c │ │ │ │ ldr r0, [pc, #776] @ (3165d8 ) │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 3161b6 │ │ │ │ ldr r0, [pc, #768] @ (3165dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3161fc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 316388 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 316382 │ │ │ │ @@ -209685,45 +209685,45 @@ │ │ │ │ ldr r1, [pc, #704] @ (3165e8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #704] @ (3165ec ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 316114 │ │ │ │ ldr r3, [pc, #688] @ (3165f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31628e │ │ │ │ ldr r3, [pc, #592] @ (316598 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 31628e │ │ │ │ ldr r0, [pc, #672] @ (3165f4 ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 31628e │ │ │ │ ldr r3, [pc, #664] @ (3165f8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 316044 │ │ │ │ ldr r3, [pc, #556] @ (316598 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 316044 │ │ │ │ ldr r0, [pc, #644] @ (3165fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 316044 │ │ │ │ ldr r7, [pc, #636] @ (316600 ) │ │ │ │ add r7, pc │ │ │ │ b.n 3162f6 │ │ │ │ ldr r3, [pc, #632] @ (316604 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -209734,15 +209734,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3162ea │ │ │ │ ldr r0, [pc, #616] @ (316608 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3162ea │ │ │ │ ldr r2, [pc, #608] @ (31660c ) │ │ │ │ ldr r3, [pc, #456] @ (316574 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -209770,45 +209770,45 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 316428 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 894dec │ │ │ │ + bl 894e1c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 316436 │ │ │ │ ldr r3, [pc, #396] @ (316598 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 31652c │ │ │ │ ldr r1, [pc, #504] @ (316610 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #504] @ (316614 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31652c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r8, r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 894f0c │ │ │ │ + bl 894f3c │ │ │ │ mul.w r3, r4, r8 │ │ │ │ adds r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 316514 │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 28b82c │ │ │ │ @@ -209867,28 +209867,28 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 894d5c │ │ │ │ + bl 894d8c │ │ │ │ mov r0, r4 │ │ │ │ blx 28b99c │ │ │ │ b.n 315fd6 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 894f0c │ │ │ │ + bl 894f3c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ (31661c ) │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 28b99c │ │ │ │ b.n 315fd6 │ │ │ │ @@ -209900,112 +209900,112 @@ │ │ │ │ ldr r3, [pc, #76] @ (316598 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31648a │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31648a │ │ │ │ ldr r0, [pc, #196] @ (316624 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldrd sl, r9, [sp, #28] │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 31652e │ │ │ │ nop │ │ │ │ cmp r5, #142 @ 0x8e │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #136 @ 0x88 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ - adds r2, #136 @ 0x88 │ │ │ │ + adds r2, #168 @ 0xa8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #138 @ 0x8a │ │ │ │ + cmp r6, #170 @ 0xaa │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r0, #16 │ │ │ │ + lsrs r4, r4, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r4, #15 │ │ │ │ + lsrs r2, r0, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r6, #120 @ 0x78 │ │ │ │ + cmp r6, #152 @ 0x98 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #4 │ │ │ │ + adds r1, #36 @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r1, #12] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #14 │ │ │ │ + lsrs r0, r6, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #21 │ │ │ │ + lsrs r6, r0, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r6, #9 │ │ │ │ + lsrs r4, r2, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r4, #21 │ │ │ │ + lsrs r4, r0, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ + cmp r3, #124 @ 0x7c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r3, #8 │ │ │ │ + lsrs r2, r7, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r1, #16 │ │ │ │ + lsrs r6, r5, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r2, #230 @ 0xe6 │ │ │ │ + cmp r3, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r1, #1 │ │ │ │ + lsrs r2, r5, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r4, #1 │ │ │ │ + lsrs r6, r0, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r5, #16 │ │ │ │ + lsrs r0, r1, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r0, #10 │ │ │ │ + lsrs r0, r4, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bl 3f45e2 │ │ │ │ - cmp r6, #116 @ 0x74 │ │ │ │ + cmp r6, #148 @ 0x94 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #102 @ 0x66 │ │ │ │ + cmp r2, #134 @ 0x86 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r4, #4 │ │ │ │ + lsrs r4, r0, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r0, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #10 │ │ │ │ + lsrs r0, r3, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #11 │ │ │ │ + lsrs r0, r1, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bl 574602 │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #12 │ │ │ │ + lsrs r0, r1, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - cmp r1, #122 @ 0x7a │ │ │ │ + cmp r1, #154 @ 0x9a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r7, #32 │ │ │ │ + lsrs r0, r3, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r2, #5 │ │ │ │ + lsrs r6, r6, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r5, #1 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #29 │ │ │ │ + lsls r6, r2, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ (3167c4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -210014,25 +210014,25 @@ │ │ │ │ ldr r1, [pc, #392] @ (3167cc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #376] @ (3167d0 ) │ │ │ │ movw r3, #1310 @ 0x51e │ │ │ │ ldr r1, [pc, #376] @ (3167d4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r9, [pc, #360] @ 3167d8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ bl 542074 │ │ │ │ ldr r3, [pc, #348] @ (3167dc ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -210085,15 +210085,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 314cd8 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cbz r7, 316776 │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 316788 │ │ │ │ mov r0, r8 │ │ │ │ - bl 878d08 │ │ │ │ + bl 878d38 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b99c │ │ │ │ ldr.w r3, [r6, #352] @ 0x160 │ │ │ │ ldr.w r2, [r6, #368] @ 0x170 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -210104,27 +210104,27 @@ │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 28b99c │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ blx 28b99c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #352] @ 0x160 │ │ │ │ add.w r0, r6, #380 @ 0x17c │ │ │ │ - bl 878d08 │ │ │ │ + bl 878d38 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ - bl 71e460 │ │ │ │ + bl 71e490 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ - bl 71e460 │ │ │ │ + bl 71e490 │ │ │ │ ldr.w r0, [r6, #336] @ 0x150 │ │ │ │ - bl 71e460 │ │ │ │ + bl 71e490 │ │ │ │ ldr.w r0, [r6, #340] @ 0x154 │ │ │ │ - bl 71e460 │ │ │ │ + bl 71e490 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71eee0 │ │ │ │ + b.w 71ef10 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r0, [r3, #356] @ 0x164 │ │ │ │ bl 50d634 │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 316708 │ │ │ │ @@ -210145,41 +210145,41 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31668c │ │ │ │ ldr r0, [pc, #60] @ (3167f8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31668c │ │ │ │ - movs r7, #82 @ 0x52 │ │ │ │ + movs r7, #114 @ 0x72 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r6, #18 │ │ │ │ + lsls r4, r2, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r2, #19 │ │ │ │ + lsls r2, r6, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r5, #12 │ │ │ │ + lsls r6, r1, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r0, #13 │ │ │ │ + lsls r0, r4, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r5, #190 @ 0xbe │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f16 , , │ │ │ │ ldc 15, cr15, [pc, #-1020] @ 3163ec │ │ │ │ - cmp r2, #190 @ 0xbe │ │ │ │ + cmp r2, #222 @ 0xde │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #31 │ │ │ │ + lsls r0, r7, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -210207,25 +210207,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #652] @ (316ae8 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #652] @ (316aec ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #624] @ (316af0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -210266,51 +210266,51 @@ │ │ │ │ ldr.w r0, [r4, #368] @ 0x170 │ │ │ │ blx 28b82c │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 71ef38 │ │ │ │ + bl 71ef68 │ │ │ │ ldr.w r3, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #492] @ (316af8 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #348] @ 0x15c │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 71e3e8 │ │ │ │ + bl 71e418 │ │ │ │ ldr r2, [pc, #456] @ (316afc ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e3e8 │ │ │ │ + bl 71e418 │ │ │ │ ldr r2, [pc, #444] @ (316b00 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #332] @ 0x14c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e3e8 │ │ │ │ + bl 71e418 │ │ │ │ ldr r2, [pc, #432] @ (316b04 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #336] @ 0x150 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e3e8 │ │ │ │ + bl 71e418 │ │ │ │ str.w r0, [r4, #340] @ 0x154 │ │ │ │ add.w r0, r4, #380 @ 0x17c │ │ │ │ movs r5, #0 │ │ │ │ - bl 878ccc │ │ │ │ + bl 878cfc │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ add.w r2, r4, #420 @ 0x1a4 │ │ │ │ str.w r5, [r4, #420] @ 0x1a4 │ │ │ │ str.w r2, [r4, #424] @ 0x1a8 │ │ │ │ @@ -210339,33 +210339,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1095 @ 0x447 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, r8 │ │ │ │ bl 316628 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 316a12 │ │ │ │ ldr r3, [pc, #292] @ (316b14 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #292] @ (316b18 ) │ │ │ │ ldr r1, [pc, #296] @ (316b1c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ ldr r2, [pc, #268] @ (316b20 ) │ │ │ │ ldr r3, [pc, #192] @ (316ad8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -210385,119 +210385,119 @@ │ │ │ │ ldr r1, [pc, #232] @ (316b2c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1037 @ 0x40d │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 316a0a │ │ │ │ ldr r3, [pc, #208] @ (316b30 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (316b34 ) │ │ │ │ ldr r1, [pc, #212] @ (316b38 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 316a0a │ │ │ │ ldr r3, [pc, #188] @ (316b3c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31688c │ │ │ │ ldr r3, [pc, #180] @ (316b40 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31688c │ │ │ │ ldr r0, [pc, #168] @ (316b44 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31688c │ │ │ │ ldr r1, [pc, #160] @ (316b48 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #160] @ (316b4c ) │ │ │ │ ldr r3, [pc, #164] @ (316b50 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (316b54 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3169dc │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ movs r4, #30 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (316b84 ) │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #24 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #108 @ 0x6c │ │ │ │ + movs r5, #140 @ 0x8c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r5, #5 │ │ │ │ + lsls r4, r1, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r2, #5 │ │ │ │ + lsls r2, r6, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r3, #10 │ │ │ │ + lsls r0, r7, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r6, #10 │ │ │ │ + lsls r6, r2, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 3165ca │ │ │ │ vmlal.u q8, d15, d3[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 3163d6 │ │ │ │ @ instruction: 0xfffff363 │ │ │ │ vmlal.u q8, d31, d23[0] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #208 @ 0xd0 │ │ │ │ + movs r3, #240 @ 0xf0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r7, #25 │ │ │ │ + lsls r2, r3, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vshr.u32 q0, , #6 │ │ │ │ - movs r3, #160 @ 0xa0 │ │ │ │ + vshr.u16 q8, , #6 │ │ │ │ + movs r3, #192 @ 0xc0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r4, #24 │ │ │ │ + lsls r6, r0, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vshr.u8 q0, , #4 │ │ │ │ + vshr.u32 q0, , #20 │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - movs r3, #80 @ 0x50 │ │ │ │ + movs r3, #112 @ 0x70 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r3, #22 │ │ │ │ + lsls r2, r7, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vqadd.u64 q0, q6, │ │ │ │ - movs r3, #48 @ 0x30 │ │ │ │ + vqadd.u16 q8, q6, │ │ │ │ + movs r3, #80 @ 0x50 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r2, #22 │ │ │ │ + lsls r6, r6, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vqadd.u16 q0, q6, │ │ │ │ + vqadd.u64 q0, q6, │ │ │ │ str r0, [r4, #28] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #20 │ │ │ │ + lsls r0, r0, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mrc2 0, 6, r0, cr0, cr9, {2} │ │ │ │ - lsls r6, r1, #23 │ │ │ │ + mrc2 0, 7, r0, cr0, cr9, {2} │ │ │ │ + lsls r6, r5, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #222 @ 0xde │ │ │ │ + movs r2, #254 @ 0xfe │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mcr2 0, 6, r0, cr12, cr9, {2} │ │ │ │ + mcr2 0, 7, r0, cr12, cr9, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (316c24 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #184] @ (316c28 ) │ │ │ │ @@ -210507,35 +210507,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ movw r3, #770 @ 0x302 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (316c30 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #168] @ (316c34 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 316c02 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71ccac │ │ │ │ + bl 71ccdc │ │ │ │ cbnz r0, 316bb4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72136c │ │ │ │ + bl 72139c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 316bf6 │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 28b65c │ │ │ │ mov r3, r0 │ │ │ │ @@ -210545,15 +210545,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #412] @ 0x19c │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #412] @ 0x19c │ │ │ │ - bl 72136c │ │ │ │ + bl 72139c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 316bc6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 315e94 │ │ │ │ @@ -210567,29 +210567,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 316b96 │ │ │ │ ldr r0, [pc, #40] @ (316c40 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 316b96 │ │ │ │ - movs r2, #34 @ 0x22 │ │ │ │ + movs r2, #66 @ 0x42 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mcr2 0, 0, r0, cr14, cr9, {2} │ │ │ │ - mcr2 0, 1, r0, cr2, cr9, {2} │ │ │ │ + mcr2 0, 1, r0, cr14, cr9, {2} │ │ │ │ + mcr2 0, 2, r0, cr2, cr9, {2} │ │ │ │ movs r0, #176 @ 0xb0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #18 │ │ │ │ + lsls r4, r6, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #384] @ (316dd8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -210608,20 +210608,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 71ccac │ │ │ │ + bl 71ccdc │ │ │ │ cbnz r0, 316cc4 │ │ │ │ ldr r2, [pc, #340] @ (316df0 ) │ │ │ │ ldr r3, [pc, #328] @ (316de4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -210650,29 +210650,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72136c │ │ │ │ + bl 72139c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 316d94 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 316d0a │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 316d8c │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 894dec │ │ │ │ + bl 894e1c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 316cd6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 316cd6 │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -210693,15 +210693,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 894f0c │ │ │ │ + bl 894f3c │ │ │ │ adds r0, #24 │ │ │ │ blx 28b65c │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #100] @ 316dd0 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -210732,43 +210732,43 @@ │ │ │ │ ldr r3, [pc, #80] @ (316e04 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 316cd0 │ │ │ │ ldr r0, [pc, #72] @ (316e08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 316cd0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - movs r1, #56 @ 0x38 │ │ │ │ + movs r1, #88 @ 0x58 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r4, r2, #7 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldc2 0, cr0, [r8, #-356] @ 0xfffffe9c │ │ │ │ + ldc2 0, cr0, [r8, #-356]! @ 0xfffffe9c │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [lr, #-356]! @ 0xfffffe9c │ │ │ │ + stc2l 0, cr0, [lr, #-356] @ 0xfffffe9c │ │ │ │ subs r0, r0, #7 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, r4, #6 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #34 @ 0x22 │ │ │ │ + movs r4, #66 @ 0x42 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r2, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (316e38 ) │ │ │ │ add r0, pc │ │ │ │ @@ -210780,19 +210780,19 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 30c6e4 │ │ │ │ nop │ │ │ │ stmia r2!, {r2, r5, r7} │ │ │ │ lsls r1, r7, #1 │ │ │ │ - lsls r4, r2, #12 │ │ │ │ + lsls r4, r6, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r4, #12 │ │ │ │ + lsls r2, r0, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf740005e │ │ │ │ + @ instruction: 0xf760005e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ ldr r4, [pc, #104] @ (316ec4 ) │ │ │ │ @@ -210800,58 +210800,58 @@ │ │ │ │ ldr r2, [pc, #104] @ (316ec8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (316ecc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #92] @ (316ed0 ) │ │ │ │ ldr r1, [pc, #96] @ (316ed4 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #24 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (316ed8 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f134 │ │ │ │ + b.w 72f164 │ │ │ │ nop │ │ │ │ - movs r1, #72 @ 0x48 │ │ │ │ + movs r1, #104 @ 0x68 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r7, #11 │ │ │ │ + lsls r2, r3, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r2, #11 │ │ │ │ + lsls r2, r6, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r3, #3 │ │ │ │ + adds r4, r7, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r1, #242 @ 0xf2 │ │ │ │ + adds r2, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (316f74 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -210860,41 +210860,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (316f7c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #116] @ (316f80 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (316f84 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #100] @ (316f88 ) │ │ │ │ ldr r1, [pc, #104] @ (316f8c ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #88] @ (316f90 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #80] @ (316f94 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (316f98 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -210906,31 +210906,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - movs r0, #184 @ 0xb8 │ │ │ │ + movs r0, #216 @ 0xd8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r2, r3, #1 │ │ │ │ + adds r2, r7, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r5, #9 │ │ │ │ + lsls r2, r1, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r1, #10 │ │ │ │ + lsls r0, r5, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 316fa8 │ │ │ │ + bne.n 316fe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r6, #32] │ │ │ │ + str r6, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r2, [r0, #8] │ │ │ │ lsls r7, r4, #3 │ │ │ │ - lsls r2, r1, #8 │ │ │ │ + lsls r2, r5, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -210939,29 +210939,29 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #48] @ (316fe8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #36] @ (316fec ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ add r3, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71eee8 │ │ │ │ - subs r6, r6, #7 │ │ │ │ + b.w 71ef18 │ │ │ │ + movs r0, #22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r5, #6 │ │ │ │ + lsls r0, r1, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r7, #5 │ │ │ │ + lsls r6, r3, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr??.w r0, [r4, #89] @ 0x59 │ │ │ │ │ │ │ │ 00316ff0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -211002,15 +211002,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e6ed8 │ │ │ │ + bl 7e6f08 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 3171b2 │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 31716c │ │ │ │ @@ -211020,15 +211020,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 3171e2 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 781740 │ │ │ │ + bl 781770 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 317028 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -211058,69 +211058,69 @@ │ │ │ │ beq.n 317028 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 7e44ac │ │ │ │ + bl 7e44dc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31712a │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 3170c0 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7e704c │ │ │ │ + bl 7e707c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 3170c0 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 72fbe8 │ │ │ │ + bl 72fc18 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 78151c │ │ │ │ + bl 78154c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r3, [pc, #184] @ (317204 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (317208 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (31720c ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 87eb10 │ │ │ │ + bl 87eb40 │ │ │ │ b.n 31702e │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 72fbe8 │ │ │ │ + bl 72fc18 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 78151c │ │ │ │ + bl 78154c │ │ │ │ ldr r3, [pc, #132] @ (317210 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (317214 ) │ │ │ │ ldr r3, [pc, #128] @ (317218 ) │ │ │ │ @@ -211130,34 +211130,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 31702e │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 78151c │ │ │ │ + bl 78154c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (31721c ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (317220 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (317224 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 87eb10 │ │ │ │ + bl 87eb40 │ │ │ │ b.n 31702e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (317228 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (31722c ) │ │ │ │ ldr r0, [pc, #68] @ (317230 ) │ │ │ │ add r3, pc │ │ │ │ @@ -211168,35 +211168,36 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ adds r4, r0, #0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - lsls r0, r2, #4 │ │ │ │ + lsls r0, r6, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r4, #1 │ │ │ │ + lsls r2, r0, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, r4, #2 │ │ │ │ + subs r2, r0, #3 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r4, #1 │ │ │ │ + lsls r4, r0, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, r4 │ │ │ │ + lsls r0, r0, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r4, #1 │ │ │ │ + subs r4, r0, #2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ + movs r0, r5 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ movs r0, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vshr.u32 q8, , #24 │ │ │ │ - subs r2, r5, #0 │ │ │ │ + subs r2, r1, #1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r6, r2, #0 │ │ │ │ + subs r6, r6, #0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vshr.u8 q8, , #4 │ │ │ │ - lsls r4, r1, #1 │ │ │ │ + vshr.u32 q8, , #20 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00317234 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -211226,29 +211227,29 @@ │ │ │ │ cbnz r5, 31727c │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 317304 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 31733c │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 3173c0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3173e0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 3172b4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3173fa │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (317438 ) │ │ │ │ ldr r3, [pc, #376] @ (317434 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -211264,15 +211265,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 31742a │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7844e4 │ │ │ │ + bl 784514 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3173b0 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 31727c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 317276 │ │ │ │ @@ -211286,46 +211287,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (317444 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3172b6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 31727c │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 31728c │ │ │ │ ldr r3, [pc, #264] @ (317448 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (31744c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (317450 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 31731c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7844e4 │ │ │ │ + bl 784514 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 781740 │ │ │ │ + bl 781770 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 3173a2 │ │ │ │ cbnz r5, 317376 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 31741e │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -211368,39 +211369,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (31745c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 31731c │ │ │ │ ldr r3, [pc, #124] @ (317460 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (317464 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (317468 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 31731c │ │ │ │ ldr r3, [pc, #112] @ (31746c ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (317470 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (317474 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 31731c │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 317376 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -211410,34 +211411,34 @@ │ │ │ │ nop │ │ │ │ adds r2, r6, r7 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r0, r6 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - adds r2, r6, #3 │ │ │ │ + adds r2, r2, #4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vqadd.u64 q8, q6, │ │ │ │ - mcr2 0, 5, r0, cr4, cr9, {2} │ │ │ │ - adds r2, r7, #2 │ │ │ │ + vshr.u16 q0, , #4 │ │ │ │ + mcr2 0, 6, r0, cr4, cr9, {2} │ │ │ │ + adds r2, r3, #3 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vqadd.u64 q8, q6, │ │ │ │ - mcr2 0, 3, r0, cr12, cr9, {2} │ │ │ │ - adds r4, r6, #0 │ │ │ │ + vshr.u16 q0, , #4 │ │ │ │ + mcr2 0, 4, r0, cr12, cr9, {2} │ │ │ │ + adds r4, r2, #1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vqadd.u32 q0, q7, │ │ │ │ - stc2l 0, cr0, [r6, #356]! @ 0x164 │ │ │ │ - adds r6, r2, #0 │ │ │ │ + vqadd.u8 q8, q7, │ │ │ │ + mcr2 0, 0, r0, cr6, cr9, {2} │ │ │ │ + adds r6, r6, #0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vqadd.u8 q8, q0, │ │ │ │ - stc2l 0, cr0, [r8, #356] @ 0x164 │ │ │ │ - subs r4, r7, r7 │ │ │ │ + vqadd.u32 q8, q0, │ │ │ │ + stc2l 0, cr0, [r8, #356]! @ 0x164 │ │ │ │ + adds r4, r3, #0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vqadd.u16 q8, q7, │ │ │ │ - stc2 0, cr0, [lr, #356]! @ 0x164 │ │ │ │ + vqadd.u64 q8, q7, │ │ │ │ + stc2l 0, cr0, [lr, #356] @ 0x164 │ │ │ │ │ │ │ │ 00317478 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -211459,49 +211460,49 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 781b00 │ │ │ │ + bl 781b30 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 317524 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 3174dc │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 3174dc │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 317558 │ │ │ │ mov r0, r6 │ │ │ │ - bl 783044 │ │ │ │ + bl 783074 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 317548 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 317538 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 78304c │ │ │ │ + bl 78307c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 782e04 │ │ │ │ + bl 782e34 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ ldrd r2, r3, [r5, #80] @ 0x50 │ │ │ │ strd r2, r7, [sp] │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 77c260 │ │ │ │ + bl 77c290 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -211512,22 +211513,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 782e60 │ │ │ │ + bl 782e90 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 3174e8 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 782e60 │ │ │ │ + bl 782e90 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 3174e2 │ │ │ │ blx 28d8f0 │ │ │ │ │ │ │ │ 0031755c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -211580,27 +211581,27 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3175f6 │ │ │ │ ldr r3, [pc, #148] @ (317670 ) │ │ │ │ ldr r2, [pc, #148] @ (317674 ) │ │ │ │ ldr r1, [pc, #152] @ (317678 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #273 @ 0x111 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -211635,29 +211636,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3175f6 │ │ │ │ nop │ │ │ │ - subs r0, r0, r1 │ │ │ │ + subs r0, r4, r1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mcr2 0, 1, r0, cr0, cr9, {2} │ │ │ │ - @ instruction: 0xfbf00059 │ │ │ │ - subs r0, r4, r0 │ │ │ │ + mcr2 0, 2, r0, cr0, cr9, {2} │ │ │ │ + ldc2 0, cr0, [r0], {89} @ 0x59 │ │ │ │ + subs r0, r0, r1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stc2l 0, cr0, [r2, #356] @ 0x164 │ │ │ │ - @ instruction: 0xfbce0059 │ │ │ │ - adds r6, r6, r6 │ │ │ │ + stc2l 0, cr0, [r2, #356]! @ 0x164 │ │ │ │ + @ instruction: 0xfbee0059 │ │ │ │ + adds r6, r2, r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldc2l 0, cr0, [r8, #-356]! @ 0xfffffe9c │ │ │ │ - @ instruction: 0xfb640059 │ │ │ │ + ldc2 0, cr0, [r8, #356] @ 0x164 │ │ │ │ + @ instruction: 0xfb840059 │ │ │ │ │ │ │ │ 00317688 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 31776a │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ @@ -211833,25 +211834,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28d4c4 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 782544 │ │ │ │ + bl 782574 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 7e704c │ │ │ │ + bl 7e707c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 317918 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 317918 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -211866,15 +211867,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 317912 │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 317946 │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 3178e8 │ │ │ │ @@ -211917,15 +211918,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 317962 │ │ │ │ ldr r0, [pc, #44] @ (3179ac ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 317962 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r0, #15 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #14 │ │ │ │ @@ -211934,15 +211935,15 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa800059 │ │ │ │ + @ instruction: 0xfaa00059 │ │ │ │ │ │ │ │ 003179b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -211962,15 +211963,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 784558 │ │ │ │ + bl 784588 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 317a78 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -212020,15 +212021,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (317c0c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 317a16 │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 317860 │ │ │ │ adds r0, #1 │ │ │ │ @@ -212043,15 +212044,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 317a06 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 782544 │ │ │ │ + bl 782574 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -212099,15 +212100,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 317a08 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 782544 │ │ │ │ + bl 782574 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -212167,15 +212168,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r4, #8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 @ instruction: 0xf9c40059 │ │ │ │ + vld1.8 @ instruction: 0xf9e40059 │ │ │ │ │ │ │ │ 00317c10 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ movls r1, #1 │ │ │ │ @@ -212195,15 +212196,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (317c50 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ push {r2, r5, r7} │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -212223,15 +212224,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7e7540 │ │ │ │ + bl 7e7570 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 317cb8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -212240,17 +212241,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 28bd10 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (317cd0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87f3f4 │ │ │ │ + b.w 87f424 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7a20059 │ │ │ │ + @ instruction: 0xf7c20059 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (317d34 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1064] @ 0x428 │ │ │ │ @@ -212277,52 +212278,52 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 317cfe │ │ │ │ ldr r0, [pc, #28] @ (317d44 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 317cfe │ │ │ │ nop │ │ │ │ lsrs r4, r1, #29 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7560059 │ │ │ │ + @ instruction: 0xf7760059 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (317dac ) │ │ │ │ ldr r2, [pc, #84] @ (317db0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (317db4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #72] @ (317db8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [pc, #68] @ (317dbc ) │ │ │ │ ldr r1, [pc, #68] @ (317dc0 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #56] @ (317dc4 ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -212330,19 +212331,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r0, r0, #12 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r6, #23 │ │ │ │ + lsrs r2, r2, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r2, r1] │ │ │ │ + ldrh r2, [r6, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, #64] @ 0x40 │ │ │ │ lsls r7, r4, #3 │ │ │ │ @@ -212512,15 +212513,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (317fc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 317ec6 │ │ │ │ ldr r0, [pc, #92] @ (317fcc ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 317e84 │ │ │ │ ldr r0, [pc, #72] @ (317fc4 ) │ │ │ │ @@ -212533,35 +212534,35 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (317fd0 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 317e84 │ │ │ │ lsrs r6, r1, #24 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #5 │ │ │ │ + asrs r4, r4, #5 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf6740059 │ │ │ │ - asrs r6, r5, #4 │ │ │ │ + @ instruction: 0xf6940059 │ │ │ │ + asrs r6, r1, #5 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf65e0059 │ │ │ │ + @ instruction: 0xf67e0059 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5ec0059 │ │ │ │ + addw r0, ip, #2137 @ 0x859 │ │ │ │ str r0, [r7, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, ip, #14221312 @ 0xd90000 │ │ │ │ + sbcs.w r0, ip, #14221312 @ 0xd90000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -212589,15 +212590,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 3180ae │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31828e │ │ │ │ @@ -212617,15 +212618,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (318334 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 53180c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 3180c8 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ ldr r2, [pc, #692] @ (318338 ) │ │ │ │ ldr r3, [pc, #668] @ (318324 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -212643,46 +212644,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (318340 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 31807a │ │ │ │ mov r0, r9 │ │ │ │ bl 52ff5c │ │ │ │ ldr r2, [pc, #628] @ (318344 ) │ │ │ │ ldr r1, [pc, #628] @ (318348 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r9 │ │ │ │ bl 339524 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3182c2 │ │ │ │ - bl 782f44 │ │ │ │ + bl 782f74 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3182e2 │ │ │ │ vldr d7, [pc, #508] @ 318310 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 781b00 │ │ │ │ + bl 781b30 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31807a │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 318142 │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -212698,29 +212699,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3182dc │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 3182c8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -212780,43 +212781,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 28dea4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 318082 │ │ │ │ ldr r2, [pc, #188] @ (31834c ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (318350 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 31807a │ │ │ │ ldr r2, [pc, #168] @ (318354 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (318358 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 31807a │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 318142 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 31819c │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 31817c │ │ │ │ @@ -212829,15 +212830,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (318364 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 5743d0 │ │ │ │ b.n 31807a │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -212848,37 +212849,37 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (3183d0 ) │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0, #17 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #1 │ │ │ │ + asrs r0, r0, #2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs.w r0, r6, #14221312 @ 0xd90000 │ │ │ │ - @ instruction: 0xf5880059 │ │ │ │ + rsbs r0, r6, #14221312 @ 0xd90000 │ │ │ │ + sub.w r0, r8, #14221312 @ 0xd90000 │ │ │ │ add sp, #504 @ 0x1f8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsrs r6, r6, #14 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - @ instruction: 0xf5380059 │ │ │ │ - adds.w r0, ip, #14221312 @ 0xd90000 │ │ │ │ - @ instruction: 0xb866 │ │ │ │ + adcs.w r0, r8, #14221312 @ 0xd90000 │ │ │ │ + @ instruction: 0xf53c0059 │ │ │ │ + @ instruction: 0xb886 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb87c │ │ │ │ + @ instruction: 0xb89c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - usat r0, #25, ip, lsl #1 │ │ │ │ - @ instruction: 0xf33c0059 │ │ │ │ - usat r0, #25, r2, asr #1 │ │ │ │ - ssat r0, #26, r2, asr #1 │ │ │ │ - lsrs r6, r5, #21 │ │ │ │ + usat r0, #25, ip, asr #1 │ │ │ │ + @ instruction: 0xf35c0059 │ │ │ │ + ubfx r0, r2, #1, #26 │ │ │ │ + sbfx r0, r2, #1, #26 │ │ │ │ + lsrs r6, r1, #22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r4, #1 │ │ │ │ + lsrs r0, r0, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r0, r3] │ │ │ │ + strb r0, [r4, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 318458 │ │ │ │ @@ -212936,15 +212937,15 @@ │ │ │ │ bpl.n 3183c4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (318468 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3183c4 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 3183b8 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -212978,21 +212979,21 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf26c0059 │ │ │ │ - lsrs r4, r5, #16 │ │ │ │ + @ instruction: 0xf28c0059 │ │ │ │ + lsrs r4, r1, #17 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adcs.w r0, ip, #89 @ 0x59 │ │ │ │ - lsrs r6, r2, #16 │ │ │ │ + sbcs.w r0, ip, #89 @ 0x59 │ │ │ │ + lsrs r6, r6, #16 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adc.w r0, r6, #89 @ 0x59 │ │ │ │ + sbc.w r0, r6, #89 @ 0x59 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (318508 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #124] @ (31850c ) │ │ │ │ @@ -213001,15 +213002,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (318514 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #112] @ (318518 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3184e6 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -213038,29 +213039,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3184b0 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (318524 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3184b0 │ │ │ │ - lsrs r4, r1, #15 │ │ │ │ + lsrs r4, r5, #15 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds.w r0, r0, #89 @ 0x59 │ │ │ │ - @ instruction: 0xf12a0059 │ │ │ │ + @ instruction: 0xf1300059 │ │ │ │ + adc.w r0, sl, #89 @ 0x59 │ │ │ │ lsls r4, r3, #30 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, r4, #89 @ 0x59 │ │ │ │ + rsbs r0, r4, #89 @ 0x59 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w fp, [pc, #1812] @ 318c54 │ │ │ │ @@ -213118,15 +213119,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 318740 │ │ │ │ ldr.w r0, [pc, #1656] @ 318c64 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 318734 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 3186f2 │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 318a40 │ │ │ │ @@ -213242,15 +213243,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1284] @ 318c6c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3186dc │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 318adc │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -213415,15 +213416,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 318912 │ │ │ │ ldr r0, [pc, #764] @ (318c74 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 318912 │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 318782 │ │ │ │ mov ip, r2 │ │ │ │ ble.w 318782 │ │ │ │ @@ -213482,15 +213483,15 @@ │ │ │ │ moveq r6, r5 │ │ │ │ beq.w 318740 │ │ │ │ ldr r0, [pc, #592] @ (318c7c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 318734 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrb.w r0, [r4, #768] @ 0x300 │ │ │ │ and.w r1, r1, #255 @ 0xff │ │ │ │ cmp r0, #2 │ │ │ │ @@ -213568,15 +213569,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 318740 │ │ │ │ ldr r0, [pc, #356] @ (318c80 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 318734 │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #300] @ (318c58 ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -213591,15 +213592,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 31880c │ │ │ │ ldr r0, [pc, #308] @ (318c88 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31880c │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 3186c4 │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 318782 │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -213618,15 +213619,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 318740 │ │ │ │ ldr r0, [pc, #236] @ (318c90 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 318734 │ │ │ │ ldr r3, [pc, #216] @ (318c8c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -213635,15 +213636,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 318912 │ │ │ │ ldr r0, [pc, #200] @ (318c94 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 318912 │ │ │ │ ldr r0, [pc, #152] @ (318c78 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -213653,15 +213654,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 31885a │ │ │ │ ldr r0, [pc, #156] @ (318c98 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31885a │ │ │ │ ldr r2, [pc, #80] @ (318c58 ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 318734 │ │ │ │ @@ -213675,15 +213676,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 31870e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ (318ca0 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 31870e │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 31877c │ │ │ │ mov r6, r7 │ │ │ │ @@ -213693,36 +213694,36 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, r8, #89 @ 0x59 │ │ │ │ + @ instruction: 0xf1380059 │ │ │ │ ldrsb r4, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0e00059 │ │ │ │ + add.w r0, r0, #89 @ 0x59 │ │ │ │ ands r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [lr, #356]! @ 0x164 │ │ │ │ + mcr 0, 0, r0, cr14, cr9, {2} │ │ │ │ ldrb r4, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r8, #-356]! @ 0xfffffe9c │ │ │ │ - mcrr 0, 5, r0, ip, cr9 │ │ │ │ + stc 0, cr0, [r8, #356] @ 0x164 │ │ │ │ + stcl 0, cr0, [ip], #-356 @ 0xfffffe9c │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r0], {89} @ 0x59 │ │ │ │ + stc 0, cr0, [r0], #356 @ 0x164 │ │ │ │ ldr r0, [pc, #640] @ (318f10 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb880059 │ │ │ │ - adcs.w r0, lr, r9, lsr #1 │ │ │ │ - @ instruction: 0xeb9c0059 │ │ │ │ + sub.w r0, r8, r9, lsr #1 │ │ │ │ + sbcs.w r0, lr, r9, lsr #1 │ │ │ │ + subs.w r0, ip, r9, lsr #1 │ │ │ │ movs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r6, r9, lsr #1 │ │ │ │ + @ instruction: 0xeab60059 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w r5, [pc, #2252] @ 319588 │ │ │ │ @@ -213862,15 +213863,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 319598 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 318d02 │ │ │ │ b.n 318d10 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 318ff0 │ │ │ │ @@ -213947,15 +213948,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 318ea2 │ │ │ │ ldr.w r2, [pc, #1592] @ 3195a0 │ │ │ │ ldr.w r0, [pc, #1592] @ 3195a4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 318ea2 │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 31915c │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -213983,15 +213984,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 318d80 │ │ │ │ ldr.w r2, [pc, #1480] @ 3195a8 │ │ │ │ ldr.w r0, [pc, #1480] @ 3195ac │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 318d80 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3193ce │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -214016,15 +214017,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 319590 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 318d6c │ │ │ │ ldr.w r0, [pc, #1388] @ 3195b8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 318d6c │ │ │ │ ldr.w r2, [pc, #1336] @ 319590 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -214050,15 +214051,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31902c │ │ │ │ ldr.w r2, [pc, #1296] @ 3195bc │ │ │ │ ldr.w r0, [pc, #1296] @ 3195c0 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 318d66 │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 319148 │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 319148 │ │ │ │ @@ -214078,15 +214079,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 31902c │ │ │ │ ldr.w r2, [pc, #1220] @ 3195c4 │ │ │ │ ldr.w r0, [pc, #1220] @ 3195c8 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 318d66 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 318d50 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -214143,15 +214144,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 3195d0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 318d5e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 318ea2 │ │ │ │ ldr r3, [pc, #948] @ (31959c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -214163,15 +214164,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 318ea2 │ │ │ │ ldr r2, [pc, #980] @ (3195d4 ) │ │ │ │ ldr r0, [pc, #984] @ (3195d8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 318ea2 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3193fc │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -214214,15 +214215,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 31902c │ │ │ │ ldr r2, [pc, #832] @ (3195dc ) │ │ │ │ ldr r0, [pc, #836] @ (3195e0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 318d66 │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -214262,15 +214263,15 @@ │ │ │ │ beq.w 319068 │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 319068 │ │ │ │ ldr r0, [pc, #712] @ (3195e4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 319068 │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 28d4c4 │ │ │ │ @@ -214289,15 +214290,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 318efa │ │ │ │ ldr r0, [pc, #644] @ (3195ec ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 318efa │ │ │ │ ldr r2, [pc, #548] @ (31959c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 319126 │ │ │ │ @@ -214308,15 +214309,15 @@ │ │ │ │ bpl.w 319126 │ │ │ │ ldr r2, [pc, #608] @ (3195f0 ) │ │ │ │ ldr r0, [pc, #608] @ (3195f4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 319126 │ │ │ │ ldr r3, [pc, #500] @ (31959c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 318fa0 │ │ │ │ @@ -214326,15 +214327,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 318fa0 │ │ │ │ ldr r2, [pc, #568] @ (3195f8 ) │ │ │ │ ldr r0, [pc, #572] @ (3195fc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 318fa0 │ │ │ │ ldr r3, [pc, #460] @ (31959c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 318ffa │ │ │ │ ldr r3, [pc, #436] @ (319590 ) │ │ │ │ @@ -214343,15 +214344,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 318ffa │ │ │ │ ldr r2, [pc, #536] @ (319600 ) │ │ │ │ ldr r0, [pc, #536] @ (319604 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 318ffa │ │ │ │ ldr r3, [pc, #412] @ (31959c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31921c │ │ │ │ @@ -214361,15 +214362,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31921c │ │ │ │ ldr r2, [pc, #496] @ (319608 ) │ │ │ │ ldr r0, [pc, #500] @ (31960c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31921c │ │ │ │ ldr r3, [pc, #372] @ (31959c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 31943e │ │ │ │ ldr r3, [pc, #348] @ (319590 ) │ │ │ │ @@ -214390,15 +214391,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3192de │ │ │ │ ldr r2, [pc, #432] @ (319610 ) │ │ │ │ ldr r0, [pc, #436] @ (319614 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3192de │ │ │ │ ldr r2, [pc, #424] @ (319618 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 319244 │ │ │ │ ldr r2, [pc, #276] @ (319590 ) │ │ │ │ @@ -214407,15 +214408,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 319244 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (31961c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 319244 │ │ │ │ ldr r3, [pc, #256] @ (31959c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 318ea2 │ │ │ │ ldr r3, [pc, #232] @ (319590 ) │ │ │ │ @@ -214424,20 +214425,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 318ea2 │ │ │ │ ldr r2, [pc, #364] @ (319620 ) │ │ │ │ ldr r0, [pc, #364] @ (319624 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 318ea2 │ │ │ │ ldr r0, [pc, #348] @ (319628 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 318d66 │ │ │ │ ldr r1, [pc, #328] @ (31962c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -214450,23 +214451,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 31916c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (319630 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 31916c │ │ │ │ ldr r2, [pc, #288] @ (319634 ) │ │ │ │ ldr r0, [pc, #288] @ (319638 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 318d66 │ │ │ │ ldr r3, [pc, #268] @ (31963c ) │ │ │ │ ldr r2, [pc, #268] @ (319640 ) │ │ │ │ @@ -214493,104 +214494,103 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31902c │ │ │ │ ldr r2, [pc, #212] @ (319648 ) │ │ │ │ ldr r0, [pc, #216] @ (31964c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 318d66 │ │ │ │ vhadd.u q8, q14, │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #224] @ (319678 ) │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, r4, r9, lsr #1 │ │ │ │ + orrs.w r0, r4, r9, lsr #1 │ │ │ │ movs r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [sl, #356]! @ 0x164 │ │ │ │ - @ instruction: 0xe9840059 │ │ │ │ - bics.w r0, sl, r9, lsr #1 │ │ │ │ - ldmdb r0, {r0, r3, r4, r6} │ │ │ │ + ands.w r0, sl, r9, lsr #1 │ │ │ │ + @ instruction: 0xe9a40059 │ │ │ │ + orrs.w r0, sl, r9, lsr #1 │ │ │ │ + ldmdb r0!, {r0, r3, r4, r6} │ │ │ │ strb r0, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb200059 │ │ │ │ - stmdb ip!, {r0, r3, r4, r6} │ │ │ │ - strex r0, r0, [r6, #356] @ 0x164 │ │ │ │ - stmdb r0, {r0, r3, r4, r6} │ │ │ │ - b.n 3195b0 │ │ │ │ + adc.w r0, r0, r9, lsr #1 │ │ │ │ + strd r0, r0, [ip, #-356] @ 0x164 │ │ │ │ + strd r0, r0, [r6], #-356 @ 0x164 │ │ │ │ + stmdb r0!, {r0, r3, r4, r6} │ │ │ │ + @ instruction: 0xe8120059 │ │ │ │ + cdp2 0, 11, cr0, cr12, cr13, {3} │ │ │ │ + strd r0, r0, [r2, #-356]! @ 0x164 │ │ │ │ + b.n 3193d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp2 0, 9, cr0, cr12, cr13, {3} │ │ │ │ - strd r0, r0, [r2, #-356] @ 0x164 │ │ │ │ - b.n 319390 │ │ │ │ + b.n 319400 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3193c0 │ │ │ │ + b.n 319478 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319438 │ │ │ │ + b.n 3192d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319298 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - b.n 319548 │ │ │ │ + b.n 319588 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31945c │ │ │ │ + b.n 31949c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3192a0 │ │ │ │ + b.n 3192e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3190b8 │ │ │ │ + b.n 3190f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319354 │ │ │ │ + b.n 319394 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319064 │ │ │ │ + b.n 3190a4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319198 │ │ │ │ + b.n 3191d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319018 │ │ │ │ + b.n 319058 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3190fc │ │ │ │ + b.n 31913c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 318fc4 │ │ │ │ + b.n 319004 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319044 │ │ │ │ + b.n 319084 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 318f3c │ │ │ │ + b.n 318f7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 318f1c │ │ │ │ + b.n 318f5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319008 │ │ │ │ + b.n 319048 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 318ea0 │ │ │ │ + b.n 318ee0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319238 │ │ │ │ + b.n 319278 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 319098 │ │ │ │ + b.n 3190d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 318ebc │ │ │ │ + b.n 318efc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319dfc │ │ │ │ + b.n 318e3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfb2c006d │ │ │ │ - b.n 3190e8 │ │ │ │ + @ instruction: 0xfb4c006d │ │ │ │ + b.n 319128 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319780 │ │ │ │ + b.n 3197c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319164 │ │ │ │ + b.n 3191a4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319d54 │ │ │ │ + b.n 319d94 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00319650 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -214611,163 +214611,163 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 72eee4 │ │ │ │ + bl 72ef14 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 3196ae │ │ │ │ ldr r1, [pc, #264] @ (3197b0 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 338618 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 319792 │ │ │ │ ldr r1, [pc, #244] @ (3197b4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr r1, [pc, #236] @ (3197b8 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72de14 │ │ │ │ + bl 72de44 │ │ │ │ ldr r1, [pc, #224] @ (3197bc ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (3197c0 ) │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd44 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (3197c4 ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (3197c8 ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72dcf4 │ │ │ │ + bl 72dd24 │ │ │ │ ldr r1, [pc, #208] @ (3197cc ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72dd54 │ │ │ │ + bl 72dd84 │ │ │ │ ldr r1, [pc, #196] @ (3197d0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 72dd54 │ │ │ │ + bl 72dd84 │ │ │ │ ldr r1, [pc, #188] @ (3197d4 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 72dd54 │ │ │ │ + bl 72dd84 │ │ │ │ ldr r1, [pc, #176] @ (3197d8 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 72dd54 │ │ │ │ + bl 72dd84 │ │ │ │ ldr r1, [pc, #164] @ (3197dc ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72de50 │ │ │ │ + bl 72de80 │ │ │ │ ldr r2, [pc, #156] @ (3197e0 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #140] @ (3197e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 339870 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 339270 │ │ │ │ ldr r2, [pc, #108] @ (3197e8 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (3197ec ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73317c │ │ │ │ + b.w 7331ac │ │ │ │ ldr r3, [pc, #92] @ (3197f0 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (3197f4 ) │ │ │ │ ldr r0, [pc, #92] @ (3197f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ rsbs r0, r8, #7700480 @ 0x758000 │ │ │ │ - svc 68 @ 0x44 │ │ │ │ + svc 100 @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bpl.n 3197f4 │ │ │ │ + bpl.n 319834 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 3191a8 │ │ │ │ + b.n 3191e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3191a8 │ │ │ │ + b.n 3191e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add sp, #504 @ 0x1f8 │ │ │ │ + sub sp, #120 @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #344 @ (adr r2, 31991c ) │ │ │ │ + add r2, pc, #472 @ (adr r2, 31999c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319190 │ │ │ │ + b.n 3191d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr??.w r0, [r0, sp, lsl #2] │ │ │ │ - strh r4, [r4, r7] │ │ │ │ + strb r4, [r0, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r3, r7] │ │ │ │ + strh r6, [r7, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 319168 │ │ │ │ + b.n 3191a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319154 │ │ │ │ + b.n 319194 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r7, #19 │ │ │ │ + lsrs r2, r3, #20 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r1, pc, #1000 @ (adr r1, 319bcc ) │ │ │ │ + add r2, pc, #104 @ (adr r2, 31984c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (319898 ) │ │ │ │ movs r0, r0 │ │ │ │ - udf #42 @ 0x2a │ │ │ │ + udf #74 @ 0x4a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #66 @ 0x42 │ │ │ │ + udf #98 @ 0x62 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str.w r0, [r4, #109] @ 0x6d │ │ │ │ - udf #58 @ 0x3a │ │ │ │ + str??.w r0, [r4, #109] @ 0x6d │ │ │ │ + udf #90 @ 0x5a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319fe8 │ │ │ │ + b.n 319028 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003197fc : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -214794,44 +214794,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 31988c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 87f250 │ │ │ │ + bl 87f280 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 881c8c │ │ │ │ + bl 881cbc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 3198b4 │ │ │ │ ldr r3, [pc, #120] @ (3198d0 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (3198d4 ) │ │ │ │ ldr r2, [pc, #124] @ (3198d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7818e8 │ │ │ │ + bl 781918 │ │ │ │ ldr r3, [pc, #100] @ (3198dc ) │ │ │ │ ldr r1, [pc, #104] @ (3198e0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3385b0 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 87f268 │ │ │ │ + bl 87f298 │ │ │ │ ldr r2, [pc, #84] @ (3198e4 ) │ │ │ │ ldr r3, [pc, #60] @ (3198cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -214843,38 +214843,38 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (3198e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ nop │ │ │ │ ands.w r0, r4, #7700480 @ 0x758000 │ │ │ │ and.w r0, lr, #7700480 @ 0x758000 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb.w r0, [r4, sp, lsl #2] │ │ │ │ - subs r7, #90 @ 0x5a │ │ │ │ + strh.w r0, [r4, sp, lsl #2] │ │ │ │ + subs r7, #122 @ 0x7a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf2f20058 │ │ │ │ + @ instruction: 0xf3120058 │ │ │ │ ldr r5, [pc, #176] @ (319990 ) │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 31997c │ │ │ │ + bcc.n 3199bc │ │ │ │ lsls r4, r4, #1 │ │ │ │ @ instruction: 0xf3ac00eb │ │ │ │ - b.n 319f58 │ │ │ │ + b.n 319f98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3198f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldr r0, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r7, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -214908,15 +214908,15 @@ │ │ │ │ cmp r7, ip │ │ │ │ sbcs.w fp, r9, lr │ │ │ │ bcs.n 319936 │ │ │ │ subs r0, r7, r6 │ │ │ │ mov.w r3, #0 │ │ │ │ sbc.w r1, r9, r8 │ │ │ │ str r2, [r5, #0] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ add r4, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -214927,18 +214927,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (3199a0 ) │ │ │ │ ldr r0, [pc, #20] @ (3199a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ blx 28d8f0 │ │ │ │ - @ instruction: 0xf7aa006d │ │ │ │ - b.n 319f7c │ │ │ │ + @ instruction: 0xf7ca006d │ │ │ │ + b.n 319fbc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319fac │ │ │ │ + b.n 319fec │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [r0, #752] @ 0x2f0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -214956,15 +214956,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7e7540 │ │ │ │ + bl 7e7570 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 319a0c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -214973,17 +214973,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 28bd10 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (319a24 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87f3f4 │ │ │ │ + b.w 87f424 │ │ │ │ nop │ │ │ │ - bge.n 319ac4 │ │ │ │ + bge.n 319b04 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -215025,15 +215025,15 @@ │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r4, #1296] @ 0x510 │ │ │ │ and.w r3, r3, #31 │ │ │ │ ldr.w r2, [r5, r1, lsl #2] │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r5, r1, lsl #2] │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldr r2, [pc, #156] @ (319b50 ) │ │ │ │ ldr r3, [pc, #140] @ (319b44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -215041,15 +215041,15 @@ │ │ │ │ bne.n 319b3c │ │ │ │ movw r2, #50000 @ 0xc350 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ ldr.w r0, [r4, #1320] @ 0x528 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, r3 │ │ │ │ blx 28d4c4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ @@ -215076,30 +215076,30 @@ │ │ │ │ strd r1, r0, [sp, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #48] @ (319b5c ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 319a76 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf1fc00eb │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf1f200eb │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf18600eb │ │ │ │ ldr r4, [r7, #76] @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 319e60 │ │ │ │ + b.n 319ea0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ (319bc4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -215107,44 +215107,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (319bcc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #72] @ (319bd0 ) │ │ │ │ ldr r1, [pc, #72] @ (319bd4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [pc, #64] @ (319bd8 ) │ │ │ │ ldr r1, [pc, #64] @ (319bdc ) │ │ │ │ movs r2, #21 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsb r0, r0, #15532032 @ 0xed0000 │ │ │ │ - vshr.s16 q8, q4, #6 │ │ │ │ - subs r4, #58 @ 0x3a │ │ │ │ + @ instruction: 0xf5e0006d │ │ │ │ + vshr.s32 q8, q4, #6 │ │ │ │ + subs r4, #90 @ 0x5a │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r5, r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -215161,16 +215161,16 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - adc.w r0, r2, #15532032 @ 0xed0000 │ │ │ │ - bls.n 319b40 │ │ │ │ + sbc.w r0, r2, #15532032 @ 0xed0000 │ │ │ │ + bls.n 319b80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (319c38 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -215179,16 +215179,16 @@ │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #428 @ 0x1ac │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - adds.w r0, r2, #15532032 @ 0xed0000 │ │ │ │ - bls.n 319d10 │ │ │ │ + @ instruction: 0xf532006d │ │ │ │ + bls.n 319b50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 319c84 │ │ │ │ sub sp, #8 │ │ │ │ @@ -215196,27 +215196,27 @@ │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #48] @ (319c8c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #912 @ 0x390 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr.w r0, [r4, #1312] @ 0x520 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b998 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4de006d │ │ │ │ - bls.n 319d24 │ │ │ │ + @ instruction: 0xf4fe006d │ │ │ │ + bls.n 319d64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319db4 │ │ │ │ + b.n 319df4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r4, [r0, #806] @ 0x326 │ │ │ │ sub sp, #12 │ │ │ │ @@ -215277,15 +215277,15 @@ │ │ │ │ bpl.n 319cec │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1316] @ 0x524 │ │ │ │ ldr r0, [pc, #96] @ (319d94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 319cec │ │ │ │ ldr.w lr, [r1, r2] │ │ │ │ movs r5, #0 │ │ │ │ mov r4, lr │ │ │ │ b.n 319ce2 │ │ │ │ ldr.w lr, [r1, r2] │ │ │ │ movs r5, #0 │ │ │ │ @@ -215315,15 +215315,15 @@ │ │ │ │ vmla.i16 d0, d16, d3[3] │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 319e18 │ │ │ │ + bls.n 319e58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #108] @ 319e14 │ │ │ │ sub sp, #16 │ │ │ │ @@ -215332,15 +215332,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (319e1c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (319e20 ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #92] @ (319e24 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 319dee │ │ │ │ movs r2, #0 │ │ │ │ @@ -215364,30 +215364,30 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 319dd0 │ │ │ │ ldr.w r1, [r0, #1316] @ 0x524 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (319e30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 319dd0 │ │ │ │ - @ instruction: 0xf386006d │ │ │ │ - bvc.n 319e04 │ │ │ │ + @ instruction: 0xf3a6006d │ │ │ │ + bhi.n 319e44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 56 @ 0x38 │ │ │ │ + svc 88 @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cdp 0, 7, cr0, cr4, cr11, {7} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 319d88 │ │ │ │ + bhi.n 319dc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ (319ec4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -215415,15 +215415,15 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 319e52 │ │ │ │ ldr r0, [pc, #76] @ (319ed4 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr.w r1, [r3, #1316] @ 0x524 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 319e52 │ │ │ │ ldr r2, [pc, #52] @ (319ed8 ) │ │ │ │ @@ -215435,30 +215435,30 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 319e52 │ │ │ │ ldr r0, [pc, #36] @ (319edc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 319e52 │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r2, #940]! @ 0x3ac │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 319e98 │ │ │ │ + ble.n 319ed8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 319ed8 │ │ │ │ + bhi.n 319f18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #392] @ (31a078 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -215542,21 +215542,21 @@ │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, r3, r1 │ │ │ │ lsls r3, r3, #3 │ │ │ │ orr.w r3, r3, r2, lsr #29 │ │ │ │ lsls r2, r2, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r0, r2 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 88ee6c │ │ │ │ + bl 88ee9c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 319f2c │ │ │ │ ldr r3, [pc, #128] @ (31a080 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -215568,29 +215568,29 @@ │ │ │ │ bpl.n 319f2c │ │ │ │ ldr r0, [pc, #116] @ (31a088 ) │ │ │ │ ldr.w r2, [r4, #1296] @ 0x510 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #100] @ (31a08c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 319f08 │ │ │ │ ldr r3, [pc, #80] @ (31a084 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 319f08 │ │ │ │ ldr r0, [pc, #80] @ (31a090 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r2, [r4, #820] @ 0x334 │ │ │ │ b.n 319f08 │ │ │ │ ldr r3, [pc, #64] @ (31a094 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 319f48 │ │ │ │ @@ -215598,33 +215598,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 319f48 │ │ │ │ ldr r0, [pc, #44] @ (31a098 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 319f48 │ │ │ │ nop │ │ │ │ stcl 0, cr0, [r6, #-940] @ 0xfffffc54 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 31a0c0 │ │ │ │ + ble.n 31a100 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 31a014 │ │ │ │ + bgt.n 31a054 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r0, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 31a0b0 │ │ │ │ + ble.n 31a0f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ movs r4, #0 │ │ │ │ @@ -215653,15 +215653,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #31 │ │ │ │ mov r0, r9 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #52 @ 0x34 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cbnz r0, 31a116 │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a266 │ │ │ │ ldr.w r3, [r4, #756] @ 0x2f4 │ │ │ │ @@ -215731,15 +215731,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ bl 53180c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a280 │ │ │ │ ldrd r1, r0, [sp, #52] @ 0x34 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ ldr r2, [pc, #960] @ (31a5b0 ) │ │ │ │ ldr r3, [pc, #936] @ (31a59c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -215762,15 +215762,15 @@ │ │ │ │ ldr r1, [pc, #912] @ (31a5bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #826 @ 0x33a │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 31a1e6 │ │ │ │ ldr r3, [pc, #892] @ (31a5c0 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r4, [pc, #892] @ (31a5c4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #892] @ (31a5c8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -215778,45 +215778,45 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #852 @ 0x354 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 31a1e6 │ │ │ │ ldr r2, [pc, #868] @ (31a5cc ) │ │ │ │ add.w r3, r6, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #864] @ (31a5d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #822 @ 0x336 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 31a1e6 │ │ │ │ mov r0, sl │ │ │ │ bl 52ff5c │ │ │ │ str.w r0, [r4, #1320] @ 0x528 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31a4f8 │ │ │ │ - bl 782f44 │ │ │ │ + bl 782f74 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r4, #816] @ 0x330 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a53a │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #728] @ 31a588 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 781b00 │ │ │ │ + bl 781b30 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31a1e6 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 31a2e4 │ │ │ │ ldr.w r2, [r4, #1320] @ 0x528 │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -215910,28 +215910,28 @@ │ │ │ │ ldr r1, [pc, #544] @ (31a5e4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ bl 339524 │ │ │ │ ldr r3, [pc, #524] @ (31a5e8 ) │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r8 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ movw r3, #21073 @ 0x5251 │ │ │ │ movt r3, #601 @ 0x259 │ │ │ │ str.w r3, [r4, #850] @ 0x352 │ │ │ │ mov.w r3, #16384 @ 0x4000 │ │ │ │ str.w r3, [r4, #854] @ 0x356 │ │ │ │ mov.w r3, #654311424 @ 0x27000000 │ │ │ │ str.w r3, [r4, #858] @ 0x35a │ │ │ │ @@ -215977,15 +215977,15 @@ │ │ │ │ movw r0, #21072 @ 0x5250 │ │ │ │ movt r0, #12617 @ 0x3149 │ │ │ │ str.w r2, [r4, #902] @ 0x386 │ │ │ │ str.w r0, [r4, #898] @ 0x382 │ │ │ │ str.w r3, [r4, #906] @ 0x38a │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ strb.w r3, [r4, #910] @ 0x38e │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 31a1ee │ │ │ │ mov r3, lr │ │ │ │ ldr.w r8, [sp, #28] │ │ │ │ mov lr, fp │ │ │ │ umull r2, ip, r3, sl │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 31a1a8 │ │ │ │ @@ -216002,41 +216002,41 @@ │ │ │ │ ldr r1, [pc, #272] @ (31a5f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #830 @ 0x33e │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 31a1e6 │ │ │ │ str.w r0, [r4, #816] @ 0x330 │ │ │ │ b.n 31a2e4 │ │ │ │ ldr r3, [pc, #248] @ (31a5f8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #248] @ (31a5fc ) │ │ │ │ ldr r1, [pc, #248] @ (31a600 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #877 @ 0x36d │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 31a1e6 │ │ │ │ ldr r3, [pc, #232] @ (31a604 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #232] @ (31a608 ) │ │ │ │ ldr r1, [pc, #232] @ (31a60c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, sl │ │ │ │ bl 339524 │ │ │ │ b.n 31a3da │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ b.n 31a2ac │ │ │ │ ldr r3, [pc, #204] @ (31a610 ) │ │ │ │ @@ -216045,27 +216045,27 @@ │ │ │ │ ldr r1, [pc, #208] @ (31a618 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #858 @ 0x35a │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 31a1e6 │ │ │ │ ldr r5, [pc, #188] @ (31a61c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #188] @ (31a620 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #188] @ (31a624 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 5743d0 │ │ │ │ b.n 31a1e6 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ movs r7, r1 │ │ │ │ @@ -216074,70 +216074,70 @@ │ │ │ │ movs r0, r0 │ │ │ │ sbcs.w r0, ip, fp, asr #3 │ │ │ │ ldr r5, [pc, #176] @ (31a648 ) │ │ │ │ movs r0, r0 │ │ │ │ sbcs.w r0, r2, fp, asr #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r8, #109 @ 0x6d │ │ │ │ - bgt.n 31a5c8 │ │ │ │ + eor.w r0, r8, #109 @ 0x6d │ │ │ │ + bgt.n 31a608 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 31a51c │ │ │ │ + bmi.n 31a55c │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r7, #1 │ │ │ │ orr.w r0, sl, fp, asr #3 │ │ │ │ - vhadd.s8 q0, q6, │ │ │ │ - bcc.n 31a5a8 │ │ │ │ + vhadd.s32 q0, q6, │ │ │ │ + bmi.n 31a5e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 31a650 │ │ │ │ + bge.n 31a690 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 14, cr0, cr14, cr13, {3} │ │ │ │ - blt.n 31a688 │ │ │ │ + vhadd.s8 q0, q7, │ │ │ │ + blt.n 31a4c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 31a620 │ │ │ │ + bge.n 31a660 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 31a4d0 │ │ │ │ + bcc.n 31a510 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 31a5e4 │ │ │ │ + bge.n 31a624 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 31a6b8 │ │ │ │ + blt.n 31a4f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 31a670 │ │ │ │ + blt.n 31a6b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldcl 0, cr0, [r4, #-436]! @ 0xfffffe4c │ │ │ │ - str r5, [sp, #480] @ 0x1e0 │ │ │ │ + ldc 0, cr0, [r4, #436] @ 0x1b4 │ │ │ │ + str r5, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r5, [sp, #568] @ 0x238 │ │ │ │ + str r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfafbffff │ │ │ │ - mrrc 0, 6, r0, r4, cr13 │ │ │ │ - bne.n 31a6d0 │ │ │ │ + ldcl 0, cr0, [r4], #-436 @ 0xfffffe4c │ │ │ │ + bne.n 31a510 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 31a518 │ │ │ │ + bvc.n 31a558 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc 0, cr0, [r2], #-436 @ 0xfffffe4c │ │ │ │ - bls.n 31a650 │ │ │ │ + mrrc 0, 6, r0, r2, cr13 │ │ │ │ + bls.n 31a690 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 31a6e0 │ │ │ │ + bvc.n 31a520 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc 0, cr0, [r6], {109} @ 0x6d │ │ │ │ - str r4, [sp, #104] @ 0x68 │ │ │ │ + ldc 0, cr0, [r6], #-436 @ 0xfffffe4c │ │ │ │ + str r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #184] @ 0xb8 │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xebf0006d │ │ │ │ - bhi.n 31a55c │ │ │ │ + ldc 0, cr0, [r0], {109} @ 0x6d │ │ │ │ + bhi.n 31a59c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 31a670 │ │ │ │ + bvc.n 31a6b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rsbs r0, r0, sp, asr #1 │ │ │ │ - b.n 31a1f8 │ │ │ │ + @ instruction: 0xebf0006d │ │ │ │ + b.n 31a238 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #74 @ 0x4a │ │ │ │ + adds r2, #106 @ 0x6a │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #804] @ (31a960 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -216259,15 +216259,15 @@ │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [pc, #512] @ (31a97c ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31a6ce │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bne.n 31a7d6 │ │ │ │ ldr r3, [pc, #480] @ (31a96c ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r4, #1304] @ 0x518 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ @@ -216374,15 +216374,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31a83a │ │ │ │ ldr r0, [pc, #216] @ (31a988 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r0, [r4, #820] @ 0x334 │ │ │ │ b.n 31a746 │ │ │ │ ldrh.w r6, [r4, #824] @ 0x338 │ │ │ │ b.n 31a80c │ │ │ │ ldr r3, [pc, #188] @ (31a984 ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ @@ -216394,30 +216394,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31a83e │ │ │ │ ldr r0, [pc, #172] @ (31a98c ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r0, [r4, #820] @ 0x334 │ │ │ │ b.n 31a746 │ │ │ │ ldr r3, [pc, #160] @ (31a990 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 31a91c │ │ │ │ ldr r3, [pc, #124] @ (31a978 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 31a7e6 │ │ │ │ ldr r0, [pc, #140] @ (31a994 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a7e6 │ │ │ │ ldr r3, [pc, #120] @ (31a998 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -216426,24 +216426,24 @@ │ │ │ │ ldr r3, [pc, #76] @ (31a978 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31a7e6 │ │ │ │ ldr r0, [pc, #100] @ (31a99c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31a7e6 │ │ │ │ ldrh.w r6, [r4, #826] @ 0x33a │ │ │ │ b.n 31a85e │ │ │ │ ldr r0, [pc, #88] @ (31a9a0 ) │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #0 │ │ │ │ strd r6, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r0, [r4, #820] @ 0x334 │ │ │ │ b.n 31a746 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 31a55c │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -216454,33 +216454,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 31a448 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldrsb r4, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 31a920 │ │ │ │ + beq.n 31a960 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r4, r6} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r5} │ │ │ │ + ldmia r6, {r1, r2, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r6, r7} │ │ │ │ + ldmia r5, {r2, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bpl.n 31aa80 │ │ │ │ + bpl.n 31a8c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #2420] @ 31b32c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -216633,15 +216633,15 @@ │ │ │ │ ldr.w r3, [pc, #2032] @ 31b344 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31aa66 │ │ │ │ ldr.w r0, [pc, #2028] @ 31b34c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31aa66 │ │ │ │ ldrb.w r2, [r4, #1288] @ 0x508 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 31ae36 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1292] @ 0x50c │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ @@ -216682,15 +216682,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31ab3e │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #1908] @ 31b354 │ │ │ │ strd r6, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ace6 │ │ │ │ cmp r2, #16 │ │ │ │ beq.w 31aa70 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bne.w 31ad2e │ │ │ │ @@ -216734,15 +216734,15 @@ │ │ │ │ ldr.w r3, [pc, #1748] @ 31b344 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31ab3e │ │ │ │ ldr.w r0, [pc, #1764] @ 31b360 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ace6 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ beq.w 31aa9c │ │ │ │ cmp r2, #160 @ 0xa0 │ │ │ │ beq.w 31aa70 │ │ │ │ @@ -216759,15 +216759,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 31ab3e │ │ │ │ ldr.w r0, [pc, #1696] @ 31b368 │ │ │ │ movs r3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ace6 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 31ad66 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -216788,15 +216788,15 @@ │ │ │ │ bpl.w 31a9f0 │ │ │ │ uxtb r0, r0 │ │ │ │ str.w sl, [sp] │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ ldr.w r0, [pc, #1620] @ 31b370 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 31a9f0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa62 │ │ │ │ ldr.w r3, [pc, #1576] @ 31b364 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ @@ -216808,15 +216808,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 31ab3e │ │ │ │ ldr.w r0, [pc, #1560] @ 31b374 │ │ │ │ movs r3, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31acde │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str.w r2, [r4, #808] @ 0x328 │ │ │ │ strb.w r3, [r4, #820] @ 0x334 │ │ │ │ b.n 31aa70 │ │ │ │ add.w r3, r6, #112 @ 0x70 │ │ │ │ @@ -216835,15 +216835,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31ab3e │ │ │ │ ldr.w r0, [pc, #1488] @ 31b37c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ace6 │ │ │ │ ldrh.w r7, [r4, #830] @ 0x33e │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r2, [r9] │ │ │ │ @@ -216870,15 +216870,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 31ab3e │ │ │ │ ldr.w r0, [pc, #1396] @ 31b384 │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ace6 │ │ │ │ movs r2, #7 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ str.w r2, [r4, #808] @ 0x328 │ │ │ │ strb.w r3, [r4, #820] @ 0x334 │ │ │ │ @@ -216896,21 +216896,21 @@ │ │ │ │ str.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 31aa70 │ │ │ │ add.w r7, r4, #1312 @ 0x520 │ │ │ │ ldrd r3, r2, [r7, #-8] │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 31acde │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldr.w r2, [r7, #-8] │ │ │ │ ldr.w r3, [r7, #-4] │ │ │ │ adds r2, r0, r2 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 88ee6c │ │ │ │ + bl 88ee9c │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r3, [r7, #-8] │ │ │ │ movs r3, #6 │ │ │ │ str.w r3, [r4, #808] @ 0x328 │ │ │ │ ldrb.w r3, [r4, #821] @ 0x335 │ │ │ │ strb.w r6, [r4, #820] @ 0x334 │ │ │ │ @@ -216932,15 +216932,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 31ae50 │ │ │ │ ldr.w r0, [pc, #1216] @ 31b38c │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 31ae50 │ │ │ │ ldr.w r1, [r4, #812] @ 0x32c │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -217052,26 +217052,26 @@ │ │ │ │ beq.w 31b1e0 │ │ │ │ ldrb.w r3, [r4, #821] @ 0x335 │ │ │ │ movs r0, #1 │ │ │ │ movw r7, #16960 @ 0x4240 │ │ │ │ movt r7, #15 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #821] @ 0x335 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldrb.w r2, [r4, #868] @ 0x364 │ │ │ │ sub.w r5, r2, #32 │ │ │ │ rsb ip, r2, #32 │ │ │ │ lsl.w r2, r7, r2 │ │ │ │ lsl.w r5, r7, r5 │ │ │ │ adds r2, r2, r0 │ │ │ │ lsr.w ip, r7, ip │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ orr.w r5, r5, ip │ │ │ │ adc.w r3, r5, r1 │ │ │ │ - bl 88ee6c │ │ │ │ + bl 88ee9c │ │ │ │ b.n 31af52 │ │ │ │ ldr r2, [pc, #832] @ (31b390 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 31b17a │ │ │ │ ldr r2, [pc, #744] @ (31b344 ) │ │ │ │ @@ -217080,15 +217080,15 @@ │ │ │ │ lsls r7, r2, #16 │ │ │ │ bpl.w 31ab3e │ │ │ │ ldr r0, [pc, #812] @ (31b394 ) │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ace6 │ │ │ │ ldr r3, [pc, #792] @ (31b398 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -217099,15 +217099,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31ab3e │ │ │ │ ldr r2, [pc, #768] @ (31b39c ) │ │ │ │ ldr r0, [pc, #768] @ (31b3a0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ace6 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 31aeda │ │ │ │ ldr r3, [pc, #736] @ (31b398 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -217119,15 +217119,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31aeda │ │ │ │ ldr r2, [pc, #724] @ (31b3a4 ) │ │ │ │ ldr r0, [pc, #724] @ (31b3a8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 31ae50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31b226 │ │ │ │ ldr.w r3, [r4, #1296] @ 0x510 │ │ │ │ add.w r6, r4, #912 @ 0x390 │ │ │ │ ldrb.w r7, [r4, #867] @ 0x363 │ │ │ │ @@ -217155,15 +217155,15 @@ │ │ │ │ orr.w r1, r1, r3, lsr #29 │ │ │ │ lsls r3, r3, #3 │ │ │ │ str.w r1, [r4, #1308] @ 0x51c │ │ │ │ str.w r3, [r4, #1304] @ 0x518 │ │ │ │ bic.w r2, r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r2, [r4, #821] @ 0x335 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa66 │ │ │ │ ldr r3, [pc, #496] @ (31b348 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217172,15 +217172,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 31aa66 │ │ │ │ ldr r0, [pc, #572] @ (31b3ac ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31aa66 │ │ │ │ str.w r2, [r4, #812] @ 0x32c │ │ │ │ b.n 31ab44 │ │ │ │ add.w r2, sl, #4294967295 @ 0xffffffff │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 31b1b4 │ │ │ │ add r0, pc, #8 @ (adr r0, 31b194 ) │ │ │ │ @@ -217242,24 +217242,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 31ae50 │ │ │ │ ldr r2, [pc, #408] @ (31b3b0 ) │ │ │ │ ldr r0, [pc, #412] @ (31b3b4 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 31ae50 │ │ │ │ add.w r6, r4, #912 @ 0x390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88f6a0 │ │ │ │ + bl 88f6d0 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r8, r1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ subs r3, r7, r0 │ │ │ │ sbc.w r2, r8, r1 │ │ │ │ cmp r3, #1 │ │ │ │ sbcs.w r1, r2, #0 │ │ │ │ itt lt │ │ │ │ movlt r2, #0 │ │ │ │ movlt r3, #1 │ │ │ │ @@ -217279,15 +217279,15 @@ │ │ │ │ bpl.w 31af66 │ │ │ │ strd sl, r7, [sp] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [pc, #320] @ (31b3bc ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31af66 │ │ │ │ ldr r3, [pc, #308] @ (31b3c0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ab40 │ │ │ │ ldr r3, [pc, #172] @ (31b344 ) │ │ │ │ @@ -217295,15 +217295,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 31ab3e │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #288] @ (31b3c4 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ace6 │ │ │ │ ldr r3, [pc, #272] @ (31b3c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217311,21 +217311,21 @@ │ │ │ │ ldr r3, [pc, #128] @ (31b344 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31affe │ │ │ │ ldr r0, [pc, #252] @ (31b3cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31affe │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #240] @ (31b3d0 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ace6 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa62 │ │ │ │ ldr r3, [pc, #156] @ (31b398 ) │ │ │ │ @@ -217339,15 +217339,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31ab3e │ │ │ │ ldr r2, [pc, #188] @ (31b3d4 ) │ │ │ │ ldr r0, [pc, #188] @ (31b3d8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ace6 │ │ │ │ b.n 31b828 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -217359,85 +217359,85 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2, r4, r6} │ │ │ │ + ldmia r3!, {r2, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 31b360 │ │ │ │ + bcc.n 31b3a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 31b394 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [pc, #544] @ (31b580 ) │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 31b2c0 │ │ │ │ + bcc.n 31b300 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 31b2a8 │ │ │ │ + bcc.n 31b2e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #224] @ (31b450 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 31b38c │ │ │ │ + bcc.n 31b3cc │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 31b410 │ │ │ │ + bcs.n 31b450 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 31b478 │ │ │ │ + bne.n 31b2b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 31b378 │ │ │ │ + bne.n 31b3b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 31b32c │ │ │ │ + beq.n 31b36c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r0!, {r3, r4, r6} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r6} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r0!, {r2, r5} │ │ │ │ + ldmia r0!, {r2, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r1, r6} │ │ │ │ + stmia r5!, {r1, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r5, {r5, r6} │ │ │ │ + ldmia r5!, {r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r4, r6, r7} │ │ │ │ + stmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r3} │ │ │ │ + ldmia r6!, {r1, r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r7, [pc, #784] @ (31b6dc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r5} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ ldmia r6, {r2, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6, {r1, r3, r5, r6} │ │ │ │ + ldmia r6, {r2, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031b3dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -217463,184 +217463,184 @@ │ │ │ │ add r0, pc │ │ │ │ ldrh.w r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh.w r3, [sp, #132] @ 0x84 │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 72eee4 │ │ │ │ + bl 72ef14 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 31b44a │ │ │ │ ldr r1, [pc, #300] @ (31b570 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 338618 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 31b552 │ │ │ │ ldr r1, [pc, #280] @ (31b574 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr r1, [pc, #272] @ (31b578 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #268] @ (31b57c ) │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr r1, [pc, #264] @ (31b580 ) │ │ │ │ ldrb.w r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd44 │ │ │ │ ldr r1, [pc, #252] @ (31b584 ) │ │ │ │ uxtb.w r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #108 @ 0x6c │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd44 │ │ │ │ ldr r1, [pc, #240] @ (31b588 ) │ │ │ │ subs r2, r7, #0 │ │ │ │ mov r0, r4 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd44 │ │ │ │ ldr r1, [pc, #228] @ (31b58c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #224] @ (31b590 ) │ │ │ │ - bl 72dd54 │ │ │ │ + bl 72dd84 │ │ │ │ ldr r1, [pc, #220] @ (31b594 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72dd54 │ │ │ │ + bl 72dd84 │ │ │ │ ldr r1, [pc, #212] @ (31b598 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ - bl 72dd54 │ │ │ │ + bl 72dd84 │ │ │ │ ldr r1, [pc, #200] @ (31b59c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd54 │ │ │ │ + bl 72dd84 │ │ │ │ ldr r1, [pc, #192] @ (31b5a0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd54 │ │ │ │ + bl 72dd84 │ │ │ │ ldr r1, [pc, #184] @ (31b5a4 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd54 │ │ │ │ + bl 72dd84 │ │ │ │ ldr r1, [pc, #176] @ (31b5a8 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72de50 │ │ │ │ + bl 72de80 │ │ │ │ ldr r2, [pc, #168] @ (31b5ac ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #152] @ (31b5b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 339870 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ bl 339270 │ │ │ │ ldr r2, [pc, #120] @ (31b5b4 ) │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #120] @ (31b5b8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73317c │ │ │ │ + b.w 7331ac │ │ │ │ ldr r3, [pc, #104] @ (31b5bc ) │ │ │ │ movw r2, #1013 @ 0x3f5 │ │ │ │ ldr r1, [pc, #100] @ (31b5c0 ) │ │ │ │ ldr r0, [pc, #104] @ (31b5c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ bhi.n 31b604 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb784 │ │ │ │ + @ instruction: 0xb7a4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 31b4f4 │ │ │ │ + bgt.n 31b534 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [sp, #896] @ 0x380 │ │ │ │ + str r3, [sp, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r0, #2] │ │ │ │ + strb r4, [r4, #2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r7!, {r3, r4, r5} │ │ │ │ + stmia r7!, {r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #56 @ 0x38 │ │ │ │ + adds r6, #88 @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r3, #36] @ 0x24 │ │ │ │ + strh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #50 @ 0x32 │ │ │ │ + adds r6, #82 @ 0x52 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r4} │ │ │ │ + stmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r7!, {r1, r4} │ │ │ │ + stmia r7!, {r1, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4!, {r1, r6, r7} │ │ │ │ + ldmia r4!, {r1, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.s q0, q5, │ │ │ │ - strh r2, [r7, #32] │ │ │ │ + vhadd.s16 q8, q5, │ │ │ │ + strh r2, [r3, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (31b664 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 31b578 │ │ │ │ + blt.n 31b5b8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5} │ │ │ │ + stmia r6!, {r1, r2, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #148] @ 0x94 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #148] @ 0x94 │ │ │ │ @@ -217689,26 +217689,26 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r7, r4, #4352 @ 0x1100 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 28d4c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #32 │ │ │ │ strd r3, r9, [sp] │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 31b65e │ │ │ │ ldr r2, [pc, #68] @ (31b6c8 ) │ │ │ │ ldr r3, [pc, #48] @ (31b6b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -217728,15 +217728,15 @@ │ │ │ │ nop │ │ │ │ bvs.n 31b6bc │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r2, r6 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, #15] │ │ │ │ lsls r1, r7, #1 │ │ │ │ bpl.n 31b63c │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -217747,47 +217747,47 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r5, r1 │ │ │ │ - bl 782fcc │ │ │ │ + bl 782ffc │ │ │ │ cbnz r0, 31b702 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #20 │ │ │ │ blx 28dea4 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 895254 │ │ │ │ + bl 895284 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mla r1, r5, r2, r1 │ │ │ │ - bl 8952bc │ │ │ │ + bl 8952ec │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #60] @ (31b764 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ mul.w r2, r5, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7825e0 │ │ │ │ + bl 782610 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -217803,15 +217803,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 895714 │ │ │ │ + bl 895744 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b998 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -217868,15 +217868,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 31b8a8 │ │ │ │ ldr r0, [pc, #364] @ (31b978 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq.n 31b828 │ │ │ │ itt ls │ │ │ │ movls.w r8, #1 │ │ │ │ movls.w r7, #4096 @ 0x1000 │ │ │ │ bls.n 31b830 │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -217900,41 +217900,41 @@ │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add r0, r5 │ │ │ │ blx 28d4c4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cbz r0, 31b8a8 │ │ │ │ - bl 782fcc │ │ │ │ + bl 782ffc │ │ │ │ cbz r0, 31b8a8 │ │ │ │ ubfx r3, r7, #0, #9 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31b958 │ │ │ │ movs r0, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 28dea4 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 895254 │ │ │ │ + bl 895284 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r5 │ │ │ │ - bl 8952bc │ │ │ │ + bl 8952ec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [pc, #228] @ (31b97c ) │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7825e0 │ │ │ │ + bl 782610 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -217958,21 +217958,21 @@ │ │ │ │ movmi.w r8, #0 │ │ │ │ bpl.n 31b7fa │ │ │ │ ldr r0, [pc, #160] @ (31b984 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31b83a │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cbz r1, 31b91c │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ negs r3, r0 │ │ │ │ ands r5, r3 │ │ │ │ ldr r3, [pc, #104] @ (31b970 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217988,15 +217988,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bmi.w 31b80e │ │ │ │ b.n 31b8a8 │ │ │ │ ldr r0, [pc, #92] @ (31b98c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31b7fa │ │ │ │ ldr r3, [pc, #68] @ (31b980 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31b83a │ │ │ │ ldr r3, [pc, #44] @ (31b974 ) │ │ │ │ @@ -218016,30 +218016,30 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ bmi.n 31b8a0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r6, r7} │ │ │ │ + ldmia r2!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ mcr2 15, 6, pc, cr9, cr15, {7} @ │ │ │ │ strb r0, [r3, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1!, {r5} │ │ │ │ + ldmia r1!, {r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 31ba68 │ │ │ │ + bhi.n 31b8a8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r1!, {r2, r4, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ (31ba58 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -218049,35 +218049,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #152] @ (31ba64 ) │ │ │ │ ldr r1, [pc, #152] @ (31ba68 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #136] @ (31ba6c ) │ │ │ │ ldr r1, [pc, #136] @ (31ba70 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #120] @ (31ba74 ) │ │ │ │ ldr r1, [pc, #120] @ (31ba78 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #116] @ (31ba7c ) │ │ │ │ movs r2, #7 │ │ │ │ @@ -218090,19 +218090,19 @@ │ │ │ │ str r3, [r6, #100] @ 0x64 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #104] @ (31ba84 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r1, [pc, #96] @ (31ba88 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #88] @ (31ba8c ) │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [r4, #112] @ 0x70 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -218110,41 +218110,41 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bhi.n 31ba88 │ │ │ │ + bhi.n 31bac8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bne.n 31b990 │ │ │ │ + bne.n 31b9d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, r7, #7 │ │ │ │ + subs r0, r3, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r1!, {r2, r4, r6} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1!, {r3, r5, r6} │ │ │ │ + ldmia r1!, {r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1, {r1, r3} │ │ │ │ + ldmia r1, {r1, r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r0!, {r6} │ │ │ │ + ldmia r0!, {r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #226 @ 0xe2 │ │ │ │ lsls r7, r4, #3 │ │ │ │ lsrs r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, #0] │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r3, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r4} │ │ │ │ + ldmia r1, {r1, r2, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrd r1, r2, [r0, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 31bad0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -218184,15 +218184,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cbnz r6, 31bb30 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r0, #176] @ 0xb0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -218205,21 +218205,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (31bb50 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r0!, {} │ │ │ │ + ldmia r0!, {r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 31baf0 │ │ │ │ + bvs.n 31bb30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5} │ │ │ │ + stmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r0!, {r2, r5} │ │ │ │ + ldmia r0!, {r2, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #356] @ (31bcc8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -218231,68 +218231,68 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (31bcd0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [r3, #12] │ │ │ │ ldr r6, [pc, #296] @ (31bcd4 ) │ │ │ │ mul.w r1, r3, r1 │ │ │ │ add r6, pc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, r3, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31bc64 │ │ │ │ - bl 782f44 │ │ │ │ + bl 782f74 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 31bbce │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #240] @ 31bcc0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 781b00 │ │ │ │ + bl 781b30 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31bc50 │ │ │ │ ldr r3, [pc, #244] @ (31bcd8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31bc7e │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 783f90 │ │ │ │ + bl 783fc0 │ │ │ │ ldr r1, [pc, #228] @ (31bcdc ) │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ ldr r2, [pc, #220] @ (31bce0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #220] @ (31bce4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -218305,15 +218305,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (31bcf0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #180] @ (31bcf4 ) │ │ │ │ ldr r1, [pc, #180] @ (31bcf8 ) │ │ │ │ movs r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -218327,15 +218327,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #112] @ (31bcd8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31bc9e │ │ │ │ movs r0, #0 │ │ │ │ - bl 783f90 │ │ │ │ + bl 783fc0 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ blx 28d4c4 │ │ │ │ b.n 31bc26 │ │ │ │ ldr r3, [pc, #124] @ (31bcfc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -218346,70 +218346,70 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31bbec │ │ │ │ ldr r0, [pc, #112] @ (31bd04 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31bbec │ │ │ │ ldr r3, [pc, #104] @ (31bd08 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31bc6c │ │ │ │ ldr r3, [pc, #84] @ (31bd00 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31bc6c │ │ │ │ ldr r0, [pc, #88] @ (31bd0c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b.n 31bc6c │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 31bd90 │ │ │ │ + bvs.n 31bbd0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r7!, {r7} │ │ │ │ + stmia r7!, {r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r1, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ beq.n 31bbf0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 31bc84 │ │ │ │ + bpl.n 31bcc4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r7!, {r2, r3, r6} │ │ │ │ + ldmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, r5, r6 │ │ │ │ + subs r6, r1, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bpl.n 31bc24 │ │ │ │ + bpl.n 31bc64 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r7!, {r1, r5} │ │ │ │ + ldmia r7!, {r1, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r0, r6 │ │ │ │ + subs r2, r4, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r7!, {r1, r3, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 4, pc, cr5, cr15, {7} │ │ │ │ subs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r5, r6, r7} │ │ │ │ + stmia r7!, {r1} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ @@ -218450,19 +218450,19 @@ │ │ │ │ bmi.n 31bd6a │ │ │ │ uxtb r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bmi.n 31bcc4 │ │ │ │ + bmi.n 31bd04 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r5!, {r2, r6, r7} │ │ │ │ + stmia r5!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #240] @ (31be94 ) │ │ │ │ str.w r3, [r1, #152] @ 0x98 │ │ │ │ add r2, pc │ │ │ │ @@ -218531,15 +218531,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (31bea0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31bddc │ │ │ │ ldr r0, [pc, #60] @ (31bea4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r3, [r1, #168] @ 0xa8 │ │ │ │ str.w r3, [r1, #172] @ 0xac │ │ │ │ and.w r0, r3, #1 │ │ │ │ strb.w r0, [r1, #180] @ 0xb4 │ │ │ │ ubfx r3, r3, #15, #1 │ │ │ │ strb.w r3, [r1, #178] @ 0xb2 │ │ │ │ b.n 31bdd2 │ │ │ │ @@ -218552,15 +218552,15 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 31bef0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -218568,29 +218568,29 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #52] @ (31bef8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r0, #182] @ 0xb6 │ │ │ │ strb.w r2, [r0, #176] @ 0xb0 │ │ │ │ strh.w r3, [r0, #186] @ 0xba │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 31bd98 │ │ │ │ nop │ │ │ │ - bcc.n 31bf04 │ │ │ │ + bcc.n 31bf44 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r2, r5, r6} │ │ │ │ + stmia r3!, {r2, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -219035,15 +219035,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 31c28e │ │ │ │ ldr r0, [pc, #396] @ (31c48c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldrh.w r3, [r4, #121] @ 0x79 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ b.n 31c28e │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #120] @ 0x78 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ @@ -219114,15 +219114,15 @@ │ │ │ │ bpl.w 31c0a4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #172] @ (31c494 ) │ │ │ │ ldrb.w r1, [r4, #188] @ 0xbc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r2, [r4, #150] @ 0x96 │ │ │ │ b.n 31c0a4 │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne.n 31c384 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 31c384 │ │ │ │ @@ -219170,21 +219170,21 @@ │ │ │ │ b.n 31c45a │ │ │ │ ldmia r4, {r2, r3, r4} │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r7} │ │ │ │ + stmia r1!, {r2, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3, r5} │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r0!, {r6} │ │ │ │ + stmia r0!, {r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 31c564 │ │ │ │ sub sp, #20 │ │ │ │ @@ -219195,15 +219195,15 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #176] @ (31c570 ) │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ cbz r5, 31c52c │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 31c55a │ │ │ │ ldr.w r0, [r3, #196] @ 0xc4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -219251,42 +219251,42 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 31c518 │ │ │ │ ldr r0, [pc, #56] @ (31c588 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31c518 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 31c000 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31c4da │ │ │ │ - ldmia r5!, {r3, r4} │ │ │ │ + ldmia r5, {r3, r4, r5} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bkpt 0x0034 │ │ │ │ + bkpt 0x0054 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r1, r3, r5, r6, pc} │ │ │ │ + pop {r1, r3, r7, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r7!, {r2, r4, r5, r6} │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r4} │ │ │ │ + ldmia r6!, {r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r6!, {r2, r7} │ │ │ │ + stmia r6!, {r2, r5, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r4, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - itee vc │ │ │ │ - lslvc r1, r3, #1 │ │ │ │ - stmdbvs sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - movvs.w ip, #4096 @ 0x1000 │ │ │ │ + itee ls │ │ │ │ + lslls r1, r3, #1 │ │ │ │ + stmdbhi sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + movhi.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r4, [pc, #3300] @ 31d284 │ │ │ │ sub sp, #28 │ │ │ │ uxtb r5, r1 │ │ │ │ ldr.w r2, [pc, #3296] @ 31d288 │ │ │ │ ldr.w r1, [pc, #3296] @ 31d28c │ │ │ │ @@ -219294,15 +219294,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r5 │ │ │ │ ldr.w r6, [pc, #3280] @ 31d290 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [pc, #3276] @ 31d294 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r0, [r0, #120] @ 0x78 │ │ │ │ ldr.w r1, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -219346,15 +219346,15 @@ │ │ │ │ ldr.w r3, [pc, #3152] @ 31d298 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 31c616 │ │ │ │ ldr.w r0, [pc, #3144] @ 31d29c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31c616 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ca46 │ │ │ │ ldr.w r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -219388,15 +219388,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31c6d4 │ │ │ │ ldr.w r0, [pc, #3040] @ 31d2a4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31c87c │ │ │ │ ldrb.w r3, [r4, #184] @ 0xb8 │ │ │ │ @@ -219411,15 +219411,15 @@ │ │ │ │ subs r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ lsl.w r7, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldrb.w r3, [r4, #186] @ 0xba │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31c8d6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r7, r0 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ @@ -219428,15 +219428,15 @@ │ │ │ │ ldr.w r3, [pc, #2920] @ 31d298 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 31c828 │ │ │ │ ldr.w r0, [pc, #2924] @ 31d2a8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 31c828 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, r1] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ @@ -219477,15 +219477,15 @@ │ │ │ │ mrc2 15, 2, pc, cr3, cr15, {7} │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ mcr2 15, 5, pc, cr13, cr15, {7} @ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r3, r2 │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ bics.w r0, r5, r3 │ │ │ │ bne.w 31c9be │ │ │ │ @@ -219547,15 +219547,15 @@ │ │ │ │ ldr.w r3, [pc, #2584] @ 31d298 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.n 31c828 │ │ │ │ ldr.w r0, [pc, #2596] @ 31d2b0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 31c828 │ │ │ │ ldr.w r3, [r8] │ │ │ │ add.w r2, r4, ip │ │ │ │ ldrb.w r5, [r2, #121] @ 0x79 │ │ │ │ @@ -219578,28 +219578,28 @@ │ │ │ │ ldr.w r3, [pc, #2488] @ 31d298 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 31c828 │ │ │ │ ldr.w r0, [pc, #2504] @ 31d2b4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 31c828 │ │ │ │ strd ip, r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2480] @ 31d2b8 │ │ │ │ ldrb.w r1, [r4, #149] @ 0x95 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.w 31ce80 │ │ │ │ add r2, pc, #8 @ (adr r2, 31c930 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ @@ -219624,15 +219624,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.w 31c752 │ │ │ │ ldr.w r0, [pc, #2388] @ 31d2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 31c752 │ │ │ │ ldr.w r3, [pc, #2372] @ 31d2c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c8ae │ │ │ │ @@ -219642,15 +219642,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31c8ae │ │ │ │ ldr.w r0, [pc, #2352] @ 31d2c8 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w ip, [r4, #144] @ 0x90 │ │ │ │ b.n 31c8ae │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ mov r5, r3 │ │ │ │ @@ -219670,15 +219670,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 31c7e6 │ │ │ │ ldr.w r0, [pc, #2280] @ 31d2d0 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r1, r3 │ │ │ │ b.n 31c7e6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -219694,20 +219694,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31c67e │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #2220] @ 31d2d8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 31c67e │ │ │ │ ldr.w r0, [pc, #2208] @ 31d2dc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31c616 │ │ │ │ ldr.w r3, [pc, #2200] @ 31d2e0 │ │ │ │ movw r2, #1642 @ 0x66a │ │ │ │ ldr.w r1, [pc, #2196] @ 31d2e4 │ │ │ │ ldr.w r0, [pc, #2196] @ 31d2e8 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -220246,15 +220246,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 31bd98 │ │ │ │ b.w 31c620 │ │ │ │ ldr.w r0, [pc, #1084] @ 31d2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31ca7e │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ca96 │ │ │ │ cmp r5, #4 │ │ │ │ it ne │ │ │ │ cmpne r5, #173 @ 0xad │ │ │ │ @@ -220264,15 +220264,15 @@ │ │ │ │ ldr r3, [pc, #956] @ (31d298 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 31ca96 │ │ │ │ ldr.w r0, [pc, #1036] @ 31d2f4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31ca96 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #178] @ 0xb2 │ │ │ │ b.w 31c620 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ cmp r3, #32 │ │ │ │ @@ -220318,15 +220318,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 31c620 │ │ │ │ ldr r0, [pc, #892] @ (31d2f8 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 31c620 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb.w r0, [r4, #187] @ 0xbb │ │ │ │ ldrb.w r1, [r4, #182] @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ orr.w r3, r3, r0, lsl #7 │ │ │ │ @@ -220494,15 +220494,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 31c620 │ │ │ │ ldr r0, [pc, #376] @ (31d2fc ) │ │ │ │ movs r1, #173 @ 0xad │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 31c620 │ │ │ │ ldrb.w r2, [r4, #177] @ 0xb1 │ │ │ │ cbz r2, 31d1a4 │ │ │ │ ldrb.w r2, [r4, #181] @ 0xb5 │ │ │ │ cbz r2, 31d1bc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ @@ -220510,15 +220510,15 @@ │ │ │ │ ldr r3, [pc, #240] @ (31d298 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 31c620 │ │ │ │ ldr r0, [pc, #332] @ (31d300 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 31c620 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #181] @ 0xb5 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 31d1fa │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ @@ -220589,77 +220589,77 @@ │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #3 │ │ │ │ strb.w r3, [r4, #149] @ 0x95 │ │ │ │ strd r2, r2, [r4, #140] @ 0x8c │ │ │ │ strb.w r1, [r4, #120] @ 0x78 │ │ │ │ b.w 31c620 │ │ │ │ - ldmia r4!, {r5} │ │ │ │ + ldmia r4!, {r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - pop {r1, r3, r6, pc} │ │ │ │ + pop {r1, r3, r5, r6, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6} │ │ │ │ + pop {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r6!, {r1, r4, r5, r6} │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r6} │ │ │ │ + stmia r0!, {r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0076 │ │ │ │ + bkpt 0x0096 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bkpt 0x0044 │ │ │ │ + bkpt 0x0064 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r4, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r6, r7} │ │ │ │ + pop {r2, r4, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r2, r4, r7} │ │ │ │ + pop {r2, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r4, 31d330 │ │ │ │ + cbnz r4, 31d338 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r7, #8] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r7} │ │ │ │ + pop {r2, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r5, r6, pc} │ │ │ │ + pop {r1, r7, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 31d342 │ │ │ │ + cbnz r0, 31d34a │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, pc} │ │ │ │ + pop {r1, r4, r5, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r2, 31d35a │ │ │ │ + pop {r1, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - @ instruction: 0xb8a0 │ │ │ │ + @ instruction: 0xb8c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r4, r6, r7} │ │ │ │ + pop {r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8b2 │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb8b2 │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb884 │ │ │ │ + @ instruction: 0xb8a4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb810 │ │ │ │ + @ instruction: 0xb830 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb7be │ │ │ │ + @ instruction: 0xb7de │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r0, [r4, #160] @ 0xa0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #5 │ │ │ │ strb.w r0, [r4, #121] @ 0x79 │ │ │ │ strd r2, r1, [r4, #140] @ 0x8c │ │ │ │ @@ -220673,15 +220673,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 31c620 │ │ │ │ ldr.w r0, [pc, #1316] @ 31d860 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 31c620 │ │ │ │ movs r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b.n 31d084 │ │ │ │ bhi.n 31d37c │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 31d38c │ │ │ │ @@ -220746,15 +220746,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 31c620 │ │ │ │ ldr.w r0, [pc, #1124] @ 31d864 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 31c620 │ │ │ │ ldrb.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #5 │ │ │ │ strd r1, r0, [r4, #140] @ 0x8c │ │ │ │ lsls r3, r1 │ │ │ │ @@ -220820,15 +220820,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 31c620 │ │ │ │ ldr r0, [pc, #908] @ (31d868 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 31c620 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 31d242 │ │ │ │ b.n 31d3d6 │ │ │ │ ldrb.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -220840,27 +220840,27 @@ │ │ │ │ ldr r3, [pc, #852] @ (31d85c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 31c620 │ │ │ │ ldr r0, [pc, #856] @ (31d86c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 31c620 │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ce9e │ │ │ │ ldr r3, [pc, #816] @ (31d85c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 31ce9e │ │ │ │ ldr r0, [pc, #824] @ (31d870 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31ce9e │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [pc, #788] @ (31d85c ) │ │ │ │ strb.w r2, [r4, #148] @ 0x94 │ │ │ │ movs r2, #5 │ │ │ │ @@ -220868,15 +220868,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 31c620 │ │ │ │ ldr r0, [pc, #788] @ (31d874 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 31c620 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31d506 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -220914,15 +220914,15 @@ │ │ │ │ ldr r3, [pc, #644] @ (31d85c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 31c620 │ │ │ │ ldr r0, [pc, #660] @ (31d878 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 31c620 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #180] @ 0xb4 │ │ │ │ b.w 31c620 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31d5d4 │ │ │ │ @@ -220994,15 +220994,15 @@ │ │ │ │ ldr r3, [pc, #416] @ (31d85c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 31c620 │ │ │ │ ldr r0, [pc, #436] @ (31d87c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 31c620 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31c620 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ b.n 31d158 │ │ │ │ @@ -221011,15 +221011,15 @@ │ │ │ │ ldr r3, [pc, #372] @ (31d85c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 31c620 │ │ │ │ ldr r0, [pc, #396] @ (31d880 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 31c620 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 31d712 │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 31b78c │ │ │ │ @@ -221033,15 +221033,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 31d704 │ │ │ │ ldr r0, [pc, #352] @ (31d888 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31d704 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #179] @ 0xb3 │ │ │ │ b.w 31c620 │ │ │ │ ldr.w r0, [r4, #164] @ 0xa4 │ │ │ │ b.n 31d308 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -221052,15 +221052,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 31c620 │ │ │ │ ldr r0, [pc, #300] @ (31d88c ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 31c620 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne.w 31d63c │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ lsls r7, r3, #24 │ │ │ │ @@ -221069,15 +221069,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 31c620 │ │ │ │ ldr r0, [pc, #256] @ (31d890 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 31c620 │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ cmp r3, #90 @ 0x5a │ │ │ │ beq.w 31d26e │ │ │ │ bhi.n 31d814 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 31d822 │ │ │ │ @@ -221099,30 +221099,30 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 31c620 │ │ │ │ ldr r0, [pc, #180] @ (31d894 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 31c620 │ │ │ │ ldr r2, [pc, #168] @ (31d898 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 31d66a │ │ │ │ ldr r2, [pc, #96] @ (31d85c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 31d66a │ │ │ │ ldr r0, [pc, #148] @ (31d89c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 31d66a │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq.n 31d7c2 │ │ │ │ bhi.n 31d82a │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ @@ -221147,45 +221147,45 @@ │ │ │ │ b.w 31cf56 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ bne.w 31d38c │ │ │ │ b.n 31d36e │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r3, r5} │ │ │ │ + push {r1, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxtb r2, r6 │ │ │ │ + cbz r2, 31d8b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r0, 31d8c2 │ │ │ │ + cbz r0, 31d8ca │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sxtb r6, r4 │ │ │ │ + uxth r6, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r2, r4, r5} │ │ │ │ + push {r2, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxth r6, r4 │ │ │ │ + uxtb r6, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sxth r6, r4 │ │ │ │ + sxtb r6, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sxtb r4, r2 │ │ │ │ + sxtb r4, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r2, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 31d8ca │ │ │ │ + sxth r2, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sub sp, #312 @ 0x138 │ │ │ │ + sub sp, #440 @ 0x1b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add sp, #448 @ 0x1c0 │ │ │ │ + sub sp, #64 @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add sp, #136 @ 0x88 │ │ │ │ + add sp, #264 @ 0x108 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #192 @ 0xc0 │ │ │ │ + sub sp, #320 @ 0x140 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031d8a0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -221195,151 +221195,151 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #48] @ (31d8ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r0, 31d8ec │ │ │ │ + cbnz r0, 31d8f4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r2, sp, #216 @ 0xd8 │ │ │ │ + add r2, sp, #344 @ 0x158 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, sp, #432 @ 0x1b0 │ │ │ │ + add r1, sp, #560 @ 0x230 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031d8f0 : │ │ │ │ ldr r3, [pc, #8] @ (31d8fc ) │ │ │ │ uxtb r0, r0 │ │ │ │ add r3, pc │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cbnz r0, 31d928 │ │ │ │ + cbnz r0, 31d930 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d900 : │ │ │ │ ldr r3, [pc, #12] @ (31d910 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #256] @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cbnz r2, 31d938 │ │ │ │ + cbnz r2, 31d940 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d914 : │ │ │ │ ldr r3, [pc, #12] @ (31d924 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #512] @ 0x200 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cbnz r6, 31d946 │ │ │ │ + cbnz r6, 31d94e │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d928 : │ │ │ │ ldr r3, [pc, #16] @ (31d93c ) │ │ │ │ and.w r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #768] @ 0x300 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - cbnz r6, 31d958 │ │ │ │ + cbnz r6, 31d960 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d940 : │ │ │ │ ldr r3, [pc, #16] @ (31d954 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #896] @ 0x380 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - cbnz r6, 31d96a │ │ │ │ + cbnz r6, 31d972 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d958 : │ │ │ │ ldr r3, [pc, #16] @ (31d96c ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - cbnz r6, 31d97c │ │ │ │ + cbnz r6, 31d984 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d970 : │ │ │ │ ldr r3, [pc, #12] @ (31d980 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #1920] @ 0x780 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cbnz r2, 31d98c │ │ │ │ + cbnz r2, 31d994 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d984 : │ │ │ │ ldr r3, [pc, #12] @ (31d994 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2176] @ 0x880 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cbnz r6, 31d99a │ │ │ │ + cbnz r6, 31d9a2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d998 : │ │ │ │ ldr r3, [pc, #12] @ (31d9a8 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2432] @ 0x980 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0xb8fa │ │ │ │ + cbnz r2, 31d9b2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d9ac : │ │ │ │ ldr r3, [pc, #12] @ (31d9bc ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2688] @ 0xa80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0xb8e6 │ │ │ │ + cbnz r6, 31d9c0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d9c0 : │ │ │ │ ldr r3, [pc, #12] @ (31d9d0 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2944] @ 0xb80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0xb8d2 │ │ │ │ + @ instruction: 0xb8f2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (31d9e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldr r6, [r6, r7] │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4} │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ ldr.w r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ @@ -221376,15 +221376,15 @@ │ │ │ │ ldr.w r1, [r2, #936] @ 0x3a8 │ │ │ │ str.w r3, [r2, #940] @ 0x3ac │ │ │ │ tst r3, r1 │ │ │ │ pop {r4} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #320] @ (31dbb0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -221403,23 +221403,23 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ strd r0, r0, [sp, #16] │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 31daa8 │ │ │ │ add r1, pc, #256 @ (adr r1, 31dba0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ ldr.w r3, [r5, #972] @ 0x3cc │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr.w r1, [r5, #944] @ 0x3b0 │ │ │ │ lsls r2, r4, #31 │ │ │ │ it mi │ │ │ │ lsrmi r0, r0, #3 │ │ │ │ mla r1, r3, r1, r1 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldr r3, [pc, #248] @ (31dbbc ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31db74 │ │ │ │ mov r7, r2 │ │ │ │ @@ -221450,24 +221450,24 @@ │ │ │ │ str r4, [sp, #24] │ │ │ │ add r4, r3 │ │ │ │ add r4, r1 │ │ │ │ cbz r2, 31db60 │ │ │ │ add r1, pc, #152 @ (adr r1, 31dba8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ umull r0, r3, r4, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ str.w r0, [r5, #1040] @ 0x410 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ str r7, [sp, #12] │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r5, #1044] @ 0x414 │ │ │ │ - bl 7e8d4c │ │ │ │ + bl 7e8d7c │ │ │ │ ldr r2, [pc, #132] @ (31dbc0 ) │ │ │ │ ldr r3, [pc, #120] @ (31dbb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -221499,15 +221499,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31dace │ │ │ │ ldr r0, [pc, #64] @ (31dbcc ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31dace │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ @@ -221526,26 +221526,26 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 31dbc4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ adds r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb60e │ │ │ │ + @ instruction: 0xb62e │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 31da60 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 7310cc │ │ │ │ + bl 7310fc │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -221553,15 +221553,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 31dc3c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -221595,15 +221595,15 @@ │ │ │ │ adds.w ip, r2, r2 │ │ │ │ adcs r3, r3 │ │ │ │ adds.w ip, ip, ip │ │ │ │ adcs r3, r3 │ │ │ │ adds.w r2, ip, r0 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ ldr.w r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 88ee6c │ │ │ │ + bl 88ee9c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 31d9e4 │ │ │ │ ldr.w r3, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r4 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str.w r3, [r4, #940] @ 0x3ac │ │ │ │ @@ -221613,15 +221613,15 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r2, #1048 @ 0x418 │ │ │ │ mov r4, r2 │ │ │ │ - bl 7e90e4 │ │ │ │ + bl 7e9114 │ │ │ │ cbz r0, 31dd38 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ cbnz r2, 31dcf2 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -221629,25 +221629,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #1008 @ 0x3f0 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7e8bb8 │ │ │ │ + bl 7e8be8 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 31dd50 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ cbz r3, 31dd1e │ │ │ │ ldr r2, [pc, #96] @ (31dd70 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9558 │ │ │ │ + bl 7e9588 │ │ │ │ cbz r0, 31dd38 │ │ │ │ mov r0, r4 │ │ │ │ bl 31d9e4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -221687,25 +221687,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (31dde8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #80] @ (31ddec ) │ │ │ │ ldr r1, [pc, #80] @ (31ddf0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #64] @ (31ddf4 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [pc, #64] @ (31ddf8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #64] @ (31ddfc ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #64] @ (31de00 ) │ │ │ │ @@ -221717,24 +221717,24 @@ │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [ip, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - stmia r1!, {r3, r6, r7} │ │ │ │ + stmia r1!, {r3, r5, r6, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r5, sp, #792 @ 0x318 │ │ │ │ + add r5, sp, #920 @ 0x398 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfa26005a │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + @ instruction: 0xfa46005a │ │ │ │ + add r5, sp, #952 @ 0x3b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r5, sp, #920 @ 0x398 │ │ │ │ + add r6, sp, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrsb r2, [r3, r0] │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r1, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -221818,24 +221818,24 @@ │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 31dcbc │ │ │ │ ldr r0, [pc, #28] @ (31defc ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 31deaa │ │ │ │ nop │ │ │ │ add r5, sp, #680 @ 0x2a8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r6, r3 │ │ │ │ + uxtb r6, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #464] @ 31e0e0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -221880,16 +221880,16 @@ │ │ │ │ ldr r1, [pc, #396] @ (31e0fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ - bl 72f130 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72f160 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31df38 │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ @@ -221925,15 +221925,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ b.n 31df44 │ │ │ │ ldr r1, [pc, #280] @ (31e100 ) │ │ │ │ ldr r0, [pc, #284] @ (31e104 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31df42 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ tst.w r3, #252 @ 0xfc │ │ │ │ and.w r2, r3, #255 @ 0xff │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -221985,21 +221985,21 @@ │ │ │ │ str.w r3, [r4, #920] @ 0x398 │ │ │ │ bne.n 31dfda │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7e8d4c │ │ │ │ + bl 7e8d7c │ │ │ │ b.n 31dfda │ │ │ │ add.w r3, r4, #1024 @ 0x400 │ │ │ │ vldr d7, [pc, #52] @ 31e0d8 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 31e07c │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne.n 31dfda │ │ │ │ movs r2, #1 │ │ │ │ @@ -222016,22 +222016,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #88 @ 0x58 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #976 @ 0x3d0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - itt al │ │ │ │ - lslal r5, r5, #1 │ │ │ │ - addal r3, sp, #896 @ 0x380 │ │ │ │ + stmia r0!, {r2} │ │ │ │ + lsls r5, r5, #1 │ │ │ │ + add r4, sp, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str.w r0, [r2, sl, lsl #1] │ │ │ │ - ite vs │ │ │ │ - lslvs r5, r5, #1 │ │ │ │ - cbz r6, 31e144 @ unpredictable │ │ │ │ + str??.w r0, [r2, sl, lsl #1] │ │ │ │ + ite hi │ │ │ │ + lslhi r5, r5, #1 │ │ │ │ + sxthls r6, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ @@ -222071,15 +222071,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #96] @ (31e1d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #60] @ 31e1c8 │ │ │ │ movs r3, #32 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ movs r1, #15 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ str.w r1, [r0, #972] @ 0x3cc │ │ │ │ movw r2, #651 @ 0x28b │ │ │ │ @@ -222093,19 +222093,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - sub sp, #32 │ │ │ │ + sub sp, #160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sub sp, #168 @ 0xa8 │ │ │ │ + sub sp, #296 @ 0x128 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 31e238 │ │ │ │ sub sp, #8 │ │ │ │ @@ -222113,34 +222113,34 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #72] @ (31e240 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #40] @ 31e230 │ │ │ │ add.w r3, r0, #1024 @ 0x400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31d9e4 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - pop {r1, r2, r3, r4, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add sp, #32 │ │ │ │ + add sp, #160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add sp, #168 @ 0xa8 │ │ │ │ + add sp, #296 @ 0x128 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 31e2c4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -222148,54 +222148,54 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #108] @ (31e2cc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b65c │ │ │ │ ldr r3, [pc, #88] @ (31e2d0 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ str.w r5, [r4, #1084] @ 0x43c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (31e2d4 ) │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (31e2d8 ) │ │ │ │ ldr r1, [pc, #56] @ (31e2dc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - pop {r1, r2, r4, r5, r6, r7} │ │ │ │ + pop {r1, r2, r4, pc} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r7, sp, #640 @ 0x280 │ │ │ │ + add r7, sp, #768 @ 0x300 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, sp, #776 @ 0x308 │ │ │ │ + add r7, sp, #904 @ 0x388 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfb89ffff │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 3, pc, cr1, cr15, {7} @ │ │ │ │ lsls r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -222210,26 +222210,26 @@ │ │ │ │ ldr r1, [pc, #200] @ (31e3c0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #180] @ (31e3c4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #176] @ (31e3c8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #136] @ 31e3b0 │ │ │ │ ldr r2, [pc, #160] @ (31e3cc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #160] @ (31e3d0 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -222249,28 +222249,28 @@ │ │ │ │ ldr r2, [pc, #120] @ (31e3d4 ) │ │ │ │ ldr r1, [pc, #120] @ (31e3d8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #108] @ (31e3dc ) │ │ │ │ ldr r1, [pc, #112] @ (31e3e0 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 731514 │ │ │ │ + bl 731544 │ │ │ │ add.w r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ - bl 7310cc │ │ │ │ + bl 7310fc │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #58620 @ 0xe4fc │ │ │ │ movt r2, #15 │ │ │ │ strd r2, r3, [r4] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -222280,33 +222280,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, r6} │ │ │ │ + pop {r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r2, [r0, r1] │ │ │ │ + ldrsb r2, [r4, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r6, [r2, r1] │ │ │ │ + ldrsb r6, [r6, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #952 @ 0x3b8 │ │ │ │ + add r7, sp, #56 @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, sp, #48 @ 0x30 │ │ │ │ + add r7, sp, #176 @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r6, [r3, r2] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - add r6, sp, #976 @ 0x3d0 │ │ │ │ + add r7, sp, #80 @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #968 @ (adr r7, 31e7a0 ) │ │ │ │ + add r0, sp, #72 @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - orrs.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ + orns r0, r4, #14286848 @ 0xda0000 │ │ │ │ ldr.w pc, [r9, #255]! │ │ │ │ - add r6, sp, #776 @ 0x308 │ │ │ │ + add r6, sp, #904 @ 0x388 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 31e4cc │ │ │ │ sub sp, #16 │ │ │ │ @@ -222352,16 +222352,16 @@ │ │ │ │ ldr r1, [pc, #144] @ (31e4e8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ - bl 72f130 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72f160 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31e41e │ │ │ │ cbz r6, 31e490 │ │ │ │ ldr r2, [pc, #120] @ (31e4ec ) │ │ │ │ ldr r3, [pc, #92] @ (31e4d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -222391,39 +222391,39 @@ │ │ │ │ ldr r1, [pc, #64] @ (31e4f4 ) │ │ │ │ ldr r0, [pc, #64] @ (31e4f8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #256 @ 0x100 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - revsh r6, r7 │ │ │ │ + cbnz r6, 31e52a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r6, pc, #1000 @ (adr r6, 31e8d0 ) │ │ │ │ + add r7, pc, #104 @ (adr r7, 31e550 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf35c005a │ │ │ │ + @ instruction: 0xf37c005a │ │ │ │ add r7, pc, #800 @ (adr r7, 31e810 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ add r7, pc, #616 @ (adr r7, 31e75c ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ - hlt 0x001e │ │ │ │ + hlt 0x003e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r5, sp, #160 @ 0xa0 │ │ │ │ + add r5, sp, #288 @ 0x120 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, #12 │ │ │ │ @@ -222450,16 +222450,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (31e5bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ - bl 72f130 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72f160 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31e51c │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ and.w r2, r3, #256 @ 0x100 │ │ │ │ lsls r3, r3, #22 │ │ │ │ itt mi │ │ │ │ movmi r0, #16 │ │ │ │ @@ -222486,28 +222486,28 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (31e5c0 ) │ │ │ │ ldr r0, [pc, #36] @ (31e5c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31e526 │ │ │ │ add r7, pc, #152 @ (adr r7, 31e648 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - rev r6, r2 │ │ │ │ + rev r6, r6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r6, pc, #56 @ (adr r6, 31e5f4 ) │ │ │ │ + add r6, pc, #184 @ (adr r6, 31e674 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf270005a │ │ │ │ - cbnz r4, 31e5f0 │ │ │ │ + @ instruction: 0xf290005a │ │ │ │ + cbnz r4, 31e5f8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r4, sp, #248 @ 0xf8 │ │ │ │ + add r4, sp, #376 @ 0x178 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ @@ -222536,16 +222536,16 @@ │ │ │ │ ldr r1, [pc, #196] @ (31e6d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ - bl 72f130 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72f160 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31e5ec │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ @@ -222570,15 +222570,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (31e6d8 ) │ │ │ │ ldr r0, [pc, #112] @ (31e6dc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31e5f6 │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ and.w r2, r2, #12 │ │ │ │ cmp r2, #4 │ │ │ │ itt ne │ │ │ │ movne r2, r3 │ │ │ │ movne r4, r2 │ │ │ │ @@ -222596,35 +222596,35 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ subs r2, r1, r2 │ │ │ │ and.w r2, r2, #15 │ │ │ │ add r2, r5 │ │ │ │ ldrb.w r4, [r2, #992] @ 0x3e0 │ │ │ │ str.w r0, [r5, #1028] @ 0x404 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ b.n 31e690 │ │ │ │ nop │ │ │ │ add r6, pc, #344 @ (adr r6, 31e820 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 31e6e0 │ │ │ │ + cbnz r6, 31e6e8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r5, pc, #264 @ (adr r5, 31e7dc ) │ │ │ │ + add r5, pc, #392 @ (adr r5, 31e85c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sub.w r0, r4, #90 @ 0x5a │ │ │ │ - @ instruction: 0xb8ea │ │ │ │ + rsb r0, r4, #90 @ 0x5a │ │ │ │ + cbnz r2, 31e6de │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r3, sp, #464 @ 0x1d0 │ │ │ │ + add r3, sp, #592 @ 0x250 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (31e6e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldr r5, [pc, #584] @ (31e934 ) │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd r3, r1, [r0, #980] @ 0x3d4 │ │ │ │ @@ -222633,34 +222633,34 @@ │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ and.w r3, r3, r1, lsr #2 │ │ │ │ bic.w r2, r2, #12 │ │ │ │ and.w r3, r3, #12 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #988] @ 0x3dc │ │ │ │ and.w r1, r3, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrb.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #956] @ 0x3bc │ │ │ │ ubfx r1, r1, #1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrb.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #960] @ 0x3c0 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrb.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #964] @ 0x3c4 │ │ │ │ ubfx r1, r1, #3, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #968] @ 0x3c8 │ │ │ │ subs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #156] @ (31e814 ) │ │ │ │ sub sp, #32 │ │ │ │ ldr r2, [pc, #156] @ (31e818 ) │ │ │ │ @@ -222696,21 +222696,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov.w ip, #8 │ │ │ │ movs r2, #78 @ 0x4e │ │ │ │ str r3, [sp, #4] │ │ │ │ strd r2, ip, [sp, #16] │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #12 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r3, #920 @ 0x398 │ │ │ │ - bl 7e8d4c │ │ │ │ + bl 7e8d7c │ │ │ │ ldr r3, [pc, #60] @ (31e824 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31e79e │ │ │ │ ldr r3, [pc, #52] @ (31e828 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -222721,15 +222721,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31e79e │ │ │ │ ldr r0, [pc, #40] @ (31e830 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31e79e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #768 @ (adr r4, 31eb18 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #752 @ (adr r4, 31eb10 ) │ │ │ │ @@ -222738,54 +222738,54 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #432 @ 0x1b0 │ │ │ │ + add r2, sp, #560 @ 0x230 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #64] @ 31e888 │ │ │ │ ldr r2, [pc, #64] @ (31e88c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (31e890 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #52] @ (31e894 ) │ │ │ │ ldr r2, [pc, #56] @ (31e898 ) │ │ │ │ ldr r1, [pc, #56] @ (31e89c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #40] @ (31e8a0 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - @ instruction: 0xb78a │ │ │ │ + @ instruction: 0xb7aa │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r3, pc, #16 @ (adr r3, 31e8a0 ) │ │ │ │ + add r3, pc, #144 @ (adr r3, 31e920 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vqadd.s32 q8, q1, q5 │ │ │ │ + vmov.i32 q0, #42 @ 0x0000002a │ │ │ │ ldr r4, [pc, #72] @ (31e8e0 ) │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -222800,15 +222800,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #68] @ (31e904 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #984] @ 0x3d8 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ iteee eq │ │ │ │ moveq r0, r3 │ │ │ │ ldrbne.w r0, [r0, #980] @ 0x3d4 │ │ │ │ ubfxne r0, r0, #1, #1 │ │ │ │ eorne.w r0, r0, #1 │ │ │ │ @@ -222816,19 +222816,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb71a │ │ │ │ + @ instruction: 0xb73a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r1, sp, #960 @ 0x3c0 │ │ │ │ + add r2, sp, #64 @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ + add r2, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #112] @ 31e988 │ │ │ │ sub sp, #20 │ │ │ │ @@ -222836,15 +222836,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #108] @ (31e990 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [r0, #980] @ 0x3d4 │ │ │ │ mov r3, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 31e958 │ │ │ │ mov r0, r3 │ │ │ │ bl 31e768 │ │ │ │ movs r0, #0 │ │ │ │ @@ -222856,32 +222856,32 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [pc, #56] @ (31e994 ) │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 7e9558 │ │ │ │ + bl 7e9588 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #972] @ 0x3cc │ │ │ │ mov r0, r3 │ │ │ │ bl 31e768 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb6b6 │ │ │ │ + @ instruction: 0xb6d6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r1, sp, #576 @ 0x240 │ │ │ │ + add r1, sp, #704 @ 0x2c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, sp, #696 @ 0x2b8 │ │ │ │ + add r1, sp, #824 @ 0x338 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -222892,28 +222892,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (31ea2c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #976] @ 0x3d0 │ │ │ │ cbz r3, 31e9f8 │ │ │ │ ldr r2, [pc, #100] @ (31ea30 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #100] @ (31ea34 ) │ │ │ │ movs r4, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -222922,35 +222922,35 @@ │ │ │ │ ldr r1, [pc, #56] @ (31ea38 ) │ │ │ │ ldr r4, [pc, #60] @ (31ea3c ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xb628 │ │ │ │ + @ instruction: 0xb648 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r0, sp, #1016 @ 0x3f8 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ + add r1, sp, #248 @ 0xf8 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ lsls r7, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 6, pc, cr13, cr15, {7} @ │ │ │ │ - add r0, sp, #912 @ 0x390 │ │ │ │ + add r1, sp, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r1, sp, #112 @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 31ead4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -222959,15 +222959,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (31eadc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #120] @ (31eae0 ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #116] @ (31eae4 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 31eab0 │ │ │ │ ldr.w r0, [r3, #972] @ 0x3cc │ │ │ │ @@ -222999,33 +222999,33 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31ea78 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (31eaf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31ea78 │ │ │ │ nop │ │ │ │ - push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, r7, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r0, sp, #336 @ 0x150 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ add r0, sp, #464 @ 0x1d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ + add r0, sp, #592 @ 0x250 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ add r1, pc, #816 @ (adr r1, 31ee14 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #432 @ 0x1b0 │ │ │ │ + add r0, sp, #560 @ 0x230 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (31eba0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -223034,25 +223034,25 @@ │ │ │ │ ldr r1, [pc, #156] @ (31eba8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #140] @ (31ebac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #140] @ (31ebb0 ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #96] @ 31eb98 │ │ │ │ ldr r2, [pc, #120] @ (31ebb4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #120] @ (31ebb8 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -223083,27 +223083,27 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 339474 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r6, r7} │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r6, [pc, #184] @ (31ec60 ) │ │ │ │ + ldr r6, [pc, #312] @ (31ece0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #264] @ (31ecb4 ) │ │ │ │ + ldr r6, [pc, #392] @ (31ed34 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #568 @ (adr r7, 31ede8 ) │ │ │ │ + add r7, pc, #696 @ (adr r7, 31ee68 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #696 @ (adr r7, 31ee6c ) │ │ │ │ + add r7, pc, #824 @ (adr r7, 31eeec ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #200] @ (31ec80 ) │ │ │ │ lsls r1, r7, #1 │ │ │ │ - add r6, pc, #912 @ (adr r6, 31ef4c ) │ │ │ │ + add r7, pc, #16 @ (adr r7, 31ebcc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 31ec70 │ │ │ │ sub sp, #20 │ │ │ │ @@ -223113,15 +223113,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #148] @ (31ec7c ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #148] @ (31ec80 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 31ec4a │ │ │ │ ldr.w r1, [r3, #984] @ 0x3d8 │ │ │ │ @@ -223163,33 +223163,33 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31ebf6 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (31ec8c ) │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31ebf6 │ │ │ │ nop │ │ │ │ - push {r1} │ │ │ │ + push {r1, r5} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r6, pc, #864 @ (adr r6, 31efd8 ) │ │ │ │ + add r6, pc, #992 @ (adr r6, 31f058 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #984 @ (adr r6, 31f054 ) │ │ │ │ + add r7, pc, #88 @ (adr r7, 31ecd4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, pc, #320 @ (adr r0, 31edc0 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #1008 @ (adr r6, 31f080 ) │ │ │ │ + add r7, pc, #112 @ (adr r7, 31ed00 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #348] @ (31edfc ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -223201,15 +223201,15 @@ │ │ │ │ ldr r5, [pc, #344] @ (31ee08 ) │ │ │ │ add.w r3, r7, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ add r5, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r4, #17 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 31ece2 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 31ed1c │ │ │ │ ldr r3, [pc, #312] @ (31ee0c ) │ │ │ │ @@ -223292,15 +223292,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 31ed0a │ │ │ │ ldr.w r7, [r0, #988] @ 0x3dc │ │ │ │ movs r1, #0 │ │ │ │ b.n 31ed00 │ │ │ │ ldr.w r7, [r0, #984] @ 0x3d8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -223314,40 +223314,40 @@ │ │ │ │ bic.w r3, r3, #2 │ │ │ │ str.w r3, [r0, #980] @ 0x3d4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 31e6ec │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 31ed00 │ │ │ │ ldr r0, [pc, #44] @ (31ee1c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31ecdc │ │ │ │ nop │ │ │ │ - cbz r0, 31ee4c │ │ │ │ + cbz r0, 31ee54 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r6, pc, #136 @ (adr r6, 31ee8c ) │ │ │ │ + add r6, pc, #264 @ (adr r6, 31ef0c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #8 @ (adr r6, 31ee10 ) │ │ │ │ + add r6, pc, #136 @ (adr r6, 31ee90 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r7, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #176 @ (adr r6, 31eecc ) │ │ │ │ + add r6, pc, #304 @ (adr r6, 31ef4c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #728 @ (adr r5, 31f0f8 ) │ │ │ │ + add r5, pc, #856 @ (adr r5, 31f178 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #268] @ 31ef3c │ │ │ │ sub sp, #20 │ │ │ │ @@ -223356,15 +223356,15 @@ │ │ │ │ ldr r2, [pc, #264] @ (31ef44 ) │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [r0, #984] @ 0x3d8 │ │ │ │ ldr r4, [pc, #244] @ (31ef48 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [r0, #972] @ 0x3cc │ │ │ │ add r4, pc │ │ │ │ lsls r3, r2, #31 │ │ │ │ bpl.n 31ee6a │ │ │ │ @@ -223382,15 +223382,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add.w r1, r3, #996 @ 0x3e4 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e8bb8 │ │ │ │ + bl 7e8be8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 31eed8 │ │ │ │ ldr r2, [pc, #176] @ (31ef4c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -223413,15 +223413,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #116] @ (31ef50 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9558 │ │ │ │ + bl 7e9588 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #972] @ 0x3cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31ee98 │ │ │ │ ldr r3, [pc, #92] @ (31ef4c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -223435,15 +223435,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (31ef58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31ee6a │ │ │ │ ldr r0, [pc, #76] @ (31ef5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31ee6a │ │ │ │ ldr r2, [pc, #72] @ (31ef60 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 31eea2 │ │ │ │ ldr r2, [pc, #52] @ (31ef58 ) │ │ │ │ @@ -223451,37 +223451,37 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 31eea2 │ │ │ │ ldr r0, [pc, #56] @ (31ef64 ) │ │ │ │ ldrb.w r1, [r3, #996] @ 0x3e4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31eea2 │ │ │ │ - cbz r6, 31ef66 │ │ │ │ + cbz r6, 31ef6e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r4, pc, #624 @ (adr r4, 31f1b4 ) │ │ │ │ + add r4, pc, #752 @ (adr r4, 31f234 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #456 @ (adr r4, 31f110 ) │ │ │ │ + add r4, pc, #584 @ (adr r4, 31f190 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ ldr r0, [r4, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #40 @ (adr r5, 31ef88 ) │ │ │ │ + add r5, pc, #168 @ (adr r5, 31f008 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r7, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #224 @ (adr r5, 31f048 ) │ │ │ │ + add r5, pc, #352 @ (adr r5, 31f0c8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r3 │ │ │ │ @@ -223495,15 +223495,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r6, pc │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #452] @ (31f164 ) │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31f11e │ │ │ │ @@ -223537,15 +223537,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 31efca │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 31efbe │ │ │ │ add r3, pc, #8 @ (adr r3, 31f018 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ lsls r5, r3, #3 │ │ │ │ @@ -223604,15 +223604,15 @@ │ │ │ │ ldr r3, [pc, #164] @ (31f168 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 31f0b6 │ │ │ │ ldr r0, [pc, #160] @ (31f170 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ mov r0, r7 │ │ │ │ b.n 31f0b8 │ │ │ │ ldr.w r3, [r7, #980] @ 0x3d4 │ │ │ │ and.w r2, r8, #12 │ │ │ │ mov r0, r7 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r7, #980] @ 0x3d4 │ │ │ │ @@ -223645,45 +223645,45 @@ │ │ │ │ bpl.w 31efae │ │ │ │ ldr r0, [pc, #64] @ (31f178 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31efae │ │ │ │ ldr r0, [pc, #44] @ (31f17c ) │ │ │ │ add r0, pc │ │ │ │ b.n 31effe │ │ │ │ nop │ │ │ │ - add sp, #336 @ 0x150 │ │ │ │ + add sp, #464 @ 0x1d0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r3, pc, #288 @ (adr r3, 31f27c ) │ │ │ │ + add r3, pc, #416 @ (adr r3, 31f2fc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #160 @ (adr r3, 31f200 ) │ │ │ │ + add r3, pc, #288 @ (adr r3, 31f280 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #240 @ (adr r5, 31f260 ) │ │ │ │ + add r5, pc, #368 @ (adr r5, 31f2e0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #184 @ (adr r4, 31f22c ) │ │ │ │ + add r4, pc, #312 @ (adr r4, 31f2ac ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r3, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #432 @ (adr r3, 31f32c ) │ │ │ │ + add r3, pc, #560 @ (adr r3, 31f3ac ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #72 @ (adr r4, 31f1c8 ) │ │ │ │ + add r4, pc, #200 @ (adr r4, 31f248 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (31f188 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ bics r6, r2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldrd r2, r1, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #968] @ 0x3c8 │ │ │ │ ands.w r1, r1, #8 │ │ │ │ and.w ip, r3, r2 │ │ │ │ it ne │ │ │ │ @@ -223698,67 +223698,67 @@ │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ ands r3, r2 │ │ │ │ orr.w r3, r3, ip │ │ │ │ orrs r3, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #80] @ 31f234 │ │ │ │ ldr r2, [pc, #80] @ (31f238 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (31f23c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #68] @ (31f240 ) │ │ │ │ ldr r2, [pc, #72] @ (31f244 ) │ │ │ │ ldr r1, [pc, #72] @ (31f248 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (31f24c ) │ │ │ │ ldr r1, [pc, #56] @ (31f250 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr.w ip, r2, #16 │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - add r6, sp, #408 @ 0x198 │ │ │ │ + add r6, sp, #536 @ 0x218 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r1, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r1, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 31edcc │ │ │ │ + b.n 31ee0c │ │ │ │ lsls r2, r3, #1 │ │ │ │ orrs r2, r3 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #608 @ (adr r3, 31f4b0 ) │ │ │ │ + add r3, pc, #736 @ (adr r3, 31f530 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r2, r5, #5 │ │ │ │ lsls r7, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -223769,26 +223769,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (31f2e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #100] @ (31f2e4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #100] @ (31f2e8 ) │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #56] @ 31f2d0 │ │ │ │ ldr r2, [pc, #80] @ (31f2ec ) │ │ │ │ mov r3, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -223806,23 +223806,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 339474 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #912 @ 0x390 │ │ │ │ + add r6, sp, #16 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - mov lr, r9 │ │ │ │ + mov lr, sp │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov sl, ip │ │ │ │ + bx r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #376 @ (adr r3, 31f460 ) │ │ │ │ + add r3, pc, #504 @ (adr r3, 31f4e0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #232 @ (adr r3, 31f3d4 ) │ │ │ │ + add r3, pc, #360 @ (adr r3, 31f454 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ negs r4, r6 │ │ │ │ lsls r1, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -223837,15 +223837,15 @@ │ │ │ │ ldrd r5, r8, [sp, #48] @ 0x30 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r0, r1] │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ - bl 7e90a4 │ │ │ │ + bl 7e90d4 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [sp, #19] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31f41c │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr r0, [pc, #656] @ (31f5d0 ) │ │ │ │ @@ -223949,15 +223949,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31f346 │ │ │ │ ldr r0, [pc, #420] @ (31f5e4 ) │ │ │ │ strd r5, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 31f346 │ │ │ │ ldr r1, [pc, #380] @ (31f5d4 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #21 │ │ │ │ bpl.n 31f368 │ │ │ │ @@ -223966,15 +223966,15 @@ │ │ │ │ ldr r0, [pc, #396] @ (31f5f0 ) │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, r4, #44 @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31f368 │ │ │ │ uxth r5, r5 │ │ │ │ str.w r5, [r4, #992] @ 0x3e0 │ │ │ │ b.n 31f368 │ │ │ │ uxth r5, r5 │ │ │ │ str.w r5, [r4, #996] @ 0x3e4 │ │ │ │ b.n 31f368 │ │ │ │ @@ -224008,15 +224008,15 @@ │ │ │ │ beq.n 31f56e │ │ │ │ lsls r3, r5, #30 │ │ │ │ bpl.n 31f4ee │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ lsls r6, r3, #30 │ │ │ │ bmi.n 31f4ee │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ uxth r5, r5 │ │ │ │ str.w r5, [r4, #980] @ 0x3d4 │ │ │ │ b.n 31f368 │ │ │ │ uxth r5, r5 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #976] @ 0x3d0 │ │ │ │ bl 31f18c │ │ │ │ @@ -224024,15 +224024,15 @@ │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ strb.w r5, [sp, #19] │ │ │ │ lsls r2, r3, #29 │ │ │ │ bpl.w 31f368 │ │ │ │ add.w r1, sp, #19 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e8bd0 │ │ │ │ + bl 7e8c00 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r4, #968] @ 0x3c8 │ │ │ │ bic.w r2, r2, #8192 @ 0x2000 │ │ │ │ bic.w r3, r3, #8 │ │ │ │ str.w r2, [r4, #968] @ 0x3c8 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ bl 31f18c │ │ │ │ @@ -224049,15 +224049,15 @@ │ │ │ │ ldr r0, [pc, #160] @ (31f5fc ) │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, r4, #44 @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31f368 │ │ │ │ movw r1, #16424 @ 0x4028 │ │ │ │ add.w r0, r4, #952 @ 0x3b8 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ movw r2, #24640 @ 0x6040 │ │ │ │ str.w r3, [r4, #976] @ 0x3d0 │ │ │ │ orr.w r5, r5, #1 │ │ │ │ @@ -224068,17 +224068,17 @@ │ │ │ │ str.w r2, [r4, #1000] @ 0x3e8 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ str.w r3, [r4, #980] @ 0x3d4 │ │ │ │ mov.w r3, #1792 @ 0x700 │ │ │ │ str.w r3, [r4, #1004] @ 0x3ec │ │ │ │ movw r3, #2049 @ 0x801 │ │ │ │ strd r2, r3, [r4, #984] @ 0x3d8 │ │ │ │ - bl 87e1d8 │ │ │ │ + bl 87e208 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ mov r0, r4 │ │ │ │ bl 31f18c │ │ │ │ b.n 31f4dc │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -224087,105 +224087,105 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - lsrs r4, r6, #24 │ │ │ │ + lsrs r4, r2, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #688 @ (adr r1, 31f898 ) │ │ │ │ + add r1, pc, #816 @ (adr r1, 31f918 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #944 @ 0x3b0 │ │ │ │ + add r4, sp, #48 @ 0x30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r1, pc, #496 @ (adr r1, 31f7e0 ) │ │ │ │ + add r1, pc, #624 @ (adr r1, 31f860 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #712 @ (adr r1, 31f8bc ) │ │ │ │ + add r1, pc, #840 @ (adr r1, 31f93c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, sp, #984 @ 0x3d8 │ │ │ │ + add r3, sp, #88 @ 0x58 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r0, pc, #536 @ (adr r0, 31f814 ) │ │ │ │ + add r0, pc, #664 @ (adr r0, 31f894 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #896 @ (adr r0, 31f980 ) │ │ │ │ + add r1, pc, #0 @ (adr r1, 31f600 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ bne.n 31f624 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ - bl 87e58c │ │ │ │ + bl 87e5bc │ │ │ │ adds r0, #3 │ │ │ │ lsrs r0, r0, #2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r3, [r0, #968] @ 0x3c8 │ │ │ │ lsls r2, r3, #22 │ │ │ │ bmi.n 31f64c │ │ │ │ ldr.w r3, [r0, #984] @ 0x3d8 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 31f654 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - b.w 88eb84 │ │ │ │ + b.w 88ebb4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movw ip, #31296 @ 0x7a40 │ │ │ │ movt ip, #8 │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ec0c │ │ │ │ + b.w 88ec3c │ │ │ │ nop │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ ldr r5, [pc, #220] @ (31f77c ) │ │ │ │ mov r9, r1 │ │ │ │ - bl 7e90a4 │ │ │ │ + bl 7e90d4 │ │ │ │ ldr.w r3, [r4, #988] @ 0x3dc │ │ │ │ add r5, pc │ │ │ │ and.w r8, r3, #63 @ 0x3f │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31f74e │ │ │ │ ldr r3, [pc, #200] @ (31f780 ) │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31f75c │ │ │ │ add.w r5, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87e58c │ │ │ │ + bl 87e5bc │ │ │ │ cmp r0, #3 │ │ │ │ bhi.n 31f728 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 87e598 │ │ │ │ + bl 87e5c8 │ │ │ │ adds r0, #3 │ │ │ │ ldr.w r2, [r4, #972] @ 0x3cc │ │ │ │ cmp.w r8, r0, lsr #2 │ │ │ │ mov r0, r4 │ │ │ │ orr.w r1, r2, #1 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ ittt ls │ │ │ │ @@ -224201,24 +224201,24 @@ │ │ │ │ str.w r3, [r4, #984] @ 0x3d8 │ │ │ │ bl 31f63c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.n 31f18c │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #4 │ │ │ │ - bl 87e598 │ │ │ │ + bl 87e5c8 │ │ │ │ adds r0, #3 │ │ │ │ lsrs r0, r0, #2 │ │ │ │ cmp r0, #31 │ │ │ │ ite eq │ │ │ │ orreq.w r7, r9, #24576 @ 0x6000 │ │ │ │ movne r7, r9 │ │ │ │ uxtb r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87e224 │ │ │ │ + bl 87e254 │ │ │ │ lsrs r7, r7, #8 │ │ │ │ subs r6, #1 │ │ │ │ bne.n 31f73e │ │ │ │ b.n 31f6da │ │ │ │ ldr r3, [pc, #48] @ (31f780 ) │ │ │ │ ldr r1, [pc, #48] @ (31f784 ) │ │ │ │ add r1, pc │ │ │ │ @@ -224235,27 +224235,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31f6c0 │ │ │ │ ldr r0, [pc, #28] @ (31f790 ) │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31f6c0 │ │ │ │ str r5, [sp, #584] @ 0x248 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #12 │ │ │ │ + lsrs r2, r4, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r0, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r3, [r0, #972] @ 0x3cc │ │ │ │ cmp r2, #0 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [r0, #972] @ 0x3cc │ │ │ │ ble.n 31f7d8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -224291,15 +224291,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r8, r0, #1016 @ 0x3f8 │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ mov r9, r2 │ │ │ │ - bl 7e90a4 │ │ │ │ + bl 7e90d4 │ │ │ │ lsrs r2, r7, #2 │ │ │ │ ldr r5, [pc, #612] @ (31fa78 ) │ │ │ │ orr.w r2, r2, r6, lsl #30 │ │ │ │ lsrs r1, r6, #2 │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ @@ -224417,15 +224417,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31f848 │ │ │ │ strd r4, r0, [sp] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #300] @ (31fa8c ) │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 31f848 │ │ │ │ ldr.w r4, [r4, #992] @ 0x3e0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31f838 │ │ │ │ ldr.w r4, [r4, #1000] @ 0x3e8 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31f838 │ │ │ │ @@ -224452,44 +224452,44 @@ │ │ │ │ b.n 31f838 │ │ │ │ ldr.w r4, [r4, #976] @ 0x3d0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31f838 │ │ │ │ add.w r0, r4, #952 @ 0x3b8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w sl, r4, #952 @ 0x3b8 │ │ │ │ - bl 87e570 │ │ │ │ + bl 87e5a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ cbz r0, 31f9da │ │ │ │ ldr.w r2, [r4, #984] @ 0x3d8 │ │ │ │ lsls r0, r2, #26 │ │ │ │ bpl.n 31f9fc │ │ │ │ mov r4, r1 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31f838 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 87e330 │ │ │ │ + bl 87e360 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsls r0, r2 │ │ │ │ adds r2, #8 │ │ │ │ orrs r1, r0 │ │ │ │ cmp r2, #32 │ │ │ │ bne.n 31f9de │ │ │ │ b.n 31f9cc │ │ │ │ mov r0, sl │ │ │ │ orr.w r1, r1, #32768 @ 0x8000 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 87e598 │ │ │ │ + bl 87e5c8 │ │ │ │ adds r0, #3 │ │ │ │ and.w r2, r7, #63 @ 0x3f │ │ │ │ ldrd r1, r3, [sp, #12] │ │ │ │ lsrs r0, r0, #2 │ │ │ │ cmp r2, r0 │ │ │ │ ittt hi │ │ │ │ ldrhi.w r2, [r4, #968] @ 0x3c8 │ │ │ │ @@ -224504,46 +224504,46 @@ │ │ │ │ str.w r2, [r4, #984] @ 0x3d8 │ │ │ │ mov r0, r4 │ │ │ │ strd r1, r3, [sp, #12] │ │ │ │ bl 31f18c │ │ │ │ mov r0, r4 │ │ │ │ bl 31f63c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ ldrd r1, r3, [sp, #12] │ │ │ │ b.n 31f9d4 │ │ │ │ ldr r2, [pc, #48] @ (31fa90 ) │ │ │ │ ldr r1, [pc, #52] @ (31fa94 ) │ │ │ │ ldr r0, [pc, #52] @ (31fa98 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r9, r6, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31f834 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #4 │ │ │ │ + lsrs r6, r7, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #152] @ 0x98 │ │ │ │ + ldr r5, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #952 @ (adr r5, 31fe4c ) │ │ │ │ + add r6, pc, #56 @ (adr r6, 31facc ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r3, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #864] @ 0x360 │ │ │ │ + ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r1, 31faa8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov.w r1, #22528 @ 0x5800 │ │ │ │ @@ -224559,15 +224559,15 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #128] @ (31fb48 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #96] @ 31fb38 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ mov.w r1, #1792 @ 0x700 │ │ │ │ movs r2, #4 │ │ │ │ movw r0, #24640 @ 0x6040 │ │ │ │ @@ -224576,17 +224576,17 @@ │ │ │ │ str.w ip, [r4, #980] @ 0x3d4 │ │ │ │ str.w r0, [r4, #968] @ 0x3c8 │ │ │ │ movw r0, #16424 @ 0x4028 │ │ │ │ str.w r1, [r4, #1004] @ 0x3ec │ │ │ │ strd r0, r3, [r4, #972] @ 0x3cc │ │ │ │ add.w r0, r4, #952 @ 0x3b8 │ │ │ │ vstr d7, [r4, #984] @ 0x3d8 │ │ │ │ - bl 87e1d8 │ │ │ │ + bl 87e208 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [r4, #976] @ 0x3d0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -224594,19 +224594,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #544 @ (adr r5, 31fd64 ) │ │ │ │ + add r5, pc, #672 @ (adr r5, 31fde4 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (31fbcc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -224614,55 +224614,55 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #112] @ (31fbd4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ - bl 87e1e4 │ │ │ │ + bl 87e214 │ │ │ │ ldr r0, [pc, #88] @ (31fbd8 ) │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ strd r0, r4, [sp, #4] │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (31fbdc ) │ │ │ │ movs r0, #1 │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (31fbe0 ) │ │ │ │ ldr r1, [pc, #60] @ (31fbe4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #944 @ (adr r4, 31ff80 ) │ │ │ │ + add r5, pc, #48 @ (adr r5, 31fc00 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [sp, #376] @ 0x178 │ │ │ │ + ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r2, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ @ instruction: 0xfbe7ffff │ │ │ │ @ instruction: 0xfa4dffff │ │ │ │ ldr.w r1, [r0, #976] @ 0x3d0 │ │ │ │ @@ -224682,15 +224682,15 @@ │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ ands r3, r1 │ │ │ │ orr.w r3, r3, ip, lsl #8 │ │ │ │ orrs r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 31fc44 │ │ │ │ ldr r2, [pc, #24] @ (31fc50 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ @@ -224699,15 +224699,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - add r4, pc, #416 @ (adr r4, 31fdf4 ) │ │ │ │ + add r4, pc, #544 @ (adr r4, 31fe74 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -224720,15 +224720,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (31fc84 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ subs r1, #62 @ 0x3e │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 31fcf0 │ │ │ │ @@ -224739,15 +224739,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -224757,21 +224757,21 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 31fce4 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ - add r3, pc, #1016 @ (adr r3, 3200ec ) │ │ │ │ + add r4, pc, #120 @ (adr r4, 31fd6c ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r2, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [sp, #584] @ 0x248 │ │ │ │ + ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 31ff0c │ │ │ │ sub sp, #28 │ │ │ │ @@ -224781,15 +224781,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -224839,15 +224839,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 31fe08 │ │ │ │ @@ -224927,30 +224927,30 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 31fe08 │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 31fdf4 │ │ │ │ - add r3, pc, #544 @ (adr r3, 320130 ) │ │ │ │ + add r3, pc, #672 @ (adr r3, 3201b0 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [sp, #288] @ 0x120 │ │ │ │ + ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ @@ -225024,20 +225024,20 @@ │ │ │ │ ldr r1, [pc, #16] @ (320004 ) │ │ │ │ ldr r0, [pc, #20] @ (320008 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - add r0, pc, #688 @ (adr r0, 3202b4 ) │ │ │ │ + add r0, pc, #816 @ (adr r0, 320334 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r7, [sp, #360] @ 0x168 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ str r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ + str r7, [sp, #616] @ 0x268 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (3200c8 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #172] @ (3200cc ) │ │ │ │ @@ -225045,25 +225045,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (3200d0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #156] @ (3200d4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (3200d8 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #140] @ (3200dc ) │ │ │ │ ldr r1, [pc, #144] @ (3200e0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (3200e4 ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (3200e8 ) │ │ │ │ @@ -225095,37 +225095,37 @@ │ │ │ │ ldr r0, [pc, #116] @ (32010c ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #100] @ (320110 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #496 @ (adr r0, 3202bc ) │ │ │ │ + add r0, pc, #624 @ (adr r0, 32033c ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r2, [r5, #24] │ │ │ │ + ldrh r2, [r1, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvc.n 31ffe8 │ │ │ │ + bvc.n 320028 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + str r7, [sp, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #1016] @ 0x3f8 │ │ │ │ + str r7, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ @@ -225137,15 +225137,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #7 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - str r6, [sp, #1008] @ 0x3f0 │ │ │ │ + str r7, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r5, #16 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -225235,32 +225235,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (32023c ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (320240 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #624] @ 0x270 │ │ │ │ + ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r5, [sp, #344] @ 0x158 │ │ │ │ + str r5, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r5, [sp, #240] @ 0xf0 │ │ │ │ + str r5, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 320290 │ │ │ │ sub sp, #12 │ │ │ │ @@ -225270,32 +225270,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (320294 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (320298 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #272] @ 0x110 │ │ │ │ + ldr r6, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [sp, #1016] @ 0x3f8 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #912] @ 0x390 │ │ │ │ + str r5, [sp, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 320308 │ │ │ │ sub sp, #16 │ │ │ │ @@ -225304,15 +225304,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (320310 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 3202e6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225329,19 +225329,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [sp, #592] @ 0x250 │ │ │ │ + str r4, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #680] @ 0x2a8 │ │ │ │ + str r4, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (3203a8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -225353,57 +225353,57 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 3203b8 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (3203bc ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 32035e │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 320390 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 7e90e4 │ │ │ │ + bl 7e9114 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 320358 │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 32035e │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r5, [sp, #584] @ 0x248 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [sp, #88] @ 0x58 │ │ │ │ + str r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #168] @ 0xa8 │ │ │ │ + str r4, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 3207b4 │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -225424,15 +225424,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (32063c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (320640 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -225480,15 +225480,15 @@ │ │ │ │ bpl.n 32055e │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 7e8bd0 │ │ │ │ + bl 7e8c00 │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 32044c │ │ │ │ b.n 320446 │ │ │ │ @@ -225618,33 +225618,33 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 320596 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 320498 │ │ │ │ - ldr r4, [sp, #792] @ 0x318 │ │ │ │ + ldr r4, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - str r3, [sp, #440] @ 0x1b8 │ │ │ │ + str r3, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #336] @ 0x150 │ │ │ │ + str r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r4, [r5, #62] @ 0x3e │ │ │ │ lsls r3, r5, #3 │ │ │ │ strh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r3, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (320658 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ adds r0, #94 @ 0x5e │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr.w r1, [r0, #1240] @ 0x4d8 │ │ │ │ cbz r1, 32066a │ │ │ │ ldrb.w r1, [r0, #1744] @ 0x6d0 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ ldr.w r3, [r0, #1260] @ 0x4ec │ │ │ │ @@ -225658,58 +225658,58 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr.w r3, [r0, #1300] @ 0x514 │ │ │ │ cbz r3, 320698 │ │ │ │ ldrb.w r3, [r0, #1746] @ 0x6d2 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ orrs r1, r3 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (3206fc ) │ │ │ │ ldr r2, [pc, #76] @ (320700 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (320704 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #64] @ (320708 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [pc, #60] @ (32070c ) │ │ │ │ ldr r1, [pc, #60] @ (320710 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #48] @ (320714 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r2, [sp, #256] @ 0x100 │ │ │ │ + ldr r2, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r3, #36] @ 0x24 │ │ │ │ + strh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 3206fc │ │ │ │ + bne.n 32073c │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r6, #2 │ │ │ │ lsls r7, r4, #3 │ │ │ │ @@ -225725,15 +225725,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #80] @ (320784 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2432] @ 0x980 │ │ │ │ cbz r3, 320768 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ rsb r0, r0, #6 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -225746,19 +225746,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r1, [sp, #792] @ 0x318 │ │ │ │ + ldr r1, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r1, [sp, #304] @ 0x130 │ │ │ │ + str r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #424] @ 0x1a8 │ │ │ │ + str r1, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3207e8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -225767,15 +225767,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (3207f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cbz r4, 3207cc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -225786,19 +225786,19 @@ │ │ │ │ str.w r1, [r0, #1268] @ 0x4f4 │ │ │ │ orr.w r2, r2, #3 │ │ │ │ str.w r2, [r0, #2128] @ 0x850 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 32065c │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #344] @ 0x158 │ │ │ │ + ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [sp, #880] @ 0x370 │ │ │ │ + str r0, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #1000] @ 0x3e8 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 320858 │ │ │ │ sub sp, #20 │ │ │ │ @@ -225806,42 +225806,42 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #80] @ (320860 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ (320864 ) │ │ │ │ ldr r2, [pc, #56] @ (320868 ) │ │ │ │ ldr r1, [pc, #56] @ (32086c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [sp, #448] @ 0x1c0 │ │ │ │ + str r0, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #552] @ 0x228 │ │ │ │ + str r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr9, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -225853,15 +225853,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #100] @ (3208f0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r2, #2434] @ 0x982 │ │ │ │ cbnz r2, 3208ba │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225871,31 +225871,31 @@ │ │ │ │ pop {pc} │ │ │ │ ldr r2, [pc, #56] @ (3208f4 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e9558 │ │ │ │ + bl 7e9588 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #956] @ 0x3bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r0, [sp, #568] @ 0x238 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r0, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -225907,25 +225907,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #100] @ (32098c ) │ │ │ │ ldr r1, [pc, #104] @ (320990 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #60] @ 320978 │ │ │ │ ldr r2, [pc, #84] @ (320994 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r6, #752 @ 0x2f0 │ │ │ │ @@ -225943,23 +225943,23 @@ │ │ │ │ b.w 339474 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #60] @ 0x3c │ │ │ │ + ldrh r4, [r6, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r7, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r2, [r5, #58] @ 0x3a │ │ │ │ + ldrh r2, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #20 │ │ │ │ + adds r0, #52 @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #38 @ 0x26 │ │ │ │ + adds r0, #70 @ 0x46 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r5, #106 @ 0x6a │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -225977,24 +225977,24 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ add.w r1, sp, #11 │ │ │ │ ldr.w r3, [r4, #2284] @ 0x8ec │ │ │ │ str.w r0, [r4, #956] @ 0x3bc │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ - bl 7e8bb8 │ │ │ │ + bl 7e8be8 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 320a2a │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #0 │ │ │ │ str.w r1, [r4, #1260] @ 0x4ec │ │ │ │ strb.w r2, [r3, #2434] @ 0x982 │ │ │ │ @@ -226016,29 +226016,29 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #52] @ (320a60 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9558 │ │ │ │ + bl 7e9588 │ │ │ │ str.w r0, [r4, #956] @ 0x3bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3209f2 │ │ │ │ b.n 320a02 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ - str r7, [sp, #296] @ 0x128 │ │ │ │ + str r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ strh r4, [r0, #20] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldrh r0, [r5, #54] @ 0x36 │ │ │ │ + ldrh r0, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #54] @ 0x36 │ │ │ │ + ldrh r4, [r4, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r6, #16] │ │ │ │ lsls r3, r5, #3 │ │ │ │ vminnm.f32 , , │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -226055,15 +226055,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldrd r8, r9, [sp, #48] @ 0x30 │ │ │ │ add r7, pc │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #624] @ (320d10 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 320b9e │ │ │ │ add.w r3, r6, #4096 @ 0x1000 │ │ │ │ @@ -226162,15 +226162,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 320aa8 │ │ │ │ ldr r0, [pc, #356] @ (320d1c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stmia.w sp, {r8, r9, sl} │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 320aa8 │ │ │ │ sub.w r2, r4, #1304 @ 0x518 │ │ │ │ orrs r2, r5 │ │ │ │ beq.n 320b04 │ │ │ │ subw r2, r4, #1308 @ 0x51c │ │ │ │ orrs r2, r5 │ │ │ │ bne.n 320af8 │ │ │ │ @@ -226266,29 +226266,29 @@ │ │ │ │ add.w r2, r8, #4294967295 @ 0xffffffff │ │ │ │ orrs.w r2, r2, r9 │ │ │ │ itt eq │ │ │ │ moveq r2, #1 │ │ │ │ strbeq.w r2, [r3, #2432] @ 0x980 │ │ │ │ b.n 320b04 │ │ │ │ nop │ │ │ │ - str r6, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r0, [r3, #48] @ 0x30 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r7, #46] @ 0x2e │ │ │ │ + ldrh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r5, #12] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #38] @ 0x26 │ │ │ │ + ldrh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #136] @ (320dbc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -226298,15 +226298,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #132] @ (320dc4 ) │ │ │ │ adds r5, #16 │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cbz r4, 320da6 │ │ │ │ ldr.w r5, [r0, #972] @ 0x3cc │ │ │ │ cmp r5, #5 │ │ │ │ bhi.n 320da6 │ │ │ │ cmp r4, #0 │ │ │ │ ble.n 320d98 │ │ │ │ ldr.w r6, [r0, #968] @ 0x3c8 │ │ │ │ @@ -226338,19 +226338,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - str r3, [sp, #760] @ 0x2f8 │ │ │ │ + str r3, [sp, #888] @ 0x378 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r2, [r0, #26] │ │ │ │ + ldrh r2, [r4, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r4, #26] │ │ │ │ + ldrh r0, [r0, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (320e58 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -226358,15 +226358,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #128] @ (320e60 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ strb.w r3, [r5, #2434] @ 0x982 │ │ │ │ ldr.w r0, [r0, #956] @ 0x3bc │ │ │ │ cbnz r0, 320e4c │ │ │ │ movs r1, #0 │ │ │ │ @@ -226392,19 +226392,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bcc4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #956] @ 0x3bc │ │ │ │ b.n 320e00 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r0, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r7, #20] │ │ │ │ + ldrh r4, [r3, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #324] @ (320fbc ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -226415,15 +226415,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #316] @ (320fc4 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #316] @ (320fc8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r3, [r1, #2435] @ 0x983 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 320f4e │ │ │ │ movw r3, #777 @ 0x309 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -226476,15 +226476,15 @@ │ │ │ │ mov.w ip, ip, lsr #2 │ │ │ │ mls r3, r7, ip, r3 │ │ │ │ str.w r3, [r0, #968] @ 0x3c8 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 320fa8 │ │ │ │ add.w r0, r2, #920 @ 0x398 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 320ed0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ @@ -226513,39 +226513,39 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 320eda │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #1240] @ 0x4d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #16] │ │ │ │ bl 32065c │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ b.n 320f40 │ │ │ │ - str r2, [sp, #496] @ 0x1f0 │ │ │ │ + str r2, [sp, #624] @ 0x270 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + ldrh r4, [r3, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r3, #16] │ │ │ │ + ldrh r0, [r7, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r6, [r4, #22] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #10] │ │ │ │ + ldrh r2, [r6, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ cmp r0, #15 │ │ │ │ bhi.n 321040 │ │ │ │ @@ -226587,18 +226587,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (321070 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ movs r6, #248 @ 0xf8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 3210dc │ │ │ │ @@ -226631,25 +226631,25 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3210a8 │ │ │ │ ldr r0, [pc, #24] @ (3210ec ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3210a8 │ │ │ │ ldrb r4, [r5, #14] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #4] │ │ │ │ + ldrh r0, [r5, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r7, [r0, #1016] @ 0x3f8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -226664,26 +226664,26 @@ │ │ │ │ it eq │ │ │ │ moveq.w r8, #0 │ │ │ │ beq.n 321158 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #132 @ (adr r1, 3211b0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r2, r2, r7, lsl #6 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov.w r8, r0, lsl #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #100 @ (adr r1, 3211b0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ movs r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #96] @ (3211bc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 321184 │ │ │ │ add sp, #16 │ │ │ │ @@ -226715,30 +226715,30 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #36] @ (3211c8 ) │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 321160 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ldrb r4, [r5, #12] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #62] @ 0x3e │ │ │ │ + ldrh r6, [r3, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #112] @ (32124c ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -226756,15 +226756,15 @@ │ │ │ │ subs r5, #4 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ tst r7, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 3211fc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226781,28 +226781,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3211ee │ │ │ │ ldr r0, [pc, #36] @ (321260 ) │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3211ee │ │ │ │ nop │ │ │ │ ldrb r4, [r3, #9] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #56] @ 0x38 │ │ │ │ + ldrh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r5, r5, #1 │ │ │ │ str r0, [r2, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #60] @ 0x3c │ │ │ │ + strh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ @@ -226878,41 +226878,41 @@ │ │ │ │ str.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 3211cc │ │ │ │ ldr r0, [pc, #60] @ (321374 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 3212c8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3212f6 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ b.n 321310 │ │ │ │ ldr r0, [pc, #32] @ (321378 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 321308 │ │ │ │ ldrb r4, [r5, #6] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #8] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #54] @ 0x36 │ │ │ │ + strh r6, [r6, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r7, #54] @ 0x36 │ │ │ │ + strh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 3213d4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -226920,39 +226920,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3213dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #52] @ (3213e0 ) │ │ │ │ ldr r1, [pc, #56] @ (3213e4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (3213e8 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #44] @ (3213ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - ldrh r6, [r1, #44] @ 0x2c │ │ │ │ + ldrh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r0, [r7, #30] │ │ │ │ + strb r0, [r3, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r4} │ │ │ │ + stmia r4!, {r1, r2, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ lsls r1, r7, #1 │ │ │ │ @@ -226969,26 +226969,26 @@ │ │ │ │ ldr r1, [pc, #196] @ (3214d0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #180] @ (3214d4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [pc, #180] @ (3214d8 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #136] @ 3214c0 │ │ │ │ ldr r2, [pc, #160] @ (3214dc ) │ │ │ │ mov r5, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r7, r5, #1096 @ 0x448 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ @@ -227014,23 +227014,23 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #88] @ (3214ec ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (3214f0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 731514 │ │ │ │ + bl 731544 │ │ │ │ str.w r4, [r5, #1104] @ 0x450 │ │ │ │ str.w r0, [r5, #1096] @ 0x448 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -227038,35 +227038,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #40] @ 0x28 │ │ │ │ + ldrh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r5, #48 @ 0x30 │ │ │ │ + movs r5, #80 @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #70 @ 0x46 │ │ │ │ + movs r5, #102 @ 0x66 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r7, #50] @ 0x32 │ │ │ │ + strh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r3, #50] @ 0x32 │ │ │ │ + strh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r3, #18 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldrh r2, [r5, #36] @ 0x24 │ │ │ │ + ldrh r2, [r1, #38] @ 0x26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r2, #27] │ │ │ │ + strb r4, [r6, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r2, r4, r5} │ │ │ │ + stmia r3!, {r2, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #62] @ 0x3e │ │ │ │ + strh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r3 │ │ │ │ mov r8, r2 │ │ │ │ @@ -227169,15 +227169,15 @@ │ │ │ │ lsrs r2, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ str.w r2, [r5, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 3211cc │ │ │ │ add.w r0, r5, #1040 @ 0x410 │ │ │ │ movs r5, #0 │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ ldr r2, [pc, #452] @ (3217e4 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ b.n 321582 │ │ │ │ ldr r2, [pc, #432] @ (3217dc ) │ │ │ │ ldr.w r6, [r5, #928] @ 0x3a0 │ │ │ │ @@ -227304,15 +227304,15 @@ │ │ │ │ bpl.w 32158a │ │ │ │ ldr r0, [pc, #224] @ (321824 ) │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 32158a │ │ │ │ ldr r2, [pc, #208] @ (321828 ) │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc │ │ │ │ b.n 321582 │ │ │ │ subs.w r0, r2, #1016 @ 0x3f8 │ │ │ │ @@ -227332,15 +227332,15 @@ │ │ │ │ orr.w r0, r0, #16 │ │ │ │ str.w r0, [r5, #920] @ 0x398 │ │ │ │ b.n 3215e4 │ │ │ │ ldr r0, [pc, #160] @ (321830 ) │ │ │ │ mov r1, r8 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 321564 │ │ │ │ ldr r0, [pc, #144] @ (321834 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 321606 │ │ │ │ @@ -227348,73 +227348,73 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 321606 │ │ │ │ ldr r0, [pc, #124] @ (321838 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 321606 │ │ │ │ ldr r0, [pc, #16] @ (3217dc ) │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [r3, r0] │ │ │ │ b.n 321582 │ │ │ │ strb r0, [r5, #28] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #40] @ 0x28 │ │ │ │ + strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf4e8005a │ │ │ │ - strh r2, [r7, #36] @ 0x24 │ │ │ │ + add.w r0, r8, #14286848 @ 0xda0000 │ │ │ │ + strh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r7, #34] @ 0x22 │ │ │ │ + strh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r5, #34] @ 0x22 │ │ │ │ + strh r6, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, r4, #5 │ │ │ │ + adds r0, r0, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r2, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r1, #34] @ 0x22 │ │ │ │ + strh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r7, #32] │ │ │ │ + strh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r5, #32] │ │ │ │ + strh r6, [r1, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r4, #32] │ │ │ │ + strh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r2, #30] │ │ │ │ + strh r6, [r6, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r1, #30] │ │ │ │ + strh r4, [r5, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r5, #28] │ │ │ │ + strh r6, [r1, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #80 @ 0x50 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - strh r4, [r0, #28] │ │ │ │ + strh r4, [r4, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r6, [pc, #80] @ (321874 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #30] │ │ │ │ + strh r6, [r2, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r0, [sp, #960] @ 0x3c0 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r2, [r1, #28] │ │ │ │ + strh r2, [r5, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #24] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r1, 321846 │ │ │ │ ldr.w r3, [r0, #932] @ 0x3a4 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.n 321852 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -227465,27 +227465,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 321878 │ │ │ │ ldr r0, [pc, #32] @ (3218dc ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 321878 │ │ │ │ nop │ │ │ │ strb r6, [r1, #15] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #20] │ │ │ │ + strh r0, [r2, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #888] @ (321c68 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -227587,15 +227587,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 321934 │ │ │ │ ldr r0, [pc, #692] @ (321c90 ) │ │ │ │ strd r6, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ b.n 321934 │ │ │ │ str.w r6, [r5, #936] @ 0x3a8 │ │ │ │ lsls r5, r6, #30 │ │ │ │ beq.n 321988 │ │ │ │ ldr r3, [pc, #640] @ (321c7c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -227611,15 +227611,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 321ae6 │ │ │ │ ldr r0, [pc, #640] @ (321c98 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r3, [r5, #944] @ 0x3b0 │ │ │ │ ldr r2, [pc, #624] @ (321c9c ) │ │ │ │ bic.w r3, r3, r6 │ │ │ │ str.w r3, [r5, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #568] @ (321c6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227739,15 +227739,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bmi.n 321c5e │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #16 │ │ │ │ add.w r0, r5, #1040 @ 0x410 │ │ │ │ - bl 7e8bd0 │ │ │ │ + bl 7e8c00 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ lsls r4, r3, #24 │ │ │ │ bpl.n 321b92 │ │ │ │ ldrb.w r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 321264 │ │ │ │ ldr.w r3, [r5, #944] @ 0x3b0 │ │ │ │ @@ -227759,15 +227759,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (321c7c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 321b74 │ │ │ │ ldr r0, [pc, #252] @ (321cb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ b.n 321b66 │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ str.w r1, [r5, #1028] @ 0x404 │ │ │ │ bic.w r2, r2, #96 @ 0x60 │ │ │ │ str.w r1, [r5, #1032] @ 0x408 │ │ │ │ orr.w r2, r2, #144 @ 0x90 │ │ │ │ @@ -227787,15 +227787,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 321980 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #188] @ (321cb8 ) │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 321980 │ │ │ │ ldr r1, [pc, #176] @ (321cbc ) │ │ │ │ ldr r3, [pc, #96] @ (321c6c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -227804,34 +227804,34 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 321ae6 │ │ │ │ ldr r0, [pc, #160] @ (321cc0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r5, #1040 @ 0x410 │ │ │ │ and.w r3, r6, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7e8d4c │ │ │ │ + bl 7e8d7c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321afc │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.w 321afc │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ mov r0, r5 │ │ │ │ bl 321264 │ │ │ │ b.n 321afc │ │ │ │ ldr r0, [pc, #100] @ (321cc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 321b74 │ │ │ │ strb r0, [r1, #13] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r0, #13] │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -227839,47 +227839,47 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r6, #0 │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, #10] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldrh r2, [r7, #52] @ 0x34 │ │ │ │ + ldrh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r6, [r4, #6] │ │ │ │ + strh r6, [r0, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ bics r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #12] │ │ │ │ + strh r0, [r2, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r6, [r6, #8] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - strh r0, [r7, #14] │ │ │ │ + strh r0, [r3, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r1, #8] │ │ │ │ lsls r3, r5, #3 │ │ │ │ strb r0, [r5, #7] │ │ │ │ lsls r3, r5, #3 │ │ │ │ strb r6, [r4, #5] │ │ │ │ lsls r3, r5, #3 │ │ │ │ strb r4, [r5, #4] │ │ │ │ lsls r3, r5, #3 │ │ │ │ strb r6, [r0, #4] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - strh r6, [r1, #0] │ │ │ │ + strh r6, [r5, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r1, #27] │ │ │ │ + ldrb r2, [r5, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r2, #30] │ │ │ │ + ldrb r4, [r6, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r6, #0] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - strh r2, [r1, #0] │ │ │ │ + strh r2, [r5, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r1, #30] │ │ │ │ + ldrb r0, [r5, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #52] @ (321d0c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -227888,29 +227888,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (321d14 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str.w r4, [r0, #1104] @ 0x450 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r4, [r0, #34] @ 0x22 │ │ │ │ + strh r4, [r4, #34] @ 0x22 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r2, [r3, #22] │ │ │ │ + ldrb r2, [r7, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r6, #22] │ │ │ │ + ldrb r4, [r2, #23] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 321d5c │ │ │ │ sub sp, #12 │ │ │ │ @@ -227918,29 +227918,29 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #48] @ (321d64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r0, [r0, #1100] @ 0x44c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r6, #30] │ │ │ │ + strh r2, [r2, #32] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r1, #21] │ │ │ │ + ldrb r0, [r5, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r4, #21] │ │ │ │ + ldrb r2, [r0, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 321da0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -227948,24 +227948,24 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #36] @ (321da8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3210f0 │ │ │ │ nop │ │ │ │ - strh r2, [r4, #28] │ │ │ │ + strh r2, [r0, #30] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r7, #19] │ │ │ │ + ldrb r0, [r3, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r2, #20] │ │ │ │ + ldrb r2, [r6, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 321e10 │ │ │ │ sub sp, #20 │ │ │ │ @@ -227973,42 +227973,42 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #80] @ (321e18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ (321e1c ) │ │ │ │ ldr r2, [pc, #56] @ (321e20 ) │ │ │ │ ldr r1, [pc, #56] @ (321e24 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1040 @ 0x410 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r3, #26] │ │ │ │ + strh r6, [r7, #26] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r4, [r6, #18] │ │ │ │ + ldrb r4, [r2, #19] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r1, #19] │ │ │ │ + ldrb r2, [r5, #19] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfa4fffff │ │ │ │ @ instruction: 0xfa67ffff │ │ │ │ bl 59fe26 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -228019,15 +228019,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #116] @ (321eb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #80] @ 321ea8 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ movs r2, #18 │ │ │ │ mov.w r1, #768 @ 0x300 │ │ │ │ str.w r2, [r0, #1024] @ 0x400 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ @@ -228047,46 +228047,46 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - strh r2, [r4, #22] │ │ │ │ + strh r2, [r0, #24] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r7, #16] │ │ │ │ + ldrb r0, [r3, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r1, #17] │ │ │ │ + ldrb r6, [r5, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00321ebc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #116] @ (321f44 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 72eee4 │ │ │ │ + bl 72ef14 │ │ │ │ ldr r3, [pc, #104] @ (321f48 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [pc, #104] @ (321f4c ) │ │ │ │ ldr r1, [pc, #104] @ (321f50 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #96] @ (321f54 ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #92] @ (321f58 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 338684 │ │ │ │ ldr r3, [pc, #84] @ (321f5c ) │ │ │ │ @@ -228110,25 +228110,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r1, #15] │ │ │ │ + ldrb r0, [r5, #15] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r7, #16] │ │ │ │ + strh r6, [r3, #18] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r6, r2, r1 │ │ │ │ + subs r6, r6, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r5, r1 │ │ │ │ + subs r2, r1, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r6, #80] @ 0x50 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldrb r0, [r2, #5] │ │ │ │ + ldrb r0, [r6, #5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r5, [pc, #176] @ (322010 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 321f86 │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -228177,34 +228177,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 88ee9c │ │ │ │ + b.w 88eecc │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 87e570 │ │ │ │ + bl 87e5a0 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 87e570 │ │ │ │ + bl 87e5a0 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -228217,15 +228217,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 322064 │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 322078 │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 3220b2 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 3220b2 │ │ │ │ @@ -228234,15 +228234,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 322090 │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 32206a │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 3220ac │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -228257,15 +228257,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 322082 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (322164 ) │ │ │ │ @@ -228277,15 +228277,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (322168 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7e8d4c │ │ │ │ + bl 7e8d7c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -228294,15 +228294,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 7e8d4c │ │ │ │ + bl 7e8d7c │ │ │ │ ldr r2, [pc, #52] @ (32216c ) │ │ │ │ ldr r3, [pc, #44] @ (322168 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -228368,31 +228368,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 8a8868 │ │ │ │ + bl 8a8898 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 8a8868 │ │ │ │ + bl 8a8898 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 7e8d4c │ │ │ │ + bl 7e8d7c │ │ │ │ ldr r3, [pc, #128] @ (3222c0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32227e │ │ │ │ ldr r2, [pc, #124] @ (3222c4 ) │ │ │ │ ldr r3, [pc, #108] @ (3222b8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -228427,15 +228427,15 @@ │ │ │ │ bpl.n 322246 │ │ │ │ ldr r0, [pc, #60] @ (3222d0 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 322246 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (322468 ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (3224e0 ) │ │ │ │ ldr r4, [r6, #40] @ 0x28 │ │ │ │ @@ -228448,15 +228448,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ lsls r3, r5, #3 │ │ │ │ orrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #9] │ │ │ │ + ldrb r4, [r4, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (3223d0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -228466,19 +228466,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e8d4c │ │ │ │ + bl 7e8d7c │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 322374 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -228533,30 +228533,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 322364 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 88ee6c │ │ │ │ + bl 88ee9c │ │ │ │ b.n 322374 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r2, #20] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [pc, #4] @ (3223e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ asrs r2, r4, #19 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -228577,31 +228577,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 87e1d8 │ │ │ │ + bl 87e208 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e1d8 │ │ │ │ + bl 87e208 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ mov r0, r4 │ │ │ │ bl 3222d4 │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -228630,21 +228630,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (322568 ) │ │ │ │ ldr r2, [pc, #152] @ (32256c ) │ │ │ │ ldr r1, [pc, #152] @ (322570 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ mov r0, r4 │ │ │ │ bl 322170 │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e8d4c │ │ │ │ + bl 7e8d7c │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 3222d4 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -228664,15 +228664,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bcc4 │ │ │ │ ldr r2, [pc, #60] @ (322574 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e9558 │ │ │ │ + bl 7e9588 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -228698,34 +228698,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (3225c8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (3225cc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #44] @ (3225d0 ) │ │ │ │ ldr r3, [pc, #48] @ (3225d4 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (3225d8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ - ldrb r2, [r5, #15] │ │ │ │ + b.w 72e2ac │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r0, #92] @ 0x5c │ │ │ │ + str r0, [r4, #92] @ 0x5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sxth r6, r3 │ │ │ │ + sxth r6, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ strb.w r0, [ip, #230] @ 0xe6 │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ @@ -228772,29 +228772,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 87e57c │ │ │ │ + bl 87e5ac │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 32267e │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 322038 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87e224 │ │ │ │ + bl 87e254 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 32266c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -228804,40 +228804,40 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #164] @ (32274c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 28b65c │ │ │ │ ldr r3, [pc, #140] @ (322750 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b65c │ │ │ │ ldr r3, [pc, #112] @ (322754 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ ldr r0, [pc, #96] @ (322758 ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 338974 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (32275c ) │ │ │ │ @@ -228847,30 +228847,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (322764 ) │ │ │ │ ldr r1, [pc, #84] @ (322768 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 87e1e4 │ │ │ │ + bl 87e214 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 87e1e4 │ │ │ │ + bl 87e214 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3223e8 │ │ │ │ - ldrb r4, [r2, #11] │ │ │ │ + ldrb r4, [r6, #11] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r6, [r5, #26] │ │ │ │ + strb r6, [r1, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r4, #6] │ │ │ │ + ldrb r6, [r0, #7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -228886,46 +228886,46 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #100] @ (3227e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 7e949c │ │ │ │ + bl 7e94cc │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 3227ae │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 28b99c │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 3227c0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 28b99c │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 87e21c │ │ │ │ + bl 87e24c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e21c │ │ │ │ + bl 87e24c │ │ │ │ ldr r0, [pc, #24] @ (3227ec ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 338aa0 │ │ │ │ - ldrb r0, [r7, #7] │ │ │ │ + ldrb r0, [r3, #8] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r2, [r2, #23] │ │ │ │ + strb r2, [r6, #23] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r1, #3] │ │ │ │ + ldrb r2, [r5, #3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -228945,42 +228945,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 322878 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 88ee6c │ │ │ │ + bl 88ee9c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 322038 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 32282a │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 87e57c │ │ │ │ + bl 87e5ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 322868 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87e224 │ │ │ │ + bl 87e254 │ │ │ │ b.n 322874 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -229029,15 +229029,15 @@ │ │ │ │ beq.n 3229bc │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 3228ea │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e8bb8 │ │ │ │ + bl 7e8be8 │ │ │ │ cbz r0, 322948 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 3228f0 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 3228f0 │ │ │ │ @@ -229048,33 +229048,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 322a04 │ │ │ │ ldr r2, [pc, #232] @ (322a44 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9558 │ │ │ │ + bl 7e9588 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3228f0 │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e570 │ │ │ │ + bl 87e5a0 │ │ │ │ cbnz r0, 3229f0 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e330 │ │ │ │ + bl 87e360 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 3229b2 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 322918 │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -229084,15 +229084,15 @@ │ │ │ │ bne.n 322922 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 322038 │ │ │ │ b.n 322922 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -229135,37 +229135,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #30] │ │ │ │ + strb r4, [r4, #30] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r2, [r7, #13] │ │ │ │ + strb r2, [r3, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r0, #15] │ │ │ │ + strb r2, [r4, #15] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r5, #29] │ │ │ │ + strb r6, [r1, #30] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r4, #13] │ │ │ │ + strb r4, [r0, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r1, #15] │ │ │ │ + strb r4, [r5, #15] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r3, #29] │ │ │ │ + strb r2, [r7, #29] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r0, [r2, #13] │ │ │ │ + strb r0, [r6, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r7, #13] │ │ │ │ + strb r4, [r3, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r0, #29] │ │ │ │ + strb r6, [r4, #29] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r7, #12] │ │ │ │ + strb r4, [r3, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r1, #13] │ │ │ │ + strb r4, [r5, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -229210,15 +229210,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 322ba4 │ │ │ │ ldr r2, [pc, #188] @ (322bbc ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 7e9558 │ │ │ │ + bl 7e9588 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -229247,52 +229247,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 322b12 │ │ │ │ ldr r0, [pc, #76] @ (322bc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 322b9e │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 322b52 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 322b52 │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 322b52 │ │ │ │ ldr r0, [pc, #44] @ (322bc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 322b5a │ │ │ │ ldr r3, [pc, #32] @ (322bc8 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (322bcc ) │ │ │ │ ldr r0, [pc, #32] @ (322bd0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - strb r2, [r0, #11] │ │ │ │ + strb r2, [r4, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r3, #9] │ │ │ │ + strb r4, [r7, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r1, #23] │ │ │ │ + strb r6, [r5, #23] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r0, #7] │ │ │ │ + strb r4, [r4, #7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r5, #8] │ │ │ │ + strb r4, [r1, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -229442,15 +229442,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 322c54 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 7e8d4c │ │ │ │ + bl 7e8d7c │ │ │ │ b.n 322c54 │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 322c54 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -229461,15 +229461,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 322c54 │ │ │ │ mov r0, r4 │ │ │ │ bl 3220d0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldr r2, [pc, #520] @ (322fd4 ) │ │ │ │ ldr r3, [pc, #492] @ (322fbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -229478,25 +229478,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 87e1d8 │ │ │ │ + bl 87e208 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 322cfe │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 322efc │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -229535,15 +229535,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 322c2e │ │ │ │ ldr r0, [pc, #332] @ (322fe4 ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 322c2e │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 322cbe │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 322c54 │ │ │ │ @@ -229566,15 +229566,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 87e1d8 │ │ │ │ + bl 87e208 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 322d04 │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (322fe8 ) │ │ │ │ @@ -229603,36 +229603,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 322f22 │ │ │ │ b.n 322cdc │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e57c │ │ │ │ + bl 87e5ac │ │ │ │ cbnz r0, 322f96 │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e224 │ │ │ │ + bl 87e254 │ │ │ │ b.n 322e38 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 322cc8 │ │ │ │ b.n 322cba │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 322d40 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 322d40 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e330 │ │ │ │ + bl 87e360 │ │ │ │ b.n 322f60 │ │ │ │ ldr r3, [pc, #76] @ (322ff0 ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (322ff4 ) │ │ │ │ ldr r0, [pc, #76] @ (322ff8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -229658,25 +229658,25 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldrb r0, [r4, r7] │ │ │ │ lsls r3, r5, #3 │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #124] @ 0x7c │ │ │ │ + strb r2, [r2, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r5, r4] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldrb r0, [r7, r3] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - strb r2, [r2, #7] │ │ │ │ + strb r2, [r6, #7] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [r1, #92] @ 0x5c │ │ │ │ + ldr r0, [r5, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r0, #108] @ 0x6c │ │ │ │ + ldr r4, [r4, #108] @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -229722,15 +229722,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32309e │ │ │ │ ldr r0, [pc, #416] @ (323214 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 32309e │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -229799,15 +229799,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 322038 │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 323094 │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ b.n 323094 │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 32317c │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 323056 │ │ │ │ @@ -229817,46 +229817,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 322038 │ │ │ │ b.n 323094 │ │ │ │ bl 3222d4 │ │ │ │ b.n 323160 │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87e570 │ │ │ │ + bl 87e5a0 │ │ │ │ cbz r0, 3231ae │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 3231ba │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 323140 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87e330 │ │ │ │ + bl 87e360 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 323194 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 88ee6c │ │ │ │ + bl 88ee9c │ │ │ │ b.n 3231a6 │ │ │ │ ldr r3, [pc, #40] @ (323218 ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (32321c ) │ │ │ │ ldr r0, [pc, #40] @ (323220 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -229868,26 +229868,26 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #100] @ 0x64 │ │ │ │ + ldr r0, [r4, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r0, #120] @ 0x78 │ │ │ │ + ldr r6, [r4, #120] @ 0x78 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r7, #52] @ 0x34 │ │ │ │ + ldr r4, [r3, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r7, #68] @ 0x44 │ │ │ │ + ldr r0, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (323230 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ lsrs r4, r3, #4 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229896,20 +229896,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (323290 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (323294 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #56] @ (323298 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (32329c ) │ │ │ │ ldr r2, [pc, #48] @ (3232a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -229918,19 +229918,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r4, #120] @ 0x78 │ │ │ │ + ldr r6, [r0, #124] @ 0x7c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r0, r4] │ │ │ │ + ldr r4, [r4, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r5, pc, #392 @ (adr r5, 323420 ) │ │ │ │ + add r5, pc, #520 @ (adr r5, 3234a0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0xf28a00e6 │ │ │ │ lsrs r6, r2, #3 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -229946,15 +229946,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (323314 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (323318 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #72] @ (32331c ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -229968,19 +229968,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ldr r2, [r7, #112] @ 0x70 │ │ │ │ + ldr r2, [r3, #116] @ 0x74 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r2, #84] @ 0x54 │ │ │ │ + ldr r4, [r6, #84] @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r5, #84] @ 0x54 │ │ │ │ + ldr r6, [r1, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [r5, r5] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -229996,15 +229996,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (3233a0 ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #84] @ (3233a4 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -230021,19 +230021,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ldr r2, [r7, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #108] @ 0x6c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [r7, #76] @ 0x4c │ │ │ │ + ldr r2, [r3, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r2, #76] @ 0x4c │ │ │ │ + ldr r6, [r6, #76] @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -230046,47 +230046,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (323410 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #64] @ (323414 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ ldr r2, [pc, #44] @ (323418 ) │ │ │ │ ldr r1, [pc, #44] @ (32341c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e3f0 │ │ │ │ - ldr r4, [r6, #96] @ 0x60 │ │ │ │ + b.w 72e420 │ │ │ │ + ldr r4, [r2, #100] @ 0x64 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [r2, #68] @ 0x44 │ │ │ │ + ldr r2, [r6, #68] @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r5, #68] @ 0x44 │ │ │ │ + ldr r6, [r1, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r7, #68] @ 0x44 │ │ │ │ + ldr r0, [r3, #72] @ 0x48 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsb r4, [r4, r5] │ │ │ │ + ldrsb r4, [r0, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, pc, #784 @ (adr r3, 323730 ) │ │ │ │ + add r3, pc, #912 @ (adr r3, 3237b0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (3234f4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -230096,28 +230096,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #176] @ (323500 ) │ │ │ │ ldr r1, [pc, #180] @ (323504 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72f134 │ │ │ │ + bl 72f164 │ │ │ │ cbnz r0, 323484 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -230149,45 +230149,45 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r7 │ │ │ │ bl 339524 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 339474 │ │ │ │ nop │ │ │ │ - ldr r4, [r7, #88] @ 0x58 │ │ │ │ + ldr r4, [r3, #92] @ 0x5c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r7, #60] @ 0x3c │ │ │ │ + ldr r0, [r3, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r0, [r0, r4] │ │ │ │ + ldrsb r0, [r4, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, pc, #384 @ (adr r3, 323688 ) │ │ │ │ + add r3, pc, #512 @ (adr r3, 323708 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r2, r5, #26 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r4, [r4, #56] @ 0x38 │ │ │ │ + ldr r4, [r0, #60] @ 0x3c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r0, r0, #18 │ │ │ │ + lsls r0, r4, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r2, #18 │ │ │ │ + lsls r4, r6, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00323518 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -230195,110 +230195,110 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (323660 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 72eee4 │ │ │ │ + bl 72ef14 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (323664 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (323668 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (32366c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #256] @ (323670 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 323674 │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd44 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #232] @ (323678 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #208] @ (32367c ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 338684 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 72f0e4 │ │ │ │ + bl 72f114 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r7, [pc, #160] @ (323680 ) │ │ │ │ ldr r1, [pc, #164] @ (323684 ) │ │ │ │ ldr r6, [pc, #164] @ (323688 ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd44 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #140] @ (32368c ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 339870 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 3391c8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ bl 339584 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -230308,43 +230308,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r1, #48] @ 0x30 │ │ │ │ + ldr r0, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r4, [r2, r0] │ │ │ │ + ldrsb r4, [r6, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r5, #72] @ 0x48 │ │ │ │ + ldr r4, [r1, #76] @ 0x4c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [r1, #44] @ 0x2c │ │ │ │ + ldr r2, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #416 @ (adr r2, 323810 ) │ │ │ │ + add r2, pc, #544 @ (adr r2, 323890 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r2, #44] @ 0x2c │ │ │ │ + ldr r0, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsb r2, [r5, r2] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ + ldr r0, [r6, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsls r6, r3, #13 │ │ │ │ + lsls r6, r7, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r2, #58] @ 0x3a │ │ │ │ + strh r4, [r6, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r5, #13 │ │ │ │ + lsls r6, r1, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (323740 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (323698 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ lsls r6, r6, #22 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -230356,19 +230356,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (323748 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (32374c ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 72f134 │ │ │ │ + bl 72f164 │ │ │ │ cbnz r0, 3236ea │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -230402,25 +230402,25 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 443e88 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #52] @ 0x34 │ │ │ │ + ldr r0, [r2, #56] @ 0x38 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r2, [r3, r2] │ │ │ │ + strb r2, [r7, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, pc, #1000 @ (adr r0, 323b34 ) │ │ │ │ + add r1, pc, #104 @ (adr r1, 3237b4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r5, r5] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #16] │ │ │ │ + ldr r6, [r3, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (3237e0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -230429,26 +230429,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (3237e8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #104] @ (3237ec ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (3237f0 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #88] @ (3237f4 ) │ │ │ │ ldr r3, [pc, #88] @ (3237f8 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -230467,23 +230467,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ + ldr r0, [r3, #44] @ 0x2c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r6, [r3, r7] │ │ │ │ + strh r6, [r7, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, pc, #248 @ (adr r0, 3238e4 ) │ │ │ │ + add r0, pc, #376 @ (adr r0, 323964 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r5, #2 │ │ │ │ + lsrs r6, r1, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #856] @ 0x358 │ │ │ │ + ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1, #18 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ @@ -230497,25 +230497,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (323840 ) │ │ │ │ ldr r0, [pc, #40] @ (323844 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 73317c │ │ │ │ - bl 72f224 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72f254 │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730aac │ │ │ │ - strh r2, [r7, r4] │ │ │ │ + b.w 730adc │ │ │ │ + strh r2, [r3, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #624] @ 0x270 │ │ │ │ + ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (3238a4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -230524,60 +230524,60 @@ │ │ │ │ ldr r1, [pc, #76] @ (3238ac ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #60] @ (3238b0 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ ldr r2, [pc, #44] @ (3238b4 ) │ │ │ │ ldr r1, [pc, #44] @ (3238b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e3f0 │ │ │ │ - ldr r0, [r1, #28] │ │ │ │ + b.w 72e420 │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r5, #124] @ 0x7c │ │ │ │ + ldr r4, [r1, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r3, #124] @ 0x7c │ │ │ │ + str r2, [r7, #124] @ 0x7c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r0, [r1, r3] │ │ │ │ + strh r0, [r5, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #160] @ 0xa0 │ │ │ │ + ldr r7, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3238e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ lsls r4, r6, #15 │ │ │ │ lsls r1, r7, #1 │ │ │ │ addw r1, r1, #906 @ 0x38a │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ ldr.w r2, [r0, #1936] @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ cbz r2, 323912 │ │ │ │ @@ -230602,17 +230602,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [r0, #116] @ 0x74 │ │ │ │ + str r2, [r4, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3239cc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -230631,16 +230631,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 73317c │ │ │ │ - bl 72f224 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72f254 │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 530564 │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 28b99c │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -230657,40 +230657,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r4, [r6, #12] │ │ │ │ + ldr r4, [r2, #16] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r3, r7] │ │ │ │ + str r0, [r7, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #232] @ 0xe8 │ │ │ │ + ldr r6, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #328] @ 323b48 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #324] @ (323b4c ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #324] @ (323b50 ) │ │ │ │ ldr r1, [pc, #324] @ (323b54 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 323b22 │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -230732,18 +230732,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72f134 │ │ │ │ + bl 72f164 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 323b2c │ │ │ │ ldr r0, [pc, #184] @ (323b68 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -230798,29 +230798,29 @@ │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, r0] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ + ldr r2, [r6, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsls r6, r4, #24 │ │ │ │ + lsls r6, r0, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r7, [sp, #312] @ 0x138 │ │ │ │ + str r7, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r7, #96] @ 0x60 │ │ │ │ + str r4, [r3, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r1, r3] │ │ │ │ + str r6, [r5, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [sp, #176] @ 0xb0 │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r5, #92] @ 0x5c │ │ │ │ + str r0, [r1, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -230831,27 +230831,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (323c0c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #116] @ (323c10 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (323c14 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #4 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #92] @ (323c18 ) │ │ │ │ ldr r2, [pc, #96] @ (323c1c ) │ │ │ │ ldr r3, [pc, #96] @ (323c20 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ @@ -230862,35 +230862,35 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r3, #108] @ 0x6c │ │ │ │ + str r0, [r7, #108] @ 0x6c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r7, [pc, #792] @ (323f24 ) │ │ │ │ + ldr r7, [pc, #920] @ (323fa4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ldr r4, [sp, #280] @ 0x118 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r2, #18 │ │ │ │ + lsls r6, r6, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r5, [sp, #760] @ 0x2f8 │ │ │ │ + str r5, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r3, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ stc2 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ lsls r6, r6, #3 │ │ │ │ lsls r1, r7, #1 │ │ │ │ eor.w r0, ip, r6, asr #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -230904,25 +230904,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (323cc8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #120] @ (323ccc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (323cd0 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #104] @ (323cd4 ) │ │ │ │ ldr r3, [pc, #108] @ (323cd8 ) │ │ │ │ ldr r1, [pc, #108] @ (323cdc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (323ce0 ) │ │ │ │ @@ -230937,36 +230937,36 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r0, [r4, #96] @ 0x60 │ │ │ │ + str r0, [r0, #100] @ 0x64 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r7, [pc, #56] @ (323d00 ) │ │ │ │ + ldr r7, [pc, #184] @ (323d80 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r3, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r3, #15 │ │ │ │ + lsls r6, r7, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r5, [sp, #24] │ │ │ │ + str r5, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldc2l 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r7, #1 │ │ │ │ strd r0, r0, [lr, #920]! @ 0x398 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -230983,22 +230983,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r9, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrh.w r8, [r0, #110] @ 0x6e │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.n 323d9a │ │ │ │ cmp.w r8, #4 │ │ │ │ bne.n 323da0 │ │ │ │ ldr.w fp, [pc, #116] @ 323db0 │ │ │ │ addw r6, r9, #3640 @ 0xe38 │ │ │ │ @@ -231012,23 +231012,23 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ strd r9, r4, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 7308b4 │ │ │ │ + bl 7308e4 │ │ │ │ ldr r2, [pc, #84] @ (323dbc ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ adds r6, #32 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 323d54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -231036,38 +231036,38 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 323d38 │ │ │ │ bl 323918 │ │ │ │ - lsls r2, r7, #12 │ │ │ │ + lsls r2, r3, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #400] @ 0x190 │ │ │ │ + str r4, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r3, #84] @ 0x54 │ │ │ │ + str r4, [r7, #84] @ 0x54 │ │ │ │ lsls r5, r5, #1 │ │ │ │ sdiv pc, fp, pc │ │ │ │ - str r4, [r3, #52] @ 0x34 │ │ │ │ + str r4, [r7, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r4, #52] @ 0x34 │ │ │ │ + str r0, [r0, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r4, #44] @ 0x2c │ │ │ │ + str r6, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (323de4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ vshr.u32 q0, q12, #20 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (323e60 ) │ │ │ │ @@ -231075,25 +231075,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (323e68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #92] @ (323e6c ) │ │ │ │ ldr r1, [pc, #92] @ (323e70 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (323e74 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (323e78 ) │ │ │ │ ldr r1, [pc, #76] @ (323e7c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -231110,25 +231110,25 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e27c │ │ │ │ - str r4, [r1, #76] @ 0x4c │ │ │ │ + b.w 72e2ac │ │ │ │ + str r4, [r5, #76] @ 0x4c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r5, [pc, #328] @ (323fb0 ) │ │ │ │ + ldr r5, [pc, #456] @ (324030 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r1, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - lsls r1, r3, #1 │ │ │ │ str r2, [r7, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #29 │ │ │ │ @@ -231148,31 +231148,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (323ee0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r4, #64] @ 0x40 │ │ │ │ + str r2, [r0, #68] @ 0x44 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r0, #36] @ 0x24 │ │ │ │ + str r0, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r4, #36] @ 0x24 │ │ │ │ + str r2, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 323f1c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231180,24 +231180,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (323f24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7e8f70 │ │ │ │ - str r6, [r1, #60] @ 0x3c │ │ │ │ + b.w 7e8fa0 │ │ │ │ + str r6, [r5, #60] @ 0x3c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r4, #32] │ │ │ │ + str r4, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r7, #32] │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 323f60 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231205,24 +231205,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (323f68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7034e8 │ │ │ │ + b.w 703518 │ │ │ │ nop │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ + str r2, [r5, #56] @ 0x38 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r5, #24] │ │ │ │ + str r0, [r1, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r1, #28] │ │ │ │ + str r2, [r5, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 323fbc │ │ │ │ sub sp, #8 │ │ │ │ @@ -231233,31 +231233,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r4 │ │ │ │ - bl 7035c4 │ │ │ │ + bl 7035f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [r0, #52] @ 0x34 │ │ │ │ + str r6, [r4, #52] @ 0x34 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [r7, #20] │ │ │ │ + str r6, [r3, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r4, #20] │ │ │ │ + str r2, [r0, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 324018 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231265,33 +231265,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (324020 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 32400e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28bcc0 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r1, #48] @ 0x30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r0, #20] │ │ │ │ + str r0, [r4, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r3, #20] │ │ │ │ + str r2, [r7, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 324098 │ │ │ │ sub sp, #16 │ │ │ │ @@ -231302,27 +231302,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (3240a0 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (3240a4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #80] @ (3240a8 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 324070 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 703418 │ │ │ │ + b.w 703448 │ │ │ │ ldr r2, [pc, #56] @ (3240ac ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 324060 │ │ │ │ ldr r2, [pc, #52] @ (3240b0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -231330,33 +231330,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 324060 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (3240b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 324060 │ │ │ │ nop │ │ │ │ - str r6, [r1, #40] @ 0x28 │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [r0, #12] │ │ │ │ + str r6, [r4, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r4, #8] │ │ │ │ + str r6, [r0, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #920] @ (324440 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #12] │ │ │ │ + str r0, [r5, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 324168 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231367,15 +231367,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (324174 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #140] @ (324178 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 324144 │ │ │ │ cmp r5, #1 │ │ │ │ @@ -231383,66 +231383,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 32410e │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 32412e │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 703398 │ │ │ │ + b.w 7033c8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 703364 │ │ │ │ + b.w 703394 │ │ │ │ blx 28bcc4 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 703398 │ │ │ │ + b.w 7033c8 │ │ │ │ ldr r3, [pc, #52] @ (32417c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3240f4 │ │ │ │ ldr r3, [pc, #48] @ (324180 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3240f4 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (324184 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3240f4 │ │ │ │ nop │ │ │ │ - str r2, [r7, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r2, #0] │ │ │ │ - lsls r1, r3, #1 │ │ │ │ str r4, [r6, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ + str r4, [r2, #4] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #328] @ (3242c0 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ + str r2, [r0, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (32426c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -231454,69 +231454,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (324278 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 7e90e4 │ │ │ │ + bl 7e9114 │ │ │ │ cbnz r0, 3241da │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 7e8bb8 │ │ │ │ + bl 7e8be8 │ │ │ │ ldr r3, [pc, #148] @ (32427c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 324246 │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 3241c4 │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #124] @ (324280 ) │ │ │ │ ldr r2, [pc, #124] @ (324284 ) │ │ │ │ ldr r1, [pc, #128] @ (324288 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3241c4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7035c4 │ │ │ │ + bl 7035f4 │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3241c4 │ │ │ │ ldr r2, [pc, #88] @ (32428c ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9558 │ │ │ │ + bl 7e9588 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 3241c4 │ │ │ │ ldr r3, [pc, #72] @ (324290 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3241f0 │ │ │ │ @@ -231526,38 +231526,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3241f0 │ │ │ │ ldr r0, [pc, #60] @ (324298 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3241f0 │ │ │ │ - str r2, [r5, #16] │ │ │ │ + str r2, [r1, #20] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r2, [r3, r6] │ │ │ │ + ldrsh r2, [r7, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r7, r5] │ │ │ │ + ldrsh r2, [r3, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [pc, #512] @ (32447c ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #12] │ │ │ │ + str r4, [r4, #12] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r4, [r4, r3] │ │ │ │ - lsls r1, r3, #1 │ │ │ │ ldrsh r4, [r0, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ + ldrsh r4, [r4, r4] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 323e94 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r1, r5] │ │ │ │ + ldrsh r0, [r5, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (32433c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -231567,74 +231567,74 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #124] @ (324348 ) │ │ │ │ ldr r1, [pc, #124] @ (32434c ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #96] @ (324350 ) │ │ │ │ ldr r1, [pc, #100] @ (324354 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 32432c │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 324316 │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 81ca30 │ │ │ │ + b.w 81ca60 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 7e930c │ │ │ │ + bl 7e933c │ │ │ │ b.n 324302 │ │ │ │ - str r6, [r2, #0] │ │ │ │ + str r6, [r6, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r4, [r5, r1] │ │ │ │ + ldrsh r4, [r1, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r0, r2] │ │ │ │ + ldrsh r6, [r4, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [pc, #520] @ (324554 ) │ │ │ │ + ldr r0, [pc, #648] @ (3245d4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #904] @ 0x388 │ │ │ │ + str r5, [sp, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r7, r7] │ │ │ │ - lsls r1, r3, #1 │ │ │ │ ldrsh r6, [r3, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ + ldrsh r6, [r7, r0] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (324430 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #200] @ (324434 ) │ │ │ │ @@ -231644,36 +231644,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 73317c │ │ │ │ - bl 7333e0 │ │ │ │ + bl 7331ac │ │ │ │ + bl 733410 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 3243dc │ │ │ │ ldr r2, [pc, #152] @ (32443c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (324440 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (324444 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 324406 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -231688,39 +231688,39 @@ │ │ │ │ ldr r3, [pc, #96] @ (32444c ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (324450 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (324454 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3243c8 │ │ │ │ blx 28bcc4 │ │ │ │ ldr r2, [pc, #76] @ (324458 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e9558 │ │ │ │ + bl 7e9588 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsh r4, [r3, r5] │ │ │ │ + ldrsh r4, [r7, r5] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r2, [r7, r5] │ │ │ │ + ldrb r2, [r3, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r3, r6] │ │ │ │ + ldrb r4, [r7, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @@ -231741,42 +231741,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #240] @ (324584 ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 3244d2 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 324548 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 7e90e4 │ │ │ │ + bl 7e9114 │ │ │ │ cbz r0, 324532 │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 324510 │ │ │ │ ldr r1, [pc, #164] @ (324588 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -231785,32 +231785,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (324590 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 703364 │ │ │ │ + b.w 703394 │ │ │ │ ldr r5, [pc, #128] @ (324594 ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (324598 ) │ │ │ │ ldr r1, [pc, #128] @ (32459c ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (3245a0 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -231818,42 +231818,42 @@ │ │ │ │ ldr r4, [pc, #88] @ (3245a4 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, r1] │ │ │ │ + ldrb r2, [r3, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r3, r2] │ │ │ │ + ldrb r4, [r7, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r1, r1] │ │ │ │ + ldrsh r6, [r5, r1] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r4, [r2, r2] │ │ │ │ + ldrb r4, [r6, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r5, r2] │ │ │ │ + ldrb r2, [r1, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - ldrb r6, [r2, r2] │ │ │ │ + ldrb r6, [r6, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (324668 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -231863,80 +231863,80 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 7e90e4 │ │ │ │ + bl 7e9114 │ │ │ │ cbz r0, 324622 │ │ │ │ cbz r4, 324638 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #136] @ (324674 ) │ │ │ │ ldr r1, [pc, #136] @ (324678 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 324664 │ │ │ │ ldr r3, [pc, #120] @ (32467c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (324680 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (324684 ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (324688 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 324604 │ │ │ │ - ldrb r2, [r1, r4] │ │ │ │ + ldrb r2, [r5, r4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r0, [r4, r5] │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r7, r5] │ │ │ │ + ldrh r0, [r0, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r0, r4] │ │ │ │ + ldrh r0, [r3, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r4, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ + ldrh r0, [r0, r5] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -231946,15 +231946,15 @@ │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3246ac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ @ instruction: 0xf73e0078 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ bne.n 324722 │ │ │ │ push {lr} │ │ │ │ @@ -231974,18 +231974,18 @@ │ │ │ │ str.w r1, [r0, #988] @ 0x3dc │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 32475a │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #928 @ 0x3a0 │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -232032,15 +232032,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ cbz r2, 32480c │ │ │ │ ldr r3, [pc, #156] @ (32484c ) │ │ │ │ cmp r2, #2 │ │ │ │ vldr d7, [pc, #132] @ 324838 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -232063,15 +232063,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (324850 ) │ │ │ │ ldr r2, [pc, #108] @ (324854 ) │ │ │ │ ldr r1, [pc, #108] @ (324858 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -232080,41 +232080,41 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #76] @ (324860 ) │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, r3] │ │ │ │ + ldrh r6, [r0, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r0, r7] │ │ │ │ + ldrh r0, [r4, r7] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r4, [r7, r2] │ │ │ │ + ldrh r4, [r3, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xf62c0078 │ │ │ │ mrc2 15, 5, pc, cr3, cr15, {7} │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr13, cr15, {7} │ │ │ │ - ldrh r6, [r2, r2] │ │ │ │ + ldrh r6, [r6, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r6, r1] │ │ │ │ + ldrh r6, [r2, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 3248b4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -232122,35 +232122,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3248bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #44] @ (3248c0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (3248c4 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #36] @ (3248c8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - ldrh r2, [r3, r3] │ │ │ │ + ldrh r2, [r7, r3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmn r0, r2 │ │ │ │ + cmn r0, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r5, #56] @ 0x38 │ │ │ │ + ldrh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ svc 238 @ 0xee │ │ │ │ lsls r6, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -232164,60 +232164,60 @@ │ │ │ │ ldr r1, [pc, #84] @ (324938 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (32493c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #72] @ (324940 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r6, #960 @ 0x3c0 │ │ │ │ bl 339474 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 339524 │ │ │ │ - ldrh r4, [r6, r1] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [r6, r5] │ │ │ │ - lsls r1, r3, #1 │ │ │ │ ldr r2, [r2, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - orn r0, r2, #88 @ 0x58 │ │ │ │ - orr.w r0, r4, #88 @ 0x58 │ │ │ │ + ldr r2, [r6, r6] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + eor.w r0, r2, #88 @ 0x58 │ │ │ │ + orn r0, r4, #88 @ 0x58 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 3249ac │ │ │ │ ldr r2, [pc, #84] @ (3249b0 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #84] @ (3249b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ sub.w r1, r2, #8 │ │ │ │ clz r1, r1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ orr.w r3, r3, r1, lsl #1 │ │ │ │ @@ -232231,19 +232231,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r7, r7] │ │ │ │ + ldrh r2, [r3, r0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [r7, r3] │ │ │ │ + ldr r0, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldr r6, [r6, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #316] @ (324b08 ) │ │ │ │ @@ -232286,15 +232286,15 @@ │ │ │ │ orrne.w r1, r1, #1 │ │ │ │ orr.w r1, r1, #4 │ │ │ │ str.w r1, [r3, #988] @ 0x3dc │ │ │ │ bne.n 324a96 │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 324a9e │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r2, [pc, #200] @ (324b14 ) │ │ │ │ ldr r3, [pc, #188] @ (324b0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -232332,15 +232332,15 @@ │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ b.n 324a1c │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7e8bd0 │ │ │ │ + bl 7e8c00 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ str.w r4, [r3, #984] @ 0x3d8 │ │ │ │ b.n 324a1c │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -232349,31 +232349,31 @@ │ │ │ │ b.n 324a1c │ │ │ │ ldr r1, [pc, #40] @ (324b1c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (324b20 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 324ab4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ negs r6, r4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ negs r6, r2 │ │ │ │ lsls r3, r5, #3 │ │ │ │ rors r6, r5 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r1] │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r6, [r7, r7] │ │ │ │ + ldr r6, [r3, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 324b78 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ adds r2, #1 │ │ │ │ @@ -232390,70 +232390,70 @@ │ │ │ │ mov.w ip, ip, lsr #5 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ orr.w r2, r2, ip, lsl #1 │ │ │ │ orr.w r2, r2, #21 │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r0, [pc, #4] @ (324b80 ) │ │ │ │ add r0, pc │ │ │ │ b.w 28be80 │ │ │ │ - ldrsb r2, [r3, r6] │ │ │ │ + ldrsb r2, [r7, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #956] @ 0x3bc │ │ │ │ mvns r0, r0 │ │ │ │ and.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (324ba0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ @ instruction: 0xf2de0078 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #64] @ 324bf8 │ │ │ │ ldr r2, [pc, #64] @ (324bfc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (324c00 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #52] @ (324c04 ) │ │ │ │ ldr r1, [pc, #56] @ (324c08 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (324c0c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #44] @ (324c10 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - ldrsb r6, [r5, r7] │ │ │ │ + ldr r6, [r1, r0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r7, #148 @ 0x94 │ │ │ │ + subs r7, #180 @ 0xb4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r6, #30] │ │ │ │ + ldrh r2, [r2, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2940078 │ │ │ │ ble.n 324c2c │ │ │ │ @@ -232470,15 +232470,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #60] @ 324c80 │ │ │ │ ldr r2, [pc, #76] @ (324c94 ) │ │ │ │ mov r3, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r0 │ │ │ │ @@ -232490,33 +232490,33 @@ │ │ │ │ ldr r2, [pc, #52] @ (324c98 ) │ │ │ │ ldr r1, [pc, #56] @ (324c9c ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 339524 │ │ │ │ nop │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r0, r6] │ │ │ │ + ldrsb r0, [r4, r6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r2, [r4, r4] │ │ │ │ + ldrsb r2, [r0, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r4, [r7, r3] │ │ │ │ + ldrsb r4, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xf22a0078 │ │ │ │ - ldcl 0, cr0, [sl], {88} @ 0x58 │ │ │ │ - stcl 0, cr0, [lr], #352 @ 0x160 │ │ │ │ + ldcl 0, cr0, [sl], #352 @ 0x160 │ │ │ │ + stc 0, cr0, [lr, #-352] @ 0xfffffea0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 324cd2 │ │ │ │ @@ -232536,19 +232536,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (324cf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r2, [r2, r3] │ │ │ │ + ldrsb r2, [r6, r3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r0, [r0, r2] │ │ │ │ + ldrsb r0, [r4, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r4, [r2, r2] │ │ │ │ + ldrsb r4, [r6, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (324d94 ) │ │ │ │ @@ -232590,34 +232590,34 @@ │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #21 │ │ │ │ bpl.n 324d40 │ │ │ │ ldr r0, [pc, #52] @ (324da8 ) │ │ │ │ bic.w r2, r2, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 324d40 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #3 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - bl 7e8bd0 │ │ │ │ + bl 7e8c00 │ │ │ │ b.n 324d40 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #46 @ 0x2e │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #248 @ 0xf8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r0] │ │ │ │ + ldrsb r2, [r6, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -232653,21 +232653,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #20] @ (324e2c ) │ │ │ │ bic.w r2, r4, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 324dec │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, r6] │ │ │ │ + strb r4, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 324e78 │ │ │ │ sub sp, #12 │ │ │ │ @@ -232675,31 +232675,31 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #52] @ (324e80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ strd r2, r3, [r0, #952] @ 0x3b8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r2, [r4, r5] │ │ │ │ + strb r2, [r0, r6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r0, [r4, r3] │ │ │ │ + strb r0, [r0, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r7, r3] │ │ │ │ + strb r6, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 324ee8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -232707,49 +232707,49 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #80] @ (324ef0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ (324ef4 ) │ │ │ │ ldr r2, [pc, #56] @ (324ef8 ) │ │ │ │ ldr r1, [pc, #56] @ (324efc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r6, [r1, r4] │ │ │ │ + strb r6, [r5, r4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r1, r2] │ │ │ │ + strb r4, [r5, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r4, r2] │ │ │ │ + strb r6, [r0, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [pc], {255} @ 0xff │ │ │ │ ldc2l 15, cr15, [r7, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ ldr r0, [pc, #4] @ (324f08 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ands.w r0, sl, #120 @ 0x78 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #256] @ (325020 ) │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -232785,33 +232785,33 @@ │ │ │ │ add.w r2, r2, #16 │ │ │ │ add r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r7, #1 │ │ │ │ movne r7, #2 │ │ │ │ adds r4, #6 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ strd r0, r7, [sp, #32] │ │ │ │ add r4, r7 │ │ │ │ mov.w r0, #51712 @ 0xca00 │ │ │ │ movt r0, #15258 @ 0x3b9a │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [sp, #28] │ │ │ │ smull r0, r1, r4, r0 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #1016] @ 0x3f8 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r5, #1024 @ 0x400 │ │ │ │ - bl 7e8d4c │ │ │ │ + bl 7e8d7c │ │ │ │ ldr r3, [pc, #112] @ (32502c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 324fe8 │ │ │ │ ldr r2, [pc, #108] @ (325030 ) │ │ │ │ ldr r3, [pc, #92] @ (325024 ) │ │ │ │ add r2, pc │ │ │ │ @@ -232844,15 +232844,15 @@ │ │ │ │ ldr.w r1, [r5, #1064] @ 0x428 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (32503c ) │ │ │ │ ldrd r4, r5, [r5, #1016] @ 0x3f8 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 324fc2 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ subs r5, #26 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #22 │ │ │ │ @@ -232861,15 +232861,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #118 @ 0x76 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, r7] │ │ │ │ + strb r2, [r3, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #112] @ (3250c0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -232916,25 +232916,25 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 325092 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (3250d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 325092 │ │ │ │ subs r3, #236 @ 0xec │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, fp │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, r6] │ │ │ │ + strh r0, [r3, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r1, r3, [r0, #984] @ 0x3d8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -232952,27 +232952,27 @@ │ │ │ │ it eq │ │ │ │ cmpeq r2, #2 │ │ │ │ ite eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ cbz r1, 325132 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [pc, #112] @ (32518c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 325164 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [pc, #84] @ (32518c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325120 │ │ │ │ ldr r3, [pc, #76] @ (325190 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -232984,87 +232984,87 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 325120 │ │ │ │ ldr r0, [pc, #64] @ (325198 ) │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #52] @ (32519c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325120 │ │ │ │ ldr r3, [pc, #36] @ (325194 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 325120 │ │ │ │ ldr r0, [pc, #36] @ (3251a0 ) │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, r6] │ │ │ │ + strh r2, [r5, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r4, [r4, r5] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, r4] │ │ │ │ + strh r6, [r1, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (325200 ) │ │ │ │ ldr r2, [pc, #76] @ (325204 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (325208 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #64] @ (32520c ) │ │ │ │ ldr r1, [pc, #68] @ (325210 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #56] @ (325214 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #48] @ (325218 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + strh r4, [r0, r1] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r1, #150 @ 0x96 │ │ │ │ + subs r1, #182 @ 0xb6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 3251f4 │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -233099,24 +233099,24 @@ │ │ │ │ ubfx r2, r2, #12, #4 │ │ │ │ sub sp, #8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r2, r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ - b.w 88eb84 │ │ │ │ + b.w 88ebb4 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -233146,29 +233146,29 @@ │ │ │ │ ldr.w r1, [r4, #972] @ 0x3cc │ │ │ │ ldr.w r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ bic.w r1, r1, r3 │ │ │ │ str.w r1, [r4, #968] @ 0x3c8 │ │ │ │ cbz r1, 325328 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [pc, #264] @ (325414 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3253e4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [pc, #228] @ (325414 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325314 │ │ │ │ ldr r3, [pc, #224] @ (325418 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -233181,15 +233181,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 325314 │ │ │ │ ldr r0, [pc, #212] @ (325420 ) │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ bl 3250d4 │ │ │ │ ldr.w r1, [r4, #972] @ 0x3cc │ │ │ │ orr.w r1, r1, #1 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ b.n 3252f2 │ │ │ │ ldrb.w r3, [r4, #946] @ 0x3b2 │ │ │ │ ubfx r1, r1, #8, #3 │ │ │ │ @@ -233214,15 +233214,15 @@ │ │ │ │ bmi.n 3253c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3250d4 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ b.n 3252ee │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r4, #1064] @ 0x428 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r1, r1, #4, #3 │ │ │ │ adds r1, #1 │ │ │ │ bl 325040 │ │ │ │ @@ -233242,29 +233242,29 @@ │ │ │ │ bpl.n 325314 │ │ │ │ ldr r0, [pc, #44] @ (325428 ) │ │ │ │ ldr.w r2, [r4, #968] @ 0x3c8 │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ subs r1, #92 @ 0x5c │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, r7] │ │ │ │ + strh r0, [r2, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r1, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, r4] │ │ │ │ + str r2, [r5, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r1, 32543c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -233277,15 +233277,15 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldrd r0, r2, [r0, #980] @ 0x3d4 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb r1, [r0, r2] │ │ │ │ ldr.w r0, [r3, #984] @ 0x3d8 │ │ │ │ ldr.w r1, [r3, #992] @ 0x3e0 │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r2, [r3, #940] @ 0x3ac │ │ │ │ str.w r1, [r3, #984] @ 0x3d8 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ str.w r2, [r3, #940] @ 0x3ac │ │ │ │ add sp, #12 │ │ │ │ @@ -233320,15 +233320,15 @@ │ │ │ │ ble.n 3254ec │ │ │ │ ldr.w r2, [r4, #980] @ 0x3d4 │ │ │ │ ldrb.w r1, [r5, #1]! │ │ │ │ strb r1, [r2, r3] │ │ │ │ ldr.w r0, [r4, #984] @ 0x3d8 │ │ │ │ ldr.w r1, [r4, #992] @ 0x3e0 │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ cmp r6, r5 │ │ │ │ mov r3, r1 │ │ │ │ str.w r1, [r4, #984] @ 0x3d8 │ │ │ │ bne.n 3254ca │ │ │ │ mov r0, r4 │ │ │ │ bl 32524c │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ @@ -233384,27 +233384,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 325530 │ │ │ │ ldr r0, [pc, #36] @ (3255a8 ) │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ b.n 325530 │ │ │ │ nop │ │ │ │ adds r7, #24 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #448] @ (325764 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #920] @ (325944 ) │ │ │ │ + str r6, [r0, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 32562c │ │ │ │ sub sp, #20 │ │ │ │ @@ -233412,54 +233412,54 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #108] @ (325634 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b65c │ │ │ │ ldr r3, [pc, #88] @ (325638 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ str.w r5, [r4, #1012] @ 0x3f4 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (32563c ) │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (325640 ) │ │ │ │ ldr r1, [pc, #56] @ (325644 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [pc, #104] @ (325698 ) │ │ │ │ + ldr r6, [pc, #232] @ (325718 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r7, [pc, #912] @ (3259c4 ) │ │ │ │ + str r4, [r0, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #1016] @ (325a30 ) │ │ │ │ + str r6, [r3, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ mcr2 15, 1, pc, cr5, cr15, {7} @ │ │ │ │ mrc2 15, 3, pc, cr1, cr15, {7} │ │ │ │ stc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -233473,24 +233473,24 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #132] @ (3256f4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #128] @ (3256f8 ) │ │ │ │ add r5, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #76] @ 3256d8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #108] @ (3256fc ) │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ vstr d7, [r4, #1016] @ 0x3f8 │ │ │ │ @@ -233518,23 +233518,23 @@ │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #512] @ (3258ec ) │ │ │ │ + ldr r5, [pc, #640] @ (32596c ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 325ca4 │ │ │ │ + b.n 325ce4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 325cd0 │ │ │ │ + b.n 325d10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [pc, #344] @ (325850 ) │ │ │ │ + ldr r7, [pc, #472] @ (3258d0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #192] @ (3257bc ) │ │ │ │ + ldr r7, [pc, #320] @ (32583c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia.w r0, {r3, r4, r5, r6} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #208] @ (3257e0 ) │ │ │ │ @@ -233543,15 +233543,15 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #208] @ (3257e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w ip, [pc, #196] @ 3257ec │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #192] @ (3257f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r2, ip, #168 @ 0xa8 │ │ │ │ add.w ip, ip, #528 @ 0x210 │ │ │ │ add r5, pc │ │ │ │ @@ -233605,33 +233605,33 @@ │ │ │ │ bpl.n 3257a0 │ │ │ │ ldr r0, [pc, #52] @ (325800 ) │ │ │ │ ldr.w r2, [r4, #992] @ 0x3e0 │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #800] @ (325b04 ) │ │ │ │ + ldr r4, [pc, #928] @ (325b84 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r6, [pc, #600] @ (325a40 ) │ │ │ │ + ldr r6, [pc, #728] @ (325ac0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #696] @ (325aa4 ) │ │ │ │ + ldr r6, [pc, #824] @ (325b24 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 3257cc │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r5, #4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #40] @ (32582c ) │ │ │ │ + ldr r6, [pc, #168] @ (3258ac ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r4, [pc, #1104] @ 325c68 │ │ │ │ subs.w r5, r2, #20 │ │ │ │ @@ -233677,15 +233677,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 325a90 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #1004] @ (325c7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r5, [r7, #920] @ 0x398 │ │ │ │ b.n 325a90 │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 32582e │ │ │ │ add r1, pc, #8 @ (adr r1, 3258ac ) │ │ │ │ ldr.w r5, [r1, r5, lsl #2] │ │ │ │ add r1, r5 │ │ │ │ @@ -233720,15 +233720,15 @@ │ │ │ │ ldr r3, [pc, #876] @ (325c70 ) │ │ │ │ bic.w r1, r1, #1 │ │ │ │ str.w r1, [r0, #936] @ 0x3a8 │ │ │ │ ldr.w r5, [r0, #956] @ 0x3bc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r8, r3 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3250d4 │ │ │ │ ldr r2, [pc, #860] @ (325c80 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ adds r2, #168 @ 0xa8 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ @@ -233754,15 +233754,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 325a90 │ │ │ │ ldr r0, [pc, #800] @ (325c84 ) │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 325a90 │ │ │ │ ldr r5, [pc, #784] @ (325c88 ) │ │ │ │ ldr.w lr, [r0, #1064] @ 0x428 │ │ │ │ movs r0, #0 │ │ │ │ add r5, pc │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -233845,15 +233845,15 @@ │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 325a90 │ │ │ │ ldr r0, [pc, #584] @ (325c90 ) │ │ │ │ movs r2, #24 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r5, [r6, #944] @ 0x3b0 │ │ │ │ b.n 325a90 │ │ │ │ ldr r2, [pc, #564] @ (325c94 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ ldr.w r5, [r0, #940] @ 0x3ac │ │ │ │ add r2, pc │ │ │ │ @@ -233900,15 +233900,15 @@ │ │ │ │ beq.n 325b6e │ │ │ │ ldr.w r3, [r6, #980] @ 0x3d4 │ │ │ │ ldr.w r1, [r6, #992] @ 0x3e0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldrb r3, [r3, r0] │ │ │ │ adds r0, #1 │ │ │ │ mov r9, r3 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r1, [r6, #988] @ 0x3dc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 325b96 │ │ │ │ cmp r1, r5 │ │ │ │ iteee ls │ │ │ │ subls r1, r5, r1 │ │ │ │ @@ -233983,15 +233983,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 325aea │ │ │ │ ldr r0, [pc, #264] @ (325cb4 ) │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r5, r1, [r6, #984] @ 0x3d8 │ │ │ │ b.n 325aea │ │ │ │ ldr r3, [pc, #248] @ (325cb8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325b70 │ │ │ │ @@ -233999,15 +233999,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 325b70 │ │ │ │ ldr r0, [pc, #232] @ (325cbc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 325b70 │ │ │ │ ldr r2, [pc, #148] @ (325c74 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 325a90 │ │ │ │ ldr r2, [pc, #140] @ (325c78 ) │ │ │ │ @@ -234018,15 +234018,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (325cc0 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ movs r2, #20 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 325a90 │ │ │ │ ldr r3, [pc, #184] @ (325cc4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3259ac │ │ │ │ ldr r3, [pc, #96] @ (325c78 ) │ │ │ │ @@ -234034,15 +234034,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3259ac │ │ │ │ ldr r0, [pc, #164] @ (325cc8 ) │ │ │ │ mov r1, lr │ │ │ │ movs r3, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w lr, [r6, #1064] @ 0x428 │ │ │ │ ldr.w ip, [r7] │ │ │ │ b.n 3259ac │ │ │ │ ldr r2, [pc, #56] @ (325c74 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -234055,38 +234055,38 @@ │ │ │ │ ldr r0, [pc, #120] @ (325ccc ) │ │ │ │ movs r4, #0 │ │ │ │ movs r5, #0 │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ mov r1, lr │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3259cc │ │ │ │ nop │ │ │ │ adds r4, #26 │ │ │ │ lsls r3, r5, #3 │ │ │ │ b.n 325a40 │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #496] @ (325e70 ) │ │ │ │ + ldr r5, [pc, #624] @ (325ef0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 325870 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r4, [pc, #648] @ (325f10 ) │ │ │ │ + ldr r4, [pc, #776] @ (325f90 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 3257c8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ b.n 3256d0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r3, [pc, #760] @ (325f8c ) │ │ │ │ + ldr r3, [pc, #888] @ (32600c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 325600 │ │ │ │ lsls r0, r7, #1 │ │ │ │ b.n 3254b0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ b.n 326494 │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -234096,27 +234096,27 @@ │ │ │ │ lsls r0, r7, #1 │ │ │ │ b.n 326440 │ │ │ │ lsls r0, r7, #1 │ │ │ │ b.n 326424 │ │ │ │ lsls r0, r7, #1 │ │ │ │ asrs r4, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #560] @ (325ee8 ) │ │ │ │ + ldr r2, [pc, #688] @ (325f68 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #560] @ (325ef0 ) │ │ │ │ + ldr r2, [pc, #688] @ (325f70 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #56] @ (325cfc ) │ │ │ │ + ldr r2, [pc, #184] @ (325d7c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #384] @ (325e4c ) │ │ │ │ + ldr r2, [pc, #512] @ (325ecc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #720] @ (325fa0 ) │ │ │ │ + ldr r1, [pc, #848] @ (326020 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #872] @ (32604c ) │ │ │ │ mov r4, r3 │ │ │ │ @@ -234224,15 +234224,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 325d34 │ │ │ │ strd r8, lr, [sp] │ │ │ │ ldr r0, [pc, #632] @ (326070 ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 325d34 │ │ │ │ sub.w r3, r2, #52 @ 0x34 │ │ │ │ orrs r3, r4 │ │ │ │ beq.w 325f1a │ │ │ │ sub.w r3, r2, #56 @ 0x38 │ │ │ │ orrs r3, r4 │ │ │ │ @@ -234281,32 +234281,32 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 325d68 │ │ │ │ ldr r0, [pc, #460] @ (326078 ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 325d68 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [r6, #976] @ 0x3d0 │ │ │ │ bl 3252c8 │ │ │ │ b.n 325d68 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ - bl 7e90e4 │ │ │ │ + bl 7e9114 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 325d68 │ │ │ │ ldr.w r3, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ add.w r1, sp, #19 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str.w r3, [r6, #936] @ 0x3a8 │ │ │ │ strb.w r8, [sp, #19] │ │ │ │ - bl 7e8bd0 │ │ │ │ + bl 7e8c00 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32601e │ │ │ │ ldr.w r2, [r6, #936] @ 0x3a8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #972] @ 0x3cc │ │ │ │ orr.w r2, r2, #6 │ │ │ │ @@ -234353,15 +234353,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 325d68 │ │ │ │ ldr r0, [pc, #256] @ (326080 ) │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 325d68 │ │ │ │ ldr r1, [pc, #240] @ (326084 ) │ │ │ │ movs r0, #24 │ │ │ │ add r1, pc │ │ │ │ mla r3, r0, r3, r1 │ │ │ │ ldr.w r4, [r3, #168] @ 0xa8 │ │ │ │ b.n 325f5c │ │ │ │ @@ -234387,30 +234387,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 325e58 │ │ │ │ ldr r0, [pc, #160] @ (32608c ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 325e58 │ │ │ │ ldr r3, [pc, #148] @ (326090 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325e42 │ │ │ │ ldr r3, [pc, #100] @ (32606c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 325e42 │ │ │ │ ldr r0, [pc, #128] @ (326094 ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 325e42 │ │ │ │ ldr r3, [pc, #120] @ (326098 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325efa │ │ │ │ ldr r3, [pc, #64] @ (32606c ) │ │ │ │ @@ -234418,15 +234418,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 325efa │ │ │ │ ldr r0, [pc, #100] @ (32609c ) │ │ │ │ ldrb.w r2, [sp, #19] │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 325efa │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ cmp r7, #84 @ 0x54 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 3264ac │ │ │ │ @@ -234439,37 +234439,37 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ b.n 326314 │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #872] @ (3263dc ) │ │ │ │ + ldr r0, [pc, #1000] @ (32645c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #560] @ (3262ac ) │ │ │ │ + ldr r0, [pc, #688] @ (32632c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r7, [pc, #448] @ (326240 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #272] @ (326194 ) │ │ │ │ + ldr r0, [pc, #400] @ (326214 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ svc 136 @ 0x88 │ │ │ │ lsls r0, r7, #1 │ │ │ │ asrs r4, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - bx r3 │ │ │ │ + bx r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - bx pc │ │ │ │ + @ instruction: 0x479e │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - bx r6 │ │ │ │ + bx sl │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003260a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -234477,47 +234477,47 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #156] @ (326154 ) │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ ldr r5, [pc, #156] @ (326158 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72eee4 │ │ │ │ + bl 72ef14 │ │ │ │ ldr r1, [pc, #148] @ (32615c ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ bl 338684 │ │ │ │ ldr r1, [pc, #140] @ (326160 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr r1, [pc, #132] @ (326164 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr r1, [pc, #124] @ (326168 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr r3, [pc, #116] @ (32616c ) │ │ │ │ ldr r2, [pc, #116] @ (326170 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (326174 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #104] @ (326178 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 339870 │ │ │ │ cmp.w r7, #4294967295 @ 0xffffffff │ │ │ │ @@ -234537,83 +234537,83 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmp r0, r2 │ │ │ │ + cmp r0, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - adds r7, #134 @ 0x86 │ │ │ │ + adds r7, #166 @ 0xa6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bxns r3 │ │ │ │ + bxns r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bxns r6 │ │ │ │ + bxns sl │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bx r6 │ │ │ │ + bx sl │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmn r2, r4 │ │ │ │ + orrs r2, r0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bhi.n 3261f0 │ │ │ │ + bhi.n 326230 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 326220 │ │ │ │ + bhi.n 326260 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (32622c ) │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (326188 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ svc 234 @ 0xea │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr.w r3, [r0, #920] @ 0x398 │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ bne.n 3261a0 │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ - b.w 87e58c │ │ │ │ + b.w 87e5bc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #92] @ (326218 ) │ │ │ │ ldr r2, [pc, #96] @ (32621c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (326220 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #84] @ (326224 ) │ │ │ │ ldr r1, [pc, #84] @ (326228 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #68] @ (32622c ) │ │ │ │ ldr r1, [pc, #72] @ (326230 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #60] @ (326234 ) │ │ │ │ ldr r2, [pc, #60] @ (326238 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -234621,23 +234621,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - negs r0, r2 │ │ │ │ + negs r0, r6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r1, #146 @ 0x92 │ │ │ │ + cmp r1, #178 @ 0xb2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r6, #23] │ │ │ │ + strb r2, [r2, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r1, #154 @ 0x9a │ │ │ │ + cmp r1, #186 @ 0xba │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r1, #180 @ 0xb4 │ │ │ │ + cmp r1, #212 @ 0xd4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r1, r2, r5} │ │ │ │ lsls r6, r4, #3 │ │ │ │ svc 114 @ 0x72 │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -234660,15 +234660,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.w 326398 │ │ │ │ ldr r1, [pc, #452] @ (32642c ) │ │ │ │ ldr r0, [pc, #452] @ (326430 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 326398 │ │ │ │ cmp r2, #56 @ 0x38 │ │ │ │ bhi.n 32625a │ │ │ │ addw ip, pc, #12 │ │ │ │ ldr.w lr, [ip, r2, lsl #2] │ │ │ │ add ip, lr │ │ │ │ bx ip │ │ │ │ @@ -234752,15 +234752,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r3, [r1, #956] @ 0x3bc │ │ │ │ b.n 326370 │ │ │ │ add.w r3, r1, #968 @ 0x3c8 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87e570 │ │ │ │ + bl 87e5a0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 326400 │ │ │ │ movs r3, #0 │ │ │ │ b.n 326370 │ │ │ │ ldr.w r3, [r1, #948] @ 0x3b4 │ │ │ │ b.n 326370 │ │ │ │ ldr.w r3, [r1, #964] @ 0x3c4 │ │ │ │ @@ -234768,58 +234768,58 @@ │ │ │ │ ldr.w r3, [r1, #920] @ 0x398 │ │ │ │ b.n 326370 │ │ │ │ ldr.w r3, [r1, #928] @ 0x3a0 │ │ │ │ b.n 326370 │ │ │ │ add.w r1, r1, #968 @ 0x3c8 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 87e598 │ │ │ │ + bl 87e5c8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 87e570 │ │ │ │ + bl 87e5a0 │ │ │ │ lsls r3, r0, #4 │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ b.n 326370 │ │ │ │ add.w r1, r1, #968 @ 0x3c8 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 87e570 │ │ │ │ + bl 87e5a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 326398 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 87e38c │ │ │ │ + bl 87e3bc │ │ │ │ mov r3, r0 │ │ │ │ b.n 326370 │ │ │ │ ldr.w r3, [r1, #940] @ 0x3ac │ │ │ │ b.n 326370 │ │ │ │ ldr.w r3, [r1, #936] @ 0x3a8 │ │ │ │ b.n 326370 │ │ │ │ ldr.w r3, [r1, #932] @ 0x3a4 │ │ │ │ b.n 326370 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87e330 │ │ │ │ + bl 87e360 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, ip, [r1, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r1, #1016] @ 0x3f8 │ │ │ │ and.w r1, ip, r2 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 326370 │ │ │ │ nop │ │ │ │ cmp r1, #234 @ 0xea │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r6, r4 │ │ │ │ + rors r6, r0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 32621c │ │ │ │ + b.n 32625c │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r8, [pc, #144] @ 3264d8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -234832,27 +234832,27 @@ │ │ │ │ ldr r5, [pc, #144] @ (3264e8 ) │ │ │ │ add r2, pc │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r9, r0 │ │ │ │ add r6, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #8 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ - bl 87e1e4 │ │ │ │ + bl 87e214 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r7, #1016 @ 0x3f8 │ │ │ │ bl 339474 │ │ │ │ vldr d7, [pc, #60] @ 3264d0 │ │ │ │ ldr r2, [pc, #84] @ (3264ec ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r7, #752 @ 0x2f0 │ │ │ │ @@ -234862,34 +234862,34 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ bl 52be58 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r7, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 339524 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, r2 │ │ │ │ + add r8, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r7, #190 @ 0xbe │ │ │ │ + subs r7, #222 @ 0xde │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r4, ip │ │ │ │ + add ip, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 3264a0 │ │ │ │ + bmi.n 3264e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 3264c8 │ │ │ │ + bpl.n 326508 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bgt.n 32648c │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -234899,25 +234899,25 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #40] @ (326534 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87e21c │ │ │ │ + b.w 87e24c │ │ │ │ nop │ │ │ │ - subs r7, #6 │ │ │ │ + subs r7, #38 @ 0x26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bics r4, r5 │ │ │ │ + mvns r4, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mvns r6, r1 │ │ │ │ + mvns r6, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 326598 │ │ │ │ sub sp, #20 │ │ │ │ @@ -234925,40 +234925,40 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #76] @ (3265a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #60] @ (3265a4 ) │ │ │ │ ldr r1, [pc, #64] @ (3265a8 ) │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #984 @ 0x3d8 │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r6, #190 @ 0xbe │ │ │ │ + subs r6, #222 @ 0xde │ │ │ │ lsls r5, r5, #1 │ │ │ │ - muls r4, r4 │ │ │ │ + bics r4, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bics r2, r0 │ │ │ │ + bics r2, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -234969,81 +234969,81 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #72] @ (326610 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #80 @ 0x50 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ strd r2, ip, [r3, #920] @ 0x398 │ │ │ │ strd r2, r2, [r3, #928] @ 0x3a0 │ │ │ │ strd r2, r2, [r3, #940] @ 0x3ac │ │ │ │ strd r1, r2, [r3, #948] @ 0x3b4 │ │ │ │ strd r2, r2, [r3, #956] @ 0x3bc │ │ │ │ str.w r2, [r3, #964] @ 0x3c4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87e1d8 │ │ │ │ - subs r6, #74 @ 0x4a │ │ │ │ + b.w 87e208 │ │ │ │ + subs r6, #106 @ 0x6a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmn r0, r6 │ │ │ │ + orrs r0, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - orrs r6, r1 │ │ │ │ + orrs r6, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 87e58c │ │ │ │ + bl 87e5bc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, r2 │ │ │ │ bcc.n 32667a │ │ │ │ add.w r0, r4, #968 @ 0x3c8 │ │ │ │ - bl 87e284 │ │ │ │ + bl 87e2b4 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ add.w r0, r4, #968 @ 0x3c8 │ │ │ │ and.w r5, r3, #15 │ │ │ │ - bl 87e598 │ │ │ │ + bl 87e5c8 │ │ │ │ ldr.w r3, [r4, #932] @ 0x3a4 │ │ │ │ cmp r0, r5 │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ it cs │ │ │ │ orrcs.w r3, r3, #16 │ │ │ │ ldr.w r0, [r4, #1016] @ 0x3f8 │ │ │ │ and.w r1, r1, r3 │ │ │ │ it cs │ │ │ │ strcs.w r3, [r4, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r3, [pc, #20] @ (326690 ) │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #20] @ (326694 ) │ │ │ │ ldr r0, [pc, #20] @ (326698 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r5, #142 @ 0x8e │ │ │ │ + subs r5, #174 @ 0xae │ │ │ │ lsls r5, r5, #1 │ │ │ │ - negs r4, r5 │ │ │ │ + cmp r4, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, r0 │ │ │ │ + cmp r0, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w lr, [pc, #512] @ 3268ac │ │ │ │ mov ip, r3 │ │ │ │ @@ -235165,35 +235165,35 @@ │ │ │ │ str.w r4, [r3, #956] @ 0x3bc │ │ │ │ b.n 3266e6 │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r3, #984 @ 0x3d8 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb.w r4, [sp, #11] │ │ │ │ - bl 7e8bd0 │ │ │ │ + bl 7e8c00 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r1, r2, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r3, #1016] @ 0x3f8 │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str.w r2, [r3, #932] @ 0x3a4 │ │ │ │ ands r1, r2 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 3266e6 │ │ │ │ str.w r4, [r3, #948] @ 0x3b4 │ │ │ │ b.n 3266e6 │ │ │ │ str.w r4, [r3, #940] @ 0x3ac │ │ │ │ b.n 3266e6 │ │ │ │ str.w r4, [r3, #936] @ 0x3a8 │ │ │ │ b.n 3266e6 │ │ │ │ ldrd r1, r2, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r3, #1016] @ 0x3f8 │ │ │ │ bic.w r2, r2, r4 │ │ │ │ str.w r2, [r3, #932] @ 0x3a4 │ │ │ │ ands r1, r2 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 3266e6 │ │ │ │ str.w r4, [r3, #928] @ 0x3a0 │ │ │ │ b.n 3266e6 │ │ │ │ mov r5, r4 │ │ │ │ lsls r1, r4, #22 │ │ │ │ bmi.n 32689a │ │ │ │ lsls r2, r4, #16 │ │ │ │ @@ -235204,35 +235204,35 @@ │ │ │ │ b.n 3266e6 │ │ │ │ ldr r1, [pc, #52] @ (3268c0 ) │ │ │ │ mov r3, ip │ │ │ │ ldr r0, [pc, #52] @ (3268c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3266e6 │ │ │ │ add.w r0, r3, #968 @ 0x3c8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87e1d8 │ │ │ │ + bl 87e208 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 326876 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ movs r5, #136 @ 0x88 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #130 @ 0x82 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #82 @ 0x52 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r3, #130 @ 0x82 │ │ │ │ + subs r3, #162 @ 0xa2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 326a68 │ │ │ │ + b.n 326aa8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003268c8 : │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #26943 @ 0x693f │ │ │ │ movs r2, #0 │ │ │ │ str.w r3, [r0, #188] @ 0xbc │ │ │ │ @@ -235290,27 +235290,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #16] @ (326974 ) │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 7f1430 │ │ │ │ + bl 7f1460 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ b.n 32692c │ │ │ │ nop │ │ │ │ - str r1, [sp, #16] │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrb.w r0, [r0, #965] @ 0x3c5 │ │ │ │ rsb r0, r0, #8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (32698c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ bhi.n 3268a4 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrb.w r3, [r0, #966] @ 0x3c6 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #967] @ 0x3c7 │ │ │ │ ands.w r2, r3, #1 │ │ │ │ beq.n 3269ac │ │ │ │ @@ -235321,15 +235321,15 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ itett mi │ │ │ │ orrmi.w r2, r2, #2 │ │ │ │ movpl r1, r2 │ │ │ │ strbmi.w r2, [r0, #967] @ 0x3c7 │ │ │ │ movmi r1, #1 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ mov r2, r1 │ │ │ │ b.n 3269ac │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -235337,15 +235337,15 @@ │ │ │ │ ldr r2, [pc, #64] @ (326a20 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (326a24 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #52] @ (326a28 ) │ │ │ │ ldr.w ip, [pc, #56] @ 326a2c │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #52] @ (326a30 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -235353,21 +235353,21 @@ │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - subs r2, #178 @ 0xb2 │ │ │ │ + subs r2, #210 @ 0xd2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r1, #112 @ 0x70 │ │ │ │ + movs r1, #144 @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r1, #92] @ 0x5c │ │ │ │ + ldr r6, [r5, #92] @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ bhi.n 326a5c │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r6} │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -235382,26 +235382,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (326ac0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #100] @ (326ac4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #100] @ (326ac8 ) │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #56] @ 326ab0 │ │ │ │ ldr r2, [pc, #80] @ (326acc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -235419,23 +235419,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 339474 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #72 @ 0x48 │ │ │ │ + subs r2, #104 @ 0x68 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r7!, {r1} │ │ │ │ + ldmia r7!, {r1, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #30 │ │ │ │ + subs r7, #62 @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, #250 @ 0xfa │ │ │ │ + subs r7, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bvc.n 3269e8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -235552,63 +235552,63 @@ │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 326b38 │ │ │ │ ldr r1, [pc, #268] @ (326d38 ) │ │ │ │ ldr r0, [pc, #272] @ (326d3c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 326b38 │ │ │ │ ldr r3, [pc, #244] @ (326d30 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.w 326b38 │ │ │ │ ldr r1, [pc, #248] @ (326d40 ) │ │ │ │ ldr r0, [pc, #248] @ (326d44 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 326b38 │ │ │ │ ldr r3, [pc, #216] @ (326d30 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 326b38 │ │ │ │ ldr r1, [pc, #224] @ (326d48 ) │ │ │ │ ldr r0, [pc, #228] @ (326d4c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 326b38 │ │ │ │ ldr r3, [pc, #184] @ (326d30 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 326b38 │ │ │ │ ldr r1, [pc, #204] @ (326d50 ) │ │ │ │ ldr r0, [pc, #204] @ (326d54 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 326b38 │ │ │ │ ldr r3, [pc, #156] @ (326d30 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 326b38 │ │ │ │ ldr r1, [pc, #180] @ (326d58 ) │ │ │ │ ldr r0, [pc, #184] @ (326d5c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 326b38 │ │ │ │ movs r3, #0 │ │ │ │ tst.w lr, #2 │ │ │ │ it ne │ │ │ │ strbne.w r3, [r4, #965] @ 0x3c5 │ │ │ │ b.n 326b38 │ │ │ │ and.w lr, lr, #3 │ │ │ │ @@ -235616,15 +235616,15 @@ │ │ │ │ strb.w lr, [r4, #966] @ 0x3c6 │ │ │ │ bl 326990 │ │ │ │ b.n 326b38 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #3 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ strb.w lr, [sp, #3] │ │ │ │ - bl 7e8bd0 │ │ │ │ + bl 7e8c00 │ │ │ │ b.n 326b38 │ │ │ │ add.w r3, lr, #4294967295 @ 0xffffffff │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 326b38 │ │ │ │ ldr r3, [pc, #64] @ (326d30 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -235633,62 +235633,62 @@ │ │ │ │ ldr r1, [pc, #100] @ (326d60 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #100] @ (326d64 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 326b38 │ │ │ │ ldr r1, [pc, #88] @ (326d68 ) │ │ │ │ ldr r0, [pc, #88] @ (326d6c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 326b38 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #88 @ 0x58 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #78 @ 0x4e │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r0, #104 @ 0x68 │ │ │ │ + subs r0, #136 @ 0x88 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r6, #38 @ 0x26 │ │ │ │ + subs r6, #70 @ 0x46 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #74 @ 0x4a │ │ │ │ + subs r0, #106 @ 0x6a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r5, #228 @ 0xe4 │ │ │ │ + subs r6, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #44 @ 0x2c │ │ │ │ + subs r0, #76 @ 0x4c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r5, #166 @ 0xa6 │ │ │ │ + subs r5, #198 @ 0xc6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #14 │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + subs r5, #136 @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r7, #240 @ 0xf0 │ │ │ │ + subs r0, #16 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r5, #42 @ 0x2a │ │ │ │ + subs r5, #74 @ 0x4a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r7, #146 @ 0x92 │ │ │ │ + adds r7, #178 @ 0xb2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r4, #140 @ 0x8c │ │ │ │ + subs r4, #172 @ 0xac │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r7, #130 @ 0x82 │ │ │ │ + adds r7, #162 @ 0xa2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r5, #100 @ 0x64 │ │ │ │ + subs r5, #132 @ 0x84 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #604] @ (326fdc ) │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ @@ -235782,15 +235782,15 @@ │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 326db6 │ │ │ │ ldr r1, [pc, #348] @ (326fe4 ) │ │ │ │ ldr r0, [pc, #348] @ (326fe8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 326db6 │ │ │ │ ldrb.w r3, [r4, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 326fc2 │ │ │ │ cmp r3, #8 │ │ │ │ itt ls │ │ │ │ movwls r0, #783 @ 0x30f │ │ │ │ @@ -235811,27 +235811,27 @@ │ │ │ │ lsls r4, r3, #21 │ │ │ │ bpl.w 326db6 │ │ │ │ ldr r1, [pc, #296] @ (326ff8 ) │ │ │ │ ldr r0, [pc, #296] @ (326ffc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 326db6 │ │ │ │ ldr r3, [pc, #256] @ (326fe0 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 326db6 │ │ │ │ ldr r1, [pc, #276] @ (327000 ) │ │ │ │ ldr r0, [pc, #276] @ (327004 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 326db6 │ │ │ │ ldrb.w r3, [r4, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r0, #97 @ 0x61 │ │ │ │ moveq r0, #96 @ 0x60 │ │ │ │ b.n 326db8 │ │ │ │ @@ -235841,27 +235841,27 @@ │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 326db6 │ │ │ │ ldr r1, [pc, #240] @ (327008 ) │ │ │ │ ldr r0, [pc, #244] @ (32700c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 326db6 │ │ │ │ ldr r3, [pc, #184] @ (326fe0 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 326db6 │ │ │ │ ldr r1, [pc, #220] @ (327010 ) │ │ │ │ ldr r0, [pc, #224] @ (327014 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 326db6 │ │ │ │ ldrb.w r3, [r4, #967] @ 0x3c7 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 326fb8 │ │ │ │ ldrb.w r3, [r4, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ @@ -235882,15 +235882,15 @@ │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #8 │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r2, [r4, #964] @ 0x3c4 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ mov r0, r4 │ │ │ │ bl 326990 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 326db8 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ beq.n 326fac │ │ │ │ subs r0, r2, #4 │ │ │ │ @@ -235914,49 +235914,49 @@ │ │ │ │ movs r0, #3 │ │ │ │ b.n 326db8 │ │ │ │ ldr r1, [pc, #72] @ (327018 ) │ │ │ │ ldr r0, [pc, #76] @ (32701c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 326db6 │ │ │ │ subs r6, r6, #2 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #10 │ │ │ │ + adds r6, #42 @ 0x2a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r3, #200 @ 0xc8 │ │ │ │ + subs r3, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #222 @ 0xde │ │ │ │ + adds r5, #254 @ 0xfe │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r4, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, #12 │ │ │ │ + subs r4, #44 @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #194 @ 0xc2 │ │ │ │ + adds r5, #226 @ 0xe2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r3, #60 @ 0x3c │ │ │ │ + subs r3, #92 @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #166 @ 0xa6 │ │ │ │ + adds r5, #198 @ 0xc6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r3, #160 @ 0xa0 │ │ │ │ + subs r3, #192 @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #124 @ 0x7c │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + subs r2, #246 @ 0xf6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #96 @ 0x60 │ │ │ │ + adds r5, #128 @ 0x80 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r2, #154 @ 0x9a │ │ │ │ + subs r2, #186 @ 0xba │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r4, #228 @ 0xe4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r2, #166 @ 0xa6 │ │ │ │ + subs r2, #198 @ 0xc6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 327080 │ │ │ │ sub sp, #20 │ │ │ │ @@ -235964,40 +235964,40 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #76] @ (327088 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #60] @ (32708c ) │ │ │ │ ldr r1, [pc, #64] @ (327090 ) │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r4, #90 @ 0x5a │ │ │ │ + adds r4, #122 @ 0x7a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r1, #36 @ 0x24 │ │ │ │ + subs r1, #68 @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r1, #62 @ 0x3e │ │ │ │ + subs r1, #94 @ 0x5e │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ pli [fp, #255]! │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 32712a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -236013,15 +236013,15 @@ │ │ │ │ lsls r0, r0, #30 │ │ │ │ mov.w r1, #1 │ │ │ │ orr.w r2, r3, #2 │ │ │ │ ite pl │ │ │ │ movpl r1, r3 │ │ │ │ strbmi.w r2, [r4, #967] @ 0x3c7 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ cmp r8, r5 │ │ │ │ beq.n 327116 │ │ │ │ ldrb.w r1, [r4, #965] @ 0x3c5 │ │ │ │ ldrb.w r3, [r4, #964] @ 0x3c4 │ │ │ │ ldrb.w r0, [r8, #1]! │ │ │ │ adds r2, r1, #1 │ │ │ │ add r3, r1 │ │ │ │ @@ -236059,15 +236059,15 @@ │ │ │ │ ldrb.w r0, [r0, #920] @ 0x398 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (327150 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ bne.n 327228 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -236075,40 +236075,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (3271b0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3271b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #56] @ (3271b8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #52] @ (3271bc ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #44] @ (3271c0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r3, #142 @ 0x8e │ │ │ │ + adds r3, #174 @ 0xae │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r4, r4, r7 │ │ │ │ + subs r4, r0, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r0, #100] @ 0x64 │ │ │ │ + str r2, [r4, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ pop {r3, r4, r5} │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsls r1, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -236128,23 +236128,23 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r6, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r4, #32 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r9, #980 @ 0x3d4 │ │ │ │ bl 339474 │ │ │ │ vldr d7, [pc, #56] @ 327250 │ │ │ │ ldr r2, [pc, #80] @ (32726c ) │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r9, #752 @ 0x2f0 │ │ │ │ @@ -236155,33 +236155,33 @@ │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ bl 52be58 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 339524 │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #58 @ 0x3a │ │ │ │ + subs r1, #90 @ 0x5a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r3, #26 │ │ │ │ + adds r3, #58 @ 0x3a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r1, #2 │ │ │ │ + subs r1, #34 @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r7!, {r1, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ beq.n 327194 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -236191,40 +236191,40 @@ │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ ldr r1, [pc, #76] @ (3272d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #60] @ (3272dc ) │ │ │ │ ldr r1, [pc, #64] @ (3272e0 ) │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #948 @ 0x3b4 │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r2, #114 @ 0x72 │ │ │ │ + adds r2, #146 @ 0x92 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r0, #100 @ 0x64 │ │ │ │ + subs r0, #132 @ 0x84 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #130 @ 0x82 │ │ │ │ + subs r0, #162 @ 0xa2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr11, cr15, {7} @ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -236235,35 +236235,35 @@ │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ ldr r1, [pc, #80] @ (327350 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #44] @ 327340 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ ldr.w r0, [r0, #980] @ 0x3d4 │ │ │ │ strd r1, r1, [r3, #924] @ 0x39c │ │ │ │ str.w r1, [r3, #932] @ 0x3a4 │ │ │ │ str.w r1, [r3, #944] @ 0x3b0 │ │ │ │ vstr d7, [r3, #936] @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - adds r1, #254 @ 0xfe │ │ │ │ + adds r2, #30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r7, #240 @ 0xf0 │ │ │ │ + subs r0, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #18 │ │ │ │ + subs r0, #50 @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 327428 │ │ │ │ sub sp, #12 │ │ │ │ @@ -236273,15 +236273,15 @@ │ │ │ │ ldr r1, [pc, #192] @ (327430 ) │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r5, [pc, #176] @ (327434 ) │ │ │ │ ldr.w r1, [r4, #932] @ 0x3a4 │ │ │ │ movw r3, #8196 @ 0x2004 │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ bics r3, r1 │ │ │ │ beq.n 3273b2 │ │ │ │ @@ -236303,15 +236303,15 @@ │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr.w r0, [r4, #980] @ 0x3d4 │ │ │ │ ands r1, r3 │ │ │ │ strd r3, r2, [r4, #920] @ 0x398 │ │ │ │ ands.w r1, r1, #224 @ 0xe0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [pc, #100] @ (327438 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32739e │ │ │ │ ldr r3, [pc, #92] @ (32743c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -236325,15 +236325,15 @@ │ │ │ │ bpl.n 32739e │ │ │ │ ldr r0, [pc, #80] @ (327444 ) │ │ │ │ ldrb r2, [r6, #0] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #68] @ (327448 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32739e │ │ │ │ ldr r3, [pc, #48] @ (327440 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -236341,35 +236341,35 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 32739e │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #48] @ (32744c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ - adds r1, #144 @ 0x90 │ │ │ │ + adds r1, #176 @ 0xb0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r0, r3, #31 │ │ │ │ + asrs r0, r7, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r0, #68] @ 0x44 │ │ │ │ + str r0, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r0, r6, r2 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #98 @ 0x62 │ │ │ │ + adds r7, #130 @ 0x82 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #464] @ (32761c ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #14 │ │ │ │ + adds r7, #46 @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r3 │ │ │ │ @@ -236381,15 +236381,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ ldr r4, [pc, #408] @ (32760c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r6, #25 │ │ │ │ add r4, pc │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 32749a │ │ │ │ ldr r3, [pc, #388] @ (327610 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -236468,31 +236468,31 @@ │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ mov.w r9, #0 │ │ │ │ bic.w r3, r3, #32 │ │ │ │ str.w r3, [r5, #920] @ 0x398 │ │ │ │ ldr.w r3, [r5, #924] @ 0x39c │ │ │ │ ubfx r3, r3, #0, #10 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ ldr.w r1, [r5, #932] @ 0x3a4 │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ ands r2, r1 │ │ │ │ tst.w r2, #224 @ 0xe0 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r9 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 327518 │ │ │ │ ldr.w r3, [r5, #920] @ 0x398 │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 7e8f70 │ │ │ │ + bl 7e8fa0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 327518 │ │ │ │ ldr r2, [pc, #92] @ (327618 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 327522 │ │ │ │ @@ -236505,46 +236505,46 @@ │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 327522 │ │ │ │ ldr r1, [pc, #52] @ (327620 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #52] @ (327624 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 327496 │ │ │ │ nop │ │ │ │ - adds r0, #142 @ 0x8e │ │ │ │ + adds r0, #174 @ 0xae │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [r7, #48] @ 0x30 │ │ │ │ + str r6, [r3, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r3, #27 │ │ │ │ + asrs r6, r7, #27 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r2, r7, #30 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #176 @ 0xb0 │ │ │ │ + adds r5, #208 @ 0xd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r7, #10 │ │ │ │ + cmp r7, #42 @ 0x2a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bcc.n 327700 │ │ │ │ + bcc.n 327540 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #448] @ (3277fc ) │ │ │ │ @@ -236565,15 +236565,15 @@ │ │ │ │ ldr r3, [pc, #436] @ (327810 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrd r6, r9, [sp, #56] @ 0x38 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #420] @ (327814 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [sp, #19] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3277b4 │ │ │ │ @@ -236650,25 +236650,25 @@ │ │ │ │ ldr.w r1, [r5, #920] @ 0x398 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ ands r1, r6 │ │ │ │ str.w r6, [r5, #932] @ 0x3a4 │ │ │ │ ands.w r1, r1, #224 @ 0xe0 │ │ │ │ beq.n 32775c │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 327694 │ │ │ │ str.w r6, [r5, #928] @ 0x3a0 │ │ │ │ b.n 327694 │ │ │ │ cmp.w r6, #61440 @ 0xf000 │ │ │ │ bcs.n 327694 │ │ │ │ add.w r1, sp, #19 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ strb.w r6, [sp, #19] │ │ │ │ - bl 7e8bd0 │ │ │ │ + bl 7e8c00 │ │ │ │ ldr.w r1, [r5, #920] @ 0x398 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ orr.w r1, r1, #64 @ 0x40 │ │ │ │ b.n 3277a2 │ │ │ │ cmp.w r6, #1024 @ 0x400 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ itee cc │ │ │ │ @@ -236693,62 +236693,62 @@ │ │ │ │ bpl.w 327680 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #84] @ (327824 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ strd r6, r9, [sp, #8] │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 327680 │ │ │ │ ldr r1, [pc, #68] @ (327828 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #68] @ (32782c ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 327694 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r7, #23 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #20] │ │ │ │ + str r4, [r1, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r5, #23 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - asrs r0, r7, #19 │ │ │ │ + asrs r0, r3, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #158 @ 0x9e │ │ │ │ + cmp r6, #190 @ 0xbe │ │ │ │ lsls r5, r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #22 │ │ │ │ lsls r3, r5, #3 │ │ │ │ adds r1, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #238 @ 0xee │ │ │ │ + adds r4, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #18 │ │ │ │ + cmp r5, #50 @ 0x32 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bne.n 327918 │ │ │ │ + bne.n 327758 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrb.w r0, [r0, #944] @ 0x3b0 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #8] @ (32784c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ ldmia r2, {r2, r4, r6, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -236757,30 +236757,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (327894 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #44] @ (327898 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r4, #250 @ 0xfa │ │ │ │ + cmp r5, #26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r3, #144 @ 0x90 │ │ │ │ + adds r3, #176 @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r3, #174 @ 0xae │ │ │ │ + adds r3, #206 @ 0xce │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (327910 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -236789,33 +236789,33 @@ │ │ │ │ ldr r1, [pc, #100] @ (327918 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #84] @ (32791c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (327920 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #68] @ (327924 ) │ │ │ │ ldr r1, [pc, #72] @ (327928 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #60] @ (32792c ) │ │ │ │ ldr r2, [pc, #60] @ (327930 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -236823,23 +236823,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r4, #176 @ 0xb0 │ │ │ │ + cmp r4, #208 @ 0xd0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r2, r3, #10 │ │ │ │ + asrs r2, r7, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r2, [r7, r3] │ │ │ │ + ldrsh r2, [r3, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r4, #10 │ │ │ │ + asrs r2, r0, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r7, #10 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r3, r5, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, lr} │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldmia r2, {r1, r2, r5} │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -236907,24 +236907,24 @@ │ │ │ │ ldrd r2, r3, [r0, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it eq │ │ │ │ moveq r7, #0 │ │ │ │ beq.n 3279fa │ │ │ │ add r1, pc, #196 @ (adr r1, 327ab0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ add.w r0, r5, #960 @ 0x3c0 │ │ │ │ movs r1, #1 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ strd sl, r9, [sp, #16] │ │ │ │ - bl 7e8d4c │ │ │ │ + bl 7e8d7c │ │ │ │ ldr r3, [pc, #184] @ (327ac8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 327a46 │ │ │ │ ldr r3, [pc, #180] @ (327acc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -236936,15 +236936,15 @@ │ │ │ │ bpl.n 327a46 │ │ │ │ ldr r0, [pc, #168] @ (327ad4 ) │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 327a46 │ │ │ │ ldr r3, [pc, #144] @ (327ad0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bmi.n 327a9c │ │ │ │ ldr r2, [pc, #144] @ (327ad8 ) │ │ │ │ @@ -236968,60 +236968,60 @@ │ │ │ │ ldr r3, [pc, #92] @ (327ad0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 327a46 │ │ │ │ ldr r0, [pc, #92] @ (327adc ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 327a46 │ │ │ │ ldr r3, [pc, #72] @ (327ad0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 327a46 │ │ │ │ ldr r0, [pc, #76] @ (327ae0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 327a46 │ │ │ │ ldr r0, [pc, #68] @ (327ae4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 327a46 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ asrs r0, r6, #11 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #11 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - cmp r3, #168 @ 0xa8 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #144 @ 0x90 │ │ │ │ + adds r2, #176 @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r2, r6, #7 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - adds r1, #242 @ 0xf2 │ │ │ │ + adds r2, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #12 │ │ │ │ + adds r2, #44 @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #154 @ 0x9a │ │ │ │ + adds r1, #186 @ 0xba │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 327934 │ │ │ │ movs r0, #0 │ │ │ │ @@ -237040,15 +237040,15 @@ │ │ │ │ add r5, pc │ │ │ │ bpl.n 327b52 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ bpl.n 327b52 │ │ │ │ ldr.w r0, [r4, #992] @ 0x3e0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [pc, #284] @ (327c54 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 327c1a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -237109,15 +237109,15 @@ │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 327bd2 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ lsls r1, r3, #23 │ │ │ │ bmi.n 327b2c │ │ │ │ ldr.w r0, [r4, #992] @ 0x3e0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [pc, #116] @ (327c54 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 327b40 │ │ │ │ ldr r3, [pc, #112] @ (327c58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -237128,15 +237128,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 327b40 │ │ │ │ ldr r0, [pc, #100] @ (327c60 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r2, [r4, #920] @ 0x398 │ │ │ │ lsls r0, r2, #26 │ │ │ │ bmi.n 327b2c │ │ │ │ b.n 327b62 │ │ │ │ ldr.w r2, [r4, #928] @ 0x3a0 │ │ │ │ lsls r0, r2, #21 │ │ │ │ bmi.n 327b2c │ │ │ │ @@ -237151,15 +237151,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 327b40 │ │ │ │ ldr r0, [pc, #56] @ (327c68 ) │ │ │ │ ldr.w r1, [r4, #944] @ 0x3b0 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r2, [r4, #920] @ 0x398 │ │ │ │ lsls r1, r2, #27 │ │ │ │ bmi.w 327b2c │ │ │ │ b.n 327bb2 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.n 327bc6 │ │ │ │ b.n 327bbe │ │ │ │ @@ -237167,19 +237167,19 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #84 @ 0x54 │ │ │ │ + adds r1, #116 @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #232 @ 0xe8 │ │ │ │ + adds r1, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #404] @ (327e10 ) │ │ │ │ cmp r2, #41 @ 0x29 │ │ │ │ @@ -237309,39 +237309,39 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 327ca4 │ │ │ │ ldr r0, [pc, #48] @ (327e20 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 327ca4 │ │ │ │ ldr r1, [pc, #40] @ (327e24 ) │ │ │ │ ldr r0, [pc, #44] @ (327e28 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ b.n 327c94 │ │ │ │ lsrs r0, r7, #30 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #148 @ 0x94 │ │ │ │ + cmp r7, #180 @ 0xb4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #104 @ 0x68 │ │ │ │ + movs r7, #136 @ 0x88 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #288] @ 327f5c │ │ │ │ sub sp, #28 │ │ │ │ @@ -237359,15 +237359,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (327f70 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r4, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [r0, #920] @ 0x398 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ str.w r1, [r3, #996] @ 0x3e4 │ │ │ │ lsls r5, r2, #28 │ │ │ │ @@ -237393,15 +237393,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r5, r4 │ │ │ │ add.w r4, r3, #960 @ 0x3c0 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e8bb8 │ │ │ │ + bl 7e8be8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 327ef2 │ │ │ │ ldr r2, [pc, #160] @ (327f78 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 327f30 │ │ │ │ @@ -237411,15 +237411,15 @@ │ │ │ │ str.w r2, [r3, #944] @ 0x3b0 │ │ │ │ bl 327b08 │ │ │ │ b.n 327e98 │ │ │ │ ldr r2, [pc, #136] @ (327f7c ) │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9558 │ │ │ │ + bl 7e9588 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #996] @ 0x3e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 327ed6 │ │ │ │ ldr r3, [pc, #108] @ (327f78 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -237433,15 +237433,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (327f84 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 327e98 │ │ │ │ ldr r0, [pc, #96] @ (327f88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 327e98 │ │ │ │ ldr r2, [pc, #88] @ (327f8c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 327ede │ │ │ │ ldr r2, [pc, #72] @ (327f84 ) │ │ │ │ @@ -237449,45 +237449,45 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 327ede │ │ │ │ ldr r0, [pc, #72] @ (327f90 ) │ │ │ │ ldrb.w r1, [sp, #19] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 327ede │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - movs r7, #30 │ │ │ │ + movs r7, #62 @ 0x3e │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsrs r6, r4, #23 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - cmp r5, #198 @ 0xc6 │ │ │ │ + cmp r5, #230 @ 0xe6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #156 @ 0x9c │ │ │ │ + cmp r5, #188 @ 0xbc │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r6, r2, #23 │ │ │ │ lsls r3, r5, #3 │ │ │ │ lsrs r0, r4, #22 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #144 @ 0x90 │ │ │ │ + cmp r6, #176 @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #214 @ 0xd6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #520] @ (3281ac ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -237610,15 +237610,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (3281c0 ) │ │ │ │ ldr r0, [pc, #216] @ (3281c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ lsls r0, r6, #28 │ │ │ │ mov r0, r4 │ │ │ │ ittt mi │ │ │ │ ldrmi.w r3, [r4, #944] @ 0x3b0 │ │ │ │ bicmi.w r3, r3, #32 │ │ │ │ strmi.w r3, [r4, #944] @ 0x3b0 │ │ │ │ b.n 3280d4 │ │ │ │ @@ -237662,49 +237662,49 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 327fbc │ │ │ │ ldr r0, [pc, #72] @ (3281cc ) │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 327fbc │ │ │ │ ldr r1, [pc, #60] @ (3281d0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #60] @ (3281d4 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ lsrs r2, r2, #18 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #164 @ 0xa4 │ │ │ │ + movs r4, #196 @ 0xc4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r5, #202 @ 0xca │ │ │ │ + cmp r5, #234 @ 0xea │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #120 @ 0x78 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r5, #134 @ 0x86 │ │ │ │ + cmp r5, #166 @ 0xa6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #182 @ 0xb6 │ │ │ │ + cmp r4, #214 @ 0xd6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #202 @ 0xca │ │ │ │ + movs r3, #234 @ 0xea │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r7!, {r2, r6, r7} │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #236] @ 3282d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -237756,15 +237756,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 328226 │ │ │ │ ldr r0, [pc, #116] @ (3282e4 ) │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r3, #948] @ 0x3b4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 328226 │ │ │ │ ldr r2, [pc, #100] @ (3282e8 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 328236 │ │ │ │ @@ -237775,108 +237775,108 @@ │ │ │ │ bpl.n 328236 │ │ │ │ ldr r0, [pc, #80] @ (3282ec ) │ │ │ │ ubfx r2, r3, #2, #1 │ │ │ │ and.w r1, r3, #1 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r2, [pc, #64] @ (3282f0 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 328226 │ │ │ │ ldr r2, [pc, #36] @ (3282e0 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 328226 │ │ │ │ ldr r0, [pc, #44] @ (3282f4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 328226 │ │ │ │ lsrs r6, r1, #9 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #136 @ 0x88 │ │ │ │ + cmp r4, #168 @ 0xa8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #2 │ │ │ │ + cmp r4, #34 @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #134 @ 0x86 │ │ │ │ + cmp r4, #166 @ 0xa6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 328338 │ │ │ │ ldr r2, [pc, #44] @ (32833c ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #44] @ (328340 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r0, #232 @ 0xe8 │ │ │ │ + cmp r1, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r1, #6 │ │ │ │ + cmp r1, #38 @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 328384 │ │ │ │ ldr r2, [pc, #44] @ (328388 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #44] @ (32838c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r2, #6 │ │ │ │ + movs r2, #38 @ 0x26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r0, #156 @ 0x9c │ │ │ │ + cmp r0, #188 @ 0xbc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #186 @ 0xba │ │ │ │ + cmp r0, #218 @ 0xda │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #112] @ 328410 │ │ │ │ sub sp, #20 │ │ │ │ @@ -237884,15 +237884,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #108] @ (328418 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #68] @ 328408 │ │ │ │ movs r2, #0 │ │ │ │ strd r0, r1, [r3, #920] @ 0x398 │ │ │ │ strd r0, r1, [r3, #928] @ 0x3a0 │ │ │ │ @@ -237914,19 +237914,19 @@ │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 327b08 │ │ │ │ lsls r0, r0, #3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #186 @ 0xba │ │ │ │ + movs r1, #218 @ 0xda │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r0, #80 @ 0x50 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #110 @ 0x6e │ │ │ │ + cmp r0, #142 @ 0x8e │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -237953,31 +237953,31 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r3, #29 │ │ │ │ add r2, pc │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 3284c6 │ │ │ │ ldr r2, [pc, #140] @ (328508 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #140] @ (32850c ) │ │ │ │ movs r4, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #960 @ 0x3c0 │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e9458 │ │ │ │ + bl 7e9488 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ ldr r2, [pc, #112] @ (328510 ) │ │ │ │ ldr r3, [pc, #84] @ (3284f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237995,40 +237995,40 @@ │ │ │ │ ldr r1, [pc, #72] @ (328514 ) │ │ │ │ ldr r4, [pc, #76] @ (328518 ) │ │ │ │ add.w r3, r5, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #588 @ 0x24c │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 32849e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r0, #32 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (3285a4 ) │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r7, #31 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #22 │ │ │ │ + movs r1, #54 @ 0x36 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r7, #204 @ 0xcc │ │ │ │ + movs r7, #236 @ 0xec │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #148 @ 0x94 │ │ │ │ + movs r7, #180 @ 0xb4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ - bl 6d050e │ │ │ │ + bl 6d050e │ │ │ │ lsls r2, r3, #30 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - cmp r2, #188 @ 0xbc │ │ │ │ + cmp r2, #220 @ 0xdc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #210 @ 0xd2 │ │ │ │ + cmp r2, #242 @ 0xf2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r8, [pc, #192] @ 3285f0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -238042,23 +238042,23 @@ │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ add r7, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w sl, r4, #188 @ 0xbc │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #992 @ 0x3e0 │ │ │ │ bl 339474 │ │ │ │ vldr d7, [pc, #116] @ 3285e8 │ │ │ │ ldr r2, [pc, #140] @ (328604 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -238068,69 +238068,69 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ bl 52be58 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 339524 │ │ │ │ ldr r2, [pc, #92] @ (328608 ) │ │ │ │ ldr r1, [pc, #92] @ (32860c ) │ │ │ │ adds r4, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #80] @ (328610 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 731514 │ │ │ │ + bl 731544 │ │ │ │ str.w r0, [r5, #956] @ 0x3bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #232 @ 0xe8 │ │ │ │ + movs r7, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, #40 @ 0x28 │ │ │ │ + movs r0, #72 @ 0x48 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #208 @ 0xd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r4, 32867e │ │ │ │ + push {r2, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r4} │ │ │ │ + push {r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ pop {r3, r4, r7, pc} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - lsls r4, r4, #22 │ │ │ │ + lsls r4, r0, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r0, r0] │ │ │ │ + strh r4, [r4, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r4, #26 │ │ │ │ + asrs r4, r0, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (328620 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ bkpt 0x003e │ │ │ │ lsls r0, r7, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (328630 ) │ │ │ │ add r0, pc │ │ │ │ b.w 338aa0 │ │ │ │ nop │ │ │ │ @@ -238157,15 +238157,15 @@ │ │ │ │ ldr r1, [pc, #656] @ (3288f4 ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #604] @ 3288d8 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -238254,15 +238254,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #416] @ (32890c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 32871a │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 32871a │ │ │ │ ldr r3, [pc, #388] @ (328910 ) │ │ │ │ @@ -238271,15 +238271,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #388] @ (328918 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 32871a │ │ │ │ ldr r3, [pc, #376] @ (32891c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -238295,15 +238295,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #352] @ (328928 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 32871a │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -238329,21 +238329,21 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #276] @ (328934 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 32871a │ │ │ │ ldr r1, [pc, #260] @ (328938 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 87e724 │ │ │ │ + bl 87e754 │ │ │ │ b.n 32871a │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 328752 │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 3288ba │ │ │ │ @@ -238354,28 +238354,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #224] @ (328940 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 32871a │ │ │ │ ldr r3, [pc, #212] @ (328944 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (328948 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #208] @ (32894c ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 32871a │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -238394,78 +238394,78 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #144] @ (328954 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 32871a │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ lsls r6, r5, #23 │ │ │ │ lsls r3, r5, #3 │ │ │ │ lsls r6, r4, #23 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r0, r4, #7 │ │ │ │ + movs r0, #0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #192 @ 0xc0 │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #472 @ (adr r2, 328ad0 ) │ │ │ │ + add r2, pc, #600 @ (adr r2, 328b50 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #20 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r6, r1, #3 │ │ │ │ + subs r6, r5, #3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r0, #252 @ 0xfc │ │ │ │ + cmp r1, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #220 @ 0xdc │ │ │ │ + cmp r0, #252 @ 0xfc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, r4, #2 │ │ │ │ + subs r6, r0, #3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r1, #20 │ │ │ │ + cmp r1, #52 @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #180 @ 0xb4 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, #1 │ │ │ │ + subs r0, r2, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ + cmp r1, #66 @ 0x42 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #126 @ 0x7e │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, r3, #0 │ │ │ │ + subs r0, r7, #0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r0, #246 @ 0xf6 │ │ │ │ + cmp r1, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #38 @ 0x26 │ │ │ │ + cmp r0, #70 @ 0x46 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r1, #140 @ 0x8c │ │ │ │ + cmp r1, #172 @ 0xac │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #224 @ 0xe0 │ │ │ │ + cmp r1, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #232 @ 0xe8 │ │ │ │ + cmp r0, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, r0, #7 │ │ │ │ + adds r0, r4, #7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r1, #30 │ │ │ │ + cmp r1, #62 @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #200 @ 0xc8 │ │ │ │ + movs r7, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #184 @ 0xb8 │ │ │ │ + cmp r0, #216 @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #132 @ 0x84 │ │ │ │ + movs r7, #164 @ 0xa4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 3289c4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -238473,25 +238473,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (3289cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w ip, [pc, #72] @ 3289d0 │ │ │ │ ldr r3, [pc, #72] @ (3289d4 ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (3289d8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (3289dc ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -238500,40 +238500,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r6, r0, #3 │ │ │ │ + adds r6, r4, #3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsls r4, r3, #7 │ │ │ │ + lsls r4, r7, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #232] @ (328ab8 ) │ │ │ │ + ldr r6, [pc, #360] @ (328b38 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ add r4, pc, #568 @ (adr r4, 328c14 ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ - cmp r0, #68 @ 0x44 │ │ │ │ + cmp r0, #100 @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 328aa4 │ │ │ │ ldr r2, [pc, #176] @ (328aa8 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (328aac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 328a76 │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 328a66 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 328a8e │ │ │ │ @@ -238584,29 +238584,29 @@ │ │ │ │ ldr r0, [pc, #32] @ (328ab8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, r7, #0 │ │ │ │ + adds r6, r3, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r6, #44 @ 0x2c │ │ │ │ + movs r6, #76 @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r2, r4, r6 │ │ │ │ + subs r2, r0, r7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r5, #180 @ 0xb4 │ │ │ │ + movs r5, #212 @ 0xd4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #92 @ 0x5c │ │ │ │ + movs r7, #124 @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (328ac4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ cbnz r6, 328afa │ │ │ │ lsls r0, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #624] @ (328d4c ) │ │ │ │ @@ -238623,15 +238623,15 @@ │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #616] @ (328d60 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 328c2a │ │ │ │ cmp r3, #0 │ │ │ │ @@ -238647,26 +238647,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r1, [r1, #76] @ 0x4c │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 32cab0 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 328ca2 │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ ldr r3, [pc, #544] @ (328d68 ) │ │ │ │ ldr r2, [pc, #548] @ (328d6c ) │ │ │ │ ldr r1, [pc, #548] @ (328d70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r7, [r0, #20] │ │ │ │ ldr r0, [pc, #532] @ (328d74 ) │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 28b6d0 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ @@ -238726,15 +238726,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #412] @ (328d8c ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r2, [pc, #400] @ (328d90 ) │ │ │ │ ldr r3, [pc, #336] @ (328d54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -238762,15 +238762,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #332] @ (328d98 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b.n 328b20 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328be0 │ │ │ │ ldr r1, [pc, #308] @ (328d9c ) │ │ │ │ @@ -238791,15 +238791,15 @@ │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #280] @ (328da8 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 328be0 │ │ │ │ ldr r2, [pc, #264] @ (328dac ) │ │ │ │ ldr r3, [pc, #172] @ (328d54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -238808,140 +238808,140 @@ │ │ │ │ bne.n 328d46 │ │ │ │ ldr r1, [pc, #248] @ (328db0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87e724 │ │ │ │ + b.w 87e754 │ │ │ │ ldr r3, [pc, #232] @ (328db4 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #232] @ (328db8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #232] @ (328dbc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 328bfe │ │ │ │ ldr r4, [pc, #220] @ (328dc0 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #216] @ (328dc4 ) │ │ │ │ movs r2, #51 @ 0x33 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 328be0 │ │ │ │ ldr r4, [pc, #204] @ (328dc8 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #200] @ (328dcc ) │ │ │ │ movs r2, #63 @ 0x3f │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 328be0 │ │ │ │ ldr r4, [pc, #184] @ (328dd0 ) │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #184] @ (328dd4 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 328bfe │ │ │ │ ldr r4, [pc, #168] @ (328dd8 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (328ddc ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 328be0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r3, #5 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r4, r4, r6 │ │ │ │ + subs r4, r0, r7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #80 @ 0x50 │ │ │ │ + movs r7, #112 @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #102 @ 0x66 │ │ │ │ + movs r7, #134 @ 0x86 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r0, r7, #4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, r4 │ │ │ │ + subs r6, r3, r5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - vshr.u16 q8, , #8 │ │ │ │ - bne.n 328e5c │ │ │ │ + vshr.u32 q8, , #8 │ │ │ │ + bne.n 328c9c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #208 @ 0xd0 │ │ │ │ + movs r7, #240 @ 0xf0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r5, #13 │ │ │ │ + lsls r4, r1, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r4, [r6, #10] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - movs r7, #220 @ 0xdc │ │ │ │ + movs r7, #252 @ 0xfc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #216 @ 0xd8 │ │ │ │ + movs r7, #248 @ 0xf8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #142 @ 0x8e │ │ │ │ + movs r6, #174 @ 0xae │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #114 @ 0x72 │ │ │ │ + movs r6, #146 @ 0x92 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, r7 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - movs r6, #190 @ 0xbe │ │ │ │ + movs r6, #222 @ 0xde │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #22 │ │ │ │ + movs r6, #54 @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r6, #4] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - movs r7, #30 │ │ │ │ + movs r7, #62 @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #238 @ 0xee │ │ │ │ + movs r7, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #210 @ 0xd2 │ │ │ │ + movs r5, #242 @ 0xf2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ vmla.i16 q0, q11, d2[3] │ │ │ │ - movs r5, #8 │ │ │ │ + movs r5, #40 @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, r6, r6 │ │ │ │ + adds r6, r2, r7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r6, #12 │ │ │ │ + movs r6, #44 @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #144 @ 0x90 │ │ │ │ + movs r5, #176 @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #96 @ 0x60 │ │ │ │ + movs r6, #128 @ 0x80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #120 @ 0x78 │ │ │ │ + movs r5, #152 @ 0x98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #124 @ 0x7c │ │ │ │ + movs r6, #156 @ 0x9c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #96 @ 0x60 │ │ │ │ + movs r5, #128 @ 0x80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #150 @ 0x96 │ │ │ │ + movs r5, #182 @ 0xb6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #70 @ 0x46 │ │ │ │ + movs r5, #102 @ 0x66 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #102 @ 0x66 │ │ │ │ + movs r6, #134 @ 0x86 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #46 @ 0x2e │ │ │ │ + movs r5, #78 @ 0x4e │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 328e44 │ │ │ │ sub sp, #20 │ │ │ │ @@ -238949,23 +238949,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (328e4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #64] @ (328e50 ) │ │ │ │ ldr r1, [pc, #68] @ (328e54 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #52] @ (328e58 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -238974,27 +238974,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r6, r1, r2 │ │ │ │ + adds r6, r5, r2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #-348] @ 0xfffffea4 │ │ │ │ - ldr r1, [pc, #712] @ (329118 ) │ │ │ │ + ldc2l 0, cr0, [r4, #-348]! @ 0xfffffea4 │ │ │ │ + ldr r1, [pc, #840] @ (329198 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ add r1, pc, #376 @ (adr r1, 328fd0 ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ - movs r5, #148 @ 0x94 │ │ │ │ + movs r5, #180 @ 0xb4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (328e64 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ cpsie i │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -239004,15 +239004,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (328ed4 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #80] @ (328ed8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r3, r0, r5 │ │ │ │ subs r2, r4, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ strb.w r2, [r3, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cbz r2, 328ec2 │ │ │ │ @@ -239022,25 +239022,25 @@ │ │ │ │ ldrb.w r2, [r3, #1]! │ │ │ │ orrs r1, r2 │ │ │ │ cmp r3, ip │ │ │ │ bne.n 328eac │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ - adds r2, r4, r1 │ │ │ │ + b.w 730884 │ │ │ │ + adds r2, r0, r2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r5, #156 @ 0x9c │ │ │ │ + movs r5, #188 @ 0xbc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #130 @ 0x82 │ │ │ │ + movs r5, #162 @ 0xa2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 328f44 │ │ │ │ sub sp, #8 │ │ │ │ @@ -239048,24 +239048,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (328f4c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #72] @ (328f50 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #64] @ (328f54 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #56] @ (328f58 ) │ │ │ │ ldr r2, [pc, #60] @ (328f5c ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r4, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -239075,18 +239075,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r6, r5, #31 │ │ │ │ + adds r6, r1, r0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - mrrc2 0, 5, r0, r8, cr7 │ │ │ │ - ldr r0, [pc, #736] @ (329230 ) │ │ │ │ + ldc2l 0, cr0, [r8], #-348 @ 0xfffffea4 │ │ │ │ + ldr r0, [pc, #864] @ (3292b0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #120 @ (adr r1, 328fd0 ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ push {r1, r2, r3, r4, r7, lr} │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -239101,59 +239101,59 @@ │ │ │ │ ldr r2, [pc, #52] @ (328fac ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #52] @ (328fb0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrh.w r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r2, r5, #29 │ │ │ │ + asrs r2, r1, #30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r4, #144 @ 0x90 │ │ │ │ + movs r4, #176 @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #162 @ 0xa2 │ │ │ │ + movs r4, #194 @ 0xc2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 328fec │ │ │ │ ldr r2, [pc, #36] @ (328ff0 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #36] @ (328ff4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d4c0 │ │ │ │ - asrs r6, r2, #28 │ │ │ │ + asrs r6, r6, #28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r4, #60 @ 0x3c │ │ │ │ + movs r4, #92 @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #78 @ 0x4e │ │ │ │ + movs r4, #110 @ 0x6e │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #60] @ (329048 ) │ │ │ │ @@ -239161,15 +239161,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (329050 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi.n 329036 │ │ │ │ ldr r1, [pc, #44] @ (329054 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ @@ -239178,24 +239178,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (329058 ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ ldr r0, [pc, #28] @ (32905c ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - asrs r4, r2, #27 │ │ │ │ + asrs r4, r6, #27 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r3, #250 @ 0xfa │ │ │ │ + movs r4, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #14 │ │ │ │ + movs r4, #46 @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ - movs r3, #236 @ 0xec │ │ │ │ + movs r4, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #254 @ 0xfe │ │ │ │ + movs r4, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (3290ac ) │ │ │ │ @@ -239203,42 +239203,42 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #60] @ (3290b4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #48] @ (3290b8 ) │ │ │ │ ldr r1, [pc, #48] @ (3290bc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32b6bc │ │ │ │ - asrs r4, r5, #25 │ │ │ │ + asrs r4, r1, #26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r3, #146 @ 0x92 │ │ │ │ + movs r3, #178 @ 0xb2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #166 @ 0xa6 │ │ │ │ + movs r3, #198 @ 0xc6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfac60057 │ │ │ │ - bx r5 │ │ │ │ + @ instruction: 0xfae60057 │ │ │ │ + bx r9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (3290c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ push {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r5, #0 │ │ │ │ @@ -239261,15 +239261,15 @@ │ │ │ │ cmp r1, r4 │ │ │ │ beq.n 32911a │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne.n 329102 │ │ │ │ ldr.w r0, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ - bl 87d670 │ │ │ │ + bl 87d6a0 │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 3390c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3290ea │ │ │ │ movs r0, #0 │ │ │ │ @@ -239290,25 +239290,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #196] @ (329218 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #184] @ (32921c ) │ │ │ │ ldr r1, [pc, #184] @ (329220 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #168] @ (329224 ) │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ mov r1, r7 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -239357,25 +239357,25 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ lsls r2, r3, #2 │ │ │ │ blx 28d4c4 │ │ │ │ b.n 3291ea │ │ │ │ ldr.w r0, [r5, #936] @ 0x3a8 │ │ │ │ b.n 3291e6 │ │ │ │ nop │ │ │ │ - asrs r0, r0, #23 │ │ │ │ + asrs r0, r4, #23 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r7, pc, #936 @ (adr r7, 3295c0 ) │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, pc, #1016 @ (adr r7, 329614 ) │ │ │ │ + add r0, sp, #120 @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #18 │ │ │ │ + movs r3, #50 @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #44 @ 0x2c │ │ │ │ + movs r3, #76 @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #36 @ 0x24 │ │ │ │ + movs r3, #68 @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 329270 │ │ │ │ @@ -239384,29 +239384,29 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (329278 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #32] @ (32927c ) │ │ │ │ ldr r1, [pc, #36] @ (329280 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - asrs r6, r1, #19 │ │ │ │ + asrs r6, r5, #19 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - vst4.16 {d0-d3}, [r8 :64], r7 │ │ │ │ - cmp r2, sp │ │ │ │ + vld4.16 {d0-d3}, [r8 :64], r7 │ │ │ │ + cmp sl, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ ldr r6, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r4, #3 │ │ │ │ │ │ │ │ 00329284 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -239464,15 +239464,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (329354 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #72] @ (329358 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 736264 │ │ │ │ + bl 736294 │ │ │ │ add.w r3, r6, #760 @ 0x2f8 │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 32933c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -239482,22 +239482,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #28] @ (32935c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7351dc │ │ │ │ + b.w 73520c │ │ │ │ nop │ │ │ │ vst4. {d16-d19}, [r0 :128], sl │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #832] @ 0x340 │ │ │ │ + str r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r2, r5, #16 │ │ │ │ + asrs r2, r1, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00329360 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -239519,15 +239519,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 339118 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 3293dc │ │ │ │ ldr.w r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 87df4c │ │ │ │ + bl 87df7c │ │ │ │ mov r3, r0 │ │ │ │ cmp r8, r0 │ │ │ │ ble.w 3294f0 │ │ │ │ mov.w r8, r0, lsr #5 │ │ │ │ ldr.w lr, [r7, #936] @ 0x3a8 │ │ │ │ and.w ip, r0, #31 │ │ │ │ mov r1, r4 │ │ │ │ @@ -239633,31 +239633,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #48] @ (329510 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r0, [pc, #32] @ (329514 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str.w r0, [r4, #234] @ 0xea │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf78400ea │ │ │ │ - subs r4, r7, #7 │ │ │ │ + movs r0, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r1, #7 │ │ │ │ + subs r2, r5, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #660] @ (3297c0 ) │ │ │ │ @@ -239771,15 +239771,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 329658 │ │ │ │ @@ -239836,15 +239836,15 @@ │ │ │ │ b.n 32962e │ │ │ │ ldr r3, [pc, #184] @ (3297c4 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32978c │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -239869,15 +239869,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 329642 │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 329658 │ │ │ │ @@ -239903,19 +239903,19 @@ │ │ │ │ bpl.w 3296aa │ │ │ │ b.n 3296a6 │ │ │ │ @ instruction: 0xf70c00ea │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #2 │ │ │ │ + subs r0, r7, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r2, #116] @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, #6 │ │ │ │ + adds r2, r7, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003297d8 : │ │ │ │ ldr r3, [pc, #580] @ (329a20 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -239936,15 +239936,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -240002,15 +240002,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 3298c4 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 3299ae │ │ │ │ @@ -240051,15 +240051,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 329a0a │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -240111,21 +240111,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r2, r0 │ │ │ │ b.n 329964 │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r2, r0 │ │ │ │ b.n 329964 │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 3298f8 │ │ │ │ orrs.w r0, lr, #7667712 @ 0x750000 │ │ │ │ ldr r4, [r2, #116] @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ @@ -240158,19 +240158,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (329a80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r3, #19 │ │ │ │ + lsrs r6, r7, #19 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r0, r1, r4 │ │ │ │ + subs r0, r5, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, r5, r4 │ │ │ │ + subs r4, r1, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329a84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -240240,21 +240240,21 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ sub.w r0, r4, #234 @ 0xea │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r3, r0 │ │ │ │ + subs r6, r7, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r4, #16 │ │ │ │ + lsrs r4, r0, #17 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r6, r1, r1 │ │ │ │ + subs r6, r5, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r6, r1 │ │ │ │ + subs r2, r2, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329b4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -240270,15 +240270,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 3297d8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -240291,19 +240291,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (329bc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r3, #14 │ │ │ │ + lsrs r6, r7, #14 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r0, r1, r7 │ │ │ │ + adds r0, r5, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, r5, r7 │ │ │ │ + subs r4, r1, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329bc4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240335,19 +240335,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (329c2c ) │ │ │ │ ldr r0, [pc, #20] @ (329c30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - lsrs r4, r5, #12 │ │ │ │ + lsrs r4, r1, #13 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r6, r2, r5 │ │ │ │ + adds r6, r6, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r7, r5 │ │ │ │ + adds r2, r3, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329c34 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240384,19 +240384,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (329ca8 ) │ │ │ │ ldr r0, [pc, #20] @ (329cac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - lsrs r0, r6, #10 │ │ │ │ + lsrs r0, r2, #11 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r2, r3, r3 │ │ │ │ + adds r2, r7, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, r7, r3 │ │ │ │ + adds r6, r3, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329cb0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240406,21 +240406,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 3297d8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 329d28 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 329d30 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 329cfc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -240440,19 +240440,19 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - lsrs r0, r6, #8 │ │ │ │ + lsrs r0, r2, #9 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r2, r3, r1 │ │ │ │ + adds r2, r7, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, r7, r1 │ │ │ │ + adds r6, r3, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329d44 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -240478,19 +240478,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (329d9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r0, #7 │ │ │ │ + lsrs r2, r4, #7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r4, r5, #31 │ │ │ │ + adds r4, r1, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, r2, r0 │ │ │ │ + adds r0, r6, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329da0 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -240519,15 +240519,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 329e16 │ │ │ │ movs r5, #0 │ │ │ │ b.n 329e10 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 329518 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -240548,19 +240548,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (329e44 ) │ │ │ │ ldr r0, [pc, #20] @ (329e48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - lsrs r4, r2, #4 │ │ │ │ + lsrs r4, r6, #4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r6, r7, #28 │ │ │ │ + asrs r6, r3, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r4, #29 │ │ │ │ + asrs r2, r0, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 329eca │ │ │ │ @@ -240623,15 +240623,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 329f4a │ │ │ │ @@ -240658,38 +240658,38 @@ │ │ │ │ ldr r0, [pc, #36] @ (329f78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - lsrs r2, r1, #32 │ │ │ │ + lsrs r2, r5, #32 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r4, r6, #24 │ │ │ │ + asrs r4, r2, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r5, #25 │ │ │ │ + asrs r4, r1, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r6, #31 │ │ │ │ + lsrs r4, r2, #32 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r6, r3, #24 │ │ │ │ + asrs r6, r7, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r4, #25 │ │ │ │ + asrs r2, r0, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329f7c : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 329fae │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 28b99c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b998 │ │ │ │ @@ -240704,35 +240704,35 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ add fp, pc │ │ │ │ mov r4, r1 │ │ │ │ ldrb.w r8, [sp, #72] @ 0x48 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ ldr r1, [pc, #180] @ (32a0a0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ - bl 73599c │ │ │ │ + bl 7359cc │ │ │ │ mov r0, r7 │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ ldr r3, [pc, #164] @ (32a0a4 ) │ │ │ │ ldr r2, [pc, #168] @ (32a0a8 ) │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #87 @ 0x57 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b82c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r5, #0 │ │ │ │ strb.w r8, [r7, #200] @ 0xc8 │ │ │ │ @@ -240745,15 +240745,15 @@ │ │ │ │ mov.w fp, r3, lsr #3 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldrd r0, r1, [r4, #72] @ 0x48 │ │ │ │ mov r2, fp │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ lsls r3, r0, #4 │ │ │ │ mla r0, fp, r0, sl │ │ │ │ str r0, [r6, r3] │ │ │ │ add r3, r6 │ │ │ │ strd fp, r4, [r3, #4] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ str r7, [r3, #12] │ │ │ │ @@ -240777,25 +240777,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r2, #26 │ │ │ │ + asrs r6, r6, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r1, #26 │ │ │ │ + asrs r2, r5, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r1, #32 │ │ │ │ + lsrs r4, r5, #32 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r2, r0, #26 │ │ │ │ + asrs r2, r4, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (32a0b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ add r5, pc, #264 @ (adr r5, 32a1c0 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (32a0dc ) │ │ │ │ @@ -240804,17 +240804,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ - lsls r2, r0, #29 │ │ │ │ + lsls r2, r4, #29 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r6, r1, #23 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (32a110 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -240824,44 +240824,44 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b674 │ │ │ │ - lsls r2, r2, #28 │ │ │ │ + lsls r2, r6, #28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r4, r6, #22 │ │ │ │ + asrs r4, r2, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r3, #22 │ │ │ │ + asrs r4, r7, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 32a154 │ │ │ │ ldr r2, [pc, #36] @ (32a158 ) │ │ │ │ movs r3, #87 @ 0x57 │ │ │ │ ldr r1, [pc, #36] @ (32a15c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b998 │ │ │ │ nop │ │ │ │ - lsls r2, r3, #27 │ │ │ │ + lsls r2, r7, #27 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r0, r2, #21 │ │ │ │ + asrs r0, r6, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r4, #20 │ │ │ │ + asrs r6, r0, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032a160 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -240977,15 +240977,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #188] @ (32a348 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ strd r7, r6, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 32a252 │ │ │ │ strd r7, r6, [r2] │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 32a278 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -241019,63 +241019,63 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ blx 28b674 │ │ │ │ bl 32a0b8 │ │ │ │ ldr r0, [pc, #96] @ (32a354 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 32a1e6 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldr r0, [pc, #80] @ (32a358 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ strd r7, r6, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 32a202 │ │ │ │ ldr r0, [pc, #68] @ (32a35c ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ bl 32a0e4 │ │ │ │ ldr r3, [pc, #48] @ (32a360 ) │ │ │ │ movs r2, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (32a364 ) │ │ │ │ ldr r0, [pc, #52] @ (32a368 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ pkhtb r0, r2, sl, asr #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #19 │ │ │ │ + asrs r0, r7, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r6, #20 │ │ │ │ + lsls r0, r2, #21 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r4, r7, #14 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - asrs r4, r1, #16 │ │ │ │ + asrs r4, r3, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r5, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r4, #14 │ │ │ │ + asrs r4, r1, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r3, #19 │ │ │ │ + asrs r4, r0, #15 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + lsls r4, r7, #19 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r2, r5, #13 │ │ │ │ + asrs r2, r1, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rsb r0, sl, sl, lsr #1 │ │ │ │ + @ instruction: 0xebea005a │ │ │ │ │ │ │ │ 0032a36c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -241136,15 +241136,15 @@ │ │ │ │ beq.n 32a3ba │ │ │ │ ldr r0, [pc, #148] @ (32a498 ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -241171,37 +241171,37 @@ │ │ │ │ strb.w ip, [r1] │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 32a3ec │ │ │ │ bl 32a0b8 │ │ │ │ ldr r0, [pc, #40] @ (32a49c ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 32a3b6 │ │ │ │ ldr r3, [pc, #32] @ (32a4a0 ) │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #32] @ (32a4a4 ) │ │ │ │ ldr r0, [pc, #36] @ (32a4a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ ldmia.w lr!, {r1, r3, r5, r6, r7} │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #14 │ │ │ │ + asrs r0, r1, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r2, #12 │ │ │ │ + asrs r4, r6, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r1, #14 │ │ │ │ + lsls r4, r5, #14 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r2, r3, #8 │ │ │ │ + asrs r2, r7, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - orns r0, sl, sl, lsr #1 │ │ │ │ + eors.w r0, sl, sl, lsr #1 │ │ │ │ │ │ │ │ 0032a4ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -241260,22 +241260,22 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - lsls r4, r5, #11 │ │ │ │ + lsls r4, r1, #12 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r0, r7, #5 │ │ │ │ + asrs r0, r3, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r2, #11 │ │ │ │ + lsls r6, r6, #11 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strd r0, r0, [r8, #360] @ 0x168 │ │ │ │ - asrs r0, r4, #5 │ │ │ │ + strd r0, r0, [r8, #360]! @ 0x168 │ │ │ │ + asrs r0, r0, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032a560 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -241344,21 +241344,21 @@ │ │ │ │ bpl.n 32a5fc │ │ │ │ ldr r0, [pc, #28] @ (32a638 ) │ │ │ │ mov r3, lr │ │ │ │ ldr.w r1, [r4, #204] @ 0xcc │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ b.n 32a3b4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #6 │ │ │ │ + asrs r6, r1, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032a63c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241440,36 +241440,36 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #44] @ (32a74c ) │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r1, [r5, #204] @ 0xcc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 32a70e │ │ │ │ ldr r3, [pc, #32] @ (32a750 ) │ │ │ │ movw r2, #574 @ 0x23e │ │ │ │ ldr r1, [pc, #28] @ (32a754 ) │ │ │ │ ldr r0, [pc, #32] @ (32a758 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ b.n 32a318 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #3 │ │ │ │ + asrs r2, r0, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r3, #3 │ │ │ │ + lsls r0, r7, #3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r0, #4 │ │ │ │ + asrs r2, r4, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032a75c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -241543,15 +241543,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (32a83c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -241561,15 +241561,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (32a8c0 ) │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrh.w ip, [r0, #160] @ 0xa0 │ │ │ │ add.w r3, ip, #4294967295 @ 0xffffffff │ │ │ │ cmp r3, #14 │ │ │ │ bhi.n 32a886 │ │ │ │ add.w r1, r0, #96 @ 0x60 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r5 │ │ │ │ @@ -241583,32 +241583,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r2, r5 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r0, r3, #32 │ │ │ │ + asrs r0, r7, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r6, #32 │ │ │ │ + asrs r6, r2, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r1, #32 │ │ │ │ + asrs r4, r5, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r3, #32 │ │ │ │ + asrs r4, r7, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 32a928 │ │ │ │ sub sp, #20 │ │ │ │ @@ -241616,20 +241616,20 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (32a930 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #56] @ (32a934 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (32a938 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ @@ -241637,18 +241637,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - vmla.i16 q0, q7, d4[3] │ │ │ │ - b.n 32ae00 │ │ │ │ + vmla.i q0, q7, d28[0] │ │ │ │ + b.n 32ae40 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, #198 @ 0xc6 │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r3, #20] │ │ │ │ lsls r6, r4, #3 │ │ │ │ vminnm.f16 , , │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -241659,25 +241659,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #40] @ (32a980 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #24] @ (32a984 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 32b598 │ │ │ │ - vhadd.u32 q0, q7, q14 │ │ │ │ - b.n 32ad70 │ │ │ │ + vhadd.u8 q8, q7, q14 │ │ │ │ + b.n 32adb0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, #90 @ 0x5a │ │ │ │ + cmp r6, #122 @ 0x7a │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241687,101 +241687,101 @@ │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #76] @ (32a9ec ) │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrh.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 32a9d0 │ │ │ │ mov r6, r0 │ │ │ │ add.w r5, r0, #92 @ 0x5c │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrh.w r3, [r6, #160] @ 0xa0 │ │ │ │ adds r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 32a9bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cdp2 0, 14, cr0, cr2, cr12, {3} │ │ │ │ - lsrs r0, r6, #27 │ │ │ │ + vhadd.u8 q0, q1, q14 │ │ │ │ + lsrs r0, r2, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r1, #27 │ │ │ │ + lsrs r6, r5, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (32a9f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldr r4, [sp, #408] @ 0x198 │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 0032a9fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #40] @ (32aa44 ) │ │ │ │ ldr r2, [pc, #44] @ (32aa48 ) │ │ │ │ ldr r1, [pc, #44] @ (32aa4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w lr, [ip, #56] @ 0x38 │ │ │ │ mov ip, lr │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - cdp2 0, 9, cr0, cr14, cr12, {3} │ │ │ │ - lsrs r4, r1, #27 │ │ │ │ + cdp2 0, 11, cr0, cr14, cr12, {3} │ │ │ │ + lsrs r4, r5, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r4, #27 │ │ │ │ + lsrs r0, r0, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032aa50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #56] @ (32aaa4 ) │ │ │ │ ldr r2, [pc, #56] @ (32aaa8 ) │ │ │ │ ldr r1, [pc, #60] @ (32aaac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 32aa90 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -241790,18 +241790,18 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cdp2 0, 4, cr0, cr12, cr12, {3} │ │ │ │ - lsrs r2, r7, #25 │ │ │ │ + cdp2 0, 6, cr0, cr12, cr12, {3} │ │ │ │ + lsrs r2, r3, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r1, #26 │ │ │ │ + lsrs r6, r5, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -241878,38 +241878,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 32ae60 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #24 │ │ │ │ + lsrs r4, r0, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r5, #24 │ │ │ │ + lsrs r4, r1, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r4, #24 │ │ │ │ + lsrs r2, r0, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r0, #2 │ │ │ │ + lsrs r2, r4, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 32b35c │ │ │ │ + b.n 32a39c │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 32ad80 │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ (32ac38 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ blx 28d324 │ │ │ │ cbnz r0, 32abcc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 32ac00 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -241925,20 +241925,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #100] @ (32ac44 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ bl 3365f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (32ac48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r3, [pc, #72] @ (32ac4c ) │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r5, lsl #4 │ │ │ │ @@ -241959,27 +241959,27 @@ │ │ │ │ ldr r0, [pc, #40] @ (32ac58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldc2l 0, cr0, [r6], #432 @ 0x1b0 │ │ │ │ - svc 116 @ 0x74 │ │ │ │ + ldc2 0, cr0, [r6, #-432] @ 0xfffffe50 │ │ │ │ + svc 148 @ 0x94 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r3, #212 @ 0xd4 │ │ │ │ + cmp r3, #244 @ 0xf4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r4, #21 │ │ │ │ + lsrs r0, r0, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - stc2 0, cr0, [r6], #432 @ 0x1b0 │ │ │ │ - lsrs r4, r1, #20 │ │ │ │ + stc2l 0, cr0, [r6], {108} @ 0x6c │ │ │ │ + lsrs r4, r5, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r6, r5] │ │ │ │ + ldrsh r2, [r2, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (32ad10 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -242047,21 +242047,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ svc 198 @ 0xc6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #19 │ │ │ │ + lsrs r2, r0, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r3, #19 │ │ │ │ + lsrs r4, r7, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r2, #27 │ │ │ │ + lsls r4, r6, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 32b184 │ │ │ │ + b.n 32b1c4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ svc 86 @ 0x56 │ │ │ │ lsls r2, r5, #3 │ │ │ │ │ │ │ │ 0032ad2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242151,21 +242151,21 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 54457c │ │ │ │ bl 33990c │ │ │ │ mov r1, r7 │ │ │ │ - bl 72f364 │ │ │ │ + bl 72f394 │ │ │ │ ldr r2, [pc, #144] @ (32aea8 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #132] @ (32aeac ) │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r4, r3, [sp, #24] │ │ │ │ @@ -242196,39 +242196,39 @@ │ │ │ │ ldr r0, [pc, #64] @ (32aeb8 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ udf #242 @ 0xf2 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xfb86006c │ │ │ │ + @ instruction: 0xfba6006c │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #16 │ │ │ │ + lsrs r4, r1, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r5, #23 │ │ │ │ + lsls r6, r1, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r2, #16 │ │ │ │ + lsrs r0, r6, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r0, #16 │ │ │ │ + lsrs r4, r4, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #376] @ 0x178 │ │ │ │ + ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r6, r2, #26 │ │ │ │ + lsls r6, r6, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r3, #15 │ │ │ │ + lsrs r0, r7, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r4, #25 │ │ │ │ + lsls r0, r0, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ ble.n 32aea4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - lsrs r4, r0, #11 │ │ │ │ + lsrs r4, r4, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r5, #12 │ │ │ │ + lsrs r6, r1, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242335,28 +242335,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (32afdc ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (32afe0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #9 │ │ │ │ + lsrs r4, r2, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vst1.8 {d0[3]}, [r2], ip │ │ │ │ - lsrs r4, r2, #9 │ │ │ │ + vld1.8 {d0[3]}, [r2], ip │ │ │ │ + lsrs r4, r6, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032afe4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242479,18 +242479,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (32b130 ) │ │ │ │ ldr r0, [pc, #20] @ (32b134 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - ldrb.w r0, [ip, ip, lsl #2] │ │ │ │ - lsrs r6, r5, #3 │ │ │ │ + ldrh.w r0, [ip, ip, lsl #2] │ │ │ │ + lsrs r6, r1, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r7, #4 │ │ │ │ + lsrs r2, r3, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b138 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 32b144 │ │ │ │ @@ -242579,24 +242579,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (32b220 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (32b224 ) │ │ │ │ ldr r1, [pc, #32] @ (32b228 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7367f8 │ │ │ │ + bl 736828 │ │ │ │ ldr r1, [pc, #24] @ (32b22c ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ ldc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - lsrs r6, r6, #1 │ │ │ │ + lsrs r6, r2, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r6, #12] │ │ │ │ lsls r6, r4, #3 │ │ │ │ │ │ │ │ 0032b230 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -242618,30 +242618,30 @@ │ │ │ │ ldr r1, [pc, #24] @ (32b278 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b674 │ │ │ │ - @ instruction: 0xf6dc006c │ │ │ │ - lsrs r2, r6, #32 │ │ │ │ + @ instruction: 0xf6fc006c │ │ │ │ + lsrs r2, r2, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r5, #30 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b27c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 5380f4 │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733820 │ │ │ │ + b.w 733850 │ │ │ │ │ │ │ │ 0032b29c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 32b320 │ │ │ │ @@ -242651,16 +242651,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (32b328 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 73317c │ │ │ │ - bl 72ec84 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72ecb4 │ │ │ │ cbz r0, 32b304 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 32b2f0 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -242682,18 +242682,18 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (32b32c ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 570518 │ │ │ │ b.n 32b2ce │ │ │ │ - @ instruction: 0xf686006c │ │ │ │ - bhi.n 32b258 │ │ │ │ + subw r0, r6, #2156 @ 0x86c │ │ │ │ + bhi.n 32b298 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r4, #250 @ 0xfa │ │ │ │ + movs r5, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r3, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 0032b330 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242714,16 +242714,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (32b3a0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 73317c │ │ │ │ - bl 72ec84 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72ecb4 │ │ │ │ cbz r0, 32b386 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -242732,83 +242732,83 @@ │ │ │ │ ldr r1, [pc, #28] @ (32b3a4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 57072c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf5e0006c │ │ │ │ - bvc.n 32b388 │ │ │ │ + addw r0, r0, #2156 @ 0x86c │ │ │ │ + bhi.n 32b3c8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r4, #86 @ 0x56 │ │ │ │ + movs r4, #118 @ 0x76 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r3, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r0, [pc, #4] @ (32b3b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ str r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 0032b3b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #36] @ (32b3f4 ) │ │ │ │ ldr r2, [pc, #36] @ (32b3f8 ) │ │ │ │ ldr r1, [pc, #40] @ (32b3fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - subs.w r0, ip, #15466496 @ 0xec0000 │ │ │ │ - lsls r2, r5, #29 │ │ │ │ + rsbs r0, ip, #15466496 @ 0xec0000 │ │ │ │ + lsls r2, r1, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r0, #30 │ │ │ │ + lsls r6, r4, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b400 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (32b45c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 32b44a │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #56] @ (32b460 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (32b464 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -242816,18 +242816,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsls r2, r1, #29 │ │ │ │ + lsls r2, r5, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sbc.w r0, r4, #15466496 @ 0xec0000 │ │ │ │ - lsls r0, r2, #28 │ │ │ │ + @ instruction: 0xf584006c │ │ │ │ + lsls r0, r6, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -242889,15 +242889,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 32b56e │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 73095c │ │ │ │ + bl 73098c │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 32b568 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 32b550 │ │ │ │ ldr.w r9, [pc, #96] @ 32b584 │ │ │ │ @@ -242908,15 +242908,15 @@ │ │ │ │ blx 28b6d0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 73599c │ │ │ │ + bl 7359cc │ │ │ │ mov r0, sl │ │ │ │ blx 28b99c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 32b526 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -242937,22 +242937,22 @@ │ │ │ │ ldr r0, [pc, #28] @ (32b594 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r6, #26 │ │ │ │ + lsls r4, r2, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r7, #24 │ │ │ │ + lsls r2, r3, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bics.w r0, r6, #15466496 @ 0xec0000 │ │ │ │ - lsls r4, r7, #23 │ │ │ │ + orrs.w r0, r6, #15466496 @ 0xec0000 │ │ │ │ + lsls r4, r3, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r7, #24 │ │ │ │ + lsls r0, r3, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b598 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -243021,15 +243021,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 7359c0 │ │ │ │ + bl 7359f0 │ │ │ │ mov r0, r7 │ │ │ │ blx 28b99c │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 32b628 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -243055,28 +243055,28 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 32b73c │ │ │ │ lsls r2, r5, #3 │ │ │ │ - lsls r6, r4, #23 │ │ │ │ + lsls r6, r0, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #22 │ │ │ │ + lsls r6, r3, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r0, #32] │ │ │ │ + str r4, [r4, #32] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r2, r4, #21 │ │ │ │ + lsls r2, r0, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf322006c │ │ │ │ - lsls r0, r5, #19 │ │ │ │ + @ instruction: 0xf342006c │ │ │ │ + lsls r0, r1, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r4, #21 │ │ │ │ + lsls r4, r0, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b6bc : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 32b5c8 │ │ │ │ │ │ │ │ @@ -243148,41 +243148,41 @@ │ │ │ │ cbz r3, 32b788 │ │ │ │ ldr r1, [pc, #60] @ (32b7a4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 735c14 │ │ │ │ + bl 735c44 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 28b998 │ │ │ │ ldr r1, [pc, #36] @ (32b7a8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 32b756 │ │ │ │ ldr r0, [pc, #32] @ (32b7ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f6c4 │ │ │ │ + bl 72f6f4 │ │ │ │ ldr r1, [pc, #28] @ (32b7b0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 73599c │ │ │ │ + bl 7359cc │ │ │ │ b.n 32b766 │ │ │ │ bmi.n 32b774 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - lsls r4, r7, #18 │ │ │ │ + lsls r4, r3, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #17 │ │ │ │ + lsls r4, r7, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r2, #18 │ │ │ │ + lsls r2, r6, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r2, #18 │ │ │ │ + lsls r4, r6, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b7b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -243192,31 +243192,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (32b7fc ) │ │ │ │ add r0, pc │ │ │ │ blx 28b6d0 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 736264 │ │ │ │ + bl 736294 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 28b99c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (32b800 ) │ │ │ │ add r1, pc │ │ │ │ b.n 32b7c8 │ │ │ │ - lsls r2, r1, #17 │ │ │ │ + lsls r2, r5, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r5, #15 │ │ │ │ + lsls r0, r1, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b804 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -243230,22 +243230,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 28b6d0 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 736264 │ │ │ │ + bl 736294 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 32b846 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 735c14 │ │ │ │ + bl 735c44 │ │ │ │ mov r0, r6 │ │ │ │ blx 28b99c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 32b73c │ │ │ │ @@ -243256,17 +243256,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (32b878 ) │ │ │ │ add r1, pc │ │ │ │ b.n 32b820 │ │ │ │ nop │ │ │ │ - lsls r0, r6, #15 │ │ │ │ + lsls r0, r2, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r6, #13 │ │ │ │ + lsls r2, r2, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b87c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 32b73c │ │ │ │ @@ -243299,15 +243299,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 28b6d0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 736d84 │ │ │ │ + bl 736db4 │ │ │ │ mov r0, r6 │ │ │ │ blx 28b99c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 32b8b8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -243326,15 +243326,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 28b6d0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 736d84 │ │ │ │ + bl 736db4 │ │ │ │ mov r0, r6 │ │ │ │ blx 28b99c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 32b8f8 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 32b92e │ │ │ │ @@ -243356,47 +243356,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r6, #11 │ │ │ │ + lsls r0, r2, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r3, #13 │ │ │ │ + lsls r6, r7, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r5, #11 │ │ │ │ + lsls r4, r1, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r3, #12 │ │ │ │ + lsls r6, r7, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (32b978 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldrh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 0032b97c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #56] @ (32b9d0 ) │ │ │ │ ldr r2, [pc, #56] @ (32b9d4 ) │ │ │ │ ldr r1, [pc, #60] @ (32b9d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 32b9bc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243405,39 +243405,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - orn r0, r8, #108 @ 0x6c │ │ │ │ - strh r6, [r2, #4] │ │ │ │ + eor.w r0, r8, #108 @ 0x6c │ │ │ │ + strh r6, [r6, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r5, #4] │ │ │ │ + strh r2, [r1, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032b9dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #56] @ (32ba30 ) │ │ │ │ ldr r2, [pc, #56] @ (32ba34 ) │ │ │ │ ldr r1, [pc, #60] @ (32ba38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 32ba1c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243446,39 +243446,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - and.w r0, r8, #108 @ 0x6c │ │ │ │ - strh r6, [r6, #0] │ │ │ │ + bic.w r0, r8, #108 @ 0x6c │ │ │ │ + strh r6, [r2, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r1, #2] │ │ │ │ + strh r2, [r5, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ba3c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #56] @ (32ba90 ) │ │ │ │ ldr r2, [pc, #56] @ (32ba94 ) │ │ │ │ ldr r1, [pc, #60] @ (32ba98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 32ba7c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243487,39 +243487,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - vmla.i32 d0, d8, d12[1] │ │ │ │ - ldrb r6, [r2, #31] │ │ │ │ + vmla.i d16, d8, d0[7] │ │ │ │ + ldrb r6, [r6, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r5, #31] │ │ │ │ + strh r2, [r1, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ba9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #56] @ (32baf0 ) │ │ │ │ ldr r2, [pc, #56] @ (32baf4 ) │ │ │ │ ldr r1, [pc, #60] @ (32baf8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 32badc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243528,18 +243528,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - vhadd.s8 q8, q4, q14 │ │ │ │ - ldrb r6, [r6, #29] │ │ │ │ + vhadd.s32 q8, q4, q14 │ │ │ │ + ldrb r6, [r2, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r1, #30] │ │ │ │ + ldrb r2, [r5, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 32bb62 │ │ │ │ @@ -243581,17 +243581,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - beq.n 32bc38 │ │ │ │ + beq.n 32ba78 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - beq.n 32bc1c │ │ │ │ + beq.n 32bc5c │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 32bb92 │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -243647,17 +243647,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (32bc20 ) │ │ │ │ add r0, pc │ │ │ │ b.n 32bbf0 │ │ │ │ - ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldmia r7, {r2, r3, r4, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -243905,15 +243905,15 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r7, [pc, #184] @ (32bf40 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r6, [pc, #896] @ (32c20c ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r6, #352] @ 0x160 │ │ │ │ + stc2l 0, cr0, [r6, #352]! @ 0x160 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #132] @ (32bf2c ) │ │ │ │ @@ -244091,15 +244091,15 @@ │ │ │ │ movne r0, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (32c13c ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 32bfd8 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -244173,27 +244173,27 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r2], {88} @ 0x58 │ │ │ │ + stc2 0, cr0, [r2], #-352 @ 0xfffffea0 │ │ │ │ │ │ │ │ 0032c140 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r2, r1 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8739bc │ │ │ │ + bl 8739ec │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 32c1b0 │ │ │ │ mov r5, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -244220,22 +244220,22 @@ │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (32c1c4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 87eb10 │ │ │ │ + bl 87eb40 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ b.n 32c17e │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb120058 │ │ │ │ - @ instruction: 0xfaf60058 │ │ │ │ - ldrd r0, r0, [r8], #-432 @ 0x1b0 │ │ │ │ + @ instruction: 0xfb320058 │ │ │ │ + @ instruction: 0xfb160058 │ │ │ │ + ldmia.w r8, {r2, r3, r5, r6} │ │ │ │ │ │ │ │ 0032c1c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r1 │ │ │ │ @@ -244299,21 +244299,21 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (32c280 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0xfa8e0058 │ │ │ │ - @ instruction: 0xfa920058 │ │ │ │ - @ instruction: 0xfa9e0058 │ │ │ │ - @ instruction: 0xfafe0058 │ │ │ │ - @ instruction: 0xfad20058 │ │ │ │ - @ instruction: 0xfa9e0058 │ │ │ │ - @ instruction: 0xfb0e0058 │ │ │ │ + @ instruction: 0xfaae0058 │ │ │ │ + @ instruction: 0xfab20058 │ │ │ │ + @ instruction: 0xfabe0058 │ │ │ │ + @ instruction: 0xfb1e0058 │ │ │ │ + @ instruction: 0xfaf20058 │ │ │ │ + @ instruction: 0xfabe0058 │ │ │ │ + @ instruction: 0xfb2e0058 │ │ │ │ │ │ │ │ 0032c284 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -244357,15 +244357,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (32c428 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, r7 │ │ │ │ blx 28c3b8 │ │ │ │ ldr r2, [pc, #296] @ (32c42c ) │ │ │ │ ldr r3, [pc, #276] @ (32c41c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -244392,15 +244392,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (32c438 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ - bl 87eb10 │ │ │ │ + bl 87eb40 │ │ │ │ b.n 32c2fc │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 32c2e2 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 32c2e2 │ │ │ │ @@ -244440,28 +244440,28 @@ │ │ │ │ ldr r3, [pc, #140] @ (32c444 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ - bl 87eb10 │ │ │ │ + bl 87eb40 │ │ │ │ b.n 32c302 │ │ │ │ ldr r3, [pc, #124] @ (32c448 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #124] @ (32c44c ) │ │ │ │ ldr r1, [pc, #128] @ (32c450 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #408 @ 0x198 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 32c2fc │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #100] @ (32c454 ) │ │ │ │ mov r2, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -244470,44 +244470,44 @@ │ │ │ │ ldr r1, [pc, #92] @ (32c45c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 87eb10 │ │ │ │ + bl 87eb40 │ │ │ │ b.n 32c2fc │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r5, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32c290 │ │ │ │ + b.n 32c2d0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xfac40058 │ │ │ │ - vld1.8 @ instruction: 0xf9a60058 │ │ │ │ + @ instruction: 0xfae40058 │ │ │ │ + vst1.8 @ instruction: 0xf9c60058 │ │ │ │ ldmia r1, {r1, r2, r4, r5} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xfa600058 │ │ │ │ - b.n 32c1f0 │ │ │ │ + @ instruction: 0xfa800058 │ │ │ │ + b.n 32c230 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vst4.16 {d16-d19}, [lr :64], r8 │ │ │ │ + vld4.16 {d16-d19}, [lr :64], r8 │ │ │ │ ldr??.w r0, [r2, #88] @ 0x58 │ │ │ │ - str??.w r0, [r2, #88] @ 0x58 │ │ │ │ - b.n 32c110 │ │ │ │ + vst4.16 {d0-d3}, [r2 :64], r8 │ │ │ │ + b.n 32c150 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 32c0ec │ │ │ │ + b.n 32c12c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9ee0058 │ │ │ │ - str.w r0, [r0, #88] @ 0x58 │ │ │ │ - vld1.8 @ instruction: 0xf9a40058 │ │ │ │ - b.n 32c09c │ │ │ │ + @ instruction: 0xfa0e0058 │ │ │ │ + str??.w r0, [r0, #88] @ 0x58 │ │ │ │ + vst1.8 @ instruction: 0xf9c40058 │ │ │ │ + b.n 32c0dc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb.w r0, [r2, #88] @ 0x58 │ │ │ │ + ldrh.w r0, [r2, #88] @ 0x58 │ │ │ │ │ │ │ │ 0032c460 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -244646,23 +244646,23 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r6, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bl 2d05b6 │ │ │ │ - cmp r6, #196 @ 0xc4 │ │ │ │ + cmp r6, #228 @ 0xe4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ pld [r7, #255]! │ │ │ │ stmia r7!, {r2, r3} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - str.w r0, [r6, #88] @ 0x58 │ │ │ │ - ldr.w r0, [r8, r8, lsl #1] │ │ │ │ - strb.w r0, [sl, #88] @ 0x58 │ │ │ │ - ldr.w r0, [r2, r8, lsl #1] │ │ │ │ + str??.w r0, [r6, #88] @ 0x58 │ │ │ │ + ldr??.w r0, [r8, r8, lsl #1] │ │ │ │ + strh.w r0, [sl, #88] @ 0x58 │ │ │ │ + ldr??.w r0, [r2, r8, lsl #1] │ │ │ │ │ │ │ │ 0032c5d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -244764,15 +244764,15 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7aa0058 │ │ │ │ + @ instruction: 0xf7ca0058 │ │ │ │ │ │ │ │ 0032c6e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #316] @ (32c830 ) │ │ │ │ @@ -244899,20 +244899,20 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28d83c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 32c7f6 │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r2, r6} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xf72c0058 │ │ │ │ + @ instruction: 0xf74c0058 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6f80058 │ │ │ │ - @ instruction: 0xf70c0058 │ │ │ │ - @ instruction: 0xf68c0058 │ │ │ │ + @ instruction: 0xf7180058 │ │ │ │ + @ instruction: 0xf72c0058 │ │ │ │ + subw r0, ip, #2136 @ 0x858 │ │ │ │ │ │ │ │ 0032c848 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -244929,26 +244929,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (32ca74 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 72f670 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 72f6a0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #492] @ (32ca78 ) │ │ │ │ ldr r2, [pc, #492] @ (32ca7c ) │ │ │ │ ldr r1, [pc, #496] @ (32ca80 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 28d4c4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -245136,34 +245136,34 @@ │ │ │ │ nop │ │ │ │ stmia r3!, {r3, r4, r6, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - b.n 32cd9c │ │ │ │ + b.n 32cddc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stmia r2!, {r4, r7} │ │ │ │ + stmia r2!, {r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [sp, #184] @ 0xb8 │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ lsls r4, r3, #1 │ │ │ │ vshr.u64 q0, , #4 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ + cmp r3, #94 @ 0x5e │ │ │ │ lsls r3, r4, #1 │ │ │ │ - movw r0, #10328 @ 0x2858 │ │ │ │ + @ instruction: 0xf6620058 │ │ │ │ vqadd.u16 q8, q12, │ │ │ │ - addw r0, r6, #2136 @ 0x858 │ │ │ │ + @ instruction: 0xf6260058 │ │ │ │ stmia r2!, {r3, r4, r5, r6} │ │ │ │ lsls r2, r5, #3 │ │ │ │ mcr2 0, 7, r0, cr6, cr11, {7} │ │ │ │ - @ instruction: 0xf5920058 │ │ │ │ + subs.w r0, r2, #14155776 @ 0xd80000 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r2, #14155776 @ 0xd80000 │ │ │ │ - @ instruction: 0xf5380058 │ │ │ │ + @ instruction: 0xf5220058 │ │ │ │ + adcs.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ │ │ │ │ 0032cab0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -245199,41 +245199,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8750fc │ │ │ │ + bl 87512c │ │ │ │ ldr r3, [pc, #96] @ (32cb84 ) │ │ │ │ ldr r4, [pc, #100] @ (32cb88 ) │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ ldr r1, [pc, #100] @ (32cb8c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 32cb02 │ │ │ │ ldr r3, [pc, #76] @ (32cb90 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #76] @ (32cb94 ) │ │ │ │ ldr r1, [pc, #76] @ (32cb98 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 32cb3c │ │ │ │ ldr r3, [pc, #60] @ (32cb9c ) │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r4, [pc, #56] @ (32cba0 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ @@ -245241,29 +245241,29 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 32cb3c │ │ │ │ nop │ │ │ │ - udf #248 @ 0xf8 │ │ │ │ + svc 24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf4a20058 │ │ │ │ + @ instruction: 0xf4c20058 │ │ │ │ + @ instruction: 0xf1880058 │ │ │ │ + udf #246 @ 0xf6 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ + eors.w r0, r0, #14155776 @ 0xd80000 │ │ │ │ sbc.w r0, r8, #88 @ 0x58 │ │ │ │ udf #214 @ 0xd6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - orns r0, r0, #14155776 @ 0xd80000 │ │ │ │ - adc.w r0, r8, #88 @ 0x58 │ │ │ │ - udf #182 @ 0xb6 │ │ │ │ - lsls r4, r5, #1 │ │ │ │ - eor.w r0, r2, #14155776 @ 0xd80000 │ │ │ │ - @ instruction: 0xf1240058 │ │ │ │ + @ instruction: 0xf4a20058 │ │ │ │ + adc.w r0, r4, #88 @ 0x58 │ │ │ │ │ │ │ │ 0032cba8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -245370,24 +245370,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 72f670 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 72f6a0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #288] @ (32cdec ) │ │ │ │ ldr r1, [pc, #288] @ (32cdf0 ) │ │ │ │ add.w r3, r9, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 28b65c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 28dc74 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -245488,28 +245488,28 @@ │ │ │ │ b.n 32cd58 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ itt ge │ │ │ │ lslge r2, r5, #3 │ │ │ │ ldrge r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 32ced8 │ │ │ │ + ble.n 32cd18 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bkpt 0x0052 │ │ │ │ + bkpt 0x0072 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r5, #62] @ 0x3e │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xfbc000fb │ │ │ │ - @ instruction: 0xf2f00058 │ │ │ │ + @ instruction: 0xf3100058 │ │ │ │ @ instruction: 0xfb7200fb │ │ │ │ bkpt 0x00c2 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xf25a0058 │ │ │ │ - mcr 0, 7, r0, cr2, cr8, {2} │ │ │ │ - @ instruction: 0xf1e20058 │ │ │ │ + @ instruction: 0xf27a0058 │ │ │ │ + vqadd.s8 q0, q1, q4 │ │ │ │ + addw r0, r2, #88 @ 0x58 │ │ │ │ @ instruction: 0xfb1400fb │ │ │ │ │ │ │ │ 0032ce14 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -245545,15 +245545,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r5, #20 │ │ │ │ + asrs r0, r1, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 0032ce80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -246034,19 +246034,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbnz r4, 32d394 │ │ │ │ lsls r2, r5, #3 │ │ │ │ cbnz r2, 32d386 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 5, r0, cr12, cr8, {2} │ │ │ │ - mrc 0, 4, r0, cr0, cr8, {2} │ │ │ │ - mrc 0, 2, r0, cr2, cr8, {2} │ │ │ │ - ldcl 0, cr0, [r8, #352]! @ 0x160 │ │ │ │ - stcl 0, cr0, [r2, #-352] @ 0xfffffea0 │ │ │ │ + mcr 0, 6, r0, cr12, cr8, {2} │ │ │ │ + mrc 0, 5, r0, cr0, cr8, {2} │ │ │ │ + mrc 0, 3, r0, cr2, cr8, {2} │ │ │ │ + mrc 0, 0, r0, cr8, cr8, {2} │ │ │ │ + stcl 0, cr0, [r2, #-352]! @ 0xfffffea0 │ │ │ │ │ │ │ │ 0032d350 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -246999,20 +246999,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 32dbb8 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 32dd12 │ │ │ │ b.n 32dbc2 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -247152,22 +247152,21 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ b.n 32e612 │ │ │ │ vrshr.u64 q15, , #1 │ │ │ │ vqshrn.u64 d21, q10, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe83c0058 │ │ │ │ - b.n 32deac │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4} │ │ │ │ + @ instruction: 0xe85c0058 │ │ │ │ + @ instruction: 0xe8120058 │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 32d938 │ │ │ │ + b.n 32d978 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 32d9b4 │ │ │ │ + b.n 32d9f4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 32e81c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -247938,23 +247937,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 32e46c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -248263,34 +248262,34 @@ │ │ │ │ b.w 32d596 │ │ │ │ bgt.n 32eb06 │ │ │ │ @ instruction: 0xffffdb55 │ │ │ │ vqshrn.u64 d21, q10, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r6} │ │ │ │ + stmia r5!, {r1, r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bgt.n 32eb84 │ │ │ │ + bgt.n 32ebc4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bgt.n 32ea00 │ │ │ │ + bgt.n 32ea40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 32eae8 │ │ │ │ + blt.n 32eb28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bge.n 32ea40 │ │ │ │ + bge.n 32ea80 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - nop {12} │ │ │ │ + nop {14} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bvs.n 32ea94 │ │ │ │ + bvs.n 32ead4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ittt vc │ │ │ │ - lslvc r4, r5, #1 │ │ │ │ - bvs.n 32ea18 @ unpredictable │ │ │ │ - lslvc r0, r3, #1 │ │ │ │ + ittt ls │ │ │ │ + lslls r4, r5, #1 │ │ │ │ + bvs.n 32ea58 @ unpredictable │ │ │ │ + lslls r0, r3, #1 │ │ │ │ │ │ │ │ 0032eaf4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -248381,15 +248380,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bpl.n 32eb94 │ │ │ │ + bpl.n 32ebd4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ebe8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -248409,15 +248408,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bpl.n 32eb5c │ │ │ │ + bpl.n 32eb9c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ec2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -248518,49 +248517,49 @@ │ │ │ │ beq.n 32ed80 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 32ed86 │ │ │ │ ldr r0, [pc, #140] @ (32edb0 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87f00c │ │ │ │ + bl 87f03c │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (32edb4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 87f00c │ │ │ │ + bl 87f03c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 87f00c │ │ │ │ + bl 87f03c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32ec74 │ │ │ │ movs r7, #1 │ │ │ │ b.n 32ecf0 │ │ │ │ ldr r0, [pc, #76] @ (32edb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ ldr r0, [pc, #72] @ (32edbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f00c │ │ │ │ + bl 87f03c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 32ed1a │ │ │ │ ldr r1, [pc, #60] @ (32edc0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 32ed20 │ │ │ │ ldr r1, [pc, #60] @ (32edc4 ) │ │ │ │ @@ -248577,25 +248576,25 @@ │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 32eda6 │ │ │ │ vdup.8 d29, d18[7] │ │ │ │ lsls r3, r7, #3 │ │ │ │ ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - bpl.n 32ed74 │ │ │ │ + bvs.n 32edb4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 32edc8 │ │ │ │ + bvs.n 32ee08 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 32ee44 │ │ │ │ + bmi.n 32ee84 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 32ee80 │ │ │ │ + bmi.n 32ecc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 32ee08 │ │ │ │ + bmi.n 32ee48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 32ee00 │ │ │ │ + bmi.n 32ee40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032edc8 : │ │ │ │ ldr r3, [pc, #8] @ (32edd4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -249445,19 +249444,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (32f630 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r2} │ │ │ │ + push {r1, r2, r5} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r5!, {r4, r6} │ │ │ │ + ldmia r5, {r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5, {r2, r5, r6} │ │ │ │ + ldmia r5!, {r2, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032f634 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -249502,15 +249501,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f744 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -249536,15 +249535,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 52b4b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 32f758 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32f68a │ │ │ │ @@ -249557,15 +249556,15 @@ │ │ │ │ beq.n 32f68a │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (32f78c ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b6ec │ │ │ │ + bl 87b71c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 32f68a │ │ │ │ ldr r3, [pc, #72] @ (32f790 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -249591,19 +249590,19 @@ │ │ │ │ str r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r0, r0 │ │ │ │ + uxtb r0, r4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r6, r1, #25 │ │ │ │ + asrs r6, r5, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r4, #25 │ │ │ │ + asrs r2, r0, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032f7a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -249643,15 +249642,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 28c0f4 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32f7e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 86d914 │ │ │ │ + bl 86d944 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 32f820 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b4e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -249672,27 +249671,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (32f874 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 28c0f4 │ │ │ │ b.n 32f7e4 │ │ │ │ nop │ │ │ │ - str r4, [sp, #0] │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r6, r6, #21 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldmia r4!, {r1, r3} │ │ │ │ + ldmia r4!, {r1, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r3!, {r6, r7} │ │ │ │ + ldmia r3!, {r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - revsh r2, r4 │ │ │ │ + cbnz r2, 32f8b0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bge.n 32f8cc │ │ │ │ + bge.n 32f90c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032f878 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -249768,46 +249767,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 295be0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 72b7e8 │ │ │ │ + bl 72b818 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ mov r0, r6 │ │ │ │ blx 28b99c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32f92e │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 827b80 │ │ │ │ - ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ + b.w 827bb0 │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032f994 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -249845,15 +249844,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (32fb7c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 32fb62 │ │ │ │ ldr.w r8, [pc, #368] @ 32fb80 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (32fb84 ) │ │ │ │ ldr.w r9, [pc, #368] @ 32fb88 │ │ │ │ add r8, pc │ │ │ │ @@ -249887,145 +249886,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 32fb62 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 32fa8e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (32fb8c ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa20 │ │ │ │ ldr r1, [pc, #236] @ (32fb90 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa26 │ │ │ │ ldr r1, [pc, #220] @ (32fb94 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa2e │ │ │ │ ldr r1, [pc, #204] @ (32fb98 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa36 │ │ │ │ ldr r1, [pc, #184] @ (32fb9c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa3e │ │ │ │ ldr r1, [pc, #168] @ (32fba0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa46 │ │ │ │ ldr r1, [pc, #148] @ (32fba4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa4e │ │ │ │ ldr r1, [pc, #132] @ (32fba8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa56 │ │ │ │ ldr r1, [pc, #112] @ (32fbac ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa5e │ │ │ │ ldr r1, [pc, #96] @ (32fbb0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 32fa64 │ │ │ │ mov r0, sl │ │ │ │ - bl 82815c │ │ │ │ + bl 82818c │ │ │ │ b.n 32f9ce │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldmia r2, {r1, r2, r5} │ │ │ │ + ldmia r2, {r1, r2, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r2!, {r5} │ │ │ │ + ldmia r2!, {r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r2, {r2, r6} │ │ │ │ + ldmia r2, {r2, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r5, r6, r7} │ │ │ │ + ldmia r2!, {} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032fbb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -250061,99 +250060,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 32fcb6 │ │ │ │ ldr r2, [pc, #348] @ (32fd70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (32fd74 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fcf4 │ │ │ │ ldr r2, [pc, #332] @ (32fd78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (32fd7c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fd00 │ │ │ │ ldr r2, [pc, #320] @ (32fd80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (32fd84 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fcfa │ │ │ │ ldr r2, [pc, #304] @ (32fd88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (32fd8c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 32fc7e │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fd06 │ │ │ │ ldr r2, [pc, #288] @ (32fd90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (32fd94 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r1, [pc, #272] @ (32fd98 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 868c7c │ │ │ │ + bl 868cac │ │ │ │ ldr r1, [pc, #256] @ (32fd9c ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28b99c │ │ │ │ mov r0, r6 │ │ │ │ - bl 868d38 │ │ │ │ + bl 868d68 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 32fd0c │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 86d83c │ │ │ │ + bl 86d86c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7f8a7c │ │ │ │ + bl 7f8aac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32fc12 │ │ │ │ ldr r2, [pc, #176] @ (32fda0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32fc16 │ │ │ │ @@ -250169,17 +250168,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (32fdb0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32fc72 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (32fdb4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ mov r0, r6 │ │ │ │ - bl 8280a8 │ │ │ │ + bl 8280d8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 57dbb8 │ │ │ │ ldr r2, [pc, #144] @ (32fdb8 ) │ │ │ │ ldr r3, [pc, #44] @ (32fd58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -250201,50 +250200,50 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r5, r6} │ │ │ │ + ldmia r1!, {r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vhadd.u8 q8, q0, │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ + vhadd.u32 q8, q0, │ │ │ │ + ldmia r1, {r1, r2, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vhadd.u32 q0, q5, │ │ │ │ - ldmia r1!, {r3, r5, r6} │ │ │ │ + vhadd.u8 q8, q5, │ │ │ │ + ldmia r1!, {r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vhadd.u16 q0, q2, │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ + vhadd.u q0, q2, │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp2 0, 15, cr0, cr14, cr3, {3} │ │ │ │ - ldmia r1!, {r3, r4, r6} │ │ │ │ + vhadd.u16 q0, q7, │ │ │ │ + ldmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp2 0, 14, cr0, cr4, cr3, {3} │ │ │ │ - ldmia r1, {r1, r2, r3, r6} │ │ │ │ + vhadd.u8 q0, q2, │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r3, r6} │ │ │ │ + ldmia r1!, {r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r2, r6} │ │ │ │ + ldmia r1!, {r2, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6!, {r4, r5, r7} │ │ │ │ + ldmia r6, {r4, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r6!, {r1, r3, r5, r7} │ │ │ │ + ldmia r6, {r1, r3, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r6!, {r2, r5, r7} │ │ │ │ + ldmia r6, {r2, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r6!, {r3, r4, r7} │ │ │ │ + ldmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldc2l 0, cr0, [sl], #-412 @ 0xfffffe64 │ │ │ │ + ldc2 0, cr0, [sl], {103} @ 0x67 │ │ │ │ ldrh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r5, #3 │ │ │ │ │ │ │ │ 0032fdbc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -250252,46 +250251,46 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 3311c4 │ │ │ │ ldr r1, [pc, #68] @ (32fe18 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 32fe04 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 32fdfe │ │ │ │ ldr r2, [pc, #52] @ (32fe1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (32fe20 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 853858 │ │ │ │ + b.w 853888 │ │ │ │ ldr r2, [pc, #36] @ (32fe24 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32fdea │ │ │ │ ldr r1, [pc, #32] @ (32fe28 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 853858 │ │ │ │ - ldmia r0!, {r5} │ │ │ │ + b.w 853888 │ │ │ │ + ldmia r0!, {r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldcl 0, cr0, [r0], {87} @ 0x57 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + ldcl 0, cr0, [r0], #348 @ 0x15c │ │ │ │ + stmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r0, #0 │ │ │ │ + subs r4, r4, #0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r0!, {} │ │ │ │ + ldmia r0!, {r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032fe2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -250306,52 +250305,52 @@ │ │ │ │ ldr r3, [pc, #100] @ (32feb4 ) │ │ │ │ ldr.w r8, [pc, #100] @ 32feb8 │ │ │ │ ldr.w r9, [pc, #100] @ 32febc │ │ │ │ add r8, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add r9, pc │ │ │ │ b.n 32fe74 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 32fea4 │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w sl, #10 │ │ │ │ movne.w sl, #32 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 32fe60 │ │ │ │ mov r1, r2 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32fe74 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 8538d0 │ │ │ │ + b.w 853900 │ │ │ │ nop │ │ │ │ ldrh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r6, r7} │ │ │ │ + stmia r7!, {r3, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032fec0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -250359,25 +250358,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 331210 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (32fef0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 827d24 │ │ │ │ + b.w 827d54 │ │ │ │ nop │ │ │ │ - itet hi │ │ │ │ - lslhi r5, r3, #1 │ │ │ │ + itet ge │ │ │ │ + lslge r5, r3, #1 │ │ │ │ │ │ │ │ 0032fef4 : │ │ │ │ - pushls {r4, r5, lr} │ │ │ │ - movhi.w ip, #4096 @ 0x1000 │ │ │ │ + pushlt {r4, r5, lr} │ │ │ │ + movge.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #112] @ (32ff74 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #112] @ (32ff78 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ @@ -250397,17 +250396,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (32ff7c ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ mov r0, r5 │ │ │ │ - bl 828198 │ │ │ │ + bl 8281c8 │ │ │ │ ldr r2, [pc, #52] @ (32ff80 ) │ │ │ │ ldr r3, [pc, #44] @ (32ff78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -250422,15 +250421,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r2, r5, #3 │ │ │ │ │ │ │ │ 0032ff84 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 331254 │ │ │ │ @@ -250455,31 +250454,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f0c0 │ │ │ │ + bl 86f0f0 │ │ │ │ ldr r1, [pc, #152] @ (330060 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ ldr r1, [pc, #144] @ (330064 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 86f0c0 │ │ │ │ + bl 86f0f0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 72b7e8 │ │ │ │ + bl 72b818 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 330042 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -250510,29 +250509,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (33006c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ b.n 330018 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3, r6} │ │ │ │ + stmia r0!, {r3, r5, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mrrc 0, 5, r0, r2, cr14 │ │ │ │ - ldrb.w r0, [lr, #89] @ 0x59 │ │ │ │ + ldcl 0, cr0, [r2], #-376 @ 0xfffffe88 │ │ │ │ + ldrh.w r0, [lr, #89] @ 0x59 │ │ │ │ ldrh r0, [r4, #32] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00330070 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -250545,26 +250544,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f0c0 │ │ │ │ + bl 86f0f0 │ │ │ │ ldr r1, [pc, #104] @ (330108 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f27c │ │ │ │ ldr r1, [pc, #96] @ (33010c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 86f0c0 │ │ │ │ + bl 86f0f0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 524240 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -250589,18 +250588,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r6, #28] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - itee vs │ │ │ │ - lslvs r6, r3, #1 │ │ │ │ - sbcsvc.w r0, r8, lr, lsr #1 │ │ │ │ - @ instruction: 0xf7c40059 │ │ │ │ + itee hi │ │ │ │ + lslhi r6, r3, #1 │ │ │ │ + @ instruction: 0xeb98005e │ │ │ │ + @ instruction: 0xf7e40059 │ │ │ │ ldrh r2, [r5, #26] │ │ │ │ lsls r2, r5, #3 │ │ │ │ │ │ │ │ 00330114 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -250705,15 +250704,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (330260 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f0c0 │ │ │ │ + bl 86f0f0 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 52228c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 57dbb8 │ │ │ │ @@ -250736,15 +250735,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r7, #16] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #640 @ (adr r2, 3304e4 ) │ │ │ │ + add r2, pc, #768 @ (adr r2, 330564 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r6, [r1, #16] │ │ │ │ lsls r2, r5, #3 │ │ │ │ │ │ │ │ 00330268 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -250787,71 +250786,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (33059c ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33055e │ │ │ │ ldr r1, [pc, #692] @ (3305a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #688] @ (3305a4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #676] @ (3305a8 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #668] @ (3305ac ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #656] @ (3305b0 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #648] @ (3305b4 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33053c │ │ │ │ ldr r2, [pc, #628] @ (3305b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (3305bc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330536 │ │ │ │ ldr r2, [pc, #612] @ (3305c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (3305c4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 3302ae │ │ │ │ mov r0, r7 │ │ │ │ - bl 828594 │ │ │ │ + bl 8285c4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 57dbb8 │ │ │ │ ldr r2, [pc, #584] @ (3305c8 ) │ │ │ │ ldr r3, [pc, #528] @ (330590 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -250870,166 +250869,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (33059c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330552 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 330542 │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 330368 │ │ │ │ ldr r1, [pc, #476] @ (3305cc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ b.n 330368 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (33059c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330558 │ │ │ │ ldr r1, [pc, #440] @ (3305d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #432] @ (3305d4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #424] @ (3305d8 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #412] @ (3305dc ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #404] @ (3305e0 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #392] @ (3305e4 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #384] @ (3305e8 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #372] @ (3305ec ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ b.n 330368 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (33059c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 330564 │ │ │ │ ldr r1, [pc, #332] @ (3305f0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #328] @ (3305f4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #316] @ (3305f8 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #308] @ (3305fc ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ b.n 330368 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (33059c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33056a │ │ │ │ ldr r1, [pc, #268] @ (330600 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #260] @ (330604 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #252] @ (330608 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #240] @ (33060c ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [pc, #232] @ (330610 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ b.n 330368 │ │ │ │ ldr r2, [pc, #220] @ (330614 ) │ │ │ │ add r2, pc │ │ │ │ b.n 33035e │ │ │ │ ldr r2, [pc, #216] @ (330618 ) │ │ │ │ add r2, pc │ │ │ │ b.n 330346 │ │ │ │ ldr r1, [pc, #216] @ (33061c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ b.n 3303d8 │ │ │ │ ldr r3, [pc, #204] @ (330620 ) │ │ │ │ add r3, pc │ │ │ │ b.n 3303c6 │ │ │ │ ldr r3, [pc, #200] @ (330624 ) │ │ │ │ add r3, pc │ │ │ │ b.n 330416 │ │ │ │ @@ -251053,95 +251052,95 @@ │ │ │ │ blx 28b674 │ │ │ │ ldrh r4, [r7, #12] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldrh r2, [r6, #12] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r5, r7} │ │ │ │ + stmia r3!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r3, r5, r6} │ │ │ │ + stmia r4!, {r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r7, [pc, #624] @ (330810 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r5, r6} │ │ │ │ + stmia r3!, {r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb.w r0, [r0, r3, lsl #2] │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ + ldrh.w r0, [r0, r3, lsl #2] │ │ │ │ + stmia r3!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf7f80063 │ │ │ │ - stmia r3!, {r1, r4, r5, r6} │ │ │ │ + ldrb.w r0, [r8, r3, lsl #2] │ │ │ │ + stmia r3!, {r1, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrh r4, [r7, #4] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - stmia r2!, {r6, r7} │ │ │ │ + stmia r2!, {r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5} │ │ │ │ + stmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r6} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r4, r6} │ │ │ │ + stmia r2!, {r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r2, r4, r5} │ │ │ │ + stmia r2!, {r2, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r4, r5, r7} │ │ │ │ + stmia r1!, {r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r3, r4, r5} │ │ │ │ + stmia r2!, {r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r1, r5, r6, r7} │ │ │ │ + stmia r2!, {r1} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r1, r5, r6, r7} │ │ │ │ + stmia r2!, {r1} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r4, r7} │ │ │ │ + stmia r1!, {r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r1, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r1, r7} │ │ │ │ + stmia r1!, {r1, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r3, r5, r6} │ │ │ │ + stmia r6!, {r3, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r6!, {r1, r5, r6} │ │ │ │ + stmia r6!, {r1, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r4, #50] @ 0x32 │ │ │ │ + strh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r2, [r3, #50] @ 0x32 │ │ │ │ + strh r2, [r7, #50] @ 0x32 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r4, [r2, #50] @ 0x32 │ │ │ │ + strh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r5, #50] @ 0x32 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r0, [r1, #50] @ 0x32 │ │ │ │ + strh r0, [r5, #50] @ 0x32 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r5, pc, #312 @ (adr r5, 330770 ) │ │ │ │ + add r5, pc, #440 @ (adr r5, 3307f0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033063c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -251160,20 +251159,20 @@ │ │ │ │ bl 331438 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 330678 │ │ │ │ ldr r1, [pc, #76] @ (3306bc ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 57dbb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 827d60 │ │ │ │ + bl 827d90 │ │ │ │ ldr r2, [pc, #56] @ (3306c0 ) │ │ │ │ ldr r3, [pc, #44] @ (3306b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -251189,15 +251188,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r5, #46] @ 0x2e │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7f6 │ │ │ │ + @ instruction: 0xb816 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r2, r5, #3 │ │ │ │ │ │ │ │ 003306c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -251218,19 +251217,19 @@ │ │ │ │ bl 3312c8 │ │ │ │ cbz r0, 33070c │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (330758 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 33073c │ │ │ │ mov r0, r4 │ │ │ │ - bl 828210 │ │ │ │ + bl 828240 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 57dbb8 │ │ │ │ ldr r2, [pc, #68] @ (33075c ) │ │ │ │ ldr r3, [pc, #60] @ (330754 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -251247,26 +251246,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (330760 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ b.n 330706 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - stmia r0!, {r3, r5} │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #344] @ (3308d0 ) │ │ │ │ @@ -251280,91 +251279,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #336] @ (3308dc ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 330882 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b65c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 735a8c │ │ │ │ + bl 735abc │ │ │ │ blx 28dc74 │ │ │ │ ldr r3, [pc, #300] @ (3308e0 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #300] @ (3308e4 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #288] @ (3308e8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 734c10 │ │ │ │ + bl 734c40 │ │ │ │ ldr r1, [pc, #280] @ (3308ec ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 734c10 │ │ │ │ + bl 734c40 │ │ │ │ ldr r1, [pc, #268] @ (3308f0 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 734c10 │ │ │ │ + bl 734c40 │ │ │ │ ldr r1, [pc, #260] @ (3308f4 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 734c10 │ │ │ │ + bl 734c40 │ │ │ │ ldr r1, [pc, #248] @ (3308f8 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 734c10 │ │ │ │ + bl 734c40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3308ac │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 87ee48 │ │ │ │ + bl 87ee78 │ │ │ │ ldr r2, [pc, #224] @ (3308fc ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #224] @ (330900 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7352e0 │ │ │ │ + bl 735310 │ │ │ │ ldr r1, [pc, #216] @ (330904 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 737b30 │ │ │ │ + bl 737b60 │ │ │ │ mov r5, r0 │ │ │ │ - bl 86b8ac │ │ │ │ + bl 86b8dc │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 7f8a7c │ │ │ │ + bl 7f8aac │ │ │ │ mov r0, r8 │ │ │ │ - bl 868d38 │ │ │ │ + bl 868d68 │ │ │ │ cbz r5, 330874 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 3308be │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -251395,60 +251394,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 33081a │ │ │ │ mov r0, r5 │ │ │ │ - bl 8705c4 │ │ │ │ + bl 8705f4 │ │ │ │ b.n 330874 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (33090c ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #76] @ (330910 ) │ │ │ │ ldr r0, [pc, #76] @ (330914 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ strh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - subs r7, #178 @ 0xb2 │ │ │ │ + subs r7, #210 @ 0xd2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb842 │ │ │ │ + @ instruction: 0xb862 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r4!, {r3, r5, r6} │ │ │ │ + stmia r4!, {r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r4!, {r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #392] @ 0x188 │ │ │ │ + str r4, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ittt vs │ │ │ │ - lslvs r0, r3, #1 │ │ │ │ - ldrshvs r0, [r1, r7] │ │ │ │ - lslvs r5, r4, #1 │ │ │ │ - itt vs │ │ │ │ - lslvs r0, r3, #1 │ │ │ │ - strhvs r6, [r6, #28] │ │ │ │ + ittt hi │ │ │ │ + lslhi r0, r3, #1 │ │ │ │ + ldrshhi r0, [r5, r7] │ │ │ │ + lslhi r5, r4, #1 │ │ │ │ + itt hi │ │ │ │ + lslhi r0, r3, #1 │ │ │ │ + strhhi r6, [r6, #28] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - add r2, pc, #120 @ (adr r2, 330988 ) │ │ │ │ + add r2, pc, #248 @ (adr r2, 330a08 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #352] @ 0x160 │ │ │ │ + str r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [sp, #456] @ 0x1c8 │ │ │ │ + str r2, [sp, #584] @ 0x248 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (330a24 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -251459,36 +251458,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 330996 │ │ │ │ ldr r6, [pc, #228] @ (330a30 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (330a34 ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #357 @ 0x165 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #200] @ (330a38 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 3309c0 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -251510,23 +251509,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r1, [pc, #120] @ (330a40 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 28c0f4 │ │ │ │ b.n 330996 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r1, [pc, #104] @ (330a44 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 28c0f4 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -251554,125 +251553,125 @@ │ │ │ │ b.n 3309f4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r1, #24] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x006a │ │ │ │ + bkpt 0x008a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, pc, #584 @ (adr r1, 330c7c ) │ │ │ │ + add r1, pc, #712 @ (adr r1, 330cfc ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bkpt 0x0054 │ │ │ │ + bkpt 0x0074 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x004e │ │ │ │ + bkpt 0x006e │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r2, [r4, #20] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - bkpt 0x0038 │ │ │ │ + bkpt 0x0058 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x0000 │ │ │ │ + bkpt 0x0020 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x0008 │ │ │ │ + bkpt 0x0028 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (330ad8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 330aac │ │ │ │ ldr r5, [pc, #108] @ (330adc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (330ae0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #80] @ (330ae4 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 330ac2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r1, [pc, #28] @ (330ae8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 28c0f4 │ │ │ │ b.n 330aac │ │ │ │ nop │ │ │ │ - pop {r2, r3, r4, r5, pc} │ │ │ │ + pop {r2, r3, r4, r6, pc} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, pc, #440 @ (adr r0, 330c98 ) │ │ │ │ + add r0, pc, #568 @ (adr r0, 330d18 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + pop {r4, r6, pc} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r1, r3, r5, pc} │ │ │ │ + pop {r1, r3, r6, pc} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00330aec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r0, #8 │ │ │ │ sub sp, #8 │ │ │ │ blx 28b65c │ │ │ │ mov r6, r0 │ │ │ │ bl 5cda50 │ │ │ │ ldr r5, [pc, #100] @ (330b70 ) │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #96] @ (330b74 ) │ │ │ │ ldr r2, [pc, #100] @ (330b78 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (330b7c ) │ │ │ │ add r2, pc │ │ │ │ movs r4, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #84] @ (330b80 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ bl 2c26ec │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ cbz r5, 330b54 │ │ │ │ blx 28dea4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r8, r5 │ │ │ │ @@ -251689,19 +251688,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ strh r4, [r4, #8] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldr r7, [sp, #824] @ 0x338 │ │ │ │ + ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - pop {r3, r7} │ │ │ │ + pop {r3, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #204 @ 0xcc │ │ │ │ + adds r1, #236 @ 0xec │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r0, r0, r5 │ │ │ │ ... │ │ │ │ │ │ │ │ 00330b84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -251718,30 +251717,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (330cc4 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov sl, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 297644 │ │ │ │ ldr r3, [pc, #220] @ (330cc8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -251753,22 +251752,22 @@ │ │ │ │ blx 28b65c │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 735b48 │ │ │ │ + bl 735b78 │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ blx 28dc74 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 330c5a │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 28b65c │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ @@ -251816,19 +251815,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r4, #4] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #30] │ │ │ │ + ldrb r2, [r4, #30] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r3, r4] │ │ │ │ + str r6, [r7, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [sp, #240] @ 0xf0 │ │ │ │ + ldr r7, [sp, #368] @ 0x170 │ │ │ │ lsls r4, r5, #1 │ │ │ │ strh r4, [r4, #2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r7, #30] │ │ │ │ lsls r2, r5, #3 │ │ │ │ @@ -251838,15 +251837,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 2976cc │ │ │ │ movs r1, #0 │ │ │ │ - bl 7336d4 │ │ │ │ + bl 733704 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 330e0c │ │ │ │ ldr r3, [pc, #308] @ (330e2c ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -251892,15 +251891,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 734070 │ │ │ │ + bl 7340a0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 330d94 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ @@ -251958,15 +251957,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r2, r7, #0 │ │ │ │ + subs r2, r3, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00330e30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -252003,88 +252002,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (330f0c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ ldr r2, [pc, #108] @ (330f10 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (330f14 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 330ee2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 333850 │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #48] @ (330f18 ) │ │ │ │ ldr r4, [pc, #48] @ (330f1c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r4, [sp, #264] @ 0x108 │ │ │ │ + ldr r4, [sp, #392] @ 0x188 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r7, #17] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #88] @ (330f70 ) │ │ │ │ + ldr r6, [pc, #216] @ (330ff0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb8bc │ │ │ │ + @ instruction: 0xb8dc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r4, 330f3c │ │ │ │ + cbnz r4, 330f44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00330f20 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72fc34 │ │ │ │ + bl 72fc64 │ │ │ │ cbnz r0, 330f64 │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ ldr r1, [pc, #80] @ (330f94 ) │ │ │ │ ldr r2, [pc, #84] @ (330f98 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (330f9c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3359ac │ │ │ │ ldr r3, [pc, #56] @ (330fa0 ) │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ @@ -252092,34 +252091,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (330fa8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r3, [sp, #632] @ 0x278 │ │ │ │ + ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r6, #15] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #464] @ (331170 ) │ │ │ │ + ldr r5, [pc, #592] @ (3311f0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r3, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cbnz r6, 330fae │ │ │ │ + cbnz r6, 330fb6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb832 │ │ │ │ + @ instruction: 0xb852 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00330fac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252127,21 +252126,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (331010 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73606c │ │ │ │ + bl 73609c │ │ │ │ ldr r1, [pc, #64] @ (331014 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7336c4 │ │ │ │ + bl 7336f4 │ │ │ │ ldr r2, [pc, #56] @ (331018 ) │ │ │ │ ldr r3, [pc, #44] @ (331010 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252172,26 +252171,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (331190 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (331194 ) │ │ │ │ add r0, pc │ │ │ │ blx 28be14 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ ldr r1, [pc, #344] @ (331198 ) │ │ │ │ ldr r2, [pc, #344] @ (33119c ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (3311a0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 331184 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (3311a4 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -252280,19 +252279,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 3310bc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 827b80 │ │ │ │ + bl 827bb0 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b99c │ │ │ │ mov r0, r7 │ │ │ │ - bl 86d914 │ │ │ │ + bl 86d944 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 331160 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 28b4e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -252308,38 +252307,38 @@ │ │ │ │ blx 28c0f4 │ │ │ │ b.n 3310e4 │ │ │ │ ldr r1, [pc, #56] @ (3311c0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 28c0f4 │ │ │ │ b.n 33114e │ │ │ │ - ldrb r2, [r0, #14] │ │ │ │ + ldrb r2, [r4, #14] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldrb r6, [r6, #15] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldr r2, [sp, #640] @ 0x280 │ │ │ │ + ldr r2, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r2, #11] │ │ │ │ + ldrb r6, [r6, #11] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [pc, #464] @ (331374 ) │ │ │ │ + ldr r4, [pc, #592] @ (3313f4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb868 │ │ │ │ + @ instruction: 0xb888 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb838 │ │ │ │ + @ instruction: 0xb858 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb83e │ │ │ │ + @ instruction: 0xb85e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xe8d40067 │ │ │ │ - @ instruction: 0xb7f6 │ │ │ │ + ldrd r0, r0, [r4], #412 @ 0x19c │ │ │ │ + @ instruction: 0xb816 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb7ee │ │ │ │ + @ instruction: 0xb80e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb74c │ │ │ │ + @ instruction: 0xb76c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003311c4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252364,15 +252363,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldrb r0, [r4, #9] │ │ │ │ lsls r2, r5, #3 │ │ │ │ adds r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #52] @ 0x34 │ │ │ │ + ldrh r0, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00331210 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -252382,15 +252381,15 @@ │ │ │ │ blx 28b65c │ │ │ │ ldr r3, [pc, #36] @ (331250 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 883290 │ │ │ │ + bl 8832c0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -252428,53 +252427,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (3312c0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [sp, #320] @ 0x140 │ │ │ │ + ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xb696 │ │ │ │ + @ instruction: 0xb6b6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r2, r3, lr} │ │ │ │ + push {r1, r2, r3, r5, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003312c4 : │ │ │ │ b.w 3b3528 │ │ │ │ │ │ │ │ 003312c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 28b65c │ │ │ │ mov r4, r0 │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ ldr.w ip, [pc, #80] @ 331338 │ │ │ │ ldr r2, [pc, #80] @ (33133c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (331340 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 3b3628 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -252490,30 +252489,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r6, #0] │ │ │ │ + ldrb r0, [r2, #1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r1, [pc, #808] @ (33166c ) │ │ │ │ + ldr r1, [pc, #936] @ (3316ec ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00331344 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 536ac0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 86d914 │ │ │ │ + bl 86d944 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 33136e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b4e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252531,21 +252530,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (3313d4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 28be14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7354e4 │ │ │ │ + bl 735514 │ │ │ │ ldr r1, [pc, #56] @ (3313d8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7336cc │ │ │ │ + bl 7336fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 86d914 │ │ │ │ + bl 86d944 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 3313be │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b4e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252554,35 +252553,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + ldrb r2, [r0, #1] │ │ │ │ lsls r2, r4, #1 │ │ │ │ bl a53da │ │ │ │ │ │ │ │ 003313dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (331430 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 28be14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7354e4 │ │ │ │ + bl 735514 │ │ │ │ ldr r1, [pc, #56] @ (331434 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7336cc │ │ │ │ + bl 7336fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 86d914 │ │ │ │ + bl 86d944 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 33141a │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b4e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252591,15 +252590,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r0, #31] │ │ │ │ + strb r6, [r4, #31] │ │ │ │ lsls r2, r4, #1 │ │ │ │ bl 17d436 │ │ │ │ │ │ │ │ 00331438 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -252608,31 +252607,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (3314bc ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 736104 │ │ │ │ + bl 736134 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 33149a │ │ │ │ ldr r4, [pc, #96] @ (3314c0 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (3314c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 28b65c │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 883290 │ │ │ │ + bl 8832c0 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -252645,55 +252644,55 @@ │ │ │ │ ldr r1, [pc, #44] @ (3314d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #429 @ 0x1ad │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 331486 │ │ │ │ - push {r1, r4, lr} │ │ │ │ + push {r1, r4, r5, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r4, #29] │ │ │ │ + strb r2, [r0, #30] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r6, [sp, #512] @ 0x200 │ │ │ │ + str r6, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - push {r1, r2, r5, lr} │ │ │ │ + push {r1, r2, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [sp, #256] @ 0x100 │ │ │ │ + str r6, [sp, #384] @ 0x180 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - push {r1, r6, r7} │ │ │ │ + push {r1, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - uxtb r4, r7 │ │ │ │ + cbz r4, 33151a │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003314d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72f670 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 72f6a0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #96] @ (331554 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732f90 │ │ │ │ + bl 732fc0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 331522 │ │ │ │ ldr r3, [pc, #88] @ (331558 ) │ │ │ │ ldr r2, [pc, #88] @ (33155c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -252703,43 +252702,43 @@ │ │ │ │ ldr r1, [pc, #60] @ (331568 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #445 @ 0x1bd │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + push {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #904] @ 0x388 │ │ │ │ + str r6, [sp, #8] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - push {r3, r4, r5, r6, r7} │ │ │ │ + push {r3, r4, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #744] @ 0x2e8 │ │ │ │ + str r5, [sp, #872] @ 0x368 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - push {r2, r4, r7} │ │ │ │ + push {r2, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sxtb r4, r6 │ │ │ │ + uxth r4, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (33157c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ adds r2, #154 @ 0x9a │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -252748,15 +252747,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (3318b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (3318bc ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 3318a8 │ │ │ │ add r3, pc │ │ │ │ @@ -252769,587 +252768,587 @@ │ │ │ │ ldr r3, [pc, #764] @ (3318c8 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #224] @ 0xe0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r2, [pc, #744] @ (3318cc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (3318d0 ) │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r3, [pc, #740] @ (3318d4 ) │ │ │ │ ldr r2, [pc, #740] @ (3318d8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r2, [pc, #728] @ (3318dc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (3318e0 ) │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r3, [pc, #724] @ (3318e4 ) │ │ │ │ ldr r2, [pc, #724] @ (3318e8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r2, [pc, #712] @ (3318ec ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (3318f0 ) │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r3, [pc, #708] @ (3318f4 ) │ │ │ │ ldr r2, [pc, #708] @ (3318f8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r2, [pc, #696] @ (3318fc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (331900 ) │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r3, [pc, #692] @ (331904 ) │ │ │ │ ldr r2, [pc, #692] @ (331908 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r2, [pc, #680] @ (33190c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (331910 ) │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r3, [pc, #676] @ (331914 ) │ │ │ │ ldr r2, [pc, #676] @ (331918 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r2, [pc, #664] @ (33191c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r3, [pc, #656] @ (331920 ) │ │ │ │ ldr r1, [pc, #656] @ (331924 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (331928 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (33192c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7340c8 │ │ │ │ + bl 7340f8 │ │ │ │ ldr r2, [pc, #640] @ (331930 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (331934 ) │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r3, [pc, #636] @ (331938 ) │ │ │ │ ldr r1, [pc, #636] @ (33193c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (331940 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (331944 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7340c8 │ │ │ │ + bl 7340f8 │ │ │ │ ldr r2, [pc, #620] @ (331948 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r3, [pc, #612] @ (33194c ) │ │ │ │ ldr r1, [pc, #612] @ (331950 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (331954 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (331958 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7340c8 │ │ │ │ + bl 7340f8 │ │ │ │ ldr r2, [pc, #596] @ (33195c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r3, [pc, #588] @ (331960 ) │ │ │ │ ldr r1, [pc, #592] @ (331964 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (331968 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (33196c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7340c8 │ │ │ │ + bl 7340f8 │ │ │ │ ldr r2, [pc, #576] @ (331970 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r1, [pc, #568] @ (331974 ) │ │ │ │ ldr r3, [pc, #568] @ (331978 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (33197c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r2, [pc, #560] @ (331980 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r1, [pc, #552] @ (331984 ) │ │ │ │ ldr r3, [pc, #552] @ (331988 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (33198c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 7367f8 │ │ │ │ + bl 736828 │ │ │ │ ldr r2, [pc, #544] @ (331990 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r1, [pc, #536] @ (331994 ) │ │ │ │ ldr r3, [pc, #536] @ (331998 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (33199c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 7367f8 │ │ │ │ + bl 736828 │ │ │ │ ldr r2, [pc, #528] @ (3319a0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r1, [pc, #520] @ (3319a4 ) │ │ │ │ ldr r3, [pc, #520] @ (3319a8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #520] @ (3319ac ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 7367f8 │ │ │ │ + bl 736828 │ │ │ │ ldr r2, [pc, #512] @ (3319b0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r1, [pc, #504] @ (3319b4 ) │ │ │ │ ldr r3, [pc, #504] @ (3319b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #504] @ (3319bc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 7367f8 │ │ │ │ + bl 736828 │ │ │ │ ldr r2, [pc, #496] @ (3319c0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r1, [pc, #488] @ (3319c4 ) │ │ │ │ ldr r3, [pc, #488] @ (3319c8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #488] @ (3319cc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 7367f8 │ │ │ │ + bl 736828 │ │ │ │ ldr r2, [pc, #480] @ (3319d0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r1, [pc, #472] @ (3319d4 ) │ │ │ │ ldr r3, [pc, #472] @ (3319d8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #472] @ (3319dc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r2, [pc, #464] @ (3319e0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r1, [pc, #456] @ (3319e4 ) │ │ │ │ ldr r3, [pc, #456] @ (3319e8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #456] @ (3319ec ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 7367f8 │ │ │ │ + bl 736828 │ │ │ │ ldr r2, [pc, #448] @ (3319f0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r1, [pc, #440] @ (3319f4 ) │ │ │ │ ldr r3, [pc, #440] @ (3319f8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7359c4 │ │ │ │ + bl 7359f4 │ │ │ │ ldr r2, [pc, #424] @ (3319fc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r1, [pc, #416] @ (331a00 ) │ │ │ │ ldr r3, [pc, #416] @ (331a04 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #416] @ (331a08 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r2, [pc, #408] @ (331a0c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r2, [pc, #400] @ (331a10 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #396] @ (331a14 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7359c4 │ │ │ │ + bl 7359f4 │ │ │ │ ldr r2, [pc, #384] @ (331a18 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736e80 │ │ │ │ + bl 736eb0 │ │ │ │ ldr r2, [pc, #376] @ (331a1c ) │ │ │ │ b.n 331a20 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #512] @ 0x200 │ │ │ │ + str r6, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r1, #22] │ │ │ │ + strb r2, [r5, #22] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bx r4 │ │ │ │ + bx r8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #38] @ 0x26 │ │ │ │ + strh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r5, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r5} │ │ │ │ + push {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r3, r6} │ │ │ │ + push {r1, r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r5} │ │ │ │ + push {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r5} │ │ │ │ + push {r1, r2, r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 331958 │ │ │ │ + b.n 331998 │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r5} │ │ │ │ + push {r1, r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ + push {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r5} │ │ │ │ + push {r1, r2, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r3, r4, r5} │ │ │ │ + push {r1, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r5} │ │ │ │ + push {r1, r2, r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r5, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4, r6} │ │ │ │ + push {r1, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r3, r4, r5} │ │ │ │ + push {r1, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r6} │ │ │ │ + push {r1, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ strb r4, [r5, #21] │ │ │ │ lsls r2, r5, #3 │ │ │ │ asrs r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r4, r6} │ │ │ │ + push {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r5} │ │ │ │ + push {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r7, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #26] │ │ │ │ + strb r0, [r2, #27] │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsrs r1, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r6} │ │ │ │ + push {r1, r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r3, r5} │ │ │ │ + push {r1, r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r5} │ │ │ │ + push {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r3, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r6} │ │ │ │ + push {r2, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r1, #31 │ │ │ │ + lsrs r0, r5, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r7, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r6} │ │ │ │ + push {r2, r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r4, r5, r6} │ │ │ │ + push {r1, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r5, r6} │ │ │ │ + push {r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r3, r4, r7} │ │ │ │ + push {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r7} │ │ │ │ + push {r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r2, r3, r5, r7} │ │ │ │ + push {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r5, r7} │ │ │ │ + push {r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r7} │ │ │ │ + push {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r5, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, r7} │ │ │ │ + push {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bge.n 3319a4 │ │ │ │ + blt.n 3319e4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r6, r7} │ │ │ │ + push {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + push {r1, r3, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r5, r6, r7} │ │ │ │ + push {r2, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r2, lr} │ │ │ │ + push {r1, r2, r5, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - push {lr} │ │ │ │ + push {r5, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, lr} │ │ │ │ + push {r1, r5, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r5, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - push {lr} │ │ │ │ - lsls r0, r3, #1 │ │ │ │ push {r5, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ + push {r6, lr} │ │ │ │ + lsls r0, r3, #1 │ │ │ │ stc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ - push {r2, r5, lr} │ │ │ │ + push {r2, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r6, lr} │ │ │ │ + push {r1, r5, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r6, lr} │ │ │ │ + push {r2, r5, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #174 @ 0xae │ │ │ │ + cmp r6, #206 @ 0xce │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r2, r6, lr} │ │ │ │ + push {r2, r5, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r1, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #44] @ (331a50 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #44] @ (331a54 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #40] @ (331a58 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 7340c8 │ │ │ │ + bl 7340f8 │ │ │ │ ldr r2, [pc, #28] @ (331a5c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 736e80 │ │ │ │ + b.w 736eb0 │ │ │ │ nop │ │ │ │ - ldrsh r2, [r6, r6] │ │ │ │ + ldrsh r2, [r2, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r3, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 331ad4 │ │ │ │ + push {r1, r2} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r2, 331adc │ │ │ │ + push {r1, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 73606c │ │ │ │ + bl 73609c │ │ │ │ mov r1, r4 │ │ │ │ - bl 735e3c │ │ │ │ + bl 735e6c │ │ │ │ cbz r0, 331a96 │ │ │ │ ldr r1, [pc, #68] @ (331ac8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 735c14 │ │ │ │ + b.w 735c44 │ │ │ │ ldr r3, [pc, #52] @ (331acc ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr.w ip, [pc, #48] @ 331ad0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (331ad4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - uxtb r6, r2 │ │ │ │ + uxtb r6, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #464] @ 0x1d0 │ │ │ │ + str r1, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cbz r6, 331b42 │ │ │ │ + cbz r6, 331b4a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r6, 331b40 │ │ │ │ + cbz r6, 331b48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (331bb4 ) │ │ │ │ @@ -253357,15 +253356,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (331bbc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -253374,26 +253373,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 7333e4 │ │ │ │ + bl 733414 │ │ │ │ cbz r0, 331b3a │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7333f0 │ │ │ │ + bl 733420 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 331b88 │ │ │ │ blx 28ccc8 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 331b9e │ │ │ │ ldr r1, [pc, #112] @ (331bc0 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -253431,48 +253430,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (331bcc ) │ │ │ │ ldr r0, [pc, #40] @ (331bd0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ + str r1, [sp, #288] @ 0x120 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r6, #0] │ │ │ │ + strb r2, [r2, #1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - rors r6, r1 │ │ │ │ + rors r6, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #568] @ 0x238 │ │ │ │ + ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #360] @ 0x168 │ │ │ │ + ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #448] @ 0x1c0 │ │ │ │ + str r0, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - uxth r6, r4 │ │ │ │ + uxtb r6, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - uxtb r6, r3 │ │ │ │ + uxtb r6, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #124] @ (331c6c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (331c70 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (331c74 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 28b99c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 28b99c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 28b99c │ │ │ │ @@ -253502,19 +253501,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ + str r0, [sp, #280] @ 0x118 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r5, #112] @ 0x70 │ │ │ │ + ldr r2, [r1, #116] @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r0, r1 │ │ │ │ + lsrs r0, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 331cc0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253523,30 +253522,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (331cc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, #60] @ 0x3c │ │ │ │ + ldrh r6, [r4, #60] @ 0x3c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r1, #104] @ 0x68 │ │ │ │ + ldr r4, [r5, #104] @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ands r2, r5 │ │ │ │ + eors r2, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 331d14 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253555,30 +253554,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (331d1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r6, #56] @ 0x38 │ │ │ │ + ldrh r2, [r2, #58] @ 0x3a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r3, #100] @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r7, #214 @ 0xd6 │ │ │ │ + subs r7, #246 @ 0xf6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 331d64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253586,29 +253585,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (331d6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, #54] @ 0x36 │ │ │ │ + ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r4, #92] @ 0x5c │ │ │ │ + ldr r4, [r0, #96] @ 0x60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r7, #130 @ 0x82 │ │ │ │ + subs r7, #162 @ 0xa2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 331db8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253617,30 +253616,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (331dc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r1, #52] @ 0x34 │ │ │ │ + ldrh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r2, #88] @ 0x58 │ │ │ │ + ldr r4, [r6, #88] @ 0x58 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r7, #50 @ 0x32 │ │ │ │ + subs r7, #82 @ 0x52 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 331e08 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253648,29 +253647,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (331e10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, #48] @ 0x30 │ │ │ │ + ldrh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r0, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #84] @ 0x54 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, #222 @ 0xde │ │ │ │ + subs r6, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 331e58 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253678,29 +253677,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (331e60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r5, #46] @ 0x2e │ │ │ │ + ldrh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r6, #76] @ 0x4c │ │ │ │ + ldr r0, [r2, #80] @ 0x50 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, #142 @ 0x8e │ │ │ │ + subs r6, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 331eac │ │ │ │ sub sp, #8 │ │ │ │ @@ -253709,30 +253708,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (331eb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r4, #72] @ 0x48 │ │ │ │ + ldr r0, [r0, #76] @ 0x4c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, #62 @ 0x3e │ │ │ │ + subs r6, #94 @ 0x5e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 331efc │ │ │ │ sub sp, #12 │ │ │ │ @@ -253740,29 +253739,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (331f04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r1, #68] @ 0x44 │ │ │ │ + ldr r4, [r5, #68] @ 0x44 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #234 @ 0xea │ │ │ │ + subs r6, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 331f4c │ │ │ │ sub sp, #12 │ │ │ │ @@ -253770,29 +253769,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (331f54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r6, #38] @ 0x26 │ │ │ │ + ldrh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r7, #60] @ 0x3c │ │ │ │ + ldr r4, [r3, #64] @ 0x40 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #154 @ 0x9a │ │ │ │ + subs r5, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 331fa0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253801,30 +253800,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (331fa8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r4, #36] @ 0x24 │ │ │ │ + ldrh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r5, #56] @ 0x38 │ │ │ │ + ldr r4, [r1, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #74 @ 0x4a │ │ │ │ + subs r5, #106 @ 0x6a │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 331ff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253832,29 +253831,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (331ff8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r2, #34] @ 0x22 │ │ │ │ + ldrh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [r7, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #246 @ 0xf6 │ │ │ │ + subs r5, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 332044 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253863,30 +253862,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (33204c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, #32] │ │ │ │ + ldrh r2, [r4, #32] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r1, #48] @ 0x30 │ │ │ │ + ldr r0, [r5, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #166 @ 0xa6 │ │ │ │ + subs r4, #198 @ 0xc6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 332094 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253894,29 +253893,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (33209c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r5, #28] │ │ │ │ + ldrh r6, [r1, #30] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r6, #40] @ 0x28 │ │ │ │ + ldr r4, [r2, #44] @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #82 @ 0x52 │ │ │ │ + subs r4, #114 @ 0x72 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3320e8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253925,30 +253924,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (3320f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r6, [r3, #26] │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r4, #36] @ 0x24 │ │ │ │ + ldr r4, [r0, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #2 │ │ │ │ + subs r4, #34 @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 332138 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253956,29 +253955,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (332140 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r2, [r1, #24] │ │ │ │ + ldrh r2, [r5, #24] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r2, #32] │ │ │ │ + ldr r0, [r6, #32] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #174 @ 0xae │ │ │ │ + subs r3, #206 @ 0xce │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 33218c │ │ │ │ sub sp, #8 │ │ │ │ @@ -253987,30 +253986,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (332194 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r2, [r7, #20] │ │ │ │ + ldrh r2, [r3, #22] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r0, #28] │ │ │ │ + ldr r0, [r4, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #94 @ 0x5e │ │ │ │ + subs r3, #126 @ 0x7e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 3321dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -254018,29 +254017,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (3321e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r6, [r4, #18] │ │ │ │ + ldrh r6, [r0, #20] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ + ldr r4, [r1, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #10 │ │ │ │ + subs r3, #42 @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 332238 │ │ │ │ sub sp, #8 │ │ │ │ @@ -254049,148 +254048,148 @@ │ │ │ │ ldr r1, [pc, #60] @ (332240 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldrh r6, [r6, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r3, #16] │ │ │ │ + ldr r4, [r7, #16] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, #186 @ 0xba │ │ │ │ + subs r2, #218 @ 0xda │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #196] @ (332328 ) │ │ │ │ ldr r2, [pc, #200] @ (33232c ) │ │ │ │ ldr r1, [pc, #200] @ (332330 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 33231c │ │ │ │ ldr r0, [pc, #180] @ (332334 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ ldr r1, [pc, #176] @ (332338 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 734a20 │ │ │ │ + bl 734a50 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 3322aa │ │ │ │ ldr r1, [pc, #164] @ (33233c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 734cfc │ │ │ │ + bl 734d2c │ │ │ │ cbnz r0, 3322c6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733940 │ │ │ │ + bl 733970 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 73606c │ │ │ │ + bl 73609c │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 73599c │ │ │ │ + bl 7359cc │ │ │ │ ldr r1, [pc, #104] @ (332340 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 734b7c │ │ │ │ + bl 734bac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3322a8 │ │ │ │ ldr r1, [pc, #92] @ (332344 ) │ │ │ │ movw r3, #1101 @ 0x44d │ │ │ │ ldr r2, [pc, #88] @ (332348 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (33234c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r6 │ │ │ │ - bl 736f80 │ │ │ │ + bl 736fb0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3322aa │ │ │ │ ldr r1, [pc, #64] @ (332350 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 735c14 │ │ │ │ + bl 735c44 │ │ │ │ b.n 3322a8 │ │ │ │ ldr r0, [pc, #52] @ (332354 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ mov r4, r0 │ │ │ │ b.n 332296 │ │ │ │ - ldrh r2, [r6, #12] │ │ │ │ + ldrh r2, [r2, #14] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, #86 @ 0x56 │ │ │ │ + subs r2, #118 @ 0x76 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, sp, #248 @ 0xf8 │ │ │ │ + add r4, sp, #376 @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, sp, #280 @ 0x118 │ │ │ │ + add r4, sp, #408 @ 0x198 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [sp, #376] @ 0x178 │ │ │ │ + ldr r5, [sp, #504] @ 0x1f8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #88 @ 0x58 │ │ │ │ + add r4, sp, #216 @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r5, #8] │ │ │ │ + ldrh r0, [r1, #10] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r3, sp, #352 @ 0x160 │ │ │ │ + add r3, sp, #480 @ 0x1e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r4, #2] │ │ │ │ + ldrb r6, [r0, #3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r4, #36 @ 0x24 │ │ │ │ + movs r4, #68 @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, sp, #760 @ 0x2f8 │ │ │ │ + add r3, sp, #888 @ 0x378 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 3323e0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -254208,25 +254207,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (3323f4 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #84] @ (3323f8 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 82cd40 │ │ │ │ + bl 82cd70 │ │ │ │ ldr r2, [pc, #64] @ (3323fc ) │ │ │ │ ldr r3, [pc, #44] @ (3323e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254236,23 +254235,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ - ldrh r6, [r4, #4] │ │ │ │ + ldrh r6, [r0, #6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r6, [r7, #8] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #56 @ 0x38 │ │ │ │ + subs r1, #88 @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r2, #120] @ 0x78 │ │ │ │ + str r6, [r6, #120] @ 0x78 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ lsls r2, r5, #3 │ │ │ │ @@ -254276,25 +254275,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 8695cc │ │ │ │ + bl 8695fc │ │ │ │ ldr r2, [pc, #60] @ (3324a0 ) │ │ │ │ ldr r3, [pc, #44] @ (332494 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254305,23 +254304,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r7, #62] @ 0x3e │ │ │ │ + ldrh r6, [r3, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #146 @ 0x92 │ │ │ │ + subs r0, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r5, #108] @ 0x6c │ │ │ │ + str r2, [r1, #112] @ 0x70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r6, [r2, #124] @ 0x7c │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -254341,23 +254340,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #68] @ 332538 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 8695cc │ │ │ │ + bl 8695fc │ │ │ │ cbz r0, 33250c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #68] @ (332554 ) │ │ │ │ ldr r3, [pc, #56] @ (332548 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -254372,23 +254371,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strh r2, [r3, #58] @ 0x3a │ │ │ │ + strh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r6, [r5, #116] @ 0x74 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #238 @ 0xee │ │ │ │ + subs r0, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r0, #100] @ 0x64 │ │ │ │ + str r6, [r4, #100] @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r4, [r5, #112] @ 0x70 │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -254408,30 +254407,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 8279a0 │ │ │ │ + bl 8279d0 │ │ │ │ cbz r0, 3325c6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 29664c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 827634 │ │ │ │ + bl 827664 │ │ │ │ ldr r2, [pc, #60] @ (332604 ) │ │ │ │ ldr r3, [pc, #44] @ (3325f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254442,23 +254441,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r4, #52] @ 0x34 │ │ │ │ + strh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r6, [r7, #104] @ 0x68 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #58 @ 0x3a │ │ │ │ + adds r7, #90 @ 0x5a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r2, #88] @ 0x58 │ │ │ │ + str r4, [r6, #88] @ 0x58 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r2, [r6, #100] @ 0x64 │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -254468,24 +254467,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (332648 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc70 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r7, #76] @ 0x4c │ │ │ │ + str r4, [r3, #80] @ 0x50 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, #154 @ 0x9a │ │ │ │ + adds r6, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 332684 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254493,24 +254492,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (33268c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc70 │ │ │ │ - strh r2, [r6, #44] @ 0x2c │ │ │ │ + strh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r7, #72] @ 0x48 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, #86 @ 0x56 │ │ │ │ + adds r6, #118 @ 0x76 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 3326c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254518,24 +254517,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (3326d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc70 │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ + strh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r6, #68] @ 0x44 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, #18 │ │ │ │ + adds r6, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 33270c │ │ │ │ sub sp, #12 │ │ │ │ @@ -254543,24 +254542,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (332714 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc70 │ │ │ │ - strh r2, [r5, #40] @ 0x28 │ │ │ │ + strh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ + str r0, [r2, #68] @ 0x44 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r5, #206 @ 0xce │ │ │ │ + adds r5, #238 @ 0xee │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 332750 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254568,24 +254567,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (332758 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc70 │ │ │ │ - strh r6, [r4, #38] @ 0x26 │ │ │ │ + strh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r5, #60] @ 0x3c │ │ │ │ + str r4, [r1, #64] @ 0x40 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r5, #138 @ 0x8a │ │ │ │ + adds r5, #170 @ 0xaa │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 332798 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254593,25 +254592,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (3327a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc70 │ │ │ │ nop │ │ │ │ - strh r2, [r4, #36] @ 0x24 │ │ │ │ + strh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r5, #56] @ 0x38 │ │ │ │ + str r0, [r1, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r5, #70 @ 0x46 │ │ │ │ + adds r5, #102 @ 0x66 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3327e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254619,25 +254618,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (3327e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc70 │ │ │ │ nop │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + strh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r4, #52] @ 0x34 │ │ │ │ + str r0, [r0, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, #254 @ 0xfe │ │ │ │ + adds r5, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 332828 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254645,25 +254644,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (332830 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc70 │ │ │ │ nop │ │ │ │ - strh r2, [r2, #32] │ │ │ │ + strh r2, [r6, #32] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r7, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, #182 @ 0xb6 │ │ │ │ + adds r4, #214 @ 0xd6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 332870 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254671,25 +254670,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (332878 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc70 │ │ │ │ nop │ │ │ │ - strh r2, [r1, #30] │ │ │ │ + strh r2, [r5, #30] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, #110 @ 0x6e │ │ │ │ + adds r4, #142 @ 0x8e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 3328bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -254697,26 +254696,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (3328c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc70 │ │ │ │ nop │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + strh r2, [r4, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r1, #40] @ 0x28 │ │ │ │ + str r0, [r5, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, #38 @ 0x26 │ │ │ │ + adds r4, #70 @ 0x46 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 33296c │ │ │ │ sub sp, #20 │ │ │ │ @@ -254734,28 +254733,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 82cfd4 │ │ │ │ + bl 82d004 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 332954 │ │ │ │ cbz r1, 332930 │ │ │ │ mov r0, r1 │ │ │ │ - bl 82860c │ │ │ │ + bl 82863c │ │ │ │ ldr r2, [pc, #76] @ (332980 ) │ │ │ │ ldr r3, [pc, #64] @ (332974 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254770,26 +254769,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 295fa4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 332930 │ │ │ │ - bl 82860c │ │ │ │ + bl 82863c │ │ │ │ b.n 332930 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ - strh r6, [r6, #24] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r6, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #200 @ 0xc8 │ │ │ │ + adds r3, #232 @ 0xe8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r4, #32] │ │ │ │ + str r4, [r0, #36] @ 0x24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r0, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -254809,15 +254808,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (332a68 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -254844,15 +254843,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (332a6c ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 82d1cc │ │ │ │ + bl 82d1fc │ │ │ │ ldr r2, [pc, #68] @ (332a70 ) │ │ │ │ ldr r3, [pc, #44] @ (332a5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -254863,23 +254862,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r7, #18] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r2, [r2, #40] @ 0x28 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #12 │ │ │ │ + adds r3, #44 @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r5, #20] │ │ │ │ + str r2, [r1, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #32] │ │ │ │ lsls r2, r5, #3 │ │ │ │ @@ -254905,15 +254904,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 28dea4 │ │ │ │ @@ -254929,17 +254928,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 332ac2 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 8279a0 │ │ │ │ + bl 8279d0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 827634 │ │ │ │ + bl 827664 │ │ │ │ ldr r2, [pc, #64] @ (332b40 ) │ │ │ │ ldr r3, [pc, #52] @ (332b38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254950,23 +254949,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ - strh r4, [r1, #12] │ │ │ │ + strh r4, [r5, #12] │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r6, [r4, #24] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - adds r2, #38 @ 0x26 │ │ │ │ + adds r2, #70 @ 0x46 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #8] │ │ │ │ + str r4, [r4, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r2, [r7, #16] │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -254976,33 +254975,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (332b9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 332b82 │ │ │ │ - bl 735a8c │ │ │ │ + bl 735abc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc70 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r7, #4] │ │ │ │ + strh r2, [r3, #6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r0, [r0, r7] │ │ │ │ + ldrsh r0, [r4, r7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r1, #94 @ 0x5e │ │ │ │ + adds r1, #126 @ 0x7e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 332bf0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255011,34 +255010,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (332bf8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 28b99c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r3, #2] │ │ │ │ + strh r6, [r7, #2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r4, [r4, r5] │ │ │ │ + ldrsh r4, [r0, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #34 @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 332c4c │ │ │ │ sub sp, #12 │ │ │ │ @@ -255047,34 +255046,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (332c54 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 28b99c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r2, [r0, #0] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r0, [r1, r4] │ │ │ │ + ldrsh r0, [r5, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r0, #166 @ 0xa6 │ │ │ │ + adds r0, #198 @ 0xc6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 332ca8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255083,34 +255082,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (332cb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 28b99c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r6, [r4, #30] │ │ │ │ + ldrb r6, [r0, #31] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r4, [r5, r2] │ │ │ │ + ldrsh r4, [r1, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r0, #74 @ 0x4a │ │ │ │ + adds r0, #106 @ 0x6a │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 332d04 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255119,34 +255118,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (332d0c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 28b99c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r2, [r1, #29] │ │ │ │ + ldrb r2, [r5, #29] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r0, [r2, r1] │ │ │ │ + ldrsh r0, [r6, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r7, #238 @ 0xee │ │ │ │ + adds r0, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 332d64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255155,34 +255154,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (332d6c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 28b99c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r6, [r5, #27] │ │ │ │ + ldrb r6, [r1, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r6, r7] │ │ │ │ + ldrsh r4, [r2, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r7, #146 @ 0x92 │ │ │ │ + cmp r7, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 332dc4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255191,34 +255190,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (332dcc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 28b99c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r5, #26] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r2, r6] │ │ │ │ + ldrb r4, [r6, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r7, #50 @ 0x32 │ │ │ │ + cmp r7, #82 @ 0x52 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 332e24 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255227,34 +255226,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (332e2c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 28b99c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r6, [r5, #24] │ │ │ │ + ldrb r6, [r1, #25] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r6, r4] │ │ │ │ + ldrb r4, [r2, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, #210 @ 0xd2 │ │ │ │ + cmp r6, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 332e84 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255263,34 +255262,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (332e8c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 28b99c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc74 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r6, [r1, #23] │ │ │ │ + ldrb r6, [r5, #23] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r2, r3] │ │ │ │ + ldrb r4, [r6, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, #114 @ 0x72 │ │ │ │ + cmp r6, #146 @ 0x92 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 332eec │ │ │ │ sub sp, #8 │ │ │ │ @@ -255300,15 +255299,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (332ef0 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (332ef4 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50ff0c │ │ │ │ cbz r0, 332ed8 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 28b99c │ │ │ │ @@ -255319,19 +255318,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r6, #21] │ │ │ │ + ldrb r0, [r2, #22] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r6, #16 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r5, r1] │ │ │ │ + ldrb r4, [r1, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (332f84 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -255339,15 +255338,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (332f8c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 28b99c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 28b99c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 28b99c │ │ │ │ @@ -255371,19 +255370,19 @@ │ │ │ │ blx 28b99c │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 28b99c │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b998 │ │ │ │ - ldrb r0, [r1, #20] │ │ │ │ + ldrb r0, [r5, #20] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r2, r0] │ │ │ │ + ldrb r2, [r6, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r5, #174 @ 0xae │ │ │ │ + cmp r5, #206 @ 0xce │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (333038 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -255393,15 +255392,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (333040 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #132] @ (333044 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28d324 │ │ │ │ cbz r0, 333006 │ │ │ │ ldr r1, [pc, #124] @ (333048 ) │ │ │ │ @@ -255431,36 +255430,36 @@ │ │ │ │ add.w r3, r5, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #60] @ (333050 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r0, [r6, #17] │ │ │ │ + ldrb r0, [r2, #18] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r5, #20 │ │ │ │ + cmp r5, #52 @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r6, r5] │ │ │ │ + ldrh r0, [r2, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + strb r2, [r1, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ + add r0, pc, #72 @ (adr r0, 333094 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ + ldr r7, [sp, #144] @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #216] @ 0xd8 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 33313c │ │ │ │ @@ -255490,35 +255489,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 82cd40 │ │ │ │ + bl 82cd70 │ │ │ │ cbz r0, 333106 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 3330e8 │ │ │ │ mov r1, r4 │ │ │ │ bl 522488 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 3330e6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 8285d0 │ │ │ │ + bl 828600 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 33310e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 3330fa │ │ │ │ mov r1, r4 │ │ │ │ bl 522488 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -255526,15 +255525,15 @@ │ │ │ │ bne.n 3330d6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 331bd4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 28c384 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ ldr r2, [pc, #72] @ (333158 ) │ │ │ │ ldr r3, [pc, #44] @ (333140 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -255554,19 +255553,19 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, r7] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (3331fc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, r2] │ │ │ │ + ldrh r0, [r4, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r6, #13] │ │ │ │ + ldrb r6, [r2, #14] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r4, #28 │ │ │ │ + cmp r4, #60 @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r2, [r5, r4] │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -255586,15 +255585,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (3332b4 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -255659,15 +255658,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (3332b8 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 82cfd4 │ │ │ │ + bl 82d004 │ │ │ │ ldr r2, [pc, #64] @ (3332bc ) │ │ │ │ ldr r3, [pc, #44] @ (3332a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -255677,23 +255676,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ - ldrb r2, [r4, #10] │ │ │ │ + ldrb r2, [r0, #11] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldrh r2, [r7, r2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #52 @ 0x34 │ │ │ │ + cmp r3, #84 @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r2, r6] │ │ │ │ + ldr r2, [r6, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrh r4, [r1, r2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, r7] │ │ │ │ lsls r2, r5, #3 │ │ │ │ @@ -255717,24 +255716,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 28dea4 │ │ │ │ movs r3, #0 │ │ │ │ @@ -255756,36 +255755,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (33347c ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 736778 │ │ │ │ + bl 7367a8 │ │ │ │ ldr r2, [pc, #276] @ (333480 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 736d30 │ │ │ │ + bl 736d60 │ │ │ │ ldr r1, [pc, #268] @ (333484 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (333488 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (33348c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 736778 │ │ │ │ + bl 7367a8 │ │ │ │ ldr r2, [pc, #252] @ (333490 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 736d30 │ │ │ │ + bl 736d60 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -255830,70 +255829,70 @@ │ │ │ │ ldr r2, [pc, #132] @ (3334a0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 736778 │ │ │ │ + bl 7367a8 │ │ │ │ ldr r2, [pc, #116] @ (3334a4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (3334a8 ) │ │ │ │ - bl 736d30 │ │ │ │ + bl 736d60 │ │ │ │ ldr r3, [pc, #108] @ (3334ac ) │ │ │ │ ldr r2, [pc, #112] @ (3334b0 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 736690 │ │ │ │ + bl 7366c0 │ │ │ │ ldr r2, [pc, #100] @ (3334b4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 736d30 │ │ │ │ + bl 736d60 │ │ │ │ b.n 33333e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r4, r5] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #230 @ 0xe6 │ │ │ │ + cmp r2, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r6, #4] │ │ │ │ + ldrb r6, [r2, #5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r0, r1] │ │ │ │ + ldr r0, [r4, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldc 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ - ldr r4, [sp, #400] @ 0x190 │ │ │ │ + ldr r4, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #656] @ 0x290 │ │ │ │ + ldr r4, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldcl 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [r5], {255} @ 0xff │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ + ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [r2, r1] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - vqadd.u64 q8, q0, │ │ │ │ + vshr.u16 q0, , #16 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [pc, #-1020]! @ 3330a8 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #256] @ 0x100 │ │ │ │ + ldr r3, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r3, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl fff674b2 <__bss_end__@@Base+0xfec5362e> │ │ │ │ - ldr r3, [sp, #256] @ 0x100 │ │ │ │ + ldr r3, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r6, [pc, #532] @ (3336e0 ) │ │ │ │ @@ -255927,30 +255926,30 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 82d1cc │ │ │ │ + bl 82d1fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3335d4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 333606 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -255996,19 +255995,19 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 828648 │ │ │ │ + bl 828678 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ ldr r2, [pc, #296] @ (333708 ) │ │ │ │ ldr r3, [pc, #260] @ (3336e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -256047,15 +256046,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (333714 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 3335d0 │ │ │ │ vldr d7, [pc, #128] @ 3336d8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #184] @ (333718 ) │ │ │ │ mov.w r2, #664 @ 0x298 │ │ │ │ ldr r4, [pc, #184] @ (33371c ) │ │ │ │ @@ -256064,15 +256063,15 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 3335d0 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #156] @ (333724 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #152] @ (333728 ) │ │ │ │ @@ -256081,15 +256080,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (33372c ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 3335d0 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (333730 ) │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ ldr r1, [pc, #124] @ (333734 ) │ │ │ │ @@ -256098,15 +256097,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (333738 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 3335d0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -256114,51 +256113,51 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r4, r5] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (3337a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #28] │ │ │ │ + strb r0, [r1, #29] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsb r0, [r4, r0] │ │ │ │ + ldrsb r0, [r0, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r7, #186 @ 0xba │ │ │ │ + movs r7, #218 @ 0xda │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r3, #25] │ │ │ │ + strb r6, [r7, #25] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #576] @ 0x240 │ │ │ │ + ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrsb r4, [r3, r1] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - strb r0, [r3, #23] │ │ │ │ + strb r0, [r7, #23] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r3, [sp, #344] @ 0x158 │ │ │ │ + ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + ldr r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r6, #22] │ │ │ │ + strb r2, [r2, #23] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #912] @ 0x390 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ + ldr r2, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #752] @ 0x2f0 │ │ │ │ + str r7, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r0, #22] │ │ │ │ + strb r0, [r4, #22] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [sp, #376] @ 0x178 │ │ │ │ + ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #592] @ 0x250 │ │ │ │ + str r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r3, #21] │ │ │ │ + strb r0, [r7, #21] │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 0033373c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -256187,25 +256186,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (3337ec ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 3337dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7333d4 │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733404 │ │ │ │ + bl 733428 │ │ │ │ ldr.w r4, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 3337dc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732f90 │ │ │ │ + bl 732fc0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -256220,31 +256219,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r6, r0, #7 │ │ │ │ + lsls r6, r4, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003337f0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ ldr.w r4, [r4, #172] @ 0xac │ │ │ │ cbz r4, 33383e │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732f90 │ │ │ │ + bl 732fc0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -256269,24 +256268,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (333938 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #208] @ (33393c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (333940 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -256312,15 +256311,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 28dca8 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 3338e8 │ │ │ │ - bl 735b48 │ │ │ │ + bl 735b78 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 28dea4 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -256344,41 +256343,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r5, #14] │ │ │ │ + strb r4, [r1, #15] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r6, r2] │ │ │ │ + strh r2, [r2, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r4, #78 @ 0x4e │ │ │ │ + movs r4, #110 @ 0x6e │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00333944 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (333d24 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #964] @ (333d28 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (333d2c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 333cae │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -256555,15 +256554,15 @@ │ │ │ │ ldr r1, [pc, #444] @ (333d38 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256574,27 +256573,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #404] @ (333d44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 333b60 │ │ │ │ ldr r3, [pc, #392] @ (333d48 ) │ │ │ │ ldr r2, [pc, #392] @ (333d4c ) │ │ │ │ ldr r1, [pc, #396] @ (333d50 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #851 @ 0x353 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256605,15 +256604,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (333d5c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256624,15 +256623,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256643,15 +256642,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #866 @ 0x362 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256662,15 +256661,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256679,120 +256678,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (333d88 ) │ │ │ │ mov.w r2, #836 @ 0x344 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 333b60 │ │ │ │ ldr r3, [pc, #192] @ (333d8c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #192] @ (333d90 ) │ │ │ │ mov.w r2, #912 @ 0x390 │ │ │ │ ldr r1, [pc, #192] @ (333d94 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 333b60 │ │ │ │ ldr r3, [pc, #172] @ (333d98 ) │ │ │ │ ldr r2, [pc, #172] @ (333d9c ) │ │ │ │ ldr r1, [pc, #176] @ (333da0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #925 @ 0x39d │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 333b60 │ │ │ │ ldr r1, [pc, #148] @ (333da4 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (333da8 ) │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r6, #10] │ │ │ │ + strb r4, [r2, #11] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r7, r6] │ │ │ │ + str r2, [r3, r7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r3, #84 @ 0x54 │ │ │ │ + movs r3, #116 @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r3, #2] │ │ │ │ + strb r4, [r7, #2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r7, [sp, #96] @ 0x60 │ │ │ │ + str r7, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #824] @ 0x338 │ │ │ │ + str r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + strb r2, [r1, #2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [sp, #304] @ 0x130 │ │ │ │ + str r6, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #624] @ 0x270 │ │ │ │ + str r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r2, #1] │ │ │ │ + strb r4, [r6, #1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [sp, #272] @ 0x110 │ │ │ │ + str r6, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #536] @ 0x218 │ │ │ │ + str r2, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r4, #0] │ │ │ │ + strb r0, [r0, #1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ + str r6, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #328] @ 0x148 │ │ │ │ + str r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r6, #124] @ 0x7c │ │ │ │ + strb r4, [r2, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [sp, #112] @ 0x70 │ │ │ │ + str r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ + str r2, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [r4, #124] @ 0x7c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [sp, #32] │ │ │ │ + str r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #984] @ 0x3d8 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r2, #120] @ 0x78 │ │ │ │ + ldr r4, [r6, #120] @ 0x78 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r5, [sp, #976] @ 0x3d0 │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #792] @ 0x318 │ │ │ │ + str r1, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #1016] @ 0x3f8 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #584] @ 0x248 │ │ │ │ + str r1, [sp, #712] @ 0x2c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r0, #116] @ 0x74 │ │ │ │ + ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r5, [sp, #872] @ 0x368 │ │ │ │ + str r5, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #464] @ 0x1d0 │ │ │ │ + str r1, [sp, #592] @ 0x250 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r5, #112] @ 0x70 │ │ │ │ + ldr r0, [r1, #116] @ 0x74 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r5, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #344] @ 0x158 │ │ │ │ + str r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #216] @ 0xd8 │ │ │ │ + str r1, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #816] @ 0x330 │ │ │ │ + str r4, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00333dac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -256801,28 +256800,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (333de8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (333dec ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 736710 │ │ │ │ + bl 736740 │ │ │ │ ldr r2, [pc, #28] @ (333df0 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 736e80 │ │ │ │ + b.w 736eb0 │ │ │ │ nop │ │ │ │ - push {r3, r4, r6, lr} │ │ │ │ + push {r3, r4, r5, r6, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ bl 3fbdea │ │ │ │ @ instruction: 0xe83bffff │ │ │ │ - str r5, [sp, #280] @ 0x118 │ │ │ │ + str r5, [sp, #408] @ 0x198 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00333df4 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -256866,22 +256865,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 735a8c │ │ │ │ + bl 735abc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (333e6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ - str r4, [sp, #928] @ 0x3a0 │ │ │ │ + str r5, [sp, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00333e70 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 333e7a │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 333e84 │ │ │ │ @@ -256897,25 +256896,25 @@ │ │ │ │ 00333e8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #80] @ 333ef4 │ │ │ │ ldr r2, [pc, #80] @ (333ef8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (333efc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [r0, #168] @ 0xa8 │ │ │ │ cbz r3, 333ece │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ @@ -256929,19 +256928,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 333edc │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #84] @ 0x54 │ │ │ │ + ldr r4, [r1, #88] @ 0x58 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [pc, #456] @ (3340c4 ) │ │ │ │ + ldr r4, [pc, #584] @ (334144 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, r2, #0 │ │ │ │ + subs r0, r6, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00333f00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ @@ -256966,23 +256965,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w r2, [pc, #2132] @ 3347ac │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #2128] @ 3347b0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 599e74 │ │ │ │ ldr.w r3, [pc, #2108] @ 3347b4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 333f8e │ │ │ │ @@ -256995,15 +256994,15 @@ │ │ │ │ beq.w 334144 │ │ │ │ ldr.w r3, [pc, #2080] @ 3347b8 │ │ │ │ ldr.w r1, [pc, #2080] @ 3347bc │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 3341c4 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 333fcc │ │ │ │ mov r0, r4 │ │ │ │ bl 335d70 │ │ │ │ @@ -257014,29 +257013,29 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33418c │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 334080 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w r3, [pc, #2012] @ 3347c0 │ │ │ │ ldr.w r2, [pc, #2012] @ 3347c4 │ │ │ │ ldr.w r1, [pc, #2012] @ 3347c8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov sl, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r6, [r8, #160] @ 0xa0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 334488 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 334770 │ │ │ │ @@ -257044,15 +257043,15 @@ │ │ │ │ cbz r6, 334030 │ │ │ │ b.n 334784 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 334602 │ │ │ │ mov r0, r9 │ │ │ │ - bl 732f90 │ │ │ │ + bl 732fc0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 334026 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 334602 │ │ │ │ ldr.w r5, [pc, #1924] @ 3347cc │ │ │ │ @@ -257061,74 +257060,74 @@ │ │ │ │ ldr.w r1, [pc, #1920] @ 3347d4 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33475c │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 334080 │ │ │ │ ldr.w r0, [pc, #1892] @ 3347d8 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 3340d6 │ │ │ │ ldr.w r0, [pc, #1876] @ 3347dc │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1876] @ 3347e0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1872] @ 3347e4 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1864] @ 3347e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r1, [pc, #1856] @ 3347ec │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1852] @ 3347f0 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 732d90 │ │ │ │ + bl 732dc0 │ │ │ │ ldr.w r1, [pc, #1840] @ 3347f4 │ │ │ │ ldr.w r0, [pc, #1840] @ 3347f8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 732d90 │ │ │ │ + bl 732dc0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w r1, [pc, #1820] @ 3347fc │ │ │ │ ldr.w r2, [pc, #1820] @ 334800 │ │ │ │ movw r3, #1743 @ 0x6cf │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1808] @ 334804 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ bl 2c27a8 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 72fc4c │ │ │ │ + bl 72fc7c │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ ldr.w r2, [pc, #1776] @ 334808 │ │ │ │ ldr.w r3, [pc, #1668] @ 3347a0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -257147,17 +257146,17 @@ │ │ │ │ beq.w 333fb4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 333fb4 │ │ │ │ bl 335038 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 333fb4 │ │ │ │ - bl 73606c │ │ │ │ + bl 73609c │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ - bl 7341b4 │ │ │ │ + bl 7341e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33469a │ │ │ │ ldr.w r3, [pc, #1688] @ 33480c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -257177,45 +257176,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1644] @ 334814 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1671 @ 0x687 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 334114 │ │ │ │ ldr.w r3, [pc, #1616] @ 334818 │ │ │ │ mov.w r2, #1680 @ 0x690 │ │ │ │ ldr.w r4, [pc, #1612] @ 33481c │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [pc, #1612] @ 334820 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3341ba │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1592] @ 334824 │ │ │ │ blx 28be14 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w r2, [pc, #1580] @ 334828 │ │ │ │ ldr.w r1, [pc, #1580] @ 33482c │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -257371,25 +257370,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 28b4e0 │ │ │ │ ldrb.w r3, [r7, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 333fcc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w r3, [pc, #1144] @ 334854 │ │ │ │ ldr.w r2, [pc, #1144] @ 334858 │ │ │ │ ldr.w r1, [pc, #1144] @ 33485c │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [pc, #1100] @ 334850 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -257455,33 +257454,33 @@ │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 33456c │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r3, r6, lsl #2] │ │ │ │ - bl 732f90 │ │ │ │ + bl 732fc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33449e │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 28c590 │ │ │ │ b.n 334046 │ │ │ │ ldr r1, [pc, #920] @ (334860 ) │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 28c0f4 │ │ │ │ b.n 3342e6 │ │ │ │ ldr r0, [pc, #912] @ (334864 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ ldr r0, [pc, #904] @ (334868 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ b.n 3343c0 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 3343aa │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -257498,15 +257497,15 @@ │ │ │ │ beq.n 334508 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 334500 │ │ │ │ ldr r0, [pc, #840] @ (33486c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r1, [pc, #828] @ (334870 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 28c0f4 │ │ │ │ b.n 33436c │ │ │ │ @@ -257539,19 +257538,19 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1633 @ 0x661 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r1, [pc, #760] @ (334890 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87e78c │ │ │ │ + bl 87e7bc │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbz r3, 3345f2 │ │ │ │ ldr r7, [pc, #748] @ (334894 ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r9, [pc, #748] @ 334898 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #748] @ 33489c │ │ │ │ @@ -257569,15 +257568,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 87e78c │ │ │ │ + bl 87e7bc │ │ │ │ mov r0, r5 │ │ │ │ blx 28b99c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 3345bc │ │ │ │ mov r6, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -257595,23 +257594,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1600 @ 0x640 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3346ca │ │ │ │ ldr r1, [pc, #628] @ (3348ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87e78c │ │ │ │ + bl 87e7bc │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 334688 │ │ │ │ ldr.w r9, [pc, #616] @ 3348b0 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #612] @ (3348b4 ) │ │ │ │ ldr.w sl, [pc, #616] @ 3348b8 │ │ │ │ @@ -257625,26 +257624,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 87e78c │ │ │ │ + bl 87e7bc │ │ │ │ mov r0, r6 │ │ │ │ blx 28b99c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 334658 │ │ │ │ ldr r1, [pc, #560] @ (3348bc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87e78c │ │ │ │ + bl 87e7bc │ │ │ │ mov r0, fp │ │ │ │ blx 28b99c │ │ │ │ b.n 3341ba │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #540] @ (3348c0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -257652,29 +257651,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #540] @ (3348c8 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1687 @ 0x697 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r1, [pc, #528] @ (3348cc ) │ │ │ │ ldr.w r2, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87e78c │ │ │ │ + bl 87e7bc │ │ │ │ b.n 3341ba │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 295be0 │ │ │ │ ldr r1, [pc, #508] @ (3348d0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 87e78c │ │ │ │ + bl 87e7bc │ │ │ │ mov r0, r4 │ │ │ │ blx 28b99c │ │ │ │ b.n 334692 │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r1, [r5, #280] @ 0x118 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -257695,23 +257694,23 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 334472 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ (3348d8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r1, [pc, #400] @ (3348dc ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #400] @ (3348e0 ) │ │ │ │ movw r2, #1455 @ 0x5af │ │ │ │ add r1, pc │ │ │ │ @@ -257742,197 +257741,197 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r5, [pc, #72] @ (3347e8 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #176] @ (334858 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #76] @ 0x4c │ │ │ │ + ldr r0, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r3, [pc, #776] @ (334ab8 ) │ │ │ │ + ldr r3, [pc, #904] @ (334b38 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, r3, #5 │ │ │ │ + adds r6, r7, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r0, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #2] │ │ │ │ + strh r6, [r7, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r1, #68] @ 0x44 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r3, [pc, #208] @ (334898 ) │ │ │ │ + ldr r3, [pc, #336] @ (334918 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r0, r2, #3 │ │ │ │ + adds r0, r6, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r0, #60] @ 0x3c │ │ │ │ + ldr r4, [r4, #60] @ 0x3c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [pc, #904] @ (334b5c ) │ │ │ │ + ldr r3, [pc, #8] @ (3347dc ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r6, [r1, r7] │ │ │ │ + ldrsh r6, [r5, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #376] @ 0x178 │ │ │ │ + str r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r0, #56] @ 0x38 │ │ │ │ + ldr r4, [r4, #56] @ 0x38 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [pc, #568] @ (334a1c ) │ │ │ │ + ldr r2, [pc, #696] @ (334a9c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, r5, #0 │ │ │ │ + adds r2, r1, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r1, #7 │ │ │ │ + adds r0, r5, #7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r7, [sp, #272] @ 0x110 │ │ │ │ + str r7, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #228 @ 0xe4 │ │ │ │ + adds r1, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #248] @ 0xf8 │ │ │ │ + str r7, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #76 @ 0x4c │ │ │ │ + cmp r2, #108 @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r5, #48] @ 0x30 │ │ │ │ + ldr r6, [r1, #52] @ 0x34 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r3, #42] @ 0x2a │ │ │ │ + ldrh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfbfa005f │ │ │ │ + ldc2 0, cr0, [sl], {95} @ 0x5f │ │ │ │ ldr r3, [pc, #128] @ (33488c ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ strh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r3, r7, #3 │ │ │ │ - str r1, [sp, #816] @ 0x330 │ │ │ │ + str r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r4, #36] @ 0x24 │ │ │ │ + ldrh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r0, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #800] @ 0x320 │ │ │ │ + str r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r6, #34] @ 0x22 │ │ │ │ + ldrh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r4, #32] │ │ │ │ + ldr r4, [r0, #36] @ 0x24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [pc, #120] @ (3348a4 ) │ │ │ │ + ldr r1, [pc, #248] @ (334924 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, r7, r2 │ │ │ │ + subs r2, r3, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcs.n 334808 │ │ │ │ + bcc.n 334848 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #16] │ │ │ │ + str r2, [sp, #144] @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #1000] @ 0x3e8 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #944] @ 0x3b0 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #888] @ 0x378 │ │ │ │ + str r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #128] @ (3348d0 ) │ │ │ │ + ldr r0, [pc, #256] @ (334950 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ + ldr r4, [r2, #4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bxns r7 │ │ │ │ + bxns fp │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, r3, r3 │ │ │ │ + adds r2, r7, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #216] @ 0xd8 │ │ │ │ + str r0, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #208] @ 0xd0 │ │ │ │ + str r1, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #320] @ 0x140 │ │ │ │ + str r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 3348bc │ │ │ │ + beq.n 3348fc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - beq.n 3348a8 │ │ │ │ + beq.n 3348e8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - beq.n 334894 │ │ │ │ + beq.n 3348d4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - beq.n 334880 │ │ │ │ + beq.n 3348c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ + beq.n 3348ac │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r3, #104] @ 0x68 │ │ │ │ + str r4, [r7, #104] @ 0x68 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #1016] @ 0x3f8 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r1, #6] │ │ │ │ + ldrh r4, [r5, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ + str r2, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r7, {r1, r2, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbz r6, 334910 │ │ │ │ + cbz r6, 334918 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bne.n 334808 │ │ │ │ + bne.n 334848 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r0, #96] @ 0x60 │ │ │ │ + str r6, [r4, #96] @ 0x60 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #432] @ 0x1b0 │ │ │ │ + str r1, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r6, #0] │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #496] @ 0x1f0 │ │ │ │ + str r1, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, ip │ │ │ │ + cmp sl, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldmia r7!, {r2} │ │ │ │ + ldmia r7!, {r2, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bne.n 3348e8 │ │ │ │ + bne.n 334928 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r0, 334900 │ │ │ │ + cbz r0, 334908 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r2, #88] @ 0x58 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r7, #40] @ 0x28 │ │ │ │ + ldrh r0, [r3, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r4, #60] @ 0x3c │ │ │ │ + strh r0, [r0, #62] @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r0, #44] @ 0x2c │ │ │ │ + ldrh r6, [r4, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #776] @ 0x308 │ │ │ │ + str r0, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r2, #60] @ 0x3c │ │ │ │ + ldrh r4, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r0, #52] @ 0x34 │ │ │ │ + ldrh r0, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r7, #54] @ 0x36 │ │ │ │ + strh r4, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r1, #44] @ 0x2c │ │ │ │ + ldrh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r5, #54] @ 0x36 │ │ │ │ + strh r0, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #392] @ 0x188 │ │ │ │ + str r0, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r2, #54] @ 0x36 │ │ │ │ + strh r4, [r6, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r0, #62] @ 0x3e │ │ │ │ + ldrh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r0, #54] @ 0x36 │ │ │ │ + strh r0, [r4, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r2, #62] @ 0x3e │ │ │ │ + ldrh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003348fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (33493c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 8804a0 │ │ │ │ + bl 8804d0 │ │ │ │ movs r0, #5 │ │ │ │ - bl 72fc34 │ │ │ │ + bl 72fc64 │ │ │ │ cbz r0, 33492c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -257941,15 +257940,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r0, [r3, #31] │ │ │ │ lsls r3, r7, #3 │ │ │ │ │ │ │ │ 00334940 : │ │ │ │ - b.w 8804b8 │ │ │ │ + b.w 8804e8 │ │ │ │ │ │ │ │ 00334944 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (3349e8 ) │ │ │ │ @@ -257973,22 +257972,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 338974 │ │ │ │ ldr r4, [pc, #108] @ (3349f8 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 72fc4c │ │ │ │ + bl 72fc7c │ │ │ │ add r4, pc │ │ │ │ - bl 72f24c │ │ │ │ + bl 72f27c │ │ │ │ bl 33990c │ │ │ │ bl 338be4 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 8804d8 │ │ │ │ + bl 880508 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 3349be │ │ │ │ ldr r3, [pc, #64] @ (3349f0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -258025,61 +258024,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (334a70 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 334a4a │ │ │ │ mov r5, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #80] @ (334a74 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (334a78 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 334a6a │ │ │ │ ldr r1, [pc, #48] @ (334a7c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7336c4 │ │ │ │ + bl 7336f4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 334a58 │ │ │ │ - strh r2, [r6, r3] │ │ │ │ + strh r2, [r2, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r7, #56] @ 0x38 │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [sp, #288] @ 0x120 │ │ │ │ + ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (334a88 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ stc2l 0, cr0, [r2, #476] @ 0x1dc │ │ │ │ │ │ │ │ 00334a8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -258091,24 +258090,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (334b20 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7354e4 │ │ │ │ + bl 735514 │ │ │ │ ldr r1, [pc, #104] @ (334b24 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 7336c4 │ │ │ │ + bl 7336f4 │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 334afa │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ ldr r2, [pc, #84] @ (334b28 ) │ │ │ │ ldr r3, [pc, #72] @ (334b20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -258128,48 +258127,48 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (334b34 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 334ad2 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ sbcs r2, r3 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ adcs r6, r4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - str r6, [r3, #44] @ 0x2c │ │ │ │ + str r6, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r7, [sp, #576] @ 0x240 │ │ │ │ + str r7, [sp, #704] @ 0x2c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #496] @ 0x1f0 │ │ │ │ + str r7, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (334b40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldc2 0, cr0, [lr, #-476]! @ 0xfffffe24 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 334bac │ │ │ │ ldr r2, [pc, #84] @ (334bb0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (334bb4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #72] @ (334bb8 ) │ │ │ │ ldr r2, [pc, #76] @ (334bbc ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (334bc0 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -258185,25 +258184,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r7, #196 @ 0xc4 │ │ │ │ + subs r7, #228 @ 0xe4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r3, #5 │ │ │ │ + asrs r6, r7, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #272] @ 0x110 │ │ │ │ + str r7, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #120] @ 0x78 │ │ │ │ + str r0, [r0, #124] @ 0x7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -258226,25 +258225,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (334c28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r0, [pc, #16] @ (334c2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ - str r6, [sp, #856] @ 0x358 │ │ │ │ + str r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [sp, #688] @ 0x2b0 │ │ │ │ + str r6, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ sub sp, #340 @ 0x154 │ │ │ │ movs r3, #0 │ │ │ │ @@ -258258,24 +258257,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (334f14 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #688] @ (334f18 ) │ │ │ │ ldr r2, [pc, #688] @ (334f1c ) │ │ │ │ ldr r1, [pc, #692] @ (334f20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 334d52 │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -258337,45 +258336,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 334d72 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 334ea8 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 334cb6 │ │ │ │ ldr r0, [pc, #488] @ (334f30 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 334d72 │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 334c90 │ │ │ │ ldr r3, [pc, #472] @ (334f34 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (334f38 ) │ │ │ │ ldr r1, [pc, #476] @ (334f3c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r2, [pc, #460] @ (334f40 ) │ │ │ │ ldr r3, [pc, #412] @ (334f14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -258409,36 +258408,36 @@ │ │ │ │ bne.n 334e72 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 334e0e │ │ │ │ ldr r6, [pc, #380] @ (334f4c ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 736104 │ │ │ │ + bl 736134 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 334ec2 │ │ │ │ - bl 733820 │ │ │ │ + bl 733850 │ │ │ │ ldr r1, [pc, #364] @ (334f50 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (334f54 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (334f58 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (334f5c ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -258451,15 +258450,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 334d72 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 334d72 │ │ │ │ ldr r3, [pc, #292] @ (334f60 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (334f64 ) │ │ │ │ ldr r1, [pc, #292] @ (334f68 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -258477,15 +258476,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (334f74 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 334d72 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 334e58 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -258499,135 +258498,135 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 334dc6 │ │ │ │ ldr r0, [pc, #220] @ (334f7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ b.n 334dc6 │ │ │ │ ldr r3, [pc, #212] @ (334f80 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (334f84 ) │ │ │ │ ldr r1, [pc, #216] @ (334f88 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 334d72 │ │ │ │ ldr r3, [pc, #200] @ (334f8c ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (334f90 ) │ │ │ │ ldr r1, [pc, #200] @ (334f94 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 334d72 │ │ │ │ ldr r3, [pc, #180] @ (334f98 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (334f9c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (334fa0 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r1, [pc, #164] @ (334fa4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 87e78c │ │ │ │ + bl 87e7bc │ │ │ │ b.n 334d72 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r7, #232 @ 0xe8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #24] │ │ │ │ + str r4, [r1, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r6, #182 @ 0xb6 │ │ │ │ + subs r6, #214 @ 0xd6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r2, r2, #1 │ │ │ │ + asrs r2, r6, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r0, #16] │ │ │ │ + str r6, [r4, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r7, [sp, #496] @ 0x1f0 │ │ │ │ + str r7, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [sp, #384] @ 0x180 │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r7, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ + str r6, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, #198 @ 0xc6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldrb r6, [r1, #13] │ │ │ │ lsls r3, r7, #3 │ │ │ │ ldrb r0, [r7, #12] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - vld4.16 {d16-d19}, [r8 :64], r7 │ │ │ │ - strb r4, [r2, #8] │ │ │ │ + vst1.8 @ instruction: 0xf9880057 │ │ │ │ + strb r4, [r6, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r7, [sp, #888] @ 0x378 │ │ │ │ + str r7, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r3, #0] │ │ │ │ + str r2, [r7, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldrb r0, [r3, #11] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - ldrsh r6, [r2, r7] │ │ │ │ + ldrsh r6, [r6, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r5, [sp, #448] @ 0x1c0 │ │ │ │ + str r5, [sp, #576] @ 0x240 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #216] @ 0xd8 │ │ │ │ + str r5, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r0, [r7, r6] │ │ │ │ + ldrsh r0, [r3, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [sp, #392] @ 0x188 │ │ │ │ + str r6, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ + str r5, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #848] @ 0x350 │ │ │ │ + str r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r0, [r5, r5] │ │ │ │ + ldrsh r0, [r1, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ + str r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #792] @ 0x318 │ │ │ │ + str r4, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r6, [r1, r5] │ │ │ │ + ldrsh r6, [r5, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [sp, #944] @ 0x3b0 │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #672] @ 0x2a0 │ │ │ │ + str r4, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r6, [r5, r4] │ │ │ │ + ldrsh r6, [r1, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [sp, #144] @ 0x90 │ │ │ │ + str r6, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #544] @ 0x220 │ │ │ │ + str r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [sp, #336] @ 0x150 │ │ │ │ + str r6, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -258782,15 +258781,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 3355f8 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3351f2 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3354f8 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33553a │ │ │ │ @@ -258822,29 +258821,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 335604 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3351f2 │ │ │ │ ldr.w r3, [pc, #1080] @ 335608 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 33560c │ │ │ │ ldr.w r1, [pc, #1076] @ 335610 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr.w r2, [pc, #1056] @ 335614 │ │ │ │ ldr r3, [pc, #1012] @ (3355ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -258864,41 +258863,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (335620 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3351f2 │ │ │ │ ldr r3, [pc, #996] @ (335624 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (335628 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (33562c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3351f2 │ │ │ │ ldr r3, [pc, #980] @ (335630 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (335634 ) │ │ │ │ ldr r1, [pc, #984] @ (335638 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3351f2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -258976,15 +258975,15 @@ │ │ │ │ bcs.n 3352f4 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -259115,27 +259114,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (335644 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3351f2 │ │ │ │ ldr r3, [pc, #332] @ (335648 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (33564c ) │ │ │ │ ldr r1, [pc, #336] @ (335650 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3351f2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 33536a │ │ │ │ ldr r3, [pc, #308] @ (335654 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -259143,27 +259142,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (33565c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3351f2 │ │ │ │ ldr r3, [pc, #292] @ (335660 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (335664 ) │ │ │ │ ldr r1, [pc, #292] @ (335668 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3351f2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (33566c ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (335670 ) │ │ │ │ @@ -259171,15 +259170,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (335674 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3351f2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (335678 ) │ │ │ │ @@ -259193,15 +259192,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (33567c ) │ │ │ │ ldr r1, [pc, #224] @ (335680 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3351f2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (335684 ) │ │ │ │ @@ -259215,101 +259214,101 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (335688 ) │ │ │ │ ldr r1, [pc, #184] @ (33568c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3351f2 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #212 @ 0xd4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, r3] │ │ │ │ + ldrb r0, [r7, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r5, [sp, #832] @ 0x340 │ │ │ │ + str r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r2, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r4, r1] │ │ │ │ + ldrb r2, [r0, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [sp, #760] @ 0x2f8 │ │ │ │ + str r6, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #736] @ 0x2e0 │ │ │ │ + str r1, [sp, #864] @ 0x360 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r7, r0] │ │ │ │ + ldrb r4, [r3, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #72] @ 0x48 │ │ │ │ + str r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #608] @ 0x260 │ │ │ │ + str r1, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r2, #68 @ 0x44 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrh r6, [r5, r7] │ │ │ │ + ldrb r6, [r1, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #400] @ 0x190 │ │ │ │ + str r4, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #304] @ 0x130 │ │ │ │ + str r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r2, r7] │ │ │ │ + ldrh r2, [r6, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #32] │ │ │ │ + str r4, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #192] @ 0xc0 │ │ │ │ + str r1, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r7, r6] │ │ │ │ + ldrh r0, [r3, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r3, [sp, #760] @ 0x2f8 │ │ │ │ + str r3, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r6, r4] │ │ │ │ + ldr r0, [r2, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #856] @ 0x358 │ │ │ │ + str r1, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r1, #52] @ 0x34 │ │ │ │ + ldrh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r3, r4] │ │ │ │ + ldr r0, [r7, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #872] @ 0x368 │ │ │ │ + str r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r6, #50] @ 0x32 │ │ │ │ + ldrh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r5, r3] │ │ │ │ + ldr r6, [r1, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #704] @ 0x2c0 │ │ │ │ + str r1, [sp, #832] @ 0x340 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r1, #50] @ 0x32 │ │ │ │ + ldrh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r2, r3] │ │ │ │ + ldr r6, [r6, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #720] @ 0x2d0 │ │ │ │ + str r2, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r6, #48] @ 0x30 │ │ │ │ + ldrh r2, [r2, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r6, r2] │ │ │ │ + ldr r4, [r2, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #808] @ 0x328 │ │ │ │ + str r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r1, #48] @ 0x30 │ │ │ │ + ldrh r4, [r5, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldr r0, [r5, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r3, #46] @ 0x2e │ │ │ │ + ldrh r0, [r7, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r2, r1] │ │ │ │ + ldr r6, [r6, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #568] @ 0x238 │ │ │ │ + str r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r4, #44] @ 0x2c │ │ │ │ + ldrh r6, [r0, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335690 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -259418,15 +259417,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (335948 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259439,15 +259438,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259460,15 +259459,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259481,15 +259480,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259506,15 +259505,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3357de │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (33597c ) │ │ │ │ ldr r4, [pc, #176] @ (335980 ) │ │ │ │ ldr r1, [pc, #176] @ (335984 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -259524,27 +259523,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3357de │ │ │ │ ldr r3, [pc, #144] @ (335988 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (33598c ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (335990 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3357de │ │ │ │ ldr r3, [pc, #124] @ (335994 ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (335998 ) │ │ │ │ ldr r0, [pc, #124] @ (33599c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -259556,67 +259555,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (3359a4 ) │ │ │ │ ldr r0, [pc, #116] @ (3359a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - ldrsb r2, [r1, r1] │ │ │ │ + ldrsb r2, [r5, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #608] @ 0x260 │ │ │ │ + str r1, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r5, #28] │ │ │ │ + ldrh r0, [r1, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r0, [r3, r0] │ │ │ │ + ldrsb r0, [r7, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #216] @ 0xd8 │ │ │ │ + str r1, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r6, #26] │ │ │ │ + ldrh r6, [r2, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r4, r7] │ │ │ │ + ldrsb r0, [r0, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #616] @ 0x268 │ │ │ │ + str r1, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r7, #24] │ │ │ │ + ldrh r6, [r3, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r5, r6] │ │ │ │ + strb r2, [r1, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r1, #24] │ │ │ │ + ldrh r0, [r5, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #304] @ 0x130 │ │ │ │ + str r2, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r2, #22] │ │ │ │ + ldrh r2, [r6, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r5, r5] │ │ │ │ + strb r0, [r1, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r0, r5] │ │ │ │ + strb r6, [r4, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #480] @ 0x1e0 │ │ │ │ + str r2, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r4, #20] │ │ │ │ + ldrh r4, [r0, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r2, r4] │ │ │ │ + strb r6, [r6, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #784] @ 0x310 │ │ │ │ + str r1, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r6, #18] │ │ │ │ + ldrh r4, [r2, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r7, r3] │ │ │ │ + strb r2, [r3, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r3, #18] │ │ │ │ + ldrh r4, [r7, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #192] @ 0xc0 │ │ │ │ + str r1, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r4, r3] │ │ │ │ + strb r4, [r0, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r6, [r0, #18] │ │ │ │ + ldrh r6, [r4, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #920] @ 0x398 │ │ │ │ + str r1, [sp, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003359ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -259711,15 +259710,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (335bd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -259728,26 +259727,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (335bdc ) │ │ │ │ ldr r1, [pc, #260] @ (335be0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 335ac2 │ │ │ │ ldr r3, [pc, #244] @ (335be4 ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (335be8 ) │ │ │ │ ldr r1, [pc, #244] @ (335bec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 335ac2 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 335b48 │ │ │ │ ldr.w ip, [pc, #224] @ 335bf0 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (335bf4 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -259756,26 +259755,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 335ac2 │ │ │ │ ldr r3, [pc, #204] @ (335c00 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (335c04 ) │ │ │ │ ldr r1, [pc, #208] @ (335c08 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 335ac2 │ │ │ │ ldr.w ip, [pc, #192] @ 335c0c │ │ │ │ add ip, pc │ │ │ │ b.n 335b12 │ │ │ │ ldr r3, [pc, #188] @ (335c10 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (335c14 ) │ │ │ │ @@ -259783,112 +259782,112 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 335ac2 │ │ │ │ ldr r3, [pc, #172] @ (335c1c ) │ │ │ │ ldr r4, [pc, #172] @ (335c20 ) │ │ │ │ ldr r1, [pc, #176] @ (335c24 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 335ac2 │ │ │ │ ldr r3, [pc, #152] @ (335c28 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (335c2c ) │ │ │ │ ldr r1, [pc, #152] @ (335c30 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 335ac2 │ │ │ │ ldr r3, [pc, #136] @ (335c34 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (335c38 ) │ │ │ │ ldr r1, [pc, #140] @ (335c3c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 335ac2 │ │ │ │ blx 28d8f0 │ │ │ │ nop │ │ │ │ - strh r0, [r5, r5] │ │ │ │ + strh r0, [r1, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [sp, #968] @ 0x3c8 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r0, #6] │ │ │ │ + ldrh r4, [r4, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r7, r4] │ │ │ │ + strh r4, [r3, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r6, #6] │ │ │ │ + ldrh r2, [r2, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r3, #4] │ │ │ │ + ldrh r2, [r7, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r4, r4] │ │ │ │ + strh r2, [r0, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r3, #6] │ │ │ │ + ldrh r0, [r7, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r0, #4] │ │ │ │ + ldrh r0, [r4, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, r6, r2 │ │ │ │ + adds r0, r2, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r6, [r7, r3] │ │ │ │ + strh r6, [r3, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [sp, #720] @ 0x2d0 │ │ │ │ + str r0, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r3, #2] │ │ │ │ + ldrh r2, [r7, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r4, r3] │ │ │ │ + strh r0, [r0, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [sp, #808] @ 0x328 │ │ │ │ + str r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r7, #0] │ │ │ │ + ldrh r6, [r3, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, r0, r2 │ │ │ │ + adds r0, r4, r2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r0, [r0, r3] │ │ │ │ + strh r0, [r4, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r3, #0] │ │ │ │ + ldrh r4, [r7, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r4, r2] │ │ │ │ + strh r4, [r0, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #488] @ 0x1e8 │ │ │ │ + str r1, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r0, #0] │ │ │ │ + ldrh r0, [r4, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r0, r2] │ │ │ │ + strh r0, [r4, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #200] @ 0xc8 │ │ │ │ + str r1, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r3, #62] @ 0x3e │ │ │ │ + strh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r5, r1] │ │ │ │ + strh r0, [r1, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [sp, #968] @ 0x3c8 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r0, #62] @ 0x3e │ │ │ │ + strh r4, [r4, #62] @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ (335d4c ) │ │ │ │ @@ -259908,35 +259907,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 867630 │ │ │ │ + bl 867660 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 82ac78 │ │ │ │ + bl 82aca8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 868d38 │ │ │ │ + bl 868d68 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335d40 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 335ce2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 335d0a │ │ │ │ - bl 827d9c │ │ │ │ + bl 827dcc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 335d38 │ │ │ │ ldr r2, [pc, #164] @ (335d60 ) │ │ │ │ ldr r3, [pc, #144] @ (335d50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -259954,20 +259953,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 335caa │ │ │ │ ldr r1, [pc, #120] @ (335d64 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 8812a8 │ │ │ │ + bl 8812d8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 874e10 │ │ │ │ + bl 874e40 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 335d18 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 335cb0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -259983,40 +259982,40 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 87eb10 │ │ │ │ + bl 87eb40 │ │ │ │ b.n 335d02 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 335cba │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #228 @ 0xe4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, r6] │ │ │ │ + str r6, [r2, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ + lsls r2, r7, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #172 @ 0xac │ │ │ │ + cmp r6, #204 @ 0xcc │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r7, #126 @ 0x7e │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldr r4, [r6, #84] @ 0x54 │ │ │ │ + ldr r4, [r2, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #280] @ 0x118 │ │ │ │ + str r0, [sp, #408] @ 0x198 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r2, #50] @ 0x32 │ │ │ │ + strh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335d70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -260027,24 +260026,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (3360b0 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #788] @ (3360b4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (3360b8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (3360bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 335df0 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 335ff4 │ │ │ │ @@ -260284,38 +260283,38 @@ │ │ │ │ ble.n 335fce │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 33601c │ │ │ │ b.n 335fce │ │ │ │ ldr r0, [pc, #160] @ (3360d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r0, [pc, #148] @ (3360d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r0, [pc, #140] @ (3360d8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r0, [pc, #128] @ (3360dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (3360e0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r3, [pc, #100] @ (3360e4 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (3360e8 ) │ │ │ │ ldr r0, [pc, #100] @ (3360ec ) │ │ │ │ add r3, pc │ │ │ │ @@ -260334,74 +260333,74 @@ │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ cmp r6, #180 @ 0xb4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #176 @ 0xb0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - str r6, [r6, r1] │ │ │ │ + str r6, [r2, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r5, #124 @ 0x7c │ │ │ │ + cmp r5, #156 @ 0x9c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - vqadd.u16 q0, q5, │ │ │ │ + vqadd.u64 q0, q5, │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r7, #3 │ │ │ │ ldr r4, [r2, #40] @ 0x28 │ │ │ │ lsls r3, r7, #3 │ │ │ │ cmp r4, #106 @ 0x6a │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrh r4, [r7, #42] @ 0x2a │ │ │ │ + ldrh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r0, #54] @ 0x36 │ │ │ │ + ldrh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r7, #48] @ 0x30 │ │ │ │ + ldrh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r4, #46] @ 0x2e │ │ │ │ + ldrh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r1, #44] @ 0x2c │ │ │ │ + ldrh r0, [r5, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #584] @ (336330 ) │ │ │ │ + ldr r5, [pc, #712] @ (3363b0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r4, [r6, #22] │ │ │ │ + strh r4, [r2, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r0, #40] @ 0x28 │ │ │ │ + ldrh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #496] @ (3362e4 ) │ │ │ │ + ldr r5, [pc, #624] @ (336364 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r6, [r3, #22] │ │ │ │ + strh r6, [r7, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r4, #40] @ 0x28 │ │ │ │ + ldrh r6, [r0, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003360fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (336130 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (336134 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fec4 │ │ │ │ + bl 87fef4 │ │ │ │ ldr r3, [pc, #28] @ (336138 ) │ │ │ │ ldr r1, [pc, #28] @ (33613c ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 8822ec │ │ │ │ + b.w 88231c │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ lsls r2, r5, #3 │ │ │ │ - adds r4, r2, #7 │ │ │ │ + adds r4, r6, #7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r5, [pc, #176] @ (3361ec ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb1dffff │ │ │ │ │ │ │ │ 00336140 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -260419,15 +260418,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (3361fc ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 734d94 │ │ │ │ + bl 734dc4 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 3361cc │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -260448,15 +260447,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (336208 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -260464,34 +260463,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 336186 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 734cfc │ │ │ │ + bl 734d2c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #228 @ 0xe4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #48] @ 0x30 │ │ │ │ + ldrh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [pc, #472] @ (3363dc ) │ │ │ │ + ldr r4, [pc, #600] @ (33645c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r6, [r2, #46] @ 0x2e │ │ │ │ + ldrh r6, [r6, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r2, #14] │ │ │ │ + strh r0, [r6, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033620c : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 33638c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -260541,15 +260540,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 336244 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 828594 │ │ │ │ + bl 8285c4 │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -260637,17 +260636,17 @@ │ │ │ │ movw r2, #797 @ 0x31d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 28b674 │ │ │ │ ... │ │ │ │ - ldr r2, [pc, #464] @ (33658c ) │ │ │ │ + ldr r2, [pc, #592] @ (33660c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r2, #31] │ │ │ │ + ldrb r4, [r6, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003363c0 : │ │ │ │ ldr r3, [pc, #48] @ (3363f4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (3363f8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -260857,81 +260856,81 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 336584 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #48] @ (3365e4 ) │ │ │ │ ldr r2, [pc, #48] @ (3365e8 ) │ │ │ │ ldr r1, [pc, #52] @ (3365ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 336590 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 336562 │ │ │ │ b.n 336590 │ │ │ │ nop │ │ │ │ - cbz r0, 33663e │ │ │ │ + cbz r0, 336646 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - beq.n 33662c │ │ │ │ + beq.n 33666c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r1, [pc, #384] @ (336768 ) │ │ │ │ + ldr r1, [pc, #512] @ (3367e8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r5, #154 @ 0x9a │ │ │ │ + movs r5, #186 @ 0xba │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, #218 @ 0xda │ │ │ │ + subs r2, #250 @ 0xfa │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 003365f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #60] @ 336644 │ │ │ │ ldr r2, [pc, #60] @ (336648 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (33664c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 336638 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7333d4 │ │ │ │ - ldr r1, [pc, #32] @ (336668 ) │ │ │ │ + b.w 733404 │ │ │ │ + ldr r1, [pc, #160] @ (3366e8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r5, #62 @ 0x3e │ │ │ │ + movs r5, #94 @ 0x5e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r4, #6] │ │ │ │ + strb r0, [r0, #7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00336650 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 32b400 │ │ │ │ @@ -260991,38 +260990,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (33674c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 336738 │ │ │ │ ldr r2, [pc, #80] @ (336750 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (336754 ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ cbz r3, 336738 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -261030,55 +261029,55 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbs r0, r4, #14352384 @ 0xdb0000 │ │ │ │ - movs r4, #32 │ │ │ │ + @ instruction: 0xf5f4005b │ │ │ │ + movs r4, #64 @ 0x40 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [pc, #208] @ (336828 ) │ │ │ │ + ldr r0, [pc, #336] @ (3368a8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (336840 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #204] @ (336844 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (336848 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 33681e │ │ │ │ cbz r6, 3367f4 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 3367c0 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #168] @ (33684c ) │ │ │ │ ldr r1, [pc, #168] @ (336850 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 3367de │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 3367de │ │ │ │ ldr r3, [pc, #144] @ (336854 ) │ │ │ │ @@ -261088,15 +261087,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (33685c ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -261104,74 +261103,74 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 3366d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3367de │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (336860 ) │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r1, [pc, #92] @ (336864 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3367dc │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (336868 ) │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r1, [pc, #68] @ (33686c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3367dc │ │ │ │ nop │ │ │ │ - blxns r8 │ │ │ │ + blxns ip │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r3, #212 @ 0xd4 │ │ │ │ + movs r3, #244 @ 0xf4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + strb r4, [r2, #1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 336764 │ │ │ │ + bcs.n 3367a4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcs.n 336794 │ │ │ │ + bcs.n 3367d4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bx lr │ │ │ │ + @ instruction: 0x4792 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r6, [r2, #0] │ │ │ │ + ldrh r6, [r6, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r2, #62] @ 0x3e │ │ │ │ + strh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r0, #0] │ │ │ │ + ldrh r4, [r4, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r2, #60] @ 0x3c │ │ │ │ + strh r4, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r2, #60] @ 0x3c │ │ │ │ + strh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r6, #58] @ 0x3a │ │ │ │ + strh r4, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336870 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 336758 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 3368b2 │ │ │ │ @@ -261183,57 +261182,57 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (336904 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33689c │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (336908 ) │ │ │ │ ldr r5, [pc, #68] @ (33690c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r8, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33689c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - and.w r0, lr, #14352384 @ 0xdb0000 │ │ │ │ - movs r2, #90 @ 0x5a │ │ │ │ + bic.w r0, lr, #14352384 @ 0xdb0000 │ │ │ │ + movs r2, #122 @ 0x7a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mov r6, sp │ │ │ │ + mov lr, r1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 00336910 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 72f5b4 │ │ │ │ + bl 72f5e4 │ │ │ │ cbz r0, 33693a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -261271,26 +261270,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 00336988 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 72f224 │ │ │ │ + b.w 72f254 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 72e014 │ │ │ │ + bl 72e044 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 336a26 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -261306,15 +261305,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (336a44 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -261325,15 +261324,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (336a50 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -261343,25 +261342,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r8, ip │ │ │ │ + mov r0, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r5, #50] @ 0x32 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ strh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + strh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp sl, r5 │ │ │ │ + strh r4, [r5, #52] @ 0x34 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + cmp sl, r9 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r7, #48] @ 0x30 │ │ │ │ + strh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (336c60 ) │ │ │ │ @@ -261382,28 +261381,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ cbnz r0, 336ae8 │ │ │ │ ldr r2, [pc, #436] @ (336c74 ) │ │ │ │ ldr r3, [pc, #420] @ (336c64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -261430,117 +261429,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 336abc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 336b44 │ │ │ │ - bl 783f9c │ │ │ │ + bl 783fcc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 765bb4 │ │ │ │ + bl 765be4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 336abc │ │ │ │ - bl 766e28 │ │ │ │ + bl 766e58 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 336b72 │ │ │ │ ldr r5, [pc, #328] @ (336c78 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (336c7c ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 336abc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 336b68 │ │ │ │ - bl 78152c │ │ │ │ + bl 78155c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 336b7e │ │ │ │ mov r1, sl │ │ │ │ - bl 781bc0 │ │ │ │ + bl 781bf0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 336c02 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 28b99c │ │ │ │ b.n 336abc │ │ │ │ blx 28b99c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 336abc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 781ab0 │ │ │ │ + bl 781ae0 │ │ │ │ b.n 336abc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 765bb4 │ │ │ │ + bl 765be4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 336bce │ │ │ │ - bl 766e28 │ │ │ │ + bl 766e58 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 336c34 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 781294 │ │ │ │ + bl 7812c4 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7819b0 │ │ │ │ + bl 7819e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 336bc6 │ │ │ │ cbz r6, 336bd0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 781bc0 │ │ │ │ + bl 781bf0 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 336c04 │ │ │ │ mov r0, r6 │ │ │ │ - bl 784a10 │ │ │ │ + bl 784a40 │ │ │ │ b.n 336b60 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (336c80 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (336c84 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (336c88 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 336bc6 │ │ │ │ b.n 336b60 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 78181c │ │ │ │ + bl 78184c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 336c12 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 336c3a │ │ │ │ ldr r3, [pc, #120] @ (336c8c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (336c90 ) │ │ │ │ @@ -261548,69 +261547,69 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (336c94 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 336bc6 │ │ │ │ b.n 336b60 │ │ │ │ - bl 88c158 │ │ │ │ + bl 88c188 │ │ │ │ b.n 336b94 │ │ │ │ ldr r3, [pc, #92] @ (336c98 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (336c9c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (336ca0 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 336bc6 │ │ │ │ b.n 336b60 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ movs r1, #208 @ 0xd0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r6 │ │ │ │ + cmp r2, sl │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r7, #80] @ 0x50 │ │ │ │ + ldr r2, [r3, #84] @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, #202 @ 0xca │ │ │ │ + movs r0, #234 @ 0xea │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ lsls r2, r5, #3 │ │ │ │ - strh r2, [r1, #44] @ 0x2c │ │ │ │ + strh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r0, #40] @ 0x28 │ │ │ │ + strh r6, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r2, #40] @ 0x28 │ │ │ │ + strh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mvns r0, r0 │ │ │ │ + mvns r0, r4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r6, [r1, #34] @ 0x22 │ │ │ │ + strh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bics r2, r2 │ │ │ │ + bics r2, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r0, [r4, #32] │ │ │ │ + strh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r0, #44] @ 0x2c │ │ │ │ + strh r6, [r4, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - muls r2, r5 │ │ │ │ + bics r2, r1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r0, [r7, #30] │ │ │ │ + strh r0, [r3, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r2, #38] @ 0x26 │ │ │ │ + strh r2, [r6, #38] @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -261656,34 +261655,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 336d92 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 78151c │ │ │ │ + bl 78154c │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 336d98 │ │ │ │ mov r0, r3 │ │ │ │ blx 28dc74 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 28b99c │ │ │ │ ldr r2, [pc, #80] @ (336dbc ) │ │ │ │ ldr r3, [pc, #72] @ (336db8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -261700,30 +261699,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (336dc0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 336d50 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 781740 │ │ │ │ + bl 781770 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 336d50 │ │ │ │ - bl 765dac │ │ │ │ + bl 765ddc │ │ │ │ mov r3, r0 │ │ │ │ b.n 336d50 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r3, #4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r1, #3 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - subs r0, r4, #0 │ │ │ │ + subs r0, r0, #1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (336e4c ) │ │ │ │ @@ -261733,28 +261732,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 336e42 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 336e3c │ │ │ │ blx 28dc74 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 28b99c │ │ │ │ ldr r2, [pc, #60] @ (336e54 ) │ │ │ │ ldr r3, [pc, #56] @ (336e50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -261779,17 +261778,17 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ subs r0, r4, #1 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, #0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - adds r6, r6, #5 │ │ │ │ + adds r6, r2, #6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r0, r6, #5 │ │ │ │ + adds r0, r2, #6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (336edc ) │ │ │ │ @@ -261799,25 +261798,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 336ed2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 28dc74 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 28b99c │ │ │ │ ldr r2, [pc, #56] @ (336ee4 ) │ │ │ │ ldr r3, [pc, #48] @ (336ee0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -261839,25 +261838,25 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ adds r4, r0, #7 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r1, #6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - adds r0, r4, #3 │ │ │ │ + adds r0, r0, #4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 7e949c │ │ │ │ + b.w 7e94cc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (337030 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -261881,26 +261880,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ cbnz r0, 336f9c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ ldr r2, [pc, #204] @ (337040 ) │ │ │ │ ldr r3, [pc, #188] @ (337034 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -261921,77 +261920,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 336990 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 336f6a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 337006 │ │ │ │ - bl 7f0f58 │ │ │ │ + bl 7f0f88 │ │ │ │ cbz r0, 336fda │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e9100 │ │ │ │ + bl 7e9130 │ │ │ │ cbz r0, 337010 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28b99c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 336f72 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (337044 ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (337048 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (33704c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 336fca │ │ │ │ blx 28b99c │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 336f6a │ │ │ │ mov r0, r6 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r1, [pc, #56] @ (337050 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 87e724 │ │ │ │ + bl 87e754 │ │ │ │ b.n 336fca │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r3, #4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (3370f0 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r0, #3 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - subs r7, #192 @ 0xc0 │ │ │ │ + subs r7, #224 @ 0xe0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r1, #2] │ │ │ │ + strh r2, [r5, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r7, #6] │ │ │ │ + strh r4, [r3, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r7, #12] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -262003,23 +262002,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ cbz r0, 3370fe │ │ │ │ mov fp, r5 │ │ │ │ blx 28b8e4 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -262042,15 +262041,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 33712c │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 874398 │ │ │ │ + bl 8743c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 337146 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 337146 │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -262078,15 +262077,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3370da │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72dbf8 │ │ │ │ + bl 72dc28 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28b99c │ │ │ │ b.n 3370fe │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 33712e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -262107,15 +262106,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -262138,15 +262137,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 28d430 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ ldr r2, [pc, #48] @ (337210 ) │ │ │ │ ldr r3, [pc, #40] @ (337208 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -262160,15 +262159,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ subs r0, r1, r3 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #2] │ │ │ │ + strh r4, [r7, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r3, r1 │ │ │ │ lsls r2, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -262190,27 +262189,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 28d4c4 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ cbnz r0, 3372b6 │ │ │ │ ldr r2, [pc, #284] @ (3373a0 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (33739c ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -262278,15 +262277,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72dbf8 │ │ │ │ + bl 72dc28 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 28b99c │ │ │ │ b.n 337282 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -262309,28 +262308,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (3373ac ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 337354 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ subs r6, r0, r0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, r6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrb r0, [r5, #26] │ │ │ │ + ldrb r0, [r1, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r7, #18] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #34 @ 0x22 │ │ │ │ + subs r4, #66 @ 0x42 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 337434 │ │ │ │ sub sp, #16 │ │ │ │ @@ -262340,23 +262339,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ cbz r0, 337400 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 50ff0c │ │ │ │ cbz r0, 337400 │ │ │ │ str r0, [r6, #0] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -262399,24 +262398,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bl 510038 │ │ │ │ blx 28dc74 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 28b99c │ │ │ │ ldr r2, [pc, #48] @ (3374c4 ) │ │ │ │ ldr r3, [pc, #44] @ (3374c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -262451,15 +262450,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ ldr r3, [pc, #160] @ (337598 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -262485,15 +262484,15 @@ │ │ │ │ blx 28d430 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 337578 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ ldr r2, [pc, #80] @ (3375a0 ) │ │ │ │ ldr r3, [pc, #68] @ (337594 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -262518,25 +262517,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r3, #29 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #22] │ │ │ │ + ldrb r4, [r5, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r6, #20] │ │ │ │ + ldrb r2, [r2, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r5, #27 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - subs r2, #42 @ 0x2a │ │ │ │ + subs r2, #74 @ 0x4a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r7, #10] │ │ │ │ + ldrb r4, [r3, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r5, #19] │ │ │ │ + ldrb r0, [r1, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 337678 │ │ │ │ sub sp, #24 │ │ │ │ @@ -262547,26 +262546,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 86a134 │ │ │ │ + bl 86a164 │ │ │ │ cbz r0, 337608 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 337630 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (337680 ) │ │ │ │ ldr r3, [pc, #112] @ (33767c ) │ │ │ │ @@ -262581,60 +262580,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ ldr r3, [pc, #76] @ (337684 ) │ │ │ │ ldr r2, [pc, #80] @ (337688 ) │ │ │ │ ldr r1, [pc, #80] @ (33768c ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #64] @ (337690 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 33765a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 337606 │ │ │ │ ldr r2, [pc, #56] @ (337694 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (337698 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 337608 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r6, #25 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - subs r1, #114 @ 0x72 │ │ │ │ + subs r1, #146 @ 0x92 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r6, r4, #19 │ │ │ │ + asrs r6, r0, #20 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 337394 │ │ │ │ + b.n 3373d4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r1, #17] │ │ │ │ + ldrb r6, [r5, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r0, #17] │ │ │ │ + ldrb r4, [r4, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldrb r0, [r7, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (337730 ) │ │ │ │ @@ -262644,23 +262643,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ vldr d7, [pc, #92] @ 337728 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 869d08 │ │ │ │ + bl 869d38 │ │ │ │ cbnz r0, 337708 │ │ │ │ ldr r2, [pc, #84] @ (337738 ) │ │ │ │ ldr r3, [pc, #80] @ (337734 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -262674,15 +262673,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 895d38 │ │ │ │ + bl 895d68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3376e0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 3376e0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -262706,26 +262705,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ vldr d7, [pc, #356] @ 3378d0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ cbnz r0, 3377b8 │ │ │ │ ldr r2, [pc, #336] @ (3378e0 ) │ │ │ │ ldr r3, [pc, #332] @ (3378dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -262741,15 +262740,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 874614 │ │ │ │ + bl 874644 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33784a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 3377f4 │ │ │ │ ldr r3, [pc, #272] @ (3378e4 ) │ │ │ │ @@ -262758,23 +262757,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (3378ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #793 @ 0x319 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 28b99c │ │ │ │ b.n 33778c │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 874614 │ │ │ │ + bl 874644 │ │ │ │ cbnz r0, 337868 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 3377d2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -262807,46 +262806,46 @@ │ │ │ │ ldr r1, [pc, #176] @ (337904 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #765 @ 0x2fd │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3377ec │ │ │ │ ldr r3, [pc, #156] @ (337908 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #156] @ (33790c ) │ │ │ │ ldr r1, [pc, #160] @ (337910 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #775 @ 0x307 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3377ec │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 874268 │ │ │ │ + bl 874298 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3377ec │ │ │ │ ldr r3, [pc, #120] @ (337914 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #120] @ (337918 ) │ │ │ │ ldr r1, [pc, #124] @ (33791c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #787 @ 0x313 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3377ec │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (337920 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (337924 ) │ │ │ │ ldr r0, [pc, #100] @ (337928 ) │ │ │ │ add r3, pc │ │ │ │ @@ -262858,49 +262857,49 @@ │ │ │ │ ... │ │ │ │ asrs r6, r4, #19 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #18 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - adds r7, #210 @ 0xd2 │ │ │ │ + adds r7, #242 @ 0xf2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r1, #16] │ │ │ │ + ldrb r4, [r5, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r3, #1] │ │ │ │ + ldrb r6, [r7, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r7, #110 @ 0x6e │ │ │ │ + adds r7, #142 @ 0x8e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r1, #12] │ │ │ │ + ldrb r0, [r5, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r3, #13] │ │ │ │ + ldrb r0, [r7, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r7, #90 @ 0x5a │ │ │ │ + adds r7, #122 @ 0x7a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r1, #10] │ │ │ │ + ldrb r4, [r5, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r4, #31] │ │ │ │ + ldrb r4, [r0, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r7, #60 @ 0x3c │ │ │ │ + adds r7, #92 @ 0x5c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r4, #10] │ │ │ │ + ldrb r2, [r0, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r0, #31] │ │ │ │ + strb r6, [r4, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r7, #12 │ │ │ │ + adds r7, #44 @ 0x2c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r2, #12] │ │ │ │ + ldrb r2, [r6, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r2, #30] │ │ │ │ + strb r6, [r6, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r7, #10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r0, #10] │ │ │ │ + ldrb r4, [r4, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r3, #10] │ │ │ │ + ldrb r0, [r7, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #368] @ (337ab0 ) │ │ │ │ @@ -262913,24 +262912,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 869228 │ │ │ │ + bl 869258 │ │ │ │ cbz r0, 3379b2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 337a4a │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 3379e8 │ │ │ │ @@ -262943,18 +262942,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 869368 │ │ │ │ + bl 869398 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 28b99c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 28b99c │ │ │ │ ldr r2, [pc, #260] @ (337ac4 ) │ │ │ │ ldr r3, [pc, #240] @ (337ab4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -262972,15 +262971,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3379aa │ │ │ │ ldr r1, [pc, #204] @ (337ac8 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -263015,15 +263014,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 3379aa │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 869b84 │ │ │ │ + bl 869bb4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3379aa │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -263039,57 +263038,57 @@ │ │ │ │ ldr r2, [pc, #96] @ (337adc ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #846 @ 0x34e │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3379aa │ │ │ │ ldr r5, [pc, #76] @ (337ae0 ) │ │ │ │ add r5, pc │ │ │ │ b.n 33798e │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 72dbf8 │ │ │ │ + bl 72dc28 │ │ │ │ b.n 3379aa │ │ │ │ ldr r5, [pc, #60] @ (337ae4 ) │ │ │ │ add r5, pc │ │ │ │ b.n 337a6c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r6, #11 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #22 │ │ │ │ + adds r6, #54 @ 0x36 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r6, #10] │ │ │ │ + ldrb r0, [r2, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r4, #26] │ │ │ │ + strb r2, [r0, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r2, r7, #9 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrb r0, [r3, #8] │ │ │ │ + ldrb r0, [r7, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r1, #8] │ │ │ │ + ldrb r2, [r5, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r7, #6] │ │ │ │ + ldrb r2, [r3, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r5, #52 @ 0x34 │ │ │ │ + adds r5, #84 @ 0x54 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r0, #23] │ │ │ │ + strb r2, [r4, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r5, r4] │ │ │ │ + strb r6, [r1, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r3, #31] │ │ │ │ + ldrb r2, [r7, #31] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrb r4, [r0, #31] │ │ │ │ + ldrb r4, [r4, #31] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (337c10 ) │ │ │ │ @@ -263100,23 +263099,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ cbnz r0, 337b58 │ │ │ │ ldr r2, [pc, #232] @ (337c18 ) │ │ │ │ ldr r3, [pc, #224] @ (337c14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -263145,15 +263144,15 @@ │ │ │ │ beq.n 337b8a │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72dbf8 │ │ │ │ + bl 72dc28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 28b99c │ │ │ │ b.n 337b2e │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -263230,26 +263229,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 86a134 │ │ │ │ + bl 86a164 │ │ │ │ cbz r0, 337c7c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 337cc6 │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -263310,15 +263309,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 337d76 │ │ │ │ @@ -263330,15 +263329,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 86a134 │ │ │ │ + bl 86a164 │ │ │ │ ldr r2, [pc, #76] @ (337d84 ) │ │ │ │ ldr r3, [pc, #68] @ (337d80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -263384,26 +263383,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 86a134 │ │ │ │ + bl 86a164 │ │ │ │ cbz r0, 337dea │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 337e3a │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -263468,15 +263467,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 337f08 │ │ │ │ @@ -263501,15 +263500,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 86a134 │ │ │ │ + bl 86a164 │ │ │ │ ldr r2, [pc, #76] @ (337f14 ) │ │ │ │ ldr r3, [pc, #72] @ (337f10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -263556,34 +263555,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ cbz r0, 337f82 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (337fd4 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 28d324 │ │ │ │ cbz r0, 337fac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 883308 │ │ │ │ + bl 883338 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 337fb4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28b99c │ │ │ │ ldr r2, [pc, #84] @ (337fd8 ) │ │ │ │ ldr r3, [pc, #72] @ (337fd0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -263598,31 +263597,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 8830f8 │ │ │ │ + bl 883128 │ │ │ │ b.n 337f7c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72dbf8 │ │ │ │ + bl 72dc28 │ │ │ │ b.n 337f7c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r1, #20 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #20] │ │ │ │ + strb r0, [r7, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r6, r6, #18 │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -263634,29 +263633,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 28d4c4 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8831f0 │ │ │ │ + bl 883220 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ ldr r2, [pc, #52] @ (338060 ) │ │ │ │ ldr r3, [pc, #44] @ (33805c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -263676,26 +263675,26 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #16 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r1, [pc, #4] @ (33806c ) │ │ │ │ add r1, pc │ │ │ │ - b.w 734f2c │ │ │ │ - strb r2, [r3, #16] │ │ │ │ + b.w 734f5c │ │ │ │ + strb r2, [r7, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 850d48 │ │ │ │ + bl 850d78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -263714,25 +263713,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 852610 │ │ │ │ + bl 852640 │ │ │ │ cbz r0, 3380fa │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 850d48 │ │ │ │ + bl 850d78 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (33812c ) │ │ │ │ ldr r3, [pc, #40] @ (338128 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -263761,31 +263760,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 852610 │ │ │ │ + b.w 852640 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 850d84 │ │ │ │ + bl 850db4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -263804,25 +263803,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 8526a0 │ │ │ │ + bl 8526d0 │ │ │ │ cbz r0, 3381ea │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 850d84 │ │ │ │ + bl 850db4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (33821c ) │ │ │ │ ldr r3, [pc, #40] @ (338218 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -263851,27 +263850,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8526a0 │ │ │ │ + b.w 8526d0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ ldr r1, [r0, #0] │ │ │ │ adds r3, r1, #1 │ │ │ │ beq.n 33827a │ │ │ │ ldr r0, [pc, #52] @ (3382a0 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ @@ -263889,17 +263888,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r3, #8] │ │ │ │ + strb r6, [r7, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r0, #8] │ │ │ │ + strb r4, [r4, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 338314 │ │ │ │ sub sp, #16 │ │ │ │ @@ -263909,44 +263908,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 3382fe │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75b3c0 │ │ │ │ + bl 75b3f0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 784ff0 │ │ │ │ + b.w 785020 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #234 @ 0xea │ │ │ │ + cmp r5, #10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r5, r3] │ │ │ │ + strb r6, [r1, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r1, #2 │ │ │ │ + lsrs r0, r5, #2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (338400 ) │ │ │ │ @@ -263957,15 +263956,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc1c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28d4c4 │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -264002,15 +264001,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 28d430 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ ldr r2, [pc, #88] @ (338418 ) │ │ │ │ ldr r3, [pc, #64] @ (338404 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -264034,29 +264033,29 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ lsrs r2, r0, #4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #38 @ 0x26 │ │ │ │ + cmp r4, #70 @ 0x46 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r0, #124] @ 0x7c │ │ │ │ + ldr r0, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r2, #0] │ │ │ │ + strb r0, [r6, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r2, #4] │ │ │ │ + strb r2, [r6, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r2, r7, #1 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - cmp r3, #184 @ 0xb8 │ │ │ │ + cmp r3, #216 @ 0xd8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r2, #116] @ 0x74 │ │ │ │ + ldr r2, [r6, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r4, #116] @ 0x74 │ │ │ │ + ldr r6, [r0, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338428 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -264105,15 +264104,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (3384ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -264124,28 +264123,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (3384f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3384b4 │ │ │ │ nop │ │ │ │ - cmp r3, #10 │ │ │ │ + cmp r3, #42 @ 0x2a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r2, #1] │ │ │ │ + strb r0, [r6, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [r7, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r2, #250 @ 0xfa │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r6, #124] @ 0x7c │ │ │ │ + strb r0, [r2, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ + ldr r0, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003384fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -264187,15 +264186,15 @@ │ │ │ │ blx 28d430 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (3385a8 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 734a20 │ │ │ │ + bl 734a50 │ │ │ │ ldr r2, [pc, #60] @ (3385ac ) │ │ │ │ ldr r3, [pc, #48] @ (3385a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -264212,15 +264211,15 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r4, #28 │ │ │ │ lsls r2, r5, #3 │ │ │ │ lsls r6, r2, #28 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r4, [r2, #76] @ 0x4c │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r1, #27 │ │ │ │ lsls r2, r5, #3 │ │ │ │ │ │ │ │ 003385b0 : │ │ │ │ @@ -264231,43 +264230,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 3385e6 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 78151c │ │ │ │ + bl 78154c │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 3385f8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 734a20 │ │ │ │ + b.w 734a50 │ │ │ │ ldr r2, [pc, #44] @ (338614 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 734a20 │ │ │ │ + b.w 734a50 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 781740 │ │ │ │ + bl 781770 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3385d8 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 765dac │ │ │ │ + bl 765ddc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 3385d8 │ │ │ │ - lsls r0, r1, #23 │ │ │ │ + lsls r0, r5, #23 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 00338618 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -264275,46 +264274,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 338654 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 78151c │ │ │ │ + bl 78154c │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 33865a │ │ │ │ ldr r3, [pc, #56] @ (33867c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 734a20 │ │ │ │ + b.w 734a50 │ │ │ │ ldr r2, [pc, #40] @ (338680 ) │ │ │ │ add r2, pc │ │ │ │ b.n 338642 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 781740 │ │ │ │ + bl 781770 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 338642 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 765dac │ │ │ │ + bl 765ddc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 338642 │ │ │ │ nop │ │ │ │ lsls r0, r2, #24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #21 │ │ │ │ + lsls r6, r7, #21 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 00338684 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -264325,15 +264324,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 3386b8 │ │ │ │ ldr r3, [pc, #48] @ (3386d4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 734a20 │ │ │ │ + b.w 734a50 │ │ │ │ ldr r2, [pc, #36] @ (3386d8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 3386a0 │ │ │ │ ldr r3, [pc, #32] @ (3386dc ) │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ ldr r1, [pc, #32] @ (3386e0 ) │ │ │ │ ldr r0, [pc, #32] @ (3386e4 ) │ │ │ │ @@ -264342,21 +264341,21 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ lsls r4, r4, #22 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #20 │ │ │ │ + lsls r0, r4, #20 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r0, #234 @ 0xea │ │ │ │ + cmp r1, #10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r7, #20] │ │ │ │ + ldr r4, [r3, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r4, #100] @ 0x64 │ │ │ │ + ldr r2, [r0, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003386e8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -264367,24 +264366,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 33871c │ │ │ │ ldr r3, [pc, #28] @ (338724 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 734a20 │ │ │ │ + b.w 734a50 │ │ │ │ ldr r2, [pc, #16] @ (338728 ) │ │ │ │ add r2, pc │ │ │ │ b.n 338704 │ │ │ │ bl 28e418 │ │ │ │ lsls r0, r0, #21 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #18 │ │ │ │ + lsls r4, r7, #18 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 0033872c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -264403,15 +264402,15 @@ │ │ │ │ cbz r2, 3387b6 │ │ │ │ ldr r3, [pc, #108] @ (3387c4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (3387c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 734a20 │ │ │ │ + bl 734a50 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 338784 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -264421,48 +264420,48 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (3387cc ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 7341b4 │ │ │ │ + bl 7341e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33876c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 28e418 │ │ │ │ nop │ │ │ │ - add r4, sp, #664 @ 0x298 │ │ │ │ + add r4, sp, #792 @ 0x318 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r6, r5, #19 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #92] @ 0x5c │ │ │ │ + ldr r0, [r1, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r3, r4, r5} │ │ │ │ + stmia r0!, {r3, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3387dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ stmia r2!, {r1, r3, r4, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -264470,58 +264469,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (33882c ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (338830 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #40] @ (338834 ) │ │ │ │ ldr r3, [pc, #44] @ (338838 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r0, #226 @ 0xe2 │ │ │ │ + cmp r1, #2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r4, r6, #13 │ │ │ │ + lsls r4, r2, #14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r1, #14 │ │ │ │ + lsls r2, r5, #14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (3388b0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr.w ip, [pc, #88] @ 3388b4 │ │ │ │ ldr r2, [pc, #88] @ (3388b8 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cbz r0, 33887c │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 338890 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -264541,19 +264540,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r1, #11] │ │ │ │ + strb r0, [r5, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #124 @ 0x7c │ │ │ │ + cmp r0, #156 @ 0x9c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r0, #11] │ │ │ │ + strb r0, [r4, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -264563,28 +264562,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (338908 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r0, #2 │ │ │ │ + cmp r0, #34 @ 0x22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r1, #9] │ │ │ │ + strb r0, [r5, #9] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r6, #8] │ │ │ │ + strb r6, [r2, #9] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 338968 │ │ │ │ sub sp, #8 │ │ │ │ @@ -264593,15 +264592,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (338970 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 33894a │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -264612,146 +264611,146 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r7, #182 @ 0xb6 │ │ │ │ + movs r7, #214 @ 0xd6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r7, #7] │ │ │ │ + strb r4, [r3, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r5, #7] │ │ │ │ + strb r2, [r1, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338974 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (3389f0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (3389f4 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (3389f8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (3389fc ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 3389c4 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72fe3c │ │ │ │ + b.w 72fe6c │ │ │ │ ldr r1, [pc, #56] @ (338a00 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ ldr r2, [pc, #48] @ (338a04 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72fe3c │ │ │ │ + b.w 72fe6c │ │ │ │ nop │ │ │ │ - strb r6, [r1, #6] │ │ │ │ + strb r6, [r5, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #64 @ 0x40 │ │ │ │ + movs r7, #96 @ 0x60 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r0, #6] │ │ │ │ + strb r6, [r4, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r7, #74 @ 0x4a │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strb r0, [r6, #5] │ │ │ │ + strb r0, [r2, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r7, #5] │ │ │ │ + strb r0, [r3, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338a08 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (338a88 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (338a8c ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (338a90 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (338a94 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 338a5e │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72fe3c │ │ │ │ + b.w 72fe6c │ │ │ │ ldr r1, [pc, #56] @ (338a98 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ ldr r2, [pc, #44] @ (338a9c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72fe3c │ │ │ │ - strb r2, [r7, #3] │ │ │ │ + b.w 72fe6c │ │ │ │ + strb r2, [r3, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #172 @ 0xac │ │ │ │ + movs r6, #204 @ 0xcc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r6, #3] │ │ │ │ + strb r2, [r2, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, #180 @ 0xb4 │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strb r6, [r2, #3] │ │ │ │ + strb r6, [r6, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r3, #3] │ │ │ │ + strb r6, [r7, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338aa0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -264768,24 +264767,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 338b7e │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (338bb4 ) │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #224] @ (338bb8 ) │ │ │ │ ldr r1, [pc, #224] @ (338bbc ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (338bc0 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -264797,28 +264796,28 @@ │ │ │ │ cbz r4, 338b36 │ │ │ │ ldr r3, [pc, #188] @ (338bc4 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 338b5e │ │ │ │ mov r1, r4 │ │ │ │ - bl 72fe84 │ │ │ │ + bl 72feb4 │ │ │ │ ldr r2, [pc, #176] @ (338bc8 ) │ │ │ │ ldr r3, [pc, #148] @ (338bb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 338ba2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733940 │ │ │ │ + b.w 733970 │ │ │ │ ldr r2, [pc, #148] @ (338bcc ) │ │ │ │ ldr r3, [pc, #116] @ (338bb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -264833,69 +264832,69 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (338bd0 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ ldr r2, [pc, #100] @ (338bd4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 338b10 │ │ │ │ ldr r4, [pc, #88] @ (338bd8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ ldr r3, [pc, #80] @ (338bdc ) │ │ │ │ ldr r2, [pc, #84] @ (338be0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 338ace │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #70 @ 0x46 │ │ │ │ lsls r3, r7, #3 │ │ │ │ lsls r2, r0, #6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #2 │ │ │ │ + movs r6, #34 @ 0x22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r4, r2, #2 │ │ │ │ + lsls r4, r6, #2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r5, #2 │ │ │ │ + lsls r2, r1, #3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ subs r5, #244 @ 0xf4 │ │ │ │ lsls r3, r7, #3 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ lsls r2, r0, #4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldr r6, [r2, #124] @ 0x7c │ │ │ │ + ldr r6, [r6, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r3, #124] @ 0x7c │ │ │ │ + ldr r6, [r7, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r7, #120] @ 0x78 │ │ │ │ + ldr r0, [r3, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #78 @ 0x4e │ │ │ │ + movs r5, #110 @ 0x6e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r7, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338be4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264904,41 +264903,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 338c0a │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72fe3c │ │ │ │ + b.w 72fe6c │ │ │ │ ldr r1, [pc, #48] @ (338c3c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ ldr r3, [pc, #40] @ (338c40 ) │ │ │ │ ldr r2, [pc, #40] @ (338c44 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72fe3c │ │ │ │ + b.w 72fe6c │ │ │ │ subs r5, #4 │ │ │ │ lsls r3, r7, #3 │ │ │ │ - ldr r4, [r5, #112] @ 0x70 │ │ │ │ + ldr r4, [r1, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #194 @ 0xc2 │ │ │ │ + movs r4, #226 @ 0xe2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r6, #112] @ 0x70 │ │ │ │ + ldr r0, [r2, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338c48 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264947,41 +264946,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 338c6e │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72fe84 │ │ │ │ + b.w 72feb4 │ │ │ │ ldr r1, [pc, #48] @ (338ca0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ ldr r3, [pc, #40] @ (338ca4 ) │ │ │ │ ldr r2, [pc, #40] @ (338ca8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72fe84 │ │ │ │ + b.w 72feb4 │ │ │ │ subs r4, #160 @ 0xa0 │ │ │ │ lsls r3, r7, #3 │ │ │ │ - ldr r0, [r1, #108] @ 0x6c │ │ │ │ + ldr r0, [r5, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #94 @ 0x5e │ │ │ │ + movs r4, #126 @ 0x7e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r1, #108] @ 0x6c │ │ │ │ + ldr r4, [r5, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338cac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264990,41 +264989,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 338cd2 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730540 │ │ │ │ + b.w 730570 │ │ │ │ ldr r1, [pc, #48] @ (338d04 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 733f44 │ │ │ │ + bl 733f74 │ │ │ │ ldr r3, [pc, #40] @ (338d08 ) │ │ │ │ ldr r2, [pc, #40] @ (338d0c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730540 │ │ │ │ + b.w 730570 │ │ │ │ subs r4, #60 @ 0x3c │ │ │ │ lsls r3, r7, #3 │ │ │ │ - ldr r4, [r4, #100] @ 0x64 │ │ │ │ + ldr r4, [r0, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #250 @ 0xfa │ │ │ │ + movs r4, #26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r5, #100] @ 0x64 │ │ │ │ + ldr r0, [r1, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265033,15 +265032,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (338d68 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (338d6c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #48] @ (338d70 ) │ │ │ │ ldr r3, [pc, #52] @ (338d74 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -265051,21 +265050,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r4, #2 │ │ │ │ + movs r4, #34 @ 0x22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - mcr2 0, 1, r0, cr4, cr6, {2} │ │ │ │ - ldr r2, [pc, #520] @ (338f78 ) │ │ │ │ + mcr2 0, 2, r0, cr4, cr6, {2} │ │ │ │ + ldr r2, [pc, #648] @ (338ff8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ + ldr r4, [r1, #100] @ 0x64 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 338dc8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -265073,15 +265072,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (338dd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #44] @ (338dd4 ) │ │ │ │ ldr r3, [pc, #44] @ (338dd8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -265089,27 +265088,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r3, #156 @ 0x9c │ │ │ │ + movs r3, #188 @ 0xbc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldc2 0, cr0, [sl, #344]! @ 0x158 │ │ │ │ - asrs r4, r7, #11 │ │ │ │ + ldc2l 0, cr0, [sl, #344] @ 0x158 │ │ │ │ + asrs r4, r3, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (338de8 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ pop {r2, r3, r6, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -265122,22 +265121,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 338e3a │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 338e54 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -265180,35 +265179,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (338ec8 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 28b6cc │ │ │ │ - movs r3, #44 @ 0x2c │ │ │ │ + movs r3, #76 @ 0x4c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r3, sp, #232 @ 0xe8 │ │ │ │ + add r3, sp, #360 @ 0x168 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ + add r3, sp, #432 @ 0x1b0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r3, #80] @ 0x50 │ │ │ │ + ldr r4, [r7, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r0, #80] @ 0x50 │ │ │ │ + ldr r2, [r4, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r3, #76] @ 0x4c │ │ │ │ + ldr r4, [r7, #76] @ 0x4c │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (338f10 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 338f00 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -265216,16 +265215,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (338f14 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 7336c4 │ │ │ │ - add r2, sp, #480 @ 0x1e0 │ │ │ │ + b.w 7336f4 │ │ │ │ + add r2, sp, #608 @ 0x260 │ │ │ │ lsls r7, r2, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -265233,30 +265232,30 @@ │ │ │ │ ldr r2, [pc, #48] @ (338f60 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (338f64 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r1, #254 @ 0xfe │ │ │ │ + movs r2, #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stc2 0, cr0, [r0], #-344 @ 0xfffffea8 │ │ │ │ - ldr r0, [pc, #504] @ (339160 ) │ │ │ │ + mcrr2 0, 5, r0, r0, cr6 │ │ │ │ + ldr r0, [pc, #632] @ (3391e0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (338fec ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -265267,15 +265266,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (338ff4 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 338fd6 │ │ │ │ ldr.w sl, [pc, #88] @ 338ff8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 338ffc │ │ │ │ mov r4, r0 │ │ │ │ @@ -265289,34 +265288,34 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7f413c │ │ │ │ + bl 7f416c │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 338fae │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - movs r1, #170 @ 0xaa │ │ │ │ + movs r1, #202 @ 0xca │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r1, sp, #720 @ 0x2d0 │ │ │ │ + add r1, sp, #848 @ 0x350 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, sp, #808 @ 0x328 │ │ │ │ + add r1, sp, #936 @ 0x3a8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stc2 0, cr0, [sl], {97} @ 0x61 │ │ │ │ - ldr r0, [r6, #60] @ 0x3c │ │ │ │ + stc2 0, cr0, [sl], #-388 @ 0xfffffe7c │ │ │ │ + ldr r0, [r2, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339000 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -265328,29 +265327,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (3390a8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72f6c4 │ │ │ │ + bl 72f6f4 │ │ │ │ ldr r1, [pc, #124] @ (3390ac ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 339080 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (3390b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f6c4 │ │ │ │ + bl 72f6f4 │ │ │ │ ldr r1, [pc, #108] @ (3390b4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 33908e │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (3390b8 ) │ │ │ │ ldr r3, [pc, #72] @ (3390a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -265367,32 +265366,32 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (3390bc ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7336c4 │ │ │ │ + bl 7336f4 │ │ │ │ b.n 33903e │ │ │ │ ldr r1, [pc, #48] @ (3390c0 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7336c4 │ │ │ │ + bl 7336f4 │ │ │ │ b.n 339058 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ stc2 0, cr0, [r8], #-932 @ 0xfffffc5c │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #24, r6, asr #1 │ │ │ │ - add r1, sp, #160 @ 0xa0 │ │ │ │ + sbfx r0, r6, #1, #24 │ │ │ │ + add r1, sp, #288 @ 0x120 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r7, #52] @ 0x34 │ │ │ │ + ldr r0, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #56 @ 0x38 │ │ │ │ + add r1, sp, #184 @ 0xb8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ @ instruction: 0xfbe000e9 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 003390c4 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -265406,32 +265405,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (339114 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28b6d0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7341b4 │ │ │ │ + bl 7341e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 28b99c │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #44] @ 0x2c │ │ │ │ + ldr r4, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #54 @ 0x36 │ │ │ │ + cmp r3, #86 @ 0x56 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339118 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265442,35 +265441,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (339170 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #44] @ (339174 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 32b7b4 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r6, r7, #7 │ │ │ │ + movs r0, #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xfa160056 │ │ │ │ - mov r0, pc │ │ │ │ + @ instruction: 0xfa360056 │ │ │ │ + mov r8, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r7, #36] @ 0x24 │ │ │ │ + ldr r6, [r3, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339178 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265481,60 +265480,60 @@ │ │ │ │ ldr r1, [pc, #44] @ (3391c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #28] @ (3391c4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32b7b4 │ │ │ │ nop │ │ │ │ - subs r6, r3, #6 │ │ │ │ + subs r6, r7, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh.w r0, [ip, #86] @ 0x56 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr??.w r0, [ip, #86] @ 0x56 │ │ │ │ + mov r6, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r3, #32] │ │ │ │ + ldr r6, [r7, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003391c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (339248 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #100] @ (33924c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (339250 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #84] @ (339254 ) │ │ │ │ ldr r1, [pc, #84] @ (339258 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #68] @ (33925c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 32b73c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 339230 │ │ │ │ @@ -265548,24 +265547,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - subs r0, r1, #5 │ │ │ │ + subs r0, r5, #5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r7, pc, #320 @ (adr r7, 339390 ) │ │ │ │ + add r7, pc, #448 @ (adr r7, 339410 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, pc, #392 @ (adr r7, 3393dc ) │ │ │ │ + add r7, pc, #520 @ (adr r7, 33945c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - vst4.16 {d16-d19}, [lr :64], r6 │ │ │ │ - cmp r8, r6 │ │ │ │ + vld4.16 {d16-d19}, [lr :64], r6 │ │ │ │ + cmp r8, sl │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ + ldr r6, [r1, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339260 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -265633,19 +265632,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33930c ) │ │ │ │ ldr r0, [pc, #20] @ (339310 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - subs r4, r6, #0 │ │ │ │ + subs r4, r2, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r2, #12] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r4, #12] │ │ │ │ + ldr r6, [r0, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339314 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -265776,19 +265775,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33946c ) │ │ │ │ ldr r0, [pc, #20] @ (339470 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - adds r4, r2, #3 │ │ │ │ + adds r4, r6, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [r6, #116] @ 0x74 │ │ │ │ + str r6, [r2, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r0, #120] @ 0x78 │ │ │ │ + str r6, [r4, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339474 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265799,28 +265798,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (3394bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #28] @ (3394c0 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32b5c8 │ │ │ │ - adds r2, r4, #2 │ │ │ │ + adds r2, r0, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movt r0, #2134 @ 0x856 │ │ │ │ - orrs r2, r4 │ │ │ │ + @ instruction: 0xf6e00056 │ │ │ │ + muls r2, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r4, #112] @ 0x70 │ │ │ │ + str r0, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003394c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -265834,34 +265833,34 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #28] @ (339520 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32b888 │ │ │ │ - adds r2, r2, #1 │ │ │ │ + adds r2, r6, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf6740056 │ │ │ │ - cmn r4, r2 │ │ │ │ + @ instruction: 0xf6940056 │ │ │ │ + cmn r4, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r0, #108] @ 0x6c │ │ │ │ + str r0, [r4, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339524 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -265887,19 +265886,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - subs r4, r1, r7 │ │ │ │ + subs r4, r5, r7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [r5, #100] @ 0x64 │ │ │ │ + str r6, [r1, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r3, #104] @ 0x68 │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339584 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 33959a │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -265917,19 +265916,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3395c0 ) │ │ │ │ ldr r0, [pc, #20] @ (3395c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - subs r0, r0, r6 │ │ │ │ + subs r0, r4, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r4, #96] @ 0x60 │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r5, #100] @ 0x64 │ │ │ │ + str r6, [r1, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003395c8 : │ │ │ │ cbz r2, 33960c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -265965,19 +265964,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (339638 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, r1, r4 │ │ │ │ + subs r6, r5, r4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ + str r0, [r2, #92] @ 0x5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ + str r0, [r7, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033963c : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -265995,43 +265994,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72eee4 │ │ │ │ + bl 72ef14 │ │ │ │ ldr r2, [pc, #288] @ (3397a0 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (3397a4 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (3397a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (3397ac ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (3397b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 339750 │ │ │ │ ldr r3, [pc, #260] @ (3397b4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72f1f4 │ │ │ │ + bl 72f224 │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 339710 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -266094,15 +266093,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (3397c0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72c99c │ │ │ │ + bl 72c9cc │ │ │ │ ldr r3, [pc, #84] @ (3397c4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 3396ac │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (3397c8 ) │ │ │ │ @@ -266111,42 +266110,42 @@ │ │ │ │ ldr r0, [pc, #76] @ (3397d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf5e600e9 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r6, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ rsbs r0, r0, #7634944 @ 0x748000 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #752 @ (adr r2, 339a94 ) │ │ │ │ + add r2, pc, #880 @ (adr r2, 339b14 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r2, pc, #832 @ (adr r2, 339ae8 ) │ │ │ │ + add r2, pc, #960 @ (adr r2, 339b68 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ adds r2, #102 @ 0x66 │ │ │ │ lsls r3, r7, #3 │ │ │ │ - @ instruction: 0xf4b80056 │ │ │ │ - asrs r2, r3 │ │ │ │ + @ instruction: 0xf4d80056 │ │ │ │ + asrs r2, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (339868 ) │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, r2, #7634944 @ 0x748000 │ │ │ │ - str r6, [r7, #76] @ 0x4c │ │ │ │ + str r6, [r3, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r1, #64] @ 0x40 │ │ │ │ + str r6, [r5, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, r6 │ │ │ │ + adds r4, r1, r7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [r1, #68] @ 0x44 │ │ │ │ + str r6, [r5, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r3, #68] @ 0x44 │ │ │ │ + str r6, [r7, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003397d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -266159,58 +266158,58 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (33985c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (339860 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 33981e │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f134 │ │ │ │ + b.w 72f164 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 28b65c │ │ │ │ ldr r2, [pc, #60] @ (339864 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (339868 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72c99c │ │ │ │ + bl 72c9cc │ │ │ │ ldr r3, [pc, #48] @ (33986c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f134 │ │ │ │ - adds r4, r0, r5 │ │ │ │ + b.w 72f164 │ │ │ │ + adds r4, r4, r5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf35a0056 │ │ │ │ - subs r7, #192 @ 0xc0 │ │ │ │ + @ instruction: 0xf37a0056 │ │ │ │ + subs r7, #224 @ 0xe0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bics.w r0, lr, #7634944 @ 0x748000 │ │ │ │ adds r0, #246 @ 0xf6 │ │ │ │ lsls r3, r7, #3 │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ + str r0, [r2, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r0, #52] @ 0x34 │ │ │ │ + str r0, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ ... │ │ │ │ │ │ │ │ 00339870 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266225,58 +266224,58 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (3398f8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (3398fc ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 3398ba │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f1f4 │ │ │ │ + b.w 72f224 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 28b65c │ │ │ │ ldr r2, [pc, #60] @ (339900 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (339904 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72c99c │ │ │ │ + bl 72c9cc │ │ │ │ ldr r3, [pc, #48] @ (339908 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f1f4 │ │ │ │ - adds r0, r5, r2 │ │ │ │ + b.w 72f224 │ │ │ │ + adds r0, r1, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf2be0056 │ │ │ │ - subs r7, #36 @ 0x24 │ │ │ │ + @ instruction: 0xf2de0056 │ │ │ │ + subs r7, #68 @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xf3a200e9 │ │ │ │ adds r0, #90 @ 0x5a │ │ │ │ lsls r3, r7, #3 │ │ │ │ - str r4, [r2, #56] @ 0x38 │ │ │ │ + str r4, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r4, #40] @ 0x28 │ │ │ │ + str r4, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ ... │ │ │ │ │ │ │ │ 0033990c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266304,15 +266303,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (339980 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72c99c │ │ │ │ + bl 72c9cc │ │ │ │ ldr r2, [pc, #44] @ (339984 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -266321,17 +266320,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ cmp r7, #224 @ 0xe0 │ │ │ │ lsls r3, r7, #3 │ │ │ │ @ instruction: 0xf31a00e9 │ │ │ │ - str r4, [r2, #48] @ 0x30 │ │ │ │ + str r4, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r4, #32] │ │ │ │ + str r4, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ ... │ │ │ │ │ │ │ │ 00339988 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266369,20 +266368,20 @@ │ │ │ │ ldr r1, [pc, #16] @ (3399f0 ) │ │ │ │ ldr r0, [pc, #20] @ (3399f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - asrs r0, r7, #31 │ │ │ │ + adds r0, r3, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ str r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ + str r2, [r4, #44] @ 0x2c │ │ │ │ + lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003399f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov lr, r1 │ │ │ │ @@ -266431,15 +266430,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (339a80 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ cbz r6, 339a98 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -266457,23 +266456,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (339b44 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (339b48 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #108] @ 339b30 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 8695cc │ │ │ │ + bl 8695fc │ │ │ │ cbz r0, 339ae6 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 339b10 │ │ │ │ ldr r2, [pc, #100] @ (339b4c ) │ │ │ │ @@ -266498,31 +266497,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (339b50 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (339b54 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 339ae6 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ @ instruction: 0xf19a00e9 │ │ │ │ - asrs r0, r0, #30 │ │ │ │ + asrs r0, r4, #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r1, #32] │ │ │ │ + str r6, [r5, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ adcs.w r0, r2, #233 @ 0xe9 │ │ │ │ - str r4, [r1, #28] │ │ │ │ + str r4, [r5, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r3, #28] │ │ │ │ + str r2, [r7, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 339bdc │ │ │ │ sub sp, #28 │ │ │ │ @@ -266531,15 +266530,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (339be4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #96] @ (339be8 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (339bec ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -266548,52 +266547,52 @@ │ │ │ │ ldr r3, [pc, #84] @ (339bf0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (339bf4 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7340c8 │ │ │ │ + bl 7340f8 │ │ │ │ ldr r1, [pc, #72] @ (339bf8 ) │ │ │ │ ldr r3, [pc, #76] @ (339bfc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (339c00 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 7340c8 │ │ │ │ + bl 7340f8 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - asrs r2, r6, #26 │ │ │ │ + asrs r2, r2, #27 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vshr.s16 q8, q3, #4 │ │ │ │ - subs r4, #60 @ 0x3c │ │ │ │ + vshr.s32 q8, q3, #4 │ │ │ │ + subs r4, #92 @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - ldrh r2, [r2, #26] │ │ │ │ + ldrh r2, [r6, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #20] │ │ │ │ + str r0, [r2, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #20] │ │ │ │ + str r0, [r0, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 339c54 │ │ │ │ @@ -266601,15 +266600,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (339c5c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (339c60 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #52] @ (339c64 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 339c3e │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -266618,19 +266617,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r0, #24 │ │ │ │ + asrs r6, r4, #24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [r4, #8] │ │ │ │ + str r6, [r0, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r7, #8] │ │ │ │ + str r4, [r3, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ and.w r0, ip, #233 @ 0xe9 │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -266650,25 +266649,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 8695cc │ │ │ │ + bl 8695fc │ │ │ │ ldr r2, [pc, #60] @ (339d04 ) │ │ │ │ ldr r3, [pc, #44] @ (339cf8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -266679,22 +266678,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r4, #22 │ │ │ │ + asrs r2, r0, #23 │ │ │ │ lsls r4, r5, #1 │ │ │ │ vext.8 q0, q9, , #0 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r5, #0] │ │ │ │ + str r2, [r1, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ vhadd.s q8, q9, │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -266712,25 +266711,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 8695cc │ │ │ │ + bl 8695fc │ │ │ │ ldr r2, [pc, #60] @ (339da4 ) │ │ │ │ ldr r3, [pc, #44] @ (339d98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -266741,22 +266740,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r0, #20 │ │ │ │ + asrs r2, r4, #20 │ │ │ │ lsls r4, r5, #1 │ │ │ │ vhadd.s16 q0, q9, │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r5, r6] │ │ │ │ + ldrsh r2, [r1, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r2, [r1, r6] │ │ │ │ + ldrsh r2, [r5, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ cdp 0, 13, cr0, cr2, cr9, {7} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -266774,23 +266773,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #68] @ 339e38 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 8695cc │ │ │ │ + bl 8695fc │ │ │ │ cbz r0, 339e0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (339e54 ) │ │ │ │ ldr r3, [pc, #56] @ (339e48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -266805,71 +266804,71 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - asrs r2, r4, #17 │ │ │ │ + asrs r2, r0, #18 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cdp 0, 7, cr0, cr2, cr9, {7} │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r1, r4] │ │ │ │ + ldrsh r2, [r5, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r2, [r5, r3] │ │ │ │ + ldrsh r2, [r1, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ cdp 0, 2, cr0, cr12, cr9, {7} │ │ │ │ ldr r0, [pc, #4] @ (339e60 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ add r5, sp, #680 @ 0x2a8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #36] @ (339e9c ) │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 339e8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #712] @ 0x2c8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r6, r6, #6 │ │ │ │ + lsls r6, r2, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 339ef8 │ │ │ │ ldr r2, [pc, #68] @ (339efc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (339f00 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #56] @ (339f04 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (339f08 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ @@ -266877,18 +266876,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r6, r3, #14 │ │ │ │ + asrs r6, r7, #14 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldc 0, cr0, [r8], {86} @ 0x56 │ │ │ │ - subs r0, #246 @ 0xf6 │ │ │ │ + ldc 0, cr0, [r8], #344 @ 0x158 │ │ │ │ + subs r1, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [sp, #312] @ 0x138 │ │ │ │ lsls r5, r4, #3 │ │ │ │ movs r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266909,25 +266908,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ bhi.n 339f8e │ │ │ │ ldr r1, [pc, #124] @ (339fd8 ) │ │ │ │ add r2, sp, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7336cc │ │ │ │ + bl 7336fc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 339fb2 │ │ │ │ ldr r2, [pc, #112] @ (339fdc ) │ │ │ │ ldr r3, [pc, #96] @ (339fd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -266949,47 +266948,47 @@ │ │ │ │ mov.w lr, #255 @ 0xff │ │ │ │ add r1, pc │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 339f6a │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #52] @ (339fe8 ) │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ ldr r0, [pc, #48] @ (339fec ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - asrs r4, r6, #12 │ │ │ │ + asrs r4, r2, #13 │ │ │ │ lsls r4, r5, #1 │ │ │ │ stc 0, cr0, [ip, #-932] @ 0xfffffc5c │ │ │ │ - str r4, [r3, #96] @ 0x60 │ │ │ │ + str r4, [r7, #96] @ 0x60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #96] @ 0x60 │ │ │ │ + str r4, [r5, #96] @ 0x60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ stcl 0, cr0, [lr], {233} @ 0xe9 │ │ │ │ - ldrb r6, [r1, r6] │ │ │ │ + ldrb r6, [r5, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r3, r6] │ │ │ │ + ldrb r6, [r7, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r5, r5] │ │ │ │ + ldrb r4, [r1, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r3, r6] │ │ │ │ + ldrb r6, [r7, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (339ffc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ add r4, sp, #272 @ 0x110 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -266998,29 +266997,29 @@ │ │ │ │ ldr r2, [pc, #44] @ (33a044 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (33a048 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #32] @ (33a04c ) │ │ │ │ ldr r1, [pc, #36] @ (33a050 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - asrs r2, r0, #10 │ │ │ │ + asrs r2, r4, #10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xeb380056 │ │ │ │ - adds r7, #150 @ 0x96 │ │ │ │ + adcs.w r0, r8, r6, lsr #1 │ │ │ │ + adds r7, #182 @ 0xb6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ lsls r5, r4, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -267035,26 +267034,26 @@ │ │ │ │ add.w r1, r3, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (33a0a0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #1864 @ 0x748 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ bl 32b704 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ - asrs r2, r6, #8 │ │ │ │ + asrs r2, r2, #9 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xeade0056 │ │ │ │ - adds r7, #58 @ 0x3a │ │ │ │ + @ instruction: 0xeafe0056 │ │ │ │ + adds r7, #90 @ 0x5a │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ (33a1a8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -267063,26 +267062,26 @@ │ │ │ │ ldr r1, [pc, #240] @ (33a1b0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #220] @ (33a1b4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #220] @ (33a1b8 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #180] @ 33a1a0 │ │ │ │ ldr r2, [pc, #204] @ (33a1bc ) │ │ │ │ add.w r7, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ vstr d7, [sp] │ │ │ │ add r2, pc │ │ │ │ @@ -267096,95 +267095,95 @@ │ │ │ │ ldr r1, [pc, #176] @ (33a1c4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #928 @ 0x3a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r5, #936 @ 0x3a8 │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ ldr r3, [pc, #156] @ (33a1c8 ) │ │ │ │ ldr r1, [pc, #160] @ (33a1cc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ ldr r2, [pc, #144] @ (33a1d0 ) │ │ │ │ ldr r1, [pc, #144] @ (33a1d4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #132] @ (33a1d8 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r4, [pc, #132] @ (33a1dc ) │ │ │ │ add r1, pc │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr r1, [pc, #128] @ (33a1e0 ) │ │ │ │ add.w r2, r5, #18304 @ 0x4780 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ ldr r1, [pc, #108] @ (33a1e4 ) │ │ │ │ add.w r2, r5, #19968 @ 0x4e00 │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ add r1, pc │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #7 │ │ │ │ + asrs r6, r7, #7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r0, [sp, #624] @ 0x270 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [sp, #576] @ 0x240 │ │ │ │ + ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r4, r2] │ │ │ │ + ldrb r2, [r0, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r7, r2] │ │ │ │ + ldrb r6, [r3, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r7, r2] │ │ │ │ + ldrb r0, [r3, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r7, r2] │ │ │ │ + ldrb r2, [r3, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r5, r2] │ │ │ │ + ldrb r6, [r1, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r5, r2] │ │ │ │ + ldrb r4, [r1, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf7ea0058 │ │ │ │ - and.w r0, lr, r6, lsr #1 │ │ │ │ - adds r6, #110 @ 0x6e │ │ │ │ + strb.w r0, [sl, r8, lsl #1] │ │ │ │ + bic.w r0, lr, r6, lsr #1 │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r1, #104] @ 0x68 │ │ │ │ + str r2, [r5, #104] @ 0x68 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r2, [r0, r2] │ │ │ │ + ldrb r2, [r4, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r0, r2] │ │ │ │ + ldrb r2, [r4, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r6, r1] │ │ │ │ + ldrb r2, [r2, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w fp, [pc, #732] @ 33a4d8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -267197,195 +267196,195 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r6, r4, #24 │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r7, [pc, #712] @ (33a4e4 ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r8, [pc, #712] @ 33a4e8 │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #708] @ (33a4ec ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #708] @ (33a4f0 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #16 │ │ │ │ str r5, [sp, #32] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1864 @ 0x748 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r0, [sp, #28] │ │ │ │ add.w r0, r5, #18304 @ 0x4780 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add.w r0, r5, #19968 @ 0x4e00 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #608] @ (33a4f4 ) │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 3397d4 │ │ │ │ cbnz r0, 33a2d2 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr r1, [pc, #536] @ (33a4f8 ) │ │ │ │ ldr.w r2, [r5, #928] @ 0x3a0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr r1, [pc, #524] @ (33a4fc ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 3397d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a2bc │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3394c4 │ │ │ │ ldr.w r2, [r5, #928] @ 0x3a0 │ │ │ │ ldr r1, [pc, #468] @ (33a500 ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 32b598 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ add.w r0, r5, #18304 @ 0x4780 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 3397d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a2bc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ add.w r0, r5, #19968 @ 0x4e00 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 3397d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a2bc │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add.w r9, r5, #760 @ 0x2f8 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r8, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r5, #18304 @ 0x4780 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r5, #19968 @ 0x4e00 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 339584 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ @@ -267466,38 +267465,38 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 3391c8 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 33a49c │ │ │ │ b.n 33a2bc │ │ │ │ - str r7, [sp, #336] @ 0x150 │ │ │ │ + str r7, [sp, #464] @ 0x1d0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r6, #2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r7, [sp, #216] @ 0xd8 │ │ │ │ + str r7, [sp, #344] @ 0x158 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmdb ip!, {r1, r2, r4, r6} │ │ │ │ - adds r5, #140 @ 0x8c │ │ │ │ + strd r0, r0, [ip, #-344] @ 0x158 │ │ │ │ + adds r5, #172 @ 0xac │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r2, r5] │ │ │ │ + ldrh r2, [r6, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r5, r5] │ │ │ │ + ldrh r6, [r1, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r4, r5] │ │ │ │ + ldrh r0, [r0, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r3, r4] │ │ │ │ + ldrh r2, [r7, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r2, r4] │ │ │ │ + ldrh r6, [r6, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stc2 15, cr15, [r1, #-1020]! @ 0xfffffc04 │ │ │ │ ldr r0, [pc, #8] @ (33a510 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ add r7, pc, #400 @ (adr r7, 33a6a4 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -267506,32 +267505,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (33a55c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (33a560 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #36] @ (33a564 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r5, #22 │ │ │ │ + lsrs r2, r1, #23 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 33a1a8 │ │ │ │ + b.n 33a1e8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, #130 @ 0x82 │ │ │ │ + adds r2, #162 @ 0xa2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -267541,15 +267540,15 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r6, r2 │ │ │ │ adds r4, r0, r7 │ │ │ │ add r5, r0 │ │ │ │ ldr.w r0, [r4, #880] @ 0x370 │ │ │ │ mov r1, r6 │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 33a588 │ │ │ │ cmp.w r9, #31 │ │ │ │ bgt.n 33a5ac │ │ │ │ ldr r3, [pc, #44] @ (33a5d0 ) │ │ │ │ add r3, pc │ │ │ │ add r3, r7 │ │ │ │ @@ -267563,16 +267562,16 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r8, r3, lsl #2] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 730854 │ │ │ │ - lsrs r6, r6, #20 │ │ │ │ + b.w 730884 │ │ │ │ + lsrs r6, r2, #21 │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [pc, #204] @ 33a6b4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -267583,97 +267582,97 @@ │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r9, r4, #144 @ 0x90 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #180] @ (33a6c0 ) │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [pc, #180] @ (33a6c4 ) │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #168] @ (33a6c8 ) │ │ │ │ ldr r1, [pc, #168] @ (33a6cc ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r0, #1912 @ 0x778 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #21728 @ 0x54e0 │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ ldr r3, [pc, #148] @ (33a6d0 ) │ │ │ │ add.w r2, r5, #1912 @ 0x778 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r4, r5, #23552 @ 0x5c00 │ │ │ │ mov r1, r3 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 736d84 │ │ │ │ + bl 736db4 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r0, r5, #1912 @ 0x778 │ │ │ │ ldr.w r9, [pc, #120] @ 33a6d4 │ │ │ │ add.w r5, r5, #93184 @ 0x16c00 │ │ │ │ ldr.w r8, [pc, #116] @ 33a6d8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r9, pc │ │ │ │ add.w r5, r5, #280 @ 0x118 │ │ │ │ add r8, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movw r7, #17456 @ 0x4430 │ │ │ │ movs r1, #0 │ │ │ │ bl 339584 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 339524 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ movw r3, #17456 @ 0x4430 │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 33a686 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - str r3, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r3, [sp, #408] @ 0x198 │ │ │ │ + str r3, [sp, #536] @ 0x218 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r4, #19 │ │ │ │ + lsrs r2, r0, #20 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r1, r0] │ │ │ │ + ldr r4, [r5, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r4, r0] │ │ │ │ + ldr r4, [r0, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r0, [r7, r5] │ │ │ │ + ldrsb r0, [r3, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r3, r0] │ │ │ │ + ldr r6, [r7, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r0, [r7, r6] │ │ │ │ + ldrsb r0, [r3, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r0, [r5, r7] │ │ │ │ + ldr r0, [r1, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r2, [r5, r7] │ │ │ │ + ldr r2, [r1, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r8, [pc, #408] @ 33a888 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -267687,42 +267686,42 @@ │ │ │ │ mov r2, r8 │ │ │ │ add.w r9, r4, #144 @ 0x90 │ │ │ │ str r1, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #380] @ (33a894 ) │ │ │ │ ldr r1, [pc, #380] @ (33a898 ) │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #364] @ (33a89c ) │ │ │ │ ldr r1, [pc, #364] @ (33a8a0 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r0, #1912 @ 0x778 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r6, #1912 @ 0x778 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, fp │ │ │ │ bl 3397d4 │ │ │ │ cbnz r0, 33a778 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -267733,15 +267732,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ movs r5, #0 │ │ │ │ add.w r7, r6, #748 @ 0x2ec │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r6, #1912 @ 0x778 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3394c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #1 │ │ │ │ bl 32b704 │ │ │ │ @@ -267768,37 +267767,37 @@ │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r8, pc │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 3397d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a762 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #176] @ (33a8b0 ) │ │ │ │ add.w r3, r1, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #176] @ (33a8b4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r3, r6 │ │ │ │ movs r1, #0 │ │ │ │ mov sl, r7 │ │ │ │ bl 339270 │ │ │ │ mov r0, r8 │ │ │ │ @@ -267827,43 +267826,43 @@ │ │ │ │ ldr r1, [pc, #64] @ (33a8b8 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 32b598 │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ + str r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [sp, #376] @ 0x178 │ │ │ │ + str r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r3, #15 │ │ │ │ + lsrs r2, r7, #15 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsb r6, [r7, r3] │ │ │ │ + ldrsb r6, [r3, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r6, [r2, r4] │ │ │ │ + ldrsb r6, [r6, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 33a0dc │ │ │ │ + b.n 33a11c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r0, #128 @ 0x80 │ │ │ │ + adds r0, #160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r4, #12 │ │ │ │ + lsrs r2, r0, #13 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #480] @ 0x1e0 │ │ │ │ + str r1, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r1, [sp, #480] @ 0x1e0 │ │ │ │ + str r1, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 33af54 │ │ │ │ + b.n 33af94 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #176 @ 0xb0 │ │ │ │ + cmp r7, #208 @ 0xd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ ldr r0, [pc, #8] @ (33a8c8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ add r3, pc, #896 @ (adr r3, 33ac4c ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -267872,30 +267871,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (33a910 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (33a914 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #32] @ (33a918 ) │ │ │ │ ldr r1, [pc, #36] @ (33a91c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #10 │ │ │ │ + lsrs r2, r2, #11 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 33adec │ │ │ │ + b.n 33ae2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r6, #202 @ 0xca │ │ │ │ + cmp r6, #234 @ 0xea │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #696] @ 0x2b8 │ │ │ │ lsls r5, r4, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -267910,27 +267909,27 @@ │ │ │ │ add.w r1, r3, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (33a96c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #1872 @ 0x750 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ bl 32b704 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ - lsrs r2, r4, #9 │ │ │ │ + lsrs r2, r0, #10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 33ad90 │ │ │ │ + b.n 33add0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r6, #110 @ 0x6e │ │ │ │ + cmp r6, #142 @ 0x8e │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #220] @ (33aa5c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -267939,15 +267938,15 @@ │ │ │ │ ldr r1, [pc, #220] @ (33aa64 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #8192 @ 0x2000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add.w r7, r0, #760 @ 0x2f8 │ │ │ │ ldr r2, [pc, #188] @ (33aa68 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -267958,99 +267957,99 @@ │ │ │ │ ldr r2, [pc, #176] @ (33aa6c ) │ │ │ │ ldr r1, [pc, #180] @ (33aa70 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r7 │ │ │ │ bl 339524 │ │ │ │ ldr r2, [pc, #160] @ (33aa74 ) │ │ │ │ ldr r1, [pc, #164] @ (33aa78 ) │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r5, r3 │ │ │ │ ldr r6, [pc, #152] @ (33aa7c ) │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ ldr r3, [pc, #148] @ (33aa80 ) │ │ │ │ ldr r1, [pc, #152] @ (33aa84 ) │ │ │ │ add.w r2, r5, #1872 @ 0x750 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ add r6, pc │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ ldr r0, [pc, #132] @ (33aa88 ) │ │ │ │ ldr r1, [pc, #132] @ (33aa8c ) │ │ │ │ add.w r2, r5, #18304 @ 0x4780 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, #1760 @ 0x6e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ ldr r1, [pc, #112] @ (33aa90 ) │ │ │ │ add.w r2, r5, #20096 @ 0x4e80 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ ldr r1, [pc, #96] @ (33aa94 ) │ │ │ │ add.w r2, r5, #21760 @ 0x5500 │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ add r1, pc │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsrs r0, r2, #8 │ │ │ │ + lsrs r0, r6, #8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r3, r3] │ │ │ │ + strb r2, [r7, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r6, r3] │ │ │ │ + strb r2, [r2, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r4, r3] │ │ │ │ + strb r4, [r0, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r0, #60] @ 0x3c │ │ │ │ + ldrh r2, [r4, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r2, #60] @ 0x3c │ │ │ │ + ldrh r6, [r6, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r1, r3] │ │ │ │ + strb r6, [r5, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r6, r7] │ │ │ │ + strb r0, [r2, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r5, r7] │ │ │ │ + strb r0, [r1, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r5, r7] │ │ │ │ + strb r2, [r1, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vqadd.s32 q0, q4, q4 │ │ │ │ - strb r6, [r5, r2] │ │ │ │ + vqadd.s8 q8, q4, q4 │ │ │ │ + strb r6, [r1, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r3, r2] │ │ │ │ + strb r6, [r7, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r0, r7] │ │ │ │ + strh r4, [r4, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r3, r2] │ │ │ │ + strb r0, [r7, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #968] @ (33ae74 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -268066,34 +268065,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add.w r7, r8, #40 @ 0x28 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #940] @ (33ae84 ) │ │ │ │ ldr r1, [pc, #944] @ (33ae88 ) │ │ │ │ add.w r3, r8, #24 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ subs r3, #32 │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ bhi.w 33ae46 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 296cd8 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r1, [pc, #900] @ (33ae8c ) │ │ │ │ add r1, pc │ │ │ │ blx 28d324 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33ae1a │ │ │ │ ldr r2, [pc, #888] @ (33ae90 ) │ │ │ │ @@ -268102,104 +268101,104 @@ │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ strd r2, r1, [sp, #20] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #864] @ (33ae98 ) │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ add r1, pc │ │ │ │ mov fp, r1 │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r9 │ │ │ │ bl 3397d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33ae30 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ add.w r5, r4, #1872 @ 0x750 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrd r2, r1, [sp, #20] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #792] @ (33ae9c ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, fp │ │ │ │ mov r6, r0 │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr r1, [pc, #780] @ (33aea0 ) │ │ │ │ ldr.w r2, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr r1, [pc, #768] @ (33aea4 ) │ │ │ │ movs r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7341b4 │ │ │ │ + bl 7341e4 │ │ │ │ mov r2, sl │ │ │ │ cbz r0, 33abd2 │ │ │ │ ldr r3, [pc, #744] @ (33aea8 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 734c10 │ │ │ │ + bl 734c40 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #728] @ (33aeac ) │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [pc, #728] @ 33aeb0 │ │ │ │ ldr r7, [pc, #728] @ (33aeb4 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [pc, #728] @ 33aeb8 │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72dcf4 │ │ │ │ + bl 72dd24 │ │ │ │ add fp, pc │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ movs r3, #19 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r9 │ │ │ │ bl 3397d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33ae30 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ add.w r5, r4, #18304 @ 0x4780 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r5, #104 @ 0x68 │ │ │ │ bl 3394c4 │ │ │ │ ldr.w r2, [r4, #928] @ 0x3a0 │ │ │ │ @@ -268214,97 +268213,97 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r1, r0 │ │ │ │ strd r2, r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #624] @ (33aec8 ) │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r9 │ │ │ │ bl 3397d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33ae30 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add.w r5, r4, #20096 @ 0x4e80 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrd r2, r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r9 │ │ │ │ bl 3397d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33ae30 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r4, #21760 @ 0x5500 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r9 │ │ │ │ bl 3397d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33ae30 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 339584 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -268386,15 +268385,15 @@ │ │ │ │ add.w r3, r8, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #172] @ (33aed0 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -268403,74 +268402,74 @@ │ │ │ │ add.w r3, r8, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #136] @ (33aed8 ) │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r1, #52] @ 0x34 │ │ │ │ + ldrh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r4, #52] @ 0x34 │ │ │ │ + ldrh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r6, r3, #3 │ │ │ │ + lsrs r6, r7, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ b.n 33b180 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - strh r2, [r1, r6] │ │ │ │ + strh r2, [r5, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r4, r6] │ │ │ │ + strh r2, [r0, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r2, r0] │ │ │ │ + strb r4, [r6, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 33aef8 │ │ │ │ + b.n 33af38 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r4, #146 @ 0x92 │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r7, r2] │ │ │ │ + strh r6, [r3, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r1, r7] │ │ │ │ + strh r4, [r5, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r4, r1] │ │ │ │ + strh r6, [r0, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r4, r1] │ │ │ │ + strh r0, [r0, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, r6] │ │ │ │ + strh r4, [r6, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r3, #42] @ 0x2a │ │ │ │ + ldrh r6, [r7, #42] @ 0x2a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r6, #30 │ │ │ │ + lsls r4, r2, #31 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ stc2l 15, cr15, [r5], #1020 @ 0x3fc │ │ │ │ - cmp r3, #116 @ 0x74 │ │ │ │ + cmp r3, #148 @ 0x94 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 12 │ │ │ │ + svc 44 @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [r3, r6] │ │ │ │ + str r4, [r7, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r1, r4] │ │ │ │ + str r4, [r5, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r6, r2] │ │ │ │ + str r0, [r2, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r3, r2] │ │ │ │ + str r4, [r7, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r0, r2] │ │ │ │ + str r4, [r4, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #128] @ 33af70 │ │ │ │ @@ -268519,26 +268518,26 @@ │ │ │ │ movs r2, #87 @ 0x57 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ ldr r0, [pc, #24] @ (33af80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 33af08 │ │ │ │ nop │ │ │ │ ble.n 33b00c │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #18 │ │ │ │ + lsls r2, r5, #18 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r3, r1] │ │ │ │ + str r2, [r7, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r4, r0] │ │ │ │ + str r2, [r0, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #268] @ 33b0a4 │ │ │ │ @@ -268633,25 +268632,25 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ blx 28b674 │ │ │ │ ldr r0, [pc, #28] @ (33b0b4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ bgt.n 33afec │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #13 │ │ │ │ + lsls r4, r7, #13 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r7, [pc, #176] @ (33b164 ) │ │ │ │ + ldr r7, [pc, #304] @ (33b1e4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #968] @ (33b480 ) │ │ │ │ + ldr r7, [pc, #72] @ (33b100 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033b0b8 : │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #30 │ │ │ │ bhi.n 33b0cc │ │ │ │ ldr r3, [pc, #20] @ (33b0d4 ) │ │ │ │ @@ -268660,15 +268659,15 @@ │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsls r4, r4, #12 │ │ │ │ + lsls r4, r0, #13 │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 0033b0d8 : │ │ │ │ cmp r0, #12 │ │ │ │ bhi.n 33b0ec │ │ │ │ ldr r3, [pc, #20] @ (33b0f4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -268676,15 +268675,15 @@ │ │ │ │ ldr.w r0, [r3, #172] @ 0xac │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsls r6, r0, #12 │ │ │ │ + lsls r6, r4, #12 │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 0033b0f8 : │ │ │ │ movs r2, #1 │ │ │ │ sub.w r1, r0, #24 │ │ │ │ rsb r3, r0, #24 │ │ │ │ adds r0, #8 │ │ │ │ @@ -268749,17 +268748,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - ldr r6, [pc, #544] @ (33b3d4 ) │ │ │ │ + ldr r6, [pc, #672] @ (33b454 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #424] @ (33b360 ) │ │ │ │ + ldr r6, [pc, #552] @ (33b3e0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r3, [sp, #384] @ 0x180 │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 0033b1bc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -269060,28 +269059,28 @@ │ │ │ │ ldr r0, [pc, #44] @ (33b548 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cdp2 0, 15, cr0, cr6, cr11, {3} │ │ │ │ - subs r6, #88 @ 0x58 │ │ │ │ + vhadd.u16 q0, q3, │ │ │ │ + subs r6, #120 @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, #108 @ 0x6c │ │ │ │ + subs r6, #140 @ 0x8c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp2 0, 14, cr0, cr0, cr11, {3} │ │ │ │ - ldr r2, [pc, #712] @ (33b804 ) │ │ │ │ + vhadd.u8 q0, q0, │ │ │ │ + ldr r2, [pc, #840] @ (33b884 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #184] @ (33b5f8 ) │ │ │ │ + ldr r3, [pc, #312] @ (33b678 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp2 0, 12, cr0, cr10, cr11, {3} │ │ │ │ - ldr r2, [pc, #624] @ (33b7b8 ) │ │ │ │ + cdp2 0, 14, cr0, cr10, cr11, {3} │ │ │ │ + ldr r2, [pc, #752] @ (33b838 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #800] @ (33b86c ) │ │ │ │ + ldr r2, [pc, #928] @ (33b8ec ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033b54c : │ │ │ │ subs r3, r0, #1 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 33b566 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -269105,15 +269104,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #156] @ (33b624 ) │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -269162,18 +269161,18 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - cdp2 0, 6, cr0, cr4, cr11, {3} │ │ │ │ - ldr r2, [pc, #784] @ (33b934 ) │ │ │ │ + cdp2 0, 8, cr0, cr4, cr11, {3} │ │ │ │ + ldr r2, [pc, #912] @ (33b9b4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #152] @ (33b6c0 ) │ │ │ │ + ldr r2, [pc, #280] @ (33b740 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033b628 : │ │ │ │ cmp r0, #10 │ │ │ │ bhi.n 33b63c │ │ │ │ tbb [pc, r0] │ │ │ │ str r0, [r3, r5] │ │ │ │ @@ -269194,15 +269193,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #160] @ (33b6f8 ) │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #519 @ 0x207 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -269252,18 +269251,18 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [r4, #428] @ 0x1ac │ │ │ │ - ldr r2, [pc, #80] @ (33b748 ) │ │ │ │ + ldc2 0, cr0, [r4, #428]! @ 0x1ac │ │ │ │ + ldr r2, [pc, #208] @ (33b7c8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #352] @ (33b85c ) │ │ │ │ + ldr r1, [pc, #480] @ (33b8dc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033b6fc : │ │ │ │ sub.w r3, r0, #2048 @ 0x800 │ │ │ │ orrs r3, r1 │ │ │ │ beq.n 33b786 │ │ │ │ movw r3, #2049 @ 0x801 │ │ │ │ @@ -269343,26 +269342,26 @@ │ │ │ │ add.w r3, lr, #316 @ 0x13c │ │ │ │ ldr r1, [pc, #36] @ (33b7e8 ) │ │ │ │ ldr r2, [pc, #36] @ (33b7ec ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #535 @ 0x217 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - stc2 0, cr0, [lr], #-428 @ 0xfffffe54 │ │ │ │ - @ instruction: 0x47f2 │ │ │ │ + mcrr2 0, 6, r0, lr, cr11 │ │ │ │ + ldr r0, [pc, #72] @ (33b834 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #848] @ (33bb40 ) │ │ │ │ + ldr r0, [pc, #976] @ (33bbc0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ add.w r0, r0, #3024 @ 0xbd0 │ │ │ │ ldrd r0, r1, [r0] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -269385,27 +269384,27 @@ │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b8f6 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [pc, #488] @ (33ba30 ) │ │ │ │ ldr r3, [pc, #488] @ (33ba34 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r5, #32 │ │ │ │ add.w r4, r0, #15424 @ 0x3c40 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ add.w r4, r4, #56 @ 0x38 │ │ │ │ bcs.n 33b92e │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -269455,33 +269454,33 @@ │ │ │ │ ldr r1, [pc, #348] @ (33ba40 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #348] @ (33ba44 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 33b898 │ │ │ │ ldr r1, [pc, #336] @ (33ba48 ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b8a0 │ │ │ │ ldr r3, [pc, #324] @ (33ba4c ) │ │ │ │ ldr r2, [pc, #324] @ (33ba50 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ adds r3, #12 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r5, #32 │ │ │ │ add.w r4, r0, #15232 @ 0x3b80 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ add.w r4, r4, #56 @ 0x38 │ │ │ │ bcc.n 33b86a │ │ │ │ add.w r0, r4, #944 @ 0x3b0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ @@ -269553,15 +269552,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (33ba54 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #92] @ (33ba58 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 33b898 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (33ba5c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #76] @ (33ba60 ) │ │ │ │ movs r2, #183 @ 0xb7 │ │ │ │ add r3, pc │ │ │ │ @@ -269571,36 +269570,36 @@ │ │ │ │ blx 28b674 │ │ │ │ bmi.n 33ba6c │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 33ba54 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r0, [pc, #616] @ (33bc98 ) │ │ │ │ + ldr r0, [pc, #744] @ (33bd18 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #528] @ (33bc44 ) │ │ │ │ + ldr r0, [pc, #656] @ (33bcc4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc2l 0, cr0, [r2], #428 @ 0x1ac │ │ │ │ + ldc2 0, cr0, [r2, #-428] @ 0xfffffe54 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 33b970 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - mrrc2 0, 6, r0, r6, cr11 │ │ │ │ - ldr r0, [pc, #104] @ (33bab0 ) │ │ │ │ + ldc2l 0, cr0, [r6], #-428 @ 0xfffffe54 │ │ │ │ + ldr r0, [pc, #232] @ (33bb30 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0x47f6 │ │ │ │ + ldr r0, [pc, #88] @ (33baa4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc2 0, cr0, [r6], #-428 @ 0xfffffe54 │ │ │ │ - blxns r7 │ │ │ │ + mrrc2 0, 6, r0, r6, cr11 │ │ │ │ + blxns fp │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb44006b │ │ │ │ - bxns r6 │ │ │ │ + @ instruction: 0xfb64006b │ │ │ │ + bxns sl │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb2c006b │ │ │ │ - bx r9 │ │ │ │ + @ instruction: 0xfb4c006b │ │ │ │ + bx sp │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -269657,16 +269656,16 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa4a006b │ │ │ │ - mov r6, ip │ │ │ │ + @ instruction: 0xfa6a006b │ │ │ │ + mov lr, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -269702,15 +269701,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ ldr??.w r0, [sl, #107] @ 0x6b │ │ │ │ - cmp lr, lr │ │ │ │ + mov r6, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r5, r0, #1310720 @ 0x140000 │ │ │ │ ldr r0, [pc, #396] @ (33bd20 ) │ │ │ │ @@ -269719,27 +269718,27 @@ │ │ │ │ add r0, pc │ │ │ │ mov r7, r3 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33bc6e │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [pc, #372] @ (33bd28 ) │ │ │ │ ldr r3, [pc, #376] @ (33bd2c ) │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r3, r0, #15424 @ 0x3c40 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 33bcb8 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -269796,26 +269795,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #192] @ (33bd30 ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 33bcb4 │ │ │ │ ldr r3, [pc, #180] @ (33bd34 ) │ │ │ │ ldr r2, [pc, #184] @ (33bd38 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r3, r0, #15232 @ 0x3b80 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ b.n 33bbca │ │ │ │ ldrh r1, [r5, #10] │ │ │ │ ldrh r2, [r5, #8] │ │ │ │ and.w r1, r1, #127 @ 0x7f │ │ │ │ ldrh r0, [r5, #12] │ │ │ │ @@ -269860,38 +269859,38 @@ │ │ │ │ itt ne │ │ │ │ eorne.w r2, r2, #1 │ │ │ │ eorne r2, r6 │ │ │ │ and.w r2, r2, #1 │ │ │ │ eors r2, r6 │ │ │ │ str.w r2, [r3, #960] @ 0x3c0 │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 33bbee │ │ │ │ nop │ │ │ │ beq.n 33bc70 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - cmp r2, r5 │ │ │ │ + cmp r2, r9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vst1.8 {d0[3]}, [r8], fp │ │ │ │ - add r6, pc │ │ │ │ + vld1.8 {d0[3]}, [r8], fp │ │ │ │ + add lr, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str.w r0, [r0, #107] @ 0x6b │ │ │ │ - add r0, r9 │ │ │ │ + str??.w r0, [r0, #107] @ 0x6b │ │ │ │ + add r0, sp │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb.w r0, [r0, #107] @ 0x6b │ │ │ │ - add ip, r3 │ │ │ │ + strh.w r0, [r0, #107] @ 0x6b │ │ │ │ + add ip, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc │ │ │ │ + add ip, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, ip │ │ │ │ + add ip, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033bd50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -269982,25 +269981,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ lsrs r0, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r6, r7 │ │ │ │ + add r6, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r7, r6, #1 │ │ │ │ - mvns r6, r7 │ │ │ │ + add r6, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mvns r2, r4 │ │ │ │ + add r2, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mvns r0, r2 │ │ │ │ + mvns r0, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bics r6, r7 │ │ │ │ + mvns r6, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033be70 : │ │ │ │ mov.w ip, #1 │ │ │ │ push {lr} │ │ │ │ lsl.w r1, ip, r1 │ │ │ │ ldrd r3, lr, [r0, #344] @ 0x158 │ │ │ │ @@ -270110,27 +270109,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ ldr r2, [pc, #40] @ (33bff4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #18816 @ 0x4980 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 340a98 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf5ee006b │ │ │ │ - adds r2, r2, r0 │ │ │ │ + addw r0, lr, #2155 @ 0x86b │ │ │ │ + adds r2, r6, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r3!, {r2, r7} │ │ │ │ + ldmia r3!, {r2, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 0033bff8 : │ │ │ │ add.w r3, r0, #15936 @ 0x3e40 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov r5, r1 │ │ │ │ add.w lr, r0, #15296 @ 0x3bc0 │ │ │ │ @@ -270217,15 +270216,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r3, [r2, #3048] @ 0xbe8 │ │ │ │ ldr.w r4, [r2, #3040] @ 0xbe0 │ │ │ │ ldr.w ip, [r2, #3052] @ 0xbec │ │ │ │ ldr.w r2, [r2, #3044] @ 0xbe4 │ │ │ │ subs r3, r3, r4 │ │ │ │ sbc.w r2, ip, r2 │ │ │ │ @@ -270350,15 +270349,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r6, [r3, #0] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf3a8006b │ │ │ │ + @ instruction: 0xf3c8006b │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #4 │ │ │ │ str r0, [r3, #0] │ │ │ │ str r1, [r2, #0] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -270577,15 +270576,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ bhi.n 33c500 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #108] @ (33c520 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 8831c4 │ │ │ │ + bl 8831f4 │ │ │ │ cbz r0, 33c50e │ │ │ │ ldrd r1, r2, [r4, #16] │ │ │ │ movs r3, #0 │ │ │ │ adds.w ip, r1, r2 │ │ │ │ adc.w r1, r3, r3 │ │ │ │ cmp.w ip, #262144 @ 0x40000 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ @@ -270614,28 +270613,28 @@ │ │ │ │ movs r0, #23 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - @ instruction: 0xf124006b │ │ │ │ + adc.w r0, r4, #107 @ 0x6b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #372] @ (33c6b0 ) │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add.w r2, r2, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33c698 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #7 │ │ │ │ bls.n 33c656 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -270754,18 +270753,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r3, #134 @ 0x86 │ │ │ │ + subs r3, #166 @ 0xa6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - orr.w r0, lr, #107 @ 0x6b │ │ │ │ - orr.w r0, r2, #107 @ 0x6b │ │ │ │ + orn r0, lr, #107 @ 0x6b │ │ │ │ + orn r0, r2, #107 @ 0x6b │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -270818,39 +270817,39 @@ │ │ │ │ ldrh r2, [r4, #10] │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ bls.n 33c770 │ │ │ │ ldr r1, [pc, #68] @ (33c798 ) │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ movw r2, #737 @ 0x2e1 │ │ │ │ add r1, pc │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #18 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ strh r2, [r4, #12] │ │ │ │ movs r2, #1 │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ strb r2, [r4, #14] │ │ │ │ b.n 33c752 │ │ │ │ stmia r5!, {r1, r2, r3, r4} │ │ │ │ lsls r1, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #136 @ 0x88 │ │ │ │ + subs r2, #168 @ 0xa8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #108 @ 0x6c │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -271115,27 +271114,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (33cadc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r5, r2 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 33cac6 │ │ │ │ ldr.w ip, [pc, #76] @ 33cae0 │ │ │ │ movs r3, #30 │ │ │ │ ldr r2, [pc, #76] @ (33cae4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #76] @ (33cae8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r2, #1 │ │ │ │ ldrb.w r3, [r0, #384] @ 0x180 │ │ │ │ and.w r1, r3, #7 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ lsls r2, r1 │ │ │ │ ldrb r1, [r5, r3] │ │ │ │ @@ -271146,20 +271145,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r7, #94 @ 0x5e │ │ │ │ + adds r7, #126 @ 0x7e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adc.w r0, r0, fp, asr #1 │ │ │ │ - strb r6, [r0, #29] │ │ │ │ + sbc.w r0, r0, fp, asr #1 │ │ │ │ + strb r6, [r4, #29] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r7, #80 @ 0x50 │ │ │ │ + adds r7, #112 @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #228] @ (33cbe4 ) │ │ │ │ @@ -271174,24 +271173,24 @@ │ │ │ │ add.w r5, r5, #1310720 @ 0x140000 │ │ │ │ add r9, pc │ │ │ │ movs r3, #30 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ adds r6, #76 @ 0x4c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r2, [pc, #192] @ (33cbf0 ) │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #192] @ (33cbf4 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r6, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r6 │ │ │ │ bl 43efec │ │ │ │ adds r7, r0, #1 │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -271205,23 +271204,23 @@ │ │ │ │ str r3, [r4, #68] @ 0x44 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #3] │ │ │ │ strb.w r3, [r4, #36] @ 0x24 │ │ │ │ movs r3, #4 │ │ │ │ strb.w r3, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 33cb9a │ │ │ │ str.w sl, [sp] │ │ │ │ movs r3, #30 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r0, #384] @ 0x180 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [pc, #88] @ (33cbf8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r2], #4 │ │ │ │ @@ -271244,22 +271243,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xead6006b │ │ │ │ - strb r0, [r1, #27] │ │ │ │ + @ instruction: 0xeaf6006b │ │ │ │ + strb r0, [r5, #27] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, #222 @ 0xde │ │ │ │ + adds r6, #254 @ 0xfe │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r5, #92] @ 0x5c │ │ │ │ + ldr r0, [r1, #96] @ 0x60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r2, #16] │ │ │ │ + strb r4, [r6, #16] │ │ │ │ lsls r7, r2, #1 │ │ │ │ mcr2 15, 6, pc, cr13, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -271275,24 +271274,24 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #476] @ (33ce04 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #464] @ (33ce08 ) │ │ │ │ ldr r1, [pc, #464] @ (33ce0c ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 33cde0 │ │ │ │ ldrb.w r1, [r9] │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ lsls r3, r1, #4 │ │ │ │ adds r3, #4 │ │ │ │ @@ -271321,24 +271320,24 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 33cd54 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #388] @ (33ce20 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ bl 446eb4 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #380] @ (33ce24 ) │ │ │ │ movs r2, #3 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #5] │ │ │ │ add r1, pc │ │ │ │ cbz r0, 33ccbe │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #5 │ │ │ │ movs r2, #3 │ │ │ │ strb r3, [r4, #8] │ │ │ │ strb r2, [r4, #19] │ │ │ │ @@ -271408,15 +271407,15 @@ │ │ │ │ ldrb.w r5, [r8] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r6, r5 │ │ │ │ bne.n 33cd96 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #4 │ │ │ │ mov r5, r0 │ │ │ │ strb r3, [r4, #5] │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ b.n 33ccc4 │ │ │ │ movs r0, #2 │ │ │ │ @@ -271454,34 +271453,34 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #4 │ │ │ │ b.n 33cdc6 │ │ │ │ nop │ │ │ │ - strd r0, r0, [r8, #428] @ 0x1ac │ │ │ │ - ldr r4, [r6, #76] @ 0x4c │ │ │ │ + strd r0, r0, [r8, #428]! @ 0x1ac │ │ │ │ + ldr r4, [r2, #80] @ 0x50 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r3, #12] │ │ │ │ + strb r6, [r7, #12] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r4, #22] │ │ │ │ + strb r6, [r0, #23] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r5, #180 @ 0xb4 │ │ │ │ + adds r5, #212 @ 0xd4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strd r0, r0, [r4, #-428]! @ 0x1ac │ │ │ │ - ldrd r0, r0, [ip, #-428] @ 0x1ac │ │ │ │ - strb r0, [r6, #14] │ │ │ │ + @ instruction: 0xe984006b │ │ │ │ + ldrd r0, r0, [ip, #-428]! @ 0x1ac │ │ │ │ + strb r0, [r2, #15] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r6, r2, #19 │ │ │ │ + lsls r6, r6, #19 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r6, #10] │ │ │ │ + strb r2, [r2, #11] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, #22 │ │ │ │ + adds r4, #54 @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r6, #56] @ 0x38 │ │ │ │ + ldr r4, [r2, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1, #0] │ │ │ │ cbz r4, 33ce8e │ │ │ │ @@ -271797,15 +271796,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (33d1e4 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w r2, [r0, #2888] @ 0xb48 │ │ │ │ ldr.w r3, [r0, #2880] @ 0xb40 │ │ │ │ ldr.w r1, [r0, #2884] @ 0xb44 │ │ │ │ ldr.w r0, [r0, #2892] @ 0xb4c │ │ │ │ str r2, [r4, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -271819,19 +271818,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 33ca8c │ │ │ │ + b.n 33cacc │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r7, #64 @ 0x40 │ │ │ │ + cmp r7, #96 @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #44 @ 0x2c │ │ │ │ + cmp r7, #76 @ 0x4c │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #72] @ (33d244 ) │ │ │ │ @@ -271843,15 +271842,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (33d24c ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #15424 @ 0x3c40 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ bl 33c0f4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r3, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -271860,19 +271859,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 33da04 │ │ │ │ + b.n 33da44 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r6, #200 @ 0xc8 │ │ │ │ + cmp r6, #232 @ 0xe8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #180 @ 0xb4 │ │ │ │ + cmp r6, #212 @ 0xd4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #88] @ (33d2bc ) │ │ │ │ @@ -271884,20 +271883,20 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r3, #2128] @ 0x850 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ add.w r3, r4, #18432 @ 0x4800 │ │ │ │ strd r0, r1, [r3, #88] @ 0x58 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r4, r5, [r5] │ │ │ │ strd r4, r5, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -271905,19 +271904,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - b.n 33d9ac │ │ │ │ + b.n 33d9ec │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r6, #96 @ 0x60 │ │ │ │ + cmp r6, #128 @ 0x80 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #78 @ 0x4e │ │ │ │ + cmp r6, #110 @ 0x6e │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #92] @ (33d338 ) │ │ │ │ @@ -271931,15 +271930,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r4, #5 │ │ │ │ bls.n 33d322 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ adds r3, #3 │ │ │ │ cmp.w r4, r3, lsl #1 │ │ │ │ bcc.n 33d322 │ │ │ │ add.w r0, r0, #15424 @ 0x3c40 │ │ │ │ @@ -271955,19 +271954,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 33d938 │ │ │ │ + b.n 33d978 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r5, #232 @ 0xe8 │ │ │ │ + cmp r6, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #212 @ 0xd4 │ │ │ │ + cmp r5, #244 @ 0xf4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #104] @ (33d3c0 ) │ │ │ │ @@ -271982,15 +271981,15 @@ │ │ │ │ add.w r1, r1, #1310720 @ 0x140000 │ │ │ │ ldr r2, [pc, #84] @ (33d3c4 ) │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #80] @ (33d3c8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cbz r3, 33d3aa │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ movw ip, #65535 @ 0xffff │ │ │ │ add.w r0, r0, #15424 @ 0x3c40 │ │ │ │ ldrb r2, [r7, #0] │ │ │ │ mov r1, r6 │ │ │ │ @@ -272010,19 +272009,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - b.n 33d8c8 │ │ │ │ + b.n 33d908 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r5, #96 @ 0x60 │ │ │ │ + cmp r5, #128 @ 0x80 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #78 @ 0x4e │ │ │ │ + cmp r5, #110 @ 0x6e │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #168] @ (33d488 ) │ │ │ │ @@ -272035,15 +272034,15 @@ │ │ │ │ ldr r2, [pc, #160] @ (33d490 ) │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ ands.w r5, r3, #63 @ 0x3f │ │ │ │ it ne │ │ │ │ movne r0, #2 │ │ │ │ bne.n 33d46c │ │ │ │ ldr r1, [r4, #12] │ │ │ │ @@ -272056,15 +272055,15 @@ │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w ip, r1, ip │ │ │ │ cmp r4, r3 │ │ │ │ sbcs.w r2, r2, ip │ │ │ │ it cc │ │ │ │ movcc r0, #15 │ │ │ │ bcc.n 33d46c │ │ │ │ - bl 8a8408 │ │ │ │ + bl 8a8438 │ │ │ │ vldr d5, [pc, #64] @ 33d480 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ vmul.f64 d6, d6, d5 │ │ │ │ movs r3, #4 │ │ │ │ @@ -272084,19 +272083,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ add r1, sp, #1008 @ 0x3f0 │ │ │ │ bcs.n 33d468 │ │ │ │ str r5, [r1, #36] @ 0x24 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ - b.n 33d880 │ │ │ │ + b.n 33d8c0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r4, #214 @ 0xd6 │ │ │ │ + cmp r4, #246 @ 0xf6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #152] @ (33d540 ) │ │ │ │ @@ -272108,15 +272107,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (33d548 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #0] │ │ │ │ mov.w r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r0, #3180] @ 0xc6c │ │ │ │ strb r3, [r4, #1] │ │ │ │ @@ -272153,19 +272152,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 33d7a8 │ │ │ │ + b.n 33d7e8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r4, #28 │ │ │ │ + cmp r4, #60 @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #8 │ │ │ │ + cmp r4, #40 @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #184] @ (33d618 ) │ │ │ │ @@ -272178,15 +272177,15 @@ │ │ │ │ ldr r1, [pc, #180] @ (33d620 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r5, #3 │ │ │ │ it ls │ │ │ │ movls r0, #22 │ │ │ │ bls.n 33d604 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -272228,19 +272227,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - b.n 33d710 │ │ │ │ + b.n 33d750 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r3, #100 @ 0x64 │ │ │ │ + cmp r3, #132 @ 0x84 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #80 @ 0x50 │ │ │ │ + cmp r3, #112 @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #164] @ (33d6dc ) │ │ │ │ @@ -272252,15 +272251,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (33d6e4 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r2, r0, #18560 @ 0x4880 │ │ │ │ ldrd r3, r1, [r2, #-8] │ │ │ │ bics.w lr, r3, #4026531840 @ 0xf0000000 │ │ │ │ bne.n 33d6cc │ │ │ │ add.w ip, r0, #15488 @ 0x3c80 │ │ │ │ ldr.w r2, [ip, #3056] @ 0xbf0 │ │ │ │ bic.w r2, r2, #4026531840 @ 0xf0000000 │ │ │ │ @@ -272301,19 +272300,19 @@ │ │ │ │ movs r0, #4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - svc 162 @ 0xa2 │ │ │ │ + svc 194 @ 0xc2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r2, #140 @ 0x8c │ │ │ │ + cmp r2, #172 @ 0xac │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #120 @ 0x78 │ │ │ │ + cmp r2, #152 @ 0x98 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #144] @ (33d78c ) │ │ │ │ @@ -272325,15 +272324,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (33d794 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r3, [r0, #2208] @ 0x8a0 │ │ │ │ cbz r3, 33d732 │ │ │ │ ldr.w r3, [r0, #2212] @ 0x8a4 │ │ │ │ lsls r3, r3, #4 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strb r3, [r4, #0] │ │ │ │ @@ -272366,19 +272365,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - udf #222 @ 0xde │ │ │ │ + udf #254 @ 0xfe │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r1, #200 @ 0xc8 │ │ │ │ + cmp r1, #232 @ 0xe8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r1, #180 @ 0xb4 │ │ │ │ + cmp r1, #212 @ 0xd4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #172] @ (33d858 ) │ │ │ │ @@ -272395,22 +272394,22 @@ │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ mov.w sl, #0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w r3, [r7, #128] @ 0x80 │ │ │ │ adds.w r9, r4, r5 │ │ │ │ adc.w r8, sl, sl │ │ │ │ @@ -272444,19 +272443,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - udf #42 @ 0x2a │ │ │ │ + udf #74 @ 0x4a │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r1, #14 │ │ │ │ + cmp r1, #46 @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r1, #24 │ │ │ │ + cmp r1, #56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r7, [pc, #164] @ (33d91c ) │ │ │ │ @@ -272472,23 +272471,23 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r6, #7 │ │ │ │ mov.w r4, #0 │ │ │ │ it ls │ │ │ │ movls r0, #22 │ │ │ │ str r4, [r3, #0] │ │ │ │ bls.n 33d906 │ │ │ │ @@ -272521,19 +272520,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - cmp r0, #70 @ 0x46 │ │ │ │ + cmp r0, #102 @ 0x66 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 33d9d8 │ │ │ │ + ble.n 33da18 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r0, #76 @ 0x4c │ │ │ │ + cmp r0, #108 @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [pc, #444] @ (33daf8 ) │ │ │ │ @@ -272544,15 +272543,15 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r3, r0, #18560 @ 0x4880 │ │ │ │ movw r2, #18544 @ 0x4870 │ │ │ │ add.w ip, r0, r2 │ │ │ │ ldr r1, [r0, r2] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -272701,19 +272700,19 @@ │ │ │ │ mcr 0, 4, r0, cr0, cr6, {1} │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ rev r0, r0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 33da34 │ │ │ │ + bgt.n 33da74 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r7, #134 @ 0x86 │ │ │ │ + movs r7, #166 @ 0xa6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #116 @ 0x74 │ │ │ │ + movs r7, #148 @ 0x94 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #204] @ (33dbe4 ) │ │ │ │ @@ -272725,15 +272724,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (33dbec ) │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r3, r0, #18560 @ 0x4880 │ │ │ │ ldr.w r3, [r3, #-8] │ │ │ │ bics.w r3, r3, #4026531840 @ 0xf0000000 │ │ │ │ bne.n 33dbaa │ │ │ │ add.w r2, r0, #15488 @ 0x3c80 │ │ │ │ ldr.w r2, [r2, #3056] @ 0xbf0 │ │ │ │ bic.w r2, r2, #4026531840 @ 0xf0000000 │ │ │ │ @@ -272778,34 +272777,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #48] @ (33dbf0 ) │ │ │ │ movs r1, #16 │ │ │ │ adds r0, r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 873f20 │ │ │ │ + bl 873f50 │ │ │ │ ldrb.w r3, [r4, #67] @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33db90 │ │ │ │ ldr r2, [pc, #32] @ (33dbf4 ) │ │ │ │ movs r1, #16 │ │ │ │ add.w r0, r5, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 873f20 │ │ │ │ + bl 873f50 │ │ │ │ b.n 33db90 │ │ │ │ nop │ │ │ │ - bge.n 33db6c │ │ │ │ + bge.n 33dbac │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r5, #172 @ 0xac │ │ │ │ + movs r5, #204 @ 0xcc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #152 @ 0x98 │ │ │ │ + movs r5, #184 @ 0xb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #60 @ 0x3c │ │ │ │ + movs r6, #92 @ 0x5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #54 @ 0x36 │ │ │ │ + movs r6, #86 @ 0x56 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #208] @ (33dcdc ) │ │ │ │ @@ -272817,15 +272816,15 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r8, r6, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r8, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r7, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w r3, [r7, #2964] @ 0xb94 │ │ │ │ cbz r3, 33dc66 │ │ │ │ ldrd r2, r1, [r3] │ │ │ │ cmp r4, r2 │ │ │ │ @@ -272882,19 +272881,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bls.n 33dc78 │ │ │ │ + bls.n 33dcb8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r4, #182 @ 0xb6 │ │ │ │ + movs r4, #214 @ 0xd6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #160 @ 0xa0 │ │ │ │ + movs r4, #192 @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #232] @ (33dde4 ) │ │ │ │ @@ -272907,15 +272906,15 @@ │ │ │ │ ldr r2, [pc, #224] @ (33ddec ) │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w ip, [r5, #4] │ │ │ │ ldr.w r3, [r0, #3172] @ 0xc64 │ │ │ │ cmp r3, ip │ │ │ │ it cc │ │ │ │ movcc r0, #2 │ │ │ │ bcc.n 33ddd2 │ │ │ │ @@ -272980,19 +272979,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - bhi.n 33dda0 │ │ │ │ + bhi.n 33dde0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r3, #184 @ 0xb8 │ │ │ │ + movs r3, #216 @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #188 @ 0xbc │ │ │ │ + movs r3, #220 @ 0xdc │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #240] @ (33def4 ) │ │ │ │ @@ -273004,15 +273003,15 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.n 33de48 │ │ │ │ add.w r3, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r1, [r4, #2] │ │ │ │ ldrb.w r2, [r3, #2882] @ 0xb42 │ │ │ │ cmp r2, r1 │ │ │ │ @@ -273078,19 +273077,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bvc.n 33dea4 │ │ │ │ + bvc.n 33dee4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r2, #182 @ 0xb6 │ │ │ │ + movs r2, #214 @ 0xd6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #180 @ 0xb4 │ │ │ │ + movs r2, #212 @ 0xd4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #280] @ (33e02c ) │ │ │ │ @@ -273103,15 +273102,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (33e034 ) │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrh r6, [r5, #0] │ │ │ │ uxth r2, r6 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33e014 │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr.w r3, [r0, #3172] @ 0xc64 │ │ │ │ @@ -273194,19 +273193,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - bvs.n 33dfb8 │ │ │ │ + bvs.n 33dff8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r1, #160 @ 0xa0 │ │ │ │ + movs r1, #192 @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #164 @ 0xa4 │ │ │ │ + movs r1, #196 @ 0xc4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r1, [pc, #324] @ (33e190 ) │ │ │ │ @@ -273218,15 +273217,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (33e198 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r8, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb.w r3, [r8, #2992] @ 0xbb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33e144 │ │ │ │ ldr.w r1, [r8, #2988] @ 0xbac │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33e15a │ │ │ │ @@ -273330,25 +273329,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (33e1a0 ) │ │ │ │ ldr r0, [pc, #32] @ (33e1a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - bpl.n 33e0ac │ │ │ │ + bpl.n 33e0ec │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r0, #118 @ 0x76 │ │ │ │ + movs r0, #150 @ 0x96 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #98 @ 0x62 │ │ │ │ + movs r0, #130 @ 0x82 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 33e250 │ │ │ │ + bmi.n 33e290 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r0, #66 @ 0x42 │ │ │ │ + movs r0, #98 @ 0x62 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #150 @ 0x96 │ │ │ │ + movs r0, #182 @ 0xb6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r8, [pc, #320] @ 33e2fc │ │ │ │ @@ -273361,15 +273360,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r2, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #296] @ (33e304 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r7, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r1, [r5, #1] │ │ │ │ ldrb.w r2, [r7, #3180] @ 0xc6c │ │ │ │ cmp r2, r1 │ │ │ │ bls.n 33e2d0 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ sub.w ip, r2, r1 │ │ │ │ @@ -273455,23 +273454,23 @@ │ │ │ │ add.w r3, r8, #168 @ 0xa8 │ │ │ │ ldr r0, [pc, #28] @ (33e30c ) │ │ │ │ movw r2, #2705 @ 0xa91 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bmi.n 33e334 │ │ │ │ + bmi.n 33e374 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r6, r6, #3 │ │ │ │ + subs r6, r2, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r6, #3 │ │ │ │ + subs r4, r2, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, r2, #3 │ │ │ │ + subs r6, r6, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r5, #4 │ │ │ │ + subs r4, r1, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #276] @ (33e438 ) │ │ │ │ @@ -273486,15 +273485,15 @@ │ │ │ │ add.w r3, r7, #1310720 @ 0x140000 │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r6, #7 │ │ │ │ bls.n 33e404 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cbz r3, 33e390 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 33e372 │ │ │ │ @@ -273581,19 +273580,19 @@ │ │ │ │ movs r0, #2 │ │ │ │ b.n 33e35e │ │ │ │ movs r5, #12 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [r9, #10] │ │ │ │ str.w r5, [r8] │ │ │ │ b.n 33e35e │ │ │ │ - bcs.n 33e398 │ │ │ │ + bcs.n 33e3d8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r6, r3, #6 │ │ │ │ + adds r6, r7, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, r1, #6 │ │ │ │ + adds r0, r5, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r0, [pc, #308] @ (33e58c ) │ │ │ │ @@ -273616,24 +273615,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r1, r7 │ │ │ │ add.w r7, r6, #18560 @ 0x4880 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ bics.w r3, r3, #4026531840 @ 0xf0000000 │ │ │ │ bne.n 33e55c │ │ │ │ add.w r4, r6, #15488 @ 0x3c80 │ │ │ │ ldr.w r2, [r4, #3056] @ 0xbf0 │ │ │ │ bic.w r2, r2, #4026531840 @ 0xf0000000 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -273708,23 +273707,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #896 @ (adr r7, 33e910 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ - adds r2, r4, #1 │ │ │ │ + adds r2, r0, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bne.n 33e684 │ │ │ │ + bne.n 33e4c4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, #1 │ │ │ │ + adds r4, r7, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, r5, #5 │ │ │ │ + adds r0, r1, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r6, pc, #872 @ (adr r6, 33e910 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -273733,44 +273732,44 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33e65a │ │ │ │ ldr r7, [pc, #232] @ (33e6c0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #232] @ (33e6c4 ) │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r5, r0, #3948544 @ 0x3c4000 │ │ │ │ addw r1, r5, #2996 @ 0xbb4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8831c4 │ │ │ │ + bl 8831f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33e686 │ │ │ │ ldrb r3, [r6, #20] │ │ │ │ cbnz r3, 33e65a │ │ │ │ ldrh r3, [r6, #16] │ │ │ │ ldrh r1, [r6, #18] │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ add r3, r1 │ │ │ │ cmp r3, r2 │ │ │ │ bhi.n 33e670 │ │ │ │ add.w r1, r7, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8831c4 │ │ │ │ + bl 8831f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33e69c │ │ │ │ ldrh r3, [r6, #16] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 33e670 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ rsb r4, r3, #4 │ │ │ │ @@ -273815,29 +273814,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r1, r7, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8831c4 │ │ │ │ + bl 8831f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33e65a │ │ │ │ ldrh r3, [r6, #16] │ │ │ │ cmp r3, #12 │ │ │ │ bhi.n 33e670 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ rsb r4, r3, #13 │ │ │ │ addw r1, r5, #3026 @ 0xbd2 │ │ │ │ b.n 33e62e │ │ │ │ - subs r4, r0, r4 │ │ │ │ + subs r4, r4, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 33e6c8 │ │ │ │ + beq.n 33e708 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r6, r5, r3 │ │ │ │ + subs r6, r1, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #520] @ (33e8e4 ) │ │ │ │ @@ -273851,15 +273850,15 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r0, [sp, #16] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r6, [r9] │ │ │ │ ldr.w r7, [r9, #4] │ │ │ │ ands.w r3, r6, #63 @ 0x3f │ │ │ │ bne.w 33e8b0 │ │ │ │ add.w r1, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w r4, [r1, #2964] @ 0xb94 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -274019,25 +274018,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (33e8f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r3, r4} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r0, r3, r7 │ │ │ │ + adds r0, r7, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, r2, r7 │ │ │ │ + adds r6, r6, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2} │ │ │ │ + ldmia r5, {r1, r2, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r0, r6, r3 │ │ │ │ + adds r0, r2, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, r0, r5 │ │ │ │ + adds r4, r4, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w r8, [pc, #532] @ 33eb24 │ │ │ │ @@ -274050,15 +274049,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r2, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #508] @ (33eb2c ) │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r6, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r2, [r4, #3] │ │ │ │ ldrb.w r3, [r6, #3180] @ 0xc6c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 33eaf8 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ @@ -274204,23 +274203,23 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (33eb34 ) │ │ │ │ movw r2, #3369 @ 0xd29 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r2, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r2, r4, #30 │ │ │ │ + asrs r2, r0, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r4, #30 │ │ │ │ + asrs r0, r0, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r5, #26 │ │ │ │ + asrs r6, r1, #27 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r0, #28 │ │ │ │ + asrs r4, r4, #28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r5, [pc, #464] @ (33ed1c ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -274243,15 +274242,15 @@ │ │ │ │ ldr r5, [r6, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 28d4c4 │ │ │ │ ldrb r5, [r4, #0] │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ @@ -274268,15 +274267,15 @@ │ │ │ │ bne.w 33ece4 │ │ │ │ add.w r1, r2, #3200 @ 0xc80 │ │ │ │ addw r3, r2, #3208 @ 0xc88 │ │ │ │ ldr.w r2, [r2, #3224] @ 0xc98 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ cmp r0, #32 │ │ │ │ bhi.w 33ecd8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ negs r0, r0 │ │ │ │ and.w r0, r0, #31 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -274323,24 +274322,24 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r5, #3224] @ 0xc98 │ │ │ │ blx 28b99c │ │ │ │ add.w r1, r5, #3200 @ 0xc80 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ adds r0, #31 │ │ │ │ movs r1, #4 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 28b82c │ │ │ │ mov r1, r8 │ │ │ │ str.w r0, [r5, #3224] @ 0xc98 │ │ │ │ movw r2, #3458 @ 0xd82 │ │ │ │ mov r0, r9 │ │ │ │ - bl 878f00 │ │ │ │ + bl 878f30 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r0, r6, #15424 @ 0x3c40 │ │ │ │ str.w r2, [r5, #3212] @ 0xc8c │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str.w r3, [r5, #3208] @ 0xc88 │ │ │ │ bl 33c0f4 │ │ │ │ @@ -274362,15 +274361,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 341f70 │ │ │ │ cbnz r0, 33ed0e │ │ │ │ movs r0, #0 │ │ │ │ b.n 33ece6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 87d3e0 │ │ │ │ + bl 87d410 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33ebea │ │ │ │ movs r0, #3 │ │ │ │ ldr r2, [pc, #88] @ (33ed40 ) │ │ │ │ ldr r3, [pc, #60] @ (33ed28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -274390,29 +274389,29 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 342200 │ │ │ │ b.n 33ecd4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #944 @ (adr r0, 33f0d0 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldmia r2!, {r7} │ │ │ │ + ldmia r2!, {r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r0, pc, #904 @ (adr r0, 33f0b0 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #21 │ │ │ │ + asrs r6, r7, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r2, #21 │ │ │ │ + asrs r0, r6, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #21 │ │ │ │ + asrs r6, r2, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r5} │ │ │ │ + ldmia r1, {r1, r2, r3, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r7, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -274429,23 +274428,23 @@ │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ add r2, pc │ │ │ │ mov r1, r8 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r6, #18432 @ 0x4800 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ add.w r1, r6, #3948544 @ 0x3c4000 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r9, r0 │ │ │ │ ldrd ip, lr, [r7, #104] @ 0x68 │ │ │ │ adds.w r8, r2, #64 @ 0x40 │ │ │ │ ldr.w r0, [r1, #3144] @ 0xc48 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -274597,19 +274596,19 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ ldr.w r3, [r1, #2968] @ 0xb98 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r1, #2968] @ 0xb98 │ │ │ │ ldrd r0, r4, [r5] │ │ │ │ b.n 33ee6c │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r2, r3, #13 │ │ │ │ + asrs r2, r7, #13 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r4, #13 │ │ │ │ + asrs r0, r0, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #644] @ (33f1f8 ) │ │ │ │ @@ -274623,15 +274622,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr.w fp, [pc, #624] @ 33f204 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r4, [r8] │ │ │ │ add fp, pc │ │ │ │ ldr.w r9, [r8, #4] │ │ │ │ lsls r2, r4, #26 │ │ │ │ it ne │ │ │ │ movne r0, #2 │ │ │ │ bne.w 33f17a │ │ │ │ @@ -274771,25 +274770,25 @@ │ │ │ │ strd r8, r8, [r4, #20] │ │ │ │ blx 28b99c │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 33f0c6 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 8a8408 │ │ │ │ + bl 8a8438 │ │ │ │ vldr d5, [pc, #168] @ 33f1f0 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vmov.f64 d6, #112 @ 0x3f800000 1.0 │ │ │ │ vmul.f64 d7, d7, d5 │ │ │ │ vcmpe.f64 d6, d7 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite le │ │ │ │ vmovle r0, r1, d7 │ │ │ │ vmovgt r0, r1, d6 │ │ │ │ - bl 8a88a8 │ │ │ │ + bl 8a88d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r2, #24] │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [r2, #0] │ │ │ │ add sp, #28 │ │ │ │ @@ -274825,32 +274824,32 @@ │ │ │ │ str r1, [r0, #24] │ │ │ │ ldr.w r1, [fp, #2968] @ 0xb98 │ │ │ │ adds r1, #1 │ │ │ │ str.w r1, [fp, #2968] @ 0xb98 │ │ │ │ b.n 33f0f0 │ │ │ │ ldr r0, [pc, #40] @ (33f20c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 33f00e │ │ │ │ nop.w │ │ │ │ add r1, sp, #1008 @ 0x3f0 │ │ │ │ bcs.n 33f1d8 │ │ │ │ str r5, [r1, #36] @ 0x24 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ - stmia r6!, {r2, r5, r6} │ │ │ │ + stmia r6!, {r2, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r6, r1, #5 │ │ │ │ + asrs r6, r5, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r7, #4 │ │ │ │ + asrs r4, r3, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r4, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #1 │ │ │ │ + asrs r4, r3, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r2, #31 │ │ │ │ bls.w 33f346 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -274859,31 +274858,31 @@ │ │ │ │ ldr r1, [pc, #532] @ (33f440 ) │ │ │ │ mov r7, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r4, r3, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f2fe │ │ │ │ ldr r3, [pc, #508] @ (33f444 ) │ │ │ │ ldr r2, [pc, #512] @ (33f448 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r4, r0, #3948544 @ 0x3c4000 │ │ │ │ addw r0, r4, #2996 @ 0xbb4 │ │ │ │ addw r8, r4, #2996 @ 0xbb4 │ │ │ │ - bl 883190 │ │ │ │ + bl 8831c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f354 │ │ │ │ ldrb r3, [r5, #16] │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ strb.w r3, [r4, #3013] @ 0xbc5 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ and.w r3, r3, #7 │ │ │ │ @@ -274903,15 +274902,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33f334 │ │ │ │ ldr r3, [pc, #412] @ (33f44c ) │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add.w r1, r3, #16 │ │ │ │ - bl 8831c4 │ │ │ │ + bl 8831f4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ cbz r0, 33f314 │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 33f2fe │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ adds r1, r3, r2 │ │ │ │ @@ -274941,15 +274940,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r1, r3, #32 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 8831c4 │ │ │ │ + bl 8831f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f2fe │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 33f2fe │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -274967,15 +274966,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8831c4 │ │ │ │ + bl 8831f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33f26e │ │ │ │ movs r0, #27 │ │ │ │ b.n 33f300 │ │ │ │ ldrh.w r3, [r4, #3021] @ 0xbcd │ │ │ │ ldrb.w r2, [r4, #3024] @ 0xbd0 │ │ │ │ bic.w r3, r3, #255 @ 0xff │ │ │ │ @@ -274993,21 +274992,21 @@ │ │ │ │ str.w r3, [r4, #2996] @ 0xbb4 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8, #4] │ │ │ │ add.w r1, r2, #16 │ │ │ │ str.w r3, [r8, #8] │ │ │ │ str.w r3, [r8, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 8831c4 │ │ │ │ + bl 8831f4 │ │ │ │ mov r6, r0 │ │ │ │ cbnz r0, 33f3cc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r2, #32 │ │ │ │ - bl 8831c4 │ │ │ │ + bl 8831f4 │ │ │ │ cbnz r0, 33f42e │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3012] @ 0xbc4 │ │ │ │ str.w r3, [r4, #3016] @ 0xbc8 │ │ │ │ b.n 33f2fa │ │ │ │ ldr.w r2, [r4, #3016] @ 0xbc8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -275040,23 +275039,23 @@ │ │ │ │ b.n 33f38c │ │ │ │ ldr.w r2, [r4, #3016] @ 0xbc8 │ │ │ │ mov r1, r6 │ │ │ │ addw r0, r4, #3039 @ 0xbdf │ │ │ │ blx 28d4c4 │ │ │ │ b.n 33f3c0 │ │ │ │ nop │ │ │ │ - lsrs r4, r2, #26 │ │ │ │ + lsrs r4, r6, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r2, r4, r7} │ │ │ │ + stmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r2, r0, #26 │ │ │ │ + lsrs r2, r4, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r2, r3, r5} │ │ │ │ + stmia r3!, {r2, r3, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + stmia r2!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w r8, [pc, #252] @ 33f564 │ │ │ │ @@ -275065,40 +275064,40 @@ │ │ │ │ ldr r6, [pc, #252] @ (33f56c ) │ │ │ │ add r8, pc │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r5, r5, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r6, #284 @ 0x11c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrh.w r3, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r4, #0] │ │ │ │ ldr r1, [pc, #212] @ (33f570 ) │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ strh r3, [r4, #2] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 33f50a │ │ │ │ ldr r2, [pc, #196] @ (33f574 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #1327104 @ 0x144000 │ │ │ │ ldr.w r3, [r0, #1792] @ 0x700 │ │ │ │ ldr.w r2, [r0, #1796] @ 0x704 │ │ │ │ str r2, [r4, #12] │ │ │ │ str r3, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -275120,60 +275119,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr.w r9, [pc, #108] @ 33f578 │ │ │ │ mov r0, r3 │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f4d8 │ │ │ │ add.w r3, r6, #88 @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r6, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #72] @ (33f57c ) │ │ │ │ mov r7, r0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #1784] @ 0x6f8 │ │ │ │ ldr.w r1, [r0, #1788] @ 0x6fc │ │ │ │ movs r2, #3 │ │ │ │ str r1, [r4, #12] │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #44] @ 0x2c │ │ │ │ strh r3, [r4, #4] │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #46] @ 0x2e │ │ │ │ strh r3, [r4, #6] │ │ │ │ strb r2, [r4, #17] │ │ │ │ b.n 33f4d8 │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #800] @ (33f888 ) │ │ │ │ + ldr r3, [pc, #928] @ (33f908 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bgt.n 33f54c │ │ │ │ + ble.n 33f58c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r0, r5, #23 │ │ │ │ + lsrs r0, r1, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sl, ip │ │ │ │ + cmp r2, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r6, #14 │ │ │ │ + lsrs r4, r2, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r3, #14 │ │ │ │ + lsrs r0, r7, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [pc, #924] @ (33f930 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -275186,19 +275185,19 @@ │ │ │ │ add.w r4, r0, #1310720 @ 0x140000 │ │ │ │ add.w r8, r4, #36 @ 0x24 │ │ │ │ movw r2, #3965 @ 0xf7d │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ mov r7, r1 │ │ │ │ ldrd ip, r2, [r4, #20] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r3, [r4, #28] │ │ │ │ adds.w lr, r1, r2 │ │ │ │ adc.w r0, ip, r3 │ │ │ │ @@ -275220,15 +275219,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #824] @ (33f944 ) │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r5, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w r3, [r5, #2988] @ 0xbac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33f926 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ adds r2, #1 │ │ │ │ @@ -275251,24 +275250,24 @@ │ │ │ │ ldr r1, [pc, #756] @ (33f950 ) │ │ │ │ add.w r0, r5, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r2, [pc, #740] @ (33f954 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #740] @ (33f958 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ bl 440294 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -275287,30 +275286,30 @@ │ │ │ │ mov.w r0, ip, lsl #5 │ │ │ │ mov.w r9, r1, lsl #5 │ │ │ │ adds.w r0, ip, r0 │ │ │ │ orr.w r9, r9, ip, lsr #27 │ │ │ │ adc.w r1, r1, r9 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, lr, r1 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ adds.w r2, r6, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ strh r0, [r4, #10] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 88ee6c │ │ │ │ + bl 88ee9c │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ beq.n 33f64e │ │ │ │ ldr r1, [pc, #616] @ (33f95c ) │ │ │ │ mov r0, r8 │ │ │ │ movw r2, #4028 @ 0xfbc │ │ │ │ add r1, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 878f00 │ │ │ │ + b.w 878f30 │ │ │ │ ldrb.w r3, [r4, #70] @ 0x46 │ │ │ │ cmp r3, #2 │ │ │ │ bhi.w 33f91e │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33f912 │ │ │ │ ldrb.w r2, [r4, #71] @ 0x47 │ │ │ │ movs r3, #1 │ │ │ │ @@ -275326,15 +275325,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #556] @ (33f968 ) │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r3, r0, #3948544 @ 0x3c4000 │ │ │ │ mov fp, r0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w sl, [r3, #3952] @ 0xf70 │ │ │ │ ldr.w lr, [sl] │ │ │ │ cmp.w lr, #0 │ │ │ │ ble.n 33f85a │ │ │ │ @@ -275438,15 +275437,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #252] @ (33f974 ) │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r0, #1772] @ 0x6ec │ │ │ │ cbz r0, 33f8ac │ │ │ │ bl 547da4 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 33f8ac │ │ │ │ bl 52ff5c │ │ │ │ @@ -275504,56 +275503,56 @@ │ │ │ │ b.n 33f632 │ │ │ │ bl 3b7c74 │ │ │ │ b.n 33f642 │ │ │ │ str r6, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #16 │ │ │ │ + lsrs r4, r7, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ite le │ │ │ │ - lslle r3, r5, #1 │ │ │ │ - lsrgt r0, r0, #11 │ │ │ │ + ite │ │ │ │ + lsl r3, r5, #1 │ │ │ │ + lsral r0, r4, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r2, r6, #10 │ │ │ │ + lsrs r2, r2, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - itte hi │ │ │ │ - lslhi r3, r5, #1 │ │ │ │ - lsrhi r0, r6, #9 │ │ │ │ - lslls r0, r3, #1 │ │ │ │ - lsrs r2, r4, #9 │ │ │ │ + itte ge │ │ │ │ + lslge r3, r5, #1 │ │ │ │ + lsrge r0, r2, #10 │ │ │ │ + lsllt r0, r3, #1 │ │ │ │ + lsrs r2, r0, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #776] @ (33fc60 ) │ │ │ │ + ldr r1, [pc, #904] @ (33fce0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bge.n 33f930 │ │ │ │ + blt.n 33f970 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r6, r1, #11 │ │ │ │ + lsrs r6, r5, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x00a6 │ │ │ │ + bkpt 0x00c6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r2, r2, #6 │ │ │ │ + lsrs r2, r6, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r0, #6 │ │ │ │ + lsrs r4, r4, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ + pop {r3, r7, pc} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r4, r2, #1 │ │ │ │ + lsrs r4, r6, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r0, #1 │ │ │ │ + lsrs r6, r4, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033f978 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r4, r2, r1 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 87de94 │ │ │ │ + bl 87dec4 │ │ │ │ cmp r4, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -275665,15 +275664,15 @@ │ │ │ │ ldr.w r4, [r7, #3184] @ 0xc70 │ │ │ │ ldr.w r1, [r7, #3188] @ 0xc74 │ │ │ │ adds r4, r4, r0 │ │ │ │ ldr.w r0, [r7, #3204] @ 0xc84 │ │ │ │ adc.w r1, r1, r0 │ │ │ │ subs r0, r4, r5 │ │ │ │ sbc.w r1, r1, r6 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ adds r0, #31 │ │ │ │ movs r1, #4 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 28b82c │ │ │ │ ldr.w r1, [r8] │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -275688,47 +275687,47 @@ │ │ │ │ subs r4, r4, r3 │ │ │ │ ldr.w r3, [fp, #3188] @ 0xc74 │ │ │ │ sbc.w r5, r5, r3 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r0, #24] │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r0, r7 │ │ │ │ orrs r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ bne.n 33fba8 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r0, r4 │ │ │ │ orrs.w ip, r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ bne.n 33fba8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ adds r5, r0, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87de94 │ │ │ │ + bl 87dec4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bhi.n 33fba8 │ │ │ │ - bl 87d670 │ │ │ │ + bl 87d6a0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r3, sl │ │ │ │ bls.n 33fbc6 │ │ │ │ movs r3, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mla r3, r3, sl, r9 │ │ │ │ @@ -275782,15 +275781,15 @@ │ │ │ │ ldr r6, [r7, r6] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ ldr r5, [pc, #296] @ (33fd44 ) │ │ │ │ and.w r3, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 33fc5c │ │ │ │ ldr r3, [pc, #288] @ (33fd48 ) │ │ │ │ @@ -275890,34 +275889,34 @@ │ │ │ │ add.w r2, r4, #32 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #1 │ │ │ │ bl 34225c │ │ │ │ b.n 33fcf8 │ │ │ │ ldr r0, [pc, #44] @ (33fd50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 33fc30 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - cbnz r2, 33fd72 │ │ │ │ + rev r2, r1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #19 │ │ │ │ + lsls r2, r5, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r7, #18 │ │ │ │ + lsls r2, r3, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - lsls r4, r6, #21 │ │ │ │ + lsls r4, r2, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #336] @ (33feb8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -275938,15 +275937,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #308] @ (33fec8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ cmp r4, #7 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r7, #4] │ │ │ │ bls.n 33fdf0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -276047,23 +276046,23 @@ │ │ │ │ str.w r3, [r9, #3172] @ 0xc64 │ │ │ │ add r3, r1 │ │ │ │ subs r3, r3, r2 │ │ │ │ str.w r3, [r9, #3168] @ 0xc60 │ │ │ │ b.n 33fdc6 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb86e │ │ │ │ + @ instruction: 0xb88e │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #12 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r5, #12 │ │ │ │ + lsls r6, r1, #13 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrh r2, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -276079,15 +276078,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #520] @ (340108 ) │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r5, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 33ff20 │ │ │ │ ldr r3, [pc, #504] @ (34010c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -276171,15 +276170,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #276] @ (340110 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 33ff1a │ │ │ │ mov.w fp, #29 │ │ │ │ mov r0, fp │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -276266,25 +276265,25 @@ │ │ │ │ b.n 33ffdc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33ffdc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r3, #8] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ - @ instruction: 0xb6f4 │ │ │ │ + @ instruction: 0xb714 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r6, r3, #7 │ │ │ │ + lsls r6, r7, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r1, #7 │ │ │ │ + lsls r0, r5, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #11 │ │ │ │ + lsls r2, r5, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00340114 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -276485,15 +276484,15 @@ │ │ │ │ ldr r1, [pc, #556] @ (34053c ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r4, #7 │ │ │ │ str r0, [sp, #8] │ │ │ │ bls.n 340374 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 340468 │ │ │ │ mov.w sl, #24 │ │ │ │ @@ -276680,18 +276679,18 @@ │ │ │ │ bl 3b7500 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 3404ce │ │ │ │ b.n 34046c │ │ │ │ bl 28e474 │ │ │ │ nop │ │ │ │ - uxtb r0, r3 │ │ │ │ + uxtb r0, r7 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stc2l 0, cr0, [r2, #348] @ 0x15c │ │ │ │ - stc2 0, cr0, [lr, #348]! @ 0x15c │ │ │ │ + stc2l 0, cr0, [r2, #348]! @ 0x15c │ │ │ │ + stc2l 0, cr0, [lr, #348] @ 0x15c │ │ │ │ │ │ │ │ 00340540 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -276725,26 +276724,26 @@ │ │ │ │ it ne │ │ │ │ movne r5, #6 │ │ │ │ bne.n 340604 │ │ │ │ ldr r1, [pc, #360] @ (340708 ) │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 3405d2 │ │ │ │ ldr r3, [pc, #348] @ (34070c ) │ │ │ │ ldr r2, [pc, #352] @ (340710 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #15488 @ 0x3c80 │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ and.w r3, r3, #12 │ │ │ │ cmp r3, #12 │ │ │ │ beq.n 34065e │ │ │ │ mov r2, r8 │ │ │ │ add.w r8, r4, r7 │ │ │ │ @@ -276776,24 +276775,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ orrs r4, r7 │ │ │ │ strh r3, [r6, #10] │ │ │ │ movs r0, #1 │ │ │ │ strb r3, [r6, #14] │ │ │ │ strh r3, [r6, #12] │ │ │ │ strh r4, [r6, #8] │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r6, #16] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ - bl 88ee6c │ │ │ │ + bl 88ee9c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -276863,36 +276862,36 @@ │ │ │ │ lsls r2, r3, #21 │ │ │ │ bmi.n 3406f6 │ │ │ │ movs r5, #3 │ │ │ │ b.n 340604 │ │ │ │ ldr r0, [pc, #76] @ (340744 ) │ │ │ │ orr.w r1, r4, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3406f2 │ │ │ │ strh r2, [r2, #54] @ 0x36 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - @ instruction: 0xfb240057 │ │ │ │ - add sp, #176 @ 0xb0 │ │ │ │ + @ instruction: 0xfb440057 │ │ │ │ + add sp, #304 @ 0x130 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xfb1a0057 │ │ │ │ + @ instruction: 0xfb3a0057 │ │ │ │ ldmia r7, {r0, r1, r2, r3, r4, r5, r7} │ │ │ │ @ instruction: 0xffffccdd │ │ │ │ @ instruction: 0xffffd1ed │ │ │ │ vsra.u32 d29, d5, #1 │ │ │ │ @ instruction: 0xffffbe05 │ │ │ │ vaddl.u q15, d15, d29 │ │ │ │ vsli.32 , , #31 │ │ │ │ vqshlu.s64 d30, d1, #63 @ 0x3f │ │ │ │ vmlal.u , d15, d25[0] │ │ │ │ vcvt.f16.u16 , , #1 │ │ │ │ @ instruction: 0xffffbaf1 │ │ │ │ @ instruction: 0xffff5890 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbf40057 │ │ │ │ + ldc2 0, cr0, [r4], {87} @ 0x57 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #464] @ 34092c │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r4, [pc, #464] @ (340930 ) │ │ │ │ @@ -276928,29 +276927,29 @@ │ │ │ │ bne.n 340872 │ │ │ │ add.w r3, r0, #1310720 @ 0x140000 │ │ │ │ ldr r1, [pc, #400] @ (340938 ) │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34088a │ │ │ │ ldr r3, [pc, #384] @ (34093c ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #384] @ (340940 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34087c │ │ │ │ add.w r0, r0, #2637824 @ 0x284000 │ │ │ │ add.w r0, r0, #2768 @ 0xad0 │ │ │ │ ldrb r3, [r4, #10] │ │ │ │ ldrb r2, [r4, #11] │ │ │ │ @@ -277012,108 +277011,108 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 340880 │ │ │ │ movs r0, #2 │ │ │ │ b.n 34084e │ │ │ │ ldr r0, [pc, #200] @ (34094c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 34087c │ │ │ │ ldr r1, [pc, #196] @ (340950 ) │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34087c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r5, [pc, #180] @ (340954 ) │ │ │ │ ldr r2, [pc, #180] @ (340958 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ add.w ip, r5, #308 @ 0x134 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #160] @ (34095c ) │ │ │ │ ldr r1, [pc, #160] @ (340960 ) │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 43eed8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34087c │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ bl 446eb4 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34087c │ │ │ │ ldr r1, [pc, #112] @ (340964 ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ strd r1, r3, [sp, #16] │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34087c │ │ │ │ ldr r3, [pc, #96] @ (340968 ) │ │ │ │ ldr r2, [pc, #100] @ (34096c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #1327104 @ 0x144000 │ │ │ │ add.w r0, r0, #2656 @ 0xa60 │ │ │ │ b.n 3407e0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldrsb.w r0, [ip, r7, lsl #1] │ │ │ │ - add r6, sp, #112 @ 0x70 │ │ │ │ + ldrsh.w r0, [ip, r7, lsl #1] │ │ │ │ + add r6, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vst4.16 {d0-d3}, [sl :64], r7 │ │ │ │ + vld4.16 {d0-d3}, [sl :64], r7 │ │ │ │ strh r2, [r5, #30] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa8e0057 │ │ │ │ - ldr??.w r0, [r8, #87] @ 0x57 │ │ │ │ - add r5, sp, #232 @ 0xe8 │ │ │ │ + @ instruction: 0xfaae0057 │ │ │ │ + @ instruction: 0xfa180057 │ │ │ │ + add r5, sp, #360 @ 0x168 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r0, #236 @ 0xec │ │ │ │ + adds r1, #12 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r0, #92 @ 0x5c │ │ │ │ + adds r0, #124 @ 0x7c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, #136 @ 0x88 │ │ │ │ + adds r6, #168 @ 0xa8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf7ce0057 │ │ │ │ - add r4, sp, #848 @ 0x350 │ │ │ │ + @ instruction: 0xf7ee0057 │ │ │ │ + add r4, sp, #976 @ 0x3d0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf7c40057 │ │ │ │ + @ instruction: 0xf7e40057 │ │ │ │ │ │ │ │ 00340970 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r4, r0, #1310720 @ 0x140000 │ │ │ │ @@ -277135,18 +277134,18 @@ │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, r3, [sp] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r7, r0 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ str r7, [r4, #32] │ │ │ │ - bl 878ccc │ │ │ │ + bl 878cfc │ │ │ │ movs r2, #31 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #65 @ 0x41 │ │ │ │ blx 28d4c4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #64] @ 0x40 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ @@ -277164,15 +277163,15 @@ │ │ │ │ 003409fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #1310720 @ 0x140000 │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ - bl 878d08 │ │ │ │ + bl 878d38 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #108] @ 0x6c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -277234,15 +277233,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #64] @ (340b0c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 33c2f0 │ │ │ │ add.w r3, r6, #3948544 @ 0x3c4000 │ │ │ │ ldrb.w r3, [r3, #3180] @ 0xc6c │ │ │ │ @@ -277255,18 +277254,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 340970 │ │ │ │ ldr r1, [pc, #24] @ (340b10 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 33c2f0 │ │ │ │ b.n 340ade │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ + add r3, sp, #304 @ 0x130 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - addw r0, ip, #2135 @ 0x857 │ │ │ │ - @ instruction: 0xf6160057 │ │ │ │ + @ instruction: 0xf62c0057 │ │ │ │ + @ instruction: 0xf6360057 │ │ │ │ cmn r6, r6 │ │ │ │ lsls r7, r0, #3 │ │ │ │ cmn r4, r1 │ │ │ │ lsls r7, r6, #2 │ │ │ │ │ │ │ │ 00340b14 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -277308,15 +277307,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, ip, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #64] @ (340bd0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 33c2f0 │ │ │ │ add.w r3, r6, #3948544 @ 0x3c4000 │ │ │ │ ldrb.w r3, [r3, #3180] @ 0xc6c │ │ │ │ @@ -277329,18 +277328,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 340970 │ │ │ │ ldr r1, [pc, #24] @ (340bd4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 33c2f0 │ │ │ │ b.n 340ba2 │ │ │ │ - add r2, sp, #432 @ 0x1b0 │ │ │ │ + add r2, sp, #560 @ 0x230 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adc.w r0, lr, #14090240 @ 0xd70000 │ │ │ │ - adcs.w r0, r6, #14090240 @ 0xd70000 │ │ │ │ + sbc.w r0, lr, #14090240 @ 0xd70000 │ │ │ │ + sbcs.w r0, r6, #14090240 @ 0xd70000 │ │ │ │ tst r2, r6 │ │ │ │ lsls r7, r6, #1 │ │ │ │ tst r0, r1 │ │ │ │ lsls r7, r2, #2 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r1, #752] @ 0x2f0 │ │ │ │ cmp r0, r3 │ │ │ │ @@ -277351,15 +277350,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ add.w r2, r3, #180 @ 0xb4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ - b.w 829a80 │ │ │ │ + b.w 829ab0 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -277375,15 +277374,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 829a80 │ │ │ │ + bl 829ab0 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 340cde │ │ │ │ ldr r3, [pc, #368] @ (340db8 ) │ │ │ │ mov r7, sl │ │ │ │ ldr.w sl, [pc, #368] @ 340dbc │ │ │ │ add sl, pc │ │ │ │ @@ -277403,24 +277402,24 @@ │ │ │ │ str r4, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r7, #4] │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ - bl 72eee4 │ │ │ │ + bl 72ef14 │ │ │ │ ldr r1, [pc, #320] @ (340dc4 ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #320] @ (340dc8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str.w r6, [r0, #752] @ 0x2f0 │ │ │ │ mov fp, r0 │ │ │ │ ldrb.w r0, [r0, #836] @ 0x344 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cbz r1, 340cb6 │ │ │ │ adds r0, #1 │ │ │ │ uxtb r2, r0 │ │ │ │ @@ -277433,15 +277432,15 @@ │ │ │ │ bne.n 340ca6 │ │ │ │ mov r1, r9 │ │ │ │ bl 33b54c │ │ │ │ strb.w r0, [fp, #837] @ 0x345 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cbz r2, 340d08 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ ldr r7, [r7, #0] │ │ │ │ adds r6, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 340c70 │ │ │ │ ldrd r4, r3, [sp, #20] │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [pc, #236] @ (340dcc ) │ │ │ │ @@ -277489,19 +277488,19 @@ │ │ │ │ movs r3, #19 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (340dd0 ) │ │ │ │ ldr r2, [pc, #120] @ (340dd4 ) │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r9 │ │ │ │ bl 339870 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 340cce │ │ │ │ mov r2, r9 │ │ │ │ ldrd r0, r1, [r5, #16] │ │ │ │ bl 33b6fc │ │ │ │ strb.w r0, [fp, #838] @ 0x346 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -277513,44 +277512,44 @@ │ │ │ │ ldr r1, [pc, #76] @ (340de0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 340cc6 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r4, #0] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r2, #0] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (340e6c ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #98 @ 0x62 │ │ │ │ + cmp r5, #130 @ 0x82 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r2, sp, #712 @ 0x2c8 │ │ │ │ + add r2, sp, #840 @ 0x348 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add r2, sp, #584 @ 0x248 │ │ │ │ + add r2, sp, #712 @ 0x2c8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r5, #14 │ │ │ │ + cmp r5, #46 @ 0x2e │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb r2, [r3, #29] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - cmp r3, #252 @ 0xfc │ │ │ │ + cmp r4, #28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r3, #226 @ 0xe2 │ │ │ │ + cmp r4, #2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, sp, #528 @ 0x210 │ │ │ │ + add r1, sp, #656 @ 0x290 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xfa6a0057 │ │ │ │ - @ instruction: 0xfa500057 │ │ │ │ + @ instruction: 0xfa8a0057 │ │ │ │ + @ instruction: 0xfa700057 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w lr, [pc, #96] @ 340e58 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -277562,15 +277561,15 @@ │ │ │ │ ldr.w ip, [pc, #80] @ 340e5c │ │ │ │ add.w r2, sp, #3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 869da8 │ │ │ │ + bl 869dd8 │ │ │ │ cbz r0, 340e2e │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb r3, [r4, #0] │ │ │ │ ldr r2, [pc, #48] @ (340e60 ) │ │ │ │ ldr r3, [pc, #40] @ (340e5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277609,15 +277608,15 @@ │ │ │ │ strb.w ip, [sp, #3] │ │ │ │ ldr.w ip, [pc, #68] @ 340ed4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 869da8 │ │ │ │ + bl 869dd8 │ │ │ │ ldr r2, [pc, #48] @ (340ed8 ) │ │ │ │ ldr r3, [pc, #40] @ (340ed4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -277636,15 +277635,15 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r2, #22] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [pc, #4] @ (340ee4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ subs r6, #230 @ 0xe6 │ │ │ │ lsls r7, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 340f3c │ │ │ │ @@ -277653,15 +277652,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (340f44 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #48] @ (340f48 ) │ │ │ │ ldr r3, [pc, #52] @ (340f4c ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -277671,45 +277670,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ + add r0, sp, #216 @ 0xd8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r4, [r1, #17] │ │ │ │ + ldrb r4, [r5, #17] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vld4.16 {d0-d3}, [r6 :64], r7 │ │ │ │ + vst4.16 {d16-d19}, [r6 :64], r7 │ │ │ │ lsls r5, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #36] @ (340f88 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 340f76 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ blx 28dbdc │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #76 @ 0x4c │ │ │ │ + cmp r2, #108 @ 0x6c │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #296] @ 0x128 │ │ │ │ @@ -277753,19 +277752,19 @@ │ │ │ │ and.w r0, r8, #15 │ │ │ │ ubfx r8, r8, #4, #4 │ │ │ │ bl 33b0f8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ movs r2, #1 │ │ │ │ lsl.w r2, r2, r8 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 341058 │ │ │ │ add.w r7, r6, r7, lsl #2 │ │ │ │ lsls r2, r2, #3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ lsrs r3, r2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -277796,15 +277795,15 @@ │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #88] @ (3410e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #76] @ (3410e4 ) │ │ │ │ vldr d7, [r0, #760] @ 0x2f8 │ │ │ │ add.w r5, r0, #840 @ 0x348 │ │ │ │ ldr r1, [pc, #68] @ (3410e8 ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r0 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ @@ -277818,81 +277817,81 @@ │ │ │ │ ldr r2, [pc, #48] @ (3410ec ) │ │ │ │ ldr r1, [pc, #48] @ (3410f0 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 339524 │ │ │ │ - add r6, pc, #576 @ (adr r6, 34131c ) │ │ │ │ + add r6, pc, #704 @ (adr r6, 34139c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r1, #14 │ │ │ │ + cmp r1, #46 @ 0x2e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ + cmp r1, #66 @ 0x42 │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r5, #34 @ 0x22 │ │ │ │ lsls r7, r2, #3 │ │ │ │ - @ instruction: 0xf7aa0057 │ │ │ │ - cmp r0, #128 @ 0x80 │ │ │ │ + @ instruction: 0xf7ca0057 │ │ │ │ + cmp r0, #160 @ 0xa0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r0, #148 @ 0x94 │ │ │ │ + cmp r0, #180 @ 0xb4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (341158 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 341144 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #68] @ (34115c ) │ │ │ │ ldr r4, [pc, #72] @ (341160 ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #60] @ (341164 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #60] @ (341168 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [r5, #1008] @ 0x3f0 │ │ │ │ bl 339270 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp r0, #168 @ 0xa8 │ │ │ │ + cmp r0, #200 @ 0xc8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r0, #126 @ 0x7e │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, pc, #1000 @ (adr r5, 34154c ) │ │ │ │ + add r6, pc, #104 @ (adr r6, 3411cc ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r0, #20 │ │ │ │ + cmp r0, #52 @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r0, #40 @ 0x28 │ │ │ │ + cmp r0, #72 @ 0x48 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #232] @ (341268 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -277903,26 +277902,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 341238 │ │ │ │ ldr r4, [pc, #208] @ (341274 ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #208] @ (341278 ) │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r3, [r0, #836] @ 0x344 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 341238 │ │ │ │ ldr.w r8, [pc, #188] @ 34127c │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r6, [pc, #184] @ (341280 ) │ │ │ │ @@ -277934,25 +277933,25 @@ │ │ │ │ b.n 3411f6 │ │ │ │ ldr r2, [pc, #168] @ (341284 ) │ │ │ │ movs r3, #122 @ 0x7a │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ add r2, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str.w r0, [r7, #4]! │ │ │ │ ldrb.w r3, [r5, #836] @ 0x344 │ │ │ │ cmp r3, r4 │ │ │ │ ble.n 341238 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r9, [sp, #11] │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 736104 │ │ │ │ + bl 736134 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3411d8 │ │ │ │ ldr.w r1, [r5, #768] @ 0x300 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [pc, #112] @ (341288 ) │ │ │ │ ldr r2, [pc, #112] @ (34128c ) │ │ │ │ ldr.w r4, [r1, r4, lsl #2] │ │ │ │ @@ -277960,15 +277959,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (341290 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #91 @ 0x5b │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 34123a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #88] @ (341294 ) │ │ │ │ ldr r3, [pc, #44] @ (34126c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277986,30 +277985,30 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r7, #10] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #38 @ 0x26 │ │ │ │ + cmp r0, #70 @ 0x46 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, pc, #448 @ (adr r5, 341438 ) │ │ │ │ + add r5, pc, #576 @ (adr r5, 3414b8 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r7, #236 @ 0xec │ │ │ │ + cmp r0, #12 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, pc, #304 @ (adr r5, 3413b0 ) │ │ │ │ + add r5, pc, #432 @ (adr r5, 341430 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r7, #64 @ 0x40 │ │ │ │ + movs r7, #96 @ 0x60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r7, #58 @ 0x3a │ │ │ │ + movs r7, #90 @ 0x5a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, pc, #1000 @ (adr r4, 341674 ) │ │ │ │ + add r5, pc, #104 @ (adr r5, 3412f4 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movw r0, #59479 @ 0xe857 │ │ │ │ - rsb r0, r4, #14090240 @ 0xd70000 │ │ │ │ + @ instruction: 0xf66e0057 │ │ │ │ + @ instruction: 0xf5e40057 │ │ │ │ ldrb r6, [r7, #7] │ │ │ │ lsls r1, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -278031,30 +278030,30 @@ │ │ │ │ adds r5, r2, r1 │ │ │ │ adc.w r6, r6, r3 │ │ │ │ bl 33b0f8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ ldrb.w r2, [r4, #836] @ 0x344 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ ldr r2, [pc, #360] @ (341464 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r3, [r4, #772] @ 0x304 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r3, #1780] @ 0x6f4 │ │ │ │ ldr r3, [pc, #352] @ (341468 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3413f2 │ │ │ │ ldr.w r3, [r0, #1264] @ 0x4f0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3413f2 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ @@ -278074,41 +278073,41 @@ │ │ │ │ add r9, pc │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ add.w r8, r7, #128 @ 0x80 │ │ │ │ str.w r8, [sp] │ │ │ │ mov sl, r2 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ bl 446eb4 │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3413f2 │ │ │ │ ldr r3, [pc, #272] @ (341478 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov fp, r3 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3413f4 │ │ │ │ ldr r1, [pc, #256] @ (34147c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 3413f2 │ │ │ │ ldr r2, [pc, #244] @ (341480 ) │ │ │ │ adds r7, #140 @ 0x8c │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ bl 4515a0 │ │ │ │ cbz r0, 3413f2 │ │ │ │ add.w r0, r0, #4416 @ 0x1140 │ │ │ │ add.w r1, sp, #19 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ adds r0, #16 │ │ │ │ @@ -278116,30 +278115,30 @@ │ │ │ │ bl 340f8c │ │ │ │ cbz r0, 3413f2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ mov r2, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r1, [sp, #19] │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 43eed8 │ │ │ │ cbz r0, 3413f2 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ bl 446eb4 │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cbz r4, 3413f2 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbnz r0, 3413f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [pc, #140] @ (341484 ) │ │ │ │ ldr r3, [pc, #100] @ (34145c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -278175,29 +278174,29 @@ │ │ │ │ bne.w 34133c │ │ │ │ b.n 3413f2 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r1, #6] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #210 @ 0xd2 │ │ │ │ + adds r0, #242 @ 0xf2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r0, #164 @ 0xa4 │ │ │ │ + adds r0, #196 @ 0xc4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, pc, #64 @ (adr r4, 3414ac ) │ │ │ │ + add r4, pc, #192 @ (adr r4, 34152c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r4, #6 │ │ │ │ + cmp r4, #38 @ 0x26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, pc, #832 @ (adr r3, 3417b4 ) │ │ │ │ + add r3, pc, #960 @ (adr r3, 341834 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r5, #208 @ 0xd0 │ │ │ │ + movs r5, #240 @ 0xf0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldcl 0, cr0, [sl, #-348] @ 0xfffffea4 │ │ │ │ - vqadd.s8 q0, q6, │ │ │ │ - movs r6, #8 │ │ │ │ + ldcl 0, cr0, [sl, #-348]! @ 0xfffffea4 │ │ │ │ + vqadd.s32 q0, q6, │ │ │ │ + movs r6, #40 @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb r4, [r0, #1] │ │ │ │ lsls r1, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -278258,21 +278257,21 @@ │ │ │ │ 00341538 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7354e4 │ │ │ │ + bl 735514 │ │ │ │ ldr r1, [pc, #16] @ (341560 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7336cc │ │ │ │ + b.w 7336fc │ │ │ │ nop │ │ │ │ ldc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ │ │ │ │ 00341564 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -278288,53 +278287,53 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #80] @ (3415dc ) │ │ │ │ ldr r1, [pc, #84] @ (3415e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 734404 │ │ │ │ + bl 734434 │ │ │ │ ldr r2, [pc, #76] @ (3415e4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736d30 │ │ │ │ + bl 736d60 │ │ │ │ ldr r1, [pc, #68] @ (3415e8 ) │ │ │ │ ldr r0, [pc, #68] @ (3415ec ) │ │ │ │ ldr r3, [pc, #72] @ (3415f0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #72] @ (3415f4 ) │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r1 │ │ │ │ - bl 734404 │ │ │ │ + bl 734434 │ │ │ │ ldr r2, [pc, #52] @ (3415f8 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 736d30 │ │ │ │ + b.w 736d60 │ │ │ │ nop │ │ │ │ str??.w pc, [r7, #255]! │ │ │ │ - ssat r0, #24, lr, lsl #1 │ │ │ │ + ssat r0, #24, lr, asr #1 │ │ │ │ ldr.w pc, [r5, #4095] @ 0xfff │ │ │ │ - str r6, [r4, #76] @ 0x4c │ │ │ │ + str r6, [r0, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ssat r0, #24, r0, lsl #1 │ │ │ │ - movs r4, #8 │ │ │ │ + ssat r0, #24, r0, asr #1 │ │ │ │ + movs r4, #40 @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bl 1935ee │ │ │ │ bl 17d5f2 │ │ │ │ - @ instruction: 0xf3160057 │ │ │ │ - @ instruction: 0xf31e0057 │ │ │ │ + @ instruction: 0xf3360057 │ │ │ │ + @ instruction: 0xf33e0057 │ │ │ │ │ │ │ │ 003415fc : │ │ │ │ cbz r0, 341648 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -278376,27 +278375,27 @@ │ │ │ │ ldr r1, [pc, #44] @ (34168c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r0, pc, #744 @ (adr r0, 341970 ) │ │ │ │ + add r0, pc, #872 @ (adr r0, 3419f0 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subw r0, r8, #87 @ 0x57 │ │ │ │ - @ instruction: 0xf1860057 │ │ │ │ + movt r0, #32855 @ 0x8057 │ │ │ │ + sub.w r0, r6, #87 @ 0x57 │ │ │ │ │ │ │ │ 00341690 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #76] @ (3416ec ) │ │ │ │ @@ -278405,19 +278404,19 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7354e4 │ │ │ │ + bl 735514 │ │ │ │ ldr r1, [pc, #56] @ (3416f4 ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 7336cc │ │ │ │ + bl 7336fc │ │ │ │ ldr r2, [pc, #52] @ (3416f8 ) │ │ │ │ ldr r3, [pc, #40] @ (3416f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -278441,20 +278440,20 @@ │ │ │ │ bl 3b6fe │ │ │ │ │ │ │ │ 00341700 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 7354e4 │ │ │ │ + bl 735514 │ │ │ │ ldr r1, [pc, #12] @ (341720 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ - b.w 7336cc │ │ │ │ + b.w 7336fc │ │ │ │ ldr??.w pc, [r9, #4095] @ 0xfff │ │ │ │ │ │ │ │ 00341724 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -278468,19 +278467,19 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r6, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7354e4 │ │ │ │ + bl 735514 │ │ │ │ ldr r1, [pc, #152] @ (3417f0 ) │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, pc │ │ │ │ - bl 7336cc │ │ │ │ + bl 7336fc │ │ │ │ ldr r1, [pc, #144] @ (3417f4 ) │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ blx 28caa0 │ │ │ │ cbz r0, 3417b4 │ │ │ │ ldr.w fp, [pc, #136] @ 3417f8 │ │ │ │ @@ -278493,15 +278492,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrd r3, r2, [r0, #760] @ 0x2f8 │ │ │ │ adds r3, r4, r3 │ │ │ │ adc.w r2, r6, r2 │ │ │ │ cmp r9, r3 │ │ │ │ sbcs.w r1, r8, r2 │ │ │ │ ittt cs │ │ │ │ strdcs r4, r6, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -278533,19 +278532,19 @@ │ │ │ │ nop │ │ │ │ strb r4, [r7, #19] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bl 3357f2 │ │ │ │ bl fffb17f6 <__bss_end__@@Base+0xfec9d972> │ │ │ │ - movs r2, #28 │ │ │ │ + movs r2, #60 @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r2, #50 @ 0x32 │ │ │ │ + movs r2, #82 @ 0x52 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [sp, #600] @ 0x258 │ │ │ │ + ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ strb r0, [r0, #18] │ │ │ │ lsls r1, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -278650,50 +278649,50 @@ │ │ │ │ ldr r1, [pc, #72] @ (341954 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r4 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3418de │ │ │ │ ldr r3, [pc, #56] @ (341958 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #56] @ (34195c ) │ │ │ │ mov r7, r5 │ │ │ │ ldr r1, [pc, #56] @ (341960 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3418de │ │ │ │ ldr r3, [pc, #40] @ (341964 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (341968 ) │ │ │ │ ldr r0, [pc, #44] @ (34196c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r6, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - orrs.w r0, r0, #87 @ 0x57 │ │ │ │ - bic.w r0, r0, #87 @ 0x57 │ │ │ │ - ldr r6, [sp, #648] @ 0x288 │ │ │ │ + orns r0, r0, #87 @ 0x57 │ │ │ │ + orr.w r0, r0, #87 @ 0x57 │ │ │ │ + ldr r6, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - orrs.w r0, r4, #87 @ 0x57 │ │ │ │ - and.w r0, r2, #87 @ 0x57 │ │ │ │ - ldr r6, [sp, #544] @ 0x220 │ │ │ │ + orns r0, r4, #87 @ 0x57 │ │ │ │ + bic.w r0, r2, #87 @ 0x57 │ │ │ │ + ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vshr.s32 q8, , #18 │ │ │ │ - and.w r0, r0, #87 @ 0x57 │ │ │ │ + and.w r0, lr, #87 @ 0x57 │ │ │ │ + bic.w r0, r0, #87 @ 0x57 │ │ │ │ │ │ │ │ 00341970 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #772] @ (341c88 ) │ │ │ │ @@ -278887,15 +278886,15 @@ │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ ldr r1, [pc, #388] @ (341cd8 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r5, r4 │ │ │ │ blx 28b99c │ │ │ │ movs r0, #0 │ │ │ │ blx 28b99c │ │ │ │ ldr r2, [pc, #364] @ (341cdc ) │ │ │ │ ldr r3, [pc, #280] @ (341c8c ) │ │ │ │ @@ -278921,15 +278920,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 341b64 │ │ │ │ ldr r3, [pc, #308] @ (341cec ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ ldr r4, [pc, #308] @ (341cf0 ) │ │ │ │ ldr r1, [pc, #308] @ (341cf4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -278945,38 +278944,38 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #296] @ (341d00 ) │ │ │ │ adds r3, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28bfa0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 341b64 │ │ │ │ ldr r0, [pc, #276] @ (341d04 ) │ │ │ │ ldr.w r1, [r6, #1208] @ 0x4b8 │ │ │ │ add r0, pc │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ b.n 341a96 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #260] @ (341d08 ) │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #256] @ (341d0c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #256] @ (341d10 ) │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldrh r3, [r7, #2] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 341a0e │ │ │ │ ldr r3, [pc, #240] @ (341d14 ) │ │ │ │ movs r2, #19 │ │ │ │ ldr r1, [pc, #240] @ (341d18 ) │ │ │ │ ldr r0, [pc, #240] @ (341d1c ) │ │ │ │ @@ -279022,79 +279021,79 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r6, #10] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - mrc 0, 3, r0, cr6, cr7, {2} │ │ │ │ - vshr.s16 q8, , #6 │ │ │ │ - ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ + mrc 0, 4, r0, cr6, cr7, {2} │ │ │ │ + vshr.s32 q8, , #6 │ │ │ │ + ldr r5, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - mrc 0, 2, r0, cr14, cr7, {2} │ │ │ │ - vshr.s32 q0, , #30 │ │ │ │ - ldr r4, [sp, #896] @ 0x380 │ │ │ │ + mrc 0, 3, r0, cr14, cr7, {2} │ │ │ │ + vmov.i32 q8, #39 @ 0x00000027 │ │ │ │ + ldr r5, [sp, #0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - mcr 0, 2, r0, cr6, cr7, {2} │ │ │ │ - vqadd.s32 q8, q3, │ │ │ │ - ldr r4, [sp, #800] @ 0x320 │ │ │ │ + mcr 0, 3, r0, cr6, cr7, {2} │ │ │ │ + vmov.i32 q0, #103 @ 0x00000067 │ │ │ │ + ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - mcr 0, 1, r0, cr14, cr7, {2} │ │ │ │ - vqadd.s32 q0, q5, │ │ │ │ - ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ + mcr 0, 2, r0, cr14, cr7, {2} │ │ │ │ + vqadd.s8 q8, q5, │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - mrc 0, 0, r0, cr4, cr7, {2} │ │ │ │ - mcr 0, 7, r0, cr12, cr7, {2} │ │ │ │ + mrc 0, 1, r0, cr4, cr7, {2} │ │ │ │ + vqadd.s8 q0, q6, │ │ │ │ strb r2, [r2, #4] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r4, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - mcr 0, 3, r0, cr8, cr7, {2} │ │ │ │ - ldcl 0, cr0, [r6, #348] @ 0x15c │ │ │ │ + mcr 0, 4, r0, cr8, cr7, {2} │ │ │ │ + ldcl 0, cr0, [r6, #348]! @ 0x15c │ │ │ │ strb r2, [r1, #3] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r4, [sp, #160] @ 0xa0 │ │ │ │ + ldr r4, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - mrc 0, 1, r0, cr2, cr7, {2} │ │ │ │ - stc 0, cr0, [ip, #348] @ 0x15c │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ + mrc 0, 2, r0, cr2, cr7, {2} │ │ │ │ + stc 0, cr0, [ip, #348]! @ 0x15c │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - mrc 0, 0, r0, cr4, cr7, {2} │ │ │ │ - stcl 0, cr0, [lr, #-348]! @ 0xfffffea4 │ │ │ │ - ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ + mrc 0, 1, r0, cr4, cr7, {2} │ │ │ │ + stc 0, cr0, [lr, #348] @ 0x15c │ │ │ │ + ldr r4, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stcl 0, cr0, [ip, #348] @ 0x15c │ │ │ │ - ldcl 0, cr0, [r2, #-348] @ 0xfffffea4 │ │ │ │ - vqadd.s16 q8, q4, │ │ │ │ - ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ + stcl 0, cr0, [ip, #348]! @ 0x15c │ │ │ │ + ldcl 0, cr0, [r2, #-348]! @ 0xfffffea4 │ │ │ │ + vqadd.s64 q8, q4, │ │ │ │ + ldr r3, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stc 0, cr0, [r0, #-348]! @ 0xfffffea4 │ │ │ │ - vqadd.s16 q0, q3, │ │ │ │ - ldr r3, [sp, #632] @ 0x278 │ │ │ │ + stcl 0, cr0, [r0, #-348] @ 0xfffffea4 │ │ │ │ + vqadd.s64 q0, q3, │ │ │ │ + ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stc 0, cr0, [r4, #-348] @ 0xfffffea4 │ │ │ │ - stcl 0, cr0, [r8, #348] @ 0x15c │ │ │ │ - ldr r3, [sp, #552] @ 0x228 │ │ │ │ + stc 0, cr0, [r4, #-348]! @ 0xfffffea4 │ │ │ │ + stcl 0, cr0, [r8, #348]! @ 0x15c │ │ │ │ + ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldcl 0, cr0, [r0], #348 @ 0x15c │ │ │ │ - mrc 0, 7, r0, cr8, cr7, {2} │ │ │ │ - ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ + ldc 0, cr0, [r0, #-348] @ 0xfffffea4 │ │ │ │ + vqadd.s16 q0, q4, │ │ │ │ + ldr r3, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldcl 0, cr0, [ip], {87} @ 0x57 │ │ │ │ - mcr 0, 3, r0, cr4, cr7, {2} │ │ │ │ - ldr r3, [sp, #392] @ 0x188 │ │ │ │ + ldcl 0, cr0, [ip], #348 @ 0x15c │ │ │ │ + mcr 0, 4, r0, cr4, cr7, {2} │ │ │ │ + ldr r3, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stcl 0, cr0, [r8], {87} @ 0x57 │ │ │ │ - mrc 0, 3, r0, cr8, cr7, {2} │ │ │ │ - ldr r3, [sp, #312] @ 0x138 │ │ │ │ + stcl 0, cr0, [r8], #348 @ 0x15c │ │ │ │ + mrc 0, 4, r0, cr8, cr7, {2} │ │ │ │ + ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldc 0, cr0, [r4], #348 @ 0x15c │ │ │ │ - stcl 0, cr0, [ip, #-348]! @ 0xfffffea4 │ │ │ │ + ldcl 0, cr0, [r4], {87} @ 0x57 │ │ │ │ + stc 0, cr0, [ip, #348] @ 0x15c │ │ │ │ │ │ │ │ 00341d50 : │ │ │ │ add.w r3, r0, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #1200] @ 0x4b0 │ │ │ │ cbnz r3, 341d66 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -279125,17 +279124,17 @@ │ │ │ │ b.w 28b998 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #8] @ (341dbc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 878f00 │ │ │ │ + b.w 878f30 │ │ │ │ nop │ │ │ │ - strb r0, [r0, #15] │ │ │ │ + strb r0, [r4, #15] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r3, [pc, #16] @ (341dd4 ) │ │ │ │ ldr r2, [pc, #20] @ (341dd8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (341ddc ) │ │ │ │ @@ -279143,15 +279142,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ lsls r1, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #14] │ │ │ │ + strb r6, [r0, #15] │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -279266,15 +279265,15 @@ │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [r4, #-32] │ │ │ │ adds r5, #1 │ │ │ │ strd r6, r7, [r4, #-24] │ │ │ │ strd r6, r7, [r4, #-16] │ │ │ │ strb.w fp, [r4, #-8] │ │ │ │ - bl 878ccc │ │ │ │ + bl 878cfc │ │ │ │ mov r3, r4 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ cmp r5, sl │ │ │ │ str.w fp, [r3, #28]! │ │ │ │ str.w r3, [r4, #-40] │ │ │ │ bne.n 341f28 │ │ │ │ ldr.w r3, [r9, #3116] @ 0xc2c │ │ │ │ @@ -279670,23 +279669,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, #28] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #488] @ 0x1e8 │ │ │ │ + str r5, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [r7, #12] │ │ │ │ lsls r1, r5, #3 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (34238c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ cmp r2, #162 @ 0xa2 │ │ │ │ lsls r7, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -279695,25 +279694,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (34241c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #104] @ (342420 ) │ │ │ │ ldr r1, [pc, #104] @ (342424 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #88] @ (342428 ) │ │ │ │ ldr r2, [pc, #92] @ (34242c ) │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #88] @ (342430 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ @@ -279724,37 +279723,37 @@ │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ movw r2, #6629 @ 0x19e5 │ │ │ │ movt r2, #41251 @ 0xa123 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #52] @ (342438 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - str r4, [sp, #576] @ 0x240 │ │ │ │ + str r4, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r2, [r5, #120] @ 0x78 │ │ │ │ + str r2, [r1, #124] @ 0x7c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - push {r1, r3} │ │ │ │ + push {r1, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, r7, #1 │ │ │ │ + adds r2, r3, #2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, sp, #648 @ 0x288 │ │ │ │ + add r5, sp, #776 @ 0x308 │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsls r7, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa7ffff │ │ │ │ - b.n 342348 │ │ │ │ + b.n 342388 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #24 │ │ │ │ lsls r5, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -279766,26 +279765,26 @@ │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #40] @ (342480 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 33bff8 │ │ │ │ nop │ │ │ │ - str r3, [sp, #896] @ 0x380 │ │ │ │ + str r4, [sp, #0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bgt.n 342564 │ │ │ │ - lsls r7, r2, #1 │ │ │ │ bgt.n 3423a4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ + bgt.n 3423e4 │ │ │ │ + lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #312] @ (3425d0 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r5, [pc, #312] @ (3425d4 ) │ │ │ │ @@ -279801,28 +279800,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3425b4 │ │ │ │ ldr r2, [pc, #276] @ (3425e4 ) │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #272] @ (3425e8 ) │ │ │ │ add.w r7, r5, #15232 @ 0x3b80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 44ae30 │ │ │ │ add.w r3, r5, #12288 @ 0x3000 │ │ │ │ add.w r2, r8, #17920 @ 0x4600 │ │ │ │ add.w r8, r5, #16384 @ 0x4000 │ │ │ │ @@ -279861,22 +279860,22 @@ │ │ │ │ add r2, pc │ │ │ │ ldr.w r7, [r8, #2352] @ 0x930 │ │ │ │ add r6, pc │ │ │ │ add.w r8, r4, #84 @ 0x54 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r2 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 340a5c │ │ │ │ ldr r2, [pc, #104] @ (3425f4 ) │ │ │ │ ldr r3, [pc, #76] @ (3425dc ) │ │ │ │ @@ -279899,44 +279898,44 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #64] @ (3425fc ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 34258a │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ - str r3, [sp, #624] @ 0x270 │ │ │ │ + str r3, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r4, [r2, #120] @ 0x78 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - bgt.n 342624 │ │ │ │ + bgt.n 342664 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 342664 │ │ │ │ + bgt.n 3426a4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r7, #18 │ │ │ │ + asrs r6, r3, #19 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ble.n 342540 │ │ │ │ + ble.n 342580 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r0, #96] @ 0x60 │ │ │ │ + str r4, [r4, #96] @ 0x60 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - sxtb r2, r4 │ │ │ │ + uxth r2, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r6, [r5, #104] @ 0x68 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - b.n 3421c8 │ │ │ │ + b.n 342208 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 34218c │ │ │ │ + b.n 3421cc │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (342608 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ cmp r0, #98 @ 0x62 │ │ │ │ lsls r7, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -279945,15 +279944,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (342680 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 34265a │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -279970,20 +279969,20 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r2, [sp, #440] @ 0x1b8 │ │ │ │ + str r2, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 3421bc │ │ │ │ - lsls r7, r2, #1 │ │ │ │ b.n 3421fc │ │ │ │ lsls r7, r2, #1 │ │ │ │ + b.n 34223c │ │ │ │ + lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (34270c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #120] @ (342710 ) │ │ │ │ @@ -279991,39 +279990,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (342714 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #104] @ (342718 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (34271c ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #88] @ (342720 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [pc, #80] @ (342724 ) │ │ │ │ ldr r1, [pc, #84] @ (342728 ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r1, [pc, #68] @ (34272c ) │ │ │ │ ldr r2, [pc, #72] @ (342730 ) │ │ │ │ ldr r3, [pc, #72] @ (342734 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -280033,23 +280032,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #992] @ 0x3e0 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r2, #76] @ 0x4c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbz r2, 34271c │ │ │ │ + cbz r2, 342724 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r6 │ │ │ │ + lsrs r6, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r1 │ │ │ │ + lsrs r2, r5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #142 @ 0x8e │ │ │ │ lsls r7, r2, #3 │ │ │ │ asrs r0, r4, #13 │ │ │ │ lsls r5, r4, #3 │ │ │ │ @@ -280067,31 +280066,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (342780 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (342784 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #264] @ 0x108 │ │ │ │ + str r1, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 34206c │ │ │ │ + b.n 3420ac │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 3420a4 │ │ │ │ + b.n 3420e4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -280099,93 +280098,93 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (3427d4 ) │ │ │ │ ldr r1, [pc, #52] @ (3427d8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #960] @ 0x3c0 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 34201c │ │ │ │ + b.n 34205c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 342054 │ │ │ │ + b.n 342094 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 342818 │ │ │ │ ldr r2, [pc, #40] @ (34281c ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (342820 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 342920 │ │ │ │ nop │ │ │ │ - str r0, [sp, #632] @ 0x278 │ │ │ │ + str r0, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 342fc0 │ │ │ │ + b.n 343000 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 342ff8 │ │ │ │ + b.n 342038 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 342874 │ │ │ │ ldr r2, [pc, #60] @ (342878 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (34287c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r0, [sp, #344] @ 0x158 │ │ │ │ + str r0, [sp, #472] @ 0x1d8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 342f8c │ │ │ │ + b.n 342fcc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 342fc4 │ │ │ │ + b.n 343004 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -280230,15 +280229,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -280319,15 +280318,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -280879,19 +280878,19 @@ │ │ │ │ b.n 342baa │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 342c0e │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 342bd2 │ │ │ │ b.n 342d46 │ │ │ │ - b.n 34360c │ │ │ │ + b.n 34364c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r1, #40] @ 0x28 │ │ │ │ + ldrh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bgt.n 34308c │ │ │ │ + bgt.n 3430cc │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0034306c : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 343076 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -280934,15 +280933,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #408 @ 0x198 │ │ │ │ + add r2, sp, #536 @ 0x218 │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r4, r3, #0 │ │ │ │ lsls r7, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -281178,38 +281177,38 @@ │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #56] @ (343384 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ stc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - bls.n 343464 │ │ │ │ + bls.n 3432a4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bls.n 343404 │ │ │ │ + bls.n 343444 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r0, #60] @ 0x3c │ │ │ │ + strh r0, [r4, #60] @ 0x3c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bhi.n 343368 │ │ │ │ + bls.n 3433a8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bls.n 343390 │ │ │ │ + bls.n 3433d0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (343390 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ subs r6, r7, r6 │ │ │ │ lsls r7, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -281219,15 +281218,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3433fc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (343400 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #68] @ (343404 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ @@ -281243,19 +281242,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r5, #56] @ 0x38 │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bhi.n 3433d4 │ │ │ │ + bls.n 343414 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bhi.n 3433c0 │ │ │ │ + bhi.n 343400 │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r6, r0, r6 │ │ │ │ lsls r7, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -281265,15 +281264,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (34346c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #56] @ (343470 ) │ │ │ │ orr.w r1, r1, #32 │ │ │ │ ldr.w ip, [pc, #52] @ 343474 │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #48] @ (343478 ) │ │ │ │ @@ -281284,25 +281283,25 @@ │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ - strh r6, [r6, #52] @ 0x34 │ │ │ │ + b.w 72e2ac │ │ │ │ + strh r6, [r2, #54] @ 0x36 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrsb r4, [r5, r4] │ │ │ │ + ldrsb r4, [r1, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r3, pc, #552 @ (adr r3, 343698 ) │ │ │ │ + add r3, pc, #680 @ (adr r3, 343718 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, r0, r4 │ │ │ │ lsls r7, r2, #3 │ │ │ │ vmaxnm.f32 , , │ │ │ │ - bhi.n 34355c │ │ │ │ + bhi.n 34339c │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r0, r6, #31 │ │ │ │ lsls r5, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -281311,54 +281310,54 @@ │ │ │ │ ldr r2, [pc, #44] @ (3434c4 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #44] @ (3434c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r7, #48] @ 0x30 │ │ │ │ + strh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bhi.n 3434c8 │ │ │ │ + bhi.n 343508 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 3434b0 │ │ │ │ + bhi.n 3434f0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 343504 │ │ │ │ ldr r2, [pc, #36] @ (343508 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #36] @ (34350c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrd r0, r1, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 343288 │ │ │ │ nop │ │ │ │ - strh r2, [r6, #46] @ 0x2e │ │ │ │ + strh r2, [r2, #48] @ 0x30 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvc.n 343474 │ │ │ │ + bvc.n 3434b4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 34345c │ │ │ │ + bvc.n 34349c │ │ │ │ lsls r7, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ ldrd r5, r8, [sp, #28] │ │ │ │ @@ -289438,27 +289437,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (348c18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #6] │ │ │ │ + strh r4, [r2, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -289616,15 +289615,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (348df4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -289633,25 +289632,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (348e98 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #124] @ (348e9c ) │ │ │ │ ldr r1, [pc, #124] @ (348ea0 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #108] @ (348ea4 ) │ │ │ │ ldr r3, [pc, #112] @ (348ea8 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -289669,42 +289668,42 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #224 @ 0xe0 │ │ │ │ + cmp r5, #0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stc2l 0, cr0, [r2, #-340] @ 0xfffffeac │ │ │ │ - ldr r1, [pc, #648] @ (349124 ) │ │ │ │ + stc2l 0, cr0, [r2, #-340]! @ 0xfffffeac │ │ │ │ + ldr r1, [pc, #776] @ (3491a4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sxth r2, r2 │ │ │ │ + sxth r2, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - orrs r2, r7 │ │ │ │ + muls r2, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - ldrb r4, [r2, #27] │ │ │ │ + ldrb r4, [r6, #27] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmia r1!, {r7} │ │ │ │ lsls r6, r2, #3 │ │ │ │ - ldrb r6, [r1, #27] │ │ │ │ + ldrb r6, [r5, #27] │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r6, sp, #688 @ 0x2b0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -289817,15 +289816,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 348ef0 │ │ │ │ ldr r0, [pc, #764] @ (3492dc ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 348ef0 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -290000,15 +289999,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (3492d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 348ee0 │ │ │ │ ldr r0, [pc, #304] @ (3492e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 348ee0 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -290051,15 +290050,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (3492d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 348ee0 │ │ │ │ ldr r0, [pc, #172] @ (3492e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 348ee0 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 34925e │ │ │ │ bhi.n 349194 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 34925e │ │ │ │ bhi.n 3492c4 │ │ │ │ @@ -290099,15 +290098,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (3492d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 348ee0 │ │ │ │ ldr r0, [pc, #56] @ (3492e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 348ee0 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 348ee6 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -290117,21 +290116,21 @@ │ │ │ │ stc2l 0, cr0, [r4, #-928]! @ 0xfffffc60 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #23] │ │ │ │ + ldrb r2, [r4, #23] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r2, #14] │ │ │ │ + ldrb r6, [r6, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r5, #12] │ │ │ │ + ldrb r4, [r1, #13] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r2, #11] │ │ │ │ + ldrb r6, [r6, #11] │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 34947e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ @@ -290588,34 +290587,34 @@ │ │ │ │ ldr r0, [pc, #44] @ (349804 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3496ba │ │ │ │ ldr r0, [pc, #44] @ (349810 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3496ba │ │ │ │ ldr r0, [pc, #36] @ (349814 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3496aa │ │ │ │ nop │ │ │ │ @ instruction: 0xf5ea00e8 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #24] │ │ │ │ + strb r4, [r5, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r3, #23] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ @@ -290735,23 +290734,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (34999c ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 349958 │ │ │ │ ldr r0, [pc, #24] @ (3499a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 349958 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 349640 │ │ │ │ b.n 34995a │ │ │ │ @ instruction: 0xf36400e8 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #18] │ │ │ │ + strb r4, [r6, #18] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd r5, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 3499f0 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r4, #0 │ │ │ │ @@ -291340,25 +291339,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (34a044 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, r4, r3 │ │ │ │ + subs r2, r0, r4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ + ldr r4, [r1, #100] @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r0, #100] @ 0x64 │ │ │ │ + ldr r0, [r4, #100] @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, r1, r3 │ │ │ │ + subs r6, r5, r3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r0, [r3, #96] @ 0x60 │ │ │ │ + ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r0, #100] @ 0x64 │ │ │ │ + ldr r4, [r4, #100] @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ @@ -297316,15 +297315,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (34e284 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 34e22e │ │ │ │ ldr r0, [pc, #96] @ (34e288 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -297336,15 +297335,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (34e284 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 34e22e │ │ │ │ ldr r0, [pc, #48] @ (34e28c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 34e22e │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -297354,17 +297353,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add r2, sp, #440 @ 0x1b8 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #96 @ 0x60 │ │ │ │ + cmp r4, #128 @ 0x80 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r4, #44 @ 0x2c │ │ │ │ + cmp r4, #76 @ 0x4c │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (34e3a0 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -321387,15 +321386,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 35f140 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 35e650 │ │ │ │ ldr.w r0, [pc, #2412] @ 35f144 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 35e650 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 35e672 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 35f148 │ │ │ │ @@ -321457,15 +321456,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 35eb72 │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -321477,15 +321476,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 35f140 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 35e650 │ │ │ │ ldr.w r0, [pc, #2152] @ 35f154 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 35e650 │ │ │ │ movs r3, #3 │ │ │ │ b.n 35e754 │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 35eaf2 │ │ │ │ ldr.w r3, [pc, #2132] @ 35f158 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -321549,47 +321548,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 35ea46 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -321648,15 +321647,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 35f140 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 35e650 │ │ │ │ ldr.w r0, [pc, #1668] @ 35f16c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 35e650 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 35ee4c │ │ │ │ ldr.w r1, [pc, #1652] @ 35f170 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -321871,15 +321870,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (35f190 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 35e73e │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 35efe0 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -321927,15 +321926,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (35f140 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 35e650 │ │ │ │ ldr r0, [pc, #836] @ (35f1a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 35e650 │ │ │ │ ldr r0, [pc, #828] @ (35f1a4 ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1780] @ 0x6f4 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -322064,15 +322063,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 35ec96 │ │ │ │ b.w 35e7ec │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 35ea5a │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -322098,15 +322097,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 35ea72 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2c8978 │ │ │ │ @@ -322175,33 +322174,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 35f418 │ │ │ │ lsls r0, r7, #3 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ lsls r5, r2, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #50 @ 0x32 │ │ │ │ + cmp r0, #82 @ 0x52 │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r4, pc, #264 @ (adr r4, 35f254 ) │ │ │ │ lsls r7, r4, #3 │ │ │ │ b.n 35f288 │ │ │ │ lsls r0, r7, #3 │ │ │ │ str r2, [r4, #116] @ 0x74 │ │ │ │ lsls r5, r2, #3 │ │ │ │ - movs r6, #78 @ 0x4e │ │ │ │ + movs r6, #110 @ 0x6e │ │ │ │ lsls r6, r2, #1 │ │ │ │ svc 250 @ 0xfa │ │ │ │ lsls r0, r7, #3 │ │ │ │ str r0, [r0, #108] @ 0x6c │ │ │ │ lsls r5, r2, #3 │ │ │ │ bpl.n 35f076 │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ vsra.u32 q13, q15, #2 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - movs r4, #126 @ 0x7e │ │ │ │ + movs r4, #158 @ 0x9e │ │ │ │ lsls r6, r2, #1 │ │ │ │ udf #6 │ │ │ │ lsls r0, r7, #3 │ │ │ │ str r2, [r0, #76] @ 0x4c │ │ │ │ lsls r5, r2, #3 │ │ │ │ add r0, pc, #640 @ (adr r0, 35f3fc ) │ │ │ │ lsls r7, r4, #3 │ │ │ │ @@ -322211,33 +322210,33 @@ │ │ │ │ lsls r5, r2, #3 │ │ │ │ ldr r7, [sp, #592] @ 0x250 │ │ │ │ lsls r7, r4, #3 │ │ │ │ str r0, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r2, #3 │ │ │ │ asrs r0, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #10 │ │ │ │ + movs r1, #42 @ 0x2a │ │ │ │ lsls r6, r2, #1 │ │ │ │ bge.n 35f17c │ │ │ │ lsls r0, r7, #3 │ │ │ │ str r2, [r7, #24] │ │ │ │ lsls r5, r2, #3 │ │ │ │ str r2, [r4, #24] │ │ │ │ lsls r5, r2, #3 │ │ │ │ - movs r1, #66 @ 0x42 │ │ │ │ + movs r1, #98 @ 0x62 │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r2, [r6, #20] │ │ │ │ lsls r5, r2, #3 │ │ │ │ str r2, [r0, #12] │ │ │ │ lsls r5, r2, #3 │ │ │ │ - ldmia r1!, {r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r2, r4, #4 │ │ │ │ + adds r2, r0, #5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r2, r0, #3 │ │ │ │ + subs r2, r4, #3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (35f3a8 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -322308,15 +322307,15 @@ │ │ │ │ bpl.n 35f28c │ │ │ │ ldr r0, [pc, #324] @ (35f3b4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r1, [pc, #312] @ (35f3b8 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -322367,15 +322366,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 35f1e4 │ │ │ │ ldr r0, [pc, #180] @ (35f3c0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 35f1e4 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 35f360 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -322424,21 +322423,21 @@ │ │ │ │ nop │ │ │ │ ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r7, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, #7 │ │ │ │ + subs r6, r3, #0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #336] @ (35f510 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r6, #4 │ │ │ │ + adds r2, r2, #5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (35f540 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -322502,29 +322501,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35f3e6 │ │ │ │ ldr r0, [pc, #248] @ (35f550 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35f3e6 │ │ │ │ ldr r2, [pc, #232] @ (35f54c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 35f430 │ │ │ │ ldr r0, [pc, #228] @ (35f554 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 35f1b8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -322621,17 +322620,17 @@ │ │ │ │ lsls r7, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, r6 │ │ │ │ + adds r0, r7, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, r6, #0 │ │ │ │ + adds r2, r2, #1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -322765,15 +322764,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 35f6c2 │ │ │ │ ldr r0, [pc, #180] @ (35f798 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -322824,15 +322823,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #920] @ 0x398 │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, r7 │ │ │ │ + subs r4, r2, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 35fd84 │ │ │ │ @@ -323254,15 +323253,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 35f7c6 │ │ │ │ ldr r0, [pc, #520] @ (35fd90 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -323370,15 +323369,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35f7ea │ │ │ │ ldr r0, [pc, #188] @ (35fda0 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 35f7ea │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 35f9d2 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -323429,23 +323428,23 @@ │ │ │ │ b.n 35f7c6 │ │ │ │ str r4, [sp, #536] @ 0x218 │ │ │ │ lsls r7, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #22 │ │ │ │ + asrs r2, r2, #23 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r4, r4, #20 │ │ │ │ + asrs r4, r0, #21 │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r4, [r4, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #16 │ │ │ │ + asrs r6, r0, #17 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 35fdbc │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -323694,27 +323693,27 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r1, r5} │ │ │ │ lsls r0, r7, #3 │ │ │ │ str r6, [r2, r5] │ │ │ │ lsls r5, r2, #3 │ │ │ │ - asrs r6, r2, #12 │ │ │ │ + asrs r6, r6, #12 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r4, r5, #11 │ │ │ │ + asrs r4, r1, #12 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r0, r6, #11 │ │ │ │ + asrs r0, r2, #12 │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r2, [r6, r1] │ │ │ │ lsls r5, r2, #3 │ │ │ │ - asrs r6, r4, #9 │ │ │ │ + asrs r6, r0, #10 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r6, r0, #9 │ │ │ │ + asrs r6, r4, #9 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r4, r7, #8 │ │ │ │ + asrs r4, r3, #9 │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 3603e2 │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ @@ -323732,26 +323731,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #340] @ (360264 ) │ │ │ │ ldr r1, [pc, #344] @ (360268 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -323794,15 +323793,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (360270 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 2c8a80 │ │ │ │ vldr d7, [pc, #152] @ 360250 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -323842,45 +323841,45 @@ │ │ │ │ ldr r4, [pc, #84] @ (360278 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #21 │ │ │ │ + lsrs r6, r5, #21 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - rev r0, r0 │ │ │ │ + rev r0, r4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bhi.n 360354 │ │ │ │ + bhi.n 360194 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r7, #36 @ 0x24 │ │ │ │ + subs r7, #68 @ 0x44 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - beq.n 360304 │ │ │ │ + beq.n 360344 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r7, #12] │ │ │ │ + ldrh r0, [r3, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 3602a4 │ │ │ │ + bvs.n 3602e4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r6, r4, #1 │ │ │ │ + asrs r6, r0, #2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r2, r4, #31 │ │ │ │ + asrs r2, r0, #32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #0 │ │ │ │ ble.w 36043a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ subs r3, #1 │ │ │ │ @@ -325051,20 +325050,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3611d4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ bxns sl │ │ │ │ lsls r5, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #444] @ (3613a4 ) │ │ │ │ @@ -325517,15 +325516,15 @@ │ │ │ │ ldr r2, [pc, #64] @ (361718 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (36171c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #52] @ (361720 ) │ │ │ │ ldr.w ip, [pc, #56] @ 361724 │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #52] @ (361728 ) │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -325533,20 +325532,20 @@ │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ - add r4, pc, #696 @ (adr r4, 3619d0 ) │ │ │ │ + b.w 72e2ac │ │ │ │ + add r4, pc, #824 @ (adr r4, 361a50 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strb r0, [r7, #17] │ │ │ │ + strb r0, [r3, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ tst r4, r3 │ │ │ │ lsls r5, r2, #3 │ │ │ │ lsls r1, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #110 @ 0x6e │ │ │ │ lsls r3, r4, #3 │ │ │ │ @@ -325650,24 +325649,24 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.n 36184a │ │ │ │ movs r0, #0 │ │ │ │ b.n 3617be │ │ │ │ ldr r0, [pc, #24] @ (361864 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 361846 │ │ │ │ nop │ │ │ │ strb r0, [r1, #19] │ │ │ │ lsls r7, r4, #3 │ │ │ │ asrs r6, r6 │ │ │ │ lsls r5, r2, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbba0055 │ │ │ │ + @ instruction: 0xfbda0055 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r9, [pc, #260] @ 361980 │ │ │ │ sub sp, #16 │ │ │ │ ldr r7, [pc, #260] @ (361984 ) │ │ │ │ @@ -325678,25 +325677,25 @@ │ │ │ │ mov sl, r1 │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r2, r5, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #236] @ (36198c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #236] @ (361990 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r4, #2576] @ 0xa10 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 361946 │ │ │ │ vldr d7, [pc, #184] @ 361978 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [pc, #208] @ (361994 ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -325722,15 +325721,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, r0 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ ldr r1, [pc, #140] @ (36199c ) │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [r4, #972] @ 0x3cc │ │ │ │ bl 32b598 │ │ │ │ mov r3, r4 │ │ │ │ @@ -325750,43 +325749,43 @@ │ │ │ │ ldr r2, [pc, #88] @ (3619a0 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfba00055 │ │ │ │ - @ instruction: 0xfbb20055 │ │ │ │ - add r2, pc, #1016 @ (adr r2, 361d84 ) │ │ │ │ + @ instruction: 0xfbc00055 │ │ │ │ + @ instruction: 0xfbd20055 │ │ │ │ + add r3, pc, #120 @ (adr r3, 361a04 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r0, #154 @ 0x9a │ │ │ │ + movs r0, #186 @ 0xba │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r0, #174 @ 0xae │ │ │ │ + movs r0, #206 @ 0xce │ │ │ │ lsls r5, r2, #1 │ │ │ │ eors r0, r0 │ │ │ │ lsls r5, r2, #3 │ │ │ │ lsls r3, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ strb.w pc, [r5, #4095] @ 0xfff │ │ │ │ - @ instruction: 0xfaf00055 │ │ │ │ + @ instruction: 0xfb100055 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 3619ba │ │ │ │ subs r2, #4 │ │ │ │ ldr.w r0, [r2, #4]! │ │ │ │ subs r3, #1 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ str.w r0, [r1], #4 │ │ │ │ @@ -325806,90 +325805,90 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #52] @ (361a14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #680 @ (adr r1, 361cb8 ) │ │ │ │ + add r1, pc, #808 @ (adr r1, 361d38 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xfa400055 │ │ │ │ - @ instruction: 0xfa520055 │ │ │ │ + @ instruction: 0xfa600055 │ │ │ │ + @ instruction: 0xfa720055 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 361a60 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (361a64 ) │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #52] @ (361a68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #344 @ (adr r1, 361bbc ) │ │ │ │ + add r1, pc, #472 @ (adr r1, 361c3c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9ec0055 │ │ │ │ - ldr??.w r0, [lr, #85] @ 0x55 │ │ │ │ + @ instruction: 0xfa0c0055 │ │ │ │ + @ instruction: 0xfa1e0055 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 361ab4 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (361ab8 ) │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #52] @ (361abc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #8 @ (adr r1, 361ac0 ) │ │ │ │ + add r1, pc, #136 @ (adr r1, 361b40 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrsb.w r0, [r8, #85] @ 0x55 │ │ │ │ - vld1.8 @ instruction: 0xf9aa0055 │ │ │ │ + ldrsh.w r0, [r8, #85] @ 0x55 │ │ │ │ + vst1.8 @ instruction: 0xf9ca0055 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 361afa │ │ │ │ subs r2, #4 │ │ │ │ push {lr} │ │ │ │ ldr.w r0, [r2, #4]! │ │ │ │ subs r3, #1 │ │ │ │ and.w lr, r0, #65280 @ 0xff00 │ │ │ │ @@ -325944,30 +325943,30 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ ldr.w r5, [r4, #972] @ 0x3cc │ │ │ │ orr.w r3, r3, #12 │ │ │ │ str.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 88ee6c │ │ │ │ + bl 88ee9c │ │ │ │ ldr.w r0, [r4, #2572] @ 0xa0c │ │ │ │ ldrd r1, r3, [r4, #1008] @ 0x3f0 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 361ba6 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ movs r1, #1 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -326071,26 +326070,26 @@ │ │ │ │ bic.w r1, r3, r1 │ │ │ │ str.w r1, [r4, #1008] @ 0x3f0 │ │ │ │ ands r1, r2 │ │ │ │ beq.n 361cd8 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r3, [pc, #320] @ (361e24 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 361cb0 │ │ │ │ ldr r0, [pc, #312] @ (361e28 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ and.w r3, r1, #252 @ 0xfc │ │ │ │ ldr.w r0, [r4, #1016] @ 0x3f8 │ │ │ │ adds r3, #4 │ │ │ │ str.w r1, [r4, #980] @ 0x3d4 │ │ │ │ ldr.w r2, [r4, #1020] @ 0x3fc │ │ │ │ lsls r1, r3, #2 │ │ │ │ cmp r1, r0 │ │ │ │ @@ -326139,15 +326138,15 @@ │ │ │ │ bics r3, r1 │ │ │ │ str.w r1, [r4, #996] @ 0x3e4 │ │ │ │ str.w r2, [r4, #1024] @ 0x400 │ │ │ │ beq.n 361dee │ │ │ │ ldr.w r0, [r4, #972] @ 0x3cc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88eb84 │ │ │ │ + b.w 88ebb4 │ │ │ │ orr.w r1, sl, r7, lsl #16 │ │ │ │ orr.w r1, r1, r8, lsl #8 │ │ │ │ str r1, [r2, #0] │ │ │ │ b.n 361caa │ │ │ │ and.w r1, r1, #224 @ 0xe0 │ │ │ │ mov.w r0, r8, lsr #5 │ │ │ │ orr.w r1, r1, sl, lsr #6 │ │ │ │ @@ -326166,61 +326165,61 @@ │ │ │ │ ldrd r1, r2, [sp, #4] │ │ │ │ b.n 361d22 │ │ │ │ ldrd r1, r2, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #968] @ 0x3c8 │ │ │ │ bl 2c8d68 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #972] @ 0x3cc │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movw r2, #20522 @ 0x502a │ │ │ │ movt r2, #254 @ 0xfe │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ nop │ │ │ │ strb r2, [r4, #1] │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf77a0055 │ │ │ │ + @ instruction: 0xf79a0055 │ │ │ │ ldr r0, [pc, #4] @ (361e34 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ subs r4, #210 @ 0xd2 │ │ │ │ lsls r5, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 72f284 │ │ │ │ + bl 72f2b4 │ │ │ │ ldr.w ip, [pc, #36] @ 361e74 │ │ │ │ ldr r2, [pc, #36] @ (361e78 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (361e7c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #24] @ (361e80 ) │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 383870 │ │ │ │ - ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r1, [pc, #80] @ (361ecc ) │ │ │ │ + ldr r1, [pc, #208] @ (361f4c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf69a0055 │ │ │ │ - stc 0, cr0, [r0, #340] @ 0x154 │ │ │ │ + @ instruction: 0xf6ba0055 │ │ │ │ + stc 0, cr0, [r0, #340]! @ 0x154 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (361f04 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #112] @ (361f08 ) │ │ │ │ @@ -326228,38 +326227,38 @@ │ │ │ │ ldr r1, [pc, #112] @ (361f0c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #96] @ (361f10 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (361f14 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #80] @ (361f18 ) │ │ │ │ ldr r0, [pc, #80] @ (361f1c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #80] @ (361f20 ) │ │ │ │ add r0, pc │ │ │ │ strd r1, r0, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #76] @ (361f24 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r3, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [pc, #68] @ (361f28 ) │ │ │ │ ldr r2, [pc, #68] @ (361f2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -326267,23 +326266,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r5, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [r6, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r2, 361f14 │ │ │ │ + cbnz r2, 361f1c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [pc, #728] @ (3621ec ) │ │ │ │ + ldr r0, [pc, #856] @ (36226c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #808] @ (362240 ) │ │ │ │ + ldr r0, [pc, #936] @ (3622c0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -326302,31 +326301,31 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #56] @ (361f84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ str.w r3, [r0, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #536] @ 0x218 │ │ │ │ + ldr r4, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs.w r0, r0, #13959168 @ 0xd50000 │ │ │ │ - rsb r0, r6, #13959168 @ 0xd50000 │ │ │ │ + rsbs r0, r0, #13959168 @ 0xd50000 │ │ │ │ + @ instruction: 0xf5e60055 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 361ff4 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -326334,15 +326333,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (361ffc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 361fda │ │ │ │ bls.n 361fde │ │ │ │ subs r0, r4, #3 │ │ │ │ cmp r0, #1 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ it ls │ │ │ │ @@ -326360,33 +326359,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adcs.w r0, r8, #13959168 @ 0xd50000 │ │ │ │ - sbc.w r0, lr, #13959168 @ 0xd50000 │ │ │ │ + sbcs.w r0, r8, #13959168 @ 0xd50000 │ │ │ │ + @ instruction: 0xf58e0055 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #148] @ 3620a4 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #144] @ (3620a8 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #144] @ (3620ac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r1, [r0, #104] @ 0x68 │ │ │ │ ldr r4, [pc, #128] @ (3620b0 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #27 │ │ │ │ add r4, pc │ │ │ │ it eq │ │ │ │ moveq r2, #176 @ 0xb0 │ │ │ │ @@ -326428,32 +326427,32 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 362060 │ │ │ │ ldr r0, [pc, #48] @ (3620c0 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrb.w r1, [r3, #104] @ 0x68 │ │ │ │ b.n 362060 │ │ │ │ - ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r3, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf4e00055 │ │ │ │ - @ instruction: 0xf4f60055 │ │ │ │ + add.w r0, r0, #13959168 @ 0xd50000 │ │ │ │ + adds.w r0, r6, #13959168 @ 0xd50000 │ │ │ │ ldr r0, [r1, #64] @ 0x40 │ │ │ │ lsls r7, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, lr, #13959168 @ 0xd50000 │ │ │ │ + @ instruction: 0xf4ae0055 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #300] @ 362200 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #296] @ (362204 ) │ │ │ │ @@ -326461,15 +326460,15 @@ │ │ │ │ ldr r1, [pc, #296] @ (362208 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r2, [r0, #105] @ 0x69 │ │ │ │ ldr r4, [pc, #276] @ (36220c ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 362180 │ │ │ │ ldrb.w r1, [r0, #104] @ 0x68 │ │ │ │ @@ -326515,15 +326514,15 @@ │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 3621d6 │ │ │ │ ldr r1, [pc, #176] @ (36221c ) │ │ │ │ ldr r0, [pc, #180] @ (362220 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb.w r1, [r3, #104] @ 0x68 │ │ │ │ mov r2, r1 │ │ │ │ b.n 362112 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r6, [r0, #104] @ 0x68 │ │ │ │ strb.w r2, [r0, #105] @ 0x69 │ │ │ │ @@ -326549,15 +326548,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3621d6 │ │ │ │ ldr r1, [pc, #100] @ (362224 ) │ │ │ │ ldr r0, [pc, #100] @ (362228 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb.w r1, [r3, #104] @ 0x68 │ │ │ │ mov r2, r1 │ │ │ │ b.n 362112 │ │ │ │ ldr r2, [pc, #84] @ (36222c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -326567,47 +326566,47 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3621fc │ │ │ │ ldr r0, [pc, #68] @ (362230 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb.w r2, [r3, #104] @ 0x68 │ │ │ │ b.n 362118 │ │ │ │ mov r2, r1 │ │ │ │ b.n 362118 │ │ │ │ - ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bic.w r0, r0, #13959168 @ 0xd50000 │ │ │ │ - bics.w r0, r0, #13959168 @ 0xd50000 │ │ │ │ + orr.w r0, r0, #13959168 @ 0xd50000 │ │ │ │ + orrs.w r0, r0, #13959168 @ 0xd50000 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ lsls r7, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3e00055 │ │ │ │ - @ instruction: 0xf3e00055 │ │ │ │ - usat r0, #21, lr, asr #1 │ │ │ │ - usat r0, #21, sl, lsl #1 │ │ │ │ + and.w r0, r0, #13959168 @ 0xd50000 │ │ │ │ + and.w r0, r0, #13959168 @ 0xd50000 │ │ │ │ + ubfx r0, lr, #1, #22 │ │ │ │ + usat r0, #21, sl, asr #1 │ │ │ │ asrs r4, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - usat r0, #21, sl, lsl #1 │ │ │ │ + usat r0, #21, sl, asr #1 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (362248 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ subs r1, #50 @ 0x32 │ │ │ │ lsls r5, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -326616,15 +326615,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #992] @ (362648 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r4, [pc, #980] @ (36264c ) │ │ │ │ ldr.w r3, [r0, #140] @ 0x8c │ │ │ │ add r4, pc │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 36258c │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 3622c8 │ │ │ │ @@ -327061,24 +327060,24 @@ │ │ │ │ lsls r2, r5, #4 │ │ │ │ and.w r3, r3, #15 │ │ │ │ uxtb r2, r2 │ │ │ │ orrs r3, r2 │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ b.n 3622b4 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #616] @ 0x268 │ │ │ │ + ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf35e0055 │ │ │ │ - @ instruction: 0xf3740055 │ │ │ │ + @ instruction: 0xf37e0055 │ │ │ │ + @ instruction: 0xf3940055 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ lsls r7, r4, #3 │ │ │ │ - sbfx r0, r2, #1, #22 │ │ │ │ + bfi r0, r2, #1, #21 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r6, #85 @ 0x55 │ │ │ │ + orn r0, r6, #85 @ 0x55 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #44] @ (362698 ) │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ ldr.w ip, [pc, #44] @ 36269c │ │ │ │ @@ -327097,15 +327096,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ str r0, [r1, #92] @ 0x5c │ │ │ │ lsls r7, r4, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - vmov.i32 q8, #5 @ 0x00000005 │ │ │ │ + vshr.s32 q8, , #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (362718 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #100] @ (36271c ) │ │ │ │ @@ -327113,25 +327112,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (362720 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #84] @ (362724 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (362728 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #68] @ (36272c ) │ │ │ │ ldr r2, [pc, #72] @ (362730 ) │ │ │ │ ldr r3, [pc, #72] @ (362734 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [r0, #104] @ 0x68 │ │ │ │ @@ -327148,23 +327147,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r5, [sp, #272] @ 0x110 │ │ │ │ + str r5, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r2, [r2, #72] @ 0x48 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub sp, #456 @ 0x1c8 │ │ │ │ + cbz r2, 362728 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r2 │ │ │ │ + lsls r6, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r2, r5 │ │ │ │ + lsrs r2, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #130 @ 0x82 │ │ │ │ lsls r5, r2, #3 │ │ │ │ @@ -327414,30 +327413,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r3, #76] @ 0x4c │ │ │ │ lsls r7, r4, #3 │ │ │ │ str r2, [r6, #72] @ 0x48 │ │ │ │ lsls r7, r4, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [ip, #340]! @ 0x154 │ │ │ │ + mrc 0, 0, r0, cr12, cr5, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w ip, [pc, #108] @ 362a34 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ ldr r2, [pc, #104] @ (362a38 ) │ │ │ │ ldr r1, [pc, #108] @ (362a3c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 362a1a │ │ │ │ bls.n 3629fe │ │ │ │ subs r0, r4, #4 │ │ │ │ it ne │ │ │ │ movne.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ @@ -327464,33 +327463,33 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r2, [sp, #192] @ 0xc0 │ │ │ │ + str r2, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xebf60055 │ │ │ │ - stc 0, cr0, [r8], {85} @ 0x55 │ │ │ │ + ldc 0, cr0, [r6], {85} @ 0x55 │ │ │ │ + stc 0, cr0, [r8], #-340 @ 0xfffffeac │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #60] @ 362a90 │ │ │ │ ldr r2, [pc, #60] @ (362a94 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ ldr r1, [pc, #60] @ (362a98 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #48] @ (362a9c ) │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ @@ -327498,18 +327497,18 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov.w r1, #384 @ 0x180 │ │ │ │ str r0, [r3, #104] @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c8d68 │ │ │ │ - str r1, [sp, #664] @ 0x298 │ │ │ │ + str r1, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - sbc.w r0, ip, r5, lsr #1 │ │ │ │ - sbcs.w r0, lr, r5, lsr #1 │ │ │ │ + @ instruction: 0xeb8c0055 │ │ │ │ + @ instruction: 0xeb9e0055 │ │ │ │ adds r1, #4 │ │ │ │ lsls r5, r2, #3 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #172] @ 0xac │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -327549,15 +327548,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (362b14 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ adds r0, #246 @ 0xf6 │ │ │ │ lsls r5, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -327566,15 +327565,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r1, [pc, #1156] @ 362fb8 │ │ │ │ add r4, pc │ │ │ │ movs r3, #71 @ 0x47 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #180] @ 0xb4 │ │ │ │ ldr.w r4, [pc, #1136] @ 362fbc │ │ │ │ add r4, pc │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 362bb8 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -328057,23 +328056,23 @@ │ │ │ │ and.w r1, r1, #63 @ 0x3f │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ strd r3, r3, [r0, #160] @ 0xa0 │ │ │ │ it pl │ │ │ │ negpl r2, r1 │ │ │ │ str.w r2, [r0, #168] @ 0xa8 │ │ │ │ b.n 362f00 │ │ │ │ - str r0, [sp, #968] @ 0x3c8 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xeb840055 │ │ │ │ - @ instruction: 0xeb9a0055 │ │ │ │ + sub.w r0, r4, r5, lsr #1 │ │ │ │ + subs.w r0, sl, r5, lsr #1 │ │ │ │ str r0, [r6, #12] │ │ │ │ lsls r7, r4, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 362f40 │ │ │ │ + b.n 362f80 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (36303c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -328082,25 +328081,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (363044 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #84] @ (363048 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (36304c ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #68] @ (363050 ) │ │ │ │ ldr r3, [pc, #72] @ (363054 ) │ │ │ │ movs r1, #2 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -328115,23 +328114,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r1, #34] @ 0x22 │ │ │ │ + ldrh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r6, [r5, r5] │ │ │ │ + ldrh r6, [r1, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #824 @ (adr r7, 363380 ) │ │ │ │ + add r7, pc, #952 @ (adr r7, 363400 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r5, r4] │ │ │ │ + strh r6, [r1, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r0, r5] │ │ │ │ + strh r2, [r4, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb03ffff │ │ │ │ cmp r3, #232 @ 0xe8 │ │ │ │ lsls r5, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -328145,24 +328144,24 @@ │ │ │ │ ldr r1, [pc, #108] @ (3630e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #92] @ (3630e4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (3630e8 ) │ │ │ │ movs r3, #71 @ 0x47 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #80] @ (3630ec ) │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #79 @ 0x4f │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r0, #63 @ 0x3f │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ @@ -328178,23 +328177,23 @@ │ │ │ │ ldr r1, [pc, #40] @ (3630f0 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32b598 │ │ │ │ - ldrh r4, [r6, #28] │ │ │ │ + ldrh r4, [r2, #30] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r2, [r3, r3] │ │ │ │ + ldrh r2, [r7, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #232 @ (adr r7, 3631cc ) │ │ │ │ + add r7, pc, #360 @ (adr r7, 36324c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 362d48 │ │ │ │ + b.n 362d88 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 362d78 │ │ │ │ + b.n 362db8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ lsls r5, r2, #3 │ │ │ │ ldr??.w pc, [sp, #4095] @ 0xfff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -328490,21 +328489,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r4, r4] │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldrh r2, [r6, r3] │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ lsls r7, r4, #3 │ │ │ │ - b.n 362da0 │ │ │ │ + b.n 362de0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, r6] │ │ │ │ lsls r7, r4, #3 │ │ │ │ - b.n 362cc4 │ │ │ │ + b.n 362d04 │ │ │ │ lsls r5, r2, #1 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 363438 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 363426 │ │ │ │ movs r0, #0 │ │ │ │ @@ -328570,20 +328569,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3634e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ movs r7, #204 @ 0xcc │ │ │ │ lsls r5, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -328592,35 +328591,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (363584 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #116] @ (363588 ) │ │ │ │ ldr r1, [pc, #120] @ (36358c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #100] @ (363590 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (363594 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (363598 ) │ │ │ │ ldr r5, [pc, #76] @ (36359c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -328637,44 +328636,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r3, #58] @ 0x3a │ │ │ │ + strh r6, [r7, #58] @ 0x3a │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrsb r0, [r2, r1] │ │ │ │ + ldrsb r0, [r6, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #704 @ (adr r2, 363848 ) │ │ │ │ + add r2, pc, #832 @ (adr r2, 3638c8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r6, r3, #12 │ │ │ │ + lsrs r6, r7, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #280] @ 0x118 │ │ │ │ + ldr r4, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stcl 0, cr0, [r0, #-336] @ 0xfffffeb0 │ │ │ │ - stc 0, cr0, [r6, #-336]! @ 0xfffffeb0 │ │ │ │ + stcl 0, cr0, [r0, #-336]! @ 0xfffffeb0 │ │ │ │ + stcl 0, cr0, [r6, #-336] @ 0xfffffeb0 │ │ │ │ movs r7, #70 @ 0x46 │ │ │ │ lsls r5, r2, #3 │ │ │ │ ldrsb r4, [r4, r3] │ │ │ │ lsls r7, r4, #3 │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (3635b4 ) │ │ │ │ ldr r2, [pc, #16] @ (3635b8 ) │ │ │ │ ldr r1, [pc, #16] @ (3635bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 736778 │ │ │ │ + b.w 7367a8 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36394c │ │ │ │ + b.n 36398c │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 3635d8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -328789,52 +328788,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (363750 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #80] @ (363754 ) │ │ │ │ ldr r1, [pc, #80] @ (363758 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #64] @ (36375c ) │ │ │ │ ldr r3, [pc, #68] @ (363760 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (363764 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r1, [pc, #44] @ (363768 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72f5ec │ │ │ │ - strh r4, [r5, #42] @ 0x2a │ │ │ │ + b.w 72f61c │ │ │ │ + strh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strb r6, [r3, r1] │ │ │ │ + strb r6, [r7, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, pc, #760 @ (adr r0, 363a4c ) │ │ │ │ + add r0, pc, #888 @ (adr r0, 363acc ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r6, r5, #4 │ │ │ │ + lsrs r6, r1, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #344] @ 0x158 │ │ │ │ + ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r3, r1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ @@ -328850,73 +328849,73 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (3637f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #100] @ (3637f8 ) │ │ │ │ ldr r1, [pc, #100] @ (3637fc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #84] @ (363800 ) │ │ │ │ ldr r1, [pc, #88] @ (363804 ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (363808 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (36380c ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (363810 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (363814 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7367f8 │ │ │ │ + b.w 736828 │ │ │ │ nop │ │ │ │ - strh r4, [r3, #38] @ 0x26 │ │ │ │ + strh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r6, [r1, r7] │ │ │ │ + strh r6, [r5, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, pc, #184 @ (adr r0, 3638b0 ) │ │ │ │ + add r0, pc, #312 @ (adr r0, 363930 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r6, r3, #2 │ │ │ │ + lsrs r6, r7, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #800] @ 0x320 │ │ │ │ + ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #31 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - svc 210 @ 0xd2 │ │ │ │ + svc 242 @ 0xf2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - svc 150 @ 0x96 │ │ │ │ + svc 182 @ 0xb6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (363870 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -328926,41 +328925,41 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #52] @ (36387c ) │ │ │ │ ldr r1, [pc, #56] @ (363880 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r0, [r6, #32] │ │ │ │ + strh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r2, r0, #32 │ │ │ │ + lsrs r2, r4, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #168] @ 0xa8 │ │ │ │ + ldr r1, [sp, #296] @ 0x128 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 86 @ 0x56 │ │ │ │ + svc 118 @ 0x76 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 106 @ 0x6a │ │ │ │ + svc 138 @ 0x8a │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (3638dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -328968,42 +328967,42 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #72] @ (3638e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #56] @ (3638e8 ) │ │ │ │ ldr r1, [pc, #56] @ (3638ec ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r0, #30] │ │ │ │ + strh r4, [r4, #30] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r6, r2, #30 │ │ │ │ + lsls r6, r6, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #880] @ 0x370 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #236 @ 0xec │ │ │ │ + svc 12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 0 │ │ │ │ + svc 32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (36393c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -329011,37 +329010,37 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #60] @ (363944 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #44] @ (363948 ) │ │ │ │ ldr r1, [pc, #44] @ (36394c ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36bfdc │ │ │ │ nop │ │ │ │ - strh r0, [r3, #26] │ │ │ │ + strh r0, [r7, #26] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r2, r5, #28 │ │ │ │ + lsls r2, r1, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #320] @ 0x140 │ │ │ │ + ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #128 @ 0x80 │ │ │ │ + udf #160 @ 0xa0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #148 @ 0x94 │ │ │ │ + udf #180 @ 0xb4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 3639f4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -329049,15 +329048,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (3639fc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 2c8c34 │ │ │ │ @@ -329092,19 +329091,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 530564 │ │ │ │ nop │ │ │ │ - strh r6, [r6, #22] │ │ │ │ + strh r6, [r2, #24] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + udf #80 @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + udf #102 @ 0x66 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00363a00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -329212,19 +329211,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ lsls r5, r2, #3 │ │ │ │ - ble.n 363a60 │ │ │ │ + ble.n 363aa0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 363c28 │ │ │ │ + ble.n 363a68 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 363bb4 │ │ │ │ + ble.n 363bf4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (363c50 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -329235,15 +329234,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 363c5c │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 36c154 │ │ │ │ cbnz r0, 363b9a │ │ │ │ @@ -329261,15 +329260,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (363c64 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c8a80 │ │ │ │ ldr r3, [pc, #164] @ (363c68 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -329319,29 +329318,29 @@ │ │ │ │ b.w 443e88 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #8] │ │ │ │ + strh r6, [r4, #8] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bgt.n 363ce0 │ │ │ │ + bgt.n 363d20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bgt.n 363d08 │ │ │ │ + bgt.n 363d48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r0, [r0, r3] │ │ │ │ lsls r7, r4, #3 │ │ │ │ - ldr r7, [pc, #688] @ (363f14 ) │ │ │ │ + ldr r7, [pc, #816] @ (363f94 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ + ldr r4, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r0, [pc, #448] @ (363e2c ) │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 363cb4 │ │ │ │ + bgt.n 363cf4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (363da8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -329354,15 +329353,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (363db4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 36c154 │ │ │ │ cbnz r0, 363cca │ │ │ │ add sp, #28 │ │ │ │ @@ -329391,15 +329390,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (363db8 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (363dbc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c8a80 │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -329452,29 +329451,29 @@ │ │ │ │ b.w 443e88 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #31] │ │ │ │ + ldrb r0, [r7, #31] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - blt.n 363dc8 │ │ │ │ + blt.n 363e08 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 363df8 │ │ │ │ + blt.n 363e38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r7, [pc, #648] @ (364040 ) │ │ │ │ lsls r7, r4, #3 │ │ │ │ - ldr r6, [pc, #360] @ (363f24 ) │ │ │ │ + ldr r6, [pc, #488] @ (363fa4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r2, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r0, [pc, #448] @ (363f84 ) │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 363d38 │ │ │ │ + bge.n 363d78 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 363dfc │ │ │ │ cmp r1, #10 │ │ │ │ beq.n 363de8 │ │ │ │ cmp r1, #9 │ │ │ │ @@ -329541,15 +329540,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (363e7c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ subs r6, r2, #6 │ │ │ │ lsls r5, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (3640b8 ) │ │ │ │ @@ -329773,25 +329772,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (364164 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #116] @ (364168 ) │ │ │ │ ldr r1, [pc, #116] @ (36416c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #100] @ (364170 ) │ │ │ │ ldr r2, [pc, #104] @ (364174 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (364178 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -329806,38 +329805,38 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r4, [r2, #15] │ │ │ │ + ldrb r4, [r6, #15] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [pc, #440] @ (36431c ) │ │ │ │ + ldr r2, [pc, #568] @ (36439c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #824] @ 0x338 │ │ │ │ + str r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vqadd.u64 q0, q7, q2 │ │ │ │ - str r0, [sp, #408] @ 0x198 │ │ │ │ + vqadd.u16 q8, q7, q2 │ │ │ │ + str r0, [sp, #536] @ 0x218 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 364198 │ │ │ │ + bvc.n 3641d8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r2, r6, #3 │ │ │ │ lsls r5, r2, #3 │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #9 │ │ │ │ lsls r3, r4, #3 │ │ │ │ @@ -329852,45 +329851,45 @@ │ │ │ │ ldr r1, [pc, #76] @ (3641ec ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #60] @ (3641f0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (3641f4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (3641f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736778 │ │ │ │ + bl 7367a8 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r2, [r3, #12] │ │ │ │ + ldrb r2, [r7, #12] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - mrc2 0, 4, r0, cr4, cr4, {2} │ │ │ │ - ldrh r4, [r7, #60] @ 0x3c │ │ │ │ + mrc2 0, 5, r0, cr4, cr4, {2} │ │ │ │ + ldrh r4, [r3, #62] @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 364168 │ │ │ │ + bpl.n 3641a8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 364214 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -329934,15 +329933,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (364504 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -329977,15 +329976,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r2, r8, #116 @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c8a80 │ │ │ │ ldr r3, [pc, #520] @ (364518 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -330064,24 +330063,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (364538 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ - bl 72f284 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72f2b4 │ │ │ │ ldr r2, [pc, #328] @ (36453c ) │ │ │ │ ldr r1, [pc, #332] @ (364540 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ bl 442704 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 364488 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -330095,15 +330094,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (364544 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -330111,15 +330110,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (364548 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -330163,59 +330162,59 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #9] │ │ │ │ + ldrb r4, [r5, #9] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bpl.n 3644a4 │ │ │ │ + bpl.n 3644e4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #768] @ 0x300 │ │ │ │ + ldr r0, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r1, [pc, #704] @ (3647c8 ) │ │ │ │ lsls r7, r4, #3 │ │ │ │ subs r6, r3, r4 │ │ │ │ lsls r5, r2, #3 │ │ │ │ - ldrb r6, [r1, #7] │ │ │ │ + ldrb r6, [r5, #7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r0, [pc, #392] @ (36469c ) │ │ │ │ + ldr r0, [pc, #520] @ (36471c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #784] @ 0x310 │ │ │ │ + str r4, [sp, #912] @ 0x390 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r5, [pc, #176] @ (3645cc ) │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 36443c │ │ │ │ + bpl.n 36447c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 364458 │ │ │ │ + bmi.n 364498 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 364448 │ │ │ │ + bmi.n 364488 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #448] @ (3646ec ) │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 3645a4 │ │ │ │ + bpl.n 3645e4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r3, #3] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bx pc │ │ │ │ + blx r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #856] @ 0x358 │ │ │ │ + str r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r0, [r1, #42] @ 0x2a │ │ │ │ + ldrh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7!, {r2, r3, r4, r5} │ │ │ │ + ldmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bmi.n 3645dc │ │ │ │ + bmi.n 36461c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 364538 │ │ │ │ + bmi.n 364578 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 364490 │ │ │ │ + bcc.n 3644d0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 3645b0 │ │ │ │ + bmi.n 3645f0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 36459c │ │ │ │ sub sp, #8 │ │ │ │ @@ -330224,30 +330223,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (3645a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r1, #29] │ │ │ │ + strb r2, [r5, #29] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bcs.n 36453c │ │ │ │ + bcs.n 36457c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #760] @ 0x2f8 │ │ │ │ + str r5, [sp, #888] @ 0x378 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 3645ec │ │ │ │ sub sp, #12 │ │ │ │ @@ -330255,29 +330254,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (3645f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r6, [r6, #27] │ │ │ │ + strb r6, [r2, #28] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bcs.n 3646e4 │ │ │ │ + bcs.n 364524 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #424] @ 0x1a8 │ │ │ │ + str r5, [sp, #552] @ 0x228 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 364634 │ │ │ │ sub sp, #12 │ │ │ │ @@ -330285,25 +330284,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (36463c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2c8c34 │ │ │ │ nop │ │ │ │ - strb r6, [r4, #26] │ │ │ │ + strb r6, [r0, #27] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bcs.n 36468c │ │ │ │ + bcs.n 3646cc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #104] @ 0x68 │ │ │ │ + str r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ubfx ip, r0, #4, #4 │ │ │ │ bic.w r3, r0, #15 │ │ │ │ orr.w r3, r3, ip │ │ │ │ mov.w ip, r0, lsr #8 │ │ │ │ and.w r2, r0, #15 │ │ │ │ strb r3, [r1, #1] │ │ │ │ @@ -330545,15 +330544,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strb r6, [r4, #17] │ │ │ │ + strb r6, [r0, #18] │ │ │ │ lsls r1, r5, #1 │ │ │ │ mov.w ip, r0, lsl #1 │ │ │ │ push {lr} │ │ │ │ ubfx r3, r0, #15, #1 │ │ │ │ lsrs r2, r0, #4 │ │ │ │ mov.w lr, r0, lsr #9 │ │ │ │ and.w ip, ip, #62 @ 0x3e │ │ │ │ @@ -330772,15 +330771,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #3004] @ 0xbbc │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (364b9c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ asrs r2, r6, #13 │ │ │ │ lsls r5, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -331655,15 +331654,15 @@ │ │ │ │ ldr.w r0, [lr, #2244] @ 0x8c4 │ │ │ │ b.n 365354 │ │ │ │ cbnz r4, 365574 │ │ │ │ ldr.w r0, [r0, #2244] @ 0x8c4 │ │ │ │ b.n 365354 │ │ │ │ ldr r0, [pc, #84] @ (3655c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 365046 │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla lr, r3, r4, r0 │ │ │ │ ldr.w r1, [lr, #2248] @ 0x8c8 │ │ │ │ ldr.w r2, [lr, #2252] @ 0x8cc │ │ │ │ lsrs r3, r1, #12 │ │ │ │ mov.w ip, r1, lsr #8 │ │ │ │ @@ -331682,15 +331681,15 @@ │ │ │ │ orr.w r0, r0, r3, lsl #12 │ │ │ │ b.n 365354 │ │ │ │ nop │ │ │ │ subs r6, #152 @ 0x98 │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r4, r7} │ │ │ │ + stmia r3!, {r4, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -331700,52 +331699,52 @@ │ │ │ │ beq.n 365634 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.n 3655f0 │ │ │ │ ldr.w r3, [r4, #984] @ 0x3d8 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 36565c │ │ │ │ movs r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ lsls r3, r3, #19 │ │ │ │ bpl.n 36560a │ │ │ │ ldr.w r3, [r4, #984] @ 0x3d8 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 365654 │ │ │ │ movs r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr.w r0, [r4, #932] @ 0x3a4 │ │ │ │ lsls r2, r3, #14 │ │ │ │ bpl.n 365628 │ │ │ │ ldr.w r3, [r4, #984] @ 0x3d8 │ │ │ │ lsls r3, r3, #29 │ │ │ │ it mi │ │ │ │ movmi r1, #1 │ │ │ │ bmi.n 36562a │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r0, [r4, #932] @ 0x3a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 365610 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 3655f6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 3656bc │ │ │ │ sub sp, #20 │ │ │ │ @@ -331753,39 +331752,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3656c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #52] @ (3656c8 ) │ │ │ │ ldr r1, [pc, #56] @ (3656cc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3656d0 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #40] @ (3656d4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - str r2, [r7, #104] @ 0x68 │ │ │ │ + str r2, [r3, #108] @ 0x6c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r4, #208 @ 0xd0 │ │ │ │ + adds r4, #240 @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r5, #8] │ │ │ │ + strh r6, [r1, #10] │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsrs r4, r6, #1 │ │ │ │ lsls r5, r2, #3 │ │ │ │ lsls r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -332056,15 +332055,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #298 @ 0x12a │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [r0, #936] @ 0x3a8 │ │ │ │ cbz r2, 3659fe │ │ │ │ ldr r2, [pc, #96] @ (365a34 ) │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ @@ -332084,32 +332083,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #52] @ (365a38 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov.w r2, #1960 @ 0x7a8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - it vs │ │ │ │ - lslvs r5, r2, #1 │ │ │ │ - str r2, [r0, #56] @ 0x38 │ │ │ │ + it hi │ │ │ │ + lslhi r5, r2, #1 │ │ │ │ + str r2, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ittt vc │ │ │ │ - lslvc r5, r2, #1 │ │ │ │ - lslvc r6, r5, #20 │ │ │ │ - lslvc r5, r2, #3 │ │ │ │ - rev r4, r6 │ │ │ │ + ittt ls │ │ │ │ + lslls r5, r2, #1 │ │ │ │ + lslls r6, r5, #20 │ │ │ │ + lslls r5, r2, #3 │ │ │ │ + rev16 r4, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #148] @ (365ae0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -332119,25 +332118,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #128] @ (365aec ) │ │ │ │ ldr r1, [pc, #128] @ (365af0 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ str.w r2, [r3, #3000] @ 0xbb8 │ │ │ │ bl 339474 │ │ │ │ add.w r1, r4, #928 @ 0x3a0 │ │ │ │ @@ -332162,23 +332161,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 339524 │ │ │ │ nop.w │ │ │ │ asrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00e6 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ - lsls r1, r5, #1 │ │ │ │ - bkpt 0x00bc │ │ │ │ + itte eq │ │ │ │ + lsleq r5, r2, #1 │ │ │ │ + streq r0, [r0, #48] @ 0x30 │ │ │ │ + lslne r1, r5, #1 │ │ │ │ + bkpt 0x00dc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #206 @ 0xce │ │ │ │ + udf #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #224 @ 0xe0 │ │ │ │ + svc 0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r2, r2, #17 │ │ │ │ lsls r5, r2, #3 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 365be0 │ │ │ │ ldr.w r3, [r0, #920] @ 0x398 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -332444,15 +332443,15 @@ │ │ │ │ ldr r3, [pc, #32] @ (365de0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 365d02 │ │ │ │ ldr r3, [pc, #28] @ (365de4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 365d02 │ │ │ │ nop │ │ │ │ - pop {r2, r4, r6} │ │ │ │ + pop {r2, r4, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ mrc 15, 2, APSR_nzcv, cr5, cr15, {7} │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ lsls r0, r7, #3 │ │ │ │ stcl 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ ldcl 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ @@ -332494,15 +332493,15 @@ │ │ │ │ mov.w r3, #298 @ 0x12a │ │ │ │ ldr r1, [pc, #180] @ (365f10 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r0 │ │ │ │ movs r4, #0 │ │ │ │ add.w r5, r6, #1136 @ 0x470 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #940 @ 0x3ac │ │ │ │ blx 28d4c4 │ │ │ │ @@ -332547,19 +332546,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsh r6, [r3, r3] │ │ │ │ + ldrsh r6, [r7, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - revsh r0, r0 │ │ │ │ + revsh r0, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - revsh r4, r3 │ │ │ │ + revsh r4, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #812] @ (366254 ) │ │ │ │ @@ -332837,15 +332836,15 @@ │ │ │ │ nop │ │ │ │ cmp r5, #14 │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #244 @ 0xf4 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - @ instruction: 0xb72c │ │ │ │ + @ instruction: 0xb74c │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov ip, r1 │ │ │ │ @@ -334329,15 +334328,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 367216 │ │ │ │ ldr r0, [pc, #284] @ (367414 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ ldr.w r0, [r3, #2280] @ 0x8e8 │ │ │ │ b.n 367216 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ @@ -334365,48 +334364,48 @@ │ │ │ │ bl 53981c │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ ldr.w r0, [r3, #2280] @ 0x8e8 │ │ │ │ b.n 367216 │ │ │ │ ldr r0, [pc, #184] @ (367418 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ ldr.w r0, [r3, #2280] @ 0x8e8 │ │ │ │ b.n 367216 │ │ │ │ ldr.w r0, [r8, #2280] @ 0x8e8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ bl 52f9a0 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r6, #3004] @ 0xbbc │ │ │ │ b.n 367248 │ │ │ │ ldr r0, [pc, #148] @ (36741c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 367190 │ │ │ │ ldr r3, [pc, #120] @ (36740c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.n 3673b6 │ │ │ │ ldr.w r0, [r8, #2280] @ 0x8e8 │ │ │ │ b.n 367216 │ │ │ │ ldr r0, [pc, #124] @ (367420 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r0, [r8, #2312] @ 0x908 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ b.n 36733e │ │ │ │ ldr r0, [pc, #108] @ (367424 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 36739c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (367428 ) │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ ldr r1, [pc, #92] @ (36742c ) │ │ │ │ ldr r0, [pc, #96] @ (367430 ) │ │ │ │ add r3, pc │ │ │ │ @@ -334432,51 +334431,51 @@ │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, r7 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - add r7, pc, #368 @ (adr r7, 367588 ) │ │ │ │ + add r7, pc, #496 @ (adr r7, 367608 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, pc, #440 @ (adr r6, 3675d4 ) │ │ │ │ + add r6, pc, #568 @ (adr r6, 367654 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, pc, #128 @ (adr r6, 3674a0 ) │ │ │ │ + add r6, pc, #256 @ (adr r6, 367520 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, pc, #56 @ (adr r7, 36745c ) │ │ │ │ + add r7, pc, #184 @ (adr r7, 3674dc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, pc, #824 @ (adr r6, 367760 ) │ │ │ │ + add r6, pc, #952 @ (adr r6, 3677e0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [pc, #416] @ (3675cc ) │ │ │ │ + ldr r1, [pc, #544] @ (36764c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r7, [pc, #616] @ (367698 ) │ │ │ │ + ldr r7, [pc, #744] @ (367718 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [pc, #696] @ (3676ec ) │ │ │ │ + ldr r7, [pc, #824] @ (36776c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [pc, #328] @ (367580 ) │ │ │ │ + ldr r1, [pc, #456] @ (367600 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r5, pc, #208 @ (adr r5, 36750c ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 36758c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, pc, #176 @ (adr r6, 3674f0 ) │ │ │ │ + add r6, pc, #304 @ (adr r6, 367570 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [pc, #20] @ (367458 ) │ │ │ │ movw r2, #1159 @ 0x487 │ │ │ │ ldr r1, [pc, #20] @ (36745c ) │ │ │ │ ldr r0, [pc, #20] @ (367460 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #952] @ (367814 ) │ │ │ │ + ldr r1, [pc, #56] @ (367494 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r4, pc, #832 @ (adr r4, 3677a0 ) │ │ │ │ + add r4, pc, #960 @ (adr r4, 367820 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r5, pc, #720 @ (adr r5, 367734 ) │ │ │ │ + add r5, pc, #848 @ (adr r5, 3677b4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 367500 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -335356,15 +335355,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #2228] @ 0x8b4 │ │ │ │ b.n 367a6c │ │ │ │ ldr r0, [pc, #384] @ (367ffc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ movs r3, #1 │ │ │ │ b.n 367db4 │ │ │ │ ldrh.w r0, [r2, #2242] @ 0x8c2 │ │ │ │ ubfx r3, r5, #0, #11 │ │ │ │ ubfx r5, r5, #11, #11 │ │ │ │ strh.w r3, [r2, #2242] @ 0x8c2 │ │ │ │ cmp r0, r3 │ │ │ │ @@ -335459,54 +335458,54 @@ │ │ │ │ bpl.w 3678ee │ │ │ │ ldr r0, [pc, #92] @ (368004 ) │ │ │ │ add r0, pc │ │ │ │ b.n 367e7e │ │ │ │ ldr r0, [pc, #92] @ (368008 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 367a00 │ │ │ │ ldr r0, [pc, #76] @ (36800c ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 367db2 │ │ │ │ ldr r0, [pc, #64] @ (368010 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 367aa8 │ │ │ │ ldr r0, [pc, #52] @ (368014 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 3678a8 │ │ │ │ nop │ │ │ │ asrs r0, r2, #28 │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ b.n 367fce │ │ │ │ vsli.64 q15, , #63 @ 0x3f │ │ │ │ - vmull.u , d31, d16 │ │ │ │ + vqdmulh.s , , d0[0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 3679b2 │ │ │ │ - @ instruction: 0xffff9b52 │ │ │ │ + @ instruction: 0xffff9b72 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #920] @ 0x398 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #856] @ 0x358 │ │ │ │ + ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #800] @ 0x320 │ │ │ │ + ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00368018 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -335608,19 +335607,19 @@ │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #14 │ │ │ │ lsls r7, r4, #3 │ │ │ │ lsrs r0, r4, #13 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - subs r4, #176 @ 0xb0 │ │ │ │ + subs r4, #208 @ 0xd0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - negs r2, r4 │ │ │ │ + cmp r2, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - negs r0, r7 │ │ │ │ + cmp r0, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00368130 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -335731,15 +335730,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 28b998 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (368268 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ble.n 3681f8 │ │ │ │ lsls r4, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #400] @ (368410 ) │ │ │ │ @@ -335898,59 +335897,59 @@ │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #2 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (368480 ) │ │ │ │ ldr r2, [pc, #76] @ (368484 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (368488 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #64] @ (36848c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #56] @ (368490 ) │ │ │ │ ldr r1, [pc, #60] @ (368494 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [pc, #48] @ (368498 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r1, #140 @ 0x8c │ │ │ │ + subs r1, #172 @ 0xac │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r6, r2, #28 │ │ │ │ + lsls r6, r6, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r6, r5] │ │ │ │ + strh r6, [r2, r6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ bge.n 36855c │ │ │ │ lsls r2, r4, #3 │ │ │ │ lsls r3, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -335980,37 +335979,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [lr, #1076] @ 0x434 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [lr, #1082] @ 0x43a │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #24] @ (368514 ) │ │ │ │ ldr r0, [pc, #24] @ (368518 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3684cc │ │ │ │ nop │ │ │ │ lsls r2, r1, #30 │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #202 @ 0xca │ │ │ │ + subs r0, #234 @ 0xea │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r5, #120 @ 0x78 │ │ │ │ + movs r5, #152 @ 0x98 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 368564 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336018,31 +336017,31 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (36856c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #1081] @ 0x439 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r0, #146 @ 0x92 │ │ │ │ + subs r0, #178 @ 0xb2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r7, [sp, #896] @ 0x380 │ │ │ │ + ldr r0, [sp, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 3685dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -336050,15 +336049,15 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #88] @ (3685e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ addw lr, r0, #1124 @ 0x464 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #1082] @ 0x43a │ │ │ │ mov r4, r0 │ │ │ │ addw ip, r0, #1084 @ 0x43c │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ mov.w r5, #256 @ 0x100 │ │ │ │ @@ -336072,20 +336071,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - subs r0, #62 @ 0x3e │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r7, [sp, #560] @ 0x230 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ str r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ + str r7, [sp, #816] @ 0x330 │ │ │ │ + lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (3686dc ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #224] @ (3686e0 ) │ │ │ │ @@ -336094,15 +336093,15 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr r7, [pc, #204] @ (3686e8 ) │ │ │ │ add r7, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3686ac │ │ │ │ ldr r3, [pc, #200] @ (3686ec ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -336110,15 +336109,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movs r7, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 736264 │ │ │ │ + bl 736294 │ │ │ │ ldr.w r3, [r4, #1128] @ 0x468 │ │ │ │ str.w r3, [r4, #1136] @ 0x470 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r2, [pc, #172] @ (3686f4 ) │ │ │ │ ldr r1, [pc, #172] @ (3686f8 ) │ │ │ │ add.w r3, r3, #1048576 @ 0x100000 │ │ │ │ str.w r3, [r4, #1152] @ 0x480 │ │ │ │ @@ -336126,15 +336125,15 @@ │ │ │ │ ldr.w r3, [r4, #1124] @ 0x464 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1132] @ 0x46c │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ str.w r7, [r4, #1140] @ 0x474 │ │ │ │ str.w r7, [r4, #1144] @ 0x478 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #140] @ (3686fc ) │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #760] @ 0x2f8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #764 @ 0x2fc │ │ │ │ bl 531308 │ │ │ │ mov r0, r6 │ │ │ │ @@ -336156,46 +336155,46 @@ │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #84] @ (368708 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - adds r7, #198 @ 0xc6 │ │ │ │ + adds r7, #230 @ 0xe6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r7, [sp, #80] @ 0x50 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ + str r7, [sp, #336] @ 0x150 │ │ │ │ + lsls r5, r2, #1 │ │ │ │ lsls r0, r4, #24 │ │ │ │ lsls r7, r4, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r7, [sp, #528] @ 0x210 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #280] @ 0x118 │ │ │ │ + str r7, [sp, #408] @ 0x198 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r4, #216 @ 0xd8 │ │ │ │ + adds r4, #248 @ 0xf8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #248] @ 0xf8 │ │ │ │ + str r7, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r2, #1 │ │ │ │ bls.n 36863c │ │ │ │ lsls r4, r2, #3 │ │ │ │ - str r6, [sp, #696] @ 0x2b8 │ │ │ │ + str r6, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #576] @ 0x240 │ │ │ │ + str r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #128] @ (3687a0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -336205,15 +336204,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #92] @ 368798 │ │ │ │ ldr r2, [pc, #108] @ (3687ac ) │ │ │ │ add.w r7, r0, #856 @ 0x358 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -336228,43 +336227,43 @@ │ │ │ │ add r6, pc │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r7 │ │ │ │ bl 339524 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ addw r1, r5, #1076 @ 0x434 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 339474 │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ + str r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r6, #160 @ 0xa0 │ │ │ │ + adds r6, #192 @ 0xc0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r5, [sp, #944] @ 0x3b0 │ │ │ │ + str r6, [sp, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ bhi.n 368770 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - cbz r0, 3687f2 │ │ │ │ + sxth r0, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r4, 3687ee │ │ │ │ + cbz r4, 3687f6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r7, r0 │ │ │ │ @@ -336697,15 +336696,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 368d0c │ │ │ │ ldr.w r0, [r5, #1076] @ 0x434 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r1, [pc, #128] @ (368d38 ) │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bmi.n 368ce4 │ │ │ │ ldr r2, [pc, #124] @ (368d3c ) │ │ │ │ ldr r3, [pc, #104] @ (368d2c ) │ │ │ │ @@ -336735,15 +336734,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (368d44 ) │ │ │ │ ldr r0, [pc, #76] @ (368d48 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #116 @ 0x74 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ (368d4c ) │ │ │ │ mov.w r2, #334 @ 0x14e │ │ │ │ ldr r1, [pc, #56] @ (368d50 ) │ │ │ │ ldr r0, [pc, #56] @ (368d54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -336758,23 +336757,23 @@ │ │ │ │ lsls r2, r7, #7 │ │ │ │ lsls r7, r4, #3 │ │ │ │ vmla.i32 q0, q14, d6[1] │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u q8, q13, q11 │ │ │ │ vhadd.u16 q8, q10, q11 │ │ │ │ - adds r0, #204 @ 0xcc │ │ │ │ + adds r0, #236 @ 0xec │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r2, r7, #5 │ │ │ │ + adds r2, r3, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #174 @ 0xae │ │ │ │ + adds r0, #206 @ 0xce │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r0, [sp, #192] @ 0xc0 │ │ │ │ + str r0, [sp, #320] @ 0x140 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [sp, #672] @ 0x2a0 │ │ │ │ + str r0, [sp, #800] @ 0x320 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00368d58 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -336863,15 +336862,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 368ee4 │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 368f08 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (368f1c ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (368f14 ) │ │ │ │ add r2, pc │ │ │ │ @@ -336896,31 +336895,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 368f08 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ b.n 368e92 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 6, cr0, cr8, cr6, {7} │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #14 │ │ │ │ + adds r0, #46 @ 0x2e │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldc2 0, cr0, [sl, #920] @ 0x398 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #2292] @ 0x8f4 │ │ │ │ @@ -337081,15 +337080,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #72 @ 0x48 │ │ │ │ + cmp r6, #104 @ 0x68 │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r1, #248 @ 0xf8 │ │ │ │ lsls r0, r7, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 3691fa │ │ │ │ @@ -337171,15 +337170,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r5, #42 @ 0x2a │ │ │ │ + cmp r5, #74 @ 0x4a │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ lsls r0, r7, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -337271,15 +337270,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r3, #250 @ 0xfa │ │ │ │ + cmp r4, #26 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r7, #176 @ 0xb0 │ │ │ │ lsls r0, r7, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -337370,15 +337369,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmp r2, #178 @ 0xb2 │ │ │ │ + cmp r2, #210 @ 0xd2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r6, #100 @ 0x64 │ │ │ │ lsls r0, r7, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -337935,15 +337934,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369ae4 │ │ │ │ ldr r0, [pc, #224] @ (369bf8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 369ae4 │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -338011,15 +338010,15 @@ │ │ │ │ sub.w r0, ip, #230 @ 0xe6 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #26] │ │ │ │ + strh r0, [r3, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00369bfc : │ │ │ │ ldr r3, [pc, #152] @ (369c98 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ @@ -338052,15 +338051,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (369cac ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -338081,23 +338080,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 369c76 │ │ │ │ bics.w r0, sl, #230 @ 0xe6 │ │ │ │ - movs r2, #54 @ 0x36 │ │ │ │ + movs r2, #86 @ 0x56 │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #18] │ │ │ │ + strh r2, [r1, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369dc4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -338187,15 +338186,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 530564 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 732e94 │ │ │ │ + bl 732ec4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 369cd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -338251,21 +338250,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (369e64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r3, #12] │ │ │ │ + strh r6, [r7, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r0, #6 │ │ │ │ + movs r0, #38 @ 0x26 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r0, [r2, #4] │ │ │ │ + strh r0, [r6, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r4, #4] │ │ │ │ + strh r0, [r0, #6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ @@ -338278,22 +338277,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 369ed6 │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -338459,15 +338458,15 @@ │ │ │ │ bls.n 36a156 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 36a160 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -338723,25 +338722,25 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 36a2c0 │ │ │ │ ldr r0, [pc, #28] @ (36a3c4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 36a2c0 │ │ │ │ @ instruction: 0xe9ae00e6 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #13] │ │ │ │ + ldrb r4, [r2, #14] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 36a3f8 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ @@ -338956,15 +338955,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 36a770 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -339142,32 +339141,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 36a822 │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 36a594 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c7e58 │ │ │ │ b.n 36a594 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2c7e08 │ │ │ │ b.n 36a706 │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 36a65e │ │ │ │ @@ -339179,21 +339178,21 @@ │ │ │ │ b.n 36a6a0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 36a85c │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #11] │ │ │ │ + ldrb r2, [r4, #11] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r5, #9] │ │ │ │ + ldrb r4, [r1, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 36a610 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - strb r2, [r0, #31] │ │ │ │ + strb r2, [r4, #31] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036a8cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -339367,15 +339366,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36a902 │ │ │ │ ldr r0, [pc, #188] @ (36ab78 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 36a902 │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 36a9f0 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -339424,23 +339423,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36a178 │ │ │ │ nop │ │ │ │ b.n 36b210 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #18 │ │ │ │ + asrs r0, r7, #18 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r0, r0, #17 │ │ │ │ + asrs r0, r4, #17 │ │ │ │ lsls r1, r5, #1 │ │ │ │ asrs r0, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #18] │ │ │ │ + strb r4, [r3, #19] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (36ac80 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ @@ -339584,19 +339583,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2c8e10 │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2c8e10 │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 36ad48 │ │ │ │ @@ -339697,28 +339696,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 36ad86 │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2c8e10 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -339786,28 +339785,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a7e50 │ │ │ │ + bl 8a7e80 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 36ad48 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 36ad48 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -340637,23 +340636,23 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ svc 84 @ 0x54 │ │ │ │ lsls r6, r4, #3 │ │ │ │ udf #236 @ 0xec │ │ │ │ lsls r6, r4, #3 │ │ │ │ - lsrs r6, r3, #11 │ │ │ │ + lsrs r6, r7, #11 │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r3, sp, #640 @ 0x280 │ │ │ │ lsls r4, r2, #3 │ │ │ │ bpl.n 36b77c │ │ │ │ lsls r6, r4, #3 │ │ │ │ bpl.n 36b87c │ │ │ │ lsls r6, r4, #3 │ │ │ │ - lsls r4, r0, #27 │ │ │ │ + lsls r4, r4, #27 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r2, [r6, #188] @ 0xbc │ │ │ │ add.w sl, r4, r3 │ │ │ │ and.w sl, sl, r2 │ │ │ │ ands r2, r4 │ │ │ │ cmp r2, sl │ │ │ │ @@ -340876,21 +340875,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #152 @ (adr r7, 36bb70 ) │ │ │ │ lsls r4, r2, #3 │ │ │ │ - lsls r4, r5, #14 │ │ │ │ + lsls r4, r1, #15 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r4, r1, #14 │ │ │ │ + lsls r4, r5, #14 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r6, [r2, #64] @ 0x40 │ │ │ │ + str r6, [r6, #64] @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ + str r0, [r7, #76] @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036bae8 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -341028,15 +341027,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r0, #8 │ │ │ │ + lsls r4, r4, #8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 36bb08 │ │ │ │ movs r1, #0 │ │ │ │ @@ -341265,20 +341264,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #3 │ │ │ │ + lsls r4, r7, #3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r2, r1, #1 │ │ │ │ + lsls r2, r5, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - vmla.i q0, q5, d0[6] │ │ │ │ - vhadd.u32 q0, q2, q12 │ │ │ │ + vmla.i32 q0, q5, d8[1] │ │ │ │ + vhadd.u8 q8, q2, q12 │ │ │ │ b.w 36bca0 │ │ │ │ │ │ │ │ 0036bf6c : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 36bfb4 │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ push {r4, lr} │ │ │ │ @@ -341563,15 +341562,15 @@ │ │ │ │ bne.n 36c364 │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36c3b0 │ │ │ │ mov r0, r9 │ │ │ │ bl 574384 │ │ │ │ mov r0, r9 │ │ │ │ - bl 89e154 │ │ │ │ + bl 89e184 │ │ │ │ mov r0, r9 │ │ │ │ bl 52ff5c │ │ │ │ ldr r3, [pc, #272] @ (36c3f0 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (36c3f4 ) │ │ │ │ @@ -341619,15 +341618,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 36c256 │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 36c26c │ │ │ │ mov r0, r7 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ movs r0, #0 │ │ │ │ b.n 36c32e │ │ │ │ ldr r2, [pc, #152] @ (36c408 ) │ │ │ │ ldr r3, [pc, #152] @ (36c40c ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -341646,94 +341645,94 @@ │ │ │ │ ldr r1, [pc, #132] @ (36c420 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 36c36a │ │ │ │ ldr r3, [pc, #112] @ (36c424 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (36c428 ) │ │ │ │ ldr r1, [pc, #116] @ (36c42c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r0 │ │ │ │ b.n 36c2ca │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {r3, r6, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsrs r4, r2, #2 │ │ │ │ lsls r0, r7, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsrs r0, r4, #32 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldrb r0, [r4, r4] │ │ │ │ + ldrb r0, [r0, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r0, r4] │ │ │ │ + ldrb r4, [r4, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ bvs.n 36c3de │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ @ instruction: 0xffff9df0 │ │ │ │ lsls r4, r2, #3 │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r3} │ │ │ │ lsls r6, r4, #3 │ │ │ │ bge.n 36c3f2 │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - @ instruction: 0xfffffab6 │ │ │ │ + @ instruction: 0xfffffad6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r4, [r4, r0] │ │ │ │ + ldrb r4, [r0, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ + ldrh r0, [r3, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xfa980068 │ │ │ │ - stmia r7!, {r1, r2, r4, r7} │ │ │ │ + @ instruction: 0xfab80068 │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r7, #15 │ │ │ │ + asrs r0, r3, #16 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 0036c430 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72f670 │ │ │ │ + bl 72f6a0 │ │ │ │ ldr r3, [pc, #128] @ (36c4d0 ) │ │ │ │ ldr r2, [pc, #132] @ (36c4d4 ) │ │ │ │ ldr r1, [pc, #132] @ (36c4d8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #116] @ (36c4dc ) │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cbz r0, 36c4bc │ │ │ │ ldr r3, [pc, #112] @ (36c4e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (36c4e4 ) │ │ │ │ @@ -341766,26 +341765,26 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 36c474 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [lr, #104] @ 0x68 │ │ │ │ - stmia r6!, {r2, r3, r6, r7} │ │ │ │ + @ instruction: 0xfa1e0068 │ │ │ │ + stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r0, [sp, #552] @ 0x228 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r6, #86 @ 0x56 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - ldrh r2, [r3, r5] │ │ │ │ + ldrh r2, [r7, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r4, r2, #3 │ │ │ │ │ │ │ │ 0036c4f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -341889,23 +341888,23 @@ │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r7!, {r4, r5} │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - ldrh r0, [r3, r2] │ │ │ │ + ldrh r0, [r7, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmia r6!, {r2, r6, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ stmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldmia r1!, {r3, r6} │ │ │ │ + ldmia r1!, {r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.w 8831c4 │ │ │ │ + b.w 8831f4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (36c6ac ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #132] @ (36c6b0 ) │ │ │ │ @@ -342146,18 +342145,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (36c870 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ lsrs r0, r4, #32 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - @ instruction: 0xf73a0068 │ │ │ │ - ldr r0, [r0, r0] │ │ │ │ + @ instruction: 0xf75a0068 │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r3, r0] │ │ │ │ + ldr r2, [r7, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036c874 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -342205,18 +342204,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ lsls r4, r2, #30 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - @ instruction: 0xf6b00068 │ │ │ │ - ldrsb r6, [r6, r5] │ │ │ │ + @ instruction: 0xf6d00068 │ │ │ │ + ldrsb r6, [r2, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r2, [r5, r6] │ │ │ │ + ldrsb r2, [r1, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036c900 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -342271,15 +342270,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b778 │ │ │ │ lsls r4, r5, #26 │ │ │ │ lsls r0, r7, #3 │ │ │ │ ldr r0, [pc, #8] @ (36c99c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #400] @ 0x190 │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr.w ip, [pc, #64] @ 36c9e4 │ │ │ │ ldr r3, [pc, #64] @ (36c9e8 ) │ │ │ │ add ip, pc │ │ │ │ strb.w r2, [r0, #248] @ 0xf8 │ │ │ │ @@ -342301,24 +342300,24 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36c9b4 │ │ │ │ ldr r0, [pc, #24] @ (36c9f4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ stmia r2!, {r1, r2, r4, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r3] │ │ │ │ + ldrsb r2, [r6, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w ip, [pc, #64] @ 36ca3c │ │ │ │ ldr r3, [pc, #64] @ (36ca40 ) │ │ │ │ add ip, pc │ │ │ │ strb.w r2, [r0, #244] @ 0xf4 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -342338,24 +342337,24 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36ca0c │ │ │ │ ldr r0, [pc, #24] @ (36ca4c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r2] │ │ │ │ + ldrsb r2, [r6, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #156] @ (36cb00 ) │ │ │ │ @@ -342363,15 +342362,15 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #160] @ (36cb08 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #148] @ (36cb0c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 32b598 │ │ │ │ ldr r1, [pc, #136] @ (36cb10 ) │ │ │ │ @@ -342419,32 +342418,32 @@ │ │ │ │ bl 2c8a80 │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ mov r1, r2 │ │ │ │ str.w r0, [r5, #252] @ 0xfc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c8d68 │ │ │ │ - sbc.w r0, r0, #15204352 @ 0xe80000 │ │ │ │ - ldrsb r2, [r6, r1] │ │ │ │ + @ instruction: 0xf5800068 │ │ │ │ + ldrsb r2, [r2, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r6, [r1, r2] │ │ │ │ + ldrsb r6, [r5, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ lsls r7, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr3, cr15, {7} @ │ │ │ │ lsls r7, r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r6, r0] │ │ │ │ + ldrsb r0, [r2, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -342473,15 +342472,15 @@ │ │ │ │ cbnz r3, 36cbd0 │ │ │ │ ldrb.w r1, [r0, #113] @ 0x71 │ │ │ │ add.w r3, r0, #96 @ 0x60 │ │ │ │ lsrs r1, r1, #7 │ │ │ │ ldr.w r0, [r2, #240] @ 0xf0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w ip, [r3, #12] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ adds r0, r0, r0 │ │ │ │ ldr.w lr, [r3, #20] │ │ │ │ @@ -342518,24 +342517,24 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36cb5e │ │ │ │ ldr r0, [pc, #28] @ (36cc10 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, r4] │ │ │ │ + strb r0, [r7, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (36cc8c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -342544,25 +342543,25 @@ │ │ │ │ ldr r1, [pc, #104] @ (36cc94 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #88] @ (36cc98 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (36cc9c ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #72] @ (36cca0 ) │ │ │ │ ldr r3, [pc, #76] @ (36cca4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (36cca8 ) │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #72] @ (36ccac ) │ │ │ │ @@ -342580,27 +342579,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf39c0068 │ │ │ │ - ittt cs │ │ │ │ - lslcs r3, r2, #1 │ │ │ │ - lsrcs r2, r0, #14 │ │ │ │ - lslcs r6, r2, #1 │ │ │ │ - itet cs │ │ │ │ - lslcs r3, r2, #1 │ │ │ │ - ittt mi @ unpredictable │ │ │ │ + @ instruction: 0xf3bc0068 │ │ │ │ + ittt mi │ │ │ │ lslmi r3, r2, #1 │ │ │ │ - ldc2lmi 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ - strmi r6, [sp, #616] @ 0x268 │ │ │ │ + lsrmi r2, r4, #14 │ │ │ │ + lslmi r6, r2, #1 │ │ │ │ + itet mi │ │ │ │ + lslmi r3, r2, #1 │ │ │ │ + ittt vs @ unpredictable │ │ │ │ + lslvs r3, r2, #1 │ │ │ │ + ldc2lvs 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ + strvs r6, [sp, #616] @ 0x268 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - strb r6, [r7, r2] │ │ │ │ + strb r6, [r3, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -342660,37 +342659,37 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36cce6 │ │ │ │ ldr r0, [pc, #56] @ (36cd80 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #40] @ (36cd84 ) │ │ │ │ uxtb r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w ip, [r5, #250] @ 0xfa │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 36cce2 │ │ │ │ ite vc │ │ │ │ lslvc r6, r4, #3 │ │ │ │ subvs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #784] @ (36d090 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, r0] │ │ │ │ + strb r6, [r7, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r6, r7] │ │ │ │ + strb r2, [r2, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r2, [pc, #56] @ (36cdc4 ) │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ ldr r3, [pc, #56] @ (36cdc8 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #256] @ 0x100 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -342710,24 +342709,24 @@ │ │ │ │ ldr r3, [pc, #28] @ (36cdd0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36cd9a │ │ │ │ ldr r0, [pc, #20] @ (36cdd4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ bkpt 0x00ae │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, r6] │ │ │ │ + strh r2, [r6, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -342802,15 +342801,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (36cf28 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36ce1e │ │ │ │ ldr r0, [pc, #104] @ (36cf2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 36ce1e │ │ │ │ lsl.w r3, r9, r6 │ │ │ │ strb.w fp, [r8, #-8] │ │ │ │ orrs r3, r1 │ │ │ │ uxtb r1, r3 │ │ │ │ ldr r3, [pc, #72] @ (36cf20 ) │ │ │ │ strb.w r1, [r5, #256] @ 0x100 │ │ │ │ @@ -342826,15 +342825,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (36cf28 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36ce3e │ │ │ │ ldr r0, [pc, #52] @ (36cf30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r1, [r5, #256] @ 0x100 │ │ │ │ b.n 36ce3e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -342845,17 +342844,17 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, r2] │ │ │ │ + strh r6, [r5, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r2, r1] │ │ │ │ + strh r6, [r6, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w r2, [r0, #246] @ 0xf6 │ │ │ │ sub sp, #20 │ │ │ │ @@ -342936,15 +342935,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (36d110 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36cfec │ │ │ │ ldr r0, [pc, #220] @ (36d114 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 36cfec │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -342963,15 +342962,15 @@ │ │ │ │ bpl.n 36cfaa │ │ │ │ ldr r0, [pc, #176] @ (36d11c ) │ │ │ │ mov r2, r7 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36cfaa │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342979,15 +342978,15 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ tst.w r2, #32768 @ 0x8000 │ │ │ │ beq.n 36cfaa │ │ │ │ mov r2, r6 │ │ │ │ adds r1, r4, #1 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 36cfaa │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342996,15 +342995,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 36cfaa │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 36cfaa │ │ │ │ add.w r1, r0, #192 @ 0xc0 │ │ │ │ add.w r3, r0, #144 @ 0x90 │ │ │ │ mov r2, r1 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ adds r3, #16 │ │ │ │ @@ -343024,19 +343023,19 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r4] │ │ │ │ + str r0, [r7, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r4, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r4] │ │ │ │ + str r2, [r0, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #76] @ (36d180 ) │ │ │ │ @@ -343067,25 +343066,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d146 │ │ │ │ ldr r0, [pc, #32] @ (36d190 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ cbnz r6, 36d1c4 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, r1] │ │ │ │ + str r6, [r4, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb.w r3, [r0, #247] @ 0xf7 │ │ │ │ sub sp, #12 │ │ │ │ @@ -343227,25 +343226,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36d1d0 │ │ │ │ ldr r0, [pc, #32] @ (36d368 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ bl 28e534 │ │ │ │ hlt 0x0004 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #544] @ (36d58c ) │ │ │ │ + ldr r6, [pc, #672] @ (36d60c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #76] @ (36d3cc ) │ │ │ │ @@ -343276,25 +343275,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d392 │ │ │ │ ldr r0, [pc, #32] @ (36d3dc ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ @ instruction: 0xb8ba │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #168] @ (36d488 ) │ │ │ │ + ldr r6, [pc, #296] @ (36d508 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #168] @ (36d49c ) │ │ │ │ @@ -343302,15 +343301,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #172] @ (36d4a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r6, [pc, #160] @ (36d4a8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov.w r3, #16777216 @ 0x1000000 │ │ │ │ strh.w r5, [r0, #248] @ 0xf8 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w r3, [r0, #244] @ 0xf4 │ │ │ │ mov r1, r5 │ │ │ │ @@ -343356,42 +343355,42 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d432 │ │ │ │ ldr r0, [pc, #40] @ (36d4b8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 36d432 │ │ │ │ nop │ │ │ │ - rsbs r0, r0, r8, asr #1 │ │ │ │ - ldr r4, [pc, #904] @ (36d82c ) │ │ │ │ + @ instruction: 0xebf00068 │ │ │ │ + ldr r5, [pc, #8] @ (36d4ac ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [pc, #1016] @ (36d8a0 ) │ │ │ │ + ldr r5, [pc, #120] @ (36d520 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ @ instruction: 0xb820 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #760] @ (36d7b4 ) │ │ │ │ + ldr r4, [pc, #888] @ (36d834 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036d4bc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (36d56c ) │ │ │ │ add r1, pc │ │ │ │ - bl 733138 │ │ │ │ + bl 733168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36d562 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (36d570 ) │ │ │ │ @@ -343444,21 +343443,21 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2f9388 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 36d4e0 │ │ │ │ - lsls r6, r4, #22 │ │ │ │ + lsls r6, r0, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [pc, #824] @ (36d8ac ) │ │ │ │ + ldr r5, [pc, #952] @ (36d92c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [pc, #688] @ (36d828 ) │ │ │ │ + ldr r5, [pc, #816] @ (36d8a8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [pc, #552] @ (36d7a4 ) │ │ │ │ + ldr r5, [pc, #680] @ (36d824 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ @@ -343536,15 +343535,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 36d5d2 │ │ │ │ b.n 36d64a │ │ │ │ ldr r0, [pc, #4] @ (36d670 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldrh r6, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -343629,15 +343628,15 @@ │ │ │ │ bl 368f34 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 36a288 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 36d862 │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 368f34 │ │ │ │ @@ -343687,15 +343686,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 36d7ac │ │ │ │ ldr r0, [pc, #92] @ (36d88c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 36d708 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 36d708 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -343707,26 +343706,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 368f34 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 36a288 │ │ │ │ b.n 36d79a │ │ │ │ nop │ │ │ │ push {r1, r2, r3, r5, r7, lr} │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #632] @ (36db08 ) │ │ │ │ + ldr r2, [pc, #760] @ (36db88 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (36d99c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -343893,35 +343892,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (36db1c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #128] @ (36db20 ) │ │ │ │ ldr r1, [pc, #128] @ (36db24 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #112] @ (36db28 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #104] @ (36db2c ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (36db30 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (36db34 ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -343942,40 +343941,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 36d628 │ │ │ │ + b.n 36d668 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + sub sp, #392 @ 0x188 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc2 0, cr0, [r2, #-340]! @ 0xfffffeac │ │ │ │ - str r2, [r2, #88] @ 0x58 │ │ │ │ + stc2l 0, cr0, [r2, #-340] @ 0xfffffeac │ │ │ │ + str r2, [r6, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf6ba0053 │ │ │ │ + @ instruction: 0xf6da0053 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldr r0, [pc, #40] @ (36db5c ) │ │ │ │ + ldr r0, [pc, #168] @ (36dbdc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (36db48 ) │ │ │ │ ldr r1, [pc, #12] @ (36db4c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 736d30 │ │ │ │ - blxns r6 │ │ │ │ + b.w 736d60 │ │ │ │ + blxns sl │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0x47d6 │ │ │ │ + @ instruction: 0x47f6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 36db98 │ │ │ │ sub sp, #8 │ │ │ │ @@ -343983,29 +343982,29 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (36dba0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c8c34 │ │ │ │ - b.n 36d4f8 │ │ │ │ + b.n 36d538 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - blxns r6 │ │ │ │ + blxns sl │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0x47ca │ │ │ │ + @ instruction: 0x47ea │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (36de68 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -344015,15 +344014,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (36de74 ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 36dc0e │ │ │ │ @@ -344038,15 +344037,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 28d324 │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36de4a │ │ │ │ ldr r0, [pc, #632] @ (36de80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -344092,15 +344091,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (36de8c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 2c8a80 │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -344120,63 +344119,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #448] @ (36dea4 ) │ │ │ │ add r1, pc │ │ │ │ bl 383014 │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 38787c │ │ │ │ ldr r0, [pc, #428] @ (36dea8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72eee4 │ │ │ │ + bl 72ef14 │ │ │ │ ldr r2, [pc, #424] @ (36deac ) │ │ │ │ ldr r1, [pc, #424] @ (36deb0 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 383094 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #388] @ (36deb4 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #364] @ (36deb8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72f1f4 │ │ │ │ + bl 72f224 │ │ │ │ vldr d7, [pc, #236] @ 36de50 │ │ │ │ ldr r2, [pc, #340] @ (36debc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (36dec0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -344217,43 +344216,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 36dc42 │ │ │ │ ldr r0, [pc, #196] @ (36decc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f460 │ │ │ │ + bl 87f490 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 36dc42 │ │ │ │ ldr r3, [pc, #184] @ (36ded0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (36ded4 ) │ │ │ │ ldr r1, [pc, #184] @ (36ded8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -344264,67 +344263,67 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36d720 │ │ │ │ + b.n 36d760 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bx ip │ │ │ │ + @ instruction: 0x4782 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bx lr │ │ │ │ + @ instruction: 0x4796 │ │ │ │ lsls r5, r2, #1 │ │ │ │ add sp, #392 @ 0x188 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - bx fp │ │ │ │ + bx pc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bx fp │ │ │ │ + bx pc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bx sl │ │ │ │ + bx lr │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 36e5a4 │ │ │ │ + b.n 36e5e4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r6, sp, #792 @ 0x318 │ │ │ │ + add r6, sp, #920 @ 0x398 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfb280055 │ │ │ │ + @ instruction: 0xfb480055 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - b.n 36e53c │ │ │ │ + b.n 36e57c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r6, sp, #552 @ 0x228 │ │ │ │ + add r6, sp, #680 @ 0x2a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfae80055 │ │ │ │ - bx r4 │ │ │ │ + @ instruction: 0xfb080055 │ │ │ │ + bx r8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #236 @ 0xec │ │ │ │ + cmp r7, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r4, #18] │ │ │ │ + ldrh r2, [r0, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r6, #18] │ │ │ │ + ldrh r6, [r2, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - mov r8, r4 │ │ │ │ + nop @ (mov r8, r8) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mov r8, r2 │ │ │ │ + mov r8, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, fp │ │ │ │ + cmp r8, pc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 36e2c8 │ │ │ │ + b.n 36e308 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r8, r0 │ │ │ │ + cmp r8, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, ip │ │ │ │ + cmp lr, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (36df4c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -344332,19 +344331,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (36df54 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -344358,34 +344357,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 36e198 │ │ │ │ + b.n 36e1d8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r6, r5 │ │ │ │ + add r6, r9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, r8 │ │ │ │ + add r2, ip │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88ee6c │ │ │ │ + bl 88ee9c │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -344507,15 +344506,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3240] @ 36ed84 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 36e144 │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 36ebee │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -345060,15 +345059,15 @@ │ │ │ │ ldr.w r3, [pc, #1624] @ 36ed80 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 36e09e │ │ │ │ ldr.w r0, [pc, #1616] @ 36ed88 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 36e09e │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 36e6c4 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -345578,27 +345577,27 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - muls r0, r6 │ │ │ │ + bics r0, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r4, #240 @ 0xf0 │ │ │ │ + subs r5, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 36ee40 │ │ │ │ + bcc.n 36ee80 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r0, [r2, #6] │ │ │ │ + ldrh r0, [r6, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 36ecfc │ │ │ │ + bcs.n 36ed3c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r0, #58] @ 0x3a │ │ │ │ + strh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r2, #58] @ 0x3a │ │ │ │ + strh r4, [r6, #58] @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r4, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ sbc.w r3, r5, #0 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -346931,15 +346930,15 @@ │ │ │ │ bpl.w 36ee38 │ │ │ │ ldr.w r0, [pc, #1248] @ 370354 │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 36ee38 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 36ee00 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -346967,15 +346966,15 @@ │ │ │ │ bl 36a8cc │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 36f43e │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 36fa0e │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -347269,15 +347268,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 36ee00 │ │ │ │ ldr r0, [pc, #164] @ (370358 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 36ee00 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -347323,27 +347322,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #250 @ 0xfa │ │ │ │ + movs r6, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r1, #230 @ 0xe6 │ │ │ │ + movs r2, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r4, r5, r6, r7} │ │ │ │ + pop {r4, pc} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r0, [r5, #9] │ │ │ │ + strb r0, [r1, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r3, r4, r6, r7} │ │ │ │ + pop {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r0, [r5, #5] │ │ │ │ + strb r0, [r1, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r7, #5] │ │ │ │ + strb r4, [r3, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00370370 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -347416,15 +347415,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 370476 │ │ │ │ ldr.w r0, [pc, #1364] @ 3709a4 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r3, [pc, #1344] @ 3709a0 │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 3704b2 │ │ │ │ ldr.w r0, [pc, #1336] @ 3709a8 │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -347449,15 +347448,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 370476 │ │ │ │ ldr.w r0, [pc, #1280] @ 3709ac │ │ │ │ add r0, pc │ │ │ │ b.n 370454 │ │ │ │ ldr.w r0, [pc, #1276] @ 3709b0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 37046c │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -347480,15 +347479,15 @@ │ │ │ │ bpl.n 370476 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1196] @ 3709b4 │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r3, [pc, #1156] @ 3709a0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 37046c │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3704f6 │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -347890,41 +347889,41 @@ │ │ │ │ asrs r3, r3, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 3706be │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - pop {r2, r6, r7} │ │ │ │ + pop {r2, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #206 @ 0xce │ │ │ │ - lsls r5, r2, #1 │ │ │ │ - movs r0, #138 @ 0x8a │ │ │ │ + movs r0, #238 @ 0xee │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r0, #94 @ 0x5e │ │ │ │ + movs r0, #170 @ 0xaa │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r0, #42 @ 0x2a │ │ │ │ + movs r0, #126 @ 0x7e │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, #74 @ 0x4a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, r5, #5 │ │ │ │ + movs r0, #106 @ 0x6a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb786 │ │ │ │ + adds r2, r1, #6 │ │ │ │ + lsls r5, r2, #1 │ │ │ │ + @ instruction: 0xb7a6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r3, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003709c4 : │ │ │ │ ldr r0, [pc, #4] @ (3709cc ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r6, [r5, #14] │ │ │ │ + strh r6, [r1, #16] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ adds r1, #16 │ │ │ │ add.w lr, r2, #4294967295 @ 0xffffffff │ │ │ │ ldrb.w r4, [lr, #1]! │ │ │ │ adds r1, #16 │ │ │ │ subs r3, #4 │ │ │ │ @@ -348085,21 +348084,21 @@ │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.n 370bec │ │ │ │ ldr.w r3, [r0, #796] @ 0x31c │ │ │ │ cbnz r3, 370be4 │ │ │ │ ldr.w r1, [r0, #808] @ 0x328 │ │ │ │ cbnz r1, 370bec │ │ │ │ mov r0, r2 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 370bd8 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #656] @ 370e98 │ │ │ │ cmp r2, #21 │ │ │ │ @@ -348304,41 +348303,41 @@ │ │ │ │ b.n 370e32 │ │ │ │ ldr r1, [pc, #72] @ (370ea0 ) │ │ │ │ ldr r0, [pc, #72] @ (370ea4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r2, #88] @ 0x58 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r2, #30 │ │ │ │ bmi.n 370e86 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #244] @ 0xf4 │ │ │ │ b.n 370c26 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 370e7e │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, #0] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r2, r4 │ │ │ │ + uxth r2, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r4, r3, #28 │ │ │ │ + asrs r4, r7, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #364] @ (371024 ) │ │ │ │ cmp r2, #21 │ │ │ │ @@ -348459,23 +348458,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #20] @ (37102c ) │ │ │ │ ldr r0, [pc, #24] @ (371030 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 370ece │ │ │ │ ldrb r6, [r7, #21] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #144 @ 0x90 │ │ │ │ + sub sp, #272 @ 0x110 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r6, r3, #21 │ │ │ │ + asrs r6, r7, #21 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #676] @ (3712ec ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -348689,15 +348688,15 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ blx 28e0f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, r3 │ │ │ │ bne.w 371140 │ │ │ │ b.n 37115c │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ b.n 3711b0 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #808] @ 0x328 │ │ │ │ bl 370bc0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -348828,27 +348827,27 @@ │ │ │ │ ... │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r0] │ │ │ │ lsls r4, r2, #3 │ │ │ │ - asrs r4, r1, #7 │ │ │ │ + asrs r4, r5, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (37145c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldr r7, [pc, #992] @ (371840 ) │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -348856,39 +348855,39 @@ │ │ │ │ ldr r2, [pc, #68] @ (3714bc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3714c0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #56] @ (3714c4 ) │ │ │ │ ldr.w ip, [pc, #60] @ 3714c8 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #56] @ (3714cc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r1, [pc, #40] @ (3714d0 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f5ec │ │ │ │ + b.w 72f61c │ │ │ │ nop │ │ │ │ - add r4, sp, #392 @ 0x188 │ │ │ │ + add r4, sp, #520 @ 0x208 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r0, [r3, #27] │ │ │ │ + strb r0, [r7, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r5} │ │ │ │ + stmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r7, [pc, #696] @ (371780 ) │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsrs r5, r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, r6] │ │ │ │ lsls r2, r4, #3 │ │ │ │ @@ -348905,26 +348904,26 @@ │ │ │ │ ldr r1, [pc, #156] @ (371588 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #140] @ (37158c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #140] @ (371590 ) │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #96] @ 371578 │ │ │ │ ldr r2, [pc, #120] @ (371594 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -348956,23 +348955,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #960 @ 0x3c0 │ │ │ │ + add r4, sp, #64 @ 0x40 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r4, #78 @ 0x4e │ │ │ │ + movs r4, #110 @ 0x6e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #98 @ 0x62 │ │ │ │ + movs r4, #130 @ 0x82 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r6, #2 │ │ │ │ + asrs r6, r2, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r6, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r7, [pc, #120] @ (371610 ) │ │ │ │ lsls r4, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -349267,15 +349266,15 @@ │ │ │ │ nop │ │ │ │ strb r4, [r1, #26] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r0, #18] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - lsrs r4, r6, #19 │ │ │ │ + lsrs r4, r2, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ subs.w lr, r2, #256 @ 0x100 │ │ │ │ @@ -349303,29 +349302,29 @@ │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1112] @ 0x458 │ │ │ │ and.w r5, r5, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ subs r1, r5, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r4, #1116] @ 0x45c │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r4, #1108] @ 0x454 │ │ │ │ orrs r5, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ orr.w r1, r1, r3, lsl #30 │ │ │ │ lsrs r3, r3, #2 │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r1, #12 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -349378,15 +349377,15 @@ │ │ │ │ ldr r3, [pc, #188] @ (371ac0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.n 371930 │ │ │ │ ldr r0, [pc, #184] @ (371ac4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r5, [r4, #920] @ 0x398 │ │ │ │ ldrb.w r3, [r4, #922] @ 0x39a │ │ │ │ b.n 371938 │ │ │ │ ldrb.w r3, [r0, #922] @ 0x39a │ │ │ │ ldrb.w r5, [r0, #920] @ 0x398 │ │ │ │ bic.w r3, r3, ip │ │ │ │ strb.w r3, [r0, #922] @ 0x39a │ │ │ │ @@ -349406,15 +349405,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (371ac0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.n 371a6a │ │ │ │ ldr r0, [pc, #100] @ (371ac8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 371598 │ │ │ │ ldrb.w r5, [r4, #920] @ 0x398 │ │ │ │ ldrb.w r3, [r4, #922] @ 0x39a │ │ │ │ b.n 371938 │ │ │ │ movs r2, #20 │ │ │ │ mla r3, r2, r3, r0 │ │ │ │ @@ -349433,25 +349432,25 @@ │ │ │ │ movs r2, #20 │ │ │ │ mla r3, r2, r3, r0 │ │ │ │ str.w ip, [r3, #952] @ 0x3b8 │ │ │ │ b.n 3719f0 │ │ │ │ ldr r0, [pc, #24] @ (371acc ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 371930 │ │ │ │ strb r0, [r6, #12] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #15 │ │ │ │ + lsrs r4, r1, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r7, #14 │ │ │ │ + lsrs r4, r3, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r3, #14 │ │ │ │ + lsrs r4, r7, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #388] @ 371c64 │ │ │ │ subs.w r1, r2, #4064 @ 0xfe0 │ │ │ │ @@ -349585,26 +349584,26 @@ │ │ │ │ ands r2, r1 │ │ │ │ and.w r0, r3, ip │ │ │ │ orrs r0, r2 │ │ │ │ b.n 371b0c │ │ │ │ ldr r0, [pc, #28] @ (371c74 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 371b94 │ │ │ │ nop │ │ │ │ strb r0, [r2, #5] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - add r5, pc, #864 @ (adr r5, 371fcc ) │ │ │ │ + add r5, pc, #992 @ (adr r5, 37204c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r5, pc, #416 @ (adr r5, 371e10 ) │ │ │ │ + add r5, pc, #544 @ (adr r5, 371e90 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #8 │ │ │ │ + lsrs r2, r6, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 371cc0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -349612,31 +349611,31 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #52] @ (371cc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r0, #1100] @ 0x44c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #296 @ (adr r4, 371dec ) │ │ │ │ + add r4, pc, #424 @ (adr r4, 371e6c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r0, r1, #4 │ │ │ │ + lsrs r0, r5, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r4, #4 │ │ │ │ + lsrs r2, r0, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (371d3c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -349645,15 +349644,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (371d44 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r1, [r0, #1120] @ 0x460 │ │ │ │ cbz r1, 371d0e │ │ │ │ ldr r2, [pc, #72] @ (371d48 ) │ │ │ │ addw r0, r0, #1124 @ 0x464 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ @@ -349662,35 +349661,35 @@ │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #56] @ (371d50 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #397 @ 0x18d │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r3, pc, #992 @ (adr r3, 372120 ) │ │ │ │ + add r4, pc, #96 @ (adr r4, 371da0 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r6, r6, #2 │ │ │ │ + lsrs r6, r2, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r2, #3 │ │ │ │ + lsrs r0, r6, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r6, #6 │ │ │ │ + lsrs r6, r2, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r0, #6 │ │ │ │ + lsrs r0, r4, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r5, #5 │ │ │ │ + lsrs r4, r1, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 371dc8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -349698,15 +349697,15 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #96] @ (371dd0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [r0, #1100] @ 0x44c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [r0, #920] @ 0x398 │ │ │ │ cmp r2, r3 │ │ │ │ strd r3, r3, [r0, #928] @ 0x3a0 │ │ │ │ str.w r3, [r0, #936] @ 0x3a8 │ │ │ │ str.w r3, [r0, #1104] @ 0x450 │ │ │ │ @@ -349724,19 +349723,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r3, pc, #440 @ (adr r3, 371f84 ) │ │ │ │ + add r3, pc, #568 @ (adr r3, 372004 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r0, r6, #32 │ │ │ │ + lsrs r0, r2, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r0, #1 │ │ │ │ + lsrs r6, r4, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -349752,21 +349751,21 @@ │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb.w r2, [r3, r8] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb.w r2, [r3, r8] │ │ │ │ ldr r6, [r7, #16] │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ ldr r5, [r7, #12] │ │ │ │ mov r8, r1 │ │ │ │ adds r0, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r9, r9, #1 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ cmp r9, r5 │ │ │ │ mov r4, r1 │ │ │ │ bcs.n 371e3e │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r0, r8, #1 │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ cmp r3, sl │ │ │ │ @@ -349878,15 +349877,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (371f68 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ cmp lr, lr │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [pc, #1076] @ 3723b0 │ │ │ │ @@ -349921,15 +349920,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3720e6 │ │ │ │ ldr r0, [pc, #984] @ (3723b8 ) │ │ │ │ mov r3, ip │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3720e6 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r6, #0 │ │ │ │ orr.w r2, r2, ip, lsl #30 │ │ │ │ adds r2, #232 @ 0xe8 │ │ │ │ ldr.w r2, [r0, r2, lsl #2] │ │ │ │ @@ -349965,15 +349964,15 @@ │ │ │ │ ldr r3, [pc, #884] @ (3723b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 372006 │ │ │ │ ldr r0, [pc, #896] @ (3723c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 372006 │ │ │ │ subs.w r2, r1, #256 @ 0x100 │ │ │ │ sbc.w ip, r3, #0 │ │ │ │ cmp.w r2, #768 @ 0x300 │ │ │ │ sbcs.w r5, ip, #0 │ │ │ │ bcs.n 3720a2 │ │ │ │ ldr.w r5, [r0, #952] @ 0x3b8 │ │ │ │ @@ -350012,15 +350011,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 3720e6 │ │ │ │ ldr r0, [pc, #768] @ (3723cc ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3720e6 │ │ │ │ ldr r3, [pc, #728] @ (3723b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.w 372212 │ │ │ │ @@ -350039,15 +350038,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #20 │ │ │ │ bpl.n 3720e6 │ │ │ │ ldr r0, [pc, #708] @ (3723d0 ) │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3720e6 │ │ │ │ ldr.w r2, [r0, #1020] @ 0x3fc │ │ │ │ movs r0, #52 @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ mla r3, r0, r3, r2 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -350132,22 +350131,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 3720e6 │ │ │ │ ldr r0, [pc, #464] @ (3723d4 ) │ │ │ │ mov r3, ip │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3720e6 │ │ │ │ ldr r0, [pc, #452] @ (3723d8 ) │ │ │ │ mov r3, ip │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3720e6 │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ bhi.w 372100 │ │ │ │ add r2, pc, #8 @ (adr r2, 372234 ) │ │ │ │ ldr.w r5, [r2, r1, lsl #2] │ │ │ │ add r2, r5 │ │ │ │ @@ -350277,31 +350276,31 @@ │ │ │ │ mov r5, r2 │ │ │ │ b.n 371ffe │ │ │ │ nop │ │ │ │ ldr r0, [r6, #72] @ 0x48 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #29 │ │ │ │ + lsls r4, r4, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #16 @ (adr r1, 3723d4 ) │ │ │ │ + add r1, pc, #144 @ (adr r1, 372454 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r1, [pc, #256] @ (3724c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #28 │ │ │ │ + lsls r0, r4, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r3, #25 │ │ │ │ + lsls r0, r7, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r3, #24 │ │ │ │ + lsls r0, r7, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r4, #20 │ │ │ │ + lsls r0, r0, #21 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r2, #20 │ │ │ │ + lsls r0, r6, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 372440 │ │ │ │ sub sp, #8 │ │ │ │ @@ -350309,45 +350308,45 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (372448 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #68] @ (37244c ) │ │ │ │ ldr r1, [pc, #68] @ (372450 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #60] @ (372454 ) │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #52] @ (372458 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #184] @ 0xb8 │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r0, [r3, #116] @ 0x74 │ │ │ │ + str r0, [r7, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r0, 3724ba │ │ │ │ + cbz r0, 3724c2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #768] @ (372758 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ @@ -350368,20 +350367,20 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r0 │ │ │ │ strb.w r2, [r1, #1102] @ 0x44e │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r3, [r3, #1076] @ 0x434 │ │ │ │ mov r4, r3 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #160] @ (372558 ) │ │ │ │ @@ -350407,15 +350406,15 @@ │ │ │ │ movcs r5, #16 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r8, [r1] │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r9, r4 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 89431c │ │ │ │ + bl 89434c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cbnz r3, 372518 │ │ │ │ add r4, r5 │ │ │ │ cmp r7, r4 │ │ │ │ bhi.n 3724da │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -350433,15 +350432,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 372504 │ │ │ │ ldr r0, [pc, #56] @ (372568 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 372504 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 37250a │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -350454,15 +350453,15 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #9 │ │ │ │ + lsls r0, r4, #9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #204] @ (372648 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -350470,15 +350469,15 @@ │ │ │ │ movs r3, #115 @ 0x73 │ │ │ │ ldr r1, [pc, #204] @ (372650 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r1, [r0, #1052] @ 0x41c │ │ │ │ ldrb.w r2, [r0, #958] @ 0x3be │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str.w r3, [r0, #1080] @ 0x438 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r3, [r0, #1084] @ 0x43c │ │ │ │ @@ -350532,21 +350531,21 @@ │ │ │ │ cbz r2, 372638 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r4, #1102 @ 0x44e │ │ │ │ blx 28d4c4 │ │ │ │ ldr.w r0, [r4, #1076] @ 0x434 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88eb84 │ │ │ │ + b.w 88ebb4 │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #640] @ 0x280 │ │ │ │ + ldr r3, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r2, r1, #8 │ │ │ │ + lsls r2, r5, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r2, #8 │ │ │ │ + lsls r6, r6, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -350614,41 +350613,41 @@ │ │ │ │ bne.n 372674 │ │ │ │ ldr r3, [pc, #56] @ (37274c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 372728 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ movs r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b.n 372674 │ │ │ │ ldr r3, [pc, #36] @ (372750 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37271a │ │ │ │ ldr r3, [pc, #32] @ (372754 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37271a │ │ │ │ ldr r0, [pc, #24] @ (372758 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b.n 37271a │ │ │ │ str r6, [r1, #92] @ 0x5c │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #1 │ │ │ │ + lsls r2, r1, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w fp, [pc, #744] @ 372a58 │ │ │ │ @@ -350666,23 +350665,23 @@ │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r6, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #115 @ 0x73 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w sl, r8, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ bl 339474 │ │ │ │ vldr d7, [pc, #656] @ 372a50 │ │ │ │ ldr r2, [pc, #684] @ (372a70 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #684] @ (372a74 ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ @@ -350694,15 +350693,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 52be58 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ bl 339524 │ │ │ │ ldr.w r6, [r4, #1136] @ 0x470 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 372a22 │ │ │ │ bl 5380f4 │ │ │ │ cmp r6, r0 │ │ │ │ @@ -350725,15 +350724,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ ldrb.w r3, [r4, #956] @ 0x3bc │ │ │ │ str.w r6, [r4, #1076] @ 0x434 │ │ │ │ ldrb.w r6, [r4, #958] @ 0x3be │ │ │ │ subs r1, r3, #1 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ subs r6, #0 │ │ │ │ mov.w r1, r1, lsl #12 │ │ │ │ @@ -350786,15 +350785,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movw r2, #1596 @ 0x63c │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -350851,15 +350850,15 @@ │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ add r8, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ add.w r1, r1, r6, lsl #2 │ │ │ │ adds r6, #1 │ │ │ │ bl 339474 │ │ │ │ ldrb.w r3, [r4, #957] @ 0x3bd │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 37298e │ │ │ │ @@ -350881,15 +350880,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movw r2, #1631 @ 0x65f │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -350906,64 +350905,64 @@ │ │ │ │ ldr r2, [pc, #132] @ (372aa8 ) │ │ │ │ add.w r3, r8, #72 @ 0x48 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, fp │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1563 @ 0x61b │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, r2 │ │ │ │ + movs r6, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #664] @ 0x298 │ │ │ │ + ldr r1, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r2, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - movs r6, r2 │ │ │ │ + movs r6, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r6, #6 │ │ │ │ + asrs r4, r2, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r1, #7 │ │ │ │ + asrs r0, r5, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r5, #142 @ 0x8e │ │ │ │ lsls r4, r2, #3 │ │ │ │ - lsrs r2, r2, #11 │ │ │ │ + lsrs r2, r6, #11 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - vqadd.u32 q0, q0, q2 │ │ │ │ - mcr2 0, 6, r0, cr2, cr4, {2} │ │ │ │ - str r7, [sp, #632] @ 0x278 │ │ │ │ + vqadd.u8 q8, q0, q2 │ │ │ │ + mcr2 0, 7, r0, cr2, cr4, {2} │ │ │ │ + str r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r0, r7, #30 │ │ │ │ + lsrs r0, r3, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r1, #31 │ │ │ │ + lsrs r4, r5, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfaa1ffff │ │ │ │ - str r7, [sp, #304] @ 0x130 │ │ │ │ + str r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - mrc2 0, 1, r0, cr8, cr4, {2} │ │ │ │ - ldc2 0, cr0, [r2, #336]! @ 0x150 │ │ │ │ - stc2 0, cr0, [r4, #336]! @ 0x150 │ │ │ │ + mrc2 0, 2, r0, cr8, cr4, {2} │ │ │ │ + ldc2l 0, cr0, [r2, #336] @ 0x150 │ │ │ │ + stc2l 0, cr0, [r4, #336] @ 0x150 │ │ │ │ ldr.w r0, [r4, #948] @ 0x3b4 │ │ │ │ orr.w r0, r0, #2 │ │ │ │ ldrb.w r3, [r4, #962] @ 0x3c2 │ │ │ │ ldrb.w r1, [r4, #963] @ 0x3c3 │ │ │ │ ldrb.w r2, [r4, #964] @ 0x3c4 │ │ │ │ subs r3, #1 │ │ │ │ subs r1, #1 │ │ │ │ @@ -351187,15 +351186,15 @@ │ │ │ │ cbz r3, 372d7c │ │ │ │ ldr.w r3, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r1, [r4, #1032] @ 0x408 │ │ │ │ mov r9, r3 │ │ │ │ b.n 372d3a │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ adds r6, #1 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ cmp r6, sl │ │ │ │ beq.n 372d7c │ │ │ │ ldrb.w r3, [r9, r1] │ │ │ │ adds r0, r1, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.n 372d2c │ │ │ │ movs r3, #1 │ │ │ │ @@ -351214,15 +351213,15 @@ │ │ │ │ ldr r3, [pc, #164] @ (372e0c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 372c9e │ │ │ │ ldr r0, [pc, #156] @ (372e10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 372c9e │ │ │ │ ldr.w r6, [r4, #1052] @ 0x41c │ │ │ │ cbz r6, 372dba │ │ │ │ sub.w ip, r7, #255 @ 0xff │ │ │ │ ldr.w r3, [r4, #1048] @ 0x418 │ │ │ │ clz ip, ip │ │ │ │ movs r2, #0 │ │ │ │ @@ -351276,15 +351275,15 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfac80054 │ │ │ │ + @ instruction: 0xfae80054 │ │ │ │ ldr r3, [pc, #228] @ (372efc ) │ │ │ │ ldrb.w ip, [r0, #42] @ 0x2a │ │ │ │ add r3, pc │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 372e44 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r2, r1, #30 │ │ │ │ @@ -351347,53 +351346,53 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 372e60 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (372f0c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 372e60 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbnz r0, 372ed8 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r0, [pc, #52] @ (372f10 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 372ec8 │ │ │ │ ldr r0, [pc, #36] @ (372f08 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 372ec8 │ │ │ │ ldr r0, [pc, #36] @ (372f14 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 372ec8 │ │ │ │ ldrsh r2, [r4, r0] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #32] @ (372f28 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9a00054 │ │ │ │ + vst1.8 @ instruction: 0xf9c00054 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 @ instruction: 0xf98c0054 │ │ │ │ + vld1.8 @ instruction: 0xf9ac0054 │ │ │ │ ldr r3, [pc, #240] @ (37300c ) │ │ │ │ ldrb.w ip, [r0, #42] @ 0x2a │ │ │ │ add r3, pc │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 372f52 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r2, r1, #30 │ │ │ │ @@ -351459,54 +351458,54 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 372f6e │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #88] @ (37301c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 372f6e │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbnz r0, 372fe6 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r0, [pc, #56] @ (373020 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 372fd6 │ │ │ │ ldr r0, [pc, #36] @ (373018 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 372fd6 │ │ │ │ ldr r0, [pc, #40] @ (373024 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 372fd6 │ │ │ │ nop │ │ │ │ ldrb r6, [r3, r4] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #32] @ (373038 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [r2, #84] @ 0x54 │ │ │ │ + ldrh.w r0, [r2, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [lr, r4, lsl #1] │ │ │ │ + ldrb.w r0, [lr, #84] @ 0x54 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #396] @ (3731c4 ) │ │ │ │ mov r1, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -351574,15 +351573,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37319e │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ str r2, [r1, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -351615,15 +351614,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3730da │ │ │ │ ldr r0, [pc, #152] @ (3731d4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 3730da │ │ │ │ ldr r2, [pc, #140] @ (3731d8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -351634,15 +351633,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3730a8 │ │ │ │ ldr r0, [pc, #124] @ (3731dc ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3730a8 │ │ │ │ ldr r2, [pc, #100] @ (3731d8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373062 │ │ │ │ @@ -351652,15 +351651,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 373062 │ │ │ │ ldr r0, [pc, #84] @ (3731e0 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 373062 │ │ │ │ ldr r3, [pc, #44] @ (3731cc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3730da │ │ │ │ @@ -351668,33 +351667,33 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3730da │ │ │ │ ldr r0, [pc, #48] @ (3731e4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 3730da │ │ │ │ nop │ │ │ │ ldrb r0, [r0, r0] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf73e0054 │ │ │ │ + @ instruction: 0xf75e0054 │ │ │ │ ldr r4, [pc, #32] @ (3731fc ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6f40054 │ │ │ │ - movt r0, #34900 @ 0x8854 │ │ │ │ - movt r0, #26708 @ 0x6854 │ │ │ │ + @ instruction: 0xf7140054 │ │ │ │ + @ instruction: 0xf6e80054 │ │ │ │ + @ instruction: 0xf6e60054 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #412] @ (373398 ) │ │ │ │ and.w r1, r1, #3 │ │ │ │ sub sp, #20 │ │ │ │ @@ -351790,15 +351789,15 @@ │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 373376 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r3, [pc, #164] @ (3733a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373264 │ │ │ │ ldr r3, [pc, #160] @ (3733a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -351808,15 +351807,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w r8, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #144] @ (3733a8 ) │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ b.n 373264 │ │ │ │ ldr r3, [pc, #120] @ (3733a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373292 │ │ │ │ @@ -351828,15 +351827,15 @@ │ │ │ │ movs r1, #78 @ 0x4e │ │ │ │ ldr r0, [pc, #108] @ (3733ac ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ b.n 373292 │ │ │ │ ldr r3, [pc, #88] @ (3733b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3732b6 │ │ │ │ @@ -351845,48 +351844,48 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3732b6 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (3733b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3732b6 │ │ │ │ ldr r2, [pc, #64] @ (3733b8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3732e8 │ │ │ │ ldr r2, [pc, #32] @ (3733a4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3732e8 │ │ │ │ ldr r0, [pc, #48] @ (3733bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b.n 3732e8 │ │ │ │ nop │ │ │ │ ldrh r2, [r7, r0] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf58c0054 │ │ │ │ - sbc.w r0, r6, #13893632 @ 0xd40000 │ │ │ │ + sub.w r0, ip, #13893632 @ 0xd40000 │ │ │ │ + @ instruction: 0xf5860054 │ │ │ │ ldr r4, [pc, #32] @ (3733d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4ea0054 │ │ │ │ + add.w r0, sl, #13893632 @ 0xd40000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4f00054 │ │ │ │ + adds.w r0, r0, #13893632 @ 0xd40000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #420] @ (373578 ) │ │ │ │ and.w r1, r1, #3 │ │ │ │ sub sp, #20 │ │ │ │ @@ -351987,15 +351986,15 @@ │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 373556 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r3, [pc, #164] @ (373580 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373430 │ │ │ │ ldr r3, [pc, #160] @ (373584 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -352005,15 +352004,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w r8, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #144] @ (373588 ) │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ b.n 373430 │ │ │ │ ldr r3, [pc, #120] @ (373580 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373472 │ │ │ │ @@ -352025,15 +352024,15 @@ │ │ │ │ movs r1, #78 @ 0x4e │ │ │ │ ldr r0, [pc, #108] @ (37358c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ b.n 373472 │ │ │ │ ldr r3, [pc, #88] @ (373590 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373496 │ │ │ │ @@ -352042,48 +352041,48 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 373496 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (373594 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 373496 │ │ │ │ ldr r2, [pc, #64] @ (373598 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3734c8 │ │ │ │ ldr r2, [pc, #32] @ (373584 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3734c8 │ │ │ │ ldr r0, [pc, #48] @ (37359c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b.n 3734c8 │ │ │ │ nop │ │ │ │ ldr r2, [r4, r1] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3e80054 │ │ │ │ - ubfx r0, r2, #1, #21 │ │ │ │ + and.w r0, r8, #13893632 @ 0xd40000 │ │ │ │ + @ instruction: 0xf3e20054 │ │ │ │ ldr r4, [pc, #32] @ (3735b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #21, sl, lsl #1 │ │ │ │ + ssat r0, #21, sl, asr #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3100054 │ │ │ │ + @ instruction: 0xf3300054 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #404] @ (373748 ) │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #404] @ (37374c ) │ │ │ │ @@ -352154,15 +352153,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 373606 │ │ │ │ ldr r0, [pc, #260] @ (373758 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #252] @ (37375c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3736fe │ │ │ │ ldr r3, [pc, #232] @ (373754 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -352174,15 +352173,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w ip, r5, r3, lsl #2 │ │ │ │ ldr r0, [pc, #220] @ (373760 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldrb.w ip, [ip, #20] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 3735d6 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbz r3, 3736be │ │ │ │ ldr r3, [pc, #192] @ (373764 ) │ │ │ │ @@ -352194,15 +352193,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3736be │ │ │ │ ldr r0, [pc, #180] @ (373768 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r5, #28] │ │ │ │ cmp r2, #15 │ │ │ │ beq.n 373606 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ @@ -352217,15 +352216,15 @@ │ │ │ │ bne.n 373606 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cbnz r2, 373728 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ cmp r2, #2 │ │ │ │ bne.w 3735d6 │ │ │ │ b.n 3736a0 │ │ │ │ ldr r3, [pc, #100] @ (37376c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352233,52 +352232,52 @@ │ │ │ │ ldr r3, [pc, #64] @ (373754 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3735f6 │ │ │ │ ldr r0, [pc, #80] @ (373770 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3735f6 │ │ │ │ ldr r2, [pc, #72] @ (373774 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3736ee │ │ │ │ ldr r2, [pc, #32] @ (373754 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 3736ee │ │ │ │ ldr r0, [pc, #56] @ (373778 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 3736ee │ │ │ │ ldrsb r4, [r0, r2] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3360054 │ │ │ │ + @ instruction: 0xf3560054 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf29a0054 │ │ │ │ + @ instruction: 0xf2ba0054 │ │ │ │ ldr r4, [pc, #32] @ (373788 ) │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r0, #84 @ 0x54 │ │ │ │ + rsb r0, r0, #84 @ 0x54 │ │ │ │ str r4, [r3, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #16468 @ 0x4054 │ │ │ │ + @ instruction: 0xf2640054 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf13e0054 │ │ │ │ + adcs.w r0, lr, #84 @ 0x54 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #496] @ (37397c ) │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r2, #0] │ │ │ │ @@ -352363,15 +352362,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (373988 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3738d2 │ │ │ │ ldr r0, [pc, #288] @ (37398c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 3738d2 │ │ │ │ ldr r3, [pc, #264] @ (373980 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37390c │ │ │ │ @@ -352400,25 +352399,25 @@ │ │ │ │ ldr r3, [pc, #208] @ (373988 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3738d2 │ │ │ │ ldr r0, [pc, #204] @ (373990 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 3738d2 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37395c │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r2, [pc, #176] @ (373994 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3737da │ │ │ │ ldr r2, [pc, #152] @ (373988 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -352426,15 +352425,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3737da │ │ │ │ ldr r0, [pc, #156] @ (373998 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3737da │ │ │ │ ldr r2, [pc, #132] @ (373994 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37387e │ │ │ │ @@ -352444,15 +352443,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 37387e │ │ │ │ ldr r0, [pc, #120] @ (37399c ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 37387e │ │ │ │ ldr r2, [pc, #96] @ (373994 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373822 │ │ │ │ @@ -352462,48 +352461,48 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 373822 │ │ │ │ ldr r0, [pc, #84] @ (3739a0 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373822 │ │ │ │ ldr r3, [pc, #36] @ (373984 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3738d2 │ │ │ │ ldr r3, [pc, #32] @ (373988 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 3738d2 │ │ │ │ ldr r0, [pc, #48] @ (3739a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 3738d2 │ │ │ │ strb r2, [r5, r2] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r2, #84 @ 0x54 │ │ │ │ - vshr.s32 q0, q2, #6 │ │ │ │ + bics.w r0, r2, #84 @ 0x54 │ │ │ │ + vshr.s16 q8, q2, #6 │ │ │ │ ldr r4, [pc, #32] @ (3739b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s16 q8, q3, q2 │ │ │ │ - vqadd.s64 q0, q0, q2 │ │ │ │ - vqadd.s8 q0, q3, q2 │ │ │ │ - vqadd.s8 q0, q5, q2 │ │ │ │ + vqadd.s64 q8, q3, q2 │ │ │ │ + vqadd.s16 q8, q0, q2 │ │ │ │ + vqadd.s32 q0, q3, q2 │ │ │ │ + vqadd.s32 q0, q5, q2 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #496] @ (373ba8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r2, #0] │ │ │ │ @@ -352588,15 +352587,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (373bb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 373afe │ │ │ │ ldr r0, [pc, #288] @ (373bb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 373afe │ │ │ │ ldr r3, [pc, #264] @ (373bac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 373b38 │ │ │ │ @@ -352625,25 +352624,25 @@ │ │ │ │ ldr r3, [pc, #208] @ (373bb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 373afe │ │ │ │ ldr r0, [pc, #204] @ (373bbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 373afe │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 373b88 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r2, [pc, #176] @ (373bc0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373a06 │ │ │ │ ldr r2, [pc, #152] @ (373bb4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -352651,15 +352650,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 373a06 │ │ │ │ ldr r0, [pc, #156] @ (373bc4 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373a06 │ │ │ │ ldr r2, [pc, #132] @ (373bc0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 373aaa │ │ │ │ @@ -352669,15 +352668,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 373aaa │ │ │ │ ldr r0, [pc, #120] @ (373bc8 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373aaa │ │ │ │ ldr r2, [pc, #96] @ (373bc0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373a4e │ │ │ │ @@ -352687,48 +352686,48 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 373a4e │ │ │ │ ldr r0, [pc, #84] @ (373bcc ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373a4e │ │ │ │ ldr r3, [pc, #36] @ (373bb0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373afe │ │ │ │ ldr r3, [pc, #32] @ (373bb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 373afe │ │ │ │ ldr r0, [pc, #48] @ (373bd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 373afe │ │ │ │ strh r6, [r7, r1] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r6, #336]! @ 0x150 │ │ │ │ - stc 0, cr0, [lr, #336] @ 0x150 │ │ │ │ + mcr 0, 0, r0, cr6, cr4, {2} │ │ │ │ + stc 0, cr0, [lr, #336]! @ 0x150 │ │ │ │ ldr r4, [pc, #32] @ (373be4 ) │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl, #-336]! @ 0xfffffeb0 │ │ │ │ - stc 0, cr0, [r4, #-336] @ 0xfffffeb0 │ │ │ │ - ldcl 0, cr0, [sl], {84} @ 0x54 │ │ │ │ - ldcl 0, cr0, [lr], {84} @ 0x54 │ │ │ │ + stcl 0, cr0, [sl, #-336] @ 0xfffffeb0 │ │ │ │ + stc 0, cr0, [r4, #-336]! @ 0xfffffeb0 │ │ │ │ + ldcl 0, cr0, [sl], #336 @ 0x150 │ │ │ │ + ldcl 0, cr0, [lr], #336 @ 0x150 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #924] @ (373f80 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w ip, [pc, #924] @ 373f84 │ │ │ │ @@ -352786,15 +352785,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.n 373c94 │ │ │ │ ldr r0, [pc, #776] @ (373f90 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r3, #28] │ │ │ │ cmp r1, #15 │ │ │ │ beq.n 373c5e │ │ │ │ @@ -352811,15 +352810,15 @@ │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 373f56 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 373f06 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ str r2, [r3, #28] │ │ │ │ @@ -352847,15 +352846,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 373cc8 │ │ │ │ ldr r0, [pc, #624] @ (373f98 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 373cc8 │ │ │ │ ldr r0, [pc, #612] @ (373f9c ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -352865,15 +352864,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 373e62 │ │ │ │ ldr r0, [pc, #592] @ (373fa0 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ ldrb.w r0, [r3, #42] @ 0x2a │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 373c6e │ │ │ │ ldrb.w ip, [r2] │ │ │ │ movs.w r0, ip, lsr #3 │ │ │ │ @@ -352890,15 +352889,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 373d9c │ │ │ │ ldr r0, [pc, #532] @ (373fa4 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ str r2, [r3, #28] │ │ │ │ cmp r1, #15 │ │ │ │ beq.w 373c5e │ │ │ │ @@ -352924,15 +352923,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 373cc8 │ │ │ │ ldr r0, [pc, #440] @ (373fa8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 373cc8 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 373ee0 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -352963,15 +352962,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 373cc8 │ │ │ │ ldr r0, [pc, #344] @ (373fac ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 373cc8 │ │ │ │ ldrb.w r0, [r3, #42] @ 0x2a │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 373c72 │ │ │ │ ldrb.w ip, [r2] │ │ │ │ @@ -353009,15 +353008,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 373cc8 │ │ │ │ ldr r0, [pc, #220] @ (373fb0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 373cc8 │ │ │ │ ldr r2, [pc, #164] @ (373f88 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -353028,15 +353027,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 373e02 │ │ │ │ ldr r0, [pc, #188] @ (373fb4 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373e02 │ │ │ │ ldr r2, [pc, #128] @ (373f88 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373ce0 │ │ │ │ @@ -353046,15 +353045,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 373ce0 │ │ │ │ ldr r0, [pc, #152] @ (373fb8 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373ce0 │ │ │ │ ldr r2, [pc, #84] @ (373f88 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 373e80 │ │ │ │ @@ -353064,15 +353063,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 373e80 │ │ │ │ ldr r0, [pc, #116] @ (373fbc ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373e80 │ │ │ │ ldr r1, [pc, #60] @ (373f94 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 373cc8 │ │ │ │ @@ -353080,42 +353079,42 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.w 373cc8 │ │ │ │ ldr r0, [pc, #80] @ (373fc0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 373cc8 │ │ │ │ nop │ │ │ │ str r0, [r2, r1] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #32] @ (373fac ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, ip, r4, lsr #1 │ │ │ │ + @ instruction: 0xebec0054 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r2, r4, lsr #1 │ │ │ │ + sbcs.w r0, r2, r4, lsr #1 │ │ │ │ adds r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r0], #-336 @ 0xfffffeb0 │ │ │ │ - @ instruction: 0xeac40054 │ │ │ │ - eor.w r0, ip, r4, lsr #1 │ │ │ │ - bic.w r0, r6, r4, lsr #1 │ │ │ │ - @ instruction: 0xe9a80054 │ │ │ │ - ldrd r0, r0, [ip, #-336] @ 0x150 │ │ │ │ - ldmdb r2!, {r2, r4, r6} │ │ │ │ - stmdb ip, {r2, r4, r6} │ │ │ │ - stmdb sl, {r2, r4, r6} │ │ │ │ + stc 0, cr0, [r0], {84} @ 0x54 │ │ │ │ + @ instruction: 0xeae40054 │ │ │ │ + @ instruction: 0xeaac0054 │ │ │ │ + orr.w r0, r6, r4, lsr #1 │ │ │ │ + strd r0, r0, [r8, #336] @ 0x150 │ │ │ │ + ldrd r0, r0, [ip, #-336]! @ 0x150 │ │ │ │ + ldrd r0, r0, [r2, #-336] @ 0x150 │ │ │ │ + stmdb ip!, {r2, r4, r6} │ │ │ │ + stmdb sl!, {r2, r4, r6} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #504] @ (3741cc ) │ │ │ │ mov r1, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -353167,15 +353166,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3741a4 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r3, [pc, #364] @ (3741d0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 374178 │ │ │ │ ldr r2, [r1, #28] │ │ │ │ ldrb.w r0, [r1, #40] @ 0x28 │ │ │ │ @@ -353205,15 +353204,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 374052 │ │ │ │ ldr r0, [pc, #292] @ (3741dc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 374052 │ │ │ │ ldr r3, [pc, #264] @ (3741d0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -353246,15 +353245,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 374052 │ │ │ │ ldr r0, [pc, #200] @ (3741e0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 374052 │ │ │ │ ldr r2, [pc, #188] @ (3741e4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -353265,15 +353264,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37401e │ │ │ │ ldr r0, [pc, #168] @ (3741e8 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 37401e │ │ │ │ ldr r2, [pc, #144] @ (3741e4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3740ce │ │ │ │ @@ -353283,15 +353282,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3740ce │ │ │ │ ldr r0, [pc, #132] @ (3741ec ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3740ce │ │ │ │ ldr r2, [pc, #104] @ (3741e4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37406e │ │ │ │ @@ -353301,15 +353300,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37406e │ │ │ │ ldr r0, [pc, #92] @ (3741f0 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 37406e │ │ │ │ ldr r3, [pc, #44] @ (3741d4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374052 │ │ │ │ @@ -353317,39 +353316,39 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 374052 │ │ │ │ ldr r0, [pc, #52] @ (3741f4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 374052 │ │ │ │ ldr r4, [pc, #400] @ (374360 ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 374168 │ │ │ │ + b.n 3741a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3740ac │ │ │ │ + b.n 3740ec │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #32] @ (374208 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 374018 │ │ │ │ + b.n 374058 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 373fcc │ │ │ │ + b.n 37400c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 373f78 │ │ │ │ + b.n 373fb8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 373f70 │ │ │ │ + b.n 373fb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #640] @ (374488 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -353415,15 +353414,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3742ca │ │ │ │ ldr r0, [pc, #480] @ (374498 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ strb.w r3, [r1, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -353452,15 +353451,15 @@ │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 374460 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r3, [pc, #352] @ (37448c ) │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 374438 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ ldrb.w r2, [r1, #40] @ 0x28 │ │ │ │ @@ -353490,15 +353489,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37431a │ │ │ │ ldr r0, [pc, #288] @ (3744a0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ b.n 37431a │ │ │ │ ldr r3, [pc, #252] @ (37448c ) │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -353531,15 +353530,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 37431a │ │ │ │ ldr r0, [pc, #196] @ (3744a4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ b.n 37431a │ │ │ │ ldr r3, [pc, #184] @ (3744a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -353549,15 +353548,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3742e6 │ │ │ │ ldr r0, [pc, #164] @ (3744ac ) │ │ │ │ movs r2, #2 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3742e6 │ │ │ │ ldr r3, [pc, #144] @ (3744a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 374396 │ │ │ │ @@ -353566,15 +353565,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 374396 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [pc, #128] @ (3744b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 374396 │ │ │ │ ldr r3, [pc, #108] @ (3744a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374336 │ │ │ │ @@ -353583,15 +353582,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 374336 │ │ │ │ ldr r0, [pc, #96] @ (3744b4 ) │ │ │ │ movs r2, #32 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 374336 │ │ │ │ ldr r2, [pc, #56] @ (37449c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37431a │ │ │ │ @@ -353599,43 +353598,43 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37431a │ │ │ │ ldr r0, [pc, #60] @ (3744b8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ b.n 37431a │ │ │ │ ldr r2, [pc, #176] @ (37453c ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3742c0 │ │ │ │ + b.n 374300 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 373e9c │ │ │ │ + b.n 373edc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 373de0 │ │ │ │ + b.n 373e20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #32] @ (3744cc ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 373d4c │ │ │ │ + b.n 373d8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 373d08 │ │ │ │ + b.n 373d48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 373cbc │ │ │ │ + b.n 373cfc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 373cbc │ │ │ │ + b.n 373cfc │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #652] @ (374758 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -353699,27 +353698,27 @@ │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 374730 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr.w r6, [r1, #1084] @ 0x43c │ │ │ │ orr.w ip, r6, r2 │ │ │ │ str.w ip, [r1, #1084] @ 0x43c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3746b4 │ │ │ │ ldr r1, [r3, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r1, [r1, #924] @ 0x39c │ │ │ │ ldr.w r0, [r1, r4, lsl #2] │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37450c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 374706 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ @@ -353748,15 +353747,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 37456a │ │ │ │ ldr r0, [pc, #372] @ (374768 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 37456a │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3746e0 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ @@ -353786,15 +353785,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.n 37456a │ │ │ │ ldr r0, [pc, #284] @ (37476c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 37456a │ │ │ │ ldr r1, [pc, #272] @ (374770 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -353804,15 +353803,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 374514 │ │ │ │ ldr r0, [pc, #252] @ (374774 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 374514 │ │ │ │ ldr r2, [pc, #236] @ (374778 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 374536 │ │ │ │ @@ -353822,15 +353821,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 374536 │ │ │ │ ldr r0, [pc, #216] @ (37477c ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 374536 │ │ │ │ ldr r1, [pc, #200] @ (374780 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37458c │ │ │ │ @@ -353839,15 +353838,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 37458c │ │ │ │ ldr r0, [pc, #180] @ (374784 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 37458c │ │ │ │ ldr r2, [pc, #148] @ (374778 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 374606 │ │ │ │ @@ -353857,15 +353856,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 374606 │ │ │ │ ldr r0, [pc, #144] @ (374788 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 374606 │ │ │ │ ldr r2, [pc, #112] @ (374778 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3745ac │ │ │ │ @@ -353875,15 +353874,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 3745ac │ │ │ │ ldr r0, [pc, #108] @ (37478c ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3745ac │ │ │ │ ldr r1, [pc, #44] @ (374760 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37456a │ │ │ │ @@ -353891,47 +353890,47 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 37456a │ │ │ │ ldr r0, [pc, #68] @ (374790 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 37456a │ │ │ │ bx sp │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 374c78 │ │ │ │ + b.n 374cb8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 374bc4 │ │ │ │ + b.n 374c04 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r1, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 374ebc │ │ │ │ + b.n 374efc │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #32] @ (37479c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 374adc │ │ │ │ + b.n 374b1c │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r6, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 374dc0 │ │ │ │ + b.n 374e00 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 374a44 │ │ │ │ + b.n 374a84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3749f4 │ │ │ │ + b.n 374a34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3749f4 │ │ │ │ + b.n 374a34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #792] @ (374abc ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -354015,15 +354014,15 @@ │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 374a94 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ mov.w ip, #2 │ │ │ │ add r0, r2 │ │ │ │ strb.w r1, [r3, #37] @ 0x25 │ │ │ │ strb.w ip, [r3, #39] @ 0x27 │ │ │ │ ldrb.w r2, [r0, #1102] @ 0x44e │ │ │ │ cbz r2, 3748cc │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ @@ -354088,15 +354087,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 37487e │ │ │ │ ldr r0, [pc, #396] @ (374acc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 37487e │ │ │ │ ldr r2, [pc, #368] @ (374ac0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -354130,15 +354129,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 37487e │ │ │ │ ldr r0, [pc, #292] @ (374ad0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 37487e │ │ │ │ movs r1, #1 │ │ │ │ mov ip, r1 │ │ │ │ b.n 374892 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -354153,15 +354152,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 37487e │ │ │ │ ldr r0, [pc, #240] @ (374ad4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 37487e │ │ │ │ ldr r2, [pc, #228] @ (374ad8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -354172,15 +354171,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37484a │ │ │ │ ldr r0, [pc, #208] @ (374adc ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 37484a │ │ │ │ ldr r2, [pc, #188] @ (374ad8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37495a │ │ │ │ @@ -354190,15 +354189,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 37495a │ │ │ │ ldr r0, [pc, #176] @ (374ae0 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 37495a │ │ │ │ ldr r2, [pc, #148] @ (374ad8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3747fe │ │ │ │ @@ -354208,15 +354207,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3747fe │ │ │ │ ldr r0, [pc, #136] @ (374ae4 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3747fe │ │ │ │ ldr r2, [pc, #108] @ (374ad8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3748f8 │ │ │ │ @@ -354226,15 +354225,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3748f8 │ │ │ │ ldr r0, [pc, #100] @ (374ae8 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3748f8 │ │ │ │ ldr r1, [pc, #44] @ (374ac4 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37487e │ │ │ │ @@ -354242,43 +354241,43 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.w 37487e │ │ │ │ ldr r0, [pc, #60] @ (374aec ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 37487e │ │ │ │ add sl, r2 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - svc 58 @ 0x3a │ │ │ │ + svc 90 @ 0x5a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #206 @ 0xce │ │ │ │ + udf #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #152 @ 0x98 │ │ │ │ + udf #184 @ 0xb8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #32] @ (374afc ) │ │ │ │ movs r0, r0 │ │ │ │ - udf #72 @ 0x48 │ │ │ │ + udf #104 @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #34 @ 0x22 │ │ │ │ + udf #66 @ 0x42 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 374ad8 │ │ │ │ + udf #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 374a88 │ │ │ │ + ble.n 374ac8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 374a88 │ │ │ │ + ble.n 374ac8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, #228 @ 0xe4 │ │ │ │ ldr.w r4, [pc, #1888] @ 375264 │ │ │ │ @@ -354495,15 +354494,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.w 374f86 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 375224 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 374f86 │ │ │ │ ldr.w r8, [r4, #1036] @ 0x40c │ │ │ │ ldr.w r3, [r4, #1040] @ 0x410 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ sub.w r3, r3, r8 │ │ │ │ cmp r7, r3 │ │ │ │ it hi │ │ │ │ @@ -354551,15 +354550,15 @@ │ │ │ │ bhi.w 374c94 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 374e94 │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ ldrb r2, [r6, #11] │ │ │ │ add r0, r8 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ ldr.w r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb.w r2, [sp, #92] @ 0x5c │ │ │ │ cmp r7, #1 │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r4, #1028] @ 0x404 │ │ │ │ strb r2, [r3, r1] │ │ │ │ @@ -354570,15 +354569,15 @@ │ │ │ │ mov.w fp, #1 │ │ │ │ mov sl, r2 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ add r3, fp │ │ │ │ add.w fp, fp, #1 │ │ │ │ add r0, r3 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ ldr.w r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb.w r2, [r8, #1]! │ │ │ │ cmp r7, fp │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr.w r3, [r4, #1028] @ 0x404 │ │ │ │ strb.w sl, [r3, r1] │ │ │ │ ldr.w r0, [r4, #1036] @ 0x40c │ │ │ │ @@ -354615,15 +354614,15 @@ │ │ │ │ ble.w 375098 │ │ │ │ mov r5, r1 │ │ │ │ add.w r7, sp, #91 @ 0x5b │ │ │ │ mov r8, r3 │ │ │ │ b.n 374f06 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, r5 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ ldr.w r3, [r4, #1024] @ 0x400 │ │ │ │ adds r5, #1 │ │ │ │ cmp sl, r5 │ │ │ │ ldrb r3, [r3, r1] │ │ │ │ strb.w r3, [r7, #1]! │ │ │ │ beq.w 375092 │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ @@ -354737,15 +354736,15 @@ │ │ │ │ ldr r2, [pc, #604] @ (375284 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 375086 │ │ │ │ ldr r0, [pc, #596] @ (375288 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 375086 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #32] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ bcc.w 374c5a │ │ │ │ @@ -354769,23 +354768,23 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.w 374c5a │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3751fe │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 374c5a │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r8, [r4, #1036] @ 0x40c │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, sl │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ str.w r1, [r4, #1032] @ 0x408 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ sub.w fp, r2, r3 │ │ │ │ add.w r3, fp, r8 │ │ │ │ str.w r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ b.n 374f1c │ │ │ │ @@ -354840,15 +354839,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 374fe4 │ │ │ │ ldr r0, [pc, #352] @ (375298 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374fe4 │ │ │ │ ldr r3, [pc, #340] @ (37529c ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -354860,31 +354859,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 374fe4 │ │ │ │ ldr r0, [pc, #316] @ (3752a0 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 374fe4 │ │ │ │ ldr r0, [pc, #304] @ (3752a4 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3750d4 │ │ │ │ b.n 374f78 │ │ │ │ ldr r0, [pc, #288] @ (3752a8 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 375108 │ │ │ │ b.n 374e16 │ │ │ │ ldr r3, [pc, #252] @ (37529c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -354896,15 +354895,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 375058 │ │ │ │ ldr r0, [pc, #244] @ (3752ac ) │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str r3, [r5, #28] │ │ │ │ ldrb.w r3, [r5, #40] @ 0x28 │ │ │ │ cmp r3, #15 │ │ │ │ bne.w 375060 │ │ │ │ b.n 374c5a │ │ │ │ @@ -354918,30 +354917,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 374d56 │ │ │ │ ldr r0, [pc, #192] @ (3752b0 ) │ │ │ │ mov.w r2, #8192 @ 0x2000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 374d56 │ │ │ │ ldr r2, [pc, #128] @ (375280 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 375086 │ │ │ │ ldr r2, [pc, #116] @ (375284 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 375086 │ │ │ │ ldr r0, [pc, #152] @ (3752b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 375086 │ │ │ │ ldr r2, [pc, #88] @ (375280 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -354949,15 +354948,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (375284 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 374d8e │ │ │ │ ldr r0, [pc, #120] @ (3752b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 374d8e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (3752bc ) │ │ │ │ movw r2, #1118 @ 0x45e │ │ │ │ ldr r1, [pc, #104] @ (3752c0 ) │ │ │ │ ldr r0, [pc, #108] @ (3752c4 ) │ │ │ │ @@ -354980,45 +354979,45 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #148 @ 0x94 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 375320 │ │ │ │ + bhi.n 375360 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3752b4 │ │ │ │ + bls.n 3752f4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #32] @ (3752c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 375284 │ │ │ │ + bvc.n 3752c4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 3752ec │ │ │ │ + bls.n 37532c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 3752c8 │ │ │ │ + bls.n 375308 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 3751e8 │ │ │ │ + bvs.n 375228 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 375378 │ │ │ │ + bvs.n 3751b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 37537c │ │ │ │ + bvs.n 3751bc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 375334 │ │ │ │ + bvs.n 375374 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r1, #108] @ 0x6c │ │ │ │ + ldr r4, [r5, #108] @ 0x6c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bpl.n 375330 │ │ │ │ + bpl.n 375370 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 3752f4 │ │ │ │ + bhi.n 375334 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r5, [pc, #1508] @ 3758c0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -355094,15 +355093,15 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37570c │ │ │ │ ldr.w r3, [r6, #924] @ 0x39c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrb.w ip, [r6, #957] @ 0x3bd │ │ │ │ ldr.w r1, [r6, #1080] @ 0x438 │ │ │ │ ldr.w r0, [r6, #1084] @ 0x43c │ │ │ │ cmp ip, r4 │ │ │ │ bgt.n 375392 │ │ │ │ ldr.w r3, [r6, #1088] @ 0x440 │ │ │ │ ands r1, r5 │ │ │ │ @@ -355126,15 +355125,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.w 3757c8 │ │ │ │ ldr.w r0, [pc, #1232] @ 3758dc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ str.w r5, [r6, #1080] @ 0x438 │ │ │ │ b.n 375338 │ │ │ │ str.w r5, [r6, #1092] @ 0x444 │ │ │ │ b.n 375338 │ │ │ │ ands.w r3, r5, #3 │ │ │ │ beq.n 3754a4 │ │ │ │ ldr.w r3, [pc, #1188] @ 3758d4 │ │ │ │ @@ -355154,15 +355153,15 @@ │ │ │ │ ldr.w r0, [pc, #1160] @ 3758e4 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #3332 @ 0xd04 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r2, [pc, #1140] @ 3758e8 │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37530c │ │ │ │ ldr.w r2, [pc, #1104] @ 3758d4 │ │ │ │ ldr.w r7, [r8, r2] │ │ │ │ @@ -355170,15 +355169,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37530c │ │ │ │ ldr.w r0, [pc, #1112] @ 3758ec │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 37530c │ │ │ │ ldr.w r4, [r6, #1092] @ 0x444 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r6, #1100] @ 0x44c │ │ │ │ ldr.w r2, [r6, #1096] @ 0x448 │ │ │ │ lsrs r1, r4, #24 │ │ │ │ @@ -355308,30 +355307,30 @@ │ │ │ │ ldr r3, [pc, #708] @ (3758d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 375550 │ │ │ │ ldr r0, [pc, #740] @ (375900 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 375550 │ │ │ │ ldr r3, [pc, #736] @ (375904 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3754e2 │ │ │ │ ldr r3, [pc, #672] @ (3758d4 ) │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3754e2 │ │ │ │ ldr r0, [pc, #712] @ (375908 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r4, [r6, #1092] @ 0x444 │ │ │ │ b.n 3754e2 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3756d8 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ @@ -355346,15 +355345,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 3755ac │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37573e │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 3755ac │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 375782 │ │ │ │ ldr.w r2, [r8, #996] @ 0x3e4 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r8, #996] @ 0x3e4 │ │ │ │ @@ -355369,15 +355368,15 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bne.w 37557a │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 375872 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 37557a │ │ │ │ ldr r3, [pc, #560] @ (37590c ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 375656 │ │ │ │ @@ -355385,15 +355384,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 375656 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #15 │ │ │ │ bne.n 37565e │ │ │ │ b.n 3755ac │ │ │ │ @@ -355406,15 +355405,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3753aa │ │ │ │ ldr r0, [pc, #488] @ (375914 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3753aa │ │ │ │ ldr r7, [pc, #480] @ (375918 ) │ │ │ │ add r7, pc │ │ │ │ add.w r7, r7, #340 @ 0x154 │ │ │ │ b.n 3755ca │ │ │ │ ldr r2, [pc, #476] @ (37591c ) │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -355425,28 +355424,28 @@ │ │ │ │ ldr r2, [pc, #392] @ (3758d4 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 375680 │ │ │ │ ldr r0, [pc, #456] @ (375920 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b.n 375680 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37589a │ │ │ │ ldr r3, [pc, #360] @ (3758d4 ) │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r7, r3, #21 │ │ │ │ bpl.w 3755f2 │ │ │ │ ldr r0, [pc, #424] @ (375924 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3755f2 │ │ │ │ ldr r2, [pc, #392] @ (37590c ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 375694 │ │ │ │ @@ -355454,15 +355453,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 375694 │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [r8, #996] @ 0x3e4 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r8, #996] @ 0x3e4 │ │ │ │ ldrb.w r2, [r8, #1008] @ 0x3f0 │ │ │ │ cmp r2, #15 │ │ │ │ bne.w 3756a0 │ │ │ │ b.n 37557a │ │ │ │ @@ -355496,24 +355495,24 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldrb.w r1, [r2, #1101] @ 0x44d │ │ │ │ cmp r1, #1 │ │ │ │ bne.w 3755fc │ │ │ │ cbnz r3, 37584e │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 3755fc │ │ │ │ ldr r0, [pc, #256] @ (37592c ) │ │ │ │ movs r7, #1 │ │ │ │ movt r7, #16384 @ 0x4000 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ orrs r3, r7 │ │ │ │ str r3, [r5, #28] │ │ │ │ cmp r2, #15 │ │ │ │ ldr.w r3, [r9] │ │ │ │ bne.n 3757f8 │ │ │ │ @@ -355526,15 +355525,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (3758d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 375818 │ │ │ │ ldr r0, [pc, #200] @ (375930 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ b.n 375818 │ │ │ │ ldr r1, [pc, #168] @ (37591c ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -355542,30 +355541,30 @@ │ │ │ │ ldr r1, [pc, #80] @ (3758d4 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3756cc │ │ │ │ ldr r0, [pc, #164] @ (375934 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [r8, #1012] @ 0x3f4 │ │ │ │ b.n 3756cc │ │ │ │ ldr r3, [pc, #156] @ (375938 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37576a │ │ │ │ ldr r3, [pc, #40] @ (3758d4 ) │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 375770 │ │ │ │ ldr r0, [pc, #132] @ (37593c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 375770 │ │ │ │ subs r1, #88 @ 0x58 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #78 @ 0x4e │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -355573,63 +355572,63 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #252 @ 0xfc │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #68 @ 0x44 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - bhi.n 375910 │ │ │ │ + bhi.n 375950 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r7, #246 @ 0xf6 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - bvc.n 375800 │ │ │ │ + bvc.n 375840 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 375974 │ │ │ │ + bvs.n 3759b4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 375900 │ │ │ │ + bcc.n 375940 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 3758f8 │ │ │ │ + bcc.n 375938 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r4, r2, #30 │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr r0, [pc, #704] @ (375bc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 375880 │ │ │ │ + bpl.n 3758c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r4, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 375908 │ │ │ │ + bpl.n 375948 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #32] @ (375930 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 3758d8 │ │ │ │ + bmi.n 375918 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r2, r4, #24 │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 375970 │ │ │ │ + bne.n 3759b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 37597c │ │ │ │ + bmi.n 3759bc │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r0, r3, #22 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - beq.n 375978 │ │ │ │ + beq.n 3759b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 37595c │ │ │ │ + beq.n 37599c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ + beq.n 375954 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 375890 │ │ │ │ + bcs.n 3758d0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #524] @ (375b60 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -355711,15 +355710,15 @@ │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 3759ca │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 375abe │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 3759ca │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 375ae2 │ │ │ │ ldr.w r2, [r4, #996] @ 0x3e4 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r4, #996] @ 0x3e4 │ │ │ │ @@ -355734,15 +355733,15 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 375994 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 375b3c │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 375994 │ │ │ │ ldr r2, [pc, #232] @ (375b70 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 375a00 │ │ │ │ @@ -355750,15 +355749,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 375a00 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, fp │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [fp, #28] │ │ │ │ ldrb.w r0, [fp, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [fp, #28] │ │ │ │ cmp r0, #15 │ │ │ │ bne.n 375a0c │ │ │ │ b.n 3759ca │ │ │ │ @@ -355771,15 +355770,15 @@ │ │ │ │ ldr r0, [pc, #168] @ (375b74 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r3, r0, #16 │ │ │ │ bpl.n 375a32 │ │ │ │ ldr r0, [pc, #164] @ (375b7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [fp, #44] @ 0x2c │ │ │ │ b.n 375a32 │ │ │ │ ldr r2, [pc, #140] @ (375b70 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -355788,15 +355787,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 375a46 │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [r4, #996] @ 0x3e4 │ │ │ │ ldrb.w r1, [r4, #1008] @ 0x3f0 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r4, #996] @ 0x3e4 │ │ │ │ cmp r1, #15 │ │ │ │ bne.n 375a52 │ │ │ │ b.n 375994 │ │ │ │ @@ -355808,69 +355807,69 @@ │ │ │ │ ldr r2, [pc, #76] @ (375b74 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 37596a │ │ │ │ ldr r0, [pc, #80] @ (375b84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37596a │ │ │ │ ldr r1, [pc, #56] @ (375b78 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 375a7a │ │ │ │ ldr r1, [pc, #40] @ (375b74 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 375a7a │ │ │ │ ldr r0, [pc, #52] @ (375b88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [r4, #1012] @ 0x3f4 │ │ │ │ b.n 375a7a │ │ │ │ adds r2, #228 @ 0xe4 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6, {r5, r6, r7} │ │ │ │ + ldmia r7!, {} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #32] @ (375b94 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #704] @ (375e44 ) │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 375ad0 │ │ │ │ + beq.n 375b10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5, {r3, r5} │ │ │ │ + ldmia r5!, {r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (375bbc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ lsrs r4, r2, #18 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -355879,33 +355878,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r2, [pc, #48] @ (375c0c ) │ │ │ │ ldr r1, [pc, #52] @ (375c10 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ + str r0, [r2, #92] @ 0x5c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r6, [r1, r4] │ │ │ │ + ldrb r6, [r5, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r4, r4] │ │ │ │ + ldrb r0, [r0, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -355947,35 +355946,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (375cc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #44] @ (375ccc ) │ │ │ │ ldr r1, [pc, #48] @ (375cd0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #36] @ (375cd4 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - str r2, [r0, #80] @ 0x50 │ │ │ │ + str r2, [r4, #80] @ 0x50 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r6, #196 @ 0xc4 │ │ │ │ + cmp r6, #228 @ 0xe4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r4, #12] │ │ │ │ + ldrb r2, [r0, #13] │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #2 │ │ │ │ lsls r2, r4, #3 │ │ │ │ @@ -355993,72 +355992,72 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r8, [pc, #260] @ 375e00 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ add r8, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #244] @ (375e04 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #224] @ (375e08 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #208] @ (375e0c ) │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [pc, #204] @ (375e10 ) │ │ │ │ str.w sl, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r9, #20 │ │ │ │ - bl 7359c0 │ │ │ │ + bl 7359f0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w r3, r6, #20 │ │ │ │ - bl 7359c0 │ │ │ │ + bl 7359f0 │ │ │ │ ldr r3, [pc, #156] @ (375e14 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr.w r8, [pc, #148] @ 375e18 │ │ │ │ mov r3, r7 │ │ │ │ - bl 735c14 │ │ │ │ + bl 735c44 │ │ │ │ add r8, pc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ movs r6, #0 │ │ │ │ mov r3, r7 │ │ │ │ movw r7, #16536 @ 0x4098 │ │ │ │ mov r2, r5 │ │ │ │ - bl 735c14 │ │ │ │ + bl 735c44 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [r4, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [r4, #0] │ │ │ │ bl 329ed0 │ │ │ │ str r0, [r4, #4] │ │ │ │ @@ -356081,35 +356080,35 @@ │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 531308 │ │ │ │ bl 5380f4 │ │ │ │ mov r1, r0 │ │ │ │ b.n 375ddc │ │ │ │ - beq.n 375db4 │ │ │ │ + beq.n 375df4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 375de4 │ │ │ │ + bne.n 375e24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r7, #54 @ 0x36 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - beq.n 375dcc │ │ │ │ + bne.n 375e0c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 375ddc │ │ │ │ + bne.n 375e1c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 375ecc │ │ │ │ + bpl.n 375f0c │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 375da8 │ │ │ │ + bmi.n 375de8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r1, r2, r3 │ │ │ │ movw r3, #43691 @ 0xaaab │ │ │ │ @@ -356185,15 +356184,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (375f78 ) │ │ │ │ add.w r2, ip, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (375f7c ) │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 375f68 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r3, r3, #17536 @ 0x4480 │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ @@ -356213,21 +356212,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (375f80 ) │ │ │ │ movs r1, #20 │ │ │ │ add r0, pc │ │ │ │ bl 522f58 │ │ │ │ nop │ │ │ │ - str r0, [r7, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6!, {r2, r3, r5, r7} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6, {r3, r6, r7} │ │ │ │ + ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 375fe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -356235,15 +356234,15 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #80] @ (375ff0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movw r2, #17696 @ 0x4520 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ add.w lr, r0, r2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #1160] @ 0x488 │ │ │ │ str.w r1, [r0, #1156] @ 0x484 │ │ │ │ @@ -356254,19 +356253,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r5, #28] │ │ │ │ + str r6, [r1, #32] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r6!, {r2, r3, r5} │ │ │ │ + ldmia r6, {r2, r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 376064 │ │ │ │ sub sp, #12 │ │ │ │ @@ -356276,15 +356275,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (376068 ) │ │ │ │ add.w r2, ip, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #84] @ (37606c ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r1, r3, #16384 @ 0x4000 │ │ │ │ ldr.w r0, [r1, #1308] @ 0x51c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 37603e │ │ │ │ ldr.w r1, [r1, #1312] @ 0x520 │ │ │ │ @@ -356301,19 +356300,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r0, [r0, #24] │ │ │ │ + str r0, [r4, #24] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5, {r2, r4, r5, r7} │ │ │ │ + ldmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #176] @ (376130 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -356323,44 +356322,44 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #156] @ (37613c ) │ │ │ │ ldr r1, [pc, #160] @ (376140 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #144] @ (376144 ) │ │ │ │ ldr r1, [pc, #144] @ (376148 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r4, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ ldr r3, [pc, #128] @ (37614c ) │ │ │ │ ldr r1, [pc, #128] @ (376150 ) │ │ │ │ add.w r2, r4, #1048 @ 0x418 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ add.w r1, r4, #1080 @ 0x438 │ │ │ │ mov r0, r5 │ │ │ │ bl 339474 │ │ │ │ add.w r1, r4, #17536 @ 0x4480 │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 339474 │ │ │ │ @@ -356381,31 +356380,31 @@ │ │ │ │ b.w 339524 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r5, r6} │ │ │ │ + ldmia r5!, {r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r0, #16] │ │ │ │ + str r2, [r4, #16] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 376078 │ │ │ │ + bhi.n 3760b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 3760a0 │ │ │ │ + bhi.n 3760e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r1, r3, r4, r5} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5, {r3, r5, r7} │ │ │ │ + ldmia r5!, {r3, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5!, {r6} │ │ │ │ + ldmia r5, {r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r0, r6, #28 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldrd ip, r2, [r0, #84] @ 0x54 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -356417,15 +356416,15 @@ │ │ │ │ str.w lr, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ it eq │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ (3763e0 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -356448,15 +356447,15 @@ │ │ │ │ strb.w r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3761fc │ │ │ │ ldr r3, [pc, #508] @ (3763ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -356493,15 +356492,15 @@ │ │ │ │ strd r4, r5, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 538228 │ │ │ │ mov r4, r0 │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3763be │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 3762a2 │ │ │ │ cbnz r4, 3762c8 │ │ │ │ @@ -356531,15 +356530,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 376272 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #316] @ (3763f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b6ec │ │ │ │ + bl 87b71c │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 376274 │ │ │ │ ldr r3, [pc, #300] @ (3763f8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 376396 │ │ │ │ @@ -356577,15 +356576,15 @@ │ │ │ │ str.w r1, [r5, #-12] │ │ │ │ str.w r2, [r5, #-8] │ │ │ │ bne.n 376316 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3763be │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 376274 │ │ │ │ @@ -356597,15 +356596,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 376274 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #136] @ (3763f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b6ec │ │ │ │ + bl 87b71c │ │ │ │ b.n 376274 │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 376234 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 52dbd0 │ │ │ │ @@ -356623,15 +356622,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3762d4 │ │ │ │ ldr r0, [pc, #84] @ (376404 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3762d4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (376408 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (37640c ) │ │ │ │ ldr r0, [pc, #72] @ (376410 ) │ │ │ │ add r3, pc │ │ │ │ @@ -356659,21 +356658,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r0, r7] │ │ │ │ + ldrb r6, [r4, r7] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r1, sp, #928 @ 0x3a0 │ │ │ │ + add r2, sp, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, sp, #1008 @ 0x3f0 │ │ │ │ + add r2, sp, #112 @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -356685,15 +356684,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #412] @ (3765d8 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r0, #20] │ │ │ │ add.w r4, r1, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ ldr.w r3, [r4, #1312] @ 0x520 │ │ │ │ ands.w sl, r2, #1 │ │ │ │ beq.n 376466 │ │ │ │ ands.w sl, r3, #3 │ │ │ │ @@ -356702,15 +356701,15 @@ │ │ │ │ beq.n 376494 │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1232] @ 0x4d0 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ mov r0, sl │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -356812,19 +356811,19 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #1312] @ 0x520 │ │ │ │ b.n 3765a6 │ │ │ │ movs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, r5] │ │ │ │ + ldrb r4, [r7, r5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r1!, {r2, r4, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1!, {r3, r4, r5, r7} │ │ │ │ + ldmia r1!, {r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ adds r3, r2, r3 │ │ │ │ movw r6, #43691 @ 0xaaab │ │ │ │ @@ -356907,15 +356906,15 @@ │ │ │ │ ands r3, r2 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ bic.w r4, r4, #28672 @ 0x7000 │ │ │ │ mla r3, r3, sl, fp │ │ │ │ str.w r4, [r3, #1160] @ 0x488 │ │ │ │ b.n 376692 │ │ │ │ movw r2, #4134 @ 0x1026 │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ @@ -357049,15 +357048,15 @@ │ │ │ │ ldr.w r3, [fp, #1160] @ 0x488 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [fp, #1160] @ 0x488 │ │ │ │ b.n 3766da │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3768bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -357065,37 +357064,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (376914 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (376918 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #48] @ (37691c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (376920 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r0, r5] │ │ │ │ + ldr r2, [r4, r5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r2, #120 @ 0x78 │ │ │ │ + movs r2, #152 @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r2, #108] @ 0x6c │ │ │ │ + ldr r6, [r6, #108] @ 0x6c │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, r3 │ │ │ │ lsls r4, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -357108,26 +357107,26 @@ │ │ │ │ ldr r1, [pc, #176] @ (3769f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #32 │ │ │ │ ldr r2, [pc, #156] @ (3769f4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #156] @ (3769f8 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #256 @ 0x100 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r8 │ │ │ │ bl 339474 │ │ │ │ ldr r2, [pc, #128] @ (3769fc ) │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -357139,15 +357138,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (376a00 ) │ │ │ │ ldr r1, [pc, #112] @ (376a04 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #100] @ (376a08 ) │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #96] @ (376a0c ) │ │ │ │ add r1, pc │ │ │ │ add.w r2, r5, #1088 @ 0x440 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ @@ -357166,42 +357165,42 @@ │ │ │ │ bl 530544 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ b.w 339524 │ │ │ │ nop │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r7, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r7, {r2, r3, r4, r5, r6, r7} │ │ │ │ + beq.n 376a28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 376a14 │ │ │ │ + beq.n 376a54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ - lsls r4, r2, #1 │ │ │ │ stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r5!, {r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #190 @ 0xbe │ │ │ │ + stmia r5!, {r5, r6, r7} │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + movs r1, #222 @ 0xde │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r3, #96] @ 0x60 │ │ │ │ + ldr r6, [r7, #96] @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ vqadd.u32 q8, q13, │ │ │ │ asrs r0, r0, #27 │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r4, [pc, #68] @ (376a68 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r3, #129 @ 0x81 │ │ │ │ add r4, pc │ │ │ │ ubfx r2, r2, #9, #3 │ │ │ │ lsrs r3, r2 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 376a44 │ │ │ │ @@ -357219,20 +357218,20 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #20] @ (376a70 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ movs r2, #14 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2936] @ 0xb78 │ │ │ │ ldr r1, [pc, #424] @ (376c30 ) │ │ │ │ subw sp, sp, #1124 @ 0x464 │ │ │ │ @@ -357268,15 +357267,15 @@ │ │ │ │ add.w r0, r4, #924 @ 0x39c │ │ │ │ str.w r5, [r4, #1100] @ 0x44c │ │ │ │ strb.w r3, [r4, #1084] @ 0x43c │ │ │ │ blx 28c4a8 │ │ │ │ ldr.w r1, [r4, #1104] @ 0x450 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ bic.w r1, r5, r1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrb.w r3, [r4, #1084] @ 0x43c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376bfc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #1024 @ 0x400 │ │ │ │ movs r1, #0 │ │ │ │ blx 28d4c4 │ │ │ │ @@ -357396,45 +357395,45 @@ │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (376c90 ) │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #1092] @ 0x444 │ │ │ │ mov r1, r4 │ │ │ │ orrs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r2, [r0, r7] │ │ │ │ + strb r2, [r4, r7] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r2!, {r1, r2, r5, r7} │ │ │ │ - lsls r4, r2, #1 │ │ │ │ stmia r2!, {r1, r2, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ + stmia r2!, {r1, r2, r5, r6, r7} │ │ │ │ + lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (376ce4 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #64] @ (376ce8 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #64] @ (376cec ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r4, r0, #1344 @ 0x540 │ │ │ │ add.w r5, r0, #2368 @ 0x940 │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #16 │ │ │ │ bl 32a4ac │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 376cc2 │ │ │ │ @@ -357443,20 +357442,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r6, r5] │ │ │ │ + strb r0, [r2, r6] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r6} │ │ │ │ - lsls r4, r2, #1 │ │ │ │ stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ + stmia r2!, {r2, r3, r4, r7} │ │ │ │ + lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 376d38 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (376d3c ) │ │ │ │ @@ -357464,27 +357463,27 @@ │ │ │ │ ldr r1, [pc, #52] @ (376d40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r1, [r0, #1104] @ 0x450 │ │ │ │ ldr.w r3, [r0, #1100] @ 0x44c │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ bic.w r1, r3, r1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730854 │ │ │ │ - strb r2, [r2, r4] │ │ │ │ + b.w 730884 │ │ │ │ + strb r2, [r6, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + stmia r2!, {r2, r3, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #100] @ (376db8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -357495,15 +357494,15 @@ │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (376dc0 ) │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w lr, [pc, #80] @ 376dc4 │ │ │ │ ldr.w r3, [r0, #1092] @ 0x444 │ │ │ │ mov.w ip, #0 │ │ │ │ add lr, pc │ │ │ │ movs r1, #1 │ │ │ │ add.w lr, lr, #60 @ 0x3c │ │ │ │ lsl.w r2, r1, ip │ │ │ │ @@ -357521,21 +357520,21 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r2, [r0, r3] │ │ │ │ + strb r2, [r4, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r1!, {r1, r2, r5, r7} │ │ │ │ - lsls r4, r2, #1 │ │ │ │ stmia r1!, {r1, r2, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r4, r2] │ │ │ │ + stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + strb r0, [r0, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 376e38 │ │ │ │ sub sp, #12 │ │ │ │ @@ -357544,15 +357543,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (376e40 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r2, [r0, #1084] @ 0x43c │ │ │ │ ldr.w r3, [r0, #1124] @ 0x464 │ │ │ │ ldr.w r1, [r0, #1120] @ 0x460 │ │ │ │ ldr.w r4, [r0, #1112] @ 0x458 │ │ │ │ mov.w ip, r3, lsl #2 │ │ │ │ lsls r3, r2, #4 │ │ │ │ mov.w lr, r1, lsl #2 │ │ │ │ @@ -357566,20 +357565,20 @@ │ │ │ │ bic.w r4, r4, #3 │ │ │ │ str r4, [r1, #8] │ │ │ │ strd lr, ip, [r3, #932] @ 0x3a4 │ │ │ │ strb.w r2, [r0, #1084] @ 0x43c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 376a74 │ │ │ │ - strb r2, [r7, r0] │ │ │ │ + strb r2, [r3, r1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r1!, {r1, r5} │ │ │ │ - lsls r4, r2, #1 │ │ │ │ stmia r1!, {r1, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ + stmia r1!, {r1, r5, r6} │ │ │ │ + lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #140] @ (376ee0 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ @@ -357590,17 +357589,17 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #132] @ (376ee8 ) │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #124] @ (376eec ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ movw r3, #57101 @ 0xdf0d │ │ │ │ movt r3, #30075 @ 0x757b │ │ │ │ add r5, pc │ │ │ │ cmp r6, #0 │ │ │ │ it eq │ │ │ │ cmpeq r7, r3 │ │ │ │ beq.n 376eb4 │ │ │ │ @@ -357626,27 +357625,27 @@ │ │ │ │ str.w r3, [r4, #1088] @ 0x440 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 530700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #28] @ (376ef4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 376e94 │ │ │ │ - strh r2, [r0, r7] │ │ │ │ + strh r2, [r4, r7] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r0!, {r1, r2, r5, r7} │ │ │ │ - lsls r4, r2, #1 │ │ │ │ stmia r0!, {r1, r2, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ + stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ + lsls r4, r2, #1 │ │ │ │ adds r4, r7, #6 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3, r6, r7} │ │ │ │ + stmia r0!, {r3, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #416] @ 0x1a0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -357672,48 +357671,48 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r0, #468] @ 0x1d4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r2, [r4, #2432] @ 0x980 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 376f20 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r3, [r4, #992] @ 0x3e0 │ │ │ │ ldr.w r2, [r4, #2720] @ 0xaa0 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 376f2c │ │ │ │ ldr.w r0, [r4, #1044] @ 0x414 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r3, [r4, #1280] @ 0x500 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376f32 │ │ │ │ ldr.w r0, [r4, #1332] @ 0x534 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r3, [r4, #1568] @ 0x620 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376f38 │ │ │ │ ldr.w r0, [r4, #1620] @ 0x654 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376f40 │ │ │ │ ldr.w r0, [r4, #1908] @ 0x774 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r5, [r0, #272] @ 0x110 │ │ │ │ cbz r5, 376ffc │ │ │ │ @@ -357723,15 +357722,15 @@ │ │ │ │ subs r5, #1 │ │ │ │ beq.n 376ffc │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376fda │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ add.w r4, r4, #288 @ 0x120 │ │ │ │ subs r5, #1 │ │ │ │ bne.n 376fe2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -357885,18 +357884,18 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r1, [pc, #16] @ (3771bc ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.w 28d748 <__printf_chk@plt> │ │ │ │ nop │ │ │ │ - str r6, [r7, r2] │ │ │ │ + str r6, [r3, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bkpt 0x00f8 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + it ne │ │ │ │ + lslne r4, r2, #1 │ │ │ │ ldr.w r2, [r1, #160] @ 0xa0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r1, #208] @ 0xd0 │ │ │ │ strh.w r1, [r3, #168] @ 0xa8 │ │ │ │ cbz r2, 3771f0 │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ cbnz r2, 3771f0 │ │ │ │ @@ -358276,15 +358275,15 @@ │ │ │ │ b.n 3773b4 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr.w r4, [r2, #1392] @ 0x570 │ │ │ │ ldr.w r0, [r2, #1424] @ 0x590 │ │ │ │ str.w r1, [r2, #1392] @ 0x570 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ lsls r0, r4, #3 │ │ │ │ ldr.w r3, [r2, #1304] @ 0x518 │ │ │ │ ldr.w r1, [r2, #1388] @ 0x56c │ │ │ │ sub.w r3, r3, #2 │ │ │ │ ldr.w r2, [r2, #1396] @ 0x574 │ │ │ │ clz r3, r3 │ │ │ │ @@ -358321,15 +358320,15 @@ │ │ │ │ and.w r2, r2, #4032 @ 0xfc0 │ │ │ │ orrs r3, r2 │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mla r2, r2, lr, r0 │ │ │ │ ldr.w r0, [r2, #468] @ 0x1d4 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ b.n 3773b4 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ mla r3, r3, lr, r0 │ │ │ │ ldrh.w r3, [r3, #412] @ 0x19c │ │ │ │ mov r0, r3 │ │ │ │ @@ -358498,15 +358497,15 @@ │ │ │ │ ldrh.w r0, [r0, #228] @ 0xe4 │ │ │ │ b.n 3773b4 │ │ │ │ ldr r1, [pc, #648] @ (377b70 ) │ │ │ │ ldr r0, [pc, #652] @ (377b74 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37732c │ │ │ │ ldr.w r1, [r0, #208] @ 0xd0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37731c │ │ │ │ sub.w r1, r2, #3008 @ 0xbc0 │ │ │ │ cmp r1, #54 @ 0x36 │ │ │ │ bhi.w 37731c │ │ │ │ @@ -358616,15 +358615,15 @@ │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ldrh.w r0, [r0, #1360] @ 0x550 │ │ │ │ b.n 3773b4 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #1424] @ 0x590 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrh.w r0, [r3, #1392] @ 0x570 │ │ │ │ ldrb.w lr, [r3, #1358] @ 0x54e │ │ │ │ ldrh.w r2, [r3, #1304] @ 0x518 │ │ │ │ ldrh.w ip, [r3, #1396] @ 0x574 │ │ │ │ lsls r0, r0, #3 │ │ │ │ ldrh.w r1, [r3, #1388] @ 0x56c │ │ │ │ @@ -358691,28 +358690,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ b.n 3773b4 │ │ │ │ ldr r1, [pc, #32] @ (377b78 ) │ │ │ │ ldr r0, [pc, #32] @ (377b7c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3778c2 │ │ │ │ nop │ │ │ │ adds r0, r5, r5 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #528] @ (377d84 ) │ │ │ │ + ldr r1, [pc, #656] @ (377e04 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r4, sp, #568 @ 0x238 │ │ │ │ + add r4, sp, #696 @ 0x2b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bx r2 │ │ │ │ + bx r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - push {r2, r5, r6, lr} │ │ │ │ + push {r2, r7, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #276] @ (377ca8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -359096,23 +359095,23 @@ │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ cbz r3, 378008 │ │ │ │ ldr.w r3, [r4, #180] @ 0xb4 │ │ │ │ cbz r3, 378008 │ │ │ │ ldr.w r0, [r4, #224] @ 0xe0 │ │ │ │ ldr.w r1, [r4, #252] @ 0xfc │ │ │ │ add r0, fp │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ str.w r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37808e │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ ldr.w r1, [r4, #248] @ 0xf8 │ │ │ │ add r0, fp │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ ldr.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr.w r2, [r4, #228] @ 0xe4 │ │ │ │ add r3, r0 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ str.w r1, [r4, #220] @ 0xdc │ │ │ │ mul.w r2, r0, r2 │ │ │ │ @@ -359484,17 +359483,17 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ b.n 3780ca │ │ │ │ movs r2, #1 │ │ │ │ mvn.w sl, #2147483648 @ 0x80000000 │ │ │ │ str r2, [sp, #4] │ │ │ │ b.n 3780ec │ │ │ │ nop │ │ │ │ - muls r2, r6 │ │ │ │ + bics r2, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cbz r0, 37849a │ │ │ │ + sxth r0, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0037845c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -359977,15 +359976,15 @@ │ │ │ │ ldr.w r0, [pc, #1244] @ 378f24 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ and.w r2, r5, #63 @ 0x3f │ │ │ │ mla r3, r3, r7, r6 │ │ │ │ str.w r2, [r3, #412] @ 0x19c │ │ │ │ b.n 378600 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ movs r2, #0 │ │ │ │ @@ -360269,15 +360268,15 @@ │ │ │ │ b.w 378600 │ │ │ │ ldr r1, [pc, #288] @ (378f3c ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #288] @ (378f40 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ mla r3, r3, r7, r6 │ │ │ │ ldr.w r2, [r3, #324] @ 0x144 │ │ │ │ cmp r2, #5 │ │ │ │ bls.w 3789d6 │ │ │ │ ldr r3, [pc, #216] @ (378f18 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -360285,15 +360284,15 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3789d6 │ │ │ │ ldr r1, [pc, #248] @ (378f44 ) │ │ │ │ ldr r0, [pc, #252] @ (378f48 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3789d6 │ │ │ │ ldr.w r2, [r3, #428] @ 0x1ac │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 378906 │ │ │ │ ldr.w r2, [r3, #424] @ 0x1a8 │ │ │ │ ldr.w r0, [r3, #488] @ 0x1e8 │ │ │ │ str.w r1, [r3, #428] @ 0x1ac │ │ │ │ @@ -360334,53 +360333,53 @@ │ │ │ │ b.n 378906 │ │ │ │ ldr r1, [pc, #96] @ (378f4c ) │ │ │ │ ldr r0, [pc, #100] @ (378f50 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r3, [r3, #372] @ 0x174 │ │ │ │ b.n 378a04 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ bl 377008 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ b.n 37895a │ │ │ │ lsls r6, r2, #26 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ b.n 378ef6 │ │ │ │ - vtbl.8 d19, {d15}, d18 │ │ │ │ + vtbx.8 d19, {d15}, d2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r7, pc, #80 @ (adr r7, 378f78 ) │ │ │ │ + add r7, pc, #208 @ (adr r7, 378ff8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + adds r7, #140 @ 0x8c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r6, pc, #376 @ (adr r6, 3790a8 ) │ │ │ │ + add r6, pc, #504 @ (adr r6, 379128 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #190 @ 0xbe │ │ │ │ + adds r6, #222 @ 0xde │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r1, [sp, #800] @ 0x320 │ │ │ │ + ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 37910e │ │ │ │ - vmls.i , , d12[0] │ │ │ │ + vmls.i , , d28[0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r2, pc, #1008 @ (adr r2, 379334 ) │ │ │ │ + add r3, pc, #112 @ (adr r3, 378fb4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #32 │ │ │ │ + adds r4, #64 @ 0x40 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r2, pc, #832 @ (adr r2, 37928c ) │ │ │ │ + add r2, pc, #960 @ (adr r2, 37930c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #128 @ 0x80 │ │ │ │ + adds r3, #160 @ 0xa0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r2, pc, #304 @ (adr r2, 379084 ) │ │ │ │ + add r2, pc, #432 @ (adr r2, 379104 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00378f54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -360433,15 +360432,15 @@ │ │ │ │ str r3, [r2, #24] │ │ │ │ add r0, pc │ │ │ │ movs r2, #32 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w ip, [r3, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7309f4 │ │ │ │ + bl 730a24 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ add.w r5, r6, r5, lsl #2 │ │ │ │ subs r6, #4 │ │ │ │ @@ -360495,15 +360494,15 @@ │ │ │ │ movw r3, #511 @ 0x1ff │ │ │ │ str.w r3, [r4, #228] @ 0xe4 │ │ │ │ ldr r0, [pc, #116] @ (379118 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r5, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 730a24 │ │ │ │ + bl 730a54 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add.w r5, r4, #8 │ │ │ │ bl 3cdc24 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 37845c │ │ │ │ mov r0, r4 │ │ │ │ @@ -360536,15 +360535,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr7, cr15, {7} │ │ │ │ @ instruction: 0xeba3ffff │ │ │ │ stcl 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ b.n 37946a │ │ │ │ - vaddl.u q13, d31, d28 │ │ │ │ + vmla.i q13, , d12[0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ble.n 3791d0 │ │ │ │ lsls r3, r2, #3 │ │ │ │ │ │ │ │ 00379124 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add.w r0, r0, #9472 @ 0x2500 │ │ │ │ @@ -360680,26 +360679,26 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ asrs r1, r6, #31 │ │ │ │ ldrd r2, r3, [r3, #56] @ 0x38 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ adds r2, r0, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ adc.w r3, r1, r7 │ │ │ │ - bl 88ee6c │ │ │ │ + bl 88ee9c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -360919,29 +360918,29 @@ │ │ │ │ bic.w r7, r7, r1 │ │ │ │ strd r7, r3, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 3794f8 │ │ │ │ cbz r2, 3794ea │ │ │ │ ldrd r0, r1, [r4, #16] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ strd r0, r1, [r4, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88eb84 │ │ │ │ + b.w 88ebb4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ adds r6, r2, #1 │ │ │ │ adc.w r4, r3, #0 │ │ │ │ cmp r6, #3 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ bcc.n 37952a │ │ │ │ @@ -360949,18 +360948,18 @@ │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ mov r3, r2 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r3, r3, r1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ ldrd r0, r1, [r4, #16] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ strd r0, r1, [r4, #56] @ 0x38 │ │ │ │ b.n 3794bc │ │ │ │ nop │ │ │ │ │ │ │ │ 0037954c : │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -361003,15 +361002,15 @@ │ │ │ │ strd sl, r4, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r3 │ │ │ │ adds r5, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ str.w r6, [r4, #-80] │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 3795a4 │ │ │ │ ldr r3, [pc, #48] @ (379600 ) │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -361089,15 +361088,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #192] @ (37974c ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28dab0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 379742 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ movs r3, #1 │ │ │ │ @@ -361137,15 +361136,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (379754 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ strd lr, r7, [sp] │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28dab0 │ │ │ │ mov r1, ip │ │ │ │ adds r0, #1 │ │ │ │ subs r2, r2, r1 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ add.w r0, r1, #32 │ │ │ │ @@ -361155,21 +361154,21 @@ │ │ │ │ b.n 3796aa │ │ │ │ add.w r2, r1, r0, lsl #5 │ │ │ │ mov r1, ip │ │ │ │ b.n 379726 │ │ │ │ mov ip, r1 │ │ │ │ b.n 37964e │ │ │ │ nop │ │ │ │ - cmp r4, #90 @ 0x5a │ │ │ │ + cmp r4, #122 @ 0x7a │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #222 @ 0xde │ │ │ │ + cmp r3, #254 @ 0xfe │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r2, [sp, #512] @ 0x200 │ │ │ │ + ldr r2, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00379758 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -361277,15 +361276,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ adds r1, #24 │ │ │ │ str.w lr, [sp, #12] │ │ │ │ strd r9, r7, [sp] │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28dab0 │ │ │ │ ldr.w r9, [ip, #20] │ │ │ │ adds.w r7, r9, r2 │ │ │ │ adc.w r3, lr, #0 │ │ │ │ cmp r4, r7 │ │ │ │ sbcs.w r3, r6, r3 │ │ │ │ @@ -361312,32 +361311,32 @@ │ │ │ │ ldr r1, [pc, #36] @ (3798f4 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #36] @ (3798f8 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28dab0 │ │ │ │ mov ip, r1 │ │ │ │ b.n 3797a4 │ │ │ │ - cmp r2, #134 @ 0x86 │ │ │ │ + cmp r2, #166 @ 0xa6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r1, [sp, #776] @ 0x308 │ │ │ │ + ldr r1, [sp, #904] @ 0x388 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #20 │ │ │ │ + cmp r2, #52 @ 0x34 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (379908 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ bpl.n 3799c0 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -361345,40 +361344,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (379968 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (37996c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #56] @ (379970 ) │ │ │ │ ldr r1, [pc, #60] @ (379974 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (379978 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r1, #242 @ 0xf2 │ │ │ │ + cmp r2, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xf22c0052 │ │ │ │ - subs r6, #138 @ 0x8a │ │ │ │ + movw r0, #49234 @ 0xc052 │ │ │ │ + subs r6, #170 @ 0xaa │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 3799a4 │ │ │ │ lsls r3, r2, #3 │ │ │ │ @@ -361540,37 +361539,37 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #40] @ (379b68 ) │ │ │ │ ldr r0, [pc, #44] @ (379b6c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3799aa │ │ │ │ ldr r3, [pc, #32] @ (379b70 ) │ │ │ │ movs r2, #153 @ 0x99 │ │ │ │ ldr r1, [pc, #32] @ (379b74 ) │ │ │ │ ldr r0, [pc, #36] @ (379b78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ subw r0, lr, #229 @ 0xe5 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #216 @ 0xd8 │ │ │ │ + movs r7, #248 @ 0xf8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r6, sp, #120 @ 0x78 │ │ │ │ + add r6, sp, #248 @ 0xf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #196 @ 0xc4 │ │ │ │ + movs r7, #228 @ 0xe4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r7, [sp, #8] │ │ │ │ + str r7, [sp, #136] @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ movs r1, #15 │ │ │ │ @@ -361642,23 +361641,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #24] @ (379c58 ) │ │ │ │ ldr r0, [pc, #24] @ (379c5c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 379be6 │ │ │ │ nop │ │ │ │ orns r0, r6, #229 @ 0xe5 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #214 @ 0xd6 │ │ │ │ + movs r6, #246 @ 0xf6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r5, sp, #112 @ 0x70 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 379cc0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -361666,15 +361665,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #76] @ (379cc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ addw r3, r0, #1180 @ 0x49c │ │ │ │ addw r1, r0, #1820 @ 0x71c │ │ │ │ movs r2, #0 │ │ │ │ movw ip, #65535 @ 0xffff │ │ │ │ str.w r2, [r0, #1820] @ 0x71c │ │ │ │ str.w ip, [r0, #1824] @ 0x720 │ │ │ │ strd r2, r2, [r3] │ │ │ │ @@ -361685,19 +361684,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r6, #158 @ 0x9e │ │ │ │ + movs r6, #190 @ 0xbe │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r5, [sp, #1008] @ 0x3f0 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ + str r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #208] @ (379db0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -361707,15 +361706,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ ldr.w r9, [pc, #208] @ 379dbc │ │ │ │ add.w r1, r6, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #192] @ (379dc0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [pc, #192] @ (379dc4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ @@ -361729,15 +361728,15 @@ │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ bl 52be58 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 339524 │ │ │ │ vldr d7, [pc, #104] @ 379da8 │ │ │ │ ldr r3, [pc, #132] @ (379dc8 ) │ │ │ │ add.w r2, r4, #164 @ 0xa4 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ @@ -361749,23 +361748,23 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 52be58 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #920 @ 0x398 │ │ │ │ bl 339524 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ bl 339474 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 379d78 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ @@ -361775,27 +361774,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #728] @ 0x2d8 │ │ │ │ + str r5, [sp, #856] @ 0x358 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #48 @ 0x30 │ │ │ │ + movs r6, #80 @ 0x50 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r5, [sp, #552] @ 0x228 │ │ │ │ + str r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #200] @ 0xc8 │ │ │ │ + ldr r4, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bne.n 379e70 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - ldr r4, [sp, #272] @ 0x110 │ │ │ │ + ldr r4, [sp, #400] @ 0x190 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #352] @ 0x160 │ │ │ │ + str r5, [sp, #480] @ 0x1e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #916] @ 37a174 │ │ │ │ @@ -362008,15 +362007,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (37a17c ) │ │ │ │ ldr r0, [pc, #300] @ (37a180 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mla r3, r3, r6, r0 │ │ │ │ str.w r7, [r3, #1184] @ 0x4a0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -362030,15 +362029,15 @@ │ │ │ │ lsls r2, r6 │ │ │ │ str.w r1, [r4, #1180] @ 0x49c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r5, #1820] @ 0x71c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r5, #1820] @ 0x71c │ │ │ │ ldr.w r0, [r4, #1216] @ 0x4c0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r1, [r4, #1180] @ 0x49c │ │ │ │ b.n 379e4a │ │ │ │ strd r3, r3, [r7] │ │ │ │ ldr.w r2, [r4, #1196] @ 0x4ac │ │ │ │ strb.w r8, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ @@ -362088,38 +362087,38 @@ │ │ │ │ str.w r3, [r4, #1180] @ 0x49c │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr.w r3, [r2, #1820] @ 0x71c │ │ │ │ orrs r3, r0 │ │ │ │ str.w r3, [r2, #1820] @ 0x71c │ │ │ │ ldr.w r0, [r4, #1216] @ 0x4c0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 37a100 │ │ │ │ ldr r3, [pc, #36] @ (37a184 ) │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ ldr r1, [pc, #36] @ (37a188 ) │ │ │ │ ldr r0, [pc, #36] @ (37a18c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cdp 0, 5, cr0, cr10, cr5, {7} │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #198 @ 0xc6 │ │ │ │ + movs r2, #230 @ 0xe6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r1, sp, #48 @ 0x30 │ │ │ │ + add r1, sp, #176 @ 0xb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #178 @ 0xb2 │ │ │ │ + movs r1, #210 @ 0xd2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r0, [sp, #960] @ 0x3c0 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #16] │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ movs r1, #15 │ │ │ │ @@ -362194,22 +362193,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (37a278 ) │ │ │ │ ldr r0, [pc, #28] @ (37a27c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ orrs.w r0, r4, r5, asr #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #186 @ 0xba │ │ │ │ + movs r0, #218 @ 0xda │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r7, pc, #0 @ (adr r7, 37a280 ) │ │ │ │ + add r7, pc, #128 @ (adr r7, 37a300 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #160] @ (37a334 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -362221,46 +362220,46 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r8, r4, #76 @ 0x4c │ │ │ │ ldr r7, [pc, #148] @ (37a340 ) │ │ │ │ str.w r8, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #140] @ (37a344 ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #140] @ (37a348 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 736264 │ │ │ │ + bl 736294 │ │ │ │ ldr r2, [pc, #124] @ (37a34c ) │ │ │ │ ldr r1, [pc, #128] @ (37a350 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #112] @ (37a354 ) │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [sl, #1088] @ 0x440 │ │ │ │ add r2, pc │ │ │ │ addw r0, sl, #1092 @ 0x444 │ │ │ │ bl 531308 │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ addw r3, r0, #1180 @ 0x49c │ │ │ │ addw r1, r0, #1820 @ 0x71c │ │ │ │ movs r2, #0 │ │ │ │ str.w r4, [r0, #1824] @ 0x720 │ │ │ │ str.w r2, [r0, #1820] @ 0x71c │ │ │ │ strd r2, r2, [r3] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -362270,99 +362269,99 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrh r2, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #0] │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #120 @ 0x78 │ │ │ │ + movs r0, #152 @ 0x98 │ │ │ │ lsls r0, r5, #1 │ │ │ │ @ instruction: 0xe98600e5 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #11] │ │ │ │ + ldrb r2, [r6, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r0, #11] │ │ │ │ + ldrb r6, [r4, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r3, r1 │ │ │ │ + adds r2, r7, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r2, #62] @ 0x3e │ │ │ │ + ldrh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37a360 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldmia r4, {r1, r2, r4} │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88eb84 │ │ │ │ + b.w 88ebb4 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #752] @ 0x2f0 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ adds.w r2, r0, #100 @ 0x64 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 37a414 │ │ │ │ ldr r2, [pc, #48] @ (37a418 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37a41c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #36] @ (37a420 ) │ │ │ │ ldr r2, [pc, #40] @ (37a424 ) │ │ │ │ ldr r1, [pc, #40] @ (37a428 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f5ec │ │ │ │ - subs r2, r4, #7 │ │ │ │ + b.w 72f61c │ │ │ │ + movs r0, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 37a2ec │ │ │ │ + b.n 37a32c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r3, #198 @ 0xc6 │ │ │ │ + adds r3, #230 @ 0xe6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r3, r2, #3 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -362377,25 +362376,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (37a4c4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #112] @ (37a4c8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (37a4cc ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #756 @ 0x2f4 │ │ │ │ bl 339474 │ │ │ │ ldr r1, [pc, #88] @ (37a4d0 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 32b598 │ │ │ │ @@ -362406,34 +362405,34 @@ │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ str.w r4, [r5, #752] @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r0, r1, #6 │ │ │ │ + subs r0, r5, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r2, [r2, #54] @ 0x36 │ │ │ │ + ldrh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r4, #54] @ 0x36 │ │ │ │ + ldrh r2, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #904] @ 0x388 │ │ │ │ + str r5, [sp, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #984] @ 0x3d8 │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mrc2 15, 6, pc, cr5, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -362443,29 +362442,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #40] @ (37a51c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88eb84 │ │ │ │ + b.w 88ebb4 │ │ │ │ nop │ │ │ │ - subs r2, r3, #3 │ │ │ │ + subs r2, r7, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r4, [r4, #48] @ 0x30 │ │ │ │ + ldrh r4, [r0, #50] @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r2, #50] @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37a528 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldmia r2!, {r1, r6, r7} │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -362474,15 +362473,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (37a598 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r4, #1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #68] @ (37a59c ) │ │ │ │ ldr r1, [pc, #68] @ (37a5a0 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -362500,25 +362499,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r6, r5, #2 │ │ │ │ + subs r6, r1, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 37a1b0 │ │ │ │ + b.n 37a1f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #106 @ 0x6a │ │ │ │ + adds r2, #138 @ 0x8a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r1!, {r3, r7} │ │ │ │ + stmia r1!, {r3, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ + adds r7, #120 @ 0x78 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 37a5b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -362537,18 +362536,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (37a5f8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldmia r2, {r2, r4, r5} │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -362557,25 +362556,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (37a66c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #76] @ (37a670 ) │ │ │ │ ldr r1, [pc, #76] @ (37a674 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #60] @ (37a678 ) │ │ │ │ ldr r3, [pc, #64] @ (37a67c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (37a680 ) │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [r0, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ (37a684 ) │ │ │ │ @@ -362585,25 +362584,25 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - adds r0, r5, #7 │ │ │ │ + subs r0, r1, #0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 37a0e8 │ │ │ │ + b.n 37a128 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #158 @ 0x9e │ │ │ │ + adds r1, #190 @ 0xbe │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r1!, {r1, r6} │ │ │ │ + stmia r1!, {r1, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r3, r4, r6} │ │ │ │ + stmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ @@ -362621,53 +362620,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (37a700 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #80] @ (37a704 ) │ │ │ │ ldr r1, [pc, #80] @ (37a708 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #64] @ (37a70c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [pc, #56] @ (37a710 ) │ │ │ │ mov.w r2, #2320 @ 0x910 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ strh.w r2, [r4, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r0, r3, #5 │ │ │ │ + adds r0, r7, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 37a05c │ │ │ │ + b.n 37a09c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #14 │ │ │ │ + adds r1, #46 @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r2, #36] @ 0x24 │ │ │ │ + ldrh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -362682,25 +362681,25 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [pc, #320] @ (37a874 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #304] @ (37a878 ) │ │ │ │ ldr r2, [pc, #308] @ (37a87c ) │ │ │ │ ldr r1, [pc, #308] @ (37a880 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrh.w r5, [r5, #106] @ 0x6a │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 37a76c │ │ │ │ ldr r3, [pc, #288] @ (37a884 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -362751,15 +362750,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37a7f8 │ │ │ │ ldr r0, [pc, #176] @ (37a894 ) │ │ │ │ add r2, sp, #16 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a76c │ │ │ │ ldr r3, [pc, #156] @ (37a898 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -362795,46 +362794,46 @@ │ │ │ │ ldr r0, [pc, #88] @ (37a89c ) │ │ │ │ and.w r3, r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ eor.w r3, r3, #1 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r1, [r7, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 37a812 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ bl 28e564 │ │ │ │ nop │ │ │ │ b.n 37a290 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 37a284 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - adds r2, r6, #2 │ │ │ │ + adds r2, r2, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r2, [r7, #30] │ │ │ │ + ldrh r2, [r3, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r1, #32] │ │ │ │ + ldrh r2, [r5, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 37a224 │ │ │ │ lsls r5, r4, #3 │ │ │ │ str r0, [r2, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #26] │ │ │ │ + ldrh r2, [r3, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #26] │ │ │ │ + ldrh r2, [r4, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 37a8e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -362842,50 +362841,50 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #52] @ (37a8f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, r0, r5 │ │ │ │ + subs r2, r4, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r0, [r0, #24] │ │ │ │ + ldrh r0, [r4, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r3, #20] │ │ │ │ + ldrh r2, [r7, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #152] @ (37a9a0 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r7, [pc, #152] @ (37a9a4 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #148] @ (37a9a8 ) │ │ │ │ add r4, pc │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #16 │ │ │ │ bhi.n 37a98e │ │ │ │ cbz r3, 37a97c │ │ │ │ ldr.w r9, [pc, #120] @ 37a9ac │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r8, [pc, #120] @ 37a9b0 │ │ │ │ @@ -362904,15 +362903,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r7 │ │ │ │ strd lr, lr, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 734404 │ │ │ │ + bl 734434 │ │ │ │ mov r0, sl │ │ │ │ blx 28b99c │ │ │ │ ldrb.w r3, [r5, #112] @ 0x70 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 37a944 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -362923,57 +362922,57 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #44] @ (37a9bc ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r6, #16] │ │ │ │ + ldrh r6, [r2, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r5, r3 │ │ │ │ + subs r0, r1, r4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r2, [r0, #18] │ │ │ │ + ldrh r2, [r4, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ + ldrh r6, [r4, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r5, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r2, r5] │ │ │ │ + ldrsh r2, [r6, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #18] │ │ │ │ + ldrh r2, [r4, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (37aa58 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #128] @ (37aa5c ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [pc, #128] @ (37aa60 ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #112] @ (37aa64 ) │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ movs r3, #18 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 37aa2e │ │ │ │ ldrb.w r2, [r6, #112] @ 0x70 │ │ │ │ add.w r1, r4, #116 @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ bl 32b6bc │ │ │ │ @@ -362993,25 +362992,25 @@ │ │ │ │ str.w r0, [lr] │ │ │ │ str.w r1, [lr, #4] │ │ │ │ str.w r2, [lr, #8] │ │ │ │ str.w r3, [lr, #12] │ │ │ │ str.w lr, [r4, #196] @ 0xc4 │ │ │ │ b.n 37aa0c │ │ │ │ nop │ │ │ │ - subs r2, r4, r0 │ │ │ │ + subs r2, r0, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r2, [r7, #10] │ │ │ │ + ldrh r2, [r3, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r4, #10] │ │ │ │ + ldrh r2, [r0, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r0, #14] │ │ │ │ + ldrh r4, [r4, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #14] │ │ │ │ + ldrh r2, [r6, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #196] @ (37ab44 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -363019,48 +363018,48 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #196] @ (37ab4c ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r6, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ ldr r5, [pc, #176] @ (37ab50 ) │ │ │ │ mov r4, r0 │ │ │ │ and.w r2, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 37ab22 │ │ │ │ add r2, r0 │ │ │ │ ldrb.w r6, [r2, #106] @ 0x6a │ │ │ │ cmp r3, #16 │ │ │ │ beq.n 37ab08 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #152] @ (37ab54 ) │ │ │ │ ldr r2, [pc, #152] @ (37ab58 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #148] @ (37ab5c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq.n 37aaf4 │ │ │ │ lsls r2, r3, #27 │ │ │ │ bpl.n 37aaf4 │ │ │ │ ldrb.w r1, [r0, #113] @ 0x71 │ │ │ │ and.w r0, r3, #15 │ │ │ │ adds r0, #1 │ │ │ │ adds r1, #1 │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ strb.w r1, [r4, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -363073,69 +363072,69 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 37aab4 │ │ │ │ ldr r1, [pc, #80] @ (37ab64 ) │ │ │ │ ldr r0, [pc, #80] @ (37ab68 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37aab4 │ │ │ │ ldr r3, [pc, #60] @ (37ab60 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ it pl │ │ │ │ movpl r6, #255 @ 0xff │ │ │ │ bpl.n 37aab4 │ │ │ │ ldr r0, [pc, #56] @ (37ab6c ) │ │ │ │ add.w r1, r6, #104 @ 0x68 │ │ │ │ movs r6, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ b.n 37aab0 │ │ │ │ - adds r4, r6, r5 │ │ │ │ + adds r4, r2, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r6, [r6, #8] │ │ │ │ + ldrh r6, [r2, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r1, #6] │ │ │ │ + ldrh r4, [r5, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 37ae84 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - adds r4, r7, r4 │ │ │ │ + adds r4, r3, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r0, [r0, #4] │ │ │ │ + ldrh r0, [r4, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r2, #4] │ │ │ │ + ldrh r2, [r6, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, r3 │ │ │ │ + adds r6, r0, r4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r0, [r5, #8] │ │ │ │ + ldrh r0, [r1, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r4, #6] │ │ │ │ + ldrh r4, [r0, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #236] @ (37ac70 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #232] @ (37ac74 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #232] @ (37ac78 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r2, pc │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r6, r0 │ │ │ │ ldrb.w r0, [r0, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37ac5a │ │ │ │ sub.w r5, r4, r4, lsl #2 │ │ │ │ mov r7, r4 │ │ │ │ adds r5, #116 @ 0x74 │ │ │ │ @@ -363153,15 +363152,15 @@ │ │ │ │ and.w r1, r1, lr │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 37abe4 │ │ │ │ subs r1, r3, #0 │ │ │ │ ldr.w r0, [r5, r7, lsl #2] │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrb.w r0, [r6, #112] @ 0x70 │ │ │ │ adds r7, #1 │ │ │ │ subs r3, r7, r4 │ │ │ │ cmp r0, r3 │ │ │ │ ble.n 37ac5a │ │ │ │ cmp r3, #0 │ │ │ │ add.w ip, r3, #7 │ │ │ │ @@ -363200,19 +363199,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 28e564 │ │ │ │ - adds r0, r6, r1 │ │ │ │ + adds r0, r2, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r6, [r6, #60] @ 0x3c │ │ │ │ + strh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r0, #62] @ 0x3e │ │ │ │ + strh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 37acec │ │ │ │ sub sp, #20 │ │ │ │ @@ -363220,15 +363219,15 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #92] @ (37acf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov.w r3, #16843009 @ 0x1010101 │ │ │ │ mvn.w r1, #2130738944 @ 0x7f007f00 │ │ │ │ mov.w r2, #1431655765 @ 0x55555555 │ │ │ │ str.w r3, [r0, #180] @ 0xb4 │ │ │ │ strd r1, r2, [r0, #108] @ 0x6c │ │ │ │ str.w r3, [r0, #184] @ 0xb8 │ │ │ │ str.w r3, [r0, #188] @ 0xbc │ │ │ │ @@ -363242,19 +363241,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r6, r4, #29 │ │ │ │ + asrs r6, r0, #30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r4, #56] @ 0x38 │ │ │ │ + strh r4, [r0, #58] @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r7, #52] @ 0x34 │ │ │ │ + strh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (37ad98 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -363265,24 +363264,24 @@ │ │ │ │ ldr r2, [pc, #140] @ (37ada0 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #18 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r7, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #116] @ (37ada4 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 37ad80 │ │ │ │ ldrb.w r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, r5 │ │ │ │ ble.n 37ad80 │ │ │ │ add r5, r7 │ │ │ │ ldrb.w r3, [r5, #180] @ 0xb4 │ │ │ │ @@ -363311,27 +363310,27 @@ │ │ │ │ ldr r0, [pc, #36] @ (37adb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r5, #27 │ │ │ │ + asrs r4, r1, #28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r0, #50] @ 0x32 │ │ │ │ + strh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r4, #52] @ 0x34 │ │ │ │ + strh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r2, #48] @ 0x30 │ │ │ │ + strh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r6, #25 │ │ │ │ + asrs r2, r2, #26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r7, #44] @ 0x2c │ │ │ │ + strh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r4, #54] @ 0x36 │ │ │ │ + strh r4, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 37ae38 │ │ │ │ sub sp, #12 │ │ │ │ @@ -363372,22 +363371,22 @@ │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #28] @ (37ae44 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #160 @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ udf #112 @ 0x70 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #23 │ │ │ │ + asrs r6, r6, #23 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r6, #50] @ 0x32 │ │ │ │ + strh r0, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #160] @ (37aef8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -363397,15 +363396,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 37ae9a │ │ │ │ movs r3, #1 │ │ │ │ strb.w r7, [r0, #105] @ 0x69 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ @@ -363418,49 +363417,49 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb.w r1, [r0, #105] @ 0x69 │ │ │ │ mov r2, r7 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ and.w r1, r1, #15 │ │ │ │ bl 37adb4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #80] @ (37af04 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq.n 37ae86 │ │ │ │ lsls r2, r3, #27 │ │ │ │ bpl.n 37ae86 │ │ │ │ ldrb.w r1, [r0, #113] @ 0x71 │ │ │ │ and.w r0, r3, #15 │ │ │ │ adds r0, #1 │ │ │ │ adds r1, #1 │ │ │ │ - bl 8a80e4 │ │ │ │ + bl 8a8114 │ │ │ │ movs r0, #0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ strb.w r1, [r4, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r7, #38] @ 0x26 │ │ │ │ + strh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r3, #22 │ │ │ │ + asrs r2, r7, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r6, [r2, #42] @ 0x2a │ │ │ │ + strh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r2, #36] @ 0x24 │ │ │ │ + strh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #320] @ (37b05c ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -363477,32 +363476,32 @@ │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #296] @ (37b070 ) │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #276] @ (37b074 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #260] @ (37b078 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -363531,15 +363530,15 @@ │ │ │ │ mov r0, sl │ │ │ │ lsls r2, r2, #1 │ │ │ │ asr.w r2, r4, r2 │ │ │ │ ldr r4, [pc, #188] @ (37b07c ) │ │ │ │ and.w r2, r2, #3 │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, r2, lsl #2 │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ ldr r2, [pc, #176] @ (37b080 ) │ │ │ │ ldr r3, [pc, #148] @ (37b068 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -363561,73 +363560,73 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #287 @ 0x11f │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 37afce │ │ │ │ ldr r2, [pc, #116] @ (37b090 ) │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #283 @ 0x11b │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 37afce │ │ │ │ ldr r1, [pc, #92] @ (37b094 ) │ │ │ │ ldr.w r1, [fp, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ it pl │ │ │ │ movpl r4, #255 @ 0xff │ │ │ │ bpl.n 37afa4 │ │ │ │ ldr r0, [pc, #80] @ (37b098 ) │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r4, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ b.n 37afa4 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ble.n 37b098 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ble.n 37b08c │ │ │ │ lsls r5, r4, #3 │ │ │ │ - strh r0, [r2, #32] │ │ │ │ + strh r0, [r6, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #19 │ │ │ │ + asrs r0, r5, #19 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r2, [r1, #32] │ │ │ │ + strh r2, [r5, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + strh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r1, #42] @ 0x2a │ │ │ │ + strh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r3, #112] @ 0x70 │ │ │ │ lsls r6, r4, #3 │ │ │ │ bgt.n 37b158 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - asrs r4, r7, #15 │ │ │ │ + asrs r4, r3, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r6, [r3, #38] @ 0x26 │ │ │ │ + strh r6, [r7, #38] @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r0, #26] │ │ │ │ + strh r0, [r4, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r4, #36] @ 0x24 │ │ │ │ + strh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #30] │ │ │ │ + strh r6, [r5, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #404] @ (37b244 ) │ │ │ │ mov r6, r2 │ │ │ │ @@ -363644,40 +363643,40 @@ │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #380] @ (37b258 ) │ │ │ │ add.w ip, r5, #60 @ 0x3c │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #360] @ (37b25c ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ cbnz r0, 37b148 │ │ │ │ ldr r2, [pc, #320] @ (37b260 ) │ │ │ │ ldr r3, [pc, #304] @ (37b250 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363723,28 +363722,28 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #228] @ (37b274 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 37b11c │ │ │ │ ldr r1, [pc, #212] @ (37b278 ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ ldr r3, [pc, #212] @ (37b27c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #208] @ (37b280 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 37b11c │ │ │ │ asrs r2, r5, #2 │ │ │ │ adds r2, #6 │ │ │ │ cmp r2, #9 │ │ │ │ uxtb r6, r2 │ │ │ │ itt le │ │ │ │ addle r2, r9 │ │ │ │ @@ -363770,77 +363769,77 @@ │ │ │ │ add.w r3, r5, #192 @ 0xc0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #324 @ 0x144 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 37b11c │ │ │ │ ldr r3, [pc, #112] @ (37b288 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ it pl │ │ │ │ movpl.w r2, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 37b1d2 │ │ │ │ ldr r1, [pc, #96] @ (37b28c ) │ │ │ │ ldr r0, [pc, #100] @ (37b290 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 37b1d2 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 37b158 │ │ │ │ lsls r5, r4, #3 │ │ │ │ blt.n 37b348 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - strh r4, [r7, #18] │ │ │ │ + strh r4, [r3, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #12 │ │ │ │ + asrs r4, r2, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r7, #18] │ │ │ │ + strh r0, [r3, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r0, #22] │ │ │ │ + strh r6, [r4, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ blt.n 37b29c │ │ │ │ lsls r5, r4, #3 │ │ │ │ - strh r2, [r6, #26] │ │ │ │ + strh r2, [r2, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - strh r2, [r5, #26] │ │ │ │ + strh r2, [r1, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r5, #9 │ │ │ │ + asrs r4, r1, #10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r6, #12] │ │ │ │ + strh r0, [r2, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r6, #24] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r1, #9 │ │ │ │ + asrs r4, r5, #9 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r6, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r0, #22] │ │ │ │ + strh r4, [r4, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #7 │ │ │ │ + asrs r0, r6, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r5, #14] │ │ │ │ + strh r4, [r1, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37b29c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ bkpt 0x002a │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb.w r5, [r0, #109] @ 0x6d │ │ │ │ @@ -363853,15 +363852,15 @@ │ │ │ │ adds r6, #112 @ 0x70 │ │ │ │ orrs r5, r3 │ │ │ │ b.n 37b2e2 │ │ │ │ strb.w lr, [r9, #106] @ 0x6a │ │ │ │ cbz r0, 37b2dc │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ adds r4, #1 │ │ │ │ cmp r8, r4 │ │ │ │ beq.n 37b31e │ │ │ │ sub.w r3, r4, r9 │ │ │ │ ldrb.w r1, [r9, #106] @ 0x6a │ │ │ │ lsl.w r2, r7, r3 │ │ │ │ asr.w r3, r5, r3 │ │ │ │ @@ -363887,15 +363886,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ strb.w r1, [r9, #106] @ 0x6a │ │ │ │ cmp ip, r0 │ │ │ │ mov.w r1, #1 │ │ │ │ beq.n 37b2dc │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 37b2dc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (37b3bc ) │ │ │ │ @@ -363903,60 +363902,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (37b3c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #92] @ (37b3c8 ) │ │ │ │ ldr r1, [pc, #92] @ (37b3cc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #76] @ (37b3d0 ) │ │ │ │ ldr r3, [pc, #80] @ (37b3d4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #80] @ (37b3d8 ) │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [r0, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #76] @ (37b3dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (37b3e0 ) │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [pc, #64] @ (37b3e4 ) │ │ │ │ ldr r1, [pc, #64] @ (37b3e8 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e27c │ │ │ │ - asrs r0, r6, #5 │ │ │ │ + b.w 72e2ac │ │ │ │ + asrs r0, r2, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bvc.n 37b3b0 │ │ │ │ + bhi.n 37b3f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #86 @ 0x56 │ │ │ │ + movs r4, #118 @ 0x76 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r2, 37b44a │ │ │ │ + push {r1, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r4} │ │ │ │ + push {r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r5, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ @@ -363991,31 +363990,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ strd lr, lr, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 734404 │ │ │ │ + bl 734434 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b99c │ │ │ │ cmp r4, #8 │ │ │ │ bne.n 37b412 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strh r6, [r6, #8] │ │ │ │ + strh r6, [r2, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r5, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, r2] │ │ │ │ + strb r4, [r4, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -364035,23 +364034,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ strd ip, ip, [sp, #28] │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ cbnz r0, 37b4f0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 28b99c │ │ │ │ ldr r2, [pc, #272] @ (37b5d8 ) │ │ │ │ ldr r3, [pc, #252] @ (37b5c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -364100,15 +364099,15 @@ │ │ │ │ ldr r4, [pc, #176] @ (37b5e8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ add r4, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 37b4c0 │ │ │ │ ldrb.w r2, [r5, #107] @ 0x6b │ │ │ │ lsl.w r3, r3, r8 │ │ │ │ mvns r4, r3 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r3, [r5, #107] @ 0x6b │ │ │ │ @@ -364126,15 +364125,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (37b5f0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r5, pc │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 37b4c0 │ │ │ │ ldrb.w r2, [r5, #107] @ 0x6b │ │ │ │ lsl.w r3, r3, r8 │ │ │ │ mvns r4, r3 │ │ │ │ orrs r3, r2 │ │ │ │ b.n 37b558 │ │ │ │ ldr r5, [pc, #76] @ (37b5f4 ) │ │ │ │ @@ -364142,44 +364141,44 @@ │ │ │ │ ldr r1, [pc, #76] @ (37b5f8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r5, pc │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 37b4c0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ bvc.n 37b540 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #1 │ │ │ │ + asrs r2, r4, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r6, [r2, #6] │ │ │ │ + strh r6, [r6, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r5, #4] │ │ │ │ + strh r2, [r1, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ bvc.n 37b6c0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + strh r6, [r2, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r6, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - strh r4, [r7, #0] │ │ │ │ + strh r4, [r3, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r4, #2] │ │ │ │ + strh r0, [r0, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r0, #29] │ │ │ │ + ldrb r4, [r4, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r5, #31] │ │ │ │ + strh r4, [r1, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r3, #31] │ │ │ │ + ldrb r2, [r7, #31] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r0, #31] │ │ │ │ + ldrb r2, [r4, #31] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 37b644 │ │ │ │ sub sp, #12 │ │ │ │ @@ -364187,31 +364186,31 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #52] @ (37b64c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r6, r6, #26 │ │ │ │ + lsrs r6, r2, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r4, [r5, #28] │ │ │ │ + ldrb r4, [r1, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r0, #29] │ │ │ │ + ldrb r6, [r4, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #96] @ (37b6c0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -364221,15 +364220,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r2, [pc, #92] @ (37b6c8 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 37b6aa │ │ │ │ adds r1, r0, r4 │ │ │ │ ldrb.w r3, [r1, #144] @ 0x90 │ │ │ │ cmp r5, r3 │ │ │ │ bne.n 37b69e │ │ │ │ add sp, #8 │ │ │ │ @@ -364248,23 +364247,23 @@ │ │ │ │ add.w r3, r6, #56 @ 0x38 │ │ │ │ ldr r0, [pc, #28] @ (37b6d0 ) │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r4, #25 │ │ │ │ + lsrs r4, r0, #26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r4, [r6, #27] │ │ │ │ + ldrb r4, [r2, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r2, #27] │ │ │ │ + ldrb r4, [r6, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r7, #26] │ │ │ │ + ldrb r6, [r3, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r7, #27] │ │ │ │ + ldrb r4, [r3, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 37b734 │ │ │ │ sub sp, #12 │ │ │ │ @@ -364272,15 +364271,15 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #76] @ (37b73c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ and.w r3, r3, #3 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #2 │ │ │ │ iteet ls │ │ │ │ addls r0, r0, r3 │ │ │ │ ldrbhi.w r3, [r0, #106] @ 0x6a │ │ │ │ @@ -364291,19 +364290,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r6, r3, #23 │ │ │ │ + lsrs r6, r7, #23 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r4, [r2, #25] │ │ │ │ + ldrb r4, [r6, #25] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r5, #25] │ │ │ │ + ldrb r6, [r1, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 37b7a4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -364311,15 +364310,15 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #80] @ (37b7ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov.w r3, #16843009 @ 0x1010101 │ │ │ │ mvn.w r2, #16711680 @ 0xff0000 │ │ │ │ str.w r3, [r0, #144] @ 0x90 │ │ │ │ str.w r2, [r0, #106] @ 0x6a │ │ │ │ str.w r3, [r0, #148] @ 0x94 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 37b2a0 │ │ │ │ @@ -364331,19 +364330,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #21 │ │ │ │ + lsrs r2, r2, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r0, [r5, #23] │ │ │ │ + ldrb r0, [r1, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r0, #24] │ │ │ │ + ldrb r2, [r4, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (37b818 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364353,15 +364352,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [r0, #152] @ 0x98 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 37b800 │ │ │ │ add.w r1, r3, #112 @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ bl 32b6bc │ │ │ │ @@ -364378,19 +364377,19 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ ldmia r4!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ str.w r2, [r3, #152] @ 0x98 │ │ │ │ b.n 37b7e2 │ │ │ │ - ldrb r4, [r3, #22] │ │ │ │ + ldrb r4, [r7, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r0, #20 │ │ │ │ + lsrs r2, r4, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r2, [r7, #21] │ │ │ │ + ldrb r2, [r3, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ mrc2 15, 2, pc, cr9, cr15, {7} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (37b8cc ) │ │ │ │ @@ -364403,15 +364402,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #140] @ (37b8d8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #16 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r2, [r0, #104] @ 0x68 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 37b87e │ │ │ │ movs r2, #1 │ │ │ │ strb.w r5, [r0, #105] @ 0x69 │ │ │ │ strb.w r2, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ @@ -364434,38 +364433,38 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 37b86a │ │ │ │ ldr r0, [pc, #60] @ (37b8e0 ) │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37b86a │ │ │ │ add r3, r1 │ │ │ │ strb.w r5, [r3, #106] @ 0x6a │ │ │ │ bl 37b2a0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r6, r1, #18 │ │ │ │ + lsrs r6, r5, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r6, [r7, #19] │ │ │ │ + ldrb r6, [r3, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r3, #20] │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ bcc.n 37b8b8 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #15] │ │ │ │ + ldrb r2, [r2, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ (37b9c8 ) │ │ │ │ @@ -364483,15 +364482,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #180] @ (37b9dc ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -364508,15 +364507,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ orrs r4, r5 │ │ │ │ asrs r4, r2 │ │ │ │ ldr r2, [pc, #140] @ (37b9e0 ) │ │ │ │ and.w r4, r4, #1 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, r4, lsl #2 │ │ │ │ - bl 869e3c │ │ │ │ + bl 869e6c │ │ │ │ ldr r2, [pc, #128] @ (37b9e4 ) │ │ │ │ ldr r3, [pc, #100] @ (37b9cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -364535,63 +364534,63 @@ │ │ │ │ ldr r4, [pc, #88] @ (37b9ec ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r4, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 37b962 │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ ldr r1, [pc, #64] @ (37b9f0 ) │ │ │ │ ldr r4, [pc, #68] @ (37b9f4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ add r4, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 37b962 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ bcc.n 37ba4c │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #15 │ │ │ │ + lsrs r0, r5, #15 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + ldrb r2, [r7, #17] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r5, #16] │ │ │ │ + ldrb r6, [r1, #17] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r0, #17] │ │ │ │ + ldrb r2, [r4, #17] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsh r4, [r4, r3] │ │ │ │ lsls r6, r4, #3 │ │ │ │ bcs.n 37b994 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldrb r6, [r3, #15] │ │ │ │ + ldrb r6, [r7, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r5, #15] │ │ │ │ + ldrb r6, [r1, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r0, #15] │ │ │ │ + ldrb r2, [r4, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r2, #12] │ │ │ │ + ldrb r2, [r6, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (37ba1c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ @ instruction: 0xb72c │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -364600,60 +364599,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (37baa0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #92] @ (37baa4 ) │ │ │ │ ldr r1, [pc, #92] @ (37baa8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #76] @ (37baac ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #76] @ (37bab0 ) │ │ │ │ ldr r0, [pc, #80] @ (37bab4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ movs r2, #2 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r2, [pc, #60] @ (37bab8 ) │ │ │ │ ldr r3, [pc, #64] @ (37babc ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r4, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r4, r0, #12 │ │ │ │ + lsrs r4, r4, #12 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bne.n 37bad4 │ │ │ │ + bne.n 37bb14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r7, #5 │ │ │ │ + adds r2, r3, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bne.n 37baec │ │ │ │ + bne.n 37bb2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 37bb20 │ │ │ │ + bne.n 37bb60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xb6d0 │ │ │ │ lsls r3, r2, #3 │ │ │ │ ldmia r5, {r2, r5, r6} │ │ │ │ lsls r1, r4, #3 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -364672,29 +364671,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (37bb0c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str.w r4, [r0, #1040] @ 0x410 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r4, r4, #9 │ │ │ │ + lsrs r4, r0, #10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r6, [r0, #12] │ │ │ │ + ldrb r6, [r4, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r2, #12] │ │ │ │ + ldrb r4, [r6, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (37bb88 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364704,15 +364703,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r1, [r0, #1044] @ 0x414 │ │ │ │ ldrb.w r3, [r0, #1045] @ 0x415 │ │ │ │ tst r1, r3 │ │ │ │ bne.n 37bb5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364724,31 +364723,31 @@ │ │ │ │ ldr r2, [pc, #52] @ (37bb94 ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #551 @ 0x227 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r2, #8 │ │ │ │ + lsrs r4, r6, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r2, [r7, #10] │ │ │ │ + ldrb r2, [r3, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r0, #11] │ │ │ │ + ldrb r4, [r4, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r2, #10] │ │ │ │ + ldrb r6, [r6, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #240] @ (37bc9c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -364756,15 +364755,15 @@ │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ ldr r1, [pc, #240] @ (37bca4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [r0, #1040] @ 0x410 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ ldrb.w r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r2, r4 │ │ │ │ ldr.w r9, [pc, #216] @ 37bca8 │ │ │ │ ldr.w r8, [pc, #216] @ 37bcac │ │ │ │ mov r5, r0 │ │ │ │ @@ -364797,23 +364796,23 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ tst.w ip, #1 │ │ │ │ bne.n 37bc52 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #124] @ (37bcb8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37bc72 │ │ │ │ add.w r3, r5, #1008 @ 0x3f0 │ │ │ │ mov r1, fp │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ bne.n 37bc16 │ │ │ │ str.w r6, [r5, #928] @ 0x3a0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364833,38 +364832,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37bc44 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [pc, #52] @ (37bcc4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37bc44 │ │ │ │ nop │ │ │ │ - lsrs r2, r1, #6 │ │ │ │ + lsrs r2, r5, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r4, [r5, #8] │ │ │ │ + ldrb r4, [r1, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r7, #8] │ │ │ │ + ldrb r0, [r3, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r4, #5 │ │ │ │ + lsrs r4, r0, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r7!, {r1, r2, r5, r6} │ │ │ │ + ldmia r7, {r1, r2, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ beq.n 37bd04 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - subs r4, r2, r6 │ │ │ │ + subs r4, r6, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #6] │ │ │ │ + ldrb r2, [r7, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #164] @ (37bd80 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364874,35 +364873,35 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #148] @ (37bd8c ) │ │ │ │ ldr r1, [pc, #148] @ (37bd90 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #132] @ (37bd94 ) │ │ │ │ ldr r1, [pc, #132] @ (37bd98 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #116] @ (37bd9c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ adds r2, #168 @ 0xa8 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -364927,27 +364926,27 @@ │ │ │ │ movs r2, #8 │ │ │ │ add.w r1, r5, #1008 @ 0x3f0 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 32b6bc │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r6, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r3, #1 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r0, [r7, #3] │ │ │ │ + ldrb r0, [r3, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6, {r2, r4, r6} │ │ │ │ + ldmia r6, {r2, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r6, r2 │ │ │ │ + subs r4, r2, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r5, #16] │ │ │ │ + ldrb r0, [r1, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r7, #16] │ │ │ │ + ldrb r4, [r3, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3} │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsrs r3, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -364959,25 +364958,25 @@ │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ ldr r1, [pc, #156] @ (37be58 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #140] @ (37be5c ) │ │ │ │ ldr r1, [pc, #144] @ (37be60 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #144] @ (37be64 ) │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #132] @ (37be68 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37be30 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -365010,35 +365009,35 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37bdec │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #44] @ (37be74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37bdec │ │ │ │ - lsls r0, r0, #30 │ │ │ │ + lsls r0, r4, #30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + ldrb r2, [r0, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r6, #0] │ │ │ │ + ldrb r0, [r2, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, r4, r7 │ │ │ │ + subs r0, r0, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r6, {r3, r4, r6} │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #0] │ │ │ │ + ldrb r4, [r6, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r6, [pc, #1028] @ 37c290 │ │ │ │ mov r4, r2 │ │ │ │ @@ -365071,15 +365070,15 @@ │ │ │ │ ldr r1, [pc, #964] @ (37c2a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #952] @ (37c2a4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37c080 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ @@ -365220,15 +365219,15 @@ │ │ │ │ bpl.w 37bef6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #524] @ (37c2ac ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37bef6 │ │ │ │ subs.w r1, r4, #4048 @ 0xfd0 │ │ │ │ sbc.w r2, r5, #0 │ │ │ │ cmp r1, #48 @ 0x30 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ bcs.w 37bec0 │ │ │ │ lsrs r2, r4, #2 │ │ │ │ @@ -365387,56 +365386,56 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ and.w r7, r1, r2 │ │ │ │ b.n 37bed2 │ │ │ │ ldr r0, [pc, #88] @ (37c2dc ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37becc │ │ │ │ ldmia r5, {r1, r2, r5, r7} │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #25 │ │ │ │ + lsls r2, r0, #26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r6, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #23] │ │ │ │ + strb r4, [r1, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r4, #17 │ │ │ │ + lsls r0, r0, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r0, #17 │ │ │ │ + lsls r4, r4, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r5, #16 │ │ │ │ + lsls r0, r1, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r1, #16 │ │ │ │ + lsls r4, r5, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r6, #15 │ │ │ │ + lsls r0, r2, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r2, #15 │ │ │ │ + lsls r4, r6, #15 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r7, #14 │ │ │ │ + lsls r0, r3, #15 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r3, #14 │ │ │ │ + lsls r4, r7, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r0, #14 │ │ │ │ + lsls r0, r4, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r4, #13 │ │ │ │ + lsls r4, r0, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r1, #13 │ │ │ │ + lsls r0, r5, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r6, [r5, #15] │ │ │ │ + strb r6, [r1, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #688] @ (37c5a4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -365461,15 +365460,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ eor.w r5, r5, #255 @ 0xff │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #632] @ (37c5b8 ) │ │ │ │ ldr.w r1, [r4, #936] @ 0x3a8 │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 37c56a │ │ │ │ @@ -365505,23 +365504,23 @@ │ │ │ │ mov.w r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ ite ne │ │ │ │ movne.w fp, #1 │ │ │ │ moveq.w fp, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37c4d8 │ │ │ │ add.w r3, r4, #1008 @ 0x3f0 │ │ │ │ mov r1, fp │ │ │ │ ldr.w r0, [r3, r5, lsl #2] │ │ │ │ adds r5, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ cmp r5, #8 │ │ │ │ bne.n 37c38e │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ ldrb.w r1, [r4, #936] @ 0x3a8 │ │ │ │ mov r9, r3 │ │ │ │ ldr.w r2, [r4, #932] @ 0x3a4 │ │ │ │ eor.w r9, r9, r2 │ │ │ │ @@ -365548,15 +365547,15 @@ │ │ │ │ beq.n 37c410 │ │ │ │ ldr r1, [pc, #428] @ (37c5d0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37c504 │ │ │ │ ldr.w r3, [r4, #940] @ 0x3ac │ │ │ │ tst r5, r3 │ │ │ │ bne.n 37c410 │ │ │ │ ldr.w r2, [r4, #944] @ 0x3b0 │ │ │ │ @@ -365589,27 +365588,27 @@ │ │ │ │ str.w r2, [r4, #956] @ 0x3bc │ │ │ │ ldr r2, [pc, #328] @ (37c5dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r5, [r7, #0] │ │ │ │ ldrd r3, r2, [r4, #952] @ 0x3b8 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 37c536 │ │ │ │ ldr.w r0, [r4, #1004] @ 0x3ec │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr.w r5, [r0, #980] @ 0x3d4 │ │ │ │ ldr.w r3, [r0, #984] @ 0x3d8 │ │ │ │ bic.w r9, r5, r2 │ │ │ │ orrs r5, r3 │ │ │ │ uxtb.w r9, r9 │ │ │ │ uxtb r5, r5 │ │ │ │ b.n 37c31e │ │ │ │ @@ -365624,15 +365623,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37c3c0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [pc, #236] @ (37c5e8 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37c3c0 │ │ │ │ ldr r3, [pc, #228] @ (37c5ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37c438 │ │ │ │ ldr r3, [pc, #208] @ (37c5e4 ) │ │ │ │ @@ -365645,15 +365644,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #200] @ (37c5f0 ) │ │ │ │ tst r5, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37c438 │ │ │ │ ldr r5, [pc, #188] @ (37c5f4 ) │ │ │ │ ldr.w r5, [r8, r5] │ │ │ │ ldrh r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 37c4b4 │ │ │ │ ldr r5, [pc, #160] @ (37c5e4 ) │ │ │ │ @@ -365662,15 +365661,15 @@ │ │ │ │ lsls r5, r5, #16 │ │ │ │ bpl.n 37c4b4 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ ldr r0, [pc, #164] @ (37c5f8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r3, r2, [r4, #952] @ 0x3b8 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ b.n 37c4b4 │ │ │ │ ldr r2, [pc, #144] @ (37c5fc ) │ │ │ │ @@ -365686,65 +365685,65 @@ │ │ │ │ ldr r0, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ (37c600 ) │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ ldr.w r1, [r4, #936] @ 0x3a8 │ │ │ │ b.n 37c352 │ │ │ │ - lsls r6, r7, #8 │ │ │ │ + lsls r6, r3, #9 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldmia r1, {r1, r3, r4, r5} │ │ │ │ lsls r5, r4, #3 │ │ │ │ - lsls r4, r2, #8 │ │ │ │ + lsls r4, r6, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r4, r1, #18 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r5} │ │ │ │ + ldmia r0!, {r1, r2, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #7 │ │ │ │ + lsls r4, r4, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r2, #16 │ │ │ │ + asrs r6, r6, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r0, #5 │ │ │ │ + lsls r0, r4, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r7!, {r2, r3, r6} │ │ │ │ + stmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r2, #14 │ │ │ │ + asrs r0, r6, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r7, #12 │ │ │ │ + asrs r0, r3, #13 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r5, #2 │ │ │ │ + lsls r0, r1, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r0, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #4] │ │ │ │ + strb r0, [r2, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #7] │ │ │ │ + strb r6, [r6, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #7] │ │ │ │ + strb r6, [r7, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #4] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r3, #1 │ │ │ │ lsl.w r1, r3, r1 │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ uxtb r1, r1 │ │ │ │ tst r1, r3 │ │ │ │ bne.n 37c624 │ │ │ │ @@ -365778,15 +365777,15 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ ldr r6, [pc, #1000] @ (37ca48 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldrd r8, r9, [sp, #40] @ 0x28 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #984] @ (37ca4c ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37c838 │ │ │ │ movw r3, #1321 @ 0x529 │ │ │ │ @@ -365944,15 +365943,15 @@ │ │ │ │ bpl.w 37c67e │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #512] @ (37ca58 ) │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37c67e │ │ │ │ ldr r3, [pc, #500] @ (37ca5c ) │ │ │ │ ldr.w r2, [r7, #1040] @ 0x410 │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ itt eq │ │ │ │ @@ -366106,43 +366105,43 @@ │ │ │ │ str.w r2, [r7, #924] @ 0x39c │ │ │ │ b.n 37c880 │ │ │ │ ldr r0, [pc, #92] @ (37ca88 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ - cdp2 0, 14, cr0, cr2, cr7, {3} │ │ │ │ - asrs r2, r2, #5 │ │ │ │ + vhadd.u8 q0, q1, │ │ │ │ + asrs r2, r6, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #112] @ 0x70 │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r2], {103} @ 0x67 │ │ │ │ - stc2 0, cr0, [lr], #412 @ 0x19c │ │ │ │ - stc2 0, cr0, [ip], {103} @ 0x67 │ │ │ │ - stc2l 0, cr0, [r2], #-412 @ 0xfffffe64 │ │ │ │ - mcrr2 0, 6, r0, r6, cr7 │ │ │ │ - stc2 0, cr0, [sl], #-412 @ 0xfffffe64 │ │ │ │ - stc2 0, cr0, [lr], {103} @ 0x67 │ │ │ │ - @ instruction: 0xfbf20067 │ │ │ │ - @ instruction: 0xfbd60067 │ │ │ │ - @ instruction: 0xfbba0067 │ │ │ │ - @ instruction: 0xfb9e0067 │ │ │ │ - ldr r6, [r6, #84] @ 0x54 │ │ │ │ + ldc2l 0, cr0, [r2], #412 @ 0x19c │ │ │ │ + stc2l 0, cr0, [lr], {103} @ 0x67 │ │ │ │ + stc2 0, cr0, [ip], #412 @ 0x19c │ │ │ │ + stc2 0, cr0, [r2], {103} @ 0x67 │ │ │ │ + stc2l 0, cr0, [r6], #-412 @ 0xfffffe64 │ │ │ │ + mcrr2 0, 6, r0, sl, cr7 │ │ │ │ + stc2 0, cr0, [lr], #-412 @ 0xfffffe64 │ │ │ │ + ldc2 0, cr0, [r2], {103} @ 0x67 │ │ │ │ + @ instruction: 0xfbf60067 │ │ │ │ + @ instruction: 0xfbda0067 │ │ │ │ + @ instruction: 0xfbbe0067 │ │ │ │ + ldr r6, [r2, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ clz r0, r1 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #996] @ 0x3e4 │ │ │ │ @@ -366159,15 +366158,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (37cacc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ add r7, pc, #280 @ (adr r7, 37cbe8 ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrd r6, r3, [r0, #988] @ 0x3dc │ │ │ │ @@ -366175,15 +366174,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w r5, r0, #748 @ 0x2ec │ │ │ │ ands r6, r3 │ │ │ │ lsr.w r1, r6, r4 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ and.w r1, r1, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ cmp r4, #16 │ │ │ │ bne.n 37caec │ │ │ │ str.w r6, [r7, #996] @ 0x3e4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -366199,15 +366198,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (37cb68 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (37cb6c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #44] @ (37cb70 ) │ │ │ │ ldr r2, [pc, #48] @ (37cb74 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -366216,22 +366215,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa820067 │ │ │ │ - stmia r0!, {r5} │ │ │ │ + @ instruction: 0xfaa20067 │ │ │ │ + stmia r0!, {r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r7, #17 │ │ │ │ + lsrs r6, r3, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r6, pc, #800 @ (adr r6, 37ce94 ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ - ldr r6, [r1, #80] @ 0x50 │ │ │ │ + ldr r6, [r5, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #288] @ 37cca8 │ │ │ │ and.w r1, r2, #63 @ 0x3f │ │ │ │ @@ -366325,21 +366324,21 @@ │ │ │ │ b.n 37cc5c │ │ │ │ ldrh.w r0, [r0, #1002] @ 0x3ea │ │ │ │ b.n 37cc5c │ │ │ │ ldrh.w r0, [r0, #1000] @ 0x3e8 │ │ │ │ b.n 37cc5c │ │ │ │ ldr r0, [pc, #16] @ (37ccb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37cba0 │ │ │ │ stmia r0!, {r2, r3, r5, r7} │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r6, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #152] @ (37cd60 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -366349,35 +366348,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #144] @ (37cd6c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #140] @ (37cd70 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #120] @ (37cd74 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (37cd78 ) │ │ │ │ adds r4, #32 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ strh.w r3, [r5, #984] @ 0x3d8 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #16 │ │ │ │ bl 32b6bc │ │ │ │ @@ -366399,26 +366398,26 @@ │ │ │ │ bl 52be58 │ │ │ │ add.w r1, r5, #816 @ 0x330 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 339524 │ │ │ │ nop │ │ │ │ - str??.w r0, [r6, #103] @ 0x67 │ │ │ │ - bkpt 0x0080 │ │ │ │ + vst4.16 {d0-d3}, [r6 :128], r7 │ │ │ │ + bkpt 0x00a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r4, #11 │ │ │ │ + lsrs r0, r0, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r1, #60] @ 0x3c │ │ │ │ + ldr r4, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r5, #56] @ 0x38 │ │ │ │ + ldr r4, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r7, #64] @ 0x40 │ │ │ │ + ldr r4, [r3, #68] @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r2, #68] @ 0x44 │ │ │ │ + ldr r2, [r6, #68] @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #848 @ (adr r4, 37d0d4 ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ @@ -366535,15 +366534,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ clz r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r3, #188 @ 0xbc │ │ │ │ ldr.w r0, [r4, r1, lsl #2] │ │ │ │ lsr.w r1, r5, r3 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ lsl.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ eor.w r2, r2, r3 │ │ │ │ bne.n 37cecc │ │ │ │ @@ -366567,15 +366566,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ clz r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r3, #188 @ 0xbc │ │ │ │ ldr.w r0, [r4, r1, lsl #2] │ │ │ │ lsr.w r1, r5, r3 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ lsl.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ eor.w r2, r2, r3 │ │ │ │ bne.n 37cf2a │ │ │ │ @@ -366640,20 +366639,20 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (37d00c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ bkpt 0x0066 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #12] │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r0, #28 │ │ │ │ bhi.n 37d036 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r7, r5, #28 │ │ │ │ lsrs r7, r1, #28 │ │ │ │ lsrs r3, r5, #28 │ │ │ │ @@ -366702,35 +366701,35 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #40] @ (37d0a0 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r0, [r4, #16] │ │ │ │ + ldr r0, [r0, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r6, #12] │ │ │ │ + ldr r0, [r2, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + ldr r4, [r1, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + ldr r4, [r1, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + ldr r4, [r1, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ + ldr r4, [r0, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, #148 @ 0x94 │ │ │ │ + subs r2, #180 @ 0xb4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37d0ac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ add r2, pc, #40 @ (adr r2, 37d0d8 ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -366738,27 +366737,27 @@ │ │ │ │ ldr r2, [pc, #84] @ (37d118 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (37d11c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #72] @ (37d120 ) │ │ │ │ ldr r1, [pc, #76] @ (37d124 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #64] @ (37d128 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #56] @ (37d12c ) │ │ │ │ ldr r2, [pc, #60] @ (37d130 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -366767,28 +366766,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds.w r0, ip, #15138816 @ 0xe70000 │ │ │ │ - hlt 0x000a │ │ │ │ + @ instruction: 0xf53c0067 │ │ │ │ + hlt 0x002a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r5, #27 │ │ │ │ + lsls r2, r1, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ ittt cs │ │ │ │ lslcs r1, r4, #3 │ │ │ │ addcs r1, pc, #752 @ (adr r1, 37d420 ) │ │ │ │ lslcs r3, r2, #3 │ │ │ │ - ldr r6, [r4, #4] │ │ │ │ + ldr r6, [r0, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #960] @ 0x3c0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -366799,33 +366798,33 @@ │ │ │ │ cbz r3, 37d188 │ │ │ │ uxth r1, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ subs r1, #0 │ │ │ │ mov r0, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r3, #944] @ 0x3b0 │ │ │ │ ldr.w r0, [r3, #968] @ 0x3c8 │ │ │ │ ands r1, r2 │ │ │ │ cmp.w r1, #65536 @ 0x10000 │ │ │ │ ite cc │ │ │ │ movcc r1, #0 │ │ │ │ movcs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ subs r1, r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #204] @ (37d27c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -366835,15 +366834,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #188] @ (37d288 ) │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ movs r6, #32 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ ldr r7, [pc, #180] @ (37d28c ) │ │ │ │ add r2, pc │ │ │ │ @@ -366859,75 +366858,75 @@ │ │ │ │ add.w sl, r4, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #140] @ (37d294 ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 32b598 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #128] @ (37d298 ) │ │ │ │ ldr r6, [pc, #132] @ (37d29c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r1, r5, #972 @ 0x3cc │ │ │ │ movs r2, #32 │ │ │ │ bl 32b6bc │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #964 @ 0x3c4 │ │ │ │ bl 339474 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #968 @ 0x3c8 │ │ │ │ bl 339474 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 339524 │ │ │ │ nop │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + str r6, [r7, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bic.w r0, ip, #15138816 @ 0xe70000 │ │ │ │ - str r4, [r6, #120] @ 0x78 │ │ │ │ + orr.w r0, ip, #15138816 @ 0xe70000 │ │ │ │ + str r4, [r2, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r0, pc, #864 @ (adr r0, 37d5ec ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ - cbnz r2, 37d2ac │ │ │ │ + cbnz r2, 37d2b4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r2, #23 │ │ │ │ + lsls r4, r6, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r6, #112] @ 0x70 │ │ │ │ + str r2, [r2, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #460] @ (37d47c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -366938,15 +366937,15 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (37d484 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ ldr r4, [pc, #448] @ (37d488 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r5, #29 │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ sbcs.w r2, r6, #0 │ │ │ │ bcc.n 37d322 │ │ │ │ ldr r2, [pc, #432] @ (37d48c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -366961,15 +366960,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (37d498 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #408] @ (37d49c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37d40e │ │ │ │ mov r0, r6 │ │ │ │ @@ -367074,73 +367073,73 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r2, #24] │ │ │ │ bl 37d010 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #112] @ (37d4a4 ) │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37d30e │ │ │ │ ldr r2, [pc, #76] @ (37d48c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #20 │ │ │ │ bpl.w 37d2e4 │ │ │ │ ldr r2, [pc, #92] @ (37d4a8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #92] @ (37d4ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (37d4b0 ) │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37d2e4 │ │ │ │ ldr r2, [pc, #80] @ (37d4b4 ) │ │ │ │ ldr r1, [pc, #84] @ (37d4b8 ) │ │ │ │ ldr r0, [pc, #84] @ (37d4bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37d2e4 │ │ │ │ - @ instruction: 0xf32e0067 │ │ │ │ - str r4, [r6, #104] @ 0x68 │ │ │ │ + @ instruction: 0xf34e0067 │ │ │ │ + str r4, [r2, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r1, #108] @ 0x6c │ │ │ │ + str r6, [r5, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ cbnz r6, 37d4a6 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2f40067 │ │ │ │ - @ instruction: 0xb860 │ │ │ │ + @ instruction: 0xf3140067 │ │ │ │ + @ instruction: 0xb880 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r0, #19 │ │ │ │ + lsls r0, r4, #19 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #88] @ 0x58 │ │ │ │ + str r4, [r2, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf1960067 │ │ │ │ - str r0, [r0, #84] @ 0x54 │ │ │ │ + subs.w r0, r6, #103 @ 0x67 │ │ │ │ + str r0, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r1, #84] @ 0x54 │ │ │ │ + str r2, [r5, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sbcs.w r0, lr, #103 @ 0x67 │ │ │ │ - str r4, [r5, #80] @ 0x50 │ │ │ │ + @ instruction: 0xf19e0067 │ │ │ │ + str r4, [r1, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r1!, {r2, r4, r6, r7} │ │ │ │ + stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 37d510 │ │ │ │ sub sp, #12 │ │ │ │ @@ -367148,31 +367147,31 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (37d518 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ str.w r1, [r0, #928] @ 0x3a0 │ │ │ │ strd r2, r3, [r0, #936] @ 0x3a8 │ │ │ │ strd r2, r3, [r0, #944] @ 0x3b0 │ │ │ │ str.w r1, [r0, #956] @ 0x3bc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37d134 │ │ │ │ nop │ │ │ │ - add.w r0, sl, #103 @ 0x67 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ + @ instruction: 0xf12a0067 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r2, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r1, #0 │ │ │ │ @@ -367268,28 +367267,28 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #164] @ (37d6e0 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #152] @ (37d6e4 ) │ │ │ │ ldr r1, [pc, #152] @ (37d6e8 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r7, [pc, #148] @ (37d6ec ) │ │ │ │ subs.w r4, r8, #0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #132] @ (37d6f0 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37d6b0 │ │ │ │ ldr.w r3, [r5, #924] @ 0x39c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -367327,35 +367326,35 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37d672 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #48] @ (37d6fc ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37d672 │ │ │ │ bl 28e5c4 │ │ │ │ - vmla.i32 d0, d14, d7[1] │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ + vmla.i d16, d14, d3[5] │ │ │ │ + str r6, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r2, #52] @ 0x34 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r3, r4, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r3, #5 │ │ │ │ + lsls r4, r7, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r1, r4, r6, r7, lr} │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #48] @ 0x30 │ │ │ │ + str r4, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrd r7, r6, [r0, #924] @ 0x39c │ │ │ │ mov r5, r0 │ │ │ │ @@ -367387,25 +367386,25 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #544] @ (37d990 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #544] @ (37d994 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r7, [pc, #544] @ (37d998 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #532] @ (37d99c ) │ │ │ │ add r7, pc │ │ │ │ mov r5, r8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37d92e │ │ │ │ @@ -367480,15 +367479,15 @@ │ │ │ │ ldr r0, [pc, #332] @ (37d9ac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r3, [r6, #948] @ 0x3b4 │ │ │ │ mov r0, r6 │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r6, #948] @ 0x3b4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 37d700 │ │ │ │ @@ -367516,15 +367515,15 @@ │ │ │ │ lsls r1, r5, #31 │ │ │ │ bpl.n 37d8da │ │ │ │ ldr.w r0, [r7, r4, lsl #2] │ │ │ │ cbz r0, 37d8da │ │ │ │ ldr.w r1, [r6, #920] @ 0x398 │ │ │ │ lsrs r1, r4 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne.n 37d8bc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 37d700 │ │ │ │ @@ -367536,15 +367535,15 @@ │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 37d912 │ │ │ │ ldr.w r0, [r5, r4, lsl #2] │ │ │ │ cbz r0, 37d912 │ │ │ │ ldr.w r1, [r6, #920] @ 0x398 │ │ │ │ lsrs r1, r4 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne.n 37d8f4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -367565,66 +367564,66 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r0, r9 │ │ │ │ bl 37d010 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #96] @ (37d9b4 ) │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37d794 │ │ │ │ ldr r2, [pc, #88] @ (37d9b8 ) │ │ │ │ ldr r1, [pc, #92] @ (37d9bc ) │ │ │ │ ldr r0, [pc, #92] @ (37d9c0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [sp, #44] @ 0x2c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [r6, #956] @ 0x3bc │ │ │ │ b.n 37d87e │ │ │ │ - cdp 0, 8, cr0, cr14, cr7, {3} │ │ │ │ - str r4, [r7, #32] │ │ │ │ + cdp 0, 10, cr0, cr14, cr7, {3} │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r3, #32] │ │ │ │ + str r0, [r7, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r4, 37da0a │ │ │ │ + cbz r4, 37da12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, r7 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r6, #412] @ 0x19c │ │ │ │ - str r4, [r6, #16] │ │ │ │ + stc 0, cr0, [r6, #412]! @ 0x19c │ │ │ │ + str r4, [r2, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r7, #16] │ │ │ │ + str r4, [r3, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #12] │ │ │ │ + str r0, [r6, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc 0, cr0, [r2], {103} @ 0x67 │ │ │ │ - str r0, [r6, #0] │ │ │ │ + stc 0, cr0, [r2], #412 @ 0x19c │ │ │ │ + str r0, [r2, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r3, r4, r6, r7} │ │ │ │ + pop {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (37d9d4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -367633,15 +367632,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (37da3c ) │ │ │ │ mov.w r3, #344 @ 0x158 │ │ │ │ ldr r1, [pc, #76] @ (37da40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #1080 @ 0x438 │ │ │ │ blx 28d4c4 │ │ │ │ ldrd r0, r1, [r4, #752] @ 0x2f0 │ │ │ │ str.w r0, [r4, #1108] @ 0x454 │ │ │ │ @@ -367653,18 +367652,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stcl 0, cr0, [sl], #-412 @ 0xfffffe64 │ │ │ │ - str r0, [r2, #8] │ │ │ │ + stc 0, cr0, [sl], {103} @ 0x67 │ │ │ │ + str r0, [r6, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r4, #8] │ │ │ │ + str r4, [r0, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (37dab0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -367673,26 +367672,26 @@ │ │ │ │ ldr r1, [pc, #92] @ (37dab8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #76] @ (37dabc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #76] @ (37dac0 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #64] @ (37dac4 ) │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #64] @ (37dac8 ) │ │ │ │ ldr r2, [pc, #64] @ (37dacc ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (37dad0 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -367701,28 +367700,28 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ movs r2, #4 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - stc 0, cr0, [r0], {103} @ 0x67 │ │ │ │ - cbz r6, 37daba │ │ │ │ + stc 0, cr0, [r0], #-412 @ 0xfffffe64 │ │ │ │ + cbz r6, 37dac2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r6, 37dac4 │ │ │ │ + cbz r6, 37dacc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sub sp, #376 @ 0x178 │ │ │ │ + sub sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc2 0, cr0, [lr, #-336]! @ 0xfffffeb0 │ │ │ │ + ldc2l 0, cr0, [lr, #-336] @ 0xfffffeb0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ ldr r0, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - str r6, [r2, #0] │ │ │ │ + str r6, [r6, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xb7cc │ │ │ │ lsls r1, r4, #3 │ │ │ │ lsls r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -367750,59 +367749,59 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #104] @ (37db88 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #92] @ (37db8c ) │ │ │ │ ldr.w r2, [r4, #1156] @ 0x484 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 37db54 │ │ │ │ tst r2, r3 │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r1, [pc, #56] @ (37db90 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 37db3e │ │ │ │ ldr r1, [pc, #52] @ (37db94 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 37db3e │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #44] @ (37db98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [r4, #1156] @ 0x484 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ b.n 37db3e │ │ │ │ cbz r6, 37db8a │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldc2 0, cr0, [ip], {84} @ 0x54 │ │ │ │ - @ instruction: 0xeb3c0067 │ │ │ │ - add sp, #192 @ 0xc0 │ │ │ │ + ldc2 0, cr0, [ip], #336 @ 0x150 │ │ │ │ + adcs.w r0, ip, r7, asr #1 │ │ │ │ + add sp, #320 @ 0x140 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r3, r5] │ │ │ │ + ldrsh r0, [r7, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #176] @ (37dc60 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -367811,26 +367810,26 @@ │ │ │ │ ldr r1, [pc, #176] @ (37dc68 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #156] @ (37dc6c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (37dc70 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #148] @ (37dc74 ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #112] @ 37dc58 │ │ │ │ ldr r2, [pc, #140] @ (37dc78 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [pc, #140] @ (37dc7c ) │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -367845,23 +367844,23 @@ │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #768 @ 0x300 │ │ │ │ bl 339524 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #936 @ 0x3a8 │ │ │ │ bl 339474 │ │ │ │ ldr r1, [pc, #72] @ (37dc84 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 32b598 │ │ │ │ @@ -367871,29 +367870,29 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 32b6bc │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaa40067 │ │ │ │ - ldrsh r6, [r0, r3] │ │ │ │ + pkhtb r0, r4, r7, asr #1 │ │ │ │ + ldrsh r6, [r4, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r2, [r3, r3] │ │ │ │ + ldrsh r2, [r7, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #504 @ 0x1f8 │ │ │ │ + add r7, sp, #632 @ 0x278 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfbdc0054 │ │ │ │ - ldrb r6, [r2, r5] │ │ │ │ + @ instruction: 0xfbfc0054 │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r7, [sp, #400] @ 0x190 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - beq.n 37dc90 │ │ │ │ + beq.n 37dcd0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r2, [r6, r4] │ │ │ │ + ldrb r2, [r2, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -367943,15 +367942,15 @@ │ │ │ │ add sl, pc │ │ │ │ add.w sl, sl, #76 @ 0x4c │ │ │ │ add fp, pc │ │ │ │ b.n 37dd38 │ │ │ │ add.w r3, r5, #940 @ 0x3ac │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq.n 37dd9c │ │ │ │ movs r3, #1 │ │ │ │ lsls r3, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq.n 37dd32 │ │ │ │ @@ -367965,15 +367964,15 @@ │ │ │ │ moveq r7, #0 │ │ │ │ ldr r1, [pc, #164] @ (37ddfc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #148] @ (37de00 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37dd24 │ │ │ │ ldr r3, [pc, #140] @ (37de04 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -367986,15 +367985,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37dd24 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #116] @ (37de08 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37dd24 │ │ │ │ ldr.w r3, [r5, #1068] @ 0x42c │ │ │ │ ldr.w r0, [r5, #1168] @ 0x490 │ │ │ │ ldr.w r2, [r5, #1088] @ 0x440 │ │ │ │ ldr.w r1, [r5, #1084] @ 0x43c │ │ │ │ ands r3, r0 │ │ │ │ eors r3, r2 │ │ │ │ @@ -368009,42 +368008,42 @@ │ │ │ │ ldr r1, [pc, #76] @ (37de14 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #60] @ (37de18 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r2, [r5, #1076] @ 0x434 │ │ │ │ ldr.w r3, [r5, #1072] @ 0x430 │ │ │ │ b.n 37dce0 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r2, #-412] @ 0x19c │ │ │ │ - add r6, sp, #208 @ 0xd0 │ │ │ │ + strd r0, r0, [r2, #-412]! @ 0x19c │ │ │ │ + add r6, sp, #336 @ 0x150 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa5a0054 │ │ │ │ + @ instruction: 0xfa7a0054 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r6] │ │ │ │ + ldrb r4, [r6, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia.w r6, {r0, r1, r2, r5, r6} │ │ │ │ - add r5, sp, #552 @ 0x228 │ │ │ │ + ldmia.w r6!, {r0, r1, r2, r5, r6} │ │ │ │ + add r5, sp, #680 @ 0x2a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9ec0054 │ │ │ │ - ldrb r4, [r4, r4] │ │ │ │ + @ instruction: 0xfa0c0054 │ │ │ │ + ldrb r4, [r0, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 37de58 │ │ │ │ sub sp, #12 │ │ │ │ @@ -368052,24 +368051,24 @@ │ │ │ │ mov.w r3, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #40] @ (37de60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37dc88 │ │ │ │ nop │ │ │ │ - @ instruction: 0xe8240067 │ │ │ │ - ldrb r6, [r0, r1] │ │ │ │ + strex r0, r0, [r4, #412] @ 0x19c │ │ │ │ + ldrb r6, [r4, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r3, r1] │ │ │ │ + ldrb r4, [r7, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #168] @ (37df1c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -368081,15 +368080,15 @@ │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ ldr r7, [pc, #164] @ (37df28 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #152] @ (37df2c ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37dede │ │ │ │ cmp r6, #31 │ │ │ │ bhi.n 37df02 │ │ │ │ @@ -368128,47 +368127,46 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37de9c │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #64] @ (37df38 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37de9c │ │ │ │ ldr r3, [pc, #56] @ (37df3c ) │ │ │ │ mov.w r2, #334 @ 0x14e │ │ │ │ ldr r4, [pc, #52] @ (37df40 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #52] @ (37df44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ - b.n 37dee0 │ │ │ │ - lsls r7, r4, #1 │ │ │ │ - ldrsh.w r0, [r4, r4, lsl #1] │ │ │ │ - add r4, sp, #816 @ 0x330 │ │ │ │ + @ instruction: 0xe8000067 │ │ │ │ + ldr??.w r0, [r4, r4, lsl #1] │ │ │ │ + add r4, sp, #944 @ 0x3b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r5, sp, #672 @ 0x2a0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, r1] │ │ │ │ + ldrb r6, [r7, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37dddc │ │ │ │ + b.n 37de1c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r0, [r7, r1] │ │ │ │ + ldrb r0, [r3, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r6, r5] │ │ │ │ + ldrh r0, [r2, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ lsrs r3, r2, #2 │ │ │ │ @@ -368210,15 +368208,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (37e07c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #188] @ (37e080 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37e020 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -368246,21 +368244,21 @@ │ │ │ │ ldr r1, [pc, #144] @ (37e090 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #128] @ (37e094 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37dfe8 │ │ │ │ ldr r3, [pc, #116] @ (37e098 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37dfc8 │ │ │ │ ldr r3, [pc, #88] @ (37e084 ) │ │ │ │ @@ -368270,62 +368268,62 @@ │ │ │ │ bpl.n 37dfc8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #96] @ (37e09c ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37dfc8 │ │ │ │ ldr r3, [pc, #84] @ (37e0a0 ) │ │ │ │ ldr r2, [pc, #88] @ (37e0a4 ) │ │ │ │ ldr r1, [pc, #88] @ (37e0a8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #72] @ (37e0ac ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37dfe8 │ │ │ │ nop │ │ │ │ add r4, sp, #848 @ 0x350 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - b.n 37ddd0 │ │ │ │ + b.n 37de10 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r3, sp, #640 @ 0x280 │ │ │ │ + add r3, sp, #768 @ 0x300 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb.w r0, [r0, r4, lsl #1] │ │ │ │ + strh.w r0, [r0, r4, lsl #1] │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37dd44 │ │ │ │ + b.n 37dd84 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r3, sp, #320 @ 0x140 │ │ │ │ + add r3, sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7b00054 │ │ │ │ - ldrh r0, [r1, r7] │ │ │ │ + @ instruction: 0xf7d00054 │ │ │ │ + ldrh r0, [r5, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, r7] │ │ │ │ + ldrh r0, [r5, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37dcc0 │ │ │ │ + b.n 37dd00 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r3, sp, #8 │ │ │ │ + add r3, sp, #136 @ 0x88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7620054 │ │ │ │ - ldrh r6, [r1, r5] │ │ │ │ + @ instruction: 0xf7820054 │ │ │ │ + ldrh r6, [r5, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -368339,15 +368337,15 @@ │ │ │ │ ldr.w r8, [pc, #692] @ 37e388 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldrd r7, fp, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #672] @ (37e38c ) │ │ │ │ add r8, pc │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ mov.w r9, r6, lsr #2 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -368467,15 +368465,15 @@ │ │ │ │ ldr r1, [pc, #372] @ (37e39c ) │ │ │ │ ldr r0, [pc, #372] @ (37e3a0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r3, [r5, #1092] @ 0x444 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, r7 │ │ │ │ str.w r3, [r5, #1092] @ 0x444 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -368497,15 +368495,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #300] @ (37e3ac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ (37e3b0 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ b.n 37e2d2 │ │ │ │ ldr.w r3, [r5, #1144] @ 0x478 │ │ │ │ @@ -368525,24 +368523,24 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #252] @ (37e3bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ (37e3c0 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r3, [r5, #1096] @ 0x448 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, r7 │ │ │ │ str.w r3, [r5, #1096] @ 0x448 │ │ │ │ b.n 37e1a0 │ │ │ │ ldr.w r3, [r5, #1144] @ 0x478 │ │ │ │ @@ -368574,85 +368572,85 @@ │ │ │ │ bpl.w 37e100 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #132] @ (37e3c8 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37e100 │ │ │ │ str.w r7, [r5, #1204] @ 0x4b4 │ │ │ │ b.n 37e17a │ │ │ │ ldr r1, [pc, #116] @ (37e3cc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #116] @ (37e3d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #108] @ (37e3d4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (37e3d8 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ b.n 37e2d2 │ │ │ │ nop │ │ │ │ - b.n 37de9c │ │ │ │ + b.n 37dedc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf6dc0054 │ │ │ │ - add r2, sp, #496 @ 0x1f0 │ │ │ │ + @ instruction: 0xf6fc0054 │ │ │ │ + add r2, sp, #624 @ 0x270 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r3, sp, #328 @ 0x148 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37dcbc │ │ │ │ + b.n 37dcfc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r0, [r0, r4] │ │ │ │ + ldrh r0, [r4, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37dc04 │ │ │ │ + b.n 37dc44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r0, r3] │ │ │ │ + ldrh r4, [r4, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37eb74 │ │ │ │ + b.n 37dbb4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r0, sp, #856 @ 0x358 │ │ │ │ + add r0, sp, #984 @ 0x3d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf5380054 │ │ │ │ - ldrh r2, [r2, r0] │ │ │ │ + adcs.w r0, r8, #13893632 @ 0xd40000 │ │ │ │ + ldrh r2, [r6, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37eb00 │ │ │ │ + b.n 37eb40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r0, sp, #592 @ 0x250 │ │ │ │ + add r0, sp, #720 @ 0x2d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf4f60054 │ │ │ │ - ldrh r0, [r1, r1] │ │ │ │ + adds.w r0, r6, #13893632 @ 0xd40000 │ │ │ │ + ldrh r0, [r5, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r0, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, r3] │ │ │ │ + ldr r0, [r3, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37e9cc │ │ │ │ + b.n 37ea0c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, pc, #952 @ (adr r7, 37e78c ) │ │ │ │ + add r0, sp, #56 @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - orrs.w r0, r0, #13893632 @ 0xd40000 │ │ │ │ - ldr r2, [r0, r4] │ │ │ │ + orns r0, r0, #13893632 @ 0xd40000 │ │ │ │ + ldr r2, [r4, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (37e3e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -368660,46 +368658,46 @@ │ │ │ │ ldr r2, [pc, #68] @ (37e448 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (37e44c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #56] @ (37e450 ) │ │ │ │ ldr r1, [pc, #60] @ (37e454 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (37e458 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 37ea74 │ │ │ │ + b.n 37eab4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, pc, #304 @ (adr r7, 37e57c ) │ │ │ │ + add r7, pc, #432 @ (adr r7, 37e5fc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - usat r0, #20, sl, asr #1 │ │ │ │ + ubfx r0, sl, #1, #21 │ │ │ │ ldrh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r2, #3 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, r5] │ │ │ │ + ldr r6, [r1, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 37e4c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -368707,15 +368705,15 @@ │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #88] @ (37e4d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #2 │ │ │ │ add.w r3, r0, #936 @ 0x3a8 │ │ │ │ add.w r1, r0, #1064 @ 0x428 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [r0, #924] @ 0x39c │ │ │ │ str.w ip, [r0, #1068] @ 0x42c │ │ │ │ str.w ip, [r0, #1072] @ 0x430 │ │ │ │ @@ -368729,19 +368727,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 37ea18 │ │ │ │ + b.n 37ea58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r5, r4] │ │ │ │ + ldr r0, [r1, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r0, r5] │ │ │ │ + ldr r6, [r4, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #268] @ (37e5f0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -368752,15 +368750,15 @@ │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #260] @ (37e5f8 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r6, [pc, #260] @ (37e5fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movw r3, #1309 @ 0x51d │ │ │ │ cmp r4, r3 │ │ │ │ add r6, pc │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcs.n 37e5b8 │ │ │ │ movw r3, #1300 @ 0x514 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -368809,15 +368807,15 @@ │ │ │ │ ldr r0, [pc, #140] @ (37e60c ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37e544 │ │ │ │ sub.w r3, r4, #1296 @ 0x510 │ │ │ │ orrs r3, r5 │ │ │ │ itt eq │ │ │ │ moveq.w ip, #0 │ │ │ │ ldreq.w r1, [r0, #928] @ 0x3a0 │ │ │ │ @@ -368844,36 +368842,36 @@ │ │ │ │ ldr r1, [pc, #52] @ (37e610 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #52] @ (37e614 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37e5b2 │ │ │ │ nop │ │ │ │ - b.n 37ea58 │ │ │ │ + b.n 37ea98 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [r5, r2] │ │ │ │ + ldr r4, [r1, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r1, r3] │ │ │ │ + ldr r2, [r5, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r7, pc, #216 @ (adr r7, 37e6d8 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, r1] │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37e888 │ │ │ │ + b.n 37e8c8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsb r6, [r5, r7] │ │ │ │ + ldr r6, [r1, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #192] @ (37e6e8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -368883,15 +368881,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #152] @ 37e6e0 │ │ │ │ ldr r2, [pc, #168] @ (37e6f4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -368905,75 +368903,75 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r7, [pc, #152] @ (37e704 ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 339524 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #108] @ (37e708 ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 32b598 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ addw r1, r5, #1076 @ 0x434 │ │ │ │ movs r2, #32 │ │ │ │ bl 32b6bc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #64] @ (37e70c ) │ │ │ │ movs r3, #1 │ │ │ │ addw r1, r5, #1204 @ 0x4b4 │ │ │ │ add r2, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 32b5c8 │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r2, r6] │ │ │ │ + ldrsb r4, [r6, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37e8c4 │ │ │ │ + b.n 37e904 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsb r2, [r5, r5] │ │ │ │ + ldrsb r2, [r1, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrh r0, [r5, #44] @ 0x2c │ │ │ │ lsls r3, r2, #3 │ │ │ │ - @ instruction: 0xf13a0054 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + adcs.w r0, sl, #84 @ 0x54 │ │ │ │ + strh r0, [r6, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r4, r3] │ │ │ │ + strh r4, [r0, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #864 @ (adr r4, 37ea68 ) │ │ │ │ + add r4, pc, #992 @ (adr r4, 37eae8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r1, r5] │ │ │ │ + ldrsb r4, [r5, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ add.w r3, r0, #1064 @ 0x428 │ │ │ │ @@ -369061,15 +369059,15 @@ │ │ │ │ str.w r5, [r6, #1068] @ 0x42c │ │ │ │ str.w r7, [r6, #1072] @ 0x430 │ │ │ │ bne.n 37e73a │ │ │ │ ldr.w r0, [r6, #1204] @ 0x4b4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ mov.w r8, #1 │ │ │ │ ands.w r7, r1, #2 │ │ │ │ lsl.w r8, r8, r4 │ │ │ │ bne.n 37e86a │ │ │ │ tst.w ip, #1 │ │ │ │ bne.n 37e90e │ │ │ │ adds r2, r0, #1 │ │ │ │ @@ -369100,15 +369098,15 @@ │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r7 │ │ │ │ mov r2, fp │ │ │ │ b.n 37e7ca │ │ │ │ mov r1, fp │ │ │ │ ldr.w r0, [r9, #136] @ 0x88 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r1, [pc, #280] @ (37e9b8 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 37e7e8 │ │ │ │ @@ -369124,15 +369122,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 37e7e8 │ │ │ │ ldr r0, [pc, #252] @ (37e9c4 ) │ │ │ │ strd fp, r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r6, #1068] @ 0x42c │ │ │ │ ldr.w r2, [r6, #1072] @ 0x430 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37e7f0 │ │ │ │ ands.w r0, ip, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ beq.n 37e84c │ │ │ │ @@ -369194,15 +369192,15 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ b.n 37e7c2 │ │ │ │ ldr r0, [pc, #80] @ (37e9c8 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrh.w r1, [r9, #2] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ and.w r1, r1, #3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #2 │ │ │ │ ite ne │ │ │ │ movne r0, #0 │ │ │ │ @@ -369221,17 +369219,17 @@ │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, r5] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r5, r2] │ │ │ │ + strb r0, [r1, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 37ea94 │ │ │ │ sub sp, #16 │ │ │ │ @@ -369242,15 +369240,15 @@ │ │ │ │ ldr r2, [pc, #176] @ (37ea9c ) │ │ │ │ add.w r6, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #168] @ (37eaa0 ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #164] @ (37eaa4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37ea54 │ │ │ │ cmp r4, #31 │ │ │ │ @@ -369293,47 +369291,47 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [pc, #64] @ (37eab0 ) │ │ │ │ mov r2, r4 │ │ │ │ strd r5, r3, [sp] │ │ │ │ asrs r3, r4, #31 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37ea08 │ │ │ │ ldr r3, [pc, #48] @ (37eab4 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r1, [pc, #48] @ (37eab8 ) │ │ │ │ ldr r0, [pc, #52] @ (37eabc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - ble.n 37eb04 │ │ │ │ + ble.n 37eb44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r6, [r2, r7] │ │ │ │ + strh r6, [r6, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r6, r6] │ │ │ │ + strh r0, [r2, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r2, pc, #240 @ (adr r2, 37eb94 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, r0] │ │ │ │ + strb r2, [r4, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 37e9e0 │ │ │ │ + bgt.n 37ea20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r6, [r2, r0] │ │ │ │ + strb r6, [r6, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r5, r0] │ │ │ │ + strb r2, [r1, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -369345,15 +369343,15 @@ │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ ldr.w r8, [pc, #556] @ 37ed10 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r9, [sp, #40] @ 0x28 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #540] @ (37ed14 ) │ │ │ │ add r8, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37ecc2 │ │ │ │ @@ -369517,48 +369515,48 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37eb06 │ │ │ │ ldr r0, [pc, #64] @ (37ed20 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r5, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37eb06 │ │ │ │ ldr r1, [pc, #48] @ (37ed24 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #48] @ (37ed28 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37eb42 │ │ │ │ - bgt.n 37ed88 │ │ │ │ + bgt.n 37edc8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r2, [r3, r3] │ │ │ │ + strh r2, [r7, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r7, r2] │ │ │ │ + strh r6, [r3, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r1, pc, #280 @ (adr r1, 37ee2c ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, r7] │ │ │ │ + strh r4, [r2, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 37ed70 │ │ │ │ + bge.n 37edb0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r2, [r2, r0] │ │ │ │ + strh r2, [r6, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37ed34 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ strh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -369566,43 +369564,43 @@ │ │ │ │ ldr r2, [pc, #76] @ (37ed98 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (37ed9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #64] @ (37eda0 ) │ │ │ │ ldr r1, [pc, #68] @ (37eda4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #56] @ (37eda8 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bge.n 37ee30 │ │ │ │ + bge.n 37ee70 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ + ldr r6, [sp, #136] @ 0x88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - orn r0, r2, r4, lsr #1 │ │ │ │ + eor.w r0, r2, r4, lsr #1 │ │ │ │ lsls r3, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #552 @ 0x228 │ │ │ │ lsls r1, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -369616,35 +369614,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (37ee64 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #24 │ │ │ │ ldr r2, [pc, #140] @ (37ee68 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #136] @ (37ee6c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #124] @ (37ee70 ) │ │ │ │ ldr r1, [pc, #128] @ (37ee74 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #112] @ (37ee78 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ bl 32b598 │ │ │ │ movs r2, #16 │ │ │ │ @@ -369669,32 +369667,32 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 52be58 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 339524 │ │ │ │ - bls.n 37ee10 │ │ │ │ + bls.n 37ee50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strd r0, r0, [sl, #336]! @ 0x150 │ │ │ │ - str r2, [r6, r5] │ │ │ │ + and.w r0, sl, r4, lsr #1 │ │ │ │ + str r2, [r2, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r0, r6] │ │ │ │ + str r4, [r4, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [pc, #280] @ (37ef8c ) │ │ │ │ + ldr r3, [pc, #408] @ (37f00c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #368] @ (37efe8 ) │ │ │ │ + ldr r3, [pc, #496] @ (37f068 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - str r2, [r0, r5] │ │ │ │ + str r2, [r4, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w lr, #1 │ │ │ │ mov ip, r0 │ │ │ │ ldrh.w r3, [r0, #996] @ 0x3e4 │ │ │ │ lsl.w lr, lr, r1 │ │ │ │ orr.w r4, r3, lr │ │ │ │ @@ -369721,15 +369719,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldrh.w r3, [ip, #1006] @ 0x3ee │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ orr.w lr, lr, r3 │ │ │ │ strh.w lr, [ip, #1006] @ 0x3ee │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #380] @ 37f080 │ │ │ │ add ip, pc │ │ │ │ @@ -369778,15 +369776,15 @@ │ │ │ │ ldr r1, [pc, #280] @ (37f088 ) │ │ │ │ ldr r0, [pc, #284] @ (37f08c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ ldrh.w r2, [r4, #72] @ 0x48 │ │ │ │ eors r3, r5 │ │ │ │ strh.w r5, [r4, #70] @ 0x46 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ uxth r3, r3 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -369802,15 +369800,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ lsl.w lr, r6, lr │ │ │ │ str r2, [sp, #0] │ │ │ │ lsr.w ip, r6, ip │ │ │ │ orr.w r1, r1, lr │ │ │ │ orr.w r1, r1, ip │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ movs r1, #1 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ bics r3, r2 │ │ │ │ bne.n 37ef98 │ │ │ │ b.n 37ef50 │ │ │ │ ldrh.w r3, [r4, #72] @ 0x48 │ │ │ │ @@ -369826,15 +369824,15 @@ │ │ │ │ clz r2, r2 │ │ │ │ add.w r0, r4, r2, lsl #2 │ │ │ │ lsr.w r1, r5, r2 │ │ │ │ and.w r1, r1, #1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cbz r0, 37f01e │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ movs r1, #1 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ bics r3, r2 │ │ │ │ bne.n 37effa │ │ │ │ b.n 37ef50 │ │ │ │ strh.w r5, [r4, #74] @ 0x4a │ │ │ │ @@ -369845,15 +369843,15 @@ │ │ │ │ bic.w r1, r1, r5 │ │ │ │ strh.w r1, [r4, #78] @ 0x4e │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 37ef50 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r1, [pc, #48] @ (37f084 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #20 │ │ │ │ bmi.n 37f06e │ │ │ │ strh.w r5, [r4, #80] @ 0x50 │ │ │ │ b.n 37ef50 │ │ │ │ @@ -369863,32 +369861,32 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 37ef74 │ │ │ │ ldr r1, [pc, #40] @ (37f098 ) │ │ │ │ ldr r0, [pc, #40] @ (37f09c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37f05e │ │ │ │ nop │ │ │ │ ldr r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 37f0e4 │ │ │ │ + bhi.n 37f124 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - rors r6, r5 │ │ │ │ + tst r6, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 37f0fc │ │ │ │ + bvc.n 37f13c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r5, #14 │ │ │ │ + adds r5, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 37f0f0 │ │ │ │ + bvc.n 37f130 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r5, #2 │ │ │ │ + adds r5, #34 @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #176] @ 37f160 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -369948,35 +369946,35 @@ │ │ │ │ ldrh.w r0, [r4, #80] @ 0x50 │ │ │ │ b.n 37f0e6 │ │ │ │ ldr r1, [pc, #40] @ (37f168 ) │ │ │ │ ldr r0, [pc, #40] @ (37f16c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37f0fe │ │ │ │ ldr r1, [pc, #32] @ (37f170 ) │ │ │ │ ldr r0, [pc, #32] @ (37f174 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37f138 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #544] @ 0x220 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 37f220 │ │ │ │ + bvs.n 37f260 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, #52 @ 0x34 │ │ │ │ + adds r4, #84 @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 37f208 │ │ │ │ + bvs.n 37f248 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, #36 @ 0x24 │ │ │ │ + adds r4, #68 @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (37f1e8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -369985,15 +369983,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (37f1f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ cbz r3, 37f1bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -370004,33 +370002,33 @@ │ │ │ │ ldr r1, [pc, #48] @ (37f1f4 ) │ │ │ │ ldr r4, [pc, #52] @ (37f1f8 ) │ │ │ │ movs r2, #219 @ 0xdb │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - bvs.n 37f204 │ │ │ │ + bvs.n 37f244 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [pc, #760] @ (37f4e8 ) │ │ │ │ + ldr r5, [pc, #888] @ (37f568 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [pc, #840] @ (37f53c ) │ │ │ │ + ldr r5, [pc, #968] @ (37f5bc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [pc, #760] @ (37f4f0 ) │ │ │ │ + ldr r5, [pc, #888] @ (37f570 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [pc, #824] @ (37f534 ) │ │ │ │ + ldr r5, [pc, #952] @ (37f5b4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 37f258 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370038,15 +370036,15 @@ │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ ldr r1, [pc, #72] @ (37f260 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #65535 @ 0xffff │ │ │ │ str.w r1, [r0, #1004] @ 0x3ec │ │ │ │ strd r2, r3, [r0, #996] @ 0x3e4 │ │ │ │ strh.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -370055,30 +370053,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bpl.n 37f168 │ │ │ │ + bpl.n 37f1a8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [pc, #224] @ (37f340 ) │ │ │ │ + ldr r5, [pc, #352] @ (37f3c0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [pc, #312] @ (37f39c ) │ │ │ │ + ldr r5, [pc, #440] @ (37f41c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0037f264 : │ │ │ │ str.w r1, [r0, #924] @ 0x39c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (37f278 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ strh r6, [r1, #20] │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -370160,32 +370158,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (37f398 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37f39c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #36] @ (37f3a0 ) │ │ │ │ ldr r2, [pc, #40] @ (37f3a4 ) │ │ │ │ ldr r1, [pc, #40] @ (37f3a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f5ec │ │ │ │ - bmi.n 37f2cc │ │ │ │ + b.w 72f61c │ │ │ │ + bmi.n 37f30c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r7, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37ec2c │ │ │ │ + b.n 37ec6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r2, [r0, #12] │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsls r1, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -370307,23 +370305,23 @@ │ │ │ │ bpl.w 37f3f4 │ │ │ │ b.n 37f3fe │ │ │ │ ldr r1, [pc, #20] @ (37f510 ) │ │ │ │ ldr r0, [pc, #24] @ (37f514 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37f3fe │ │ │ │ ldr r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 37f524 │ │ │ │ + bcc.n 37f564 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r1, r3, r4, r5, r6, lr} │ │ │ │ + push {r1, r3, r4, r7, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #176] @ (37f5dc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -370337,48 +370335,48 @@ │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r8, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w sl, r4, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #136] @ (37f5f0 ) │ │ │ │ ldr r1, [pc, #136] @ (37f5f4 ) │ │ │ │ mov fp, r0 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #100] @ (37f5f8 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72c99c │ │ │ │ + bl 72c9cc │ │ │ │ ldr r2, [pc, #84] @ (37f5fc ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ mov.w r9, #0 │ │ │ │ @@ -370390,29 +370388,29 @@ │ │ │ │ bl 339524 │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add.w r1, r5, #1064 @ 0x428 │ │ │ │ mov r0, fp │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 32b6bc │ │ │ │ - ldr r2, [pc, #728] @ (37f8b8 ) │ │ │ │ + ldr r2, [pc, #856] @ (37f938 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 37f57c │ │ │ │ + bcs.n 37f5bc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [pc, #496] @ (37f7d8 ) │ │ │ │ + ldr r2, [pc, #624] @ (37f858 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #80] @ 0x50 │ │ │ │ + str r6, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37fad8 │ │ │ │ + b.n 37fb18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mvns r2, r2 │ │ │ │ + mvns r2, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mvns r6, r4 │ │ │ │ + add r6, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #384] @ (37f77c ) │ │ │ │ + ldr r2, [pc, #512] @ (37f7fc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r6, [r2, #29] │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -370422,15 +370420,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #88] @ (37f670 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ uxtb r1, r4 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #1 │ │ │ │ bl 37f27c │ │ │ │ @@ -370447,19 +370445,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bne.n 37f644 │ │ │ │ + bcs.n 37f684 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [pc, #672] @ (37f910 ) │ │ │ │ + ldr r1, [pc, #800] @ (37f990 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #800] @ (37f994 ) │ │ │ │ + ldr r1, [pc, #928] @ (37fa14 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (37f704 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -370469,72 +370467,72 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #116] @ (37f710 ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #112] @ (37f714 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #112] @ (37f718 ) │ │ │ │ ldr r6, [pc, #112] @ (37f71c ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r5, [pc, #104] @ (37f720 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r2, r3 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc │ │ │ │ - bl 736264 │ │ │ │ + bl 736294 │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #84] @ (37f724 ) │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r7, #988] @ 0x3dc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 736264 │ │ │ │ + bl 736294 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str.w r0, [r7, #992] @ 0x3e0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bne.n 37f7f4 │ │ │ │ + bne.n 37f634 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [pc, #192] @ (37f7cc ) │ │ │ │ + ldr r1, [pc, #320] @ (37f84c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #320] @ (37f850 ) │ │ │ │ + ldr r1, [pc, #448] @ (37f8d0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r5, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r4, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #336] @ (37f86c ) │ │ │ │ + ldr r1, [pc, #464] @ (37f8ec ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #360] @ (37f888 ) │ │ │ │ + ldr r1, [pc, #488] @ (37f908 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #240] @ (37f814 ) │ │ │ │ + ldr r1, [pc, #368] @ (37f894 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #312] @ (37f860 ) │ │ │ │ + ldr r1, [pc, #440] @ (37f8e0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ @@ -370604,15 +370602,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #532] @ (37f9fc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ addw r5, r4, #1028 @ 0x404 │ │ │ │ mov r3, ip │ │ │ │ addw r6, r4, #1050 @ 0x41a │ │ │ │ bic.w r7, r2, r1 │ │ │ │ tst r7, r3 │ │ │ │ beq.n 37f816 │ │ │ │ @@ -370746,52 +370744,52 @@ │ │ │ │ lsls r0, r2, #31 │ │ │ │ bpl.w 37f7d6 │ │ │ │ b.n 37f7b8 │ │ │ │ sub.w r0, r4, r4, lsl #2 │ │ │ │ strd r3, r2, [sp] │ │ │ │ subw r0, r0, #2920 @ 0xb68 │ │ │ │ ldr.w r0, [r0, r5, lsl #2] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37f7a6 │ │ │ │ sub.w r1, r4, r4, lsl #2 │ │ │ │ strd r3, r2, [sp] │ │ │ │ subw r1, r1, #2920 @ 0xb68 │ │ │ │ ldr.w r0, [r1, r5, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37f926 │ │ │ │ sub.w r0, r4, r4, lsl #2 │ │ │ │ strd r3, r2, [sp] │ │ │ │ subw r0, r0, #2920 @ 0xb68 │ │ │ │ ldr.w r0, [r0, r5, lsl #2] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37f816 │ │ │ │ sub.w r1, r4, r4, lsl #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ subw r1, r1, #2920 @ 0xb68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r0, [r1, r3, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37f8e8 │ │ │ │ str r4, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 37fa34 │ │ │ │ + beq.n 37fa74 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - uxth r6, r1 │ │ │ │ + uxth r6, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37fa08 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldrb r2, [r4, #14] │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370799,32 +370797,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (37fa54 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37fa58 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #36] @ (37fa5c ) │ │ │ │ ldr r2, [pc, #40] @ (37fa60 ) │ │ │ │ ldr r1, [pc, #40] @ (37fa64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f5ec │ │ │ │ - ldmia r6, {r1, r2, r6} │ │ │ │ + b.w 72f61c │ │ │ │ + ldmia r6, {r1, r2, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r1, [sp, #176] @ 0xb0 │ │ │ │ + str r1, [sp, #304] @ 0x130 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ble.n 37f970 │ │ │ │ + ble.n 37f9b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r2, [r5, #13] │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsls r5, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -370882,15 +370880,15 @@ │ │ │ │ ldr r0, [pc, #480] @ (37fce0 ) │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, ip, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37faca │ │ │ │ cmp r2, #241 @ 0xf1 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcs.n 37faee │ │ │ │ cmp r2, #228 @ 0xe4 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcs.n 37fb6e │ │ │ │ @@ -370916,15 +370914,15 @@ │ │ │ │ ldr r0, [pc, #400] @ (37fcec ) │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, ip, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37faca │ │ │ │ subs.w lr, r2, #228 @ 0xe4 │ │ │ │ movw ip, #4369 @ 0x1111 │ │ │ │ lsr.w ip, ip, lr │ │ │ │ tst.w ip, #1 │ │ │ │ beq.n 37faee │ │ │ │ bic.w r2, r2, #3 │ │ │ │ @@ -371029,40 +371027,40 @@ │ │ │ │ add.w r2, r0, #16 │ │ │ │ ldr r1, [pc, #68] @ (37fcf4 ) │ │ │ │ ldr r0, [pc, #68] @ (37fcf8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37faca │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ str r1, [sp, #752] @ 0x2f0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r3, r5, r6} │ │ │ │ + ldmia r5!, {r2, r3, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r0, sl │ │ │ │ + cmp r0, lr │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp lr, ip │ │ │ │ + mov r6, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5!, {r1, r4} │ │ │ │ + ldmia r5, {r1, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add lr, lr │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, sp │ │ │ │ + cmp r8, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3, {r2, r3, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bics r2, r4 │ │ │ │ + mvns r2, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bics r6, r5 │ │ │ │ + mvns r6, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #176] @ (37fdc0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -371076,48 +371074,48 @@ │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ add.w r9, r4, #52 @ 0x34 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #136] @ (37fdd4 ) │ │ │ │ ldr r1, [pc, #140] @ (37fdd8 ) │ │ │ │ mov fp, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ mov.w r6, #4096 @ 0x1000 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #104] @ (37fddc ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ - bl 72c99c │ │ │ │ + bl 72c9cc │ │ │ │ ldr r2, [pc, #88] @ (37fde0 ) │ │ │ │ ldr r3, [pc, #88] @ (37fde4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ add r3, pc │ │ │ │ @@ -371131,33 +371129,33 @@ │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ addw r1, r5, #1068 @ 0x42c │ │ │ │ mov r0, fp │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 32b6bc │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r4, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mvns r0, r5 │ │ │ │ + add r0, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orrs r4, r5 │ │ │ │ + muls r4, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r6, #48] @ 0x30 │ │ │ │ + ldrh r2, [r2, #50] @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bge.n 37fcf8 │ │ │ │ + bge.n 37fd38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r3, #242 @ 0xf2 │ │ │ │ + subs r4, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #6 │ │ │ │ + subs r4, #38 @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, r0 │ │ │ │ + cmp r0, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ lsls r3, r2, #3 │ │ │ │ - bics r0, r3 │ │ │ │ + bics r0, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ (37fe98 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -371165,15 +371163,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #160] @ (37fea0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ movs r6, #0 │ │ │ │ blx 28d4c4 │ │ │ │ ldr.w r1, [r4, #988] @ 0x3dc │ │ │ │ @@ -371206,19 +371204,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldmia r2, {r2, r3, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - orrs r6, r0 │ │ │ │ + orrs r6, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - negs r6, r1 │ │ │ │ + negs r6, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (37ff34 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -371228,72 +371226,72 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #116] @ (37ff40 ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #112] @ (37ff44 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #112] @ (37ff48 ) │ │ │ │ ldr r6, [pc, #112] @ (37ff4c ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r5, [pc, #104] @ (37ff50 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r2, r3 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc │ │ │ │ - bl 736264 │ │ │ │ + bl 736294 │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #84] @ (37ff54 ) │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r7, #988] @ 0x3dc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 736264 │ │ │ │ + bl 736294 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str.w r0, [r7, #992] @ 0x3e0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - negs r4, r0 │ │ │ │ + negs r4, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sbcs r4, r1 │ │ │ │ + sbcs r4, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r5, r4, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4 │ │ │ │ + adcs r4, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r5 │ │ │ │ + adcs r2, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r1 │ │ │ │ + asrs r4, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r3 │ │ │ │ + asrs r6, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w r1, [pc, #1108] @ 3803c0 │ │ │ │ @@ -371354,15 +371352,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ add.w r2, r3, #84 @ 0x54 │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ subs.w r5, r2, #228 @ 0xe4 │ │ │ │ movw r3, #4369 @ 0x1111 │ │ │ │ lsrs r3, r5 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 37ff9a │ │ │ │ bic.w r2, r2, #3 │ │ │ │ add r0, r2 │ │ │ │ @@ -371439,15 +371437,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r2, #84 @ 0x54 │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 37ffa8 │ │ │ │ ldr.w r1, [r3, #1060] @ 0x424 │ │ │ │ addw r2, r3, #1028 @ 0x404 │ │ │ │ addw r7, r3, #1050 @ 0x41a │ │ │ │ movs r5, #1 │ │ │ │ and.w r6, r4, r1 │ │ │ │ tst r5, r6 │ │ │ │ @@ -371629,78 +371627,78 @@ │ │ │ │ bcc.w 37ffe0 │ │ │ │ b.n 37ff9a │ │ │ │ sub.w r0, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r0, r0, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r0, r2, lsl #2] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 3801ce │ │ │ │ sub.w r1, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r1, r1, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r1, r2, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 38013e │ │ │ │ sub.w r0, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r0, r0, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r0, r2, lsl #2] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 380214 │ │ │ │ sub.w r1, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r1, r1, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r1, r2, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 380186 │ │ │ │ ldr r3, [pc, #44] @ (3803e0 ) │ │ │ │ ldr r1, [pc, #44] @ (3803e4 ) │ │ │ │ ldr r0, [pc, #48] @ (3803e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 380004 │ │ │ │ ldrh r2, [r1, #38] @ 0x26 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - eors r4, r2 │ │ │ │ + eors r4, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r0 │ │ │ │ + lsrs r6, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r1, r5, r6} │ │ │ │ + stmia r7!, {r1, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #70 @ 0x46 │ │ │ │ + subs r7, #102 @ 0x66 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ands r4, r5 │ │ │ │ + eors r4, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r4!, {r2, r4, r5, r7} │ │ │ │ + stmia r4!, {r2, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, #154 @ 0x9a │ │ │ │ + subs r4, #186 @ 0xba │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #48 @ 0x30 │ │ │ │ + subs r5, #80 @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (3803fc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ strb r4, [r2, #9] │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371818,37 +371816,37 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 380424 │ │ │ │ ldr.w r1, [r0, #976] @ 0x3d0 │ │ │ │ ldr r0, [pc, #40] @ (38058c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 380424 │ │ │ │ ldr r1, [pc, #36] @ (380590 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (380594 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 380438 │ │ │ │ ldrh r6, [r4, #0] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #66 @ 0x42 │ │ │ │ + subs r4, #98 @ 0x62 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r3!, {r1, r5, r6} │ │ │ │ + stmia r3!, {r1, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mvns r4, r5 │ │ │ │ + add r4, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (380610 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -371857,31 +371855,31 @@ │ │ │ │ ldr r1, [pc, #104] @ (380618 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #88] @ (38061c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (380620 ) │ │ │ │ movs r3, #21 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #72] @ (380624 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #64] @ (380628 ) │ │ │ │ ldr r1, [pc, #64] @ (38062c ) │ │ │ │ ldr r2, [pc, #68] @ (380630 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -371893,37 +371891,37 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r2, r5} │ │ │ │ + stmia r3!, {r2, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r6, [r3, #44] @ 0x2c │ │ │ │ + strh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 380618 │ │ │ │ + bcs.n 380658 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r4, #44] @ 0x2c │ │ │ │ + strh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r7, #44] @ 0x2c │ │ │ │ + strh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r1, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r4, #3 │ │ │ │ strb r4, [r3, #1] │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsls r3, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ - b.w 869744 │ │ │ │ + b.w 869774 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #268] @ (380760 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #268] @ (380764 ) │ │ │ │ @@ -371932,15 +371930,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #232] @ 380758 │ │ │ │ ldr r2, [pc, #248] @ (38076c ) │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -371954,122 +371952,122 @@ │ │ │ │ add.w r3, r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [pc, #212] @ 380778 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [pc, #208] @ (38077c ) │ │ │ │ add r8, pc │ │ │ │ bl 339524 │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r7, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #984 @ 0x3d8 │ │ │ │ movs r2, #16 │ │ │ │ bl 32b6bc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #160] @ (380780 ) │ │ │ │ movs r2, #16 │ │ │ │ add r1, pc │ │ │ │ bl 32b598 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #140] @ (380784 ) │ │ │ │ movs r5, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r4, r4, #972 @ 0x3cc │ │ │ │ - bl 731514 │ │ │ │ + bl 731544 │ │ │ │ ldr r1, [pc, #124] @ (380788 ) │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (38078c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r2, [pc, #120] @ (380790 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (380794 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 734404 │ │ │ │ + bl 734434 │ │ │ │ ldr r3, [pc, #112] @ (380798 ) │ │ │ │ ldr r2, [pc, #112] @ (38079c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (3807a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 734404 │ │ │ │ + bl 734434 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #154 @ 0x9a │ │ │ │ + subs r3, #186 @ 0xba │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r3, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r3, #108 @ 0x6c │ │ │ │ + subs r3, #140 @ 0x8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r1, #124] @ 0x7c │ │ │ │ lsls r3, r2, #3 │ │ │ │ - adds r2, #170 @ 0xaa │ │ │ │ + adds r2, #202 @ 0xca │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #190 @ 0xbe │ │ │ │ + adds r2, #222 @ 0xde │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r5, #36] @ 0x24 │ │ │ │ + strh r0, [r1, #38] @ 0x26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 380788 │ │ │ │ + bne.n 3807c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #432] @ 0x1b0 │ │ │ │ + str r5, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r3, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, #236 @ 0xec │ │ │ │ + subs r3, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #480] @ 0x1e0 │ │ │ │ + str r7, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r3, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (380804 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -372078,15 +372076,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (38080c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 3807ea │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -372098,25 +372096,25 @@ │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #32] @ (380814 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #423 @ 0x1a7 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3807d6 │ │ │ │ - stmia r1!, {r3, r4} │ │ │ │ + stmia r1!, {r3, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, #14 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ subs r2, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, #88 @ 0x58 │ │ │ │ + subs r2, #78 @ 0x4e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, #56 @ 0x38 │ │ │ │ + subs r2, #120 @ 0x78 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + subs r2, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 3808c8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -372134,31 +372132,31 @@ │ │ │ │ movs r3, #26 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it eq │ │ │ │ moveq.w ip, #0 │ │ │ │ beq.n 380884 │ │ │ │ add r1, pc, #68 @ (adr r1, 3808c0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 869824 │ │ │ │ + bl 869854 │ │ │ │ ldr r2, [pc, #68] @ (3808dc ) │ │ │ │ ldr r3, [pc, #60] @ (3808d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -372173,23 +372171,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - stmia r0!, {r1, r5, r7} │ │ │ │ + stmia r0!, {r1, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r2, [r7, #30] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - subs r1, #172 @ 0xac │ │ │ │ + subs r1, #204 @ 0xcc │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #132 @ 0x84 │ │ │ │ + subs r1, #164 @ 0xa4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r4, [r4, #28] │ │ │ │ lsls r5, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -372228,15 +372226,15 @@ │ │ │ │ orrs r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3808fe │ │ │ │ ldr r0, [pc, #44] @ (380974 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ adds r1, #1 │ │ │ │ cmp r1, #16 │ │ │ │ bne.n 380904 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -372244,15 +372242,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strh r2, [r0, #26] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #36 @ 0x24 │ │ │ │ + subs r1, #68 @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r7, r8, [r0, #936] @ 0x3a8 │ │ │ │ movs r3, #0 │ │ │ │ @@ -372342,15 +372340,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 380a40 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ add.w r8, r8, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ adds r4, #4 │ │ │ │ cmp.w r8, #16 │ │ │ │ bne.n 380a4e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -372370,15 +372368,15 @@ │ │ │ │ bic.w r2, r6, r2 │ │ │ │ itt eq │ │ │ │ moveq r5, r1 │ │ │ │ moveq r6, r2 │ │ │ │ b.n 3809c4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 380a42 │ │ │ │ cmp r2, #2 │ │ │ │ orr.w r2, r5, r1 │ │ │ │ bic.w r1, r6, r1 │ │ │ │ itt eq │ │ │ │ moveq r5, r2 │ │ │ │ moveq r6, r1 │ │ │ │ @@ -372393,25 +372391,25 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 380a32 │ │ │ │ ldr r0, [pc, #28] @ (380b0c ) │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [r4, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 380a32 │ │ │ │ strh r2, [r4, #20] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #160 @ 0xa0 │ │ │ │ + adds r7, #192 @ 0xc0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 380b74 │ │ │ │ sub sp, #12 │ │ │ │ @@ -372419,15 +372417,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #80] @ (380b7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r1, [r0, #960] @ 0x3c0 │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [r0, #920] @ 0x398 │ │ │ │ ldr.w r1, [r0, #964] @ 0x3c4 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ str.w r1, [r0, #928] @ 0x3a0 │ │ │ │ ldr.w r1, [r0, #968] @ 0x3c8 │ │ │ │ @@ -372436,19 +372434,19 @@ │ │ │ │ strd r3, r3, [r0, #948] @ 0x3b4 │ │ │ │ str.w r3, [r0, #956] @ 0x3bc │ │ │ │ str.w r2, [r0, #972] @ 0x3cc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 380978 │ │ │ │ nop │ │ │ │ - pop {r1, r3, r5, r7, pc} │ │ │ │ + pop {r1, r3, r6, r7, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, #160 @ 0xa0 │ │ │ │ + adds r6, #192 @ 0xc0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #194 @ 0xc2 │ │ │ │ + adds r6, #226 @ 0xe2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #68] @ (380bd8 ) │ │ │ │ @@ -372474,25 +372472,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 380ba8 │ │ │ │ ldr r0, [pc, #32] @ (380be8 ) │ │ │ │ mov r2, ip │ │ │ │ ldrh.w r3, [r4, #974] @ 0x3ce │ │ │ │ ldr.w r1, [r4, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 380ba8 │ │ │ │ strh r0, [r5, #4] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #252 @ 0xfc │ │ │ │ + adds r7, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 380c84 │ │ │ │ sub sp, #20 │ │ │ │ @@ -372510,23 +372508,23 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ strh.w r2, [sp, #10] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, sp, #10 │ │ │ │ - bl 869744 │ │ │ │ + bl 869774 │ │ │ │ cbz r0, 380c5a │ │ │ │ ldrh.w r1, [sp, #10] │ │ │ │ mov r0, r7 │ │ │ │ bl 380b80 │ │ │ │ ldr r2, [pc, #60] @ (380c98 ) │ │ │ │ ldr r3, [pc, #44] @ (380c8c ) │ │ │ │ add r2, pc │ │ │ │ @@ -372541,23 +372539,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r6, r7} │ │ │ │ + pop {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r6, [r4, #0] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #212 @ 0xd4 │ │ │ │ + adds r5, #244 @ 0xf4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #170 @ 0xaa │ │ │ │ + adds r5, #202 @ 0xca │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r6, [r3, #31] │ │ │ │ lsls r5, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -372743,118 +372741,118 @@ │ │ │ │ ldr r1, [pc, #184] @ (380f50 ) │ │ │ │ ldr r0, [pc, #188] @ (380f54 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r1, [pc, #172] @ (380f58 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 380cc8 │ │ │ │ ldr r1, [pc, #140] @ (380f44 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 380cc8 │ │ │ │ strd r5, r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ (380f5c ) │ │ │ │ ldr.w r1, [r6, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 380cc8 │ │ │ │ ldr r1, [pc, #140] @ (380f60 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #140] @ (380f64 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r1, [pc, #124] @ (380f68 ) │ │ │ │ ldr r0, [pc, #124] @ (380f6c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 380e58 │ │ │ │ ldr r1, [pc, #116] @ (380f70 ) │ │ │ │ ldr r0, [pc, #116] @ (380f74 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 380e0a │ │ │ │ ldr r1, [pc, #108] @ (380f78 ) │ │ │ │ ldr r0, [pc, #108] @ (380f7c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 380dfa │ │ │ │ ldr r1, [pc, #100] @ (380f80 ) │ │ │ │ ldr r0, [pc, #100] @ (380f84 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 380de8 │ │ │ │ ldr r1, [pc, #92] @ (380f88 ) │ │ │ │ ldr r0, [pc, #92] @ (380f8c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 380dbc │ │ │ │ nop │ │ │ │ ldrb r0, [r1, #30] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0014 │ │ │ │ + hlt 0x0034 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r5, #214 @ 0xd6 │ │ │ │ + adds r5, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - rev r4, r7 │ │ │ │ + rev16 r4, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, #174 @ 0xae │ │ │ │ + adds r4, #206 @ 0xce │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #70 @ 0x46 │ │ │ │ + adds r4, #102 @ 0x66 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r2, 380fa2 │ │ │ │ + rev r2, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, #132 @ 0x84 │ │ │ │ + subs r2, #164 @ 0xa4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r6, 380fa4 │ │ │ │ + rev r6, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r4, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r6, 380fa8 │ │ │ │ + cbnz r6, 380fb0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r5, #52 @ 0x34 │ │ │ │ + adds r5, #84 @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r6, 380fac │ │ │ │ + cbnz r6, 380fb4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r5, #92 @ 0x5c │ │ │ │ + adds r5, #124 @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r6, 380fb0 │ │ │ │ + cbnz r6, 380fb8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r5, #76 @ 0x4c │ │ │ │ + adds r5, #108 @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r6, 380fb4 │ │ │ │ + cbnz r6, 380fbc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r5, #104 @ 0x68 │ │ │ │ + adds r5, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #236] @ 38108c │ │ │ │ mov r4, r0 │ │ │ │ @@ -372930,57 +372928,57 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 380fee │ │ │ │ ldr r0, [pc, #48] @ (38109c ) │ │ │ │ mov r2, ip │ │ │ │ ldr.w r1, [r4, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 380fee │ │ │ │ ldr r0, [pc, #36] @ (3810a0 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ bl 28e6e4 │ │ │ │ nop │ │ │ │ ldrb r0, [r2, #18] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #90 @ 0x5a │ │ │ │ + adds r2, #122 @ 0x7a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #240 @ 0xf0 │ │ │ │ + adds r2, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (3810f4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ str r4, [r6, #96] @ 0x60 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -372988,15 +372986,15 @@ │ │ │ │ ldr r2, [pc, #104] @ (381174 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #104] @ (381178 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #64] @ 381160 │ │ │ │ ldr r3, [pc, #88] @ (38117c ) │ │ │ │ add.w r2, r4, #20 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ vstr d7, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -373021,19 +373019,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb860 │ │ │ │ + @ instruction: 0xb880 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, #62 @ 0x3e │ │ │ │ + adds r4, #94 @ 0x5e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #90 @ 0x5a │ │ │ │ + adds r4, #122 @ 0x7a │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r6, [r7, #88] @ 0x58 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -373043,22 +373041,22 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (3811ec ) │ │ │ │ add ip, pc │ │ │ │ addw ip, ip, #1204 @ 0x4b4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #64] @ (3811f0 ) │ │ │ │ ldr r1, [pc, #68] @ (3811f4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (3811f8 ) │ │ │ │ ldr r2, [pc, #56] @ (3811fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -373068,42 +373066,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb7f6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r4, [r6, #6] │ │ │ │ + ldrb r4, [r2, #7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r6!, {r1, r4} │ │ │ │ + stmia r6!, {r1, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r5, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r5, #80] @ 0x50 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - adds r3, #184 @ 0xb8 │ │ │ │ + adds r3, #216 @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #92] @ 381270 │ │ │ │ ldr r2, [pc, #92] @ (381274 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #92] @ (381278 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #60] @ 381268 │ │ │ │ ldr r3, [pc, #76] @ (38127c ) │ │ │ │ mov.w r1, #312 @ 0x138 │ │ │ │ ldr r2, [pc, #76] @ (381280 ) │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ @@ -373123,19 +373121,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ lsls r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb756 │ │ │ │ + @ instruction: 0xb776 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r3, #52 @ 0x34 │ │ │ │ + adds r3, #84 @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #78 @ 0x4e │ │ │ │ + adds r3, #110 @ 0x6e │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r7, #72] @ 0x48 │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsrs r4, r5, #9 │ │ │ │ lsls r6, r4, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373147,15 +373145,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (381300 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #68] @ 3812f0 │ │ │ │ ldr r3, [pc, #84] @ (381304 ) │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ ldr r2, [pc, #84] @ (381308 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ @@ -373178,19 +373176,19 @@ │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r7, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6d4 │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, #178 @ 0xb2 │ │ │ │ + adds r2, #210 @ 0xd2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #206 @ 0xce │ │ │ │ + adds r2, #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r0, r6, #7 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r4, [r6, #64] @ 0x40 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373202,15 +373200,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (381388 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r4, r4, #1244 @ 0x4dc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #64] @ 381378 │ │ │ │ ldr r3, [pc, #80] @ (38138c ) │ │ │ │ movs r1, #118 @ 0x76 │ │ │ │ ldr r2, [pc, #80] @ (381390 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ @@ -373232,19 +373230,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb64c │ │ │ │ + @ instruction: 0xb66c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, #42 @ 0x2a │ │ │ │ + adds r2, #74 @ 0x4a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #70 @ 0x46 │ │ │ │ + adds r2, #102 @ 0x66 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r6, r4, #5 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373256,15 +373254,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (381410 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #68] @ 381400 │ │ │ │ ldr r3, [pc, #84] @ (381414 ) │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ ldr r2, [pc, #84] @ (381418 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ @@ -373286,19 +373284,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop.w │ │ │ │ lsls r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r6, r7, lr} │ │ │ │ + push {r2, r5, r6, r7, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #162 @ 0xa2 │ │ │ │ + adds r1, #194 @ 0xc2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #190 @ 0xbe │ │ │ │ + adds r1, #222 @ 0xde │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r0, r4, #3 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r4, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373309,15 +373307,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (381494 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (381498 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #60] @ 381480 │ │ │ │ ldr r3, [pc, #84] @ (38149c ) │ │ │ │ addw r2, r4, #2188 @ 0x88c │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ vstr d7, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -373341,19 +373339,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, r3, r4, r6, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #26 │ │ │ │ + adds r1, #58 @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #54 @ 0x36 │ │ │ │ + adds r1, #86 @ 0x56 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -373363,26 +373361,26 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #44] @ (3814e8 ) │ │ │ │ add ip, pc │ │ │ │ addw ip, ip, #2380 @ 0x94c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r0, #1964 @ 0x7ac │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d4c0 │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + push {r1, r2, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, #144 @ 0x90 │ │ │ │ + adds r0, #176 @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #174 @ 0xae │ │ │ │ + adds r0, #206 @ 0xce │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ ldrd r5, r4, [r0, #36] @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -373410,25 +373408,25 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov fp, r2 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #140] @ (3815e8 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r2, [pc, #140] @ (3815ec ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2392 @ 0x958 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #132] @ (3815f0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w sl, [r0, #108] @ 0x6c │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 3815b4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28ccc8 │ │ │ │ mov.w r9, #0 │ │ │ │ @@ -373464,19 +373462,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - push {r4} │ │ │ │ + push {r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r7, #230 @ 0xe6 │ │ │ │ + adds r0, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #4 │ │ │ │ + adds r0, #36 @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -373501,15 +373499,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ addw r3, r8, #2380 @ 0x94c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #240] @ (38173c ) │ │ │ │ str r7, [sp, #28] │ │ │ │ add r7, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ @@ -373545,15 +373543,15 @@ │ │ │ │ str r4, [sp, #24] │ │ │ │ lsl.w r4, r5, r4 │ │ │ │ tst r4, r6 │ │ │ │ ite ne │ │ │ │ movne r4, r5 │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r4, [sp, #23] │ │ │ │ - bl 869da8 │ │ │ │ + bl 869dd8 │ │ │ │ ldr r2, [pc, #136] @ (381744 ) │ │ │ │ ldr r3, [pc, #116] @ (381730 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -373572,57 +373570,57 @@ │ │ │ │ ldr r1, [pc, #96] @ (38174c ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #961 @ 0x3c1 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3816b8 │ │ │ │ ldr r3, [pc, #76] @ (381750 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #76] @ (381754 ) │ │ │ │ ldr r1, [pc, #80] @ (381758 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #2416 @ 0x970 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #967 @ 0x3c7 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3816b8 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r6, 381780 │ │ │ │ + cbz r6, 381788 │ │ │ │ lsls r7, r4, #1 │ │ │ │ strb r0, [r3, #24] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #68 @ 0x44 │ │ │ │ + cmp r7, #100 @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #18 │ │ │ │ + cmp r7, #50 @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #66 @ 0x42 │ │ │ │ + cmp r7, #98 @ 0x62 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r0, [r0, #22] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - adds r4, r3, #7 │ │ │ │ + adds r4, r7, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #196 @ 0xc4 │ │ │ │ + cmp r6, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sxtb r0, r5 │ │ │ │ + uxth r0, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r6, #198 @ 0xc6 │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #166 @ 0xa6 │ │ │ │ + cmp r6, #198 @ 0xc6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r9, r1 │ │ │ │ @@ -373643,22 +373641,22 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ movs r3, #17 │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov sl, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ addw r3, r4, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #184] @ (381878 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #32] │ │ │ │ blx 28d3fc <__isoc23_sscanf@plt> │ │ │ │ @@ -373676,15 +373674,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (381880 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1353 @ 0x549 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r2, [pc, #132] @ (381884 ) │ │ │ │ ldr r3, [pc, #100] @ (381868 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -373702,49 +373700,49 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r4, r4, r2, sl │ │ │ │ add r2, sp, #28 │ │ │ │ ldr.w r4, [r4, #1964] @ 0x7ac │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 869824 │ │ │ │ + bl 869854 │ │ │ │ b.n 3817fe │ │ │ │ ldr r2, [pc, #68] @ (381888 ) │ │ │ │ addw r3, r4, #2436 @ 0x984 │ │ │ │ ldr r1, [pc, #64] @ (38188c ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1348 @ 0x544 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3817fe │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r0, #19] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3818aa │ │ │ │ + sxth r6, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r5, #198 @ 0xc6 │ │ │ │ + cmp r5, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #220 @ 0xdc │ │ │ │ + cmp r5, #252 @ 0xfc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #38 @ 0x26 │ │ │ │ + cmp r6, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #12 │ │ │ │ + cmp r6, #44 @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #196 @ 0xc4 │ │ │ │ + cmp r5, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r2, [r7, #16] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - adds r4, r7, #1 │ │ │ │ + adds r4, r3, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #100 @ 0x64 │ │ │ │ + cmp r5, #132 @ 0x84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #196] @ (381968 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -373755,36 +373753,36 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ addw r1, r4, #2380 @ 0x94c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #176] @ (381974 ) │ │ │ │ ldr r1, [pc, #180] @ (381978 ) │ │ │ │ mov r9, r0 │ │ │ │ addw r3, r4, #2456 @ 0x998 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ addw r4, r4, #2392 @ 0x958 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r7, r9, #928 @ 0x3a0 │ │ │ │ movs r6, #0 │ │ │ │ movs r3, #17 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ add.w r1, r9, #924 @ 0x39c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 339474 │ │ │ │ ldr.w r3, [r8, #100] @ 0x64 │ │ │ │ mov sl, r7 │ │ │ │ movs r4, #0 │ │ │ │ @@ -373818,25 +373816,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ bl 52be58 │ │ │ │ add.w r1, r9, #752 @ 0x2f0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 339524 │ │ │ │ - cmp r4, #166 @ 0xa6 │ │ │ │ + cmp r4, #198 @ 0xc6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #196 @ 0xc4 │ │ │ │ + cmp r4, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub sp, #256 @ 0x100 │ │ │ │ + sub sp, #384 @ 0x180 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r0, #118 @ 0x76 │ │ │ │ + movs r0, #150 @ 0x96 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #140 @ 0x8c │ │ │ │ + movs r0, #172 @ 0xac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #48 @ 0x30 │ │ │ │ + cmp r4, #80 @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #256] @ (381a94 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -373848,23 +373846,23 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r9, r0 │ │ │ │ addw r1, r4, #2380 @ 0x94c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ addw r4, r4, #2392 @ 0x958 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r8, [pc, #232] @ 381aa0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #17 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r8, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w fp, [pc, #216] @ 381aa4 │ │ │ │ ldr r3, [pc, #216] @ (381aa8 ) │ │ │ │ ldr r2, [pc, #216] @ (381aac ) │ │ │ │ add fp, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ @@ -373893,15 +373891,15 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, fp │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 734404 │ │ │ │ + bl 734434 │ │ │ │ mov r0, sl │ │ │ │ blx 28b99c │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #32 │ │ │ │ bne.n 3819f2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #24 │ │ │ │ @@ -373927,43 +373925,43 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r9 │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 734404 │ │ │ │ + bl 734434 │ │ │ │ ldr.w r3, [sl, #108] @ 0x6c │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 381a50 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r3, #182 @ 0xb6 │ │ │ │ + cmp r3, #214 @ 0xd6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #212 @ 0xd4 │ │ │ │ + cmp r3, #244 @ 0xf4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #832 @ 0x340 │ │ │ │ + add r7, sp, #960 @ 0x3c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r4, #76 @ 0x4c │ │ │ │ + cmp r4, #108 @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldc2 15, cr15, [pc], {255} @ 0xff │ │ │ │ - mcr 0, 6, r0, cr0, cr3, {2} │ │ │ │ + mcr 0, 7, r0, cr0, cr3, {2} │ │ │ │ lsls r7, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #158 @ 0x9e │ │ │ │ + cmp r3, #190 @ 0xbe │ │ │ │ lsls r4, r2, #1 │ │ │ │ stc2 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + strh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -373977,22 +373975,22 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #17 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r8, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ addw r3, r6, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ lsrs r2, r7, #2 │ │ │ │ orr.w r2, r2, r5, lsl #30 │ │ │ │ ldr r4, [pc, #432] @ (381cc4 ) │ │ │ │ subs.w ip, r2, #20 │ │ │ │ mov.w r3, r5, lsr #2 │ │ │ │ adc.w r1, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp.w ip, #3 │ │ │ │ @@ -374063,15 +374061,15 @@ │ │ │ │ ldr r1, [pc, #284] @ (381cd8 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #284] @ (381cdc ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #2472 @ 0x9a8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 381b6a │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ ldr.w r6, [r3, #2016] @ 0x7e0 │ │ │ │ ldr r3, [pc, #240] @ (381ccc ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -374089,15 +374087,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 381b6c │ │ │ │ ldr r0, [pc, #228] @ (381ce0 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ strd r6, r1, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 381b6c │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ ldr.w r6, [r3, #1964] @ 0x7ac │ │ │ │ b.n 381bda │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ @@ -374146,40 +374144,40 @@ │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ ldr.w r6, [r3, #1968] @ 0x7b0 │ │ │ │ b.n 381bda │ │ │ │ ldr r0, [pc, #56] @ (381ce4 ) │ │ │ │ addw r1, r6, #2472 @ 0x9a8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 381b6a │ │ │ │ nop │ │ │ │ - add r6, sp, #600 @ 0x258 │ │ │ │ + add r6, sp, #728 @ 0x2d8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r2, #144 @ 0x90 │ │ │ │ + cmp r2, #176 @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #110 @ 0x6e │ │ │ │ + cmp r2, #142 @ 0x8e │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r2, [r3, #4] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #112 @ 0x70 │ │ │ │ + cmp r2, #144 @ 0x90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #696 @ 0x2b8 │ │ │ │ + add r5, sp, #824 @ 0x338 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r2, #168 @ 0xa8 │ │ │ │ + cmp r2, #200 @ 0xc8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #32 │ │ │ │ + cmp r2, #64 @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #158 @ 0x9e │ │ │ │ + cmp r1, #190 @ 0xbe │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov sl, r2 │ │ │ │ sub sp, #20 │ │ │ │ @@ -374212,15 +374210,15 @@ │ │ │ │ bic.w r2, r2, r3 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ subs r1, #0 │ │ │ │ str r2, [r5, #0] │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq.n 381e1c │ │ │ │ lsl.w r3, r7, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq.n 381d5c │ │ │ │ tst.w r8, r3 │ │ │ │ @@ -374294,15 +374292,15 @@ │ │ │ │ bne.n 381d62 │ │ │ │ ldrd r1, r0, [r9, #920] @ 0x398 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 381e02 │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 381e02 │ │ │ │ bhi.n 381e02 │ │ │ │ b.n 381d5c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -374331,22 +374329,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ addw r3, r7, #2380 @ 0x94c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ add.w r2, sp, #31 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 869da8 │ │ │ │ + bl 869dd8 │ │ │ │ cbnz r0, 381eca │ │ │ │ ldr r2, [pc, #248] @ (381f9c ) │ │ │ │ ldr r3, [pc, #236] @ (381f90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -374412,55 +374410,55 @@ │ │ │ │ ldr r1, [pc, #96] @ (381fac ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r2, #990 @ 0x3de │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 381ea0 │ │ │ │ ldr r1, [pc, #76] @ (381fb0 ) │ │ │ │ mov.w r2, #996 @ 0x3e4 │ │ │ │ ldr r3, [pc, #72] @ (381fb4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (381fb8 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #2492 @ 0x9bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 381ea0 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ - add r3, sp, #72 @ 0x48 │ │ │ │ + add r3, sp, #200 @ 0xc8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r6, [r2, #92] @ 0x5c │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #252 @ 0xfc │ │ │ │ + movs r7, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #206 @ 0xce │ │ │ │ + movs r6, #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - movs r6, #192 @ 0xc0 │ │ │ │ + movs r6, #224 @ 0xe0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #188 @ 0xbc │ │ │ │ + movs r6, #220 @ 0xdc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r7, #21 │ │ │ │ + asrs r4, r3, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #102 @ 0x66 │ │ │ │ + movs r6, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #102 @ 0x66 │ │ │ │ + movs r6, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #0 │ │ │ │ + add r2, sp, #128 @ 0x80 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r6, #64 @ 0x40 │ │ │ │ + movs r6, #96 @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r8, r1 │ │ │ │ @@ -374481,29 +374479,29 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ addw ip, r4, #2380 @ 0x94c │ │ │ │ add r1, pc │ │ │ │ movs r3, #17 │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov sl, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ addw r3, r4, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #32] │ │ │ │ - bl 869824 │ │ │ │ + bl 869854 │ │ │ │ cbnz r0, 382058 │ │ │ │ ldr r2, [pc, #188] @ (3820ec ) │ │ │ │ ldr r3, [pc, #168] @ (3820dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -374537,15 +374535,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (3820f8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1330 @ 0x532 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 38202e │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ adds r3, r0, r1 │ │ │ │ addw r1, r1, #1964 @ 0x7ac │ │ │ │ @@ -374559,38 +374557,38 @@ │ │ │ │ ldr r1, [pc, #64] @ (382100 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1325 @ 0x52d │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 38202e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r4, #68] @ 0x44 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #568 @ 0x238 │ │ │ │ + add r1, sp, #696 @ 0x2b8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r5, #106 @ 0x6a │ │ │ │ + movs r5, #138 @ 0x8a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #124 @ 0x7c │ │ │ │ + movs r5, #156 @ 0x9c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r2, [r1, #64] @ 0x40 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - movs r5, #138 @ 0x8a │ │ │ │ + movs r5, #170 @ 0xaa │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #116 @ 0x74 │ │ │ │ + movs r5, #148 @ 0x94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #44 @ 0x2c │ │ │ │ + movs r5, #76 @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r1, #16 │ │ │ │ + asrs r0, r5, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #240 @ 0xf0 │ │ │ │ + movs r5, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #608] @ (382378 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -374604,25 +374602,25 @@ │ │ │ │ mov r4, r2 │ │ │ │ addw r1, r9, #2380 @ 0x94c │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ lsrs r4, r4, #2 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov sl, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ addw r1, r9, #2392 @ 0x958 │ │ │ │ movs r3, #17 │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov fp, r1 │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [pc, #560] @ (382384 ) │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ orr.w r4, r4, r8, lsl #30 │ │ │ │ mov.w r3, r8, lsr #2 │ │ │ │ cmp r4, r2 │ │ │ │ add r5, pc │ │ │ │ sbcs.w r2, r3, #0 │ │ │ │ bcs.n 3821ec │ │ │ │ @@ -374653,15 +374651,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3821fa │ │ │ │ ldr r0, [pc, #488] @ (382394 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3821fa │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ str r2, [sp, #12] │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r2, #216 @ 0xd8 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcs.n 382210 │ │ │ │ @@ -374673,15 +374671,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 3821f8 │ │ │ │ ldr r0, [pc, #440] @ (382398 ) │ │ │ │ addw r1, r9, #2532 @ 0x9e4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3821f8 │ │ │ │ ldr r3, [pc, #416] @ (382390 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bmi.w 382356 │ │ │ │ movs r4, #0 │ │ │ │ @@ -374701,32 +374699,32 @@ │ │ │ │ ldr r1, [pc, #384] @ (38239c ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #384] @ (3823a0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #2532 @ 0x9e4 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3821f8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ subs r4, #64 @ 0x40 │ │ │ │ cmp r3, r4 │ │ │ │ bls.n 382274 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ movs r6, #0 │ │ │ │ mla r4, r3, r4, sl │ │ │ │ ldr.w r4, [r4, #1992] @ 0x7c8 │ │ │ │ b.n 38218c │ │ │ │ mov r0, sl │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #17 │ │ │ │ mov r1, r6 │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ lsrs r2, r4, #5 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ subs r2, #3 │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 38228e │ │ │ │ ldr r3, [pc, #296] @ (382390 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -374741,15 +374739,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 3821f8 │ │ │ │ ldr r0, [pc, #292] @ (3823a4 ) │ │ │ │ mov r2, r4 │ │ │ │ addw r1, r9, #2532 @ 0x9e4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3821f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ and.w r1, r3, #31 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r2, sl │ │ │ │ ldr.w r2, [r3, #1972] @ 0x7b4 │ │ │ │ @@ -374812,49 +374810,49 @@ │ │ │ │ eors r4, r3 │ │ │ │ b.n 38218c │ │ │ │ ldr r0, [pc, #80] @ (3823a8 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ addw r1, r9, #2532 @ 0x9e4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3821f8 │ │ │ │ ldr r0, [pc, #64] @ (3823ac ) │ │ │ │ addw r1, r9, #2556 @ 0x9fc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38226e │ │ │ │ nop │ │ │ │ - movs r4, #48 @ 0x30 │ │ │ │ + movs r4, #80 @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #78 @ 0x4e │ │ │ │ + movs r4, #110 @ 0x6e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #296 @ 0x128 │ │ │ │ + add r0, sp, #424 @ 0x1a8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #110 @ 0x6e │ │ │ │ + movs r4, #142 @ 0x8e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #0 │ │ │ │ + movs r5, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #320 @ (adr r7, 3824e0 ) │ │ │ │ + add r7, pc, #448 @ (adr r7, 382560 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r4, #72 @ 0x48 │ │ │ │ + movs r4, #104 @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #46 @ 0x2e │ │ │ │ + movs r4, #78 @ 0x4e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #48 @ 0x30 │ │ │ │ + movs r3, #80 @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #146 @ 0x92 │ │ │ │ + movs r3, #178 @ 0xb2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #808] @ (3826ec ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -374867,23 +374865,23 @@ │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #17 │ │ │ │ strd r1, r2, [sp, #12] │ │ │ │ addw r4, r4, #2392 @ 0x958 │ │ │ │ ldrd r8, r9, [sp, #72] @ 0x48 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r5, [pc, #780] @ (3826f8 ) │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ movs r3, #17 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #760] @ (3826fc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3824cc │ │ │ │ ldr r2, [r1, #116] @ 0x74 │ │ │ │ @@ -374940,15 +374938,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r1, #2592 @ 0xa20 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #604] @ (382700 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 382466 │ │ │ │ ldr r1, [pc, #616] @ (382714 ) │ │ │ │ ldr r0, [pc, #616] @ (382718 ) │ │ │ │ @@ -374978,31 +374976,31 @@ │ │ │ │ bpl.n 38240c │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #576] @ (382728 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 38240c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #556] @ (38272c ) │ │ │ │ ldr r2, [pc, #556] @ (382730 ) │ │ │ │ ldr r1, [pc, #560] @ (382734 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov fp, r3 │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ subs r2, r4, #3 │ │ │ │ mov r9, r2 │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 38253e │ │ │ │ ldr r3, [pc, #476] @ (382700 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -375010,15 +375008,15 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 382466 │ │ │ │ ldr r0, [pc, #520] @ (382738 ) │ │ │ │ addw r1, fp, #2616 @ 0xa38 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #24 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ and.w r5, sl, #31 │ │ │ │ ubfx ip, r8, #1, #1 │ │ │ │ mul.w r2, r9, r2 │ │ │ │ @@ -375159,57 +375157,57 @@ │ │ │ │ addw r3, fp, #2652 @ 0xa5c │ │ │ │ ldr r0, [pc, #96] @ (382740 ) │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #664 @ (adr r5, 382988 ) │ │ │ │ + add r5, pc, #792 @ (adr r5, 382a08 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r1, #164 @ 0xa4 │ │ │ │ + movs r1, #196 @ 0xc4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #126 @ 0x7e │ │ │ │ + movs r1, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #104 @ (adr r5, 382770 ) │ │ │ │ + add r5, pc, #232 @ (adr r5, 3827f0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r2, #252 @ 0xfc │ │ │ │ + movs r3, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #920 @ (adr r4, 382aa8 ) │ │ │ │ + add r5, pc, #24 @ (adr r5, 382728 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r2, #4 │ │ │ │ + movs r2, #36 @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #776 @ (adr r4, 382a20 ) │ │ │ │ + add r4, pc, #904 @ (adr r4, 382aa0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r2, #224 @ 0xe0 │ │ │ │ + movs r3, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #696 @ (adr r4, 3829d8 ) │ │ │ │ + add r4, pc, #824 @ (adr r4, 382a58 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r2, #32 │ │ │ │ + movs r2, #64 @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r7, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #56 @ 0x38 │ │ │ │ + movs r2, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #432 @ (adr r4, 3828e0 ) │ │ │ │ + add r4, pc, #560 @ (adr r4, 382960 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r0, #74 @ 0x4a │ │ │ │ + movs r0, #106 @ 0x6a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #102 @ 0x66 │ │ │ │ + movs r0, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #206 @ 0xce │ │ │ │ + movs r1, #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r2, #3 │ │ │ │ + subs r6, r6, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #148 @ 0x94 │ │ │ │ + movs r0, #180 @ 0xb4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r7, [pc, #1576] @ 382d80 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -375224,23 +375222,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #17 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ addw r7, r7, #2392 @ 0x958 │ │ │ │ ldrd r5, fp, [sp, #80] @ 0x50 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r4, [pc, #1540] @ 382d8c │ │ │ │ mov r8, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #17 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [pc, #1520] @ 382d90 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 382906 │ │ │ │ mov.w r2, r9, lsr #2 │ │ │ │ @@ -375326,26 +375324,26 @@ │ │ │ │ add r7, pc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ addw r1, r1, #2380 @ 0x94c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r8, r0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ubfx r7, r5, #5, #3 │ │ │ │ addw r3, r3, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ and.w r1, r5, #31 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mla r3, r3, r7, r8 │ │ │ │ str r1, [sp, #20] │ │ │ │ ubfx r8, r5, #16, #4 │ │ │ │ @@ -375384,26 +375382,26 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3827ae │ │ │ │ ldr.w r0, [pc, #1164] @ 382db0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ strd r5, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3827ae │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r0, [pc, #1144] @ 382db4 │ │ │ │ add.w r1, r3, #2688 @ 0xa80 │ │ │ │ strd r5, fp, [sp] │ │ │ │ movs r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ cmp.w r8, #6 │ │ │ │ bhi.w 382d52 │ │ │ │ tbh [pc, r8, lsl #1] │ │ │ │ lsls r6, r1, #4 │ │ │ │ lsls r1, r1, #7 │ │ │ │ lsls r6, r4, #5 │ │ │ │ lsls r1, r0, #5 │ │ │ │ @@ -375413,15 +375411,15 @@ │ │ │ │ ldr.w r1, [pc, #1096] @ 382db8 │ │ │ │ ldr.w r0, [pc, #1096] @ 382dbc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #2752 @ 0xac0 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r0, r7 │ │ │ │ ands r2, r5 │ │ │ │ mla r4, r4, sl, r8 │ │ │ │ ldr.w r1, [r4, #1964] @ 0x7ac │ │ │ │ bl 3814ec │ │ │ │ @@ -375735,15 +375733,15 @@ │ │ │ │ ands r3, r5 │ │ │ │ eors r3, r1 │ │ │ │ orn r3, r3, r6 │ │ │ │ ands r2, r3 │ │ │ │ bl 3814ec │ │ │ │ str.w r0, [r4, #1972] @ 0x7b4 │ │ │ │ b.n 382b24 │ │ │ │ - bl 8a8780 │ │ │ │ + bl 8a87b0 │ │ │ │ cmp r6, r0 │ │ │ │ itt cs │ │ │ │ subcs r6, r6, r0 │ │ │ │ strcs.w r6, [r8, #920] @ 0x398 │ │ │ │ bcs.w 382a74 │ │ │ │ ldr r3, [pc, #144] @ (382dcc ) │ │ │ │ movw r2, #890 @ 0x37a │ │ │ │ @@ -375766,62 +375764,62 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #2688 @ 0xa80 │ │ │ │ strd r5, fp, [sp, #80] @ 0x50 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ - add r2, pc, #48 @ (adr r2, 382db4 ) │ │ │ │ + b.w 8845f4 │ │ │ │ + add r2, pc, #176 @ (adr r2, 382e34 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, r1, #0 │ │ │ │ + subs r2, r5, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r4, #7 │ │ │ │ + subs r4, r0, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #8 @ (adr r1, 382da4 ) │ │ │ │ + add r1, pc, #136 @ (adr r1, 382e24 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, r4, #4 │ │ │ │ + subs r0, r0, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r5, #3 │ │ │ │ + adds r4, r1, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, pc, #936 @ (adr r0, 383150 ) │ │ │ │ + add r1, pc, #40 @ (adr r1, 382dd0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, r1, #3 │ │ │ │ + adds r0, r5, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r7, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, #7 │ │ │ │ + subs r6, r2, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r5, #1 │ │ │ │ + subs r4, r1, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #1008] @ 0x3f0 │ │ │ │ + add r0, pc, #112 @ (adr r0, 382e2c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + adds r6, r6, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, r2, r3 │ │ │ │ + adds r4, r6, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r1, r2 │ │ │ │ + subs r6, r5, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #176] @ 0xb0 │ │ │ │ + ldr r4, [sp, #304] @ 0x130 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r6, r1 │ │ │ │ + adds r2, r2, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r3, r3 │ │ │ │ + subs r4, r7, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, r0, r2 │ │ │ │ + subs r4, r4, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00382de0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -375830,28 +375828,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (382e20 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (382e24 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r2, r2, r6 │ │ │ │ + subs r2, r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #368 @ (adr r6, 382f94 ) │ │ │ │ + add r6, pc, #496 @ (adr r6, 383014 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, r5, r5 │ │ │ │ + subs r6, r1, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 382e42 │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 382e4a │ │ │ │ @@ -375878,24 +375876,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (382edc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r4, #8 │ │ │ │ - bl 72f284 │ │ │ │ + bl 72f2b4 │ │ │ │ ldr r2, [pc, #88] @ (382ee0 ) │ │ │ │ ldr r1, [pc, #92] @ (382ee4 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 382ebe │ │ │ │ mov r4, r0 │ │ │ │ @@ -375914,35 +375912,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r6, pc, #48 @ (adr r6, 382f08 ) │ │ │ │ + add r6, pc, #176 @ (adr r6, 382f88 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r4, r3] │ │ │ │ + ldrb r2, [r0, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #264 @ 0x108 │ │ │ │ + add r1, sp, #392 @ 0x188 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, #226 @ 0xe2 │ │ │ │ + subs r1, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 382bbc │ │ │ │ + b.n 382bfc │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (382f0c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldr r2, [pc, #256] @ (383010 ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (382f88 ) │ │ │ │ @@ -375952,62 +375950,62 @@ │ │ │ │ ldr r1, [pc, #104] @ (382f90 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #88] @ (382f94 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (382f98 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (382f9c ) │ │ │ │ ldr r0, [pc, #72] @ (382fa0 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #52] @ (382fa4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #336 @ (adr r5, 3830dc ) │ │ │ │ + add r5, pc, #464 @ (adr r5, 38315c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r6, [r4, r0] │ │ │ │ + ldrb r6, [r0, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #536 @ 0x218 │ │ │ │ + add r0, sp, #664 @ 0x298 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, #42 @ 0x2a │ │ │ │ + subs r0, #74 @ 0x4a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #62 @ 0x3e │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r4, #3 │ │ │ │ - b.n 382ad4 │ │ │ │ + b.n 382b14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ @@ -376055,24 +376053,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (383084 ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 72c9c4 │ │ │ │ + bl 72c9f4 │ │ │ │ ldr.w ip, [pc, #84] @ 383088 │ │ │ │ ldr r2, [pc, #84] @ (38308c ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (383090 ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -376087,19 +376085,19 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 382a24 │ │ │ │ + b.n 382a64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #264 @ (adr r4, 383194 ) │ │ │ │ + add r4, pc, #392 @ (adr r4, 383214 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r7, #42 @ 0x2a │ │ │ │ + adds r7, #74 @ 0x4a │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #888] @ (38340c ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ │ │ │ │ 00383094 : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -376140,23 +376138,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (38315c ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov fp, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -376178,19 +376176,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r3, pc, #656 @ (adr r3, 3833e8 ) │ │ │ │ + add r3, pc, #784 @ (adr r3, 383468 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, #146 @ 0x92 │ │ │ │ + adds r6, #178 @ 0xb2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #156 @ 0x9c │ │ │ │ + adds r6, #188 @ 0xbc │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00383160 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -376247,15 +376245,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 28b99c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88b72c │ │ │ │ + b.w 88b75c │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 3831d8 │ │ │ │ nop │ │ │ │ │ │ │ │ 003831fc : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -376286,15 +376284,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 28b99c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88b72c │ │ │ │ + b.w 88b75c │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 383232 │ │ │ │ │ │ │ │ 00383254 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -376313,20 +376311,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (383324 ) │ │ │ │ cbz r2, 3832b0 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 3832e4 │ │ │ │ movs r1, #3 │ │ │ │ @@ -376365,35 +376363,35 @@ │ │ │ │ bpl.n 3832aa │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (383330 ) │ │ │ │ ldr r0, [pc, #48] @ (383334 ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 3832aa │ │ │ │ ldr r6, [r1, r7] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - add r2, pc, #8 @ (adr r2, 383324 ) │ │ │ │ + add r2, pc, #136 @ (adr r2, 3833a4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, #240 @ 0xf0 │ │ │ │ + adds r5, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #4 │ │ │ │ + adds r5, #36 @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #9 │ │ │ │ + asrs r6, r6, #9 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r0, r6, #26 │ │ │ │ + asrs r0, r2, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #240] @ 38343c │ │ │ │ sub sp, #28 │ │ │ │ @@ -376432,20 +376430,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38340e │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3833f6 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (383454 ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38339c │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -376461,15 +376459,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 38338c │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #124] @ (383460 ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 38338c │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -376494,31 +376492,31 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 383366 │ │ │ │ movs r5, #1 │ │ │ │ b.n 3833f8 │ │ │ │ nop │ │ │ │ ldr r2, [r5, r3] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - b.n 383a24 │ │ │ │ + b.n 383a64 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - asrs r2, r4, #25 │ │ │ │ + asrs r2, r0, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #24 @ (adr r1, 383464 ) │ │ │ │ + add r1, pc, #152 @ (adr r1, 3834e4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r4, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #0 │ │ │ │ + adds r4, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #23 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00383464 : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 383338 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -376566,20 +376564,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 3834f2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (383560 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3834ae │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -376608,64 +376606,64 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3834b6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (38356c ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3834b6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrsb r4, [r5, r6] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r7, [sp, #864] @ 0x360 │ │ │ │ + ldr r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, #198 @ 0xc6 │ │ │ │ + adds r2, #230 @ 0xe6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #218 @ 0xda │ │ │ │ + adds r2, #250 @ 0xfa │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #18 │ │ │ │ + asrs r4, r1, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00383570 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (3835fc ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #108] @ (383600 ) │ │ │ │ ldr r2, [pc, #112] @ (383604 ) │ │ │ │ ldr r1, [pc, #112] @ (383608 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 3835f4 │ │ │ │ ldr r2, [pc, #96] @ (38360c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 3835cc │ │ │ │ mov r0, r5 │ │ │ │ @@ -376690,35 +376688,35 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3835b2 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (383618 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 3835b2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 3835ba │ │ │ │ nop │ │ │ │ ldrsb r4, [r6, r2] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r6, [sp, #920] @ 0x398 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #210 @ 0xd2 │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #230 @ 0xe6 │ │ │ │ + adds r2, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #16 │ │ │ │ + asrs r6, r7, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0038361c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -376736,25 +376734,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #92] @ (3836b4 ) │ │ │ │ ldr r2, [pc, #92] @ (3836b8 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (3836bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38363c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -376775,33 +376773,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38363e │ │ │ │ ldr r0, [pc, #44] @ (3836cc ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 38363e │ │ │ │ nop │ │ │ │ ldrsb r6, [r1, r0] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ + ldr r6, [sp, #256] @ 0x100 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #8 │ │ │ │ + adds r1, #40 @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #30 │ │ │ │ + adds r1, #62 @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #14 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003836d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -376814,20 +376812,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 383774 │ │ │ │ ldr r7, [pc, #132] @ (383778 ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (38377c ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 383724 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -376855,49 +376853,49 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 383720 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (383788 ) │ │ │ │ ldr r0, [pc, #48] @ (38378c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 383720 │ │ │ │ nop │ │ │ │ strb r4, [r2, r5] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r5, [sp, #544] @ 0x220 │ │ │ │ + ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + adds r0, #150 @ 0x96 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #656 @ (adr r4, 383a1c ) │ │ │ │ + add r4, pc, #784 @ (adr r4, 383a9c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r3, #9 │ │ │ │ + asrs r2, r7, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00383790 : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (3837f4 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 3837a6 │ │ │ │ ldr r1, [pc, #92] @ (3837f8 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 3837b4 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 88b72c │ │ │ │ + b.w 88b75c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (3837fc ) │ │ │ │ @@ -376914,136 +376912,136 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (383804 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88b72c │ │ │ │ + b.w 88b75c │ │ │ │ nop │ │ │ │ strb r0, [r5, r2] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #208] @ (3838d0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #10 │ │ │ │ + asrs r0, r5, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00383808 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 72eee4 │ │ │ │ + bl 72ef14 │ │ │ │ ldr r1, [pc, #60] @ (38385c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd44 │ │ │ │ ldr.w ip, [pc, #52] @ 383860 │ │ │ │ ldr r2, [pc, #52] @ (383864 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (383868 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r2, 38386a │ │ │ │ + cbnz r2, 383872 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #288] @ 0x120 │ │ │ │ + ldr r4, [sp, #416] @ 0x1a0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r7, #48 @ 0x30 │ │ │ │ + cmp r7, #80 @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #70 @ 0x46 │ │ │ │ + cmp r7, #102 @ 0x66 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038386c : │ │ │ │ - b.w 72f1f4 │ │ │ │ + b.w 72f224 │ │ │ │ │ │ │ │ 00383870 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (3838d8 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 72eee4 │ │ │ │ + bl 72ef14 │ │ │ │ ldr r1, [pc, #76] @ (3838dc ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd44 │ │ │ │ ldr r1, [pc, #68] @ (3838e0 ) │ │ │ │ ldr r2, [pc, #68] @ (3838e4 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (3838e8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #56] @ (3838ec ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72f1f4 │ │ │ │ + bl 72f224 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strh r6, [r5, r6] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - @ instruction: 0xb8ba │ │ │ │ + @ instruction: 0xb8da │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #880] @ 0x370 │ │ │ │ + ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r6, #194 @ 0xc2 │ │ │ │ + cmp r6, #226 @ 0xe2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #216 @ 0xd8 │ │ │ │ + cmp r6, #248 @ 0xf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3838f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ asrs r6, r5 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -377051,15 +377049,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (383950 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (383954 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #48] @ (383958 ) │ │ │ │ ldr r2, [pc, #52] @ (38395c ) │ │ │ │ ldr r3, [pc, #52] @ (383960 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -377069,19 +377067,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r3, [sp, #856] @ 0x358 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r6, #84 @ 0x54 │ │ │ │ + cmp r6, #116 @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #102 @ 0x66 │ │ │ │ + cmp r6, #134 @ 0x86 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -377101,32 +377099,32 @@ │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 3839be │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 3839e8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 735b48 │ │ │ │ + bl 735b78 │ │ │ │ ldr r2, [pc, #68] @ (383a0c ) │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (383a10 ) │ │ │ │ @@ -377142,25 +377140,25 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ + ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r6, [r7, r2] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - asrs r4, r2, #4 │ │ │ │ + asrs r4, r6, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r5, #4 │ │ │ │ + asrs r6, r1, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r1, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 383adc │ │ │ │ sub sp, #20 │ │ │ │ @@ -377170,15 +377168,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #168] @ (383ae8 ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ add r4, pc │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 383a6e │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bhi.n 383aa8 │ │ │ │ @@ -377191,15 +377189,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 735b48 │ │ │ │ + bl 735b78 │ │ │ │ ldr r1, [pc, #116] @ (383aec ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ ldr r4, [r4, r1] │ │ │ │ movs r1, #1 │ │ │ │ @@ -377215,15 +377213,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 735b48 │ │ │ │ + bl 735b78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (383aec ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ (383af4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, r0] │ │ │ │ add r2, pc │ │ │ │ @@ -377235,45 +377233,45 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r2, [sp, #632] @ 0x278 │ │ │ │ + ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r0, r4, #1 │ │ │ │ + asrs r0, r0, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r7, #1 │ │ │ │ + asrs r6, r3, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r7, r7] │ │ │ │ lsls r5, r4, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #2 │ │ │ │ + asrs r4, r6, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r7, #32 │ │ │ │ + asrs r2, r3, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #68] @ 383b54 │ │ │ │ ldr r2, [pc, #68] @ (383b58 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #68] @ (383b5c ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 383b3e │ │ │ │ ldrb.w r2, [r4, #108] @ 0x6c │ │ │ │ add.w r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -377283,19 +377281,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r1, [sp, #848] @ 0x350 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r7, #29 │ │ │ │ + lsrs r0, r3, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r2, #30 │ │ │ │ + lsrs r6, r6, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #388] @ 383cf4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -377306,29 +377304,29 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #380] @ (383d00 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.n 383c46 │ │ │ │ tbb [pc, r5] │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ adds r5, r2, #5 │ │ │ │ movs r3, r0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 383c8e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 383bfa │ │ │ │ - bl 735b48 │ │ │ │ + bl 735b78 │ │ │ │ ldr r2, [pc, #336] @ (383d04 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #332] @ (383d08 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -377370,15 +377368,15 @@ │ │ │ │ beq.n 383c88 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 383ca8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 383c84 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 735b48 │ │ │ │ + bl 735b78 │ │ │ │ ldr r2, [pc, #220] @ (383d04 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r2, [pc, #216] @ (383d0c ) │ │ │ │ @@ -377397,15 +377395,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 383cbc │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 383be6 │ │ │ │ - bl 735b48 │ │ │ │ + bl 735b78 │ │ │ │ ldr r1, [pc, #152] @ (383d04 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #160] @ (383d10 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #0] │ │ │ │ @@ -377417,80 +377415,80 @@ │ │ │ │ bl 383af8 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ b.n 383bfa │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b.n 383bfa │ │ │ │ - bl 735b48 │ │ │ │ + bl 735b78 │ │ │ │ ldr r2, [pc, #104] @ (383d04 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #112] @ (383d14 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 383bbe │ │ │ │ - bl 735b48 │ │ │ │ + bl 735b78 │ │ │ │ ldr r2, [pc, #84] @ (383d04 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (383d18 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 383bbe │ │ │ │ bl 383af8 │ │ │ │ b.n 383be6 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #84] @ (383d1c ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #84] @ (383d20 ) │ │ │ │ add r1, pc │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (383d24 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 383be6 │ │ │ │ sub.w r1, r5, #2 │ │ │ │ mov r0, r4 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b.n 383be6 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #336] @ 0x150 │ │ │ │ + ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r2, #28 │ │ │ │ + lsrs r0, r6, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r5, #28 │ │ │ │ + lsrs r6, r1, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r2, [r6, r2] │ │ │ │ lsls r5, r4, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #1 │ │ │ │ + asrs r0, r3, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r3, #29 │ │ │ │ + lsrs r2, r7, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r1, #30 │ │ │ │ + lsrs r6, r5, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r5, #26 │ │ │ │ + lsrs r0, r1, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r1, #28 │ │ │ │ + lsrs r0, r5, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #0] │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r0, #23 │ │ │ │ + lsrs r0, r4, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r3, #23 │ │ │ │ + lsrs r6, r7, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00383d28 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -377984,30 +377982,30 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #68] @ (384284 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #364 @ 0x16c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ subs r0, #84 @ 0x54 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -378016,25 +378014,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #168] @ (384348 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #156] @ (38434c ) │ │ │ │ ldr r1, [pc, #156] @ (384350 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #96] @ 384328 │ │ │ │ ldr r2, [pc, #136] @ (384354 ) │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ ldr r3, [pc, #136] @ (384358 ) │ │ │ │ mov.w ip, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ @@ -378073,25 +378071,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #400] @ 0x190 │ │ │ │ + str r2, [sp, #528] @ 0x210 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [pc, #712] @ (384610 ) │ │ │ │ + ldr r0, [pc, #840] @ (384690 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ + str r5, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r0, #7 │ │ │ │ + lsrs r6, r4, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r4, #7 │ │ │ │ + lsrs r2, r0, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r2, #7 │ │ │ │ + lsrs r6, r6, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -378122,15 +378120,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (384414 ) │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [pc, #100] @ (384418 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3843cc │ │ │ │ ldr r1, [pc, #76] @ (384410 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bmi.n 3843fc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -378152,27 +378150,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ (38441c ) │ │ │ │ ldr r0, [pc, #32] @ (384420 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3843cc │ │ │ │ ldr r0, [pc, #784] @ (384720 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #312] @ 0x138 │ │ │ │ + str r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r5, #22 │ │ │ │ + lsls r0, r1, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #16] │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r3, #21 │ │ │ │ + lsls r6, r7, #21 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #128] @ (3844ac ) │ │ │ │ sub.w ip, r2, #12 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ @@ -378206,41 +378204,41 @@ │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [pc, #64] @ (3844b8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ str.w r5, [r4, #928] @ 0x3a0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (3844bc ) │ │ │ │ ldr r0, [pc, #36] @ (3844c0 ) │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #48] @ (3844e0 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #560] @ 0x230 │ │ │ │ + str r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r2, r4, #19 │ │ │ │ + lsls r2, r0, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [sp, #416] @ 0x1a0 │ │ │ │ + str r0, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r7, #18 │ │ │ │ + lsls r6, r3, #19 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378252,31 +378250,31 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #52] @ (384520 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ + str r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r4, r1, #30 │ │ │ │ + lsls r4, r5, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r5, #30 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 38456c │ │ │ │ sub sp, #8 │ │ │ │ @@ -378284,69 +378282,69 @@ │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ ldr r1, [pc, #52] @ (384574 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r0, #1108 @ 0x454 │ │ │ │ blx 28d4c4 │ │ │ │ ldr.w r0, [r4, #1096] @ 0x448 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 383254 │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, #62] @ 0x3e │ │ │ │ + ldrh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r7, #28 │ │ │ │ + lsls r0, r3, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r7, #29 │ │ │ │ + lsls r4, r3, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 3845c8 │ │ │ │ ldr r2, [pc, #60] @ (3845cc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3845d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #48] @ (3845d4 ) │ │ │ │ ldr r3, [pc, #52] @ (3845d8 ) │ │ │ │ ldr r1, [pc, #52] @ (3845dc ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #40] @ (3845e0 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ - ldrh r2, [r6, #58] @ 0x3a │ │ │ │ + b.w 72e2ac │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r8, r8 │ │ │ │ + cmp r8, ip │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ + str r2, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r5, #28 │ │ │ │ + lsls r6, r1, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ ldr r0, [r4, r1] │ │ │ │ lsls r1, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -378359,25 +378357,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (384650 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #72] @ (384654 ) │ │ │ │ ldr r1, [pc, #72] @ (384658 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #56] @ (38465c ) │ │ │ │ ldr r2, [pc, #60] @ (384660 ) │ │ │ │ ldr r3, [pc, #60] @ (384664 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ @@ -378388,25 +378386,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, #56] @ 0x38 │ │ │ │ + ldrh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r6, sl │ │ │ │ + cmp r6, lr │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #728] @ 0x2d8 │ │ │ │ + str r1, [sp, #856] @ 0x358 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #90 @ 0x5a │ │ │ │ + movs r1, #122 @ 0x7a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #112 @ 0x70 │ │ │ │ + movs r1, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r7, #26 │ │ │ │ + lsls r6, r3, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r1, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378417,29 +378415,29 @@ │ │ │ │ ldr r2, [pc, #88] @ (3846d4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (3846d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #76] @ (3846dc ) │ │ │ │ ldr r1, [pc, #80] @ (3846e0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #64] @ (3846e4 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r2, [pc, #56] @ (3846e8 ) │ │ │ │ ldr r3, [pc, #56] @ (3846ec ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ @@ -378447,28 +378445,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, #52] @ 0x34 │ │ │ │ + ldrh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add sl, sl │ │ │ │ + add sl, lr │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #200] @ 0xc8 │ │ │ │ + str r1, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, #2 │ │ │ │ lsls r3, r2, #3 │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ ldrsb r6, [r6, r5] │ │ │ │ lsls r1, r4, #3 │ │ │ │ lsrs r7, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #25 │ │ │ │ + lsls r6, r4, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #148] @ (384798 ) │ │ │ │ @@ -378476,25 +378474,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #152] @ (3847a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #140] @ (3847a4 ) │ │ │ │ ldr r1, [pc, #140] @ (3847a8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #88] @ 384788 │ │ │ │ ldr r2, [pc, #120] @ (3847ac ) │ │ │ │ movw r1, #32782 @ 0x800e │ │ │ │ ldr r3, [pc, #120] @ (3847b0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #120] @ 0x78 │ │ │ │ @@ -378527,25 +378525,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #46] @ 0x2e │ │ │ │ + ldrh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r2, r9 │ │ │ │ + add r2, sp │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #680] @ 0x2a8 │ │ │ │ + str r0, [sp, #808] @ 0x328 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r3, #21 │ │ │ │ + lsls r6, r7, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r7, #21 │ │ │ │ + lsls r4, r3, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r3, #23 │ │ │ │ + lsls r4, r7, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfadfffff │ │ │ │ @ instruction: 0xfac9ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378555,25 +378553,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #152] @ (384868 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #140] @ (38486c ) │ │ │ │ ldr r1, [pc, #140] @ (384870 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #88] @ 384850 │ │ │ │ ldr r2, [pc, #120] @ (384874 ) │ │ │ │ movw r1, #32784 @ 0x8010 │ │ │ │ ldr r3, [pc, #120] @ (384878 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #120] @ 0x78 │ │ │ │ @@ -378606,25 +378604,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #40] @ 0x28 │ │ │ │ + ldrh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bics r2, r0 │ │ │ │ + bics r2, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r2, #18 │ │ │ │ + lsls r6, r6, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r6, #18 │ │ │ │ + lsls r4, r2, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r6, #20 │ │ │ │ + lsls r0, r2, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfa17ffff │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378634,25 +378632,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (384928 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #132] @ (38492c ) │ │ │ │ ldr r1, [pc, #132] @ (384930 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #80] @ 384910 │ │ │ │ ldr r3, [pc, #112] @ (384934 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #112] @ (384938 ) │ │ │ │ movw r4, #16398 @ 0x400e │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -378682,25 +378680,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #34] @ 0x22 │ │ │ │ + ldrh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ + cmn r2, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r3, #56] @ 0x38 │ │ │ │ + ldrh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r1, #15 │ │ │ │ + lsls r6, r5, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r5, #15 │ │ │ │ + lsls r2, r1, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r0, #18 │ │ │ │ + lsls r2, r4, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ pli [r5, #255]! │ │ │ │ pli [r1, #255]! │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378710,25 +378708,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (3849f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #148] @ (3849fc ) │ │ │ │ ldr r1, [pc, #148] @ (384a00 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #88] @ 3849d8 │ │ │ │ ldr r2, [pc, #128] @ (384a04 ) │ │ │ │ movw r1, #16398 @ 0x400e │ │ │ │ ldr r3, [pc, #128] @ (384a08 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #120] @ 0x78 │ │ │ │ @@ -378764,25 +378762,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #28] │ │ │ │ + ldrh r4, [r1, #30] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - rors r2, r7 │ │ │ │ + tst r2, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r3, #50] @ 0x32 │ │ │ │ + ldrh r2, [r7, #50] @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r1, #12 │ │ │ │ + lsls r6, r5, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r5, #12 │ │ │ │ + lsls r4, r1, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r4, #15 │ │ │ │ + lsls r0, r0, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ ldr??.w pc, [r7, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -378796,22 +378794,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #84 @ 0x54 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 384a90 │ │ │ │ ldr.w r9, [pc, #84] @ 384ab4 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [pc, #84] @ 384ab8 │ │ │ │ add.w r4, r4, #3152 @ 0xc50 │ │ │ │ add r9, pc │ │ │ │ @@ -378819,56 +378817,56 @@ │ │ │ │ add r8, pc │ │ │ │ mov.w r3, #1264 @ 0x4f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ ldrb.w r3, [r6, #100] @ 0x64 │ │ │ │ add.w r4, r4, #1264 @ 0x4f0 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 384a70 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r2, #9 │ │ │ │ + lsls r0, r6, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r5, #9 │ │ │ │ + lsls r6, r1, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r2, #22] │ │ │ │ + ldrh r2, [r6, #22] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r2, r3, #12 │ │ │ │ + lsls r2, r7, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r2, #9 │ │ │ │ + lsls r6, r6, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #156] @ (384b68 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #144] @ (384b6c ) │ │ │ │ ldr r1, [pc, #148] @ (384b70 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r3, [r0, #145] @ 0x91 │ │ │ │ cbz r3, 384b56 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 384b32 │ │ │ │ ldr.w r3, [r4, #1156] @ 0x484 │ │ │ │ @@ -378902,23 +378900,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (384b74 ) │ │ │ │ add.w r3, r5, #152 @ 0x98 │ │ │ │ ldr r0, [pc, #24] @ (384b78 ) │ │ │ │ movs r2, #235 @ 0xeb │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - ldrh r0, [r5, #16] │ │ │ │ + ldrh r0, [r1, #18] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r2, r3, #6 │ │ │ │ + lsls r2, r7, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r6, #6 │ │ │ │ + lsls r6, r2, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r5, #8 │ │ │ │ + lsls r4, r1, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r7, #8 │ │ │ │ + lsls r6, r3, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #536] @ (384da8 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -378947,15 +378945,15 @@ │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ ite ne │ │ │ │ movne.w fp, #21 │ │ │ │ moveq.w fp, #10 │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 384c04 │ │ │ │ ldr r3, [pc, #444] @ (384db4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -378994,15 +378992,15 @@ │ │ │ │ strd r8, r9, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ mov.w r8, #1 │ │ │ │ mov.w r9, #0 │ │ │ │ strd r8, r9, [sp, #16] │ │ │ │ bl 538228 │ │ │ │ mov r5, r0 │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384d86 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 384cd0 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -379041,27 +379039,27 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 384c82 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #212] @ (384dbc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b6ec │ │ │ │ + bl 87b71c │ │ │ │ b.n 384c82 │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 384d40 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 384d40 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ bl 537cb0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb r3, [r2, #0] │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 384d86 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 384c86 │ │ │ │ @@ -379073,15 +379071,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 384c86 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #136] @ (384dbc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b6ec │ │ │ │ + bl 87b71c │ │ │ │ b.n 384c86 │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384c3e │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 52dbd0 │ │ │ │ @@ -379099,15 +379097,15 @@ │ │ │ │ b.n 384ca8 │ │ │ │ ldr r1, [pc, #84] @ (384dc4 ) │ │ │ │ ldr r0, [pc, #84] @ (384dc8 ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #204 @ 0xcc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 384d68 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (384dcc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #68] @ (384dd0 ) │ │ │ │ ldr r0, [pc, #68] @ (384dd4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -379131,23 +379129,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #144 @ 0x90 │ │ │ │ lsls r5, r4, #3 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #60] @ 0x3c │ │ │ │ + strh r2, [r6, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r0, r7 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r6, #58] @ 0x3a │ │ │ │ + strh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r0!, {r5} │ │ │ │ + stmia r0!, {r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r2, r4, r5} │ │ │ │ + stmia r0!, {r2, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -379158,26 +379156,26 @@ │ │ │ │ ldr.w r5, [r0, #928] @ 0x3a0 │ │ │ │ add r8, pc │ │ │ │ mov r7, r3 │ │ │ │ orr.w r6, r6, r3, lsl #30 │ │ │ │ ubfx r5, r5, #2, #1 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 384eb2 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #704] @ (3850d4 ) │ │ │ │ ldr r2, [pc, #708] @ (3850d8 ) │ │ │ │ add.w r6, r9, r6, lsl #2 │ │ │ │ ldr r1, [pc, #704] @ (3850dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ cmp r4, #21 │ │ │ │ ldr.w r6, [r6, #1108] @ 0x454 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 384e90 │ │ │ │ subs.w r3, r4, #24 │ │ │ │ sbc.w r2, r7, #0 │ │ │ │ cmp r3, #17 │ │ │ │ @@ -379216,27 +379214,27 @@ │ │ │ │ bne.n 384e6c │ │ │ │ cmp r4, #20 │ │ │ │ bne.n 384e58 │ │ │ │ ldr.w r0, [r9, #1096] @ 0x448 │ │ │ │ bl 3830a0 │ │ │ │ bfi r6, r0, #16, #1 │ │ │ │ b.n 384e6c │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #560] @ (3850e8 ) │ │ │ │ ldr r2, [pc, #560] @ (3850ec ) │ │ │ │ add.w r6, r9, r6, lsl #2 │ │ │ │ ldr r1, [pc, #560] @ (3850f0 ) │ │ │ │ add r3, pc │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ cmp r4, #109 @ 0x6d │ │ │ │ ldr.w r6, [r6, #1108] @ 0x454 │ │ │ │ mov.w r5, #0 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcs.n 384f78 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ @@ -379277,15 +379275,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldrb.w r1, [r9, #1100] @ 0x44c │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #420] @ (3850f8 ) │ │ │ │ strd r6, r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 384e7a │ │ │ │ subs.w r1, r4, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #4369 @ 0x1111 │ │ │ │ lsls r3, r1 │ │ │ │ tst r3, r2 │ │ │ │ @@ -379337,30 +379335,30 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 384e66 │ │ │ │ ldr r1, [pc, #252] @ (3850fc ) │ │ │ │ ldr r0, [pc, #256] @ (385100 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #248 @ 0xf8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 384e66 │ │ │ │ ldr.w r6, [r9, #1256] @ 0x4e8 │ │ │ │ b.n 384f20 │ │ │ │ ldrb.w r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 384f20 │ │ │ │ ldr r3, [pc, #196] @ (3850e0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 384f86 │ │ │ │ ldr r0, [pc, #220] @ (385104 ) │ │ │ │ add.w r1, sl, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 384f86 │ │ │ │ ldr r3, [pc, #188] @ (3850f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384e7a │ │ │ │ ldr r3, [pc, #156] @ (3850e0 ) │ │ │ │ @@ -379372,24 +379370,24 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldrb.w r1, [r9, #1100] @ 0x44c │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #168] @ (385108 ) │ │ │ │ strd r6, r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 384e7a │ │ │ │ ldr r1, [pc, #160] @ (38510c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #160] @ (385110 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ adds r1, #248 @ 0xf8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 384e66 │ │ │ │ subs.w r2, r4, #48 @ 0x30 │ │ │ │ sbc.w r3, r7, #0 │ │ │ │ cmp r2, #29 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcs.w 384f78 │ │ │ │ movw r3, #4113 @ 0x1011 │ │ │ │ @@ -379409,65 +379407,65 @@ │ │ │ │ ldr r1, [pc, #88] @ (385114 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #88] @ (385118 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ adds r1, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 384f86 │ │ │ │ nop │ │ │ │ subs r6, #64 @ 0x40 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - strh r2, [r5, #54] @ 0x36 │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mrc2 0, 2, r0, cr14, cr3, {2} │ │ │ │ - mrc2 0, 3, r0, cr10, cr3, {2} │ │ │ │ + mrc2 0, 3, r0, cr14, cr3, {2} │ │ │ │ + mrc2 0, 4, r0, cr10, cr3, {2} │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #50] @ 0x32 │ │ │ │ + strh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldc2 0, cr0, [r8, #332]! @ 0x14c │ │ │ │ - ldc2l 0, cr0, [r4, #332] @ 0x14c │ │ │ │ + ldc2l 0, cr0, [r8, #332] @ 0x14c │ │ │ │ + ldc2l 0, cr0, [r4, #332]! @ 0x14c │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 4, r0, cr2, cr3, {2} │ │ │ │ - strh r4, [r0, #40] @ 0x28 │ │ │ │ + mrc2 0, 5, r0, cr2, cr3, {2} │ │ │ │ + strh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mcr2 0, 1, r0, cr0, cr3, {2} │ │ │ │ - stc2 0, cr0, [r0, #332]! @ 0x14c │ │ │ │ - stc2 0, cr0, [r6, #332] @ 0x14c │ │ │ │ - strh r2, [r2, #36] @ 0x24 │ │ │ │ + mcr2 0, 2, r0, cr0, cr3, {2} │ │ │ │ + stc2l 0, cr0, [r0, #332] @ 0x14c │ │ │ │ + stc2 0, cr0, [r6, #332]! @ 0x14c │ │ │ │ + strh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str??.w r0, [sl, #82] @ 0x52 │ │ │ │ - strh r2, [r0, #34] @ 0x22 │ │ │ │ + vst4.16 {d0-d3}, [sl :64], r2 │ │ │ │ + strh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb.w r0, [sl, #82] @ 0x52 │ │ │ │ + ldrh.w r0, [sl, #82] @ 0x52 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #452] @ (385300 ) │ │ │ │ ldr r2, [pc, #456] @ (385304 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #452] @ (385308 ) │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (38530c ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #444] @ (385310 ) │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r1, [r4, #1124] @ 0x464 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr.w r0, [r2, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -379490,15 +379488,15 @@ │ │ │ │ orrs r3, r4 │ │ │ │ str.w r3, [r2, #924] @ 0x39c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -379618,60 +379616,60 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 385254 │ │ │ │ ldr r0, [pc, #120] @ (38535c ) │ │ │ │ ldr.w r1, [fp, #1108] @ 0x454 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 385254 │ │ │ │ ldr.w sl, [pc, #104] @ 385360 │ │ │ │ mov.w r8, #5 │ │ │ │ add sl, pc │ │ │ │ b.n 3851f6 │ │ │ │ - strh r6, [r0, #30] │ │ │ │ + strh r6, [r4, #30] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xfb340053 │ │ │ │ + @ instruction: 0xfb540053 │ │ │ │ subs r2, #242 @ 0xf2 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - @ instruction: 0xfb500053 │ │ │ │ + @ instruction: 0xfb700053 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #192 @ 0xc0 │ │ │ │ + subs r1, #224 @ 0xe0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldc2 0, cr0, [lr], #-332 @ 0xfffffeb4 │ │ │ │ - ldc2 0, cr0, [lr], #-332 @ 0xfffffeb4 │ │ │ │ - ldc2 0, cr0, [sl], #-332 @ 0xfffffeb4 │ │ │ │ - ldc2 0, cr0, [sl], #-332 @ 0xfffffeb4 │ │ │ │ - ldc2 0, cr0, [lr], #-332 @ 0xfffffeb4 │ │ │ │ - ldc2 0, cr0, [lr], #-332 @ 0xfffffeb4 │ │ │ │ - mcr2 0, 4, r0, cr12, cr3, {2} │ │ │ │ - subs r1, #28 │ │ │ │ + mrrc2 0, 5, r0, lr, cr3 │ │ │ │ + mrrc2 0, 5, r0, lr, cr3 │ │ │ │ + mrrc2 0, 5, r0, sl, cr3 │ │ │ │ + mrrc2 0, 5, r0, sl, cr3 │ │ │ │ + mrrc2 0, 5, r0, lr, cr3 │ │ │ │ + mrrc2 0, 5, r0, lr, cr3 │ │ │ │ + mcr2 0, 5, r0, cr12, cr3, {2} │ │ │ │ + subs r1, #60 @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #22 │ │ │ │ + subs r1, #54 @ 0x36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #14 │ │ │ │ + subs r1, #46 @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #8 │ │ │ │ + subs r1, #40 @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #0 │ │ │ │ + subs r1, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #250 @ 0xfa │ │ │ │ + subs r1, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #244 @ 0xf4 │ │ │ │ + subs r1, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #232 @ 0xe8 │ │ │ │ + subs r1, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb980053 │ │ │ │ - @ instruction: 0xfb3c0053 │ │ │ │ + @ instruction: 0xfbb80053 │ │ │ │ + @ instruction: 0xfb5c0053 │ │ │ │ stmdb sp!, {r4, r5, r6, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #328] @ (3854c0 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r4, [pc, #328] @ (3854c4 ) │ │ │ │ @@ -379686,25 +379684,25 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ - bl 72f284 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72f2b4 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r2, [pc, #292] @ (3854d4 ) │ │ │ │ ldr r1, [pc, #292] @ (3854d8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ lsls r2, r2, #29 │ │ │ │ bmi.n 385402 │ │ │ │ ldr.w r2, [r0, #1140] @ 0x474 │ │ │ │ ldr.w r3, [r0, #1124] @ 0x464 │ │ │ │ @@ -379785,32 +379783,32 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ + strh r0, [r5, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, #180 @ 0xb4 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - adds r7, #200 @ 0xc8 │ │ │ │ + adds r7, #232 @ 0xe8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #32] │ │ │ │ + strh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str.w r0, [sl, #83] @ 0x53 │ │ │ │ - ldrsb.w r0, [r0, r3, lsl #1] │ │ │ │ + str??.w r0, [sl, #83] @ 0x53 │ │ │ │ + ldrsh.w r0, [r0, r3, lsl #1] │ │ │ │ subs r0, #82 @ 0x52 │ │ │ │ lsls r5, r4, #3 │ │ │ │ adds r7, #194 @ 0xc2 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr.w r0, [ip, #83] @ 0x53 │ │ │ │ - @ instruction: 0xfa060053 │ │ │ │ + ldr??.w r0, [ip, #83] @ 0x53 │ │ │ │ + @ instruction: 0xfa260053 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #300] @ (38562c ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r5, [pc, #300] @ (385630 ) │ │ │ │ @@ -379820,49 +379818,49 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #280] @ (385638 ) │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #1100] @ 0x44c │ │ │ │ blx 28b6d0 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #268] @ (38563c ) │ │ │ │ add r0, pc │ │ │ │ blx 28b6d0 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 385612 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r7, [pc, #248] @ (385640 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [pc, #248] @ (385644 ) │ │ │ │ ldr r6, [pc, #252] @ (385648 ) │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r7, pc │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add.w r5, r5, #340 @ 0x154 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #1104 @ 0x450 │ │ │ │ bl 339474 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w sl, [pc, #204] @ 38564c │ │ │ │ bl 383014 │ │ │ │ ldr r1, [pc, #200] @ (385650 ) │ │ │ │ @@ -379883,15 +379881,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 52be58 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 339524 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrd r0, r1, [fp, #120] @ 0x78 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add.w r2, sl, #528 @ 0x210 │ │ │ │ mov r1, r4 │ │ │ │ @@ -379900,15 +379898,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 52be58 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #928 @ 0x3a0 │ │ │ │ bl 339524 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28b99c │ │ │ │ mov r0, r8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -379917,32 +379915,32 @@ │ │ │ │ add.w r3, r5, #316 @ 0x13c │ │ │ │ ldr r1, [pc, #60] @ (385658 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1469 @ 0x5bd │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 385600 │ │ │ │ - @ instruction: 0xf7760053 │ │ │ │ - ldrb r4, [r7, #31] │ │ │ │ + @ instruction: 0xf7960053 │ │ │ │ + strh r4, [r3, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf7b40053 │ │ │ │ - @ instruction: 0xfa0c0053 │ │ │ │ - @ instruction: 0xfa100053 │ │ │ │ - b.n 385e24 │ │ │ │ + @ instruction: 0xf7d40053 │ │ │ │ + @ instruction: 0xfa2c0053 │ │ │ │ + @ instruction: 0xfa300053 │ │ │ │ + b.n 384e64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf74a0053 │ │ │ │ - b.n 384e54 │ │ │ │ + @ instruction: 0xf76a0053 │ │ │ │ + b.n 384e94 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r5, #4 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - vld1.8 @ instruction: 0xf9e60053 │ │ │ │ - vld4.16 {d0-d3}, [ip :64], r3 │ │ │ │ - @ instruction: 0xf76c0053 │ │ │ │ + @ instruction: 0xfa060053 │ │ │ │ + vst4.16 {d16-d19}, [ip :64], r3 │ │ │ │ + @ instruction: 0xf78c0053 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #536] @ (385888 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #536] @ (38588c ) │ │ │ │ @@ -379951,35 +379949,35 @@ │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #340 @ 0x154 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r7, [pc, #520] @ (385894 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #516] @ (385898 ) │ │ │ │ add r7, pc │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r6, #84 @ 0x54 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r6, #128 @ 0x80 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, sl, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, #120] @ 0x78 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r7, #136] @ 0x88 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -380019,27 +380017,27 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ b.n 385788 │ │ │ │ mov r3, r9 │ │ │ │ sub.w r0, r6, #760 @ 0x2f8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 735144 │ │ │ │ + bl 735174 │ │ │ │ ldr r2, [pc, #360] @ (3858a8 ) │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ sub.w r0, r6, #760 @ 0x2f8 │ │ │ │ cbz r1, 3857ac │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r4, fp │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (3858ac ) │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r7 │ │ │ │ bl 3397d4 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cbz r1, 3857ac │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -380053,15 +380051,15 @@ │ │ │ │ cmp r2, fp │ │ │ │ ble.n 3857c2 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ sub.w r0, r6, #760 @ 0x2f8 │ │ │ │ ldrb.w r4, [r8, #108] @ 0x6c │ │ │ │ - bl 735c14 │ │ │ │ + bl 735c44 │ │ │ │ ldr r1, [pc, #276] @ (3858b0 ) │ │ │ │ mov r2, fp │ │ │ │ cmp r4, fp │ │ │ │ ite le │ │ │ │ movle r4, #5 │ │ │ │ movgt r4, #1 │ │ │ │ add r1, pc │ │ │ │ @@ -380139,44 +380137,44 @@ │ │ │ │ ldr r1, [pc, #88] @ (3858c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1293 @ 0x50d │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3857ac │ │ │ │ nop │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r5, #26] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 385e14 │ │ │ │ + b.n 385e54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 385e44 │ │ │ │ + b.n 385e84 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf5ea0053 │ │ │ │ - addw r0, r2, #2131 @ 0x853 │ │ │ │ + addw r0, sl, #2131 @ 0x853 │ │ │ │ + @ instruction: 0xf6220053 │ │ │ │ movs r3, #174 @ 0xae │ │ │ │ lsls r3, r2, #3 │ │ │ │ - ldrb r0, [r5, #23] │ │ │ │ + ldrb r0, [r1, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r7, #90 @ 0x5a │ │ │ │ + cmp r7, #122 @ 0x7a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 385ca4 │ │ │ │ + b.n 385ce4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 385cb8 │ │ │ │ + b.n 385cf8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7e20053 │ │ │ │ - @ instruction: 0xf7a60053 │ │ │ │ + strb.w r0, [r2, r3, lsl #1] │ │ │ │ + @ instruction: 0xf7c60053 │ │ │ │ movs r2, #78 @ 0x4e │ │ │ │ lsls r3, r2, #3 │ │ │ │ - @ instruction: 0xf7420053 │ │ │ │ - ldrb r4, [r2, #18] │ │ │ │ + @ instruction: 0xf7620053 │ │ │ │ + ldrb r4, [r6, #18] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf7360053 │ │ │ │ - adds.w r0, r2, #13828096 @ 0xd30000 │ │ │ │ + @ instruction: 0xf7560053 │ │ │ │ + @ instruction: 0xf5320053 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r2, [pc, #1052] @ 385d00 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -380198,25 +380196,25 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ orr.w r3, r3, #7340032 @ 0x700000 │ │ │ │ str.w r3, [r0, #1128] @ 0x468 │ │ │ │ movs r3, #4 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #992] @ (385d0c ) │ │ │ │ ldr r2, [pc, #992] @ (385d10 ) │ │ │ │ ldr r1, [pc, #996] @ (385d14 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r1, [r4, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #51] @ 0x33 │ │ │ │ ldr.w r3, [r1, #928] @ 0x3a0 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ itete eq │ │ │ │ @@ -380310,24 +380308,24 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ lsls r0, r2, #22 │ │ │ │ bpl.w 385c22 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 385c14 │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [pc, #676] @ (385d20 ) │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #672] @ (385d24 ) │ │ │ │ ldr r1, [pc, #676] @ (385d28 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r3, [r0, #145] @ 0x91 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 385cde │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ add.w r5, r4, #1264 @ 0x4f0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ lsls r2, r3, #29 │ │ │ │ @@ -380422,15 +380420,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #352] @ (385d34 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #352] @ (385d38 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3859c2 │ │ │ │ ldr.w r0, [r4, #1096] @ 0x448 │ │ │ │ bl 3836d0 │ │ │ │ ldr.w r3, [r5, #1108] @ 0x454 │ │ │ │ b.n 385a06 │ │ │ │ ldr.w r3, [r4, #1160] @ 0x488 │ │ │ │ bic.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ @@ -380473,29 +380471,29 @@ │ │ │ │ ldr.w r3, [fp, #1108] @ 0x454 │ │ │ │ ldr r1, [pc, #208] @ (385d3c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #204] @ (385d40 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 385b0c │ │ │ │ ldr r3, [pc, #176] @ (385d30 ) │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 3859e4 │ │ │ │ ldr r1, [pc, #180] @ (385d44 ) │ │ │ │ ldr r0, [pc, #180] @ (385d48 ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r5, #-8] │ │ │ │ add.w r1, r1, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3859e4 │ │ │ │ ldr r2, [pc, #132] @ (385d2c ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 385c42 │ │ │ │ ldr r2, [pc, #124] @ (385d30 ) │ │ │ │ @@ -380507,15 +380505,15 @@ │ │ │ │ uxtb r3, r3 │ │ │ │ ldr r0, [pc, #140] @ (385d50 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ add r0, pc │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r0, [sp, #51] @ 0x33 │ │ │ │ ldr.w r3, [r5, #1108] @ 0x454 │ │ │ │ b.n 385c42 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ (385d54 ) │ │ │ │ add.w r3, r5, #376 @ 0x178 │ │ │ │ ldr r0, [pc, #112] @ (385d58 ) │ │ │ │ @@ -380531,43 +380529,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldrb r4, [r2, #15] │ │ │ │ + ldrb r4, [r6, #15] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sbfx r0, r8, #1, #20 │ │ │ │ - bfi r0, r6, #1, #19 │ │ │ │ + bfi r0, r8, #1, #19 │ │ │ │ + usat r0, #19, r6, lsl #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldrb r0, [r0, #10] │ │ │ │ + ldrb r0, [r4, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf1f20053 │ │ │ │ - addw r0, lr, #83 @ 0x53 │ │ │ │ + @ instruction: 0xf2120053 │ │ │ │ + @ instruction: 0xf22e0053 │ │ │ │ movs r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #42] @ 0x2a │ │ │ │ + ldrh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - and.w r0, r2, #13828096 @ 0xd30000 │ │ │ │ - strh r6, [r6, #50] @ 0x32 │ │ │ │ + bic.w r0, r2, #13828096 @ 0xd30000 │ │ │ │ + strh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bfi r0, r8, #1, #19 │ │ │ │ - ldrb r2, [r6, #1] │ │ │ │ + usat r0, #19, r8, lsl #1 │ │ │ │ + ldrb r2, [r2, #2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bfi r0, ip, #1, #19 │ │ │ │ - @ instruction: 0xf35e0053 │ │ │ │ - @ instruction: 0xf3160053 │ │ │ │ - @ instruction: 0xf0a20053 │ │ │ │ - @ instruction: 0xf0b40053 │ │ │ │ + usat r0, #19, ip, lsl #1 │ │ │ │ + @ instruction: 0xf37e0053 │ │ │ │ + @ instruction: 0xf3360053 │ │ │ │ + @ instruction: 0xf0c20053 │ │ │ │ + @ instruction: 0xf0d40053 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #440] @ (385f28 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #440] @ (385f2c ) │ │ │ │ @@ -380578,26 +380576,26 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #436] @ (385f34 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ - bl 72f284 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72f2b4 │ │ │ │ ldr r2, [pc, #420] @ (385f38 ) │ │ │ │ ldr r1, [pc, #420] @ (385f3c ) │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ mov r8, r2 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bmi.n 385e0a │ │ │ │ cmp r6, #2 │ │ │ │ beq.n 385e22 │ │ │ │ @@ -380661,21 +380659,21 @@ │ │ │ │ strpl.w r3, [r4, #1128] @ 0x468 │ │ │ │ b.n 385dee │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ orr.w r3, r3, #65536 @ 0x10000 │ │ │ │ orr.w r3, r3, #148 @ 0x94 │ │ │ │ str.w r3, [r4, #1144] @ 0x478 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #184] @ (385f44 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 385df4 │ │ │ │ ldr.w r1, [r4, #752] @ 0x2f0 │ │ │ │ movs r5, #1 │ │ │ │ ldrb.w r2, [r4, #1100] @ 0x44c │ │ │ │ @@ -380683,15 +380681,15 @@ │ │ │ │ ldr.w r3, [r1, #924] @ 0x39c │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr r3, [r6, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 385df4 │ │ │ │ ldr.w r3, [r4, #1148] @ 0x47c │ │ │ │ lsls r6, r3, #22 │ │ │ │ bpl.n 385f10 │ │ │ │ ldrh.w r3, [r4, #1154] @ 0x482 │ │ │ │ ldr.w r1, [r4, #1184] @ 0x4a0 │ │ │ │ ldr.w r2, [r4, #1168] @ 0x490 │ │ │ │ @@ -380705,41 +380703,41 @@ │ │ │ │ str.w r3, [r4, #1192] @ 0x4a8 │ │ │ │ bl 383790 │ │ │ │ b.n 385df4 │ │ │ │ ldr r0, [pc, #68] @ (385f48 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r1, r5, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 385e1c │ │ │ │ ldr r3, [pc, #44] @ (385f40 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 385e1c │ │ │ │ ldr r0, [pc, #48] @ (385f4c ) │ │ │ │ add.w r1, r5, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 385e1c │ │ │ │ - strb r0, [r2, #30] │ │ │ │ + strb r0, [r6, #30] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r5, #212 @ 0xd4 │ │ │ │ + cmp r5, #244 @ 0xf4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r6, #8] │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r6, #184 @ 0xb8 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - mcr 0, 7, r0, cr0, cr3, {2} │ │ │ │ - vqadd.s32 q0, q2, │ │ │ │ + vqadd.s8 q0, q0, │ │ │ │ + vqadd.s8 q8, q2, │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 0, r0, cr12, cr3, {2} │ │ │ │ - adcs.w r0, r0, #83 @ 0x53 │ │ │ │ - adds.w r0, r0, #83 @ 0x53 │ │ │ │ + mcr 0, 1, r0, cr12, cr3, {2} │ │ │ │ + sbcs.w r0, r0, #83 @ 0x53 │ │ │ │ + @ instruction: 0xf1300053 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r2, [pc, #2264] @ 38683c │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr.w r3, [pc, #2264] @ 386840 │ │ │ │ @@ -380762,23 +380760,23 @@ │ │ │ │ movne.w fp, #5 │ │ │ │ moveq.w fp, #4 │ │ │ │ movne r5, #6 │ │ │ │ moveq r5, #5 │ │ │ │ ite ne │ │ │ │ movne r7, #21 │ │ │ │ moveq r7, #10 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w r2, [pc, #2204] @ 38684c │ │ │ │ ldr.w r1, [pc, #2204] @ 386850 │ │ │ │ add.w r3, sl, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ add.w r2, r4, r3, lsl #2 │ │ │ │ ldr.w r2, [r2, #1128] @ 0x468 │ │ │ │ tst.w r2, #960 @ 0x3c0 │ │ │ │ beq.n 385fee │ │ │ │ @@ -380869,25 +380867,25 @@ │ │ │ │ tst.w r3, #4194304 @ 0x400000 │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ ite ne │ │ │ │ movne.w r2, #5242880 @ 0x500000 │ │ │ │ moveq.w r2, #4718592 @ 0x480000 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1128] @ 0x468 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w r3, [pc, #1872] @ 386860 │ │ │ │ ldr.w r2, [pc, #1872] @ 386864 │ │ │ │ ldr.w r1, [pc, #1872] @ 386868 │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ lsls r1, r3, #29 │ │ │ │ itt pl │ │ │ │ movpl r2, #8 │ │ │ │ ldrpl.w r3, [r4, #1128] @ 0x468 │ │ │ │ bmi.w 3863da │ │ │ │ @@ -380952,15 +380950,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 386836 │ │ │ │ ldr.w r0, [pc, #1640] @ 386870 │ │ │ │ add.w r1, sl, #464 @ 0x1d0 │ │ │ │ add r0, pc │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r3, [r0, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ b.n 386152 │ │ │ │ ldr.w r2, [r4, #1116] @ 0x45c │ │ │ │ lsls r0, r2, #9 │ │ │ │ @@ -381003,25 +381001,25 @@ │ │ │ │ bicmi.w r3, r3, #7864320 @ 0x780000 │ │ │ │ bicpl.w r3, r3, #7864320 @ 0x780000 │ │ │ │ itete mi │ │ │ │ orrmi.w r3, r3, #6291456 @ 0x600000 │ │ │ │ orrpl.w r3, r3, #6291456 @ 0x600000 │ │ │ │ strmi.w r3, [r4, #1116] @ 0x45c │ │ │ │ strpl.w r3, [r4, #1128] @ 0x468 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w r3, [pc, #1452] @ 386874 │ │ │ │ ldr.w r2, [pc, #1452] @ 386878 │ │ │ │ ldr.w r1, [pc, #1452] @ 38687c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ itete eq │ │ │ │ moveq r2, #5 │ │ │ │ @@ -381075,15 +381073,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [pc, #1284] @ 386884 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1284] @ 386888 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r1, [fp, r9] │ │ │ │ b.n 386332 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3864a4 │ │ │ │ ldr.w r3, [r4, #1116] @ 0x45c │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ orr.w r3, r3, #4194304 @ 0x400000 │ │ │ │ @@ -381164,15 +381162,15 @@ │ │ │ │ ldr.w r3, [r7, #1108] @ 0x454 │ │ │ │ ldr r0, [pc, #1020] @ (38688c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [pc, #1016] @ (386890 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r1, [sp, #51] @ 0x33 │ │ │ │ b.n 386422 │ │ │ │ ldr.w r3, [r4, #1128] @ 0x468 │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ orr.w r3, r3, #4194304 @ 0x400000 │ │ │ │ str.w r3, [r4, #1128] @ 0x468 │ │ │ │ ldr.w r3, [r5, #1108] @ 0x454 │ │ │ │ @@ -381354,15 +381352,15 @@ │ │ │ │ str.w r1, [r2, #1108] @ 0x454 │ │ │ │ b.n 386612 │ │ │ │ ldr r1, [pc, #480] @ (3868c0 ) │ │ │ │ ldr r0, [pc, #484] @ (3868c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #488 @ 0x1e8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ b.n 386050 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 386750 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3867ba │ │ │ │ lsls r3, r0, #23 │ │ │ │ @@ -381432,15 +381430,15 @@ │ │ │ │ ldr r0, [pc, #368] @ (3868fc ) │ │ │ │ ldr r1, [pc, #368] @ (386900 ) │ │ │ │ uxtb r3, r3 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #1 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r7, #1108] @ 0x454 │ │ │ │ b.n 3866bc │ │ │ │ ldr r3, [pc, #352] @ (386904 ) │ │ │ │ ldr r2, [pc, #352] @ (386908 ) │ │ │ │ ldr.w r9, [pc, #356] @ 38690c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -381475,15 +381473,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r2, #1108] @ 0x454 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r2, #1108] @ 0x454 │ │ │ │ mov r2, sl │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 386590 │ │ │ │ ldr.w r3, [r2, #1108] @ 0x454 │ │ │ │ bic.w r3, r3, #256 @ 0x100 │ │ │ │ str.w r3, [r2, #1108] @ 0x454 │ │ │ │ b.n 38667e │ │ │ │ ldr r1, [pc, #268] @ (386920 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -381505,102 +381503,102 @@ │ │ │ │ b.n 386536 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #208 @ 0xd0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #22] │ │ │ │ + strb r6, [r4, #22] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #188 @ 0xbc │ │ │ │ lsls r5, r4, #3 │ │ │ │ - stcl 0, cr0, [r4], {83} @ 0x53 │ │ │ │ - stcl 0, cr0, [r0], #332 @ 0x14c │ │ │ │ + stcl 0, cr0, [r4], #332 @ 0x14c │ │ │ │ + stc 0, cr0, [r0, #-332] @ 0xfffffeb4 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #134 @ 0x86 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - strb r4, [r5, #15] │ │ │ │ + strb r4, [r1, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sbc.w r0, r0, r3, lsr #1 │ │ │ │ - sbcs.w r0, lr, r3, lsr #1 │ │ │ │ + @ instruction: 0xeb800053 │ │ │ │ + @ instruction: 0xeb9e0053 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - mcr 0, 5, r0, cr2, cr3, {2} │ │ │ │ - strb r2, [r6, #8] │ │ │ │ + mcr 0, 6, r0, cr2, cr3, {2} │ │ │ │ + strb r2, [r2, #9] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xe9a80053 │ │ │ │ - strd r0, r0, [r4, #332] @ 0x14c │ │ │ │ + strd r0, r0, [r8, #332] @ 0x14c │ │ │ │ + strd r0, r0, [r4, #332]! @ 0x14c │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #44] @ 0x2c │ │ │ │ + strh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldc 0, cr0, [r4, #332] @ 0x14c │ │ │ │ - stc 0, cr0, [r6], {83} @ 0x53 │ │ │ │ - ldrb r0, [r2, #25] │ │ │ │ + ldc 0, cr0, [r4, #332]! @ 0x14c │ │ │ │ + stc 0, cr0, [r6], #332 @ 0x14c │ │ │ │ + ldrb r0, [r6, #25] │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r2, r3, lsr #1 │ │ │ │ - movs r6, #146 @ 0x92 │ │ │ │ + @ instruction: 0xeb820053 │ │ │ │ + movs r6, #178 @ 0xb2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adc.w r0, lr, r3, lsr #1 │ │ │ │ - adcs.w r0, r4, r3, lsr #1 │ │ │ │ - adcs.w r0, r8, r3, lsr #1 │ │ │ │ - adcs.w r0, r4, r3, lsr #1 │ │ │ │ - adc.w r0, ip, r3, lsr #1 │ │ │ │ - adc.w r0, r6, r3, lsr #1 │ │ │ │ - stmdb r0, {r0, r1, r4, r6} │ │ │ │ - adcs.w r0, r2, r3, lsr #1 │ │ │ │ - ldr r4, [r4, #96] @ 0x60 │ │ │ │ + sbc.w r0, lr, r3, lsr #1 │ │ │ │ + sbcs.w r0, r4, r3, lsr #1 │ │ │ │ + sbcs.w r0, r8, r3, lsr #1 │ │ │ │ + sbcs.w r0, r4, r3, lsr #1 │ │ │ │ + sbc.w r0, ip, r3, lsr #1 │ │ │ │ + sbc.w r0, r6, r3, lsr #1 │ │ │ │ + stmdb r0!, {r0, r1, r4, r6} │ │ │ │ + sbcs.w r0, r2, r3, lsr #1 │ │ │ │ + ldr r4, [r0, #100] @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - orn r0, r6, r3, lsr #1 │ │ │ │ - movs r4, #172 @ 0xac │ │ │ │ + eor.w r0, r6, r3, lsr #1 │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #160 @ 0xa0 │ │ │ │ + movs r4, #192 @ 0xc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #154 @ 0x9a │ │ │ │ + movs r4, #186 @ 0xba │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #146 @ 0x92 │ │ │ │ + movs r4, #178 @ 0xb2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #138 @ 0x8a │ │ │ │ + movs r4, #170 @ 0xaa │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #130 @ 0x82 │ │ │ │ + movs r4, #162 @ 0xa2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #120 @ 0x78 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strd r0, r0, [sl, #-332] @ 0x14c │ │ │ │ - strd r0, r0, [ip, #-332] @ 0x14c │ │ │ │ - movs r4, #104 @ 0x68 │ │ │ │ + strd r0, r0, [sl, #-332]! @ 0x14c │ │ │ │ + strd r0, r0, [ip, #-332]! @ 0x14c │ │ │ │ + movs r4, #136 @ 0x88 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #84 @ 0x54 │ │ │ │ + movs r4, #116 @ 0x74 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #74 @ 0x4a │ │ │ │ + movs r4, #106 @ 0x6a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmdb r4!, {r0, r1, r4, r6} │ │ │ │ - @ instruction: 0xe98c0053 │ │ │ │ - ldmia.w r4, {r0, r1, r4, r6} │ │ │ │ - @ instruction: 0xe8d60053 │ │ │ │ - strd r0, r0, [r4], #332 @ 0x14c │ │ │ │ - movs r4, #4 │ │ │ │ + strd r0, r0, [r4, #-332] @ 0x14c │ │ │ │ + @ instruction: 0xe9ac0053 │ │ │ │ + ldmia.w r4!, {r0, r1, r4, r6} │ │ │ │ + ldrd r0, r0, [r6], #332 @ 0x14c │ │ │ │ + stmdb r4, {r0, r1, r4, r6} │ │ │ │ + movs r4, #36 @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xe8c20053 │ │ │ │ - movs r3, #240 @ 0xf0 │ │ │ │ + strd r0, r0, [r2], #332 @ 0x14c │ │ │ │ + movs r4, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia.w r0!, {r0, r1, r4, r6} │ │ │ │ - ldrd r0, r0, [r4], #332 @ 0x14c │ │ │ │ - movs r3, #156 @ 0x9c │ │ │ │ + @ instruction: 0xe8d00053 │ │ │ │ + ldmdb r4, {r0, r1, r4, r6} │ │ │ │ + movs r3, #188 @ 0xbc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strd r0, r0, [r4], #-332 @ 0x14c │ │ │ │ - movs r3, #138 @ 0x8a │ │ │ │ + stmia.w r4, {r0, r1, r4, r6} │ │ │ │ + movs r3, #170 @ 0xaa │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strex r0, r0, [ip, #332] @ 0x14c │ │ │ │ - @ instruction: 0xe8500053 │ │ │ │ + strd r0, r0, [ip], #-332 @ 0x14c │ │ │ │ + ldrd r0, r0, [r0], #-332 @ 0x14c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -381609,25 +381607,25 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, sl, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r3, #29 │ │ │ │ bpl.n 3869cc │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w r3, [pc, #2328] @ 387284 │ │ │ │ ldr.w r2, [pc, #2328] @ 387288 │ │ │ │ ldr.w r1, [pc, #2328] @ 38728c │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [pc, #2312] @ 387290 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 386cdc │ │ │ │ cmp r6, #109 @ 0x6d │ │ │ │ @@ -381643,26 +381641,26 @@ │ │ │ │ ldr.w r0, [pc, #2276] @ 38729c │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #516 @ 0x204 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ - bl 7333e0 │ │ │ │ + b.w 8845f4 │ │ │ │ + bl 733410 │ │ │ │ ldr.w r3, [pc, #2252] @ 3872a0 │ │ │ │ ldr.w r2, [pc, #2252] @ 3872a4 │ │ │ │ ldr.w r1, [pc, #2252] @ 3872a8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [pc, #2208] @ 387290 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 386ca0 │ │ │ │ cmp r6, #41 @ 0x29 │ │ │ │ @@ -381894,15 +381892,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1512] @ 3872b8 │ │ │ │ ldrb.w r1, [r5, #1100] @ 0x44c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3869fc │ │ │ │ ldr.w r3, [pc, #1492] @ 3872b4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 386996 │ │ │ │ ldr.w r3, [pc, #1448] @ 387294 │ │ │ │ @@ -381914,15 +381912,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1456] @ 3872bc │ │ │ │ ldrb.w r1, [r5, #1100] @ 0x44c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 386996 │ │ │ │ tst.w r8, #2 │ │ │ │ bne.w 387110 │ │ │ │ movw r3, #50175 @ 0xc3ff │ │ │ │ movt r3, #113 @ 0x71 │ │ │ │ and.w r3, r8, r3 │ │ │ │ str.w r3, [r5, #1108] @ 0x454 │ │ │ │ @@ -381951,15 +381949,15 @@ │ │ │ │ ldr.w r1, [pc, #1360] @ 3872c0 │ │ │ │ ldr.w r0, [pc, #1360] @ 3872c4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #572 @ 0x23c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldrb.w r3, [fp, #145] @ 0x91 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 386d30 │ │ │ │ ldr.w r3, [pc, #1280] @ 387294 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -382002,15 +382000,15 @@ │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r3, [r5, #1128] @ 0x468 │ │ │ │ tst.w r3, #24 │ │ │ │ beq.w 38716c │ │ │ │ mov r0, r5 │ │ │ │ bl 3858cc │ │ │ │ b.n 386dd4 │ │ │ │ ubfx r3, r8, #0, #15 │ │ │ │ @@ -382167,15 +382165,15 @@ │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 386d30 │ │ │ │ ldr.w r3, [r5, #1132] @ 0x46c │ │ │ │ tst.w r3, #24 │ │ │ │ bne.w 386e32 │ │ │ │ b.n 386d30 │ │ │ │ movw r3, #61567 @ 0xf07f │ │ │ │ @@ -382202,15 +382200,15 @@ │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 386dd4 │ │ │ │ str.w r8, [r5, #1140] @ 0x474 │ │ │ │ b.n 386d30 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 386d30 │ │ │ │ ldrb.w r3, [r5, #1100] @ 0x44c │ │ │ │ movs r2, #1 │ │ │ │ @@ -382221,15 +382219,15 @@ │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r3, [pc, #440] @ (387294 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 386d30 │ │ │ │ ldr r1, [pc, #512] @ (3872e8 ) │ │ │ │ ldr r0, [pc, #512] @ (3872ec ) │ │ │ │ @@ -382309,27 +382307,27 @@ │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r0, [r5, #752] @ 0x2f0 │ │ │ │ ldr r4, [pc, #288] @ (387300 ) │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #288] @ (387304 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #288] @ (387308 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [r5, #1144] @ 0x478 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 386d30 │ │ │ │ ldr.w r1, [r5, #752] @ 0x2f0 │ │ │ │ movs r4, #1 │ │ │ │ ldrb.w r2, [r5, #1100] @ 0x44c │ │ │ │ @@ -382373,112 +382371,112 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #228 @ 0xe4 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r6, [r1, #56] @ 0x38 │ │ │ │ + ldr r6, [r5, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 387890 │ │ │ │ + b.n 3878d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3878cc │ │ │ │ + b.n 38790c │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #52] @ 0x34 │ │ │ │ + ldr r2, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - svc 164 @ 0xa4 │ │ │ │ + svc 196 @ 0xc4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r1, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3877e0 │ │ │ │ + b.n 387820 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 38781c │ │ │ │ + b.n 38785c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r4, #44] @ 0x2c │ │ │ │ + ldr r6, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - svc 64 @ 0x40 │ │ │ │ + svc 96 @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ mvns r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 386bcc │ │ │ │ + b.n 386c0c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 386b58 │ │ │ │ + b.n 386b98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r1, #120] @ 0x78 │ │ │ │ + str r6, [r5, #120] @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 386cb8 │ │ │ │ + b.n 386cf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r4, #116] @ 0x74 │ │ │ │ + str r0, [r0, #120] @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3873cc │ │ │ │ + b.n 38740c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r6, #100] @ 0x64 │ │ │ │ + str r4, [r2, #104] @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 387a2c │ │ │ │ + b.n 387a6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r5, #92] @ 0x5c │ │ │ │ + str r6, [r1, #96] @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3878d0 │ │ │ │ + b.n 387910 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r2, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - udf #80 @ 0x50 │ │ │ │ + udf #112 @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ + str r2, [r7, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bgt.n 3872b0 │ │ │ │ + ble.n 3872f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r7, #60] @ 0x3c │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 387418 │ │ │ │ + b.n 387458 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r5, #56] @ 0x38 │ │ │ │ + str r0, [r1, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 387374 │ │ │ │ + b.n 3873b4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ + str r4, [r7, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bge.n 38722c │ │ │ │ + bge.n 38726c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 387268 │ │ │ │ + bge.n 3872a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r0, #44] @ 0x2c │ │ │ │ + str r4, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - svc 118 @ 0x76 │ │ │ │ + svc 150 @ 0x96 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r2, #40] @ 0x28 │ │ │ │ + str r4, [r6, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - blt.n 387350 │ │ │ │ + blt.n 387390 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - svc 100 @ 0x64 │ │ │ │ + svc 132 @ 0x84 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00387320 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #84] @ (387390 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r2, [pc, #84] @ (387394 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (387398 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 38737a │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r4 │ │ │ │ ble.n 38737a │ │ │ │ mov.w r3, #1264 @ 0x4f0 │ │ │ │ movw r2, #4248 @ 0x1098 │ │ │ │ @@ -382496,20 +382494,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r6, [r0, #28] │ │ │ │ + str r6, [r4, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bls.n 387404 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ bls.n 387444 │ │ │ │ lsls r3, r2, #1 │ │ │ │ + bls.n 387484 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #76] @ (3873f8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ (3873fc ) │ │ │ │ @@ -382538,28 +382536,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (387408 ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (38740c ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3873ba │ │ │ │ nop │ │ │ │ adds r2, r1, r2 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #6 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - svc 46 @ 0x2e │ │ │ │ + svc 78 @ 0x4e │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 387474 │ │ │ │ mov r4, r0 │ │ │ │ @@ -382590,31 +382588,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 387436 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (387484 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 387436 │ │ │ │ adds r4, r2, r0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - udf #208 @ 0xd0 │ │ │ │ + udf #240 @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (387494 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ nop │ │ │ │ lsrs r2, r5, #3 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -382623,15 +382621,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (3874e8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (3874ec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #44] @ (3874f0 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -382639,21 +382637,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r0, r4, #26 │ │ │ │ + asrs r0, r0, #27 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r7, #44] @ 0x2c │ │ │ │ + str r6, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #164 @ 0xa4 │ │ │ │ + udf #196 @ 0xc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (38756c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -382662,26 +382660,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (387574 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #88] @ (387578 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (38757c ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #72] @ (387580 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 383014 │ │ │ │ ldr r1, [pc, #64] @ (387584 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -382693,25 +382691,25 @@ │ │ │ │ bl 32b598 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32b6bc │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r2, r0, #25 │ │ │ │ + asrs r2, r4, #25 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #94 @ 0x5e │ │ │ │ + udf #126 @ 0x7e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #114 @ 0x72 │ │ │ │ + udf #146 @ 0x92 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldcl 0, cr0, [r0, #-332]! @ 0xfffffeb4 │ │ │ │ + ldc 0, cr0, [r0, #332] @ 0x14c │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 00387588 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -382944,15 +382942,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3876d4 │ │ │ │ ldr r0, [pc, #116] @ (387824 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 3876d4 │ │ │ │ ldr r2, [pc, #100] @ (387828 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -382963,15 +382961,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3876ec │ │ │ │ ldr r0, [pc, #84] @ (38782c ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 3876ec │ │ │ │ ldr r2, [pc, #68] @ (387830 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -382981,36 +382979,36 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 387754 │ │ │ │ ldr r0, [pc, #52] @ (387834 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 387754 │ │ │ │ blx 28d8f0 │ │ │ │ asrs r6, r3, #26 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #448] @ (3879e0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3878a4 │ │ │ │ + bgt.n 3878e4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 387814 │ │ │ │ + bgt.n 387854 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 387784 │ │ │ │ + blt.n 3877c4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -383025,29 +383023,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ │ │ │ │ 0038787c : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (387898 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ lsls r6, r4, #21 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -383055,30 +383053,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (3878e0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (3878e4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #32] @ (3878e8 ) │ │ │ │ ldr r1, [pc, #36] @ (3878ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f5ec │ │ │ │ + b.w 72f61c │ │ │ │ nop │ │ │ │ - ldrsh r2, [r1, r3] │ │ │ │ + ldrsh r2, [r5, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r3, #10 │ │ │ │ + asrs r4, r7, #10 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r2, [r7, r3] │ │ │ │ + ldrsh r2, [r3, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r0, r6, #20 │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsls r5, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -383092,35 +383090,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #164] @ (3879bc ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #160] @ (3879c0 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #140] @ (3879c4 ) │ │ │ │ ldr r1, [pc, #140] @ (3879c8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #88] @ 3879a8 │ │ │ │ ldr r2, [pc, #120] @ (3879cc ) │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -383149,65 +383147,65 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r6, r1] │ │ │ │ + ldrsh r6, [r2, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r0, #9 │ │ │ │ + asrs r4, r4, #9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r4, [r4, r2] │ │ │ │ + ldrsh r4, [r0, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 387a48 │ │ │ │ + bgt.n 387a88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 387a04 │ │ │ │ + bgt.n 387a44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ittt │ │ │ │ - lsl r2, r2, #1 │ │ │ │ - stmia r0!, {r2, r4} │ │ │ │ - lsl r2, r2, #1 │ │ │ │ + stmia r0!, {r1, r2, r3, r4} │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + stmia r0!, {r2, r4, r5} │ │ │ │ + lsls r2, r2, #1 │ │ │ │ lsls r0, r4, #18 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - stmdb sl!, {r0, r1, r4, r6} │ │ │ │ + strd r0, r0, [sl, #-332] @ 0x14c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 387a28 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #64] @ (387a2c ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #64] @ (387a30 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #65535 @ 0xffff │ │ │ │ strh.w r2, [r0, #932] @ 0x3a4 │ │ │ │ str.w r3, [r0, #928] @ 0x3a0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, r6] │ │ │ │ + ldrb r2, [r6, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - blt.n 387ae0 │ │ │ │ + blt.n 387b20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 387b10 │ │ │ │ + blt.n 387950 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r0, #929] @ 0x3a1 │ │ │ │ @@ -383236,15 +383234,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb.w r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ cmp r2, #17 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 387ac0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -383346,15 +383344,15 @@ │ │ │ │ ldrb.w r0, [r2, #928] @ 0x3a0 │ │ │ │ tst.w r0, #32 │ │ │ │ beq.n 387b4c │ │ │ │ orr.w ip, r0, #16 │ │ │ │ ldr.w r0, [r2, #924] @ 0x39c │ │ │ │ strb.w ip, [r2, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 387b4c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -383487,15 +383485,15 @@ │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.w 387bfa │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ bic.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #928] @ 0x3a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r0, [r3, #928] @ 0x3a0 │ │ │ │ ldrb.w r2, [r3, #929] @ 0x3a1 │ │ │ │ lsls r1, r0, #26 │ │ │ │ bpl.n 387e14 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ tst.w r2, #32 │ │ │ │ @@ -383524,15 +383522,15 @@ │ │ │ │ mov r1, ip │ │ │ │ bic.w r2, r2, #32 │ │ │ │ mov.w lr, #1 │ │ │ │ strb.w r2, [r3, #929] @ 0x3a1 │ │ │ │ strb.w lr, [r3, #933] @ 0x3a5 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 383254 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #928] @ 0x3a0 │ │ │ │ lsls r1, r2, #27 │ │ │ │ ittt pl │ │ │ │ ldrbpl.w r2, [r3, #929] @ 0x3a1 │ │ │ │ @@ -383556,25 +383554,25 @@ │ │ │ │ strb.w r0, [r3, #931] @ 0x3a3 │ │ │ │ lsls r1, r2, #26 │ │ │ │ bpl.w 387bfa │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #928] @ 0x3a0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 387d2a │ │ │ │ orr.w r2, r0, #16 │ │ │ │ b.n 387d38 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (387e70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ movs r2, r6 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -383582,23 +383580,23 @@ │ │ │ │ ldr r2, [pc, #72] @ (387ed4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (387ed8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #60] @ (387edc ) │ │ │ │ ldr r1, [pc, #64] @ (387ee0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #48] @ (387ee4 ) │ │ │ │ ldr r3, [pc, #52] @ (387ee8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ @@ -383606,26 +383604,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r4, r4] │ │ │ │ + ldr r6, [r0, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r0, #19 │ │ │ │ + lsrs r4, r4, #19 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r4, r4] │ │ │ │ + ldr r2, [r0, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ vshr.u64 q8, q1, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 387ecc │ │ │ │ + bvc.n 387f0c │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 387f58 │ │ │ │ sub sp, #20 │ │ │ │ @@ -383633,15 +383631,15 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #88] @ (387f60 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrh.w r2, [r0, #928] @ 0x3a0 │ │ │ │ mov r3, r0 │ │ │ │ cmp.w r2, #65280 @ 0xff00 │ │ │ │ beq.n 387f30 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 383254 │ │ │ │ @@ -383656,19 +383654,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r5, r2] │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bvs.n 387ec8 │ │ │ │ + bvs.n 387f08 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 387ef8 │ │ │ │ + bvs.n 387f38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #152] @ (388010 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -383678,15 +383676,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #116] @ 388008 │ │ │ │ ldr r2, [pc, #132] @ (38801c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -383700,23 +383698,23 @@ │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 339524 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ bl 339474 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 383014 │ │ │ │ str.w r0, [r5, #920] @ 0x398 │ │ │ │ add sp, #24 │ │ │ │ @@ -383727,24 +383725,24 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 3880c8 │ │ │ │ + bvs.n 388108 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r6, r0] │ │ │ │ + ldr r4, [r2, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bvs.n 388084 │ │ │ │ + bvs.n 3880c4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ mrc2 0, 7, r0, cr14, cr2, {6} │ │ │ │ - cbnz r4, 38804c │ │ │ │ + cbnz r4, 388054 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r0, 38804a │ │ │ │ + cbnz r0, 388052 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #756] @ (38832c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -383756,15 +383754,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #748] @ (388334 ) │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #748] @ (388338 ) │ │ │ │ mov r7, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r5, #17 │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ sbcs.w r2, r6, #0 │ │ │ │ bcc.n 3880b2 │ │ │ │ ldr r2, [pc, #728] @ (38833c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -383777,15 +383775,15 @@ │ │ │ │ ldr r1, [pc, #720] @ (388348 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r0, #24] │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 388104 │ │ │ │ tbh [pc, r5, lsl #1] │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r2, r7 │ │ │ │ movs r2, r7 │ │ │ │ @@ -383873,15 +383871,15 @@ │ │ │ │ ldr r2, [pc, #496] @ (38835c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #464] @ (388350 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [pc, #476] @ (388360 ) │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, r0] │ │ │ │ @@ -383900,29 +383898,29 @@ │ │ │ │ bpl.n 388116 │ │ │ │ ldr r0, [pc, #448] @ (388368 ) │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 388116 │ │ │ │ ldrh.w r2, [r0, #934] @ 0x3a6 │ │ │ │ ldr r3, [pc, #428] @ (38836c ) │ │ │ │ ldr r1, [pc, #428] @ (388370 ) │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #428] @ (388374 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #412] @ (388378 ) │ │ │ │ mov r3, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ b.n 38810c │ │ │ │ ldrh.w r2, [r0, #932] @ 0x3a4 │ │ │ │ @@ -383932,15 +383930,15 @@ │ │ │ │ ldr r2, [pc, #404] @ (388384 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #388] @ (388388 ) │ │ │ │ mov r3, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ b.n 38810c │ │ │ │ ldr r3, [pc, #380] @ (38838c ) │ │ │ │ @@ -383949,15 +383947,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrh.w r6, [r0, #930] @ 0x3a2 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #364] @ (388398 ) │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 38810c │ │ │ │ ldr r2, [pc, #260] @ (38833c ) │ │ │ │ @@ -383971,15 +383969,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (3883a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #332] @ (3883a8 ) │ │ │ │ mov r3, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ b.n 38810c │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ @@ -383994,27 +383992,27 @@ │ │ │ │ lsls r1, r1, #25 │ │ │ │ orr.w r0, r0, #2 │ │ │ │ strh.w r0, [r3, #936] @ 0x3a8 │ │ │ │ bpl.w 388158 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 388158 │ │ │ │ ldr r2, [pc, #264] @ (3883ac ) │ │ │ │ ldr r1, [pc, #264] @ (3883b0 ) │ │ │ │ ldr r0, [pc, #268] @ (3883b4 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 38806e │ │ │ │ movs r6, #0 │ │ │ │ b.n 38825a │ │ │ │ movs r6, #0 │ │ │ │ b.n 38817c │ │ │ │ movs r6, #0 │ │ │ │ @@ -384035,128 +384033,128 @@ │ │ │ │ ldr r1, [pc, #216] @ (3883c0 ) │ │ │ │ ldr r0, [pc, #216] @ (3883c4 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 388156 │ │ │ │ ldr r2, [pc, #200] @ (3883c8 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r1, [pc, #200] @ (3883cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #200] @ (3883d0 ) │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 388240 │ │ │ │ ldr r2, [pc, #188] @ (3883d4 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r1, [pc, #188] @ (3883d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #188] @ (3883dc ) │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 388156 │ │ │ │ - ldrsb r6, [r6, r5] │ │ │ │ + ldrsb r6, [r2, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bpl.n 38841c │ │ │ │ + bpl.n 38825c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 38824c │ │ │ │ + bpl.n 38828c │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r4, r4, #15 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r7, r4] │ │ │ │ + ldrsb r6, [r3, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r2, r3, #11 │ │ │ │ + lsrs r2, r7, #11 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r4, [r7, r4] │ │ │ │ + ldrsb r4, [r3, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb84e │ │ │ │ + @ instruction: 0xb86e │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r1, r1] │ │ │ │ + ldrsb r2, [r5, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsb r2, [r1, r1] │ │ │ │ + ldrsb r2, [r5, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r4, #7 │ │ │ │ + lsrs r2, r0, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bmi.n 388448 │ │ │ │ + bmi.n 388288 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #192] @ (388428 ) │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 388390 │ │ │ │ + bpl.n 3883d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r5, r7] │ │ │ │ + ldrsb r6, [r1, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r6, [r5, r7] │ │ │ │ + ldrsb r6, [r1, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r0, #6 │ │ │ │ + lsrs r6, r4, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bmi.n 38839c │ │ │ │ + bmi.n 3883dc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r0, r7] │ │ │ │ + strb r4, [r4, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r4, [r0, r7] │ │ │ │ + strb r4, [r4, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r3, #5 │ │ │ │ + lsrs r4, r7, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcc.n 388348 │ │ │ │ + bcc.n 388388 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r4, r6] │ │ │ │ + strb r0, [r0, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r7, #4 │ │ │ │ + lsrs r0, r3, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + strb r2, [r7, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 388300 │ │ │ │ + bcc.n 388340 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r5, r5] │ │ │ │ + strb r4, [r1, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r1, #4 │ │ │ │ + lsrs r0, r5, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r5, r5] │ │ │ │ + strb r2, [r1, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 3882e8 │ │ │ │ + bcc.n 388328 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r1, r4] │ │ │ │ + strb r4, [r5, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bcc.n 38840c │ │ │ │ + bcc.n 38844c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 388384 │ │ │ │ + bmi.n 3883c4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 3883d4 │ │ │ │ + bcc.n 388414 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r1, r3] │ │ │ │ + strb r2, [r5, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bcs.n 388398 │ │ │ │ + bcc.n 3883d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 3883f8 │ │ │ │ + bcc.n 388438 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r6, r2] │ │ │ │ + strb r2, [r2, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bcs.n 388370 │ │ │ │ + bcs.n 3883b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 3884a0 │ │ │ │ + bcc.n 3882e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r3, r2] │ │ │ │ + strb r2, [r7, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bcs.n 38834c │ │ │ │ + bcs.n 38838c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 38842c │ │ │ │ + bcc.n 38846c │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #828] @ (388730 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -384167,26 +384165,26 @@ │ │ │ │ add.w r6, r4, #16 │ │ │ │ mov r9, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #808] @ (38873c ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #808] @ (388740 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #808] @ (388744 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 388444 │ │ │ │ tbb [pc, r5] │ │ │ │ lsrs r2, r1, #5 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ lsrs r7, r0, #5 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ @@ -384236,15 +384234,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 388450 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #696] @ (38875c ) │ │ │ │ strd r7, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 388450 │ │ │ │ ldr r2, [pc, #680] @ (388760 ) │ │ │ │ add r2, pc │ │ │ │ b.n 388448 │ │ │ │ ldr r2, [pc, #680] @ (388764 ) │ │ │ │ add r2, pc │ │ │ │ b.n 388448 │ │ │ │ @@ -384384,48 +384382,48 @@ │ │ │ │ ldr r0, [pc, #280] @ (388778 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r0, [pc, #264] @ (38877c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #264] @ (388780 ) │ │ │ │ ldr r1, [pc, #268] @ (388784 ) │ │ │ │ add r0, pc │ │ │ │ ldrh.w r4, [r8, #930] @ 0x3a2 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ bl 387eec │ │ │ │ strh.w r4, [r8, #930] @ 0x3a2 │ │ │ │ b.n 388468 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ ldr.w r0, [r8, #924] @ 0x39c │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ b.n 388582 │ │ │ │ ldr r2, [pc, #216] @ (388788 ) │ │ │ │ ldr r1, [pc, #220] @ (38878c ) │ │ │ │ ldr r0, [pc, #220] @ (388790 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ and.w r2, r1, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ bl 383464 │ │ │ │ ldrh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ cbz r0, 388714 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ @@ -384439,72 +384437,72 @@ │ │ │ │ lsls r1, r2, #25 │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ bpl.w 388468 │ │ │ │ ldr.w r0, [r8, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldrh.w r2, [r8, #934] @ 0x3a6 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ ldrh.w r1, [r8, #940] @ 0x3ac │ │ │ │ strh.w r1, [r8, #928] @ 0x3a0 │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ lsls r4, r2, #24 │ │ │ │ bpl.w 388468 │ │ │ │ b.n 3886f6 │ │ │ │ - strh r2, [r7, r6] │ │ │ │ + strh r2, [r3, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bne.n 3886dc │ │ │ │ + bne.n 38871c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 3886ac │ │ │ │ + bne.n 3886ec │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r7, #28 │ │ │ │ + lsls r0, r3, #29 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r3, r6] │ │ │ │ + strh r2, [r7, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r2, r3, #32 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - push {r1, r4, lr} │ │ │ │ + push {r1, r4, r5, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 388834 │ │ │ │ + bne.n 388674 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 3887e0 │ │ │ │ + bcs.n 388820 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 3887e8 │ │ │ │ + bne.n 388828 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 3887f0 │ │ │ │ + bne.n 388830 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 3887b8 │ │ │ │ + bne.n 3887f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 3887a0 │ │ │ │ + bne.n 3887e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r6, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r7!, {r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 388794 │ │ │ │ + beq.n 3887d4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r7, r4] │ │ │ │ + str r4, [r3, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r2, #19 │ │ │ │ + lsls r6, r6, #19 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r7, r4] │ │ │ │ + str r0, [r3, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r0, r4] │ │ │ │ + str r2, [r4, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r7!, {r2, r5} │ │ │ │ + ldmia r7!, {r2, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #32 │ │ │ │ bhi.n 3887c2 │ │ │ │ tbb [pc, r0] │ │ │ │ asrs r5, r6, #4 │ │ │ │ @@ -384561,45 +384559,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (388838 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - cbz r4, 38883c │ │ │ │ + cbz r4, 388844 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7, {r3, r7} │ │ │ │ + ldmia r7, {r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7, {r3, r7} │ │ │ │ + ldmia r7, {r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r6, #6] │ │ │ │ + strb r0, [r2, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7, {r7} │ │ │ │ + ldmia r7, {r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r2, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r2, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7!, {r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7!, {r3, r6} │ │ │ │ + ldmia r7!, {r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mvns r4, r7 │ │ │ │ + add r4, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (388860 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ @ instruction: 0xf6f400d2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (3888d0 ) │ │ │ │ @@ -384607,25 +384605,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (3888d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #80] @ (3888dc ) │ │ │ │ ldr r1, [pc, #80] @ (3888e0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #64] @ (3888e4 ) │ │ │ │ ldr r3, [pc, #68] @ (3888e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #68] @ (3888ec ) │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (3888f0 ) │ │ │ │ @@ -384640,30 +384638,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #544] @ (388af4 ) │ │ │ │ + ldr r7, [pc, #672] @ (388b74 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r2, #11 │ │ │ │ + lsls r6, r6, #11 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #216] @ (3889b4 ) │ │ │ │ + ldr r7, [pc, #344] @ (388a34 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r3, #11 │ │ │ │ + lsls r6, r7, #11 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r7, #11 │ │ │ │ + lsls r0, r3, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf69600d2 │ │ │ │ lsls r3, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r6, r7} │ │ │ │ + ldmia r6, {r2, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 38893c │ │ │ │ sub sp, #12 │ │ │ │ @@ -384671,31 +384669,31 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (388944 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #937] @ 0x3a9 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #984] @ (388d18 ) │ │ │ │ + ldr r7, [pc, #88] @ (388998 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r6!, {r7} │ │ │ │ + ldmia r6!, {r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6!, {r1, r5, r7} │ │ │ │ + ldmia r6, {r1, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 3889b0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -384703,15 +384701,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #84] @ (3889b8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r2, [r0, #932] @ 0x3a4 │ │ │ │ mov r3, r0 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ cmp r2, #31 │ │ │ │ beq.n 38898c │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -384727,19 +384725,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #648] @ (388c3c ) │ │ │ │ + ldr r6, [pc, #776] @ (388cbc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r6!, {r4, r5} │ │ │ │ + ldmia r6, {r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r6} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #160] @ (388a70 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -384749,15 +384747,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #124] @ 388a68 │ │ │ │ ldr r2, [pc, #140] @ (388a7c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -384771,23 +384769,23 @@ │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 339524 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ bl 339474 │ │ │ │ ldr r1, [pc, #72] @ (388a88 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ bl 383014 │ │ │ │ str.w r0, [r5, #920] @ 0x398 │ │ │ │ @@ -384801,26 +384799,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #176] @ (388b28 ) │ │ │ │ + ldr r6, [pc, #304] @ (388ba8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r5, {r2, r4, r5, r7} │ │ │ │ + ldmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ adc.w r0, sl, #6881280 @ 0x690000 │ │ │ │ - add r7, sp, #304 @ 0x130 │ │ │ │ + add r7, sp, #432 @ 0x1b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, sp, #192 @ 0xc0 │ │ │ │ + add r7, sp, #320 @ 0x140 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 388b60 │ │ │ │ + bhi.n 3889a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #572] @ (388cdc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -384831,15 +384829,15 @@ │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #564] @ (388ce4 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #564] @ (388ce8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ add r4, pc │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 388ad6 │ │ │ │ ldr r3, [pc, #548] @ (388cec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -384933,15 +384931,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 388798 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ (388cf8 ) │ │ │ │ mov r3, r7 │ │ │ │ strd r6, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 388b7c │ │ │ │ ldrb.w r6, [r0, #934] @ 0x3a6 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 388b74 │ │ │ │ ldrb.w r6, [r0, #933] @ 0x3a5 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 388b74 │ │ │ │ @@ -384977,15 +384975,15 @@ │ │ │ │ bpl.n 388c56 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strb.w r3, [r6, #931] @ 0x3a3 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.n 388c56 │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrb.w r0, [r6, #930] @ 0x3a2 │ │ │ │ mov r6, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 388b74 │ │ │ │ ldrb.w r6, [r0, #929] @ 0x3a1 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 388b74 │ │ │ │ @@ -384996,15 +384994,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (388d00 ) │ │ │ │ ldr r0, [pc, #140] @ (388d04 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 388ad0 │ │ │ │ ldrb.w r1, [r0, #931] @ 0x3a3 │ │ │ │ ldrb.w r2, [r0, #934] @ 0x3a6 │ │ │ │ tst.w r1, #4 │ │ │ │ ite eq │ │ │ │ moveq r0, #88 @ 0x58 │ │ │ │ movne r0, #80 @ 0x50 │ │ │ │ @@ -385022,39 +385020,39 @@ │ │ │ │ bmi.n 388cc6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ b.n 388b74 │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r6, r8, [sp, #8] │ │ │ │ b.n 388b74 │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #384] @ (388e60 ) │ │ │ │ + ldr r5, [pc, #512] @ (388ee0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5!, {r2} │ │ │ │ + ldmia r5, {r2, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r0, r0, #6 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #560] @ (388f30 ) │ │ │ │ + ldr r3, [pc, #688] @ (388fb0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r4} │ │ │ │ + ldmia r2, {r1, r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -385066,15 +385064,15 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #948] @ (3890e0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #936] @ (3890e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 388fae │ │ │ │ @@ -385231,15 +385229,15 @@ │ │ │ │ strb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ lsls r1, r3, #24 │ │ │ │ bpl.w 388d5e │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldrb.w r3, [r5, #934] @ 0x3a6 │ │ │ │ lsls r6, r3, #31 │ │ │ │ bmi.w 388d5e │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #25 │ │ │ │ bpl.w 388d5e │ │ │ │ ldrb.w r3, [r5, #932] @ 0x3a4 │ │ │ │ @@ -385296,37 +385294,37 @@ │ │ │ │ ldr r0, [pc, #284] @ (3890f0 ) │ │ │ │ and.w r3, r8, #255 @ 0xff │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 388d4a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 388ed8 │ │ │ │ bic.w r3, r3, #8 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ strb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ movs r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ b.n 388ed8 │ │ │ │ ldr r0, [pc, #236] @ (3890f4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #236] @ (3890f8 ) │ │ │ │ ldr r1, [pc, #240] @ (3890fc ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ - bl 72f128 │ │ │ │ + bl 7331ac │ │ │ │ + bl 72f158 │ │ │ │ b.n 388e54 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ bl 383254 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ strb.w r2, [r5, #932] @ 0x3a4 │ │ │ │ and.w r3, r3, #239 @ 0xef │ │ │ │ @@ -385339,15 +385337,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ cmp r2, #11 │ │ │ │ itt eq │ │ │ │ moveq r2, #80 @ 0x50 │ │ │ │ strbeq.w r2, [r5, #932] @ 0x3a4 │ │ │ │ b.n 388ef0 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 388d5e │ │ │ │ @@ -385357,15 +385355,15 @@ │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ strb.w r3, [r5, #932] @ 0x3a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 383254 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ b.n 388ed8 │ │ │ │ ldrb.w r2, [r5, #930] @ 0x3a2 │ │ │ │ ldrb.w r3, [r5, #934] @ 0x3a6 │ │ │ │ tst.w r2, #1 │ │ │ │ ite eq │ │ │ │ moveq r2, #24 │ │ │ │ @@ -385380,45 +385378,45 @@ │ │ │ │ ldrb.w r3, [r5, #934] @ 0x3a6 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ strb.w r2, [r5, #932] @ 0x3a4 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.w 388d5e │ │ │ │ b.n 3890b4 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #896] @ (389458 ) │ │ │ │ + ldr r3, [pc, #0] @ (3890d8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r2!, {r3, r7} │ │ │ │ + ldmia r2!, {r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2!, {r3, r5, r6} │ │ │ │ + ldmia r2!, {r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ vhadd.u8 q0, q8, q10 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #12] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blx pc │ │ │ │ + ldr r0, [pc, #96] @ (389158 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xfb460051 │ │ │ │ - @ instruction: 0x47a6 │ │ │ │ + @ instruction: 0xfb660051 │ │ │ │ + @ instruction: 0x47c6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blx r8 │ │ │ │ + blx ip │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r7!, {r1, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r1, r3, r6} │ │ │ │ + stmia r6!, {r1, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (389118 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ vqadd.s8 q0, q11, q1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #76] @ (389178 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -385447,23 +385445,23 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [pc, #24] @ (389180 ) │ │ │ │ ldr r1, [pc, #24] @ (389184 ) │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 389144 │ │ │ │ nop │ │ │ │ @ instruction: 0xfb0a00e4 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bx r0 │ │ │ │ + bx r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #188] @ (389254 ) │ │ │ │ movw ip, #285 @ 0x11d │ │ │ │ @@ -385520,31 +385518,31 @@ │ │ │ │ ldr r0, [pc, #52] @ (389264 ) │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @ instruction: 0xfa9c00e4 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, ip │ │ │ │ + mov ip, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mov r6, r7 │ │ │ │ + mov r6, fp │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r2, r6} │ │ │ │ + stmia r6!, {r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #112] @ (3892e8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -385553,25 +385551,25 @@ │ │ │ │ ldr r1, [pc, #112] @ (3892f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #92] @ (3892f4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (3892f8 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #52] @ 3892e0 │ │ │ │ ldr r2, [pc, #76] @ (3892fc ) │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [pc, #72] @ (389300 ) │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -385588,26 +385586,26 @@ │ │ │ │ b.w 339524 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, lr │ │ │ │ + mov r0, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r6, pc, #744 @ (adr r6, 3895d8 ) │ │ │ │ + add r6, pc, #872 @ (adr r6, 389658 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, pc, #816 @ (adr r6, 389624 ) │ │ │ │ + add r6, pc, #944 @ (adr r6, 3896a4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r4} │ │ │ │ + stmia r6!, {r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stcl 0, cr0, [r0, #-840]! @ 0xfffffcb8 │ │ │ │ - stmia r6!, {} │ │ │ │ + stmia r6!, {r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 389364 │ │ │ │ sub sp, #20 │ │ │ │ @@ -385615,23 +385613,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (38936c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #60] @ (389370 ) │ │ │ │ ldr r1, [pc, #64] @ (389374 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #48] @ (389378 ) │ │ │ │ ldr r3, [pc, #52] @ (38937c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ @@ -385639,24 +385637,24 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r2, sl │ │ │ │ + cmp r2, lr │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh.w r0, [r0, r1, lsl #1] │ │ │ │ - add lr, r1 │ │ │ │ + ldr.w r0, [r0, r1, lsl #1] │ │ │ │ + add lr, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stcl 0, cr0, [r4], #840 @ 0x348 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - stmia r5!, {r2, r7} │ │ │ │ + stmia r5!, {r2, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3893d8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -385664,15 +385662,15 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #68] @ (3893e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ blx 28d4c4 │ │ │ │ movs r3, #0 │ │ │ │ @@ -385681,26 +385679,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add lr, sl │ │ │ │ + add lr, lr │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r4!, {r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r2, r3} │ │ │ │ + stmia r5!, {r2, r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (3893f4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r0], {210} @ 0xd2 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -385708,27 +385706,27 @@ │ │ │ │ ldr r2, [pc, #40] @ (389438 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #40] @ (38943c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add sl, r8 │ │ │ │ + add sl, ip │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf7400051 │ │ │ │ - bics r6, r3 │ │ │ │ + @ instruction: 0xf7600051 │ │ │ │ + bics r6, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb.w r2, [r0, #933] @ 0x3a5 │ │ │ │ mov r3, r0 │ │ │ │ lsls r1, r2, #29 │ │ │ │ bpl.n 38946e │ │ │ │ ldrb.w r1, [r0, #929] @ 0x3a1 │ │ │ │ lsls r0, r2, #25 │ │ │ │ @@ -385736,15 +385734,15 @@ │ │ │ │ tst.w r1, #112 @ 0x70 │ │ │ │ beq.n 389482 │ │ │ │ ldrb.w r2, [r3, #931] @ 0x3a3 │ │ │ │ movs r1, #1 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ strb.w r2, [r3, #931] @ 0x3a3 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ lsls r0, r1, #29 │ │ │ │ @@ -385787,25 +385785,25 @@ │ │ │ │ ldr r1, [pc, #96] @ (389540 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #80] @ (389544 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (389548 ) │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #64] @ (38954c ) │ │ │ │ ldr r1, [pc, #68] @ (389550 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #68] @ (389554 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #64] @ (389558 ) │ │ │ │ @@ -385819,23 +385817,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - mvns r4, r6 │ │ │ │ + add r4, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf68a0051 │ │ │ │ - subw r0, r2, #2129 @ 0x851 │ │ │ │ - @ instruction: 0xf65a0051 │ │ │ │ - cmp r2, r7 │ │ │ │ + subw r0, sl, #2129 @ 0x851 │ │ │ │ + movt r0, #10321 @ 0x2851 │ │ │ │ + @ instruction: 0xf67a0051 │ │ │ │ + cmn r2, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs.w r0, r0, r2, lsr #3 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -385847,25 +385845,25 @@ │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ ldr r1, [pc, #40] @ (3895a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730854 │ │ │ │ - muls r6, r3 │ │ │ │ + b.w 730884 │ │ │ │ + muls r6, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r3!, {r3, r4, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #108] @ 389620 │ │ │ │ sub sp, #12 │ │ │ │ @@ -385873,15 +385871,15 @@ │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ ldr r1, [pc, #104] @ (389628 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ mov.w r2, #130023424 @ 0x7c00000 │ │ │ │ mov.w r1, #4128768 @ 0x3f0000 │ │ │ │ str.w r2, [r0, #933] @ 0x3a5 │ │ │ │ str.w ip, [r0, #929] @ 0x3a1 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ @@ -385898,19 +385896,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - orrs r6, r2 │ │ │ │ + orrs r6, r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r3!, {r4, r6} │ │ │ │ + stmia r3!, {r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -385928,15 +385926,15 @@ │ │ │ │ strb.w r3, [r4, #932] @ 0x3a4 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r5, [pc, #72] @ (3896b4 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #64] @ (3896b8 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 389688 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ @@ -385951,29 +385949,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38967e │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #36] @ (3896c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38967e │ │ │ │ - negs r6, r6 │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf4f00051 │ │ │ │ - adcs r4, r1 │ │ │ │ + adds.w r0, r0, #13697024 @ 0xd10000 │ │ │ │ + adcs r4, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ rsb r0, r6, #7471104 @ 0x720000 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r5, r7} │ │ │ │ + stmia r2!, {r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #160] @ (389778 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -385982,25 +385980,25 @@ │ │ │ │ ldr r1, [pc, #160] @ (389780 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #140] @ (389784 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #136] @ (389788 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ mov r7, r0 │ │ │ │ bl 339474 │ │ │ │ vldr d7, [pc, #88] @ 389770 │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ ldr r2, [pc, #108] @ (38978c ) │ │ │ │ mov r1, r6 │ │ │ │ @@ -386019,15 +386017,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (389794 ) │ │ │ │ ldr r1, [pc, #84] @ (389798 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #72] @ (38979c ) │ │ │ │ add r1, pc │ │ │ │ bl 383014 │ │ │ │ str.w r0, [r4, #920] @ 0x398 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -386036,31 +386034,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - rors r4, r6 │ │ │ │ + tst r4, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r5} │ │ │ │ - lsls r3, r2, #1 │ │ │ │ stmia r2!, {r1, r2, r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, pc, #264 @ (adr r2, 389890 ) │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + add r2, pc, #392 @ (adr r2, 389910 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #336 @ (adr r2, 3898dc ) │ │ │ │ + add r2, pc, #464 @ (adr r2, 38995c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xe99a00d2 │ │ │ │ - asrs r2, r3, #19 │ │ │ │ + asrs r2, r7, #19 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ands.w r0, r0, #13697024 @ 0xd10000 │ │ │ │ - eors r0, r6 │ │ │ │ + bics.w r0, r0, #13697024 @ 0xd10000 │ │ │ │ + lsls r0, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r4, #22] │ │ │ │ + ldrb r6, [r0, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -386081,15 +386079,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (389880 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #160] @ (389884 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 38982e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 389440 │ │ │ │ ldr r0, [pc, #140] @ (389888 ) │ │ │ │ @@ -386097,15 +386095,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (38988c ) │ │ │ │ ldr r1, [pc, #140] @ (389890 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #100] @ (389878 ) │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 389852 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ bl 3836d0 │ │ │ │ ldrb.w r3, [r4, #929] @ 0x3a1 │ │ │ │ @@ -386122,54 +386120,54 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3897f0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #84] @ (38989c ) │ │ │ │ ldrb.w r2, [r4, #928] @ 0x3a0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3897f0 │ │ │ │ ldr r3, [pc, #76] @ (3898a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 389818 │ │ │ │ ldr r3, [pc, #56] @ (389898 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 389818 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #56] @ (3898a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 389818 │ │ │ │ nop │ │ │ │ orns r0, ip, #7471104 @ 0x720000 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6 │ │ │ │ + asrs r6, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf3700051 │ │ │ │ - subs r7, #210 @ 0xd2 │ │ │ │ + @ instruction: 0xf3900051 │ │ │ │ + subs r7, #242 @ 0xf2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r2 │ │ │ │ + lsrs r2, r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf3500051 │ │ │ │ - subs r7, #176 @ 0xb0 │ │ │ │ + @ instruction: 0xf3700051 │ │ │ │ + subs r7, #208 @ 0xd0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #512] @ (389abc ) │ │ │ │ @@ -386206,15 +386204,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ strb.w r0, [r4, #958] @ 0x3be │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3899a0 │ │ │ │ adds r5, #1 │ │ │ │ uxtb r5, r5 │ │ │ │ cmp r5, #16 │ │ │ │ it ne │ │ │ │ @@ -386225,15 +386223,15 @@ │ │ │ │ ldr r2, [pc, #392] @ (389ad4 ) │ │ │ │ ldr r1, [pc, #396] @ (389ad8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 389a48 │ │ │ │ cmp r5, r7 │ │ │ │ strb.w r5, [r6, #956] @ 0x3bc │ │ │ │ bcc.n 389a20 │ │ │ │ orr.w r3, r5, #64 @ 0x40 │ │ │ │ @@ -386265,15 +386263,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 389938 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #296] @ (389ae4 ) │ │ │ │ ldrb.w r2, [r4, #958] @ 0x3be │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 389938 │ │ │ │ ldrb.w r2, [r6, #951] @ 0x3b7 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r3, [r6, #929] @ 0x3a1 │ │ │ │ orr.w r3, r2, #2 │ │ │ │ strb.w r3, [r6, #951] @ 0x3b7 │ │ │ │ @@ -386285,15 +386283,15 @@ │ │ │ │ ldr r2, [pc, #256] @ (389aec ) │ │ │ │ ldr r1, [pc, #260] @ (389af0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 389a98 │ │ │ │ ldr.w r0, [r6, #920] @ 0x398 │ │ │ │ bl 3836d0 │ │ │ │ ldrb.w r3, [r6, #957] @ 0x3bd │ │ │ │ cmp r5, #16 │ │ │ │ @@ -386331,89 +386329,89 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 389962 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #148] @ (389af8 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 389962 │ │ │ │ ldr r4, [pc, #140] @ (389afc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #140] @ (389b00 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #140] @ (389b04 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #128] @ (389b08 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #112] @ (389b0c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 389a02 │ │ │ │ ldr r3, [pc, #56] @ (389ae0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 389a02 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #92] @ (389b10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 389a02 │ │ │ │ nop │ │ │ │ @ instruction: 0xf37c00e4 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2560051 │ │ │ │ - subs r6, #180 @ 0xb4 │ │ │ │ + @ instruction: 0xf2760051 │ │ │ │ + subs r6, #212 @ 0xd4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r7, #206 @ 0xce │ │ │ │ + subs r7, #238 @ 0xee │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #136 @ 0x88 │ │ │ │ + subs r7, #168 @ 0xa8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - addw r0, r6, #81 @ 0x51 │ │ │ │ - subs r6, #102 @ 0x66 │ │ │ │ + @ instruction: 0xf2260051 │ │ │ │ + subs r6, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - itet gt │ │ │ │ - lslgt r3, r2, #1 │ │ │ │ - suble r6, #232 @ 0xe8 │ │ │ │ - lslgt r7, r4, #1 │ │ │ │ - sbc.w r0, r6, #81 @ 0x51 │ │ │ │ - subs r5, #198 @ 0xc6 │ │ │ │ + itet al │ │ │ │ + lslal r3, r2, #1 │ │ │ │ + sub r7, #8 │ │ │ │ + lslal r7, r4, #1 │ │ │ │ + @ instruction: 0xf1860051 │ │ │ │ + subs r5, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - itee pl │ │ │ │ - lslpl r3, r2, #1 │ │ │ │ - submi r6, #92 @ 0x5c │ │ │ │ - lslmi r7, r4, #1 │ │ │ │ - @ instruction: 0xf0da0051 │ │ │ │ - subs r5, #58 @ 0x3a │ │ │ │ + itee vc │ │ │ │ + lslvc r3, r2, #1 │ │ │ │ + subvs r6, #124 @ 0x7c │ │ │ │ + lslvs r7, r4, #1 │ │ │ │ + @ instruction: 0xf0fa0051 │ │ │ │ + subs r5, #90 @ 0x5a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ite vs │ │ │ │ - lslvs r3, r2, #1 │ │ │ │ - addvc r3, #240 @ 0xf0 │ │ │ │ + ite hi │ │ │ │ + lslhi r3, r2, #1 │ │ │ │ + addls r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00b6 │ │ │ │ + bkpt 0x00d6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb.w r1, [r0, #956] @ 0x3bc │ │ │ │ lsls r3, r1, #27 │ │ │ │ beq.n 389b3e │ │ │ │ ldrb.w r2, [r0, #974] @ 0x3ce │ │ │ │ subs r1, #1 │ │ │ │ add.w ip, r0, r2 │ │ │ │ @@ -386512,15 +386510,15 @@ │ │ │ │ ldr r2, [pc, #772] @ (389f38 ) │ │ │ │ ldr r1, [pc, #772] @ (389f3c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #760] @ (389f40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 389d18 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ @@ -386560,15 +386558,15 @@ │ │ │ │ bpl.n 389cca │ │ │ │ mov r0, r4 │ │ │ │ bl 3893f8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #644] @ (389f44 ) │ │ │ │ ldrb.w r2, [r4, #928] @ 0x3a0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ mov.w r9, #0 │ │ │ │ b.n 389c2e │ │ │ │ ldrb.w r3, [r0, #931] @ 0x3a3 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r7, r3 │ │ │ │ b.n 389c2e │ │ │ │ ldrb.w r3, [r0, #932] @ 0x3a4 │ │ │ │ @@ -386605,15 +386603,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #532] @ (389f4c ) │ │ │ │ strd r7, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 389c4e │ │ │ │ subs.w r3, r6, #16 │ │ │ │ sbc.w r2, r8, #0 │ │ │ │ cmp r3, #15 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ bcs.w 389b82 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -386780,34 +386778,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3893f8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #48] @ (389f50 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 389b8e │ │ │ │ nop │ │ │ │ @ instruction: 0xf0e400e4 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #158 @ 0x9e │ │ │ │ + subs r4, #190 @ 0xbe │ │ │ │ lsls r7, r4, #1 │ │ │ │ - vqadd.s16 q0, q6, │ │ │ │ - subs r3, #124 @ 0x7c │ │ │ │ + vqadd.s64 q0, q6, │ │ │ │ + subs r3, #156 @ 0x9c │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4, r6, pc} │ │ │ │ + pop {r3, r4, r5, r6, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r5, pc} │ │ │ │ + pop {r2, r6, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r4, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r9, r3 │ │ │ │ @@ -386824,15 +386822,15 @@ │ │ │ │ ldr.w r5, [pc, #2160] @ 38a7f4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ ldrb.w r6, [r0, #935] @ 0x3a7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [pc, #2140] @ 38a7f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38a26e │ │ │ │ cmp.w r8, #32 │ │ │ │ @@ -386856,15 +386854,15 @@ │ │ │ │ ldr.w r0, [pc, #2076] @ 38a800 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ cmp.w r8, #31 │ │ │ │ bhi.n 389fb4 │ │ │ │ add r3, pc, #8 @ (adr r3, 38a008 ) │ │ │ │ ldr.w r2, [r3, r8, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -386944,15 +386942,15 @@ │ │ │ │ ldr.w r2, [pc, #1832] @ 38a808 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1828] @ 38a80c │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1816] @ 38a810 │ │ │ │ movs r2, #24 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 389fea │ │ │ │ ldrb.w r3, [r4, #935] @ 0x3a7 │ │ │ │ @@ -386981,24 +386979,24 @@ │ │ │ │ ldr.w r2, [pc, #1744] @ 38a818 │ │ │ │ ldr.w r1, [pc, #1744] @ 38a81c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1728] @ 38a820 │ │ │ │ mov r3, r6 │ │ │ │ ldr.w r2, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldrb.w r3, [r4, #930] @ 0x3a2 │ │ │ │ tst.w r7, #2 │ │ │ │ mov r0, r4 │ │ │ │ and.w r2, r3, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r3, r2 │ │ │ │ strb.w r3, [r4, #930] @ 0x3a2 │ │ │ │ @@ -387088,15 +387086,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r0, [pc, #1432] @ 38a828 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r7, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 389faa │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 38a40e │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38a418 │ │ │ │ ldr.w r2, [r4, #976] @ 0x3d0 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ @@ -387198,15 +387196,15 @@ │ │ │ │ ldr.w r2, [pc, #1128] @ 38a830 │ │ │ │ ldr.w r1, [pc, #1128] @ 38a834 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38a794 │ │ │ │ ldrb.w r3, [r4, #930] @ 0x3a2 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r2, [r4, #976] @ 0x3d0 │ │ │ │ @@ -387345,15 +387343,15 @@ │ │ │ │ ldr r2, [pc, #692] @ (38a83c ) │ │ │ │ ldr r1, [pc, #696] @ (38a840 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38a1e2 │ │ │ │ ldr r3, [pc, #672] @ (38a844 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -387365,15 +387363,15 @@ │ │ │ │ bpl.w 38a1e2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ clz r3, r7 │ │ │ │ ldr r0, [pc, #648] @ (38a848 ) │ │ │ │ mov r2, r6 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ mov r0, r4 │ │ │ │ b.n 38a1e4 │ │ │ │ and.w r2, r7, #1 │ │ │ │ lsrs r1, r6, #1 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ mov.w r9, r6, lsr #1 │ │ │ │ bl 383464 │ │ │ │ @@ -387384,15 +387382,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ and.w r7, r6, #1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 38a652 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 38a718 │ │ │ │ ldrb.w r3, [r4, #929] @ 0x3a1 │ │ │ │ ldrsb.w r2, [r4, #933] @ 0x3a5 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -387429,15 +387427,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #484] @ (38a85c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38a602 │ │ │ │ ldr.w r2, [r4, #976] @ 0x3d0 │ │ │ │ bic.w r3, r3, #20 │ │ │ │ strb.w r3, [r4, #929] @ 0x3a1 │ │ │ │ cmp r2, #5 │ │ │ │ beq.w 38a2c2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -387460,15 +387458,15 @@ │ │ │ │ ldr r2, [pc, #416] @ (38a864 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #416] @ (38a868 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ (38a86c ) │ │ │ │ movs r2, #31 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 389fea │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ @@ -387539,136 +387537,136 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 38a3e4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #192] @ (38a874 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38a3e4 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 38a72e │ │ │ │ ldr r3, [pc, #180] @ (38a878 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #180] @ (38a87c ) │ │ │ │ ldr r1, [pc, #184] @ (38a880 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #168] @ (38a884 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38a722 │ │ │ │ nop │ │ │ │ - subs r1, #92 @ 0x5c │ │ │ │ + subs r1, #124 @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, #60 @ 0x3c │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - rsb r0, lr, r1, lsr #1 │ │ │ │ + @ instruction: 0xebee0051 │ │ │ │ ldc 0, cr0, [r0], #912 @ 0x390 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + ldr r5, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #236 @ 0xec │ │ │ │ + subs r0, #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - orn r0, sl, r1, lsr #1 │ │ │ │ - adds r6, #202 @ 0xca │ │ │ │ + eor.w r0, sl, r1, lsr #1 │ │ │ │ + adds r6, #234 @ 0xea │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r2, 38a854 │ │ │ │ + cbnz r2, 38a85c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #134 @ 0x86 │ │ │ │ + adds r7, #166 @ 0xa6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - and.w r0, r4, r1, lsr #1 │ │ │ │ - adds r6, #100 @ 0x64 │ │ │ │ + bic.w r0, r4, r1, lsr #1 │ │ │ │ + adds r6, #132 @ 0x84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - rev r2, r7 │ │ │ │ + rev16 r2, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb80c │ │ │ │ + @ instruction: 0xb82c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #8 │ │ │ │ + adds r5, #40 @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38a740 │ │ │ │ + b.n 38a780 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r3, #230 @ 0xe6 │ │ │ │ + adds r4, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #76 @ 0x4c │ │ │ │ + adds r3, #108 @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38a3d4 │ │ │ │ + b.n 38a414 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, #42 @ 0x2a │ │ │ │ + adds r2, #74 @ 0x4a │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r1, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r6, r7, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #236 @ 0xec │ │ │ │ + adds r3, #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38a328 │ │ │ │ + b.n 38a368 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r1, #202 @ 0xca │ │ │ │ + adds r1, #234 @ 0xea │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4, r5, r6} │ │ │ │ + push {r1, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #12 │ │ │ │ + adds r2, #44 @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38a17c │ │ │ │ + b.n 38a1bc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #234 @ 0xea │ │ │ │ + adds r1, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r5, lr} │ │ │ │ + push {r2, r6, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4} │ │ │ │ + push {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #12 │ │ │ │ + adds r1, #44 @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38af94 │ │ │ │ + b.n 38afd4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r7, #234 @ 0xea │ │ │ │ + adds r0, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r2, 38a8de │ │ │ │ + cbz r2, 38a8e6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (38a894 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ bhi.n 38a840 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72f670 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 72f6a0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #88] @ 38a90c │ │ │ │ ldr r2, [pc, #88] @ (38a910 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #88] @ (38a914 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r3, [r4, #413] @ 0x19d │ │ │ │ mov r2, r0 │ │ │ │ cbz r3, 38a8ec │ │ │ │ ldrb.w r0, [r2, #179] @ 0xb3 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -387686,19 +387684,19 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r0, #100 @ 0x64 │ │ │ │ + adds r0, #132 @ 0x84 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38ade0 │ │ │ │ + b.n 38ae20 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {} │ │ │ │ + push {r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (38a998 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -387707,33 +387705,33 @@ │ │ │ │ ldr r1, [pc, #112] @ (38a9a0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #96] @ (38a9a4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (38a9a8 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #80] @ (38a9ac ) │ │ │ │ ldr r1, [pc, #84] @ (38a9b0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [pc, #72] @ (38a9b4 ) │ │ │ │ ldr r1, [pc, #72] @ (38a9b8 ) │ │ │ │ ldr r2, [pc, #76] @ (38a9bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -387745,23 +387743,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r7, #240 @ 0xf0 │ │ │ │ + adds r0, #16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38addc │ │ │ │ + b.n 38ae1c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #126 @ 0x7e │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #296 @ (adr r1, 38aad0 ) │ │ │ │ + add r1, pc, #424 @ (adr r1, 38ab50 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, pc, #408 @ (adr r1, 38ab44 ) │ │ │ │ + add r1, pc, #536 @ (adr r1, 38abc4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 38a998 │ │ │ │ lsls r2, r2, #3 │ │ │ │ @@ -387781,15 +387779,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (38aa3c ) │ │ │ │ add.w r2, ip, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (38aa40 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #413] @ 0x19d │ │ │ │ cmp r5, #1 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ strb.w r3, [r0, #412] @ 0x19c │ │ │ │ beq.n 38aa24 │ │ │ │ subs r2, r5, #2 │ │ │ │ @@ -387810,19 +387808,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp r7, #72 @ 0x48 │ │ │ │ + cmp r7, #104 @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - uxtb r2, r5 │ │ │ │ + cbz r2, 38aa82 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - uxtb r0, r2 │ │ │ │ + uxtb r0, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 38aa9c │ │ │ │ sub sp, #12 │ │ │ │ @@ -387830,15 +387828,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #68] @ (38aaa4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ add r0, r2 │ │ │ │ add r2, r1 │ │ │ │ strb.w r2, [r3, #412] @ 0x19c │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ @@ -387847,19 +387845,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r6, #194 @ 0xc2 │ │ │ │ + cmp r6, #226 @ 0xe2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sxtb r4, r2 │ │ │ │ + sxtb r4, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sxtb r2, r5 │ │ │ │ + uxth r2, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 38aafc │ │ │ │ sub sp, #8 │ │ │ │ @@ -387867,15 +387865,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #64] @ (38ab04 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 28c474 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -387883,19 +387881,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r6, #94 @ 0x5e │ │ │ │ + cmp r6, #126 @ 0x7e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbz r0, 38ab40 │ │ │ │ + sxth r0, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sxth r4, r0 │ │ │ │ + sxth r4, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #140] @ (38aba8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -387907,22 +387905,22 @@ │ │ │ │ mov r8, r0 │ │ │ │ add.w r4, r6, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 28c474 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -387939,31 +387937,31 @@ │ │ │ │ ldr r4, [pc, #52] @ (38abb4 ) │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - cbz r6, 38abd0 │ │ │ │ + cbz r6, 38abd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #252 @ 0xfc │ │ │ │ + cmp r6, #28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbz r4, 38abdc │ │ │ │ + cbz r4, 38abe4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r2, 38abce │ │ │ │ + cbz r2, 38abd6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038abb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -387971,51 +387969,51 @@ │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [pc, #76] @ (38ac20 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 72eee4 │ │ │ │ + bl 72ef14 │ │ │ │ ldr r1, [pc, #68] @ (38ac24 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd44 │ │ │ │ ldr r3, [pc, #60] @ (38ac28 ) │ │ │ │ ldr r2, [pc, #60] @ (38ac2c ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [pc, #36] @ (38ac30 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72f1f4 │ │ │ │ - cbz r0, 38ac20 │ │ │ │ + b.w 72f224 │ │ │ │ + cbz r0, 38ac28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 38acd4 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - cmp r2, sp │ │ │ │ + cmp sl, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r5, #48 @ 0x30 │ │ │ │ + cmp r5, #80 @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + sub sp, #392 @ 0x188 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #176] @ (38ace4 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 0038ac34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -388063,19 +388061,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38acbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #122 @ 0x7a │ │ │ │ + cmp r4, #154 @ 0x9a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add sp, #64 @ 0x40 │ │ │ │ + add sp, #192 @ 0xc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add sp, #320 @ 0x140 │ │ │ │ + add sp, #448 @ 0x1c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038acc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -388269,39 +388267,39 @@ │ │ │ │ ldr r1, [pc, #48] @ (38aef8 ) │ │ │ │ ldr r0, [pc, #52] @ (38aefc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - cmp r4, #46 @ 0x2e │ │ │ │ + cmp r4, #78 @ 0x4e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, sp, #776 @ 0x308 │ │ │ │ + add r7, sp, #904 @ 0x388 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #128 @ 0x80 │ │ │ │ + cmp r2, #160 @ 0xa0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r6, sp, #88 @ 0x58 │ │ │ │ + add r6, sp, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #408 @ 0x198 │ │ │ │ + add r6, sp, #536 @ 0x218 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #108 @ 0x6c │ │ │ │ + cmp r2, #140 @ 0x8c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r6, sp, #8 │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #424 @ 0x1a8 │ │ │ │ + add r6, sp, #552 @ 0x228 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #88 @ 0x58 │ │ │ │ + cmp r2, #120 @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, sp, #952 @ 0x3b8 │ │ │ │ + add r6, sp, #56 @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #424 @ 0x1a8 │ │ │ │ + add r6, sp, #552 @ 0x228 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (38af08 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ bcs.n 38aeb0 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -388345,24 +388343,24 @@ │ │ │ │ orrs r2, r5 │ │ │ │ str.w r2, [r4, #948] @ 0x3b4 │ │ │ │ b.n 38af4a │ │ │ │ ldr r1, [pc, #20] @ (38afa8 ) │ │ │ │ ldr r0, [pc, #24] @ (38afac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38af38 │ │ │ │ nop │ │ │ │ ble.n 38afd4 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #40 @ 0x28 │ │ │ │ + cmp r2, #72 @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, sp, #840 @ 0x348 │ │ │ │ + add r5, sp, #968 @ 0x3c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ (38b058 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -388371,35 +388369,35 @@ │ │ │ │ ldr r1, [pc, #148] @ (38b060 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #128] @ (38b064 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #128] @ (38b068 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #116] @ (38b06c ) │ │ │ │ ldr r1, [pc, #116] @ (38b070 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #104] @ (38b074 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 383014 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r6, #920 @ 0x398 │ │ │ │ @@ -388421,33 +388419,33 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 339524 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #242 @ 0xf2 │ │ │ │ + cmp r2, #18 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - blt.n 38af68 │ │ │ │ + blt.n 38afa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #228 @ 0xe4 │ │ │ │ + cmp r0, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #608 @ 0x260 │ │ │ │ + add r5, sp, #736 @ 0x2e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #728 @ 0x2d8 │ │ │ │ + add r5, sp, #856 @ 0x358 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r0, #10] │ │ │ │ + ldrh r4, [r4, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r3, #10] │ │ │ │ + ldrh r0, [r7, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - uxth r4, r3 │ │ │ │ + uxth r4, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bne.n 38afcc │ │ │ │ lsls r2, r2, #3 │ │ │ │ - add r5, sp, #512 @ 0x200 │ │ │ │ + add r5, sp, #640 @ 0x280 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #72] @ (38b0d8 ) │ │ │ │ orrs r3, r2 │ │ │ │ @@ -388473,27 +388471,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (38b0e0 ) │ │ │ │ ldr r0, [pc, #24] @ (38b0e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38b0b8 │ │ │ │ blt.n 38b030 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #240 @ 0xf0 │ │ │ │ + cmp r1, #16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r4, sp, #616 @ 0x268 │ │ │ │ + add r4, sp, #744 @ 0x2e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (38b0f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ bne.n 38b190 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -388503,15 +388501,15 @@ │ │ │ │ ldr r1, [pc, #192] @ (38b1d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrb.w r2, [r3, #936] @ 0x3a8 │ │ │ │ cmp r2, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #160] @ (38b1d4 ) │ │ │ │ @@ -388547,69 +388545,69 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #92] @ (38b1e4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 38b164 │ │ │ │ ldr r3, [pc, #76] @ (38b1e8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (38b1ec ) │ │ │ │ ldr r1, [pc, #80] @ (38b1f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #12 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #499 @ 0x1f3 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 38b164 │ │ │ │ nop.w │ │ │ │ lsrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #254 @ 0xfe │ │ │ │ + cmp r1, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r0, #50] @ 0x32 │ │ │ │ + ldrh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #704 @ 0x2c0 │ │ │ │ + add r4, sp, #832 @ 0x340 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #632 @ 0x278 │ │ │ │ + add r4, sp, #760 @ 0x2f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ beq.n 38b1c8 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - cmp r0, #134 @ 0x86 │ │ │ │ + cmp r0, #166 @ 0xa6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ + add r4, sp, #544 @ 0x220 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #320 @ 0x140 │ │ │ │ + add r4, sp, #448 @ 0x1c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + cmp r0, #140 @ 0x8c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r4, sp, #440 @ 0x1b8 │ │ │ │ + add r4, sp, #568 @ 0x238 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #208 @ 0xd0 │ │ │ │ + add r4, sp, #336 @ 0x150 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #948] @ 0x3b4 │ │ │ │ mov r4, r0 │ │ │ │ ldrh.w r1, [r0, #950] @ 0x3b6 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ ands r1, r3 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrh.w r3, [r4, #952] @ 0x3b8 │ │ │ │ lsrs r2, r3, #15 │ │ │ │ bne.n 38b234 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bmi.n 38b24c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -388617,65 +388615,65 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh.w r1, [r4, #950] @ 0x3b6 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ ubfx r1, r1, #3, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrh.w r3, [r4, #952] @ 0x3b8 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.n 38b222 │ │ │ │ ldrh.w r1, [r4, #950] @ 0x3b6 │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 38b2c0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #76] @ (38b2c4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (38b2c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #64] @ (38b2cc ) │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r1, [pc, #56] @ (38b2d0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [pc, #48] @ (38b2d4 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r7, #146 @ 0x92 │ │ │ │ + movs r7, #178 @ 0xb2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bhi.n 38b270 │ │ │ │ + bhi.n 38b2b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r5, #52 @ 0x34 │ │ │ │ + movs r5, #84 @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfa1c00e0 │ │ │ │ lsls r7, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 2, pc, cr9, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -388899,15 +388897,15 @@ │ │ │ │ ldr r2, [pc, #76] @ (38b5d8 ) │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #76] @ (38b5dc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #948] @ 0x3b4 │ │ │ │ str.w r3, [r0, #950] @ 0x3b6 │ │ │ │ strh.w r3, [r0, #954] @ 0x3ba │ │ │ │ strd r3, r3, [r0, #956] @ 0x3bc │ │ │ │ strd r3, r3, [r0, #964] @ 0x3c4 │ │ │ │ strd r3, r3, [r0, #972] @ 0x3cc │ │ │ │ @@ -388918,19 +388916,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r4, #126 @ 0x7e │ │ │ │ + movs r4, #158 @ 0x9e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r0, #14] │ │ │ │ + ldrh r4, [r4, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, sp, #184 @ 0xb8 │ │ │ │ + add r0, sp, #312 @ 0x138 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (38b67c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -388939,34 +388937,34 @@ │ │ │ │ ldr r1, [pc, #140] @ (38b684 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #124] @ (38b688 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #124] @ (38b68c ) │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #112] @ (38b690 ) │ │ │ │ ldr r1, [pc, #112] @ (38b694 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #920 @ 0x398 │ │ │ │ mov r4, r0 │ │ │ │ bl 339474 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ bl 339474 │ │ │ │ add.w r1, r5, #928 @ 0x3a0 │ │ │ │ @@ -388983,27 +388981,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - movs r4, #20 │ │ │ │ + movs r4, #52 @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bpl.n 38b730 │ │ │ │ + bpl.n 38b770 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r1, #182 @ 0xb6 │ │ │ │ + movs r1, #214 @ 0xd6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r0, #10] │ │ │ │ + ldrh r0, [r4, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #696 @ (adr r7, 38b948 ) │ │ │ │ + add r7, pc, #824 @ (adr r7, 38b9c8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r3, #24] │ │ │ │ + strh r4, [r7, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r5, #24] │ │ │ │ + strh r2, [r1, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w lr, [pc, #464] @ 38b87c │ │ │ │ @@ -389172,23 +389170,23 @@ │ │ │ │ bne.n 38b7d2 │ │ │ │ b.n 38b84a │ │ │ │ ldr r1, [pc, #20] @ (38b884 ) │ │ │ │ ldr r0, [pc, #24] @ (38b888 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38b724 │ │ │ │ bpl.n 38b7a0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #156 @ 0x9c │ │ │ │ + movs r1, #188 @ 0xbc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r0, #80] @ 0x50 │ │ │ │ + ldr r6, [r4, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #856] @ (38bbf8 ) │ │ │ │ @@ -389318,15 +389316,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ mov r3, lr │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #556] @ (38bbfc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 38b956 │ │ │ │ ldr r1, [pc, #556] @ (38bc08 ) │ │ │ │ ldr r0, [pc, #560] @ (38bc0c ) │ │ │ │ @@ -389376,15 +389374,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 38b574 │ │ │ │ bic.w r3, r6, #12352 @ 0x3040 │ │ │ │ lsls r2, r6, #16 │ │ │ │ bic.w r3, r3, #56 @ 0x38 │ │ │ │ strh.w r3, [r0, #972] @ 0x3cc │ │ │ │ @@ -389428,15 +389426,15 @@ │ │ │ │ ldr r1, [pc, #332] @ (38bc30 ) │ │ │ │ ldr r0, [pc, #332] @ (38bc34 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldrb.w r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ ite hi │ │ │ │ movhi r3, #63 @ 0x3f │ │ │ │ movls r3, #31 │ │ │ │ ands r3, r6 │ │ │ │ strb.w r3, [r0, #948] @ 0x3b4 │ │ │ │ @@ -389521,49 +389519,49 @@ │ │ │ │ bne.w 38b99c │ │ │ │ b.n 38b9a2 │ │ │ │ nop │ │ │ │ bcc.n 38bb30 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #82 @ 0x52 │ │ │ │ + movs r0, #114 @ 0x72 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [r7, #56] @ 0x38 │ │ │ │ + ldr r4, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #48 @ 0x30 │ │ │ │ + movs r0, #80 @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r0, #30] │ │ │ │ + strb r2, [r4, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + movs r0, #70 @ 0x46 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r2, #56] @ 0x38 │ │ │ │ + ldr r0, [r6, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r7, #6 │ │ │ │ + subs r6, r3, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bne.n 38bc28 │ │ │ │ + bne.n 38bc68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, r4, #5 │ │ │ │ + adds r6, r0, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r7, #5 │ │ │ │ + subs r6, r3, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - beq.n 38bbb4 │ │ │ │ + beq.n 38bbf4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, r4, #4 │ │ │ │ + adds r6, r0, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r4, #4 │ │ │ │ + subs r6, r0, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r3, pc, #608 @ (adr r3, 38be98 ) │ │ │ │ + add r3, pc, #736 @ (adr r3, 38bf18 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r5, #2 │ │ │ │ + subs r6, r1, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r2, pc, #832 @ (adr r2, 38bf80 ) │ │ │ │ + add r2, pc, #960 @ (adr r2, 38c000 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r2, #2 │ │ │ │ + subs r2, r6, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r2, pc, #864 @ (adr r2, 38bfa8 ) │ │ │ │ + add r2, pc, #992 @ (adr r2, 38c028 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038bc48 : │ │ │ │ str.w r1, [r0, #940] @ 0x3ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -389586,65 +389584,65 @@ │ │ │ │ ldr r2, [pc, #44] @ (38bca4 ) │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #44] @ (38bca8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r2, r2, #6 │ │ │ │ + adds r2, r6, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r0, [r3, #22] │ │ │ │ + strh r0, [r7, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, pc, #264 @ (adr r1, 38bdb4 ) │ │ │ │ + add r1, pc, #392 @ (adr r1, 38be34 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 38bcf0 │ │ │ │ ldr r2, [pc, #48] @ (38bcf4 ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #48] @ (38bcf8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r3, #4 │ │ │ │ strb.w r3, [r0, #124] @ 0x7c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r6, r7, #6 │ │ │ │ + adds r6, r3, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r1, pc, #864 @ (adr r1, 38c058 ) │ │ │ │ + add r1, pc, #992 @ (adr r1, 38c0d8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, pc, #952 @ (adr r1, 38c0b4 ) │ │ │ │ + add r2, pc, #56 @ (adr r2, 38bd34 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (38bd08 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ stmia r5!, {r2, r3, r4, r7} │ │ │ │ lsls r2, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -389655,45 +389653,45 @@ │ │ │ │ ldr r1, [pc, #152] @ (38bdc0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ add.w r1, r4, #32 │ │ │ │ ldr r2, [pc, #132] @ (38bdc4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #132] @ (38bdc8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #120] @ (38bdcc ) │ │ │ │ ldr r1, [pc, #124] @ (38bdd0 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #104] @ (38bdd4 ) │ │ │ │ ldr r1, [pc, #108] @ (38bdd8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #92] @ (38bddc ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [pc, #92] @ (38bde0 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #88] @ (38bde4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -389710,36 +389708,36 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r4, r3, [ip, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72e27c │ │ │ │ - adds r6, r3, #5 │ │ │ │ + b.w 72e2ac │ │ │ │ + adds r6, r7, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r2, sp, #256 @ 0x100 │ │ │ │ + add r2, sp, #384 @ 0x180 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #336 @ 0x150 │ │ │ │ + add r2, sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6!, {r2, r3, r5} │ │ │ │ + ldmia r6, {r2, r3, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r6, {r1, r6} │ │ │ │ + ldmia r6, {r1, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, r3, r1 │ │ │ │ + subs r2, r7, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r3, #40] @ 0x28 │ │ │ │ + ldrh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #224 @ (adr r1, 38bec4 ) │ │ │ │ + add r1, pc, #352 @ (adr r1, 38bf44 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -389762,23 +389760,23 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add.w r7, r4, #88 @ 0x58 │ │ │ │ mov sl, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r2, fp │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r2, [sl, #96] @ 0x60 │ │ │ │ mov fp, r0 │ │ │ │ cmp r2, r9 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ orreq.w r3, r6, #1 │ │ │ │ cbz r3, 38be76 │ │ │ │ @@ -389828,50 +389826,50 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r0, pc, #560 @ (adr r0, 38c118 ) │ │ │ │ + add r0, pc, #688 @ (adr r0, 38c198 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #664 @ (adr r0, 38c184 ) │ │ │ │ + add r0, pc, #792 @ (adr r0, 38c204 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r5, #1 │ │ │ │ + adds r2, r1, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 38bf34 │ │ │ │ ldr r2, [pc, #48] @ (38bf38 ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #48] @ (38bf3c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r0, #124] @ 0x7c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, r7, r5 │ │ │ │ + subs r2, r3, r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r7, [sp, #592] @ 0x250 │ │ │ │ + ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r7, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 38bfb0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -389880,15 +389878,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (38bfb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #84] @ (38bfbc ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #80] @ (38bfc0 ) │ │ │ │ add r4, pc │ │ │ │ ldrb.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38bf8e │ │ │ │ mov r0, r1 │ │ │ │ @@ -389908,32 +389906,32 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38bf7a │ │ │ │ ldr r0, [pc, #40] @ (38bfcc ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 38bf7a │ │ │ │ - subs r2, r5, r4 │ │ │ │ + subs r2, r1, r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r7, [sp, #256] @ 0x100 │ │ │ │ + ldr r7, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #360] @ 0x168 │ │ │ │ + ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #184] @ 0xb8 │ │ │ │ + ldr r7, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (38c050 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -389941,24 +389939,24 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #112] @ (38c058 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #96] @ (38c05c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (38c060 ) │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r5, #196] @ 0xc4 │ │ │ │ cbz r0, 38c02e │ │ │ │ blx 28dc74 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -389977,46 +389975,46 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r4, r3, r2 │ │ │ │ + subs r4, r7, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r6, [sp, #840] @ 0x348 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #816] @ 0x330 │ │ │ │ + ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3!, {r2, r4, r6} │ │ │ │ + ldmia r3!, {r2, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + asrs r4, r2, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ strb.w r1, [r0, #152] @ 0x98 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #120] @ (38c100 ) │ │ │ │ ldr r2, [pc, #124] @ (38c104 ) │ │ │ │ ldr r1, [pc, #124] @ (38c108 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r6, [pc, #116] @ (38c10c ) │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ add r6, pc │ │ │ │ cbz r3, 38c0c0 │ │ │ │ add.w r1, r4, #152 @ 0x98 │ │ │ │ movs r3, #0 │ │ │ │ asr.w r2, r5, r3 │ │ │ │ adds r3, #1 │ │ │ │ @@ -390048,30 +390046,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38c0c8 │ │ │ │ ldr r0, [pc, #40] @ (38c11c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ - adds r2, r7, r7 │ │ │ │ + b.w 8845f4 │ │ │ │ + subs r2, r3, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ + ldr r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #168] @ 0xa8 │ │ │ │ + ldr r6, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r3, {r2, r3, r4, r7} │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #960] @ (38c4d8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ + ldr r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 38c158 │ │ │ │ sub sp, #12 │ │ │ │ @@ -390079,25 +390077,25 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #36] @ (38c160 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 38c068 │ │ │ │ nop │ │ │ │ - adds r2, r1, r5 │ │ │ │ + adds r2, r5, r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [sp, #384] @ 0x180 │ │ │ │ + ldr r5, [sp, #512] @ 0x200 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #120] @ (38c1ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -390110,15 +390108,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cbz r4, 38c1c6 │ │ │ │ cmp r4, #1 │ │ │ │ bne.n 38c1b6 │ │ │ │ ldrb r1, [r6, #0] │ │ │ │ bl 38c068 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -390139,34 +390137,34 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 38c1c0 │ │ │ │ ldr r0, [pc, #44] @ (38c200 ) │ │ │ │ add.w r1, r5, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38c1c0 │ │ │ │ ldr r0, [pc, #36] @ (38c204 ) │ │ │ │ add.w r1, r5, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38c1c0 │ │ │ │ - adds r2, r0, r4 │ │ │ │ + adds r2, r4, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r5, [sp, #104] @ 0x68 │ │ │ │ + ldr r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + ldr r5, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r5, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r5, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #172] @ (38c2c8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -390177,24 +390175,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r5 │ │ │ │ add r8, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 38c2b2 │ │ │ │ ldr.w fp, [pc, #120] @ 38c2d4 │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [pc, #120] @ (38c2d8 ) │ │ │ │ add.w r7, r9, #152 @ 0x98 │ │ │ │ add.w r6, r9, #160 @ 0xa0 │ │ │ │ @@ -390211,15 +390209,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r7, #1]! │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ bl 383014 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r6, #4]! │ │ │ │ blx 28b99c │ │ │ │ ldrb.w r3, [sl, #124] @ 0x7c │ │ │ │ @@ -390230,56 +390228,56 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r4, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ + ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r3, r1 │ │ │ │ + adds r2, r7, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ + ldr r5, [sp, #240] @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r2, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r6, #20 │ │ │ │ + asrs r4, r2, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0038c2e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (38c364 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #112] @ (38c368 ) │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r1, [pc, #108] @ (38c36c ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ add r1, pc │ │ │ │ add.w ip, r5, #96 @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r5, #88 @ 0x58 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r3, [r7, #124] @ 0x7c │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 38c350 │ │ │ │ add.w r0, r0, r6, lsl #2 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -390292,21 +390290,21 @@ │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ movs r2, #171 @ 0xab │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc │ │ │ │ movs r0, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ - ldr r3, [sp, #640] @ 0x280 │ │ │ │ + ldr r3, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r0, #30 │ │ │ │ + asrs r2, r4, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r3, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #216] @ 0xd8 │ │ │ │ + ldr r4, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb.w r3, [r0, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38c40e │ │ │ │ movs r3, #0 │ │ │ │ push {r4, lr} │ │ │ │ mov ip, r3 │ │ │ │ @@ -390369,15 +390367,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (38c470 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (38c474 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #48] @ (38c478 ) │ │ │ │ ldr r2, [pc, #52] @ (38c47c ) │ │ │ │ ldr r3, [pc, #52] @ (38c480 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -390387,29 +390385,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r2, r6, #27 │ │ │ │ + asrs r2, r2, #28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r4, [r3, #50] @ 0x32 │ │ │ │ + strh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r6, #50] @ 0x32 │ │ │ │ + strh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (38c48c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ bkpt 0x00b2 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 38c4cc │ │ │ │ @@ -390418,43 +390416,43 @@ │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ ldr r1, [pc, #40] @ (38c4d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b998 │ │ │ │ nop │ │ │ │ - asrs r6, r7, #25 │ │ │ │ + asrs r6, r3, #26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #72] @ 38c538 │ │ │ │ ldr r2, [pc, #72] @ (38c53c ) │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ ldr r1, [pc, #72] @ (38c540 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ mov.w r1, #296 @ 0x128 │ │ │ │ cmp r0, #1 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ strb.w r0, [r4, #152] @ 0x98 │ │ │ │ blx 28b82c │ │ │ │ @@ -390463,19 +390461,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r0, r6, #24 │ │ │ │ + asrs r0, r2, #25 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r2, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #848] @ 0x350 │ │ │ │ + ldr r2, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (38c5ac ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -390487,21 +390485,21 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (38c5b4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 38c598 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ @@ -390509,19 +390507,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r6, r1, #23 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [sp, #328] @ 0x148 │ │ │ │ + ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r2, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038c5b8 : │ │ │ │ sub sp, #16 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r3, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -390531,15 +390529,15 @@ │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mul.w r0, r2, r0 │ │ │ │ adds r0, r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 8a8418 │ │ │ │ + bl 8a8448 │ │ │ │ vldr s15, [sp, #32] │ │ │ │ vmov d8, r0, r1 │ │ │ │ vmov.f64 d0, #36 @ 0x41200000 10.0 │ │ │ │ vcvt.f64.s32 d1, s15 │ │ │ │ blx 28bdc0 │ │ │ │ vmul.f64 d0, d8, d0 │ │ │ │ vpop {d8} │ │ │ │ @@ -390568,15 +390566,15 @@ │ │ │ │ add.w ip, sp, #16 │ │ │ │ vcvt.f64.s32 d1, s15 │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ blx 28bdc0 │ │ │ │ vcvt.f64.s32 d7, s16 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ vdiv.f64 d8, d7, d0 │ │ │ │ - bl 8a8418 │ │ │ │ + bl 8a8448 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vsub.f64 d8, d8, d7 │ │ │ │ vldr s15, [sp, #16] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ @@ -390645,22 +390643,22 @@ │ │ │ │ strb.w r2, [r3, #-1]! │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 38c706 │ │ │ │ mov ip, lr │ │ │ │ b.n 38c6e4 │ │ │ │ ldr r0, [pc, #20] @ (38c72c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w ip, [r4, #172] @ 0xac │ │ │ │ b.n 38c6e4 │ │ │ │ stmia r5!, {r1, r3, r5, r6} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #832] @ 0x340 │ │ │ │ + ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038c730 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -390895,24 +390893,24 @@ │ │ │ │ ldr r2, [pc, #80] @ (38c9cc ) │ │ │ │ ldr r1, [pc, #84] @ (38c9d0 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (38c9d4 ) │ │ │ │ add.w r1, r5, #68 @ 0x44 │ │ │ │ ldrb.w r3, [r4, #153] @ 0x99 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #44] @ (38c9d8 ) │ │ │ │ movs r2, #105 @ 0x69 │ │ │ │ ldr r4, [pc, #44] @ (38c9dc ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #44] @ (38c9e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -390920,27 +390918,27 @@ │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ stmia r3!, {r3, r5} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #6 │ │ │ │ + asrs r4, r1, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r1!, {r1, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r4, r6, #24 │ │ │ │ + lsrs r4, r2, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r6, #5 │ │ │ │ + asrs r6, r2, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #640] @ 0x280 │ │ │ │ + str r6, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #528] @ 0x210 │ │ │ │ + str r6, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r4, [pc, #2856] @ 38d51c │ │ │ │ sub sp, #32 │ │ │ │ @@ -390956,22 +390954,22 @@ │ │ │ │ add.w r4, r5, #20 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ str r4, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [r4, #172] @ 0xac │ │ │ │ ldr.w r6, [pc, #2792] @ 38d530 │ │ │ │ add r6, pc │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38ccb6 │ │ │ │ ldrb.w ip, [r4, #154] @ 0x9a │ │ │ │ cmp.w ip, #255 @ 0xff │ │ │ │ @@ -391300,15 +391298,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 38cd08 │ │ │ │ ldr.w r3, [pc, #2080] @ 38d53c │ │ │ │ ldr.w r0, [pc, #2080] @ 38d540 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #88 @ 0x58 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ b.n 38cc84 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ ldr.w r1, [r4, #156] @ 0x9c │ │ │ │ movs r5, #0 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ adds r2, r1, r3 │ │ │ │ @@ -391557,15 +391555,15 @@ │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 38cd2c │ │ │ │ ldr.w r1, [pc, #1360] @ 38d544 │ │ │ │ ldr.w r0, [pc, #1360] @ 38d548 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38cd2c │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov.w r1, #296 @ 0x128 │ │ │ │ movs r0, #0 │ │ │ │ mla r3, r1, r3, r2 │ │ │ │ add r1, sp, #20 │ │ │ │ movs r2, #1 │ │ │ │ @@ -392026,33 +392024,33 @@ │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ bl 38c6b8 │ │ │ │ b.n 38cd2c │ │ │ │ stmia r2!, {r6} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #4 │ │ │ │ + asrs r6, r7, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r5, [sp, #680] @ 0x2a8 │ │ │ │ + str r5, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #800] @ 0x320 │ │ │ │ + str r5, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r4, #3 │ │ │ │ itet ge │ │ │ │ lslge r4, r4, #3 │ │ │ │ ldrlt r0, [r2, r2] │ │ │ │ movge r0, r0 │ │ │ │ - lsrs r0, r1, #24 │ │ │ │ + lsrs r0, r5, #24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #696] @ 0x2b8 │ │ │ │ + str r3, [sp, #824] @ 0x338 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r6, #12 │ │ │ │ + lsrs r0, r2, #13 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [sp, #680] @ 0x2a8 │ │ │ │ + str r0, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r2, #1 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ ldr.w r1, [r4, #156] @ 0x9c │ │ │ │ movs r5, #0 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ adds r2, r1, r3 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -393020,21 +393018,21 @@ │ │ │ │ bl 38c6b8 │ │ │ │ b.w 38cd2c │ │ │ │ ldr r0, [pc, #28] @ (38e098 ) │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.w 38ccd2 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r0, #0] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e09c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -393077,24 +393075,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #28] @ (38e124 ) │ │ │ │ ldr r0, [pc, #28] @ (38e128 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r3, r1, [r4, #164] @ 0xa4 │ │ │ │ subs r3, #1 │ │ │ │ b.n 38e0de │ │ │ │ add r3, sp, #448 @ 0x1c0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa1e0066 │ │ │ │ - ldrb r2, [r6, #31] │ │ │ │ + @ instruction: 0xfa3e0066 │ │ │ │ + strh r2, [r2, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e12c : │ │ │ │ ldr r1, [pc, #172] @ (38e1dc ) │ │ │ │ ldr.w r2, [r0, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ cmp r2, #2 │ │ │ │ @@ -393152,25 +393150,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (38e1e4 ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38e1e8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38e154 │ │ │ │ nop │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vld4.16 {d16-d19}, [r2 :128], r6 │ │ │ │ - ldrb r6, [r5, #29] │ │ │ │ + vst1.8 {d0[3]}, [r2], r6 │ │ │ │ + ldrb r6, [r1, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e1ec : │ │ │ │ ldr r1, [pc, #172] @ (38e29c ) │ │ │ │ ldr.w r2, [r0, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ cmp r2, #3 │ │ │ │ @@ -393228,25 +393226,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (38e2a4 ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38e2a8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38e214 │ │ │ │ nop │ │ │ │ add r2, sp, #296 @ 0x128 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [r2, #102] @ 0x66 │ │ │ │ - ldrb r2, [r4, #27] │ │ │ │ + str.w r0, [r2, #102] @ 0x66 │ │ │ │ + ldrb r2, [r0, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e2ac : │ │ │ │ ldr r1, [pc, #168] @ (38e358 ) │ │ │ │ ldr.w r2, [r0, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ cmp r2, #5 │ │ │ │ @@ -393302,25 +393300,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (38e360 ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38e364 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #160 @ 0xa0 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38e2d4 │ │ │ │ nop │ │ │ │ add r1, sp, #552 @ 0x228 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7e60066 │ │ │ │ - ldrb r6, [r3, #25] │ │ │ │ + strb.w r0, [r6, r6, lsl #2] │ │ │ │ + ldrb r6, [r7, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e368 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -393373,24 +393371,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (38e410 ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38e414 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38e390 │ │ │ │ add r0, sp, #760 @ 0x2f8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7340066 │ │ │ │ - ldrb r4, [r4, #23] │ │ │ │ + @ instruction: 0xf7540066 │ │ │ │ + ldrb r4, [r0, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e418 : │ │ │ │ push {r4, lr} │ │ │ │ ldrb.w lr, [r0, #152] @ 0x98 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.w 38e658 │ │ │ │ @@ -393593,22 +393591,22 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ add.w r3, r6, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 38e8c4 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ mov r1, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38e988 │ │ │ │ strd r5, r7, [r4, #164] @ 0xa4 │ │ │ │ @@ -393924,20 +393922,20 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 38e978 │ │ │ │ ldr.w r3, [pc, #2248] @ 38f294 │ │ │ │ ldr.w r0, [pc, #2248] @ 38f298 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #192 @ 0xc0 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38e978 │ │ │ │ ldr.w r0, [pc, #2232] @ 38f29c │ │ │ │ add.w r1, r6, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38e8d4 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ mov r0, r4 │ │ │ │ mla r6, r2, r6, r3 │ │ │ │ bl 38e12c │ │ │ │ strb r0, [r6, #11] │ │ │ │ @@ -394639,29 +394637,29 @@ │ │ │ │ bl 38e1ec │ │ │ │ strh.w r0, [r6, #100] @ 0x64 │ │ │ │ b.w 38e978 │ │ │ │ add r5, pc, #736 @ (adr r5, 38f558 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ add r5, pc, #688 @ (adr r5, 38f52c ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ - eors.w r0, r0, #15073280 @ 0xe60000 │ │ │ │ + @ instruction: 0xf4b00066 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #4] │ │ │ │ + ldrb r6, [r6, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r4, #4] │ │ │ │ + ldrb r6, [r0, #5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r3, pc, #640 @ (adr r3, 38f510 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r6, #102 @ 0x66 │ │ │ │ - ldrb r0, [r4, #1] │ │ │ │ + sbcs.w r0, r6, #102 @ 0x66 │ │ │ │ + ldrb r0, [r0, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r3, #21] │ │ │ │ + strb r0, [r7, #21] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ mla r6, r2, r6, r3 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ lsls r2, r3, #23 │ │ │ │ bpl.w 38e8f4 │ │ │ │ @@ -394670,30 +394668,30 @@ │ │ │ │ strh.w r0, [r6, #102] @ 0x66 │ │ │ │ b.w 38e978 │ │ │ │ ldr r1, [pc, #56] @ (38f2fc ) │ │ │ │ ldr r0, [pc, #56] @ (38f300 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r3, [r4, #152] @ 0x98 │ │ │ │ b.w 38e924 │ │ │ │ movs r1, #0 │ │ │ │ strh.w r1, [r3, #178] @ 0xb2 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ add r3, r2 │ │ │ │ strh.w r1, [r3, #180] @ 0xb4 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ add r3, r2 │ │ │ │ strh.w r1, [r3, #200] @ 0xc8 │ │ │ │ b.w 38e978 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strd r0, r0, [r2], #-408 @ 0x198 │ │ │ │ - ldr r4, [r1, #116] @ 0x74 │ │ │ │ + stmia.w r2, {r1, r2, r5, r6} │ │ │ │ + ldr r4, [r5, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038f304 : │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strb.w r3, [r0, #153] @ 0x99 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -394755,30 +394753,30 @@ │ │ │ │ b.n 38f350 │ │ │ │ ldr r3, [pc, #28] @ (38f3bc ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #28] @ (38f3c0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #212 @ 0xd4 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38f398 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 38f2c8 │ │ │ │ + b.n 38f308 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [r7, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (38f3d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldrh r2, [r4, #62] @ 0x3e │ │ │ │ lsls r2, r2, #3 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ ands.w r1, r3, #1024 @ 0x400 │ │ │ │ itt ne │ │ │ │ ldrbne.w r1, [r0, #932] @ 0x3a4 │ │ │ │ ubfxne r1, r1, #3, #1 │ │ │ │ @@ -394790,33 +394788,33 @@ │ │ │ │ lsls r3, r3, #23 │ │ │ │ it mi │ │ │ │ ldrbmi.w r3, [r0, #932] @ 0x3a4 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ itt mi │ │ │ │ ubfxmi r3, r3, #1, #1 │ │ │ │ orrmi r1, r3 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 38f464 │ │ │ │ ldr r2, [pc, #68] @ (38f468 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (38f46c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #56] @ (38f470 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (38f474 ) │ │ │ │ ldr r2, [pc, #52] @ (38f478 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -394826,19 +394824,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 38f43c │ │ │ │ - lsls r6, r4, #1 │ │ │ │ - str r7, [sp, #176] @ 0xb0 │ │ │ │ + @ instruction: 0xe80a0066 │ │ │ │ + str r7, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 38fb84 │ │ │ │ + b.n 38fbc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r5, #58] @ 0x3a │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -394852,15 +394849,15 @@ │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #80] @ (38f4e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #44] @ 38f4d8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strd r3, r3, [r0, #936] @ 0x3a8 │ │ │ │ strd r3, r2, [r0, #928] @ 0x3a0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ vstr d7, [r0, #944] @ 0x3b0 │ │ │ │ @@ -394874,19 +394871,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ lsls r4, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r6 │ │ │ │ movs r0, r6 │ │ │ │ - b.n 38f3d8 │ │ │ │ + b.n 38f418 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r5, #92] @ 0x5c │ │ │ │ + ldr r0, [r1, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r0, #96] @ 0x60 │ │ │ │ + ldr r6, [r4, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #136] @ (38f588 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -394896,15 +394893,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 383014 │ │ │ │ vldr d7, [pc, #88] @ 38f580 │ │ │ │ ldr r2, [pc, #104] @ (38f594 ) │ │ │ │ mov r3, r5 │ │ │ │ @@ -394922,42 +394919,42 @@ │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 339524 │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 339474 │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #88] @ 0x58 │ │ │ │ + ldr r6, [r7, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 38f3a0 │ │ │ │ + b.n 38f3e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r7, #84] @ 0x54 │ │ │ │ + ldr r0, [r3, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r2, [r7, #50] @ 0x32 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - add r0, r2 │ │ │ │ + add r0, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mvns r4, r6 │ │ │ │ + add r4, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ (38f78c ) │ │ │ │ @@ -395105,15 +395102,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r1, [pc, #80] @ (38f794 ) │ │ │ │ ldr r0, [pc, #84] @ (38f798 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38f5ca │ │ │ │ ldr.w r0, [r1, #920] @ 0x398 │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 38361c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r1, #936] @ 0x3a8 │ │ │ │ @@ -395131,17 +395128,17 @@ │ │ │ │ orr.w r2, r2, #2 │ │ │ │ str.w r2, [r1, #932] @ 0x3a4 │ │ │ │ b.n 38f6c2 │ │ │ │ str r6, [sp, #536] @ 0x218 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 38f130 │ │ │ │ + b.n 38f170 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r2, [r3, r0] │ │ │ │ + strh r2, [r7, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #552] @ (38f9d8 ) │ │ │ │ @@ -395311,15 +395308,15 @@ │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #100] @ (38f9e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ and.w r2, ip, #1 │ │ │ │ ldrb.w r1, [r3, #940] @ 0x3ac │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 383464 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -395339,17 +395336,17 @@ │ │ │ │ orr.w r1, r1, #256 @ 0x100 │ │ │ │ str.w r1, [r3, #932] @ 0x3a4 │ │ │ │ b.n 38f8bc │ │ │ │ str r4, [sp, #552] @ 0x228 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 38ff04 │ │ │ │ + b.n 38ff44 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r7, [pc, #888] @ (38fd60 ) │ │ │ │ + ldr r7, [pc, #1016] @ (38fde0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r2, [r0, #2160] @ 0x870 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r1 │ │ │ │ str r3, [r2, #4] │ │ │ │ @@ -395397,26 +395394,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (38fa90 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38fa38 │ │ │ │ nop │ │ │ │ str r2, [sp, #144] @ 0x90 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 38faf4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -395444,25 +395441,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38fab6 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (38fb04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38fab6 │ │ │ │ str r1, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #960] @ (38fec0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #4] │ │ │ │ + ldr r4, [r7, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -395496,15 +395493,15 @@ │ │ │ │ cbz r2, 38fb68 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 38fbc4 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r3, [pc, #188] @ (38fc34 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38fc0e │ │ │ │ ldr r3, [pc, #180] @ (38fc38 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -395512,15 +395509,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38fc0e │ │ │ │ ldr r0, [pc, #176] @ (38fc3c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38fc1a │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 38fc1a │ │ │ │ @@ -395533,19 +395530,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 38fbc4 │ │ │ │ ldr r0, [pc, #136] @ (38fc44 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r3, [pc, #92] @ (38fc30 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38fb68 │ │ │ │ ldr r3, [pc, #84] @ (38fc34 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -395565,45 +395562,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38fb68 │ │ │ │ ldr r0, [pc, #72] @ (38fc4c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38fb68 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38fbee │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 38fbee │ │ │ │ b.n 38fba8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 38fbee │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + str r6, [r7, #124] @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #124] @ 0x7c │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r4, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #124] @ 0x7c │ │ │ │ + str r6, [r4, #124] @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -395656,19 +395653,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 28b4dc │ │ │ │ - str r4, [r7, #116] @ 0x74 │ │ │ │ + str r4, [r3, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r7, #116] @ 0x74 │ │ │ │ + str r6, [r3, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r0, #120] @ 0x78 │ │ │ │ + str r6, [r4, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 38fee0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395799,15 +395796,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (38ff04 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38fdac │ │ │ │ ldr r3, [pc, #136] @ (38ff08 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38fd5a │ │ │ │ ldr r3, [pc, #116] @ (38ff00 ) │ │ │ │ @@ -395816,15 +395813,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38fd5a │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (38ff0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 38fd5a │ │ │ │ ldr r3, [pc, #96] @ (38ff10 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38fdfe │ │ │ │ @@ -395836,44 +395833,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (38ff14 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 38fdfe │ │ │ │ nop │ │ │ │ ldrh r6, [r4, #56] @ 0x38 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - str r4, [r6, #108] @ 0x6c │ │ │ │ + str r4, [r2, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - svc 58 @ 0x3a │ │ │ │ + svc 90 @ 0x5a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r6, [r3, #108] @ 0x6c │ │ │ │ + str r6, [r7, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #32] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #92] @ 0x5c │ │ │ │ + str r4, [r4, #92] @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #96] @ 0x60 │ │ │ │ + str r4, [r3, #100] @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #88] @ 0x58 │ │ │ │ + str r2, [r3, #92] @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -395906,20 +395903,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (38ff84 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldrh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #92] @ 0x5c │ │ │ │ + str r6, [r5, #92] @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 390008 │ │ │ │ @@ -395958,28 +395955,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (39001c ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 38ffba │ │ │ │ ldrh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, #34] @ 0x22 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - str r0, [r4, #84] @ 0x54 │ │ │ │ + str r0, [r0, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396126,15 +396123,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39027e │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 390218 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 390230 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -396192,25 +396189,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3901a8 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (3902c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3901a8 │ │ │ │ ldrh r4, [r4, #20] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #688] @ (390574 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #48] @ 0x30 │ │ │ │ + str r4, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (3904a4 ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -396277,17 +396274,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (3904a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 390478 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 77c4c8 │ │ │ │ + bl 77c4f8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 5269e4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -396301,24 +396298,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 782e70 │ │ │ │ + bl 782ea0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 390424 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 390450 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 782ed8 │ │ │ │ + bl 782f08 │ │ │ │ b.n 3902fa │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -396362,27 +396359,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3903a4 │ │ │ │ ldr r0, [pc, #36] @ (3904b4 ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 3903a4 │ │ │ │ nop │ │ │ │ ldrh r0, [r3, #10] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #20] │ │ │ │ + str r0, [r7, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (390584 ) │ │ │ │ @@ -396566,29 +396563,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 3905f2 │ │ │ │ ldr r0, [pc, #172] @ (390788 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (39078c ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 3906ee │ │ │ │ ldr r2, [pc, #116] @ (390790 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3905c8 │ │ │ │ ldr r2, [pc, #108] @ (390794 ) │ │ │ │ @@ -396601,15 +396598,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3905c8 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (39079c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3905c8 │ │ │ │ ldr r3, [pc, #64] @ (390790 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3905f2 │ │ │ │ ldr r3, [pc, #68] @ (3907a0 ) │ │ │ │ @@ -396622,34 +396619,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3905f2 │ │ │ │ ldr r0, [pc, #48] @ (3907a4 ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3905f2 │ │ │ │ nop │ │ │ │ strh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldrsh r0, [r0, r5] │ │ │ │ + ldrsh r0, [r4, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r2, [r5, r6] │ │ │ │ + ldrsh r2, [r1, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, lr │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r4, r4] │ │ │ │ + ldrsh r6, [r0, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r7, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r1, r6] │ │ │ │ + ldrsh r6, [r5, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (390af4 ) │ │ │ │ @@ -396678,15 +396675,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #768] @ (390b0c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -396874,15 +396871,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3908d0 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (390b1c ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 3908d4 │ │ │ │ ldr r3, [pc, #256] @ (390b20 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -396894,15 +396891,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 390a3e │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 390828 │ │ │ │ b.n 390a5e │ │ │ │ ldr r0, [pc, #228] @ (390b24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 390828 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -396934,15 +396931,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (390b30 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 3908d4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 390a72 │ │ │ │ ldr r3, [pc, #120] @ (390b34 ) │ │ │ │ @@ -396957,60 +396954,60 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 390a72 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (390b38 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 390a72 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (390b3c ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 390a72 │ │ │ │ nop │ │ │ │ strh r4, [r7, #34] @ 0x22 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r0, [sp, #816] @ 0x330 │ │ │ │ + ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r7, #26] │ │ │ │ + strh r0, [r3, #28] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 390a18 │ │ │ │ + bmi.n 390a58 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, #26] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, r7] │ │ │ │ + ldrsh r4, [r3, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, r4] │ │ │ │ + ldrb r0, [r7, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, r6] │ │ │ │ + ldrb r0, [r2, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #288] @ (390c58 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, r3] │ │ │ │ + ldrb r6, [r2, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r2, r2] │ │ │ │ + ldrb r2, [r6, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -397053,15 +397050,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 390b8e │ │ │ │ ldr r0, [pc, #68] @ (390bfc ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 390b8e │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 390b8e │ │ │ │ ldr r3, [pc, #48] @ (390c00 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -397071,29 +397068,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (390bf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 390b8e │ │ │ │ ldr r0, [pc, #32] @ (390c04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 390b8e │ │ │ │ strh r4, [r3, #6] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r4] │ │ │ │ + ldrb r0, [r3, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [pc, #896] @ (390f84 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, r3] │ │ │ │ + ldrb r4, [r5, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -397251,15 +397248,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (390eb8 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 390d42 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 38ff88 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -397321,57 +397318,57 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 390d42 │ │ │ │ ldr r1, [pc, #92] @ (390eec ) │ │ │ │ add r1, pc │ │ │ │ b.n 390de2 │ │ │ │ strh r0, [r2, #0] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldrb r4, [r2, r0] │ │ │ │ + ldrb r4, [r6, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 390f34 │ │ │ │ + bvs.n 390f74 │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb79c │ │ │ │ + @ instruction: 0xb7bc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 390e20 │ │ │ │ + bpl.n 390e60 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r0, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #2 │ │ │ │ + asrs r4, r0, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r3, r5] │ │ │ │ + ldrh r2, [r7, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb740 │ │ │ │ + @ instruction: 0xb760 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r5, r4] │ │ │ │ + ldrh r6, [r1, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb730 │ │ │ │ + @ instruction: 0xb750 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r3, r4] │ │ │ │ + ldrh r6, [r7, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r5, r3] │ │ │ │ + ldrh r2, [r1, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r6, r3] │ │ │ │ + ldrh r0, [r2, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb6f8 │ │ │ │ + @ instruction: 0xb718 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 390f08 │ │ │ │ + bpl.n 390f48 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r2, r3] │ │ │ │ + ldrh r6, [r6, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 390efc │ │ │ │ + bpl.n 390f3c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r4, [r1, r3] │ │ │ │ + ldrh r4, [r5, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r2, r3] │ │ │ │ + ldrh r2, [r6, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r4, #20] │ │ │ │ + ldrb r4, [r0, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -397457,25 +397454,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 390f82 │ │ │ │ ldr r0, [pc, #32] @ (391008 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 390f82 │ │ │ │ ldrb r0, [r2, #20] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + ldr r0, [r0, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (3910d0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -397527,39 +397524,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 391028 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (3910e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 391028 │ │ │ │ ldr r2, [pc, #52] @ (3910e4 ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (3910e8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88b72c │ │ │ │ + b.w 88b75c │ │ │ │ nop │ │ │ │ ldrb r4, [r3, #16] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, r4] │ │ │ │ + ldr r2, [r6, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r5, r4] │ │ │ │ + ldr r0, [r1, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r1, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -397735,15 +397732,15 @@ │ │ │ │ bpl.n 391246 │ │ │ │ ldr.w r1, [pc, #1908] @ 391a50 │ │ │ │ ldr.w r0, [pc, #1908] @ 391a54 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 391246 │ │ │ │ ldr.w r3, [pc, #1876] @ 391a48 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39118a │ │ │ │ ldr.w r3, [pc, #1876] @ 391a58 │ │ │ │ @@ -397756,15 +397753,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 39118a │ │ │ │ ldr.w r0, [pc, #1848] @ 391a5c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39118a │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 38ff88 │ │ │ │ ldr.w r3, [pc, #1800] @ 391a48 │ │ │ │ @@ -397785,15 +397782,15 @@ │ │ │ │ ldr.w r0, [pc, #1780] @ 391a64 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 391246 │ │ │ │ ldr.w r3, [pc, #1732] @ 391a48 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39118a │ │ │ │ ldr.w r3, [pc, #1748] @ 391a68 │ │ │ │ @@ -397806,15 +397803,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 39118a │ │ │ │ ldr.w r0, [pc, #1720] @ 391a6c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39118a │ │ │ │ ldr.w r3, [pc, #1668] @ 391a48 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39118a │ │ │ │ ldr.w r3, [pc, #1692] @ 391a70 │ │ │ │ @@ -397827,15 +397824,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 39118a │ │ │ │ ldr.w r0, [pc, #1664] @ 391a74 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39118a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3915fc │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 391246 │ │ │ │ @@ -397861,15 +397858,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 39118a │ │ │ │ ldr.w r0, [pc, #1568] @ 391a7c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39118a │ │ │ │ ldr.w r3, [pc, #1556] @ 391a80 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3915ce │ │ │ │ @@ -397889,15 +397886,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 391246 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1492] @ 391a88 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 391246 │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 3912ae │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -397957,15 +397954,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 391246 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 391246 │ │ │ │ ldr.w r2, [pc, #1264] @ 391a94 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -398169,15 +398166,15 @@ │ │ │ │ b.n 391246 │ │ │ │ ldr r0, [pc, #684] @ (391aa0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 391720 │ │ │ │ b.n 391732 │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -398188,15 +398185,15 @@ │ │ │ │ ldr r0, [pc, #644] @ (391aa4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3917ea │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -398222,15 +398219,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #552] @ (391aac ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3917ea │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -398250,15 +398247,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 391766 │ │ │ │ ldr r0, [pc, #480] @ (391ab4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 391766 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 391766 │ │ │ │ ldr r3, [pc, #456] @ (391ab8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -398283,23 +398280,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3915e0 │ │ │ │ ldr r0, [pc, #400] @ (391abc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 3915e0 │ │ │ │ ldr r0, [pc, #388] @ (391ac0 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -398384,100 +398381,100 @@ │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldrb r6, [r7, #11] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r7} │ │ │ │ + ldmia r1, {r1, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r7, r4] │ │ │ │ + ldr r4, [r3, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [pc, #144] @ (391aec ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r1, r3] │ │ │ │ + ldrsb r4, [r5, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r7, r5] │ │ │ │ + ldrsb r2, [r3, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r6, r2] │ │ │ │ + ldrsb r2, [r2, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r4, r0] │ │ │ │ + ldrsb r6, [r0, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r1, r1] │ │ │ │ + ldrsb r4, [r5, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r2] │ │ │ │ + ldrh r6, [r2, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, r7] │ │ │ │ + ldrsb r4, [r0, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, r7] │ │ │ │ + ldrsb r0, [r3, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsh r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, r1] │ │ │ │ + strb r6, [r4, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r4, [r3, r1] │ │ │ │ + ldrsb r4, [r7, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [r7, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + ldrsb r6, [r0, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, r3] │ │ │ │ + strb r2, [r2, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r4, #12] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, r0] │ │ │ │ + strh r6, [r5, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r5, r3] │ │ │ │ + strb r4, [r1, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ negs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #92] @ (391b34 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39175c │ │ │ │ ldr r0, [pc, #80] @ (391b38 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 391752 │ │ │ │ ldr r0, [pc, #68] @ (391b3c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39173c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 391684 │ │ │ │ ldr r2, [pc, #48] @ (391b40 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -398485,29 +398482,29 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 391684 │ │ │ │ ldr r0, [pc, #36] @ (391b44 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 391684 │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - strh r4, [r1, r2] │ │ │ │ + strh r4, [r5, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r3, r0] │ │ │ │ + strh r0, [r7, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r5, r6] │ │ │ │ + str r4, [r1, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, r0] │ │ │ │ + strb r6, [r7, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 391cf8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -398645,39 +398642,39 @@ │ │ │ │ b.n 391c9e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 3910ec │ │ │ │ b.n 391c84 │ │ │ │ ldr r0, [pc, #40] @ (391d10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 391c9e │ │ │ │ ldr r0, [pc, #36] @ (391d14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ b.n 391c9e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - strh r6, [r5, r4] │ │ │ │ + strh r6, [r1, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r2, r3] │ │ │ │ + strh r4, [r6, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3910ec │ │ │ │ nop │ │ │ │ @@ -398779,15 +398776,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 391dbe │ │ │ │ ldr r0, [pc, #492] @ (39203c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 391dbe │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 391e1c │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -398830,15 +398827,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 391e38 │ │ │ │ ldr r0, [pc, #388] @ (392048 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 391e38 │ │ │ │ b.n 391dbe │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -398900,15 +398897,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 391ed0 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 391dbc │ │ │ │ ldr r0, [pc, #192] @ (392050 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ @@ -398921,26 +398918,26 @@ │ │ │ │ mov r9, r0 │ │ │ │ beq.w 391e98 │ │ │ │ ldr r0, [pc, #172] @ (392054 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 391f3a │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 391e38 │ │ │ │ ldr r0, [pc, #144] @ (392058 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 391ed0 │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 391eac │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 391dbc │ │ │ │ @@ -398956,15 +398953,15 @@ │ │ │ │ beq.w 391e98 │ │ │ │ ldr r0, [pc, #96] @ (392060 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 391e1c │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 391e24 │ │ │ │ ldr r2, [r3, #108] @ 0x6c │ │ │ │ lsls r4, r4, #3 │ │ │ │ @@ -398976,33 +398973,33 @@ │ │ │ │ lsls r2, r2, #3 │ │ │ │ movs r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #20] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + strh r2, [r3, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, r2] │ │ │ │ + strh r2, [r5, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r3, r0] │ │ │ │ + strh r6, [r7, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, r5] │ │ │ │ + str r4, [r6, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r6, r3] │ │ │ │ + str r0, [r2, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, r1] │ │ │ │ + str r6, [r7, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -399075,15 +399072,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 3920c0 │ │ │ │ ldr r3, [pc, #44] @ (39216c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (392170 ) │ │ │ │ ldr r1, [pc, #44] @ (392174 ) │ │ │ │ add r3, pc │ │ │ │ @@ -399097,21 +399094,21 @@ │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r3] │ │ │ │ + str r2, [r1, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r6, 3921b6 │ │ │ │ + cbnz r6, 3921be │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r0, [r0, r3] │ │ │ │ + str r0, [r4, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, r7 │ │ │ │ + cmn r6, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -399182,17 +399179,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - str r6, [r5, r1] │ │ │ │ + str r6, [r1, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r2, r1] │ │ │ │ + str r4, [r6, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0039223c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -399231,15 +399228,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 39229a │ │ │ │ ldr r0, [pc, #152] @ (39234c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7309f4 │ │ │ │ + bl 730a24 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 39232a │ │ │ │ ldr.w r9, [pc, #140] @ 392350 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -399284,19 +399281,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ bgt.n 392292 │ │ │ │ vaddw.u q11, , d0 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - cbnz r4, 392360 │ │ │ │ + cbnz r4, 392368 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r2, r1 │ │ │ │ + lsrs r2, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #88] @ (3923b8 ) │ │ │ │ + ldr r7, [pc, #216] @ (392438 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00392360 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -399310,15 +399307,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 397b98 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 397b98 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 732e94 │ │ │ │ + bl 732ec4 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 39237a │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 28b998 │ │ │ │ nop │ │ │ │ @@ -399373,26 +399370,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3923ce │ │ │ │ ldr r0, [pc, #28] @ (392454 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3923ce │ │ │ │ nop │ │ │ │ ldr r6, [r6, #4] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #200] @ (392520 ) │ │ │ │ + ldr r6, [pc, #328] @ (3925a0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 392908 │ │ │ │ mov r6, r3 │ │ │ │ @@ -399448,15 +399445,15 @@ │ │ │ │ bpl.n 3924d2 │ │ │ │ ldr.w r0, [pc, #1056] @ 392914 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r2, [pc, #1040] @ 392918 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399475,15 +399472,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3924d2 │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 3924ba │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -399571,15 +399568,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 39248e │ │ │ │ ldr r0, [pc, #768] @ (392934 ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39248e │ │ │ │ mov r0, r8 │ │ │ │ bl 3923b0 │ │ │ │ b.n 392612 │ │ │ │ ldr r3, [pc, #744] @ (392938 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -399708,15 +399705,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #332] @ (392910 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (392940 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399727,22 +399724,22 @@ │ │ │ │ bpl.n 39279e │ │ │ │ ldr r0, [pc, #360] @ (392944 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39279e │ │ │ │ ldr r0, [pc, #344] @ (392948 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3924ca │ │ │ │ ldr r3, [pc, #332] @ (39294c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3924d2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -399752,29 +399749,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (392950 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3924d2 │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 392750 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 390178 │ │ │ │ b.n 392750 │ │ │ │ ldr r0, [pc, #276] @ (392954 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 3928a2 │ │ │ │ add r3, pc, #8 @ (adr r3, 392860 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -399812,15 +399809,15 @@ │ │ │ │ bpl.n 3928d6 │ │ │ │ ldr r0, [pc, #148] @ (39295c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3924d2 │ │ │ │ ldr r3, [pc, #128] @ (392960 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399831,63 +399828,63 @@ │ │ │ │ bpl.w 3924d2 │ │ │ │ ldr r0, [pc, #108] @ (392964 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 392514 │ │ │ │ str r0, [r1, #124] @ 0x7c │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #832] @ (392c58 ) │ │ │ │ + ldr r5, [pc, #960] @ (392cd8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsh r0, [r1, r5] │ │ │ │ lsls r2, r2, #3 │ │ │ │ subs r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #400] @ (392ab4 ) │ │ │ │ + ldr r6, [pc, #528] @ (392b34 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsh r2, [r3, r3] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - strb r4, [r7, #4] │ │ │ │ + strb r4, [r3, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #480] @ (392b10 ) │ │ │ │ + ldr r4, [pc, #608] @ (392b90 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #344] @ (392a90 ) │ │ │ │ + ldr r4, [pc, #472] @ (392b10 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [pc, #368] @ (392aac ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #816] @ (392c70 ) │ │ │ │ + ldr r4, [pc, #944] @ (392cf0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #272] @ (392a58 ) │ │ │ │ + ldr r4, [pc, #400] @ (392ad8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #888] @ (392cc4 ) │ │ │ │ + ldr r4, [pc, #1016] @ (392d44 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsb r0, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #72] @ (39299c ) │ │ │ │ + ldr r5, [pc, #200] @ (392a1c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #616] @ (392bc0 ) │ │ │ │ + ldr r3, [pc, #744] @ (392c40 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r6, [r3, r6] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldr r2, [pc, #160] @ (392a00 ) │ │ │ │ + ldr r2, [pc, #288] @ (392a80 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #320] @ (392aa8 ) │ │ │ │ + ldr r2, [pc, #448] @ (392b28 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -399942,15 +399939,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (392a04 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldrb r6, [r0, r3] │ │ │ │ lsls r2, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -399961,27 +399958,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (392b18 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #224] @ (392b1c ) │ │ │ │ ldr r1, [pc, #228] @ (392b20 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 39223c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -400042,27 +400039,27 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (392b28 ) │ │ │ │ movs r2, #167 @ 0xa7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - uxth r0, r1 │ │ │ │ + uxth r0, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [pc, #680] @ (392dc0 ) │ │ │ │ + ldr r6, [pc, #808] @ (392e40 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #768] @ (392e1c ) │ │ │ │ + ldr r6, [pc, #896] @ (392e9c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r2, #16] │ │ │ │ + str r4, [r6, #16] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r5, sp, #456 @ 0x1c8 │ │ │ │ + add r5, sp, #584 @ 0x248 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [pc, #984] @ (392f00 ) │ │ │ │ + ldr r6, [pc, #88] @ (392b80 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #220 @ 0xdc │ │ │ │ + cmp r2, #252 @ 0xfc │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (392bc0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -400071,27 +400068,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (392bc8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #116] @ (392bcc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (392bd0 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (392bd4 ) │ │ │ │ ldr r0, [pc, #92] @ (392bd8 ) │ │ │ │ ldr r3, [pc, #96] @ (392bdc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -400102,35 +400099,35 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbz r4, 392bde │ │ │ │ + cbz r4, 392be6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r2, [r1, #0] │ │ │ │ + str r2, [r5, #0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, sp, #424 @ 0x1a8 │ │ │ │ + add r4, sp, #552 @ 0x228 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r3, #19 │ │ │ │ + asrs r2, r7, #19 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, pc, #8 @ (adr r6, 392bdc ) │ │ │ │ + add r6, pc, #136 @ (adr r6, 392c5c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ ldrh r6, [r6, r4] │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -400172,25 +400169,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (392c6c ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (392c70 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3923b0 │ │ │ │ nop │ │ │ │ - add sp, #408 @ 0x198 │ │ │ │ + sub sp, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [pc, #544] @ (392e90 ) │ │ │ │ + ldr r4, [pc, #672] @ (392f10 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #632] @ (392eec ) │ │ │ │ + ldr r4, [pc, #760] @ (392f6c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 392cb4 │ │ │ │ @@ -400198,27 +400195,27 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (392cbc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 43f68c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 392360 │ │ │ │ - add sp, #136 @ 0x88 │ │ │ │ + add sp, #264 @ 0x108 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [pc, #272] @ (392dcc ) │ │ │ │ + ldr r4, [pc, #400] @ (392e4c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #368] @ (392e30 ) │ │ │ │ + ldr r4, [pc, #496] @ (392eb0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #100] @ (392d38 ) │ │ │ │ @@ -400226,64 +400223,64 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #104] @ (392d40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #88] @ (392d44 ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ strd r0, r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #80] @ (392d48 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r4, #12 │ │ │ │ - bl 7308b4 │ │ │ │ + bl 7308e4 │ │ │ │ ldr r2, [pc, #68] @ (392d4c ) │ │ │ │ ldr r1, [pc, #72] @ (392d50 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 3921b8 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - add r7, sp, #864 @ 0x360 │ │ │ │ + add r7, sp, #992 @ 0x3e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [pc, #1000] @ (393128 ) │ │ │ │ + ldr r4, [pc, #104] @ (392da8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #72] @ (392d8c ) │ │ │ │ + ldr r4, [pc, #200] @ (392e0c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #72] @ (392d90 ) │ │ │ │ + ldr r4, [pc, #200] @ (392e10 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ - ldrsh r2, [r1, r1] │ │ │ │ + ldrsh r2, [r5, r1] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r2, sp, #680 @ 0x2a8 │ │ │ │ + add r2, sp, #808 @ 0x328 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (392d60 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ ldr r0, [r5, r7] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -400292,47 +400289,47 @@ │ │ │ │ ldr r2, [pc, #88] @ (392dd0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (392dd4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #76] @ (392dd8 ) │ │ │ │ ldr.w ip, [pc, #80] @ 392ddc │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #76] @ (392de0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r1, [pc, #60] @ (392de4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r7, sp, #528 @ 0x210 │ │ │ │ + add r7, sp, #656 @ 0x290 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r6, [r2, r7] │ │ │ │ + ldrb r6, [r6, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r2, sp, #216 @ 0xd8 │ │ │ │ + add r2, sp, #344 @ 0x158 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [r5, r6] │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, #32] │ │ │ │ lsls r0, r4, #3 │ │ │ │ @@ -400349,59 +400346,59 @@ │ │ │ │ ldr r1, [pc, #108] @ (392e6c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #88] @ (392e70 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (392e74 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #72] @ (392e78 ) │ │ │ │ ldr r1, [pc, #76] @ (392e7c ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ bl 3921b8 │ │ │ │ add.w r1, r5, #776 @ 0x308 │ │ │ │ mov r0, r6 │ │ │ │ bl 339524 │ │ │ │ addw r1, r5, #1124 @ 0x464 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 339474 │ │ │ │ - add r7, sp, #0 │ │ │ │ + add r7, sp, #128 @ 0x80 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [pc, #120] @ (392ee4 ) │ │ │ │ + ldr r3, [pc, #248] @ (392f64 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #232] @ (392f58 ) │ │ │ │ + ldr r3, [pc, #360] @ (392fd8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r4, #12 │ │ │ │ + lsrs r2, r0, #13 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r6, #12 │ │ │ │ + lsrs r4, r2, #13 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r4, r4] │ │ │ │ + ldrb r2, [r0, r5] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, sp, #512 @ 0x200 │ │ │ │ + add r1, sp, #640 @ 0x280 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 392ebc │ │ │ │ sub sp, #12 │ │ │ │ @@ -400409,25 +400406,25 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #40] @ (392ec4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3923b0 │ │ │ │ nop │ │ │ │ - add r6, sp, #408 @ 0x198 │ │ │ │ + add r6, sp, #536 @ 0x218 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [pc, #528] @ (3930d4 ) │ │ │ │ + ldr r2, [pc, #656] @ (393154 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #648] @ (393150 ) │ │ │ │ + ldr r2, [pc, #776] @ (3931d0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #56] @ 392f10 │ │ │ │ sub sp, #20 │ │ │ │ @@ -400437,38 +400434,38 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #44] @ (392f1c ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #40] @ (392f20 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 39223c │ │ │ │ - add r6, sp, #120 @ 0x78 │ │ │ │ + add r6, sp, #248 @ 0xf8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [pc, #240] @ (393008 ) │ │ │ │ + ldr r2, [pc, #368] @ (393088 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #352] @ (39307c ) │ │ │ │ + ldr r2, [pc, #480] @ (3930fc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r4, [r0, r5] │ │ │ │ lsls r4, r4, #3 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (392f2c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldr r6, [r1, r2] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -400476,32 +400473,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (392f78 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (392f7c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #36] @ (392f80 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r5, sp, #936 @ 0x3a8 │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r0, [r1, r0] │ │ │ │ + ldrb r0, [r5, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, sp, #408 @ 0x198 │ │ │ │ + add r0, sp, #536 @ 0x218 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r3, r1] │ │ │ │ lsls r2, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -400515,15 +400512,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r8, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ lsrs r3, r7, #2 │ │ │ │ orr.w r3, r3, r5, lsl #30 │ │ │ │ ldr r4, [pc, #144] @ (39304c ) │ │ │ │ add.w r2, r3, #326 @ 0x146 │ │ │ │ mov.w ip, r5, lsr #2 │ │ │ │ add r4, pc │ │ │ │ ldr.w r6, [r6, r2, lsl #2] │ │ │ │ @@ -400570,31 +400567,31 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 392fea │ │ │ │ - add r5, sp, #584 @ 0x248 │ │ │ │ + add r5, sp, #712 @ 0x2c8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r1, [pc, #632] @ (3932c0 ) │ │ │ │ + ldr r1, [pc, #760] @ (393340 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #496] @ (39323c ) │ │ │ │ + ldr r1, [pc, #624] @ (3932bc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r7, r1] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #184] @ (393118 ) │ │ │ │ + ldr r1, [pc, #312] @ (393198 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (3930e4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -400605,24 +400602,24 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #104] @ (3930ec ) │ │ │ │ add r2, pc │ │ │ │ mov r6, r2 │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #96] @ (3930f0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #80] @ (3930f4 ) │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r4, r0, #1136 @ 0x470 │ │ │ │ add r2, pc │ │ │ │ mov r3, r0 │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ @@ -400641,21 +400638,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #760 @ 0x2f8 │ │ │ │ + add r4, sp, #888 @ 0x378 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [pc, #648] @ (393374 ) │ │ │ │ + ldr r0, [pc, #776] @ (3933f4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #752] @ (3933e0 ) │ │ │ │ + ldr r0, [pc, #880] @ (393460 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #96] @ (393154 ) │ │ │ │ + ldr r1, [pc, #224] @ (3931d4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsb r0, [r1, r4] │ │ │ │ lsls r2, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -400670,15 +400667,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ ldr r4, [pc, #124] @ (393198 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r9, [sp, #56] @ 0x38 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #108] @ (39319c ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 39315a │ │ │ │ lsrs r2, r7, #2 │ │ │ │ orr.w r2, r2, r8, lsl #30 │ │ │ │ @@ -400707,35 +400704,35 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 393136 │ │ │ │ - add r4, sp, #120 @ 0x78 │ │ │ │ + add r4, sp, #248 @ 0xf8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [pc, #136] @ (39321c ) │ │ │ │ + ldr r0, [pc, #264] @ (39329c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #24] @ (3931b0 ) │ │ │ │ + ldr r0, [pc, #152] @ (393230 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r6, [r1, r4] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #272] @ (3932bc ) │ │ │ │ + ldr r0, [pc, #400] @ (39333c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3931b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldrsb r2, [r5, r2] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -400743,33 +400740,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (393208 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (39320c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 3931f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 542074 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r3, sp, #568 @ 0x238 │ │ │ │ + add r3, sp, #696 @ 0x2b8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [pc, #224] @ (3932ec ) │ │ │ │ + ldr r0, [pc, #352] @ (39336c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #312] @ (393348 ) │ │ │ │ + ldr r0, [pc, #440] @ (3933c8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 393294 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -400817,15 +400814,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r2, r0] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - blxns fp │ │ │ │ + blxns pc │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r2, r7] │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -400835,15 +400832,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (3932fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #44] @ (393300 ) │ │ │ │ ldr r3, [pc, #44] @ (393304 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -400851,19 +400848,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #640 @ 0x280 │ │ │ │ + add r2, sp, #768 @ 0x300 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r1, r2] │ │ │ │ + ldr r6, [r5, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [r2, #92] @ 0x5c │ │ │ │ + ldr r0, [r6, #92] @ 0x5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 00393308 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400873,29 +400870,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (39334c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72c99c │ │ │ │ + bl 72c9cc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bxns r0 │ │ │ │ + bxns r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00393350 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -400906,56 +400903,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 3933ba │ │ │ │ ldr r0, [pc, #84] @ (3933c4 ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72eee4 │ │ │ │ + bl 72ef14 │ │ │ │ ldr r1, [pc, #76] @ (3933c8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7818e8 │ │ │ │ + bl 781918 │ │ │ │ ldr r3, [pc, #64] @ (3933cc ) │ │ │ │ ldr r1, [pc, #64] @ (3933d0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 3385b0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72f1f4 │ │ │ │ + bl 72f224 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (3933d4 ) │ │ │ │ add r0, pc │ │ │ │ b.n 393372 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - mov ip, r8 │ │ │ │ + mov ip, ip │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r7, #11] │ │ │ │ + ldrb r6, [r3, #12] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r5, [pc, #176] @ (393480 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #54 @ 0x36 │ │ │ │ + subs r0, #86 @ 0x56 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mov r8, r0 │ │ │ │ + mov r8, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003933d8 : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 393408 │ │ │ │ @@ -400990,15 +400987,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (393438 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ strb r2, [r3, r1] │ │ │ │ lsls r2, r2, #3 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 399a38 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -401010,25 +401007,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (3934ac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #68] @ (3934b0 ) │ │ │ │ ldr r1, [pc, #68] @ (3934b4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #52] @ (3934b8 ) │ │ │ │ ldr r2, [pc, #56] @ (3934bc ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (3934c0 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (3934c4 ) │ │ │ │ @@ -401036,29 +401033,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e27c │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ + b.w 72e2ac │ │ │ │ + add r1, sp, #224 @ 0xe0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrsb r6, [r6, r3] │ │ │ │ + ldrsb r6, [r2, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, pc, #344 @ (adr r3, 393608 ) │ │ │ │ + add r3, pc, #472 @ (adr r3, 393688 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp sl, sl │ │ │ │ + cmp sl, lr │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp ip, sp │ │ │ │ + mov r4, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - adds r7, #62 @ 0x3e │ │ │ │ + adds r7, #94 @ 0x5e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp lr, fp │ │ │ │ + cmp lr, pc │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r4, #3 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -401182,22 +401179,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 88aff0 │ │ │ │ + bl 88b020 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 78238c │ │ │ │ + b.w 7823bc │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -401211,15 +401208,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 782670 │ │ │ │ + bl 7826a0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -401258,25 +401255,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 393704 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 393704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 88948c │ │ │ │ + bl 8894bc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 28b998 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 3936f0 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 8957ec │ │ │ │ + bl 89581c │ │ │ │ b.n 3936a2 │ │ │ │ ldr r3, [pc, #36] @ (393718 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (39371c ) │ │ │ │ ldr r0, [pc, #36] @ (393720 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -401287,25 +401284,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (393728 ) │ │ │ │ ldr r0, [pc, #32] @ (39372c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - add r6, pc, #632 @ (adr r6, 393994 ) │ │ │ │ + add r6, pc, #760 @ (adr r6, 393a14 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r8, r1 │ │ │ │ + add r8, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add lr, r2 │ │ │ │ + add lr, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, pc, #560 @ (adr r6, 393958 ) │ │ │ │ + add r6, pc, #688 @ (adr r6, 3939d8 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add sl, r6 │ │ │ │ + add sl, sl │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add lr, r8 │ │ │ │ + add lr, ip │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00393730 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -401353,15 +401350,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 393776 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (3937f4 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 393776 │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 39375e │ │ │ │ mov r2, lr │ │ │ │ b.n 393764 │ │ │ │ @@ -401370,15 +401367,15 @@ │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, r8 │ │ │ │ + add r4, ip │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 39383e │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -401389,15 +401386,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 78304c │ │ │ │ + bl 78307c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -401430,15 +401427,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88c158 │ │ │ │ + bl 88c188 │ │ │ │ ldr r1, [pc, #76] @ (3938ec ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 59b780 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -401457,29 +401454,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 393872 │ │ │ │ ldr r0, [pc, #32] @ (3938f8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 393872 │ │ │ │ nop │ │ │ │ strh r6, [r2, r7] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bics r0, r1 │ │ │ │ + bics r0, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r1, 393904 │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 393912 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -401493,22 +401490,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (393944 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (393948 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88b72c │ │ │ │ + b.w 88b75c │ │ │ │ nop │ │ │ │ - bics r0, r0 │ │ │ │ + bics r0, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -401589,17 +401586,17 @@ │ │ │ │ ldr r4, [r0, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #920 @ (adr r3, 393dac ) │ │ │ │ + add r4, pc, #24 @ (adr r4, 393a2c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - orrs r0, r0 │ │ │ │ + orrs r0, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00393a18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -401693,15 +401690,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 393a48 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (393b38 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 393a48 │ │ │ │ nop │ │ │ │ strh r2, [r1, r0] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #1 │ │ │ │ @@ -401715,15 +401712,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ movs r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - rors r6, r3 │ │ │ │ + rors r6, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -401756,15 +401753,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 782544 │ │ │ │ + bl 782574 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 393bdc │ │ │ │ cmp r0, #1 │ │ │ │ @@ -401800,19 +401797,19 @@ │ │ │ │ nop │ │ │ │ str r4, [r4, r3] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, r3] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - add r1, pc, #600 @ (adr r1, 393e78 ) │ │ │ │ + add r1, pc, #728 @ (adr r1, 393ef8 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r7, #160 @ 0xa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r6 │ │ │ │ + adcs r0, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (393d40 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -401822,15 +401819,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 393d1c │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 393c5c │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 393c70 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -401902,28 +401899,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 393c48 │ │ │ │ ldr r0, [pc, #32] @ (393d54 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 393c48 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #1016] @ (39413c ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ subs r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ands r4, r3 │ │ │ │ + ands r4, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -401971,17 +401968,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 393ef6 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 393ec0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 77c4c8 │ │ │ │ + bl 77c4f8 │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 393ece │ │ │ │ @@ -402002,49 +401999,49 @@ │ │ │ │ beq.n 393e08 │ │ │ │ vldr d7, [pc, #260] @ 393f30 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 782544 │ │ │ │ + bl 782574 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 393efe │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 393efe │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 77c340 │ │ │ │ + bl 77c370 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (393f40 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7826c4 │ │ │ │ + bl 7826f4 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (393f44 ) │ │ │ │ ldr r3, [pc, #156] @ (393f3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -402054,17 +402051,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 77c4cc │ │ │ │ + bl 77c4fc │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 393e9c │ │ │ │ ldr r2, [pc, #108] @ (393f48 ) │ │ │ │ @@ -402078,17 +402075,17 @@ │ │ │ │ bne.n 393f28 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 59b738 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 393dee │ │ │ │ b.n 393ecc │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ movs r1, #5 │ │ │ │ - bl 77c4d0 │ │ │ │ + bl 77c500 │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 393ece │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -402120,41 +402117,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 782368 │ │ │ │ + bl 782398 │ │ │ │ ldr r0, [pc, #100] @ (393fe0 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 7841dc │ │ │ │ + bl 78420c │ │ │ │ ldr r3, [pc, #88] @ (393fe4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (393fe8 ) │ │ │ │ ldr r1, [pc, #92] @ (393fec ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #72] @ (393ff0 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (393ff4 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88c564 │ │ │ │ + bl 88c594 │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 393dac │ │ │ │ @@ -402164,21 +402161,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #248] @ (3940dc ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [pc, #752] @ (3942dc ) │ │ │ │ + ldr r3, [pc, #880] @ (39435c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ + ldr r0, [sp, #240] @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #188 @ 0xbc │ │ │ │ + subs r5, #220 @ 0xdc │ │ │ │ lsls r3, r2, #1 │ │ │ │ bl 1d1ff6 │ │ │ │ │ │ │ │ 00393ff8 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (394034 ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -402209,15 +402206,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -402231,15 +402228,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -402257,15 +402254,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ │ │ │ │ 003940dc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -402355,15 +402352,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 394116 │ │ │ │ ldr r0, [pc, #60] @ (394200 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 394116 │ │ │ │ blx 28d8f0 │ │ │ │ ldr r3, [pc, #256] @ (3942dc ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -402372,20 +402369,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 7221f6 │ │ │ │ + bl 7221f6 │ │ │ │ subs r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #176 @ 0xb0 │ │ │ │ + subs r3, #208 @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00394204 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -402471,15 +402468,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 394234 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (394310 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 394234 │ │ │ │ ldr r2, [pc, #120] @ (394364 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -402491,15 +402488,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ bl 614306 │ │ │ │ ldrh r0, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #232 @ 0xe8 │ │ │ │ + subs r3, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (3943b0 ) │ │ │ │ @@ -402512,15 +402509,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 782544 │ │ │ │ + bl 782574 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -402541,15 +402538,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 394370 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ ldr r1, [pc, #72] @ (3943fc ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -402649,15 +402646,15 @@ │ │ │ │ bpl.n 3943ec │ │ │ │ ldr r0, [pc, #96] @ (394500 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3943ec │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -402685,15 +402682,15 @@ │ │ │ │ bl 4544f2 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ blxns r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #120 @ 0x78 │ │ │ │ + subs r1, #152 @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00394504 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -402757,15 +402754,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (3946ac ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 39455c │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 394628 │ │ │ │ cbz r3, 3945c6 │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -402836,15 +402833,15 @@ │ │ │ │ cbz r3, 394674 │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 394678 │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 394554 │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 39466c │ │ │ │ mov r3, r1 │ │ │ │ b.n 394678 │ │ │ │ @@ -402854,15 +402851,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ bge.n 3946c0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - subs r0, #202 @ 0xca │ │ │ │ + subs r0, #234 @ 0xea │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -402943,15 +402940,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -402994,15 +402991,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 394808 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -403165,15 +403162,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 394b24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 782544 │ │ │ │ + bl 782574 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 394ac0 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -403187,35 +403184,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c340 │ │ │ │ + bl 77c370 │ │ │ │ ldr r1, [pc, #240] @ (394b64 ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7825e0 │ │ │ │ + bl 782610 │ │ │ │ ldr r2, [pc, #212] @ (394b68 ) │ │ │ │ ldr r3, [pc, #192] @ (394b58 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -403245,31 +403242,31 @@ │ │ │ │ cbz r3, 394ae8 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 394b18 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ ldr r2, [pc, #116] @ (394b70 ) │ │ │ │ ldr r3, [pc, #92] @ (394b58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 394b50 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 77c4d0 │ │ │ │ + b.w 77c500 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 394af0 │ │ │ │ ldr r3, [pc, #76] @ (394b74 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 394a00 │ │ │ │ ldr r3, [pc, #68] @ (394b78 ) │ │ │ │ @@ -403278,15 +403275,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 394a00 │ │ │ │ ldr r0, [pc, #56] @ (394b7c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 394a00 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ negs r0, r7 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r6 │ │ │ │ @@ -403300,15 +403297,15 @@ │ │ │ │ bl c0b6e │ │ │ │ adcs r0, r0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #108 @ 0x6c │ │ │ │ + adds r3, #140 @ 0x8c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00394b80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -403441,15 +403438,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 6bad02 │ │ │ │ + bl 6bad02 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -403525,15 +403522,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -403758,15 +403755,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 394f04 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -403997,15 +403994,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 28c474 │ │ │ │ b.n 3951cc │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 39521e │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -404088,15 +404085,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 783044 │ │ │ │ + bl 783074 │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -404346,15 +404343,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 3956a8 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -404729,15 +404726,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 3958b0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 3958b0 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 395ac0 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 3959c4 │ │ │ │ @@ -404777,18 +404774,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 395c56 │ │ │ │ b.n 39594a │ │ │ │ b.n 395b32 │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - vrsra.u32 q12, q14, #1 │ │ │ │ + vrsra.u64 d24, d12, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 39579a │ │ │ │ - vrshr.u64 d24, d26, #1 │ │ │ │ + vrshr.u64 q12, q5, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 3954ee │ │ │ │ Address 0x395c82 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00395c84 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -404821,22 +404818,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a8690 │ │ │ │ + bl 8a86c0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -404958,15 +404955,15 @@ │ │ │ │ blx 28b65c │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 783f90 │ │ │ │ + bl 783fc0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (395ee0 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -404980,15 +404977,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 782594 │ │ │ │ + bl 7825c4 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 395eaa │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -405001,15 +404998,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7823ac │ │ │ │ + b.w 7823dc │ │ │ │ nop │ │ │ │ bhi.n 395f02 │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -405048,15 +405045,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 39609c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 782544 │ │ │ │ + bl 782574 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 395ffe │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -405071,23 +405068,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 77c340 │ │ │ │ + bl 77c370 │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (3960d8 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -405127,28 +405124,28 @@ │ │ │ │ cbz r3, 396026 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 396090 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ ldr r2, [pc, #172] @ (3960e4 ) │ │ │ │ ldr r3, [pc, #144] @ (3960cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 3960c4 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 77c4d0 │ │ │ │ + b.w 77c500 │ │ │ │ ldr r3, [pc, #144] @ (3960e8 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -405166,15 +405163,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 3960c4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 39602e │ │ │ │ ldr r2, [pc, #80] @ (3960f0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 395f4a │ │ │ │ ldr r2, [pc, #72] @ (3960f4 ) │ │ │ │ @@ -405183,15 +405180,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 395f4a │ │ │ │ ldr r0, [pc, #64] @ (3960f8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 395f4a │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #64 @ 0x40 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #56 @ 0x38 │ │ │ │ @@ -405208,15 +405205,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ vtbx.8 d18, {d31- │ │ │ │ @@ -405396,15 +405393,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 39630e │ │ │ │ ldr r3, [pc, #132] @ (39637c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 396340 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 782bd8 │ │ │ │ + bl 782c08 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 39635e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -405421,30 +405418,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3962d8 │ │ │ │ ldr r0, [pc, #84] @ (396388 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 3962d8 │ │ │ │ ldr r3, [pc, #72] @ (39638c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3962fc │ │ │ │ ldr r3, [pc, #56] @ (396384 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3962fc │ │ │ │ ldr r0, [pc, #56] @ (396390 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3962fc │ │ │ │ ldr r3, [pc, #52] @ (396394 ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (396398 ) │ │ │ │ ldr r0, [pc, #52] @ (39639c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -405456,25 +405453,25 @@ │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r2, r7 │ │ │ │ + subs r6, r6, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r1, #0 │ │ │ │ + adds r2, r5, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r6, #8] │ │ │ │ + ldrb r0, [r2, #9] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r2, r3, r0 │ │ │ │ + adds r2, r7, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r6, #0 │ │ │ │ + adds r0, r2, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (3963ec ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -405560,15 +405557,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 396484 │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 396484 │ │ │ │ blt.n 3964a2 │ │ │ │ Address 0x3964ce is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 003964d0 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -405686,15 +405683,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ bge.n 396682 │ │ │ │ Address 0x396616 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00396618 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -405703,25 +405700,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 782e70 │ │ │ │ + bl 782ea0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 39666e │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 396698 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 782ed8 │ │ │ │ + bl 782f08 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -405740,17 +405737,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (396714 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 77c4cc │ │ │ │ + bl 77c4fc │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 3966f8 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 396700 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -405769,45 +405766,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 396648 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 396648 │ │ │ │ mov r0, r5 │ │ │ │ bl 396590 │ │ │ │ b.n 396648 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 3992a8 │ │ │ │ b.n 396648 │ │ │ │ nop │ │ │ │ - strb r6, [r1, #28] │ │ │ │ + strb r6, [r5, #28] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r0, r7, #19 │ │ │ │ + asrs r0, r3, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r5, r4 │ │ │ │ + adds r2, r1, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bls.n 39677a │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 396782 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 396748 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c4c8 │ │ │ │ + bl 77c4f8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 39675e │ │ │ │ @@ -405821,15 +405818,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 396618 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 396736 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -405859,26 +405856,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c340 │ │ │ │ + bl 77c370 │ │ │ │ ldr r1, [pc, #40] @ (39682c ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 78270c │ │ │ │ + bl 78273c │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -406003,29 +406000,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 78304c │ │ │ │ + bl 78307c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 3968da │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 3968b0 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 3968da │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 78304c │ │ │ │ + bl 78307c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 3967a0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -406104,17 +406101,17 @@ │ │ │ │ cbz r1, 396a7a │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 396618 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 396b06 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c4c8 │ │ │ │ + bl 77c4f8 │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -406152,15 +406149,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 396b06 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -406180,21 +406177,21 @@ │ │ │ │ beq.n 396ad8 │ │ │ │ blx r3 │ │ │ │ b.n 396ad8 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -406332,15 +406329,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 396e9e │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 782544 │ │ │ │ + bl 782574 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 396e38 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -406443,38 +406440,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 396f10 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 396590 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c4c8 │ │ │ │ + bl 77c4f8 │ │ │ │ b.n 396da0 │ │ │ │ mov r0, r4 │ │ │ │ bl 396590 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ ldr r2, [pc, #300] @ (396f74 ) │ │ │ │ ldr r3, [pc, #252] @ (396f48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 396f10 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 77c4d0 │ │ │ │ + b.w 77c500 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 396d98 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 396c6e │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (396f78 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -406507,15 +406504,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (396f88 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 396ce4 │ │ │ │ ldr r2, [pc, #144] @ (396f7c ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 396ce4 │ │ │ │ @@ -406554,15 +406551,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #172 @ 0xac │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r2, #6 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - strb r6, [r1, #3] │ │ │ │ + strb r6, [r5, #3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 396f5a │ │ │ │ @ instruction: 0xffff1eda │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, r3, #2 │ │ │ │ lsls r4, r4, #3 │ │ │ │ @@ -406572,31 +406569,31 @@ │ │ │ │ adds r2, r6, #7 │ │ │ │ lsls r4, r4, #3 │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldr r4, [pc, #1008] @ (397370 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #4 │ │ │ │ + asrs r6, r5, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r2, #5 │ │ │ │ + asrs r2, r6, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ sub sp, #136 @ 0x88 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r2, [r7, #100] @ 0x64 │ │ │ │ + ldr r2, [r3, #104] @ 0x68 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r4, r4, #17 │ │ │ │ + lsrs r4, r0, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r3, #3 │ │ │ │ + asrs r6, r7, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r4, #100] @ 0x64 │ │ │ │ + ldr r2, [r0, #104] @ 0x68 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r4, r1, #17 │ │ │ │ + lsrs r4, r5, #17 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r5, #2 │ │ │ │ + asrs r6, r1, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -406606,17 +406603,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 396fd6 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 396618 │ │ │ │ cbnz r0, 39702e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c4c8 │ │ │ │ + bl 77c4f8 │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 394924 │ │ │ │ @@ -406645,15 +406642,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 00397054 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -406709,22 +406706,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 77c340 │ │ │ │ + bl 77c370 │ │ │ │ ldr r1, [pc, #100] @ (39717c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 397054 │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -406793,15 +406790,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (3972bc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 88b730 │ │ │ │ + bl 88b760 │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 397244 │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -406867,19 +406864,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ blx 28d8f0 │ │ │ │ subs r6, r1, r1 │ │ │ │ lsls r4, r4, #3 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #44] @ 0x2c │ │ │ │ + ldr r6, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r3, #3 │ │ │ │ + lsrs r0, r7, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r6, #22 │ │ │ │ + lsrs r2, r2, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -406946,22 +406943,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 77c340 │ │ │ │ + bl 77c370 │ │ │ │ ldr r1, [pc, #100] @ (397420 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 397054 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -407095,30 +407092,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 397490 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r1, [pc, #92] @ (397598 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 39745e │ │ │ │ ldr r1, [pc, #84] @ (39759c ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 39745e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (3975a0 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 39745e │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 3974c2 │ │ │ │ ldr r3, [pc, #56] @ (3975a4 ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (3975a8 ) │ │ │ │ @@ -407136,21 +407133,21 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ vrsra.u64 , q14, #1 │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsrs r4, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #12 │ │ │ │ + lsrs r4, r2, #13 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r4, #0] │ │ │ │ + ldr r6, [r0, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r0, r2, #24 │ │ │ │ + lsls r0, r6, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r2, #13 │ │ │ │ + lsrs r2, r6, #13 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003975b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -407199,15 +407196,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 397428 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -407272,29 +407269,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (39776c ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3975ec │ │ │ │ nop │ │ │ │ asrs r4, r6, #25 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #424 @ 0x1a8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - lsrs r6, r5, #6 │ │ │ │ + lsrs r6, r1, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00397770 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -407304,15 +407301,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 3977a0 │ │ │ │ ldr r2, [pc, #124] @ (39780c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 3977e2 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 393c28 │ │ │ │ @@ -407341,28 +407338,28 @@ │ │ │ │ ldr r2, [pc, #36] @ (397814 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 397794 │ │ │ │ ldr r0, [pc, #32] @ (397818 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 397794 │ │ │ │ nop │ │ │ │ asrs r4, r6, #18 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #448] @ (3979d4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #5 │ │ │ │ + lsrs r0, r5, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0039781c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -407381,15 +407378,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 782544 │ │ │ │ + bl 782574 │ │ │ │ ldrb.w r3, [r5, #218] @ 0xda │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -407406,47 +407403,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #208] @ 0xd0 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 39796c │ │ │ │ - bl 7e68f0 │ │ │ │ + bl 7e6920 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3979d0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 782fcc │ │ │ │ + bl 782ffc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3979f2 │ │ │ │ ldr r1, [pc, #344] @ (397a1c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 781d68 │ │ │ │ + bl 781d98 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 397982 │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 873f20 │ │ │ │ + bl 873f50 │ │ │ │ ldr.w r2, [r5, #200] @ 0xc8 │ │ │ │ cbz r2, 39793c │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 873f20 │ │ │ │ + bl 873f50 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 397964 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 873f20 │ │ │ │ + bl 873f50 │ │ │ │ mov r0, r4 │ │ │ │ bl 393c28 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 782064 │ │ │ │ + bl 782094 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (397a20 ) │ │ │ │ ldr r3, [pc, #252] @ (397a18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -407471,22 +407468,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3978fc │ │ │ │ - bl 873cd4 │ │ │ │ + bl 873d04 │ │ │ │ mov r2, r0 │ │ │ │ b.n 3978fc │ │ │ │ ldr r1, [pc, #184] @ (397a28 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 781d68 │ │ │ │ + bl 781d98 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3978dc │ │ │ │ ldr r3, [pc, #168] @ (397a2c ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -407519,59 +407516,59 @@ │ │ │ │ ldr r1, [pc, #104] @ (397a40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 397916 │ │ │ │ ldr r3, [pc, #80] @ (397a44 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (397a48 ) │ │ │ │ ldr r1, [pc, #80] @ (397a4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3979ec │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r1, #16 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6, #31 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r2, r4, #12 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - lsrs r6, r0, #2 │ │ │ │ + lsrs r6, r4, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r0, r2, #29 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - lsrs r0, r3, #32 │ │ │ │ + lsrs r0, r7, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r3, #32 │ │ │ │ + lsrs r4, r7, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r6, #31 │ │ │ │ + lsrs r4, r2, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r0, #60] @ 0x3c │ │ │ │ + str r0, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r6, r0, #30 │ │ │ │ + lsls r6, r4, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r4, #6 │ │ │ │ + lsls r2, r0, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r7, #56] @ 0x38 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r4, r1, #30 │ │ │ │ + lsls r4, r5, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r0, #6 │ │ │ │ + lsls r0, r4, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00397a50 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 397a8e │ │ │ │ @@ -407625,37 +407622,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 889428 │ │ │ │ + bl 889458 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 28d4c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 783f90 │ │ │ │ + bl 783fc0 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 28d4c4 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b65c │ │ │ │ ldr r3, [pc, #84] @ (397b70 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 393c28 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -407686,51 +407683,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ │ │ │ │ 00397b98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 397bbc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 28b99c │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 88948c │ │ │ │ + bl 8894bc │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88948c │ │ │ │ + b.w 8894bc │ │ │ │ nop │ │ │ │ │ │ │ │ 00397bd4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 397bfc │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 75b6ac │ │ │ │ + bl 75b6dc │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 397bea │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -407880,17 +407877,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 397b78 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 397e20 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c4c8 │ │ │ │ + bl 77c4f8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 396518 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -407923,17 +407920,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 397d18 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c4cc │ │ │ │ + bl 77c4fc │ │ │ │ b.n 397dbe │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 397c08 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -407950,28 +407947,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 397d28 │ │ │ │ ldr r0, [pc, #40] @ (397e8c ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 397d28 │ │ │ │ lsrs r6, r3, #30 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - str r0, [r2, #28] │ │ │ │ + str r0, [r6, #28] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r3, #124] @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #24 │ │ │ │ + lsls r4, r0, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -408016,15 +408013,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 7e6be0 │ │ │ │ + bl 7e6c10 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -408099,26 +408096,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 397fcc │ │ │ │ ldr r0, [pc, #32] @ (39803c ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 397fcc │ │ │ │ lsrs r6, r7, #17 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #688] @ (3982e8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #18 │ │ │ │ + lsls r2, r2, #19 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -408181,15 +408178,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 397b78 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3980d2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7e6d5c │ │ │ │ + bl 7e6d8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 3980d2 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -408198,15 +408195,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 3980ec │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 398106 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 7e68f0 │ │ │ │ + bl 7e6920 │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -408240,45 +408237,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 398238 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 39847a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 77c340 │ │ │ │ + bl 77c370 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3983ba │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 39835e │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 398316 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ movs r1, #1 │ │ │ │ - bl 77c4d0 │ │ │ │ + bl 77c500 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 397fa4 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 397c08 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c4c8 │ │ │ │ + bl 77c4f8 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408363,21 +408360,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 7e704c │ │ │ │ + bl 7e707c │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 39820c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c4cc │ │ │ │ + bl 77c4fc │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 3981fc │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 398200 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -408386,15 +408383,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 7e704c │ │ │ │ + bl 7e707c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 398342 │ │ │ │ b.n 398218 │ │ │ │ ldr r3, [pc, #568] @ (3985c4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408406,30 +408403,30 @@ │ │ │ │ bpl.w 39819a │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (3985cc ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39819a │ │ │ │ ldr r3, [pc, #532] @ (3985d0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3981da │ │ │ │ ldr r3, [pc, #508] @ (3985c8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3981da │ │ │ │ ldr r0, [pc, #508] @ (3985d4 ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3981da │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 398530 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -408455,15 +408452,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 398310 │ │ │ │ ldr r0, [pc, #416] @ (3985dc ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 398310 │ │ │ │ ldr r3, [pc, #400] @ (3985e0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3982d0 │ │ │ │ @@ -408472,15 +408469,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3982d0 │ │ │ │ ldr r0, [pc, #376] @ (3985e4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 3982d0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 39851c │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -408495,21 +408492,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39855c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c340 │ │ │ │ + bl 77c370 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (3985e8 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -408529,17 +408526,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ movs r1, #1 │ │ │ │ - bl 77c4d0 │ │ │ │ + bl 77c500 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 398200 │ │ │ │ ldr r3, [pc, #184] @ (3985ec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408549,29 +408546,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3983ea │ │ │ │ ldr r0, [pc, #160] @ (3985f0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3983ea │ │ │ │ ldr r3, [pc, #148] @ (3985f4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3984b8 │ │ │ │ ldr r3, [pc, #92] @ (3985c8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3984b8 │ │ │ │ ldr r0, [pc, #128] @ (3985f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3984b8 │ │ │ │ ldr r3, [pc, #124] @ (3985fc ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (398600 ) │ │ │ │ ldr r0, [pc, #124] @ (398604 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -408598,48 +408595,49 @@ │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ add r0, fp │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #5 │ │ │ │ + lsls r2, r7, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r0, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #6 │ │ │ │ + lsls r4, r7, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adcs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #6 │ │ │ │ + lsls r2, r6, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #4 │ │ │ │ + lsls r4, r0, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #5] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #4 │ │ │ │ + lsls r0, r2, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 q8, q1, #22 │ │ │ │ - ldrh r4, [r4, r0] │ │ │ │ + movs r2, r1 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + ldrh r4, [r0, r1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r2, r3, #2 │ │ │ │ + lsls r2, r7, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r4, #2 │ │ │ │ + lsls r6, r0, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r5, r0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r4, r0, #2 │ │ │ │ + lsls r4, r4, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r6, #2 │ │ │ │ + lsls r0, r2, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 398760 │ │ │ │ mov r6, r3 │ │ │ │ @@ -408669,21 +408667,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 77c340 │ │ │ │ + bl 77c370 │ │ │ │ ldr r1, [pc, #216] @ (398768 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -408736,15 +408734,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (398778 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (39877c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3986a6 │ │ │ │ b.n 398644 │ │ │ │ ldr r3, [pc, #72] @ (398780 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (398784 ) │ │ │ │ @@ -408768,27 +408766,27 @@ │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ bl 18a76a │ │ │ │ subs r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 3987aa │ │ │ │ + cbnz r4, 3987b2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #552 @ 0x228 │ │ │ │ + add r3, sp, #680 @ 0x2a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vshr.u32 q0, q1, #24 │ │ │ │ - ldr r6, [r5, r1] │ │ │ │ - lsls r6, r4, #1 │ │ │ │ - mcr2 0, 7, r0, cr4, cr2, {2} │ │ │ │ vshr.u8 q8, q1, #8 │ │ │ │ - ldr r0, [r3, r1] │ │ │ │ + ldr r6, [r1, r2] │ │ │ │ + lsls r6, r4, #1 │ │ │ │ + vqadd.u8 q0, q2, q1 │ │ │ │ + vshr.u32 q8, q1, #24 │ │ │ │ + ldr r0, [r7, r1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - mcr2 0, 6, r0, cr14, cr2, {2} │ │ │ │ - vshr.u32 q0, q1, #14 │ │ │ │ + mcr2 0, 7, r0, cr14, cr2, {2} │ │ │ │ + vshr.u16 q8, q1, #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ ldrb r2, [r1, #6] │ │ │ │ @@ -408937,36 +408935,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 398994 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 77c340 │ │ │ │ + bl 77c370 │ │ │ │ ldr r1, [pc, #40] @ (3989a8 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 397054 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39815c │ │ │ │ - bl 69a9aa │ │ │ │ + bl 69a9aa │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -409229,15 +409227,15 @@ │ │ │ │ b.n 398c72 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 397fa4 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7e68f0 │ │ │ │ + bl 7e6920 │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 398cd2 │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 398cde │ │ │ │ mov r1, r5 │ │ │ │ @@ -409576,18 +409574,18 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 398ea8 │ │ │ │ - lsrs r2, r1, #29 │ │ │ │ + lsrs r2, r5, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subw r0, ip, #82 @ 0x52 │ │ │ │ - str r0, [r2, #4] │ │ │ │ + movt r0, #49234 @ 0xc052 │ │ │ │ + str r0, [r6, #4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -409622,17 +409620,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39914a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 399114 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c4c8 │ │ │ │ + bl 77c4f8 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 39913c │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -409640,17 +409638,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39815c │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c4cc │ │ │ │ + bl 77c4fc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -409672,25 +409670,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3990d2 │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (399184 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3990d2 │ │ │ │ @ instruction: 0xfb7800e3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ bx r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, sl, #13762560 @ 0xd20000 │ │ │ │ + @ instruction: 0xf5ea0052 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -409707,21 +409705,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 3991fe │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c340 │ │ │ │ + bl 77c370 │ │ │ │ ldr r1, [pc, #40] @ (399214 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -409756,21 +409754,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 39928e │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7841d8 │ │ │ │ + bl 784208 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c340 │ │ │ │ + bl 77c370 │ │ │ │ ldr r1, [pc, #40] @ (3992a4 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -409831,25 +409829,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3992ca │ │ │ │ ldr r0, [pc, #32] @ (399344 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3992ca │ │ │ │ ldrsb.w r0, [r0, #227] @ 0xe3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #688] @ (3995f0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, sl, #82 @ 0x52 │ │ │ │ + rsb r0, sl, #82 @ 0x52 │ │ │ │ │ │ │ │ 00399348 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #464] @ (39952c ) │ │ │ │ @@ -409892,15 +409890,15 @@ │ │ │ │ bne.n 399398 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 399398 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e68f0 │ │ │ │ + bl 7e6920 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 399398 │ │ │ │ ldr r2, [pc, #356] @ (399538 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 3993ee │ │ │ │ @@ -409928,15 +409926,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 397b78 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e68f0 │ │ │ │ + bl 7e6920 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3993aa │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3993aa │ │ │ │ cmp r2, #1 │ │ │ │ @@ -409980,27 +409978,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 399374 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 89431c │ │ │ │ + bl 89434c │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 399508 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 28b4e0 │ │ │ │ b.n 399374 │ │ │ │ ldr r0, [pc, #132] @ (399548 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 399492 │ │ │ │ b.n 399374 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -410017,15 +410015,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 399406 │ │ │ │ ldr r0, [pc, #80] @ (399550 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 399406 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3994b6 │ │ │ │ ldr r3, [pc, #44] @ (399540 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -410033,32 +410031,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3994b6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (399554 ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3994b6 │ │ │ │ ldr.w r0, [ip, #227] @ 0xe3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ vshr.u64 q8, , #58 │ │ │ │ vqadd.u32 q8, q14, │ │ │ │ asrs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2920052 │ │ │ │ + @ instruction: 0xf2b20052 │ │ │ │ adds r4, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #82 @ 0x52 │ │ │ │ - @ instruction: 0xf2600052 │ │ │ │ + @ instruction: 0xf2e00052 │ │ │ │ + @ instruction: 0xf2800052 │ │ │ │ │ │ │ │ 00399558 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -410075,20 +410073,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3995b0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ lsls r4, r5, #22 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -410100,22 +410098,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r5, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 399642 │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 39967a │ │ │ │ @@ -410127,15 +410125,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (3996f8 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410171,15 +410169,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410191,49 +410189,49 @@ │ │ │ │ ldr r1, [pc, #88] @ (399710 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 39962e │ │ │ │ ldr r3, [pc, #72] @ (399714 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (399718 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (39971c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 39962e │ │ │ │ - b.n 398fdc │ │ │ │ + b.n 39901c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #160] @ (399790 ) │ │ │ │ + ldr r2, [pc, #288] @ (399810 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 399010 │ │ │ │ + b.n 399050 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf2300052 │ │ │ │ - rsb r0, r8, #82 @ 0x52 │ │ │ │ - ldr r1, [pc, #472] @ (3998d8 ) │ │ │ │ + @ instruction: 0xf2500052 │ │ │ │ + @ instruction: 0xf1e80052 │ │ │ │ + ldr r1, [pc, #600] @ (399958 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - sbcs.w r0, sl, #82 @ 0x52 │ │ │ │ - sbc.w r0, r2, #82 @ 0x52 │ │ │ │ - ldr r1, [pc, #264] @ (399814 ) │ │ │ │ + @ instruction: 0xf19a0052 │ │ │ │ + @ instruction: 0xf1820052 │ │ │ │ + ldr r1, [pc, #392] @ (399894 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf1800052 │ │ │ │ - @ instruction: 0xf1300052 │ │ │ │ - ldr r1, [pc, #144] @ (3997a8 ) │ │ │ │ + sub.w r0, r0, #82 @ 0x52 │ │ │ │ + adcs.w r0, r0, #82 @ 0x52 │ │ │ │ + ldr r1, [pc, #272] @ (399828 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - sbc.w r0, r2, #82 @ 0x52 │ │ │ │ - adds.w r0, r2, #82 @ 0x52 │ │ │ │ + @ instruction: 0xf1820052 │ │ │ │ + @ instruction: 0xf1320052 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (399778 ) │ │ │ │ ldr r1, [pc, #72] @ (39977c ) │ │ │ │ @@ -410244,36 +410242,36 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (399784 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 734404 │ │ │ │ + bl 734434 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 734cfc │ │ │ │ + bl 734d2c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1280052 │ │ │ │ + adc.w r0, r8, #82 @ 0x52 │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r3, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (3997ec ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -410282,25 +410280,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (3997f4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #68] @ (3997f8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (3997fc ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #52] @ (399800 ) │ │ │ │ ldr r2, [pc, #56] @ (399804 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (399808 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (39980c ) │ │ │ │ @@ -410308,29 +410306,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #18 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e27c │ │ │ │ - ldr r0, [pc, #352] @ (399950 ) │ │ │ │ + b.w 72e2ac │ │ │ │ + ldr r0, [pc, #480] @ (3999d0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - usat r0, #16, lr, asr #1 │ │ │ │ - ands r6, r1 │ │ │ │ + ubfx r0, lr, #1, #17 │ │ │ │ + ands r6, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 399d10 │ │ │ │ + b.n 399d50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 399d44 │ │ │ │ + b.n 399d84 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 3997f4 │ │ │ │ + bmi.n 399834 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - eors.w r0, sl, #82 @ 0x52 │ │ │ │ + @ instruction: 0xf0ba0052 │ │ │ │ adds r1, #32 │ │ │ │ lsls r0, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -410341,28 +410339,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (39985c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 869b84 │ │ │ │ + b.w 869bb4 │ │ │ │ nop │ │ │ │ - @ instruction: 0x47ca │ │ │ │ + @ instruction: 0x47ea │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 399cb8 │ │ │ │ + b.n 399cf8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 399c80 │ │ │ │ + b.n 399cc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3998b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -410370,15 +410368,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3998c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #52] @ (3998c4 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (3998c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 3998cc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -410386,24 +410384,24 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ - bx pc │ │ │ │ + b.w 72e2ac │ │ │ │ + @ instruction: 0x479e │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf2d40050 │ │ │ │ - subs r7, #50 @ 0x32 │ │ │ │ + @ instruction: 0xf2f40050 │ │ │ │ + subs r7, #82 @ 0x52 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r0, #106 @ 0x6a │ │ │ │ lsls r0, r4, #3 │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - b.n 399bdc │ │ │ │ + b.n 399c1c │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (399938 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -410412,57 +410410,57 @@ │ │ │ │ ldr r1, [pc, #88] @ (399940 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #72] @ (399944 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (399948 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (39994c ) │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #60] @ (399950 ) │ │ │ │ ldr r1, [pc, #60] @ (399954 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (399958 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #26 │ │ │ │ add.w r1, r1, #960 @ 0x3c0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e27c │ │ │ │ - bx r2 │ │ │ │ + b.w 72e2ac │ │ │ │ + bx r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf2660050 │ │ │ │ - subs r6, #198 @ 0xc6 │ │ │ │ + @ instruction: 0xf2860050 │ │ │ │ + subs r6, #230 @ 0xe6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 399bcc │ │ │ │ + b.n 399c0c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 399c00 │ │ │ │ + b.n 399c40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 3998b4 │ │ │ │ + bcs.n 3998f4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #222 @ 0xde │ │ │ │ lsls r0, r4, #3 │ │ │ │ - vqadd.s16 q8, q7, q1 │ │ │ │ + vqadd.s64 q8, q7, q1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 399a18 │ │ │ │ ldr.w lr, [pc, #168] @ 399a1c │ │ │ │ @@ -410478,23 +410476,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 869b84 │ │ │ │ + bl 869bb4 │ │ │ │ cbnz r0, 3999de │ │ │ │ ldr r2, [pc, #112] @ (399a2c ) │ │ │ │ ldr r3, [pc, #96] @ (399a20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -410510,15 +410508,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 522654 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 3999f2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 3999ba │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 3999ea │ │ │ │ cbz r3, 399a0c │ │ │ │ @@ -410529,26 +410527,26 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 3999ea │ │ │ │ ldr r2, [pc, #36] @ (399a34 ) │ │ │ │ add r2, pc │ │ │ │ b.n 399a02 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - mov sl, r0 │ │ │ │ + mov sl, r4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @ instruction: 0xf2be00e3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 399bd0 │ │ │ │ + b.n 399c10 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 399b90 │ │ │ │ + b.n 399bd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xf27e00e3 │ │ │ │ - mrc 0, 4, r0, cr8, cr2, {2} │ │ │ │ - mrc 0, 4, r0, cr2, cr2, {2} │ │ │ │ + mrc 0, 5, r0, cr8, cr2, {2} │ │ │ │ + mrc 0, 5, r0, cr2, cr2, {2} │ │ │ │ │ │ │ │ 00399a38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -410616,33 +410614,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (399c28 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 88c158 │ │ │ │ + bl 88c188 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 781294 │ │ │ │ + bl 7812c4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 781bc0 │ │ │ │ + bl 781bf0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 399a5e │ │ │ │ ldr r3, [pc, #252] @ (399c2c ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (399c30 ) │ │ │ │ ldr r0, [pc, #252] @ (399c34 ) │ │ │ │ add r3, pc │ │ │ │ @@ -410691,15 +410689,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (399c48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410710,15 +410708,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (399c54 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410733,35 +410731,35 @@ │ │ │ │ blx 28dc74 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ b.n 399b6e │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 28dc74 │ │ │ │ str.w r0, [r4, #192] @ 0xc0 │ │ │ │ b.n 399b66 │ │ │ │ - cmp r6, r1 │ │ │ │ + cmp r6, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldc 0, cr0, [ip, #328]! @ 0x148 │ │ │ │ - ldcl 0, cr0, [ip], #328 @ 0x148 │ │ │ │ - add sl, r8 │ │ │ │ + ldcl 0, cr0, [ip, #328] @ 0x148 │ │ │ │ + ldc 0, cr0, [ip, #-328] @ 0xfffffeb8 │ │ │ │ + add sl, ip │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldc 0, cr0, [r4], #328 @ 0x148 │ │ │ │ - strb r4, [r4, #6] │ │ │ │ + ldcl 0, cr0, [r4], {82} @ 0x52 │ │ │ │ + strb r4, [r0, #7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stc 0, cr0, [r8, #-328]! @ 0xfffffeb8 │ │ │ │ - ldc 0, cr0, [r0, #-328] @ 0xfffffeb8 │ │ │ │ - add r2, sl │ │ │ │ + stcl 0, cr0, [r8, #-328] @ 0xfffffeb8 │ │ │ │ + ldc 0, cr0, [r0, #-328]! @ 0xfffffeb8 │ │ │ │ + add r2, lr │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldc 0, cr0, [r4, #-328] @ 0xfffffeb8 │ │ │ │ - mcrr 0, 5, r0, r0, cr2 │ │ │ │ - add r4, r4 │ │ │ │ + ldc 0, cr0, [r4, #-328]! @ 0xfffffeb8 │ │ │ │ + stcl 0, cr0, [r0], #-328 @ 0xfffffeb8 │ │ │ │ + add r4, r8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stc 0, cr0, [lr, #-328] @ 0xfffffeb8 │ │ │ │ - ldc 0, cr0, [r2], {82} @ 0x52 │ │ │ │ - ldc 0, cr0, [lr], {82} @ 0x52 │ │ │ │ - stc 0, cr0, [r0], #328 @ 0x148 │ │ │ │ + stc 0, cr0, [lr, #-328]! @ 0xfffffeb8 │ │ │ │ + ldc 0, cr0, [r2], #-328 @ 0xfffffeb8 │ │ │ │ + ldc 0, cr0, [lr], #328 @ 0x148 │ │ │ │ + stcl 0, cr0, [r0], {82} @ 0x52 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 399a38 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 399a38 │ │ │ │ movs r2, #1 │ │ │ │ @@ -410976,22 +410974,22 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (399ea0 ) │ │ │ │ ldr r0, [pc, #24] @ (399ea4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - cmn r6, r1 │ │ │ │ + cmn r6, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - tst r6, r6 │ │ │ │ + negs r6, r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - rors r2, r5 │ │ │ │ + tst r2, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xeaa40052 │ │ │ │ - @ instruction: 0xeab20052 │ │ │ │ + @ instruction: 0xeac40052 │ │ │ │ + @ instruction: 0xead20052 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ add r2, sp, #8 │ │ │ │ @@ -411062,29 +411060,29 @@ │ │ │ │ ldr r3, [pc, #44] @ (399f88 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399f20 │ │ │ │ ldr r0, [pc, #40] @ (399f8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 399f20 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldcl 0, cr0, [r6, #-908]! @ 0xfffffc74 │ │ │ │ stcl 0, cr0, [lr, #-908]! @ 0xfffffc74 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [r8, #-908] @ 0xfffffc74 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r4, #328]! @ 0x148 │ │ │ │ + ands.w r0, r4, r2, lsr #1 │ │ │ │ │ │ │ │ 00399f90 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 399f9e │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -411100,55 +411098,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 399fe6 │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 399fd6 │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28b99c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 39a018 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88ec0c │ │ │ │ + b.w 88ec3c │ │ │ │ movs r0, #32 │ │ │ │ blx 28b65c │ │ │ │ ldr r3, [pc, #28] @ (39a03c ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 39a008 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -411532,15 +411530,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 39a358 │ │ │ │ ldr r0, [pc, #200] @ (39a504 ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 39a358 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 39a48a │ │ │ │ @@ -411598,29 +411596,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 39a3aa │ │ │ │ nop │ │ │ │ ldmdb ip, {r0, r1, r5, r6, r7} │ │ │ │ - subs r5, #4 │ │ │ │ + subs r5, #36 @ 0x24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 399f78 │ │ │ │ + b.n 399fb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r3, #158 @ 0x9e │ │ │ │ + subs r3, #190 @ 0xbe │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 399dc0 │ │ │ │ + b.n 399e00 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 399e90 │ │ │ │ + b.n 399ed0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039a514 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 39a526 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -411675,15 +411673,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 39a5ca │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 28b99c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -411707,15 +411705,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 2cb7ec │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 39a61e │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 28b99c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -411791,20 +411789,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (39a704 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ @ instruction: 0xf5e400d1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #60] @ (39a758 ) │ │ │ │ @@ -411812,41 +411810,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (39a760 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #52] @ (39a764 ) │ │ │ │ ldr r1, [pc, #52] @ (39a768 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #36] @ (39a76c ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72f650 │ │ │ │ - subs r2, #176 @ 0xb0 │ │ │ │ + b.w 72f680 │ │ │ │ + subs r2, #208 @ 0xd0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 399fc4 │ │ │ │ + b.n 39a004 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r0, #146 @ 0x92 │ │ │ │ + adds r0, #178 @ 0xb2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 39ae04 │ │ │ │ + b.n 39ae44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39ae3c │ │ │ │ + b.n 39ae7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -411869,15 +411867,15 @@ │ │ │ │ str.w r4, [r0, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39a828 │ │ │ │ ubfx r1, r4, #3, #1 │ │ │ │ ldr.w r0, [r0, #940] @ 0x3ac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ str.w r4, [r0, #928] @ 0x3a0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -411890,67 +411888,67 @@ │ │ │ │ ldr r2, [pc, #116] @ (39a864 ) │ │ │ │ ldr r1, [pc, #120] @ (39a868 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39c8d4 │ │ │ │ ldr r3, [pc, #92] @ (39a86c ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 39a7cc │ │ │ │ ldr r0, [pc, #84] @ (39a870 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ lsls r2, r4, #27 │ │ │ │ it mi │ │ │ │ movmi r1, #1 │ │ │ │ bmi.n 39a7ba │ │ │ │ b.n 39a7b6 │ │ │ │ ldr.w ip, [pc, #64] @ 39a874 │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r2, [pc, #60] @ (39a878 ) │ │ │ │ ldr r1, [pc, #64] @ (39a87c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39c4bc │ │ │ │ nop │ │ │ │ b.n 39a1b8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - subs r1, #224 @ 0xe0 │ │ │ │ + subs r2, #0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39adcc │ │ │ │ + b.n 39ae0c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39ae04 │ │ │ │ + b.n 39ae44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 39adec │ │ │ │ + b.n 39ae2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r1, #148 @ 0x94 │ │ │ │ + subs r1, #180 @ 0xb4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39ad48 │ │ │ │ + b.n 39ad88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39ad98 │ │ │ │ + b.n 39add8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #236] @ 39a97c │ │ │ │ subs.w r1, r2, #4064 @ 0xfe0 │ │ │ │ @@ -412032,72 +412030,72 @@ │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ bl 39c3d4 │ │ │ │ str.w r0, [r4, #932] @ 0x3a4 │ │ │ │ b.n 39a926 │ │ │ │ ldr r0, [pc, #24] @ (39a988 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39a950 │ │ │ │ nop │ │ │ │ b.n 39b0c0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - subs r1, #4 │ │ │ │ + subs r1, #36 @ 0x24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 39ac90 │ │ │ │ + b.n 39acd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #176] @ (39aa50 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r6, [pc, #176] @ (39aa54 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #176] @ (39aa58 ) │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #25 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #152] @ (39aa5c ) │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #25 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #112] @ (39aa60 ) │ │ │ │ ldr r1, [pc, #116] @ (39aa64 ) │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r8 │ │ │ │ bl 3397d4 │ │ │ │ cbnz r0, 39aa24 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -412109,53 +412107,53 @@ │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #64] @ (39aa6c ) │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str.w r0, [r6, #920] @ 0x398 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - b.n 39ac10 │ │ │ │ + b.n 39ac50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39ac48 │ │ │ │ + b.n 39ac88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #36 @ 0x24 │ │ │ │ + subs r0, #68 @ 0x44 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39acec │ │ │ │ + b.n 39ad2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r0, #58] @ 0x3a │ │ │ │ + ldrh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r4, #58] @ 0x3a │ │ │ │ + ldrh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 39ab60 │ │ │ │ + b.n 39aba0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39ac4c │ │ │ │ + b.n 39ac8c │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #56] @ 39aabc │ │ │ │ ldr r2, [pc, #56] @ (39aac0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (39aac4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #44] @ (39aac8 ) │ │ │ │ ldr r2, [pc, #48] @ (39aacc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -412164,19 +412162,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r7, #70 @ 0x46 │ │ │ │ + adds r7, #102 @ 0x66 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39ac54 │ │ │ │ + b.n 39ac94 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r5, #38 @ 0x26 │ │ │ │ + cmp r5, #70 @ 0x46 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf23000d1 │ │ │ │ lsls r7, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -412187,41 +412185,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (39ab28 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #52] @ (39ab2c ) │ │ │ │ ldr r1, [pc, #52] @ (39ab30 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #36] @ (39ab34 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72f650 │ │ │ │ - adds r6, #232 @ 0xe8 │ │ │ │ + b.w 72f680 │ │ │ │ + adds r7, #8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39abfc │ │ │ │ + b.n 39ac3c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r4, #202 @ 0xca │ │ │ │ + cmp r4, #234 @ 0xea │ │ │ │ lsls r3, r2, #1 │ │ │ │ - svc 134 @ 0x86 │ │ │ │ + svc 166 @ 0xa6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - svc 160 @ 0xa0 │ │ │ │ + svc 192 @ 0xc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -412234,54 +412232,54 @@ │ │ │ │ add.w r1, r4, #144 @ 0x90 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (39abb4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #80] @ (39abb8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r4, [pc, #60] @ (39abbc ) │ │ │ │ add.w r2, r6, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r1, [r3, #944] @ 0x3b0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #52] @ (39abc0 ) │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r6, #130 @ 0x82 │ │ │ │ + adds r6, #162 @ 0xa2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - svc 42 @ 0x2a │ │ │ │ + svc 74 @ 0x4a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - svc 204 @ 0xcc │ │ │ │ + svc 236 @ 0xec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - svc 50 @ 0x32 │ │ │ │ + svc 82 @ 0x52 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - svc 60 @ 0x3c │ │ │ │ + svc 92 @ 0x5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #190 @ 0xbe │ │ │ │ + cmp r2, #222 @ 0xde │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (39ac38 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -412292,54 +412290,54 @@ │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (39ac40 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #80] @ (39ac44 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [pc, #60] @ (39ac48 ) │ │ │ │ add.w r2, r6, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r1, [r3, #944] @ 0x3b0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #52] @ (39ac4c ) │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r5, #246 @ 0xf6 │ │ │ │ + adds r6, #22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - udf #158 @ 0x9e │ │ │ │ + udf #190 @ 0xbe │ │ │ │ lsls r2, r2, #1 │ │ │ │ - svc 36 @ 0x24 │ │ │ │ + svc 68 @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #166 @ 0xa6 │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #188 @ 0xbc │ │ │ │ + udf #220 @ 0xdc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #182 @ 0xb6 │ │ │ │ + udf #214 @ 0xd6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (39acb0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -412348,60 +412346,60 @@ │ │ │ │ ldr r1, [pc, #80] @ (39acb8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #60] @ (39acbc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (39acc0 ) │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #48] @ (39acc4 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 32b6c4 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 32b87c │ │ │ │ - adds r5, #104 @ 0x68 │ │ │ │ + adds r5, #136 @ 0x88 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - udf #22 │ │ │ │ + udf #54 @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #44 @ 0x2c │ │ │ │ + udf #76 @ 0x4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #204 @ 0xcc │ │ │ │ + udf #236 @ 0xec │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ + cmp r3, #76 @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #160 @ 0xa0 │ │ │ │ + udf #192 @ 0xc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ str.w r2, [r0, #936] @ 0x3a8 │ │ │ │ cbz r2, 39ace2 │ │ │ │ lsls r3, r1, #27 │ │ │ │ it mi │ │ │ │ movmi r1, #1 │ │ │ │ bpl.n 39ace2 │ │ │ │ ldr.w r0, [r0, #940] @ 0x3ac │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr.w r0, [r0, #940] @ 0x3ac │ │ │ │ ubfx r1, r1, #3, #1 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (39adb0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -412411,25 +412409,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #156] @ (39adbc ) │ │ │ │ ldr r1, [pc, #156] @ (39adc0 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #112] @ 39ada8 │ │ │ │ ldr r2, [pc, #136] @ (39adc4 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -412447,15 +412445,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (39adc8 ) │ │ │ │ ldr r1, [pc, #92] @ (39adcc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #80] @ (39add0 ) │ │ │ │ ldr r1, [pc, #84] @ (39add4 ) │ │ │ │ mov r2, r0 │ │ │ │ movs r4, #1 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -412469,30 +412467,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 39ace0 │ │ │ │ + ble.n 39ad20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r4, #228 @ 0xe4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ble.n 39ae9c │ │ │ │ + ble.n 39acdc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r3, #32] │ │ │ │ + ldrh r0, [r7, #32] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r5, #32] │ │ │ │ + ldrh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ vshr.s64 q0, , #54 │ │ │ │ - ble.n 39ad90 │ │ │ │ + udf #2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r2, #68 @ 0x44 │ │ │ │ + cmp r2, #100 @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 39ad3c │ │ │ │ + ble.n 39ad7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #176] @ (39ae9c ) │ │ │ │ @@ -412500,48 +412498,48 @@ │ │ │ │ ldr r6, [pc, #176] @ (39aea0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #176] @ (39aea4 ) │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #25 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #152] @ (39aea8 ) │ │ │ │ add.w r3, r4, #144 @ 0x90 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #25 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #112] @ (39aeac ) │ │ │ │ ldr r1, [pc, #116] @ (39aeb0 ) │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r8 │ │ │ │ bl 3397d4 │ │ │ │ cbnz r0, 39ae70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -412553,38 +412551,38 @@ │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #64] @ (39aeb8 ) │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str.w r0, [r6, #920] @ 0x398 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - bgt.n 39adc4 │ │ │ │ + bgt.n 39ae04 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 39adfc │ │ │ │ + bgt.n 39ae3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r3, #216 @ 0xd8 │ │ │ │ + adds r3, #248 @ 0xf8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ble.n 39aed8 │ │ │ │ + ble.n 39af18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r7, #22] │ │ │ │ + ldrh r2, [r3, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r2, #24] │ │ │ │ + ldrh r4, [r6, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 39af14 │ │ │ │ + bgt.n 39af54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 39ae00 │ │ │ │ + bgt.n 39ae40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #1044] @ 0x414 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -412606,49 +412604,49 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (39af24 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ mrc 0, 6, r0, cr0, cr1, {6} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #152] @ (39afd8 ) │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #148] @ (39afdc ) │ │ │ │ ldr r1, [pc, #152] @ (39afe0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #136] @ (39afe4 ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #128] @ (39afe8 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #124] @ (39afec ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 39afb8 │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ @@ -412681,33 +412679,33 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 39af7a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (39aff8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39af7a │ │ │ │ - adds r3, #52 @ 0x34 │ │ │ │ + adds r3, #84 @ 0x54 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - blt.n 39b09c │ │ │ │ + blt.n 39b0dc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blt.n 39af88 │ │ │ │ + blt.n 39afc8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blt.n 39b0ac │ │ │ │ + blt.n 39aeec │ │ │ │ lsls r2, r2, #1 │ │ │ │ bgt.n 39af84 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 39b0ec │ │ │ │ + blt.n 39af2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (39b08c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -412716,72 +412714,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (39b094 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (39b098 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (39b09c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #92] @ (39b0a0 ) │ │ │ │ ldr r1, [pc, #96] @ (39b0a4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #80] @ (39b0a8 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (39b0ac ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 7307f4 │ │ │ │ + bl 730824 │ │ │ │ ldr r3, [pc, #64] @ (39b0b0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - adds r2, #104 @ 0x68 │ │ │ │ + adds r2, #136 @ 0x88 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - blt.n 39b108 │ │ │ │ + blt.n 39b148 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r7, #154 @ 0x9a │ │ │ │ + movs r7, #186 @ 0xba │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 39b118 │ │ │ │ + blt.n 39b158 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - blt.n 39b148 │ │ │ │ + blt.n 39b188 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bge.n 39b168 │ │ │ │ + bge.n 39afa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bge.n 39b050 │ │ │ │ + bge.n 39b090 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ stcl 0, cr0, [r8, #-836]! @ 0xfffffcbc │ │ │ │ ldr r1, [pc, #8] @ (39b0c0 ) │ │ │ │ @@ -412885,17 +412883,17 @@ │ │ │ │ b.n 39b14c │ │ │ │ ldr.w r3, [r0, #1048] @ 0x418 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #1048] @ 0x418 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ b.n 39b144 │ │ │ │ nop │ │ │ │ - adds r1, #92 @ 0x5c │ │ │ │ + adds r1, #124 @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r1, #32 │ │ │ │ + adds r1, #64 @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #250 @ 0xfa │ │ │ │ subs r3, #2 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -412914,45 +412912,45 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ add.w ip, r0, #2 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r2, #1028] @ 0x404 │ │ │ │ strd r3, ip, [r2, #1016] @ 0x3f8 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #148] @ (39b2b8 ) │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #144] @ (39b2bc ) │ │ │ │ ldr r1, [pc, #148] @ (39b2c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #132] @ (39b2c4 ) │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #128] @ (39b2c8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #116] @ (39b2cc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 39b296 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cbz r3, 39b268 │ │ │ │ @@ -412984,34 +412982,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39b25e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (39b2d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39b25e │ │ │ │ nop │ │ │ │ - adds r0, #80 @ 0x50 │ │ │ │ + adds r0, #112 @ 0x70 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bhi.n 39b3b4 │ │ │ │ + bhi.n 39b1f4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 39b2a0 │ │ │ │ + bls.n 39b2e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 39b1d4 │ │ │ │ + bhi.n 39b214 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bls.n 39b2a8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 39b238 │ │ │ │ + bhi.n 39b278 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (39b344 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -413020,25 +413018,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (39b34c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #72] @ (39b350 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (39b354 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #56] @ (39b358 ) │ │ │ │ ldr r3, [pc, #60] @ (39b35c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ @@ -413047,23 +413045,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r7, #136 @ 0x88 │ │ │ │ + cmp r7, #168 @ 0xa8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bhi.n 39b400 │ │ │ │ + bhi.n 39b440 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r4, #186 @ 0xba │ │ │ │ + movs r4, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 39b418 │ │ │ │ + bhi.n 39b258 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bhi.n 39b44c │ │ │ │ + bhi.n 39b28c │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -413076,72 +413074,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (39b3f8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (39b3fc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (39b400 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #92] @ (39b404 ) │ │ │ │ ldr r1, [pc, #96] @ (39b408 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #80] @ (39b40c ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (39b410 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 7307f4 │ │ │ │ + bl 730824 │ │ │ │ ldr r3, [pc, #64] @ (39b414 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cmp r7, #4 │ │ │ │ + cmp r7, #36 @ 0x24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvc.n 39b3a4 │ │ │ │ + bvc.n 39b3e4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r4, #54 @ 0x36 │ │ │ │ + movs r4, #86 @ 0x56 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 39b3b4 │ │ │ │ + bvc.n 39b3f4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bvc.n 39b3e4 │ │ │ │ + bhi.n 39b424 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bvs.n 39b404 │ │ │ │ + bvc.n 39b444 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 39b4ec │ │ │ │ + bvc.n 39b32c │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xfb59ffff │ │ │ │ and.w r0, r4, r1, lsr #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -413152,31 +413150,31 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #52] @ (39b468 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r6, #74 @ 0x4a │ │ │ │ + cmp r6, #106 @ 0x6a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvs.n 39b548 │ │ │ │ + bvs.n 39b388 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 39b438 │ │ │ │ + bvc.n 39b478 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 39b4a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -413184,25 +413182,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (39b4b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730854 │ │ │ │ - cmp r5, #246 @ 0xf6 │ │ │ │ + b.w 730884 │ │ │ │ + cmp r6, #22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvs.n 39b4e8 │ │ │ │ + bvs.n 39b528 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 39b3d8 │ │ │ │ + bvs.n 39b418 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #168] @ 39b56c │ │ │ │ sub sp, #12 │ │ │ │ @@ -413212,15 +413210,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #160] @ (39b574 ) │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ streq.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ @@ -413265,19 +413263,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp r5, #174 @ 0xae │ │ │ │ + cmp r5, #206 @ 0xce │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bpl.n 39b518 │ │ │ │ + bpl.n 39b558 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 39b604 │ │ │ │ + bvs.n 39b644 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 39b5e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -413285,15 +413283,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #84] @ (39b5e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #48] @ 39b5d8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #1024] @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r0, #1008] @ 0x3f0 │ │ │ │ strd r2, r3, [r0, #1016] @ 0x3f8 │ │ │ │ @@ -413304,19 +413302,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmp r4, #234 @ 0xea │ │ │ │ + cmp r5, #10 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bpl.n 39b608 │ │ │ │ + bpl.n 39b648 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bpl.n 39b4f8 │ │ │ │ + bpl.n 39b538 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #68] @ (39b640 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -413325,40 +413323,40 @@ │ │ │ │ ldr r1, [pc, #68] @ (39b648 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #48] @ (39b64c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #48] @ (39b650 ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r5, #1028 @ 0x404 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32b6bc │ │ │ │ nop │ │ │ │ - cmp r4, #120 @ 0x78 │ │ │ │ + cmp r4, #152 @ 0x98 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bmi.n 39b584 │ │ │ │ + bmi.n 39b5c4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bpl.n 39b66c │ │ │ │ + bpl.n 39b6ac │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bpl.n 39b6b8 │ │ │ │ + bpl.n 39b6f8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r1, #148 @ 0x94 │ │ │ │ + movs r1, #180 @ 0xb4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 39b73c │ │ │ │ sub sp, #16 │ │ │ │ @@ -413368,15 +413366,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #204] @ (39b748 ) │ │ │ │ mov r4, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #200] @ (39b74c ) │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 39b6b8 │ │ │ │ @@ -413419,21 +413417,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39b6a8 │ │ │ │ ldr r0, [pc, #96] @ (39b75c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39b6a8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #84] @ (39b760 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #1032] @ 0x408 │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #1040] @ 0x410 │ │ │ │ movs r2, #0 │ │ │ │ @@ -413441,33 +413439,33 @@ │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 39b6e4 │ │ │ │ b.n 39b6a8 │ │ │ │ nop │ │ │ │ - cmp r4, #14 │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bmi.n 39b7ac │ │ │ │ + bmi.n 39b7ec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bmi.n 39b698 │ │ │ │ + bmi.n 39b6d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bpl.n 39b6bc │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #9] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 39b674 │ │ │ │ + bmi.n 39b6b4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bmi.n 39b82c │ │ │ │ + bmi.n 39b66c │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #156] @ 39b810 │ │ │ │ sub sp, #12 │ │ │ │ @@ -413475,15 +413473,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (39b818 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ beq.n 39b7aa │ │ │ │ subs r3, r3, r1 │ │ │ │ @@ -413525,19 +413523,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r2, #254 @ 0xfe │ │ │ │ + cmp r3, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bcc.n 39b868 │ │ │ │ + bcc.n 39b8a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcc.n 39b750 │ │ │ │ + bcc.n 39b790 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #288] @ 39b94c │ │ │ │ sub sp, #12 │ │ │ │ @@ -413548,15 +413546,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #276] @ (39b958 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #268] @ (39b95c ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39b92a │ │ │ │ @@ -413604,15 +413602,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ adds r2, #1 │ │ │ │ bge.n 39b896 │ │ │ │ ldr.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ add.w r2, r2, #1 │ │ │ │ @@ -413627,15 +413625,15 @@ │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r0, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 39b890 │ │ │ │ ldr r3, [pc, #56] @ (39b964 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39b85a │ │ │ │ ldr r3, [pc, #48] @ (39b968 ) │ │ │ │ @@ -413643,33 +413641,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39b85a │ │ │ │ ldr r0, [pc, #44] @ (39b96c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39b85a │ │ │ │ - cmp r2, #70 @ 0x46 │ │ │ │ + cmp r2, #102 @ 0x66 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bcs.n 39ba24 │ │ │ │ + bcs.n 39b864 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 39b910 │ │ │ │ + bcs.n 39b950 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bcc.n 39b938 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #2 │ │ │ │ + cmp r2, #34 @ 0x22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r5, [pc, #0] @ (39b968 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 39ba40 │ │ │ │ + bcs.n 39b880 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [r0, #1032] @ 0x408 │ │ │ │ sub sp, #28 │ │ │ │ @@ -413841,15 +413839,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [pc, #868] @ (39be94 ) │ │ │ │ ldr.w r1, [r4, #1036] @ 0x40c │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w ip, [r6, #4] │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 39b9f0 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413861,15 +413859,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 39b98c │ │ │ │ mov r1, r2 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 39b98c │ │ │ │ movs r1, #225 @ 0xe1 │ │ │ │ mov r0, r4 │ │ │ │ bl 39b81c │ │ │ │ movs r1, #29 │ │ │ │ mov r0, r4 │ │ │ │ @@ -414164,47 +414162,47 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bcs.n 39bdd0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - cmp r0, #178 @ 0xb2 │ │ │ │ + cmp r0, #210 @ 0xd2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 39be08 │ │ │ │ + bne.n 39be48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrsh r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 39be34 │ │ │ │ + beq.n 39be74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 39be98 │ │ │ │ + bne.n 39bed8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 39bed8 │ │ │ │ + beq.n 39bf18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #40 @ 0x28 │ │ │ │ + movs r4, #72 @ 0x48 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r3, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r5!, {r2, r7} │ │ │ │ + ldmia r5, {r2, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #600] @ (39c118 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -414214,15 +414212,15 @@ │ │ │ │ ldr r1, [pc, #600] @ (39c120 ) │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #592] @ (39c124 ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w ip, [r0, #1020] @ 0x3fc │ │ │ │ ldrb.w r3, [r4, #1036] @ 0x40c │ │ │ │ add r6, pc │ │ │ │ rsb r2, ip, #16 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #3 │ │ │ │ @@ -414320,15 +414318,15 @@ │ │ │ │ moveq r1, #0 │ │ │ │ strb.w r9, [lr, #752] @ 0x2f0 │ │ │ │ str.w ip, [r0, #1020] @ 0x3fc │ │ │ │ str.w r1, [r0, #1012] @ 0x3f4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r1, [pc, #280] @ (39c128 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 39c0e4 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -414412,33 +414410,33 @@ │ │ │ │ bpl.n 39c018 │ │ │ │ ldr r0, [pc, #56] @ (39c134 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 39c018 │ │ │ │ ... │ │ │ │ - movs r3, #184 @ 0xb8 │ │ │ │ + movs r3, #216 @ 0xd8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4, {r4, r6} │ │ │ │ + ldmia r4, {r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r5!, {r2, r3, r4, r6} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #36] @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrb.w r3, [r0, #1032] @ 0x408 │ │ │ │ lsls r2, r3, #26 │ │ │ │ bpl.n 39c1a2 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -414531,15 +414529,15 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ │ │ │ │ 0039c23c : │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldr.w lr, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, lr, #17 │ │ │ │ @@ -414568,15 +414566,15 @@ │ │ │ │ strb.w r2, [r1, #752] @ 0x2f0 │ │ │ │ add.w r2, lr, #2 │ │ │ │ str.w ip, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ │ │ │ │ 0039c2a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r3, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, r3, #17 │ │ │ │ @@ -414615,15 +414613,15 @@ │ │ │ │ strb.w r4, [r2, #752] @ 0x2f0 │ │ │ │ adds r3, #3 │ │ │ │ str.w lr, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ │ │ │ │ 0039c32c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r0, [r0, #1020] @ 0x3fc │ │ │ │ @@ -414656,15 +414654,15 @@ │ │ │ │ strb.w r5, [ip, #752] @ 0x2f0 │ │ │ │ adds r3, r0, #4 │ │ │ │ str.w r2, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ movs r2, #2 │ │ │ │ strb.w r3, [ip, #752] @ 0x2f0 │ │ │ │ strb.w r5, [ip, #753] @ 0x2f1 │ │ │ │ b.n 39c38a │ │ │ │ strb.w r2, [ip, #752] @ 0x2f0 │ │ │ │ movs r2, #3 │ │ │ │ strb.w r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -414722,24 +414720,24 @@ │ │ │ │ cmp r1, r0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ itt eq │ │ │ │ moveq.w r1, #4294967295 @ 0xffffffff │ │ │ │ streq.w r1, [r3, #1016] @ 0x3f8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #1020] @ 0x3fc │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 39c40a │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -414755,27 +414753,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 39c3f4 │ │ │ │ ldr r0, [pc, #32] @ (39c4b8 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 39c3f4 │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r4, r6} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r4} │ │ │ │ + ldmia r0!, {r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039c4bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -414788,15 +414786,15 @@ │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #720] @ (39c7b4 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #716] @ (39c7b8 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414845,15 +414843,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #1024] @ 0x400 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -414916,15 +414914,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 39c4fc │ │ │ │ ldr r0, [pc, #400] @ (39c7c8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39c4fc │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ b.n 39c55a │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ movs r1, #1 │ │ │ │ @@ -414940,15 +414938,15 @@ │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ str.w r6, [r4, #1024] @ 0x400 │ │ │ │ b.n 39c652 │ │ │ │ ldr r3, [pc, #312] @ (39c7cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -414959,15 +414957,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 39c54a │ │ │ │ ldr r0, [pc, #292] @ (39c7d0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39c54a │ │ │ │ mov r0, r7 │ │ │ │ bl 39b654 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r7, #1032] @ 0x408 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ @@ -415048,35 +415046,35 @@ │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add.w r3, r3, #3 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ b.n 39c72e │ │ │ │ nop │ │ │ │ - adds r6, r4, #6 │ │ │ │ + adds r6, r0, #7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r5!, {r1, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmia r7!, {r4, r6} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, #2 │ │ │ │ + adds r6, r7, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r2, [pc, #944] @ (39cb74 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r7} │ │ │ │ + stmia r6!, {r2, r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrsb r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039c7d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -415107,26 +415105,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39c7f8 │ │ │ │ ldr r0, [pc, #28] @ (39c844 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 39c7f8 │ │ │ │ stmia r4!, {r4, r6} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039c848 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -415147,15 +415145,15 @@ │ │ │ │ add r2, pc │ │ │ │ str.w ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 39c138 │ │ │ │ ldr r3, [pc, #52] @ (39c8c8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -415164,32 +415162,32 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39c866 │ │ │ │ ldr r0, [pc, #40] @ (39c8d0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39c866 │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, r0 │ │ │ │ + subs r6, r5, r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r4, r7, #28 │ │ │ │ + lsrs r4, r3, #29 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039c8d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -415202,15 +415200,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1104] @ 39cd50 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r2, [pc, #1096] @ 39cd54 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 39caa8 │ │ │ │ @@ -415257,15 +415255,15 @@ │ │ │ │ ldrb.w r4, [r4, #1036] @ 0x40c │ │ │ │ strb.w r4, [r3, #754] @ 0x2f2 │ │ │ │ strh.w r5, [r3, #752] @ 0x2f0 │ │ │ │ str.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ strb.w r6, [r4, #1033] @ 0x409 │ │ │ │ ldr.w r2, [r3, #1020] @ 0x3fc │ │ │ │ sub.w r1, r2, #17 │ │ │ │ adds r1, #1 │ │ │ │ blt.n 39ca78 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1024] @ 0x400 │ │ │ │ @@ -415344,15 +415342,15 @@ │ │ │ │ add.w r4, r0, r1 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ str.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 39c9c4 │ │ │ │ ldr r2, [pc, #684] @ (39cd58 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 39c91c │ │ │ │ @@ -415362,15 +415360,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 39c91c │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #664] @ (39cd60 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 39c91c │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ itt eq │ │ │ │ moveq r2, #3 │ │ │ │ strbeq.w r2, [r4, #1036] @ 0x40c │ │ │ │ b.n 39ca66 │ │ │ │ @@ -415558,49 +415556,49 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r5, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 39cc2a │ │ │ │ movs r4, #3 │ │ │ │ strb.w r6, [r3, #752] @ 0x2f0 │ │ │ │ strb.w ip, [r3, #753] @ 0x2f1 │ │ │ │ strb.w r5, [r3, #754] @ 0x2f2 │ │ │ │ b.n 39cca0 │ │ │ │ add r0, r3 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ add.w r4, r1, #4 │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r5, [r0, #752] @ 0x2f0 │ │ │ │ b.n 39cca0 │ │ │ │ nop │ │ │ │ - adds r2, r1, r6 │ │ │ │ + adds r2, r5, r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r1!, {r4, r5, r7} │ │ │ │ + stmia r1!, {r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmia r3!, {r1, r2, r3, r5} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r5, r6} │ │ │ │ + stmia r2!, {r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (39cd70 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732d58 │ │ │ │ + b.w 732d88 │ │ │ │ nop │ │ │ │ bcs.n 39ccec │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -415611,15 +415609,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (39ce0c ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ cbz r0, 39cdd8 │ │ │ │ movs r1, #4 │ │ │ │ blx 28b82c │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -415640,35 +415638,35 @@ │ │ │ │ add.w r3, r6, #20 │ │ │ │ ldr r1, [pc, #56] @ (39ce18 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r1, #27 │ │ │ │ + asrs r4, r5, #27 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ bcs.n 39cec8 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (39ce84 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -415677,26 +415675,26 @@ │ │ │ │ ldr r1, [pc, #88] @ (39ce8c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #72] @ (39ce90 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (39ce94 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (39ce98 ) │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #60] @ (39ce9c ) │ │ │ │ ldr r2, [pc, #60] @ (39cea0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #60] @ (39cea4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ @@ -415704,25 +415702,25 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - asrs r4, r4, #24 │ │ │ │ + asrs r4, r0, #25 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r1, r3, r4, pc} │ │ │ │ + pop {r1, r3, r4, r5, pc} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r2, r7, #5 │ │ │ │ + lsrs r2, r3, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r5, pc} │ │ │ │ + pop {r1, r6, pc} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - pop {r1, r3, r4, r5, pc} │ │ │ │ + pop {r1, r3, r4, r6, pc} │ │ │ │ lsls r0, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ bne.n 39ce1c │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r1, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6, #28 │ │ │ │ @@ -415736,51 +415734,51 @@ │ │ │ │ ldr r2, [pc, #36] @ (39cee4 ) │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (39cee8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b998 │ │ │ │ nop │ │ │ │ - asrs r6, r2, #22 │ │ │ │ + asrs r6, r6, #22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r0!, {r6} │ │ │ │ + stmia r0!, {r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r1, r5, r6} │ │ │ │ + stmia r0!, {r1, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 39cf28 │ │ │ │ ldr r2, [pc, #40] @ (39cf2c ) │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #40] @ (39cf30 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r0, [r0, #764] @ 0x2fc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d4c0 │ │ │ │ - asrs r2, r2, #21 │ │ │ │ + asrs r2, r6, #21 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - itt │ │ │ │ - lsl r2, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4} │ │ │ │ + stmia r0!, {r2, r3, r4} │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r2 │ │ │ │ @@ -415788,15 +415786,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #116] @ (39cfc0 ) │ │ │ │ ldr r2, [pc, #116] @ (39cfc4 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r7, [r6, #4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bl 2ca110 │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ cbz r2, 39cfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -415815,43 +415813,43 @@ │ │ │ │ cmp r0, r1 │ │ │ │ beq.n 39cf70 │ │ │ │ strb r1, [r3, r4] │ │ │ │ ldr.w r3, [r5, #756] @ 0x2f4 │ │ │ │ ldrb r1, [r7, #4] │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ cmp r2, r4 │ │ │ │ bhi.n 39cf76 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - asrs r2, r1, #20 │ │ │ │ + asrs r2, r5, #20 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - itt le │ │ │ │ - lslle r2, r2, #1 │ │ │ │ - nople {11} │ │ │ │ + itt │ │ │ │ + lsl r2, r2, #1 │ │ │ │ + nop {13} │ │ │ │ lsls r2, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (39cfe0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ beq.n 39cf80 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -415860,31 +415858,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (39d084 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #124] @ (39d088 ) │ │ │ │ ldr r1, [pc, #124] @ (39d08c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #108] @ (39d090 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #100] @ (39d094 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (39d098 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -415910,23 +415908,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r6, #18 │ │ │ │ + asrs r0, r2, #19 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r6, 39d0d8 │ │ │ │ + cbnz r6, 39d0e0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsls r6, r2, #31 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsrs r4, r3, #24 │ │ │ │ lsls r0, r4, #3 │ │ │ │ beq.n 39d184 │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ @@ -415953,46 +415951,46 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #328] @ 0x148 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #329] @ 0x149 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71ea5c │ │ │ │ + b.w 71ea8c │ │ │ │ nop │ │ │ │ - asrs r6, r3, #15 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bkpt 0x00d8 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - bkpt 0x00fa │ │ │ │ + bkpt 0x00f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + itte ne │ │ │ │ + lslne r2, r2, #1 │ │ │ │ + pushne {r4, r5, r6, lr} │ │ │ │ + moveq.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (39d188 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #108] @ (39d18c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (39d190 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbz r0, 39d178 │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 39d160 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -416014,20 +416012,20 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 28b99c │ │ │ │ ldr.w r0, [r6, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 28b998 │ │ │ │ nop │ │ │ │ - asrs r0, r1, #14 │ │ │ │ + asrs r0, r5, #14 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bkpt 0x0086 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ bkpt 0x00a6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ + bkpt 0x00c6 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 39d204 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #92] @ (39d208 ) │ │ │ │ @@ -416035,15 +416033,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (39d20c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r1, [r0, #336] @ 0x150 │ │ │ │ cbz r1, 39d1f4 │ │ │ │ ldrb.w r2, [r0, #328] @ 0x148 │ │ │ │ ldrb.w ip, [r0, #329] @ 0x149 │ │ │ │ b.n 39d1d8 │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 39d1f4 │ │ │ │ @@ -416059,45 +416057,45 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28c470 │ │ │ │ ldr.w r2, [r0, #332] @ 0x14c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28d4c0 │ │ │ │ - asrs r6, r7, #11 │ │ │ │ + asrs r6, r3, #12 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0018 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bkpt 0x001a │ │ │ │ + bkpt 0x003a │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (39d284 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #92] @ (39d288 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (39d28c ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbz r2, 39d270 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 39d270 │ │ │ │ add sp, #16 │ │ │ │ @@ -416107,47 +416105,47 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r2, r0, #10 │ │ │ │ + asrs r2, r4, #10 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r1, r3, r4, r5, r6, pc} │ │ │ │ - lsls r2, r2, #1 │ │ │ │ pop {r1, r3, r4, r7, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ + pop {r1, r3, r4, r5, r7, pc} │ │ │ │ + lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (39d300 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #88] @ (39d304 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (39d308 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #72] @ (39d30c ) │ │ │ │ ldr r1, [pc, #76] @ (39d310 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 39d2ec │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -416155,51 +416153,51 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r2, r0, #8 │ │ │ │ + asrs r2, r4, #8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7} │ │ │ │ - lsls r2, r2, #1 │ │ │ │ pop {r1, r3, r4, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + pop {r1, r3, r4, r5, pc} │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + ldr r0, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #320] @ 0x140 │ │ │ │ + ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (39d388 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #92] @ (39d38c ) │ │ │ │ ldr r1, [pc, #92] @ (39d390 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 39d374 │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbnz r2, 39d374 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r7, #216] @ 0xd8 │ │ │ │ @@ -416209,79 +416207,79 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - asrs r2, r7, #5 │ │ │ │ + asrs r2, r3, #6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r2, r4, r5, r6} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r1, r2, r4, r7} │ │ │ │ + pop {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (39d41c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (39d420 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (39d424 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #92] @ (39d428 ) │ │ │ │ ldr r1, [pc, #92] @ (39d42c ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r8, #212] @ 0xd4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 39d400 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ - bl 71e460 │ │ │ │ + bl 71e490 │ │ │ │ ldr.w r0, [r4, #348] @ 0x15c │ │ │ │ - bl 71e460 │ │ │ │ + bl 71e490 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 71eee0 │ │ │ │ - cbnz r6, 39d49e │ │ │ │ + b.w 71ef10 │ │ │ │ + pop {r1, r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r5} │ │ │ │ + pop {r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r6, #3 │ │ │ │ + asrs r6, r2, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r7, [sp, #160] @ 0xa0 │ │ │ │ + str r7, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #280] @ 0x118 │ │ │ │ + str r7, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (39d530 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -416296,53 +416294,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 39d4c8 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 894dec │ │ │ │ + bl 894e1c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #220] @ 0xdc │ │ │ │ cbz r3, 39d4b6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 71d994 │ │ │ │ + bl 71d9c4 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b99c │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 72136c │ │ │ │ + bl 72139c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 39d4f6 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 39d49c │ │ │ │ @@ -416354,15 +416352,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 39d4aa │ │ │ │ ldr.w r1, [r7, #348] @ 0x15c │ │ │ │ mov r0, fp │ │ │ │ - bl 71e510 │ │ │ │ + bl 71e540 │ │ │ │ ldr r2, [pc, #64] @ (39d544 ) │ │ │ │ ldr r3, [pc, #48] @ (39d534 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -416378,19 +416376,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb7f4 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 39d592 │ │ │ │ + cbnz r0, 39d59a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r0, 39d59e │ │ │ │ + cbnz r0, 39d5a6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r2, #1 │ │ │ │ + asrs r2, r6, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @ instruction: 0xb738 │ │ │ │ lsls r3, r4, #3 │ │ │ │ │ │ │ │ 0039d548 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -416428,26 +416426,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 39d654 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 72136c │ │ │ │ + bl 72139c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39d59c │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 39d5dc │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 71d124 │ │ │ │ + bl 71d154 │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 39d5c4 │ │ │ │ ldr r3, [pc, #252] @ (39d6dc ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #360] @ 0x168 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -416466,17 +416464,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (39d6e8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r1, [r4, #344] @ 0x158 │ │ │ │ - bl 71e510 │ │ │ │ + bl 71e540 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #360] @ 0x168 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -416494,19 +416492,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39d5fe │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 39d686 │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 894d5c │ │ │ │ + bl 894d8c │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mov r1, r5 │ │ │ │ - bl 71d994 │ │ │ │ + bl 71d9c4 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b99c │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 39d5fe │ │ │ │ @@ -416539,30 +416537,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39d5ec │ │ │ │ ldr r0, [pc, #40] @ (39d6f4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ @ instruction: 0xb6dc │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #26 │ │ │ │ + lsrs r6, r0, #27 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [sp, #976] @ 0x3d0 │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ str r0, [r1, #32] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 39d6fe │ │ │ │ + cbnz r0, 39d706 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039d6f8 : │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbnz r0, 39d706 │ │ │ │ b.n 39d712 │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -416635,17 +416633,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ push {r1, r2, lr} │ │ │ │ lsls r3, r4, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #21 │ │ │ │ + lsrs r2, r6, #21 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xb89e │ │ │ │ + @ instruction: 0xb8be │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (39d914 ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -416660,38 +416658,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #284] @ (39d928 ) │ │ │ │ ldr r1, [pc, #288] @ (39d92c ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r9, #208] @ 0xd0 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 39d84a │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -416729,27 +416727,27 @@ │ │ │ │ bne.n 39d880 │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #332] @ 0x14c │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 39d8fe │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71ef38 │ │ │ │ + bl 71ef68 │ │ │ │ ldr r2, [pc, #140] @ (39d934 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 71e3e8 │ │ │ │ + bl 71e418 │ │ │ │ ldr r2, [pc, #132] @ (39d938 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ - bl 71e3e8 │ │ │ │ + bl 71e418 │ │ │ │ str.w r0, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #112] @ (39d93c ) │ │ │ │ ldr r3, [pc, #76] @ (39d918 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -416761,15 +416759,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 39d8c8 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (39d940 ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (39d944 ) │ │ │ │ ldr r0, [pc, #64] @ (39d948 ) │ │ │ │ add r3, pc │ │ │ │ @@ -416777,35 +416775,35 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ push {r2, r5, r6} │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7c8 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ @ instruction: 0xb7e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r0, #19 │ │ │ │ + @ instruction: 0xb808 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + lsrs r2, r4, #19 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r2, [sp, #936] @ 0x3a8 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - eors r4, r7 │ │ │ │ + lsls r4, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ bl 2b7936 │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ cbz r0, 39d99c │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsrs r4, r4, #14 │ │ │ │ + lsrs r4, r0, #15 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xb71e │ │ │ │ + @ instruction: 0xb73e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb732 │ │ │ │ + @ instruction: 0xb752 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039d94c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -416881,35 +416879,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ uxth r2, r3 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #28 │ │ │ │ + subs r7, #60 @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ sxtb r0, r3 │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (39da54 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -416931,24 +416929,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (39dcc4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #552] @ (39dcc8 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 39daec │ │ │ │ @@ -417027,15 +417025,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (39dce0 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r3, [pc, #348] @ (39dce4 ) │ │ │ │ ldr r2, [pc, #348] @ (39dce8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -417064,15 +417062,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 86876c │ │ │ │ + bl 86879c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (39dcf4 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -417147,53 +417145,53 @@ │ │ │ │ b.n 39daec │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r4, 39dce6 │ │ │ │ lsls r3, r4, #3 │ │ │ │ cbz r4, 39dce8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r4, #11 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r3, r4, lr} │ │ │ │ + push {r3, r4, r5, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r1, r3, r5, lr} │ │ │ │ + push {r1, r3, r6, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r4, #9 │ │ │ │ + lsrs r6, r0, #10 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cbz r4, 39dce6 │ │ │ │ lsls r3, r4, #3 │ │ │ │ adds r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #16] @ (39dcec ) │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #6 │ │ │ │ + lsrs r0, r2, #7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - push {r3, lr} │ │ │ │ + push {r3, r5, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r1, #6 │ │ │ │ + lsrs r0, r5, #6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldrh r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r6, r7} │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r1, #6 │ │ │ │ + lsrs r6, r5, #6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r4, r3, #4 │ │ │ │ + lsrs r4, r7, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r1, #3 │ │ │ │ + lsrs r0, r5, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r2, r5, #2 │ │ │ │ + lsrs r2, r1, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (39dd84 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -417202,31 +417200,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (39dd8c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #88] @ (39dd90 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (39dd94 ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #76] @ (39dd98 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r0, [pc, #64] @ (39dd9c ) │ │ │ │ ldr r1, [pc, #68] @ (39dda0 ) │ │ │ │ ldr r2, [pc, #68] @ (39dda4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (39dda8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -417237,23 +417235,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r4, r3, #32 │ │ │ │ + lsrs r4, r7, #32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r6, sp, #184 @ 0xb8 │ │ │ │ + add r6, sp, #312 @ 0x138 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xfa8c0052 │ │ │ │ - sxtb r6, r5 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ + @ instruction: 0xfaac0052 │ │ │ │ uxth r6, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ + uxth r6, r5 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ lsls r2, r2, #6 │ │ │ │ lsls r0, r4, #3 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ @@ -417270,28 +417268,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (39ddf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #28] @ (39ddf8 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - lsls r6, r6, #29 │ │ │ │ + lsls r6, r2, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r5, sp, #544 @ 0x220 │ │ │ │ + add r5, sp, #672 @ 0x2a0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9ea0052 │ │ │ │ + @ instruction: 0xfa0a0052 │ │ │ │ lsls r0, r1, #4 │ │ │ │ lsls r0, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 39de3c │ │ │ │ @@ -417300,28 +417298,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (39de44 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #28] @ (39de48 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r0, #29 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r5, sp, #224 @ 0xe0 │ │ │ │ + add r5, sp, #352 @ 0x160 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrsb.w r0, [sl, #82] @ 0x52 │ │ │ │ + ldrsh.w r0, [sl, #82] @ 0x52 │ │ │ │ lsls r0, r7, #2 │ │ │ │ lsls r0, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #108] @ 39dec8 │ │ │ │ @@ -417337,15 +417335,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (39ded8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 39d548 │ │ │ │ ldr r2, [pc, #60] @ (39dedc ) │ │ │ │ ldr r3, [pc, #48] @ (39ded4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -417360,23 +417358,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r6, r2, #27 │ │ │ │ + lsls r6, r6, #27 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r5, sp, #792 @ 0x318 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - cbz r2, 39dee0 │ │ │ │ + cbz r2, 39dee8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 39def0 │ │ │ │ + cbz r4, 39def8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r5, sp, #616 @ 0x268 │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -417385,25 +417383,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (39df1c ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (39df20 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2cb7ec │ │ │ │ nop │ │ │ │ - lsls r2, r0, #25 │ │ │ │ + lsls r2, r4, #25 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - sub sp, #192 @ 0xc0 │ │ │ │ + sub sp, #320 @ 0x140 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r6, 39df42 │ │ │ │ + cbz r6, 39df4a │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -417411,29 +417409,29 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (39df70 ) │ │ │ │ ldr r1, [pc, #52] @ (39df74 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r3, [r4, #368] @ 0x170 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ cbz r3, 39df62 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2cb758 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2cb7ac │ │ │ │ - lsls r4, r7, #23 │ │ │ │ + lsls r4, r3, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add sp, #424 @ 0x1a8 │ │ │ │ + sub sp, #40 @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r0, 39df86 │ │ │ │ + cbz r0, 39df8e │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (39dfe0 ) │ │ │ │ @@ -417441,15 +417439,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (39dfe8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 2cb6ec │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -417466,19 +417464,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2cb830 │ │ │ │ nop │ │ │ │ - lsls r4, r5, #22 │ │ │ │ + lsls r4, r1, #23 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add sp, #104 @ 0x68 │ │ │ │ + add sp, #232 @ 0xe8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sub sp, #424 @ 0x1a8 │ │ │ │ + cbz r2, 39dfee │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 39e0e8 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -417497,23 +417495,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (39e0fc ) │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #204] @ (39e100 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #192] @ (39e104 ) │ │ │ │ ldr r1, [pc, #192] @ (39e108 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #384] @ 0x180 │ │ │ │ @@ -417572,25 +417570,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 39e0a2 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ add r4, sp, #208 @ 0xd0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsls r2, r6, #20 │ │ │ │ + lsls r2, r2, #21 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #584 @ 0x248 │ │ │ │ + add r7, sp, #712 @ 0x2c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r4, sp, #120 @ 0x78 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - add sp, #344 @ 0x158 │ │ │ │ + add sp, #472 @ 0x1d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, sp, #600 @ 0x258 │ │ │ │ + add r7, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmia r0!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r2, #3 │ │ │ │ subs r7, #198 @ 0xc6 │ │ │ │ lsls r4, r4, #3 │ │ │ │ adds r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -417609,15 +417607,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (39e1c4 ) │ │ │ │ ldr r1, [pc, #148] @ (39e1c8 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (39e1cc ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 39e196 │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 39e168 │ │ │ │ @@ -417659,25 +417657,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r2, r1, #16 │ │ │ │ + lsls r2, r5, #16 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r6, sp, #480 @ 0x1e0 │ │ │ │ + add r6, sp, #608 @ 0x260 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, sp, #288 @ 0x120 │ │ │ │ + add r7, sp, #416 @ 0x1a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r2, sp, #1000 @ 0x3e8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #216 @ 0xd8 │ │ │ │ + add r7, sp, #344 @ 0x158 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (39e2d8 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -417694,23 +417692,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (39e2e8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #216] @ (39e2ec ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (39e2f0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -417772,29 +417770,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 39e242 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, sp, #304 @ 0x130 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsls r2, r1, #13 │ │ │ │ + lsls r2, r5, #13 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #696 @ 0x2b8 │ │ │ │ + add r5, sp, #824 @ 0x338 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, sp, #464 @ 0x1d0 │ │ │ │ + add r6, sp, #592 @ 0x250 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #720 @ 0x2d0 │ │ │ │ + add r5, sp, #848 @ 0x350 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bkpt 0x00f0 │ │ │ │ lsls r1, r2, #3 │ │ │ │ subs r5, #216 @ 0xd8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - lsls r0, r4, #11 │ │ │ │ + lsls r0, r0, #12 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r1, sp, #608 @ 0x260 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r5, #74 @ 0x4a │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -417815,23 +417813,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (39e414 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #216] @ (39e418 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (39e41c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -417893,29 +417891,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 39e36e │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsls r6, r3, #8 │ │ │ │ + lsls r6, r7, #8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #520 @ 0x208 │ │ │ │ + add r4, sp, #648 @ 0x288 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #288 @ 0x120 │ │ │ │ + add r5, sp, #416 @ 0x1a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #544 @ 0x220 │ │ │ │ + add r4, sp, #672 @ 0x2a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ pop {r2, r6, r7, pc} │ │ │ │ lsls r1, r2, #3 │ │ │ │ subs r4, #172 @ 0xac │ │ │ │ lsls r4, r4, #3 │ │ │ │ - lsls r4, r6, #6 │ │ │ │ + lsls r4, r2, #7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, sp, #432 @ 0x1b0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r4, #30 │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -417935,24 +417933,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (39e5a8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #320] @ (39e5ac ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #304] @ (39e5b0 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -418051,33 +418049,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #976 @ (adr r7, 39e96c ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsls r2, r6, #3 │ │ │ │ + lsls r2, r2, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #352 @ 0x160 │ │ │ │ + add r3, sp, #480 @ 0x1e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #120 @ 0x78 │ │ │ │ + add r4, sp, #248 @ 0xf8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ + add r3, sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r3, #130 @ 0x82 │ │ │ │ lsls r4, r4, #3 │ │ │ │ pop {r1, r7} │ │ │ │ lsls r1, r2, #3 │ │ │ │ add r6, pc, #824 @ (adr r6, 39e8f4 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [pc, #4] @ (39e5c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ pop {r1, r5, r7} │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -418086,33 +418084,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (39e648 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #92] @ (39e64c ) │ │ │ │ ldr r1, [pc, #92] @ (39e650 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #76] @ (39e654 ) │ │ │ │ ldr r1, [pc, #80] @ (39e658 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r1, [pc, #68] @ (39e65c ) │ │ │ │ ldr r2, [pc, #68] @ (39e660 ) │ │ │ │ ldr r3, [pc, #72] @ (39e664 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #208] @ 0xd0 │ │ │ │ add r3, pc │ │ │ │ @@ -418122,22 +418120,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - vrev64. q8, │ │ │ │ - add r1, sp, #808 @ 0x328 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ + movs r4, r3 │ │ │ │ + lsls r6, r4, #1 │ │ │ │ add r1, sp, #936 @ 0x3a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #376 @ (adr r5, 39e7c8 ) │ │ │ │ + add r2, sp, #40 @ 0x28 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + add r5, pc, #504 @ (adr r5, 39e848 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - rsb r0, r0, #82 @ 0x52 │ │ │ │ + @ instruction: 0xf1e00052 │ │ │ │ pop {r1, r2, r4, r6} │ │ │ │ lsls r1, r2, #3 │ │ │ │ ldrsb.w r0, [r6, #223] @ 0xdf │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -418153,15 +418152,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (39e6d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #380] @ 0x17c │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 39e6b0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -418169,23 +418168,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 88c640 │ │ │ │ + bl 88c670 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28c3b4 │ │ │ │ - vhadd.u16 q8, q5, │ │ │ │ - add r1, sp, #144 @ 0x90 │ │ │ │ + vhadd.u q8, q5, │ │ │ │ + add r1, sp, #272 @ 0x110 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #944 @ 0x3b0 │ │ │ │ + add r3, sp, #48 @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 39e790 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -418201,15 +418200,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -418250,28 +418249,28 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28d220 │ │ │ │ b.n 39e750 │ │ │ │ ldr r0, [pc, #36] @ (39e7ac ) │ │ │ │ add r0, pc │ │ │ │ blx 28d220 │ │ │ │ b.n 39e750 │ │ │ │ - cdp2 0, 15, cr0, cr0, cr5, {3} │ │ │ │ - add r0, sp, #688 @ 0x2b0 │ │ │ │ + vhadd.u16 q0, q0, │ │ │ │ + add r0, sp, #816 @ 0x330 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #504 @ 0x1f8 │ │ │ │ + add r2, sp, #632 @ 0x278 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r5, pc, #248 @ (adr r5, 39e898 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #928 @ (adr r4, 39eb48 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ - add r2, sp, #280 @ 0x118 │ │ │ │ + add r2, sp, #408 @ 0x198 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ + add r2, sp, #176 @ 0xb0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 39e7ec │ │ │ │ sub sp, #12 │ │ │ │ @@ -418279,25 +418278,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (39e7f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #24] @ (39e7f8 ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 39d94c │ │ │ │ nop │ │ │ │ - cdp2 0, 1, cr0, cr2, cr5, {3} │ │ │ │ - add r7, pc, #880 @ (adr r7, 39eb64 ) │ │ │ │ + cdp2 0, 3, cr0, cr2, cr5, {3} │ │ │ │ + add r7, pc, #1008 @ (adr r7, 39ebe4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #1016 @ (adr r7, 39ebf0 ) │ │ │ │ + add r0, sp, #120 @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xe85600f4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #136] @ (39e894 ) │ │ │ │ @@ -418314,15 +418313,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 39e856 │ │ │ │ @@ -418352,22 +418351,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [sl, #404] @ 0x194 │ │ │ │ + stc2l 0, cr0, [sl, #404]! @ 0x194 │ │ │ │ add r4, pc, #128 @ (adr r4, 39e91c ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ - add r7, pc, #560 @ (adr r7, 39ead0 ) │ │ │ │ + add r7, pc, #688 @ (adr r7, 39eb50 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #688 @ (adr r7, 39eb58 ) │ │ │ │ + add r7, pc, #816 @ (adr r7, 39ebd8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r3, pc, #840 @ (adr r3, 39ebf4 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -418433,29 +418432,29 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add r1, sp, #8 │ │ │ │ bl 39d71c │ │ │ │ b.n 39e916 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #488 @ (adr r3, 39eb5c ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #136 @ (adr r3, 39ea04 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldc2 0, cr0, [r2], {101} @ 0x65 │ │ │ │ - add r6, pc, #352 @ (adr r6, 39eae4 ) │ │ │ │ + ldc2 0, cr0, [r2], #404 @ 0x194 │ │ │ │ + add r6, pc, #480 @ (adr r6, 39eb64 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, pc, #488 @ (adr r6, 39eb70 ) │ │ │ │ + add r6, pc, #616 @ (adr r6, 39ebf0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #816] @ (39eccc ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -418473,25 +418472,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #788] @ (39ece0 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 28d4c4 │ │ │ │ ldr.w r0, [r8, #376] @ 0x178 │ │ │ │ @@ -418502,15 +418501,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 28e01c │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r8, #380] @ 0x17c │ │ │ │ blt.w 39ebfc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 877b9c │ │ │ │ + bl 877bcc │ │ │ │ cbnz r0, 39ea54 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ blx 28c3b8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #380] @ 0x17c │ │ │ │ ldr r2, [pc, #696] @ (39ece4 ) │ │ │ │ ldr r3, [pc, #676] @ (39ecd0 ) │ │ │ │ @@ -418597,15 +418596,15 @@ │ │ │ │ ldr r1, [pc, #476] @ (39ecf0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 39d6f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39ec5a │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -418673,15 +418672,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 39d71c │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 39ec46 │ │ │ │ adds r7, #1 │ │ │ │ b.n 39eb74 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ @@ -418691,15 +418690,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (39ed00 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ebac │ │ │ │ + bl 87ebdc │ │ │ │ b.n 39ea28 │ │ │ │ blx 28bfb8 <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #376] @ 0x178 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #216] @ (39ed04 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -418707,50 +418706,50 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87eb10 │ │ │ │ + bl 87eb40 │ │ │ │ b.n 39ea18 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r1, sl │ │ │ │ bgt.w 39eb4e │ │ │ │ ldr r1, [pc, #176] @ (39ed0c ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 88c640 │ │ │ │ + bl 88c670 │ │ │ │ b.n 39ea28 │ │ │ │ ldr r4, [pc, #160] @ (39ed10 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #160] @ (39ed14 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 39ea28 │ │ │ │ ldr r2, [pc, #144] @ (39ed18 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #376] @ 0x178 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #132] @ (39ed1c ) │ │ │ │ movs r2, #123 @ 0x7b │ │ │ │ add r1, pc │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 39ea18 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 28d4c4 │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -418766,50 +418765,50 @@ │ │ │ │ b.n 39eacc │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, pc, #624 @ (adr r2, 39ef40 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #8 @ (adr r6, 39ece0 ) │ │ │ │ + add r6, pc, #136 @ (adr r6, 39ed60 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc2 0, cr0, [lr], #-404 @ 0xfffffe6c │ │ │ │ - add r7, pc, #792 @ (adr r7, 39eff8 ) │ │ │ │ + mcrr2 0, 6, r0, lr, cr5 │ │ │ │ + add r7, pc, #920 @ (adr r7, 39f078 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #1016 @ (adr r5, 39f0dc ) │ │ │ │ + add r6, pc, #120 @ (adr r6, 39ed5c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r2, pc, #64 @ (adr r2, 39ed28 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ - @ instruction: 0xfaca0065 │ │ │ │ - add r4, pc, #608 @ (adr r4, 39ef50 ) │ │ │ │ + @ instruction: 0xfaea0065 │ │ │ │ + add r4, pc, #736 @ (adr r4, 39efd0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #736 @ (adr r4, 39efd4 ) │ │ │ │ + add r4, pc, #864 @ (adr r4, 39f054 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa940065 │ │ │ │ - add r3, pc, #888 @ (adr r3, 39f074 ) │ │ │ │ + @ instruction: 0xfab40065 │ │ │ │ + add r3, pc, #1016 @ (adr r3, 39f0f4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #1008 @ (adr r3, 39f0f0 ) │ │ │ │ + add r4, pc, #112 @ (adr r4, 39ed70 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #864 @ (adr r5, 39f064 ) │ │ │ │ + add r5, pc, #992 @ (adr r5, 39f0e4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #976 @ (adr r5, 39f0d8 ) │ │ │ │ + add r6, pc, #80 @ (adr r6, 39ed58 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #720 @ (adr r5, 39efdc ) │ │ │ │ + add r5, pc, #848 @ (adr r5, 39f05c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ sdiv pc, r5, pc │ │ │ │ - add r5, pc, #600 @ (adr r5, 39ef6c ) │ │ │ │ + add r5, pc, #728 @ (adr r5, 39efec ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #456 @ (adr r5, 39eee0 ) │ │ │ │ + add r5, pc, #584 @ (adr r5, 39ef60 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mcrr 0, 5, r0, r0, cr0 │ │ │ │ - add r5, pc, #328 @ (adr r5, 39ee68 ) │ │ │ │ + stcl 0, cr0, [r0], #-320 @ 0xfffffec0 │ │ │ │ + add r5, pc, #456 @ (adr r5, 39eee8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (39ed28 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ push {r1, r4, r5, r7, lr} │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r1, #7 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -418901,15 +418900,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ movw r3, #1567 @ 0x61f │ │ │ │ it ne │ │ │ │ movne r3, #31 │ │ │ │ b.n 39ede8 │ │ │ │ ldr r0, [pc, #4] @ (39ee38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ push {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -418918,39 +418917,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (39ee94 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #52] @ (39ee98 ) │ │ │ │ ldr r1, [pc, #52] @ (39ee9c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #36] @ (39eea0 ) │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72f650 │ │ │ │ - @ instruction: 0xf7ec0065 │ │ │ │ - ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ + b.w 72f680 │ │ │ │ + strb.w r0, [ip, r5, lsl #2] │ │ │ │ + ldr r5, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrd r0, r0, [lr, #-328] @ 0x148 │ │ │ │ - add r3, pc, #984 @ (adr r3, 39f274 ) │ │ │ │ + ldrd r0, r0, [lr, #-328]! @ 0x148 │ │ │ │ + add r4, pc, #88 @ (adr r4, 39eef4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r6, #29 │ │ │ │ + lsrs r0, r2, #30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #7 │ │ │ │ ble.n 39eec6 │ │ │ │ addw r1, r1, #3260 @ 0xcbc │ │ │ │ add.w r0, r0, r1, lsl #2 │ │ │ │ @@ -419005,15 +419004,15 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r6, [pc, #800] @ (39f250 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ cmp r4, #53 @ 0x35 │ │ │ │ add r6, pc │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcs.n 39ef6e │ │ │ │ cmp r4, #53 @ 0x35 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 39eff0 │ │ │ │ @@ -419067,15 +419066,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39ef5c │ │ │ │ ldr r0, [pc, #652] @ (39f260 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ addw r3, r8, #3268 @ 0xcc4 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ b.n 39efae │ │ │ │ cmp r4, #52 @ 0x34 │ │ │ │ @@ -419267,31 +419266,31 @@ │ │ │ │ b.n 39efae │ │ │ │ ldr r0, [pc, #48] @ (39f264 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ - @ instruction: 0xf7160065 │ │ │ │ - add r3, pc, #184 @ (adr r3, 39f304 ) │ │ │ │ + b.w 8845f4 │ │ │ │ + @ instruction: 0xf7360065 │ │ │ │ + add r3, pc, #312 @ (adr r3, 39f384 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r4, #26 │ │ │ │ + lsrs r6, r0, #27 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #800 @ (adr r2, 39f584 ) │ │ │ │ + add r2, pc, #928 @ (adr r2, 39f604 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #272 @ (adr r0, 39f378 ) │ │ │ │ + add r0, pc, #400 @ (adr r0, 39f3f8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ @@ -419335,35 +419334,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ ldr.w fp, [pc, #480] @ 39f4cc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #476] @ (39f4d0 ) │ │ │ │ ldr r1, [pc, #476] @ (39f4d4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add fp, pc │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r7, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ @@ -419451,26 +419450,26 @@ │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ bl 339524 │ │ │ │ ldr.w r3, [r9, #824] @ 0x338 │ │ │ │ cmp r3, sl │ │ │ │ bhi.n 39f3f8 │ │ │ │ b.n 39f46c │ │ │ │ - bl 72c194 │ │ │ │ + bl 72c1c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39f346 │ │ │ │ ldr r2, [pc, #188] @ (39f4ec ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ ldr r1, [pc, #188] @ (39f4f0 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2115 @ 0x843 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 39f46c │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 39f364 │ │ │ │ ldr r3, [pc, #168] @ (39f4f4 ) │ │ │ │ adds r2, #4 │ │ │ │ ldr r4, [pc, #168] @ (39f4f8 ) │ │ │ │ movs r5, #8 │ │ │ │ @@ -419479,15 +419478,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ movw r2, #2123 @ 0x84b │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ ldr r2, [pc, #144] @ (39f500 ) │ │ │ │ ldr r3, [pc, #76] @ (39f4bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -419499,15 +419498,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ b.n 39f46c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -419515,43 +419514,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #584] @ 0x248 │ │ │ │ + ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r1, #12 │ │ │ │ + lsrs r2, r5, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf36c0065 │ │ │ │ + @ instruction: 0xf38c0065 │ │ │ │ ldr r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - mov r0, r9 │ │ │ │ + mov r0, sp │ │ │ │ lsls r1, r2, #1 │ │ │ │ - mov r2, fp │ │ │ │ + mov r2, pc │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #616 @ 0x268 │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r5, r7, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #872] @ 0x368 │ │ │ │ + ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #568] @ 0x238 │ │ │ │ + ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #664] @ 0x298 │ │ │ │ + ldr r6, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #568] @ 0x238 │ │ │ │ + ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf1ec0065 │ │ │ │ - ldr r6, [sp, #904] @ 0x388 │ │ │ │ + addw r0, ip, #101 @ 0x65 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r6, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r7, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -419756,19 +419755,19 @@ │ │ │ │ ldrh r3, [r6, #0] │ │ │ │ cmp r3, r9 │ │ │ │ bgt.n 39f7be │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r7, #1 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r6, #2 │ │ │ │ add.w r8, r8, #4 │ │ │ │ adds r4, #4 │ │ │ │ adds r2, #4 │ │ │ │ @@ -419795,19 +419794,19 @@ │ │ │ │ bge.w 39f5be │ │ │ │ mov r9, r3 │ │ │ │ mov r5, r1 │ │ │ │ b.n 39f61a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ b.n 39f74a │ │ │ │ movw r3, #1023 @ 0x3ff │ │ │ │ cmp r5, r3 │ │ │ │ beq.n 39f858 │ │ │ │ ldr r1, [pc, #332] @ (39f908 ) │ │ │ │ add r1, pc │ │ │ │ b.n 39f6be │ │ │ │ @@ -419852,15 +419851,15 @@ │ │ │ │ ldr r0, [pc, #256] @ (39f918 ) │ │ │ │ ldrh r2, [r6, #32] │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrh r3, [r6, #0] │ │ │ │ b.n 39f6ce │ │ │ │ ldrh r2, [r6, #0] │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ bls.w 39f734 │ │ │ │ ldrh r2, [r6, #32] │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ @@ -419913,15 +419912,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39f7f6 │ │ │ │ ldr r0, [pc, #112] @ (39f928 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39f7f6 │ │ │ │ ldr r2, [pc, #104] @ (39f92c ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 39f7ea │ │ │ │ ldr r3, [pc, #84] @ (39f924 ) │ │ │ │ @@ -419935,47 +419934,47 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 39f724 │ │ │ │ ldr r0, [pc, #72] @ (39f930 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39f724 │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - add r3, pc, #704 @ (adr r3, 39fbbc ) │ │ │ │ + add r3, pc, #832 @ (adr r3, 39fc3c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #968 @ 0x3c8 │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 39f970 │ │ │ │ + beq.n 39f9b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #456 @ 0x1c8 │ │ │ │ + add r0, sp, #584 @ 0x248 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r3, [sp, #800] @ 0x320 │ │ │ │ lsls r2, r2, #1 │ │ │ │ mov r0, sp │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r3, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r3, #7 │ │ │ │ + subs r2, r7, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r0, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r3, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r4, #5 │ │ │ │ + subs r2, r0, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r5, r0, #16384 @ 0x4000 │ │ │ │ ldr.w lr, [pc, #296] @ 39fa74 │ │ │ │ @@ -420075,15 +420074,15 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 39f9a8 │ │ │ │ ldr r0, [pc, #48] @ (39fa84 ) │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39f9a8 │ │ │ │ ldr r3, [pc, #40] @ (39fa88 ) │ │ │ │ mov.w r2, #406 @ 0x196 │ │ │ │ ldr r1, [pc, #36] @ (39fa8c ) │ │ │ │ ldr r0, [pc, #40] @ (39fa90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -420094,20 +420093,20 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #872] @ 0x368 │ │ │ │ + ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rsbs r0, r8, r5, asr #1 │ │ │ │ - ldr r0, [sp, #376] @ 0x178 │ │ │ │ + @ instruction: 0xebf80065 │ │ │ │ + ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r1, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -420197,15 +420196,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ and.w fp, r2, fp │ │ │ │ str.w r3, [r4, #-32] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 39fbfc │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ mov r1, fp │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r3, [r7, #824] @ 0x338 │ │ │ │ adds r6, #1 │ │ │ │ adds r4, #4 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 39fad4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -420243,28 +420242,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39fba6 │ │ │ │ ldr r0, [pc, #32] @ (39fc38 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 39fba6 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ b.n 39fb32 │ │ │ │ str r1, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #312] @ 0x138 │ │ │ │ + ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r3 │ │ │ │ ldr r3, [pc, #96] @ (39fcb0 ) │ │ │ │ @@ -420392,16 +420391,16 @@ │ │ │ │ ldr r1, [pc, #16] @ (39fdac ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ blx 28b674 │ │ │ │ - stmia.w r4!, {r0, r2, r5, r6} │ │ │ │ - str r7, [sp, #0] │ │ │ │ + @ instruction: 0xe8c40065 │ │ │ │ + str r7, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r4, [pc, #1272] @ 3a02b8 │ │ │ │ mov lr, r0 │ │ │ │ @@ -420745,15 +420744,15 @@ │ │ │ │ b.n 3a001e │ │ │ │ ands.w r0, r1, #1 │ │ │ │ bne.w 39ff88 │ │ │ │ b.n 39fe1e │ │ │ │ ldr r0, [pc, #276] @ (3a02c4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a00c8 │ │ │ │ add.w lr, lr, #16384 @ 0x4000 │ │ │ │ ldrb.w r0, [lr, #136] @ 0x88 │ │ │ │ lsls r0, r0, #2 │ │ │ │ uxtb r0, r0 │ │ │ │ b.n 39fe1e │ │ │ │ movs r0, #59 @ 0x3b │ │ │ │ @@ -420844,15 +420843,15 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldrh r2, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r4, #3 │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp.w r2, #4048 @ 0xfd0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.w 3a00be │ │ │ │ cmp.w r2, #4096 @ 0x1000 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3a035a │ │ │ │ @@ -420905,23 +420904,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (3a0380 ) │ │ │ │ movw r2, #1157 @ 0x485 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ blx 28b674 │ │ │ │ - b.n 3a09e4 │ │ │ │ + b.n 3a0a24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a0984 │ │ │ │ + b.n 3a09c4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a095c │ │ │ │ + b.n 3a099c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a0938 │ │ │ │ + b.n 3a0978 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r0, [r4, #58] @ 0x3a │ │ │ │ + ldrh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #312] @ (3a04d0 ) │ │ │ │ @@ -421041,26 +421040,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3a03d2 │ │ │ │ ldr r0, [pc, #28] @ (3a04e0 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a03d2 │ │ │ │ nop │ │ │ │ ldrh r4, [r4, #4] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, lr │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r3 │ │ │ │ @@ -421073,15 +421072,15 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r7, [pc, #472] @ (3a06e0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #460] @ (3a06e4 ) │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421163,15 +421162,15 @@ │ │ │ │ bpl.n 3a05d2 │ │ │ │ ldr r0, [pc, #252] @ (3a06f0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ addw r3, r9, #2740 @ 0xab4 │ │ │ │ bfc r6, #8, #19 │ │ │ │ add.w r3, r8, r3, lsl #2 │ │ │ │ str r6, [r3, #4] │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -421221,15 +421220,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3a0612 │ │ │ │ ldr r0, [pc, #92] @ (3a06f8 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a0612 │ │ │ │ ldr r3, [pc, #80] @ (3a06fc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a0528 │ │ │ │ ldr r3, [pc, #52] @ (3a06ec ) │ │ │ │ @@ -421237,40 +421236,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a0528 │ │ │ │ ldr r0, [pc, #60] @ (3a0700 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a0528 │ │ │ │ ldmia r4, {r3, r4} │ │ │ │ lsls r3, r4, #3 │ │ │ │ - b.n 3a0954 │ │ │ │ + b.n 3a0994 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str.w r0, [lr, #81] @ 0x51 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + str??.w r0, [lr, #81] @ 0x51 │ │ │ │ + ldrh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ strh r4, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #58] @ 0x3a │ │ │ │ + ldrh r0, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r4, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #52] @ 0x34 │ │ │ │ + ldrh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #50] @ 0x32 │ │ │ │ + ldrh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #112] @ (3a0788 ) │ │ │ │ @@ -421421,15 +421420,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3a081c │ │ │ │ ldr.w r0, [pc, #1904] @ 3a1008 │ │ │ │ mov r3, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a081c │ │ │ │ cmp r5, #236 @ 0xec │ │ │ │ bgt.w 3a0b24 │ │ │ │ cmp r5, #207 @ 0xcf │ │ │ │ ble.n 3a0928 │ │ │ │ sub.w r1, r5, #208 @ 0xd0 │ │ │ │ movs r3, #1 │ │ │ │ @@ -421819,15 +421818,15 @@ │ │ │ │ ldr r3, [pc, #700] @ (3a1004 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3a09be │ │ │ │ ldr r0, [pc, #696] @ (3a100c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a09c2 │ │ │ │ add r4, r7 │ │ │ │ movw r3, #10676 @ 0x29b4 │ │ │ │ and.w r2, r8, #7 │ │ │ │ strb r2, [r4, r3] │ │ │ │ b.n 3a091a │ │ │ │ cmp r4, #7 │ │ │ │ @@ -421960,36 +421959,36 @@ │ │ │ │ ldr r3, [pc, #300] @ (3a1004 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3a09be │ │ │ │ ldr r0, [pc, #300] @ (3a1010 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a09be │ │ │ │ ldr r0, [pc, #296] @ (3a1014 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ adds r3, #1 │ │ │ │ adds r2, #32 │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 3a0982 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ b.n 3a09a0 │ │ │ │ ldr r3, [pc, #248] @ (3a1004 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 3a09be │ │ │ │ ldr r0, [pc, #256] @ (3a1018 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a091a │ │ │ │ add.w lr, lr, #1 │ │ │ │ adds r2, #32 │ │ │ │ cmp.w lr, #4 │ │ │ │ bne.w 3a0cd0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ b.n 3a0cee │ │ │ │ @@ -422057,35 +422056,35 @@ │ │ │ │ lsls r1, r1, #31 │ │ │ │ bpl.w 3a09c2 │ │ │ │ b.n 3a0aba │ │ │ │ strh r2, [r0, #34] @ 0x22 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #992] @ 0x3e0 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #744] @ 0x2e8 │ │ │ │ + str r7, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r7, #16] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #38] @ 0x26 │ │ │ │ + ldrh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r5, #2] │ │ │ │ + ldrh r0, [r1, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r3, #54] @ 0x36 │ │ │ │ + strh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r0, #56] @ 0x38 │ │ │ │ + strh r6, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r4, #52] @ 0x34 │ │ │ │ + strh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 3a1104 │ │ │ │ + bvs.n 3a0f44 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r6, [r1, #38] @ 0x26 │ │ │ │ + strh r6, [r5, #38] @ 0x26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #108] @ (3a10a0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -422541,15 +422540,15 @@ │ │ │ │ bpl.w 3a11b4 │ │ │ │ ldr r1, [pc, #400] @ (3a16d8 ) │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #396] @ (3a16dc ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp.w r3, #1020 @ 0x3fc │ │ │ │ bge.w 3a1380 │ │ │ │ cmp r5, #7 │ │ │ │ ble.w 3a11bc │ │ │ │ b.n 3a1312 │ │ │ │ add.w r3, sl, ip, lsl #3 │ │ │ │ @@ -422684,35 +422683,35 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #32] │ │ │ │ + strh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r4, #22] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r0, #6] │ │ │ │ + strh r4, [r4, #6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r2, [r2, #24] │ │ │ │ + ldrb r2, [r6, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r7, {r5, r7} │ │ │ │ + ldmia r7, {r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r6, [r4, #16] │ │ │ │ + ldrb r6, [r0, #17] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r3, #30] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r7, {r1, r3, r7} │ │ │ │ + ldmia r7, {r1, r3, r5, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r0, [r2, #16] │ │ │ │ + ldrb r0, [r6, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r2, #30] │ │ │ │ + ldrb r4, [r6, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r6, [pc, #1116] @ 3a1b70 │ │ │ │ mov r5, r2 │ │ │ │ @@ -422913,15 +422912,15 @@ │ │ │ │ bpl.w 3a17cc │ │ │ │ ldr r0, [pc, #640] @ (3a1b94 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ cmp r4, #7 │ │ │ │ bgt.n 3a19cc │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r3, [r3, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a1a2c │ │ │ │ lsls r2, r2, #31 │ │ │ │ @@ -423076,15 +423075,15 @@ │ │ │ │ str.w ip, [r7] │ │ │ │ add r1, pc │ │ │ │ str r3, [r7, #4] │ │ │ │ b.n 3a17c0 │ │ │ │ ldr r0, [pc, #244] @ (3a1bc0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a17ac │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r3, #132] @ 0x84 │ │ │ │ cmp r3, #2 │ │ │ │ bne.w 3a1800 │ │ │ │ subs r4, #8 │ │ │ │ addw r3, r4, #3268 @ 0xcc4 │ │ │ │ @@ -423136,59 +423135,59 @@ │ │ │ │ str.w ip, [r7] │ │ │ │ b.n 3a17c0 │ │ │ │ nop │ │ │ │ strb r0, [r4, #20] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #2] │ │ │ │ + ldrh r6, [r1, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #62] @ 0x3e │ │ │ │ + strh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r1, #60] @ 0x3c │ │ │ │ + strh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r3, #58] @ 0x3a │ │ │ │ + strh r6, [r7, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r4, #0] │ │ │ │ + strh r0, [r0, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #21] │ │ │ │ + ldrb r6, [r2, #22] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r3, #54] @ 0x36 │ │ │ │ + strh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r1, #52] @ 0x34 │ │ │ │ + strh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r4, #50] @ 0x32 │ │ │ │ + strh r4, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r6, #48] @ 0x30 │ │ │ │ + strh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r1, #48] @ 0x30 │ │ │ │ + strh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r2, #46] @ 0x2e │ │ │ │ + strh r0, [r6, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r2, #44] @ 0x2c │ │ │ │ + strh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r0, #44] @ 0x2c │ │ │ │ + strh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r4, #14] │ │ │ │ + ldrb r4, [r0, #15] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r3, #40] @ 0x28 │ │ │ │ + strh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r7, #38] @ 0x26 │ │ │ │ + strh r2, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r3, #38] @ 0x26 │ │ │ │ + strh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r0, #38] @ 0x26 │ │ │ │ + strh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #104] @ (3a1c4c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -423479,15 +423478,15 @@ │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r0, [pc, #1132] @ 3a2380 │ │ │ │ subs r1, r7, r3 │ │ │ │ sub.w r1, r1, #8160 @ 0x1fe0 │ │ │ │ add r0, pc │ │ │ │ subs r1, #24 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb.w r1, [r2, #1044] @ 0x414 │ │ │ │ b.n 3a1e7c │ │ │ │ cmp.w r2, #512 @ 0x200 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.w 3a2082 │ │ │ │ @@ -423554,15 +423553,15 @@ │ │ │ │ bpl.n 3a1f80 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r0, [pc, #936] @ (3a2388 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ adds r1, r3, r2 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb.w r1, [r2, #1044] @ 0x414 │ │ │ │ b.n 3a1f80 │ │ │ │ cmp r2, #4 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.w 3a1e10 │ │ │ │ @@ -423766,15 +423765,15 @@ │ │ │ │ bne.n 3a2226 │ │ │ │ b.n 3a1e10 │ │ │ │ ldr r0, [pc, #336] @ (3a238c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 3a2142 │ │ │ │ ldrb.w r1, [r2, #1050] @ 0x41a │ │ │ │ tst.w r1, lr │ │ │ │ bne.w 3a2142 │ │ │ │ adds r3, #1 │ │ │ │ adds r2, #7 │ │ │ │ @@ -423874,21 +423873,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #30] │ │ │ │ + strb r2, [r1, #31] │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #28] │ │ │ │ + strb r2, [r4, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r1, #19] │ │ │ │ + strb r2, [r5, #19] │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp.w r2, #3840 @ 0xf00 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3a242a │ │ │ │ add.w r6, r5, #16384 @ 0x4000 │ │ │ │ subs.w r3, r2, #3072 @ 0xc00 │ │ │ │ sxth r0, r3 │ │ │ │ @@ -424187,15 +424186,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3a2576 │ │ │ │ ldr r0, [pc, #152] @ (3a2794 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a2576 │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ ldr.w r2, [r3, #824] @ 0x338 │ │ │ │ cmp r2, #1 │ │ │ │ bls.n 3a2684 │ │ │ │ ldr r2, [pc, #100] @ (3a277c ) │ │ │ │ mrc 15, 0, r1, cr13, cr0, {3} │ │ │ │ @@ -424244,59 +424243,59 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #0] │ │ │ │ + strb r0, [r1, #1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r0, [r0, #137] @ 0x89 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3a27ac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldrb r6, [r6, #18] │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #52] @ 3a27fc │ │ │ │ ldr r2, [pc, #52] @ (3a2800 ) │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ ldr r1, [pc, #52] @ (3a2804 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 3a27e6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - itt pl │ │ │ │ - lslpl r5, r4, #1 │ │ │ │ - ldrpl r6, [r3, #120] @ 0x78 │ │ │ │ + itt vc │ │ │ │ + lslvc r5, r4, #1 │ │ │ │ + ldrvc r6, [r7, #120] @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r1, #120] @ 0x78 │ │ │ │ + ldr r0, [r5, #120] @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (3a289c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -424305,47 +424304,47 @@ │ │ │ │ ldr r1, [pc, #132] @ (3a28a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #112] @ (3a28a8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (3a28ac ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #96] @ (3a28b0 ) │ │ │ │ ldr r1, [pc, #100] @ (3a28b4 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #84] @ (3a28b8 ) │ │ │ │ ldr r3, [pc, #88] @ (3a28bc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #88] @ (3a28c0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ movs r2, #7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #72] @ (3a28c4 ) │ │ │ │ ldr r2, [pc, #72] @ (3a28c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -424353,27 +424352,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ite eq │ │ │ │ - lsleq r5, r4, #1 │ │ │ │ - strne r6, [r5, #48] @ 0x30 │ │ │ │ + ite cs │ │ │ │ + lslcs r5, r4, #1 │ │ │ │ + strcc r6, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r7, sp, #568 @ 0x238 │ │ │ │ + add r7, sp, #696 @ 0x2b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r1, #52] @ 0x34 │ │ │ │ + str r0, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r0, [r0, #116] @ 0x74 │ │ │ │ + ldr r0, [r4, #116] @ 0x74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r3, #116] @ 0x74 │ │ │ │ + ldr r6, [r7, #116] @ 0x74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb766 │ │ │ │ lsls r7, r3, #3 │ │ │ │ @@ -424383,42 +424382,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #52] @ 3a2918 │ │ │ │ ldr r2, [pc, #52] @ (3a291c ) │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ ldr r1, [pc, #52] @ (3a2920 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 3a2902 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bkpt 0x0040 │ │ │ │ + bkpt 0x0060 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [r0, #104] @ 0x68 │ │ │ │ + ldr r2, [r4, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r5, #100] @ 0x64 │ │ │ │ + ldr r4, [r1, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 3a2980 │ │ │ │ sub sp, #8 │ │ │ │ @@ -424427,15 +424426,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (3a2988 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r3, [r0, #136] @ 0x88 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs.w r2, r4, r3 │ │ │ │ itt eq │ │ │ │ moveq r3, #1 │ │ │ │ strbeq.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -424444,19 +424443,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x000e │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [r6, #96] @ 0x60 │ │ │ │ + ldr r0, [r2, #100] @ 0x64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r3, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ (3a2ac8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -424465,15 +424464,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (3a2ad0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r3, r0, #12288 @ 0x3000 │ │ │ │ ldr.w ip, [r3, #824] @ 0x338 │ │ │ │ cmp.w ip, #8 │ │ │ │ bhi.n 3a2a4a │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldr.w ip, [r0, #128] @ 0x80 │ │ │ │ cmp.w ip, #1020 @ 0x3fc │ │ │ │ @@ -424501,27 +424500,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #208] @ (3a2adc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3a2a36 │ │ │ │ ldr r3, [pc, #192] @ (3a2ae0 ) │ │ │ │ movs r2, #210 @ 0xd2 │ │ │ │ ldr r4, [pc, #192] @ (3a2ae4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #192] @ (3a2ae8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -424533,15 +424532,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #195 @ 0xc3 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -424553,15 +424552,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -424570,45 +424569,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (3a2afc ) │ │ │ │ ldr r4, [pc, #72] @ (3a2b00 ) │ │ │ │ movs r2, #218 @ 0xda │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3a2a36 │ │ │ │ - pop {r3, r7, pc} │ │ │ │ + pop {r3, r5, r7, pc} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [r0, #92] @ 0x5c │ │ │ │ + ldr r6, [r4, #92] @ 0x5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r6, #88] @ 0x58 │ │ │ │ + ldr r2, [r2, #92] @ 0x5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r5, pc} │ │ │ │ + pop {r6, pc} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [r5, #104] @ 0x68 │ │ │ │ + ldr r6, [r1, #108] @ 0x6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r7, #88] @ 0x58 │ │ │ │ + ldr r2, [r3, #92] @ 0x5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r1, r2, pc} │ │ │ │ + pop {r1, r2, r5, pc} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [r4, #96] @ 0x60 │ │ │ │ + ldr r0, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r4, #88] @ 0x58 │ │ │ │ + ldr r0, [r0, #92] @ 0x5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r6, #84] @ 0x54 │ │ │ │ + ldr r4, [r2, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r1, #88] @ 0x58 │ │ │ │ + ldr r4, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r0, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r0, #88] @ 0x58 │ │ │ │ + ldr r4, [r4, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r2, #80] @ 0x50 │ │ │ │ + ldr r2, [r6, #80] @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r7, #88] @ 0x58 │ │ │ │ + ldr r6, [r3, #92] @ 0x5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #584] @ (3a2d60 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -424616,15 +424615,15 @@ │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ ldr r1, [pc, #584] @ (3a2d68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrb.w r2, [r3, #136] @ 0x88 │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3a2ce4 │ │ │ │ @@ -424817,19 +424816,19 @@ │ │ │ │ add.w r0, r5, #1012 @ 0x3f4 │ │ │ │ blx 28d4c4 │ │ │ │ b.n 3a2c22 │ │ │ │ ldrb.w r8, [r3, #137] @ 0x89 │ │ │ │ mov r7, r6 │ │ │ │ b.n 3a2c22 │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3} │ │ │ │ + pop {r1, r2, r3, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [r2, #68] @ 0x44 │ │ │ │ + ldr r0, [r6, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r7, #64] @ 0x40 │ │ │ │ + ldr r4, [r3, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a2d6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -424844,29 +424843,29 @@ │ │ │ │ ldr r2, [pc, #500] @ (3a2f84 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add.w r8, r6, #16384 @ 0x4000 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r6, #12288 @ 0x3000 │ │ │ │ ldr r2, [pc, #476] @ (3a2f88 ) │ │ │ │ ldr.w r7, [r8, #128] @ 0x80 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #472] @ (3a2f8c ) │ │ │ │ add r2, pc │ │ │ │ sub.w sl, r7, #32 │ │ │ │ ldr.w r7, [r5, #824] @ 0x338 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r2, sl, r7, lsl #5 │ │ │ │ mov r1, fp │ │ │ │ bl 32b598 │ │ │ │ ldr.w r3, [r5, #824] @ 0x338 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a2e68 │ │ │ │ add.w fp, r6, #752 @ 0x2f0 │ │ │ │ @@ -425009,31 +425008,31 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 52be58 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 339524 │ │ │ │ - cbnz r6, 3a2fa8 │ │ │ │ + cbnz r6, 3a2fb0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r0, r1, #15 │ │ │ │ + lsrs r0, r5, #15 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r2, r5, #14 │ │ │ │ + lsrs r2, r1, #15 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r0, [r4, r6] │ │ │ │ + ldrb r0, [r0, r7] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r1, sp, #1000 @ 0x3e8 │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r0, #40] @ 0x28 │ │ │ │ + ldr r4, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r2, #76] @ 0x4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r2, #68] @ 0x44 │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ + ldr r6, [r1, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a2fa0 : │ │ │ │ ldr r3, [pc, #28] @ (3a2fc0 ) │ │ │ │ ldr r2, [pc, #32] @ (3a2fc4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -425049,21 +425048,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r3, r2] │ │ │ │ lsls r3, r4, #3 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #20] │ │ │ │ + ldr r6, [r0, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6!, {r2, r5} │ │ │ │ + ldmia r6, {r2, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3a2fd8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ strb r6, [r1, #22] │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -425071,37 +425070,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3a3030 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3a3034 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #48] @ (3a3038 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3a303c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb7ee │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r4, [r3, r5] │ │ │ │ + ldrh r4, [r7, r5] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r7, pc, #744 @ (adr r7, 3a3320 ) │ │ │ │ + add r7, pc, #872 @ (adr r7, 3a33a0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xb88a │ │ │ │ lsls r7, r3, #3 │ │ │ │ lsls r5, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -425153,28 +425152,28 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3a3066 │ │ │ │ ldr r0, [pc, #28] @ (3a30ec ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a3066 │ │ │ │ ldr r0, [pc, #20] @ (3a30f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a3066 │ │ │ │ nop │ │ │ │ ldrh r0, [r5, r7] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #20] │ │ │ │ + ldr r4, [r3, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r2, #20] │ │ │ │ + ldr r6, [r6, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr.w lr, [pc, #140] @ 3a3194 │ │ │ │ @@ -425205,42 +425204,42 @@ │ │ │ │ ldr.w r3, [r0, #1436] @ 0x59c │ │ │ │ cmp r1, r3 │ │ │ │ bcs.n 3a312a │ │ │ │ add.w r3, r1, #230 @ 0xe6 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r4, [r0, r3, lsl #2] │ │ │ │ mov r0, r4 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r3, [pc, #44] @ (3a3198 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 3a312a │ │ │ │ ldr r0, [pc, #36] @ (3a319c ) │ │ │ │ mov r1, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r0, [pc, #24] @ (3a31a0 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ ldrh r6, [r5, r4] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w sl, [pc, #264] @ 3a32c0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -425252,15 +425251,15 @@ │ │ │ │ mov r2, sl │ │ │ │ add.w r3, r6, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w fp, [pc, #248] @ 3a32cc │ │ │ │ mov r8, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r4, [r0, #1436] @ 0x59c │ │ │ │ add fp, pc │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ bhi.n 3a3262 │ │ │ │ ldr.w r5, [r0, #1432] @ 0x598 │ │ │ │ rsb r3, r4, #1020 @ 0x3fc │ │ │ │ mov r7, r0 │ │ │ │ @@ -425277,15 +425276,15 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ bl 339474 │ │ │ │ ldr.w r3, [r7, #1436] @ 0x59c │ │ │ │ adds r5, #4 │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 3a320a │ │ │ │ ldr r0, [pc, #172] @ (3a32d8 ) │ │ │ │ @@ -425314,15 +425313,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (3a32e8 ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425331,46 +425330,46 @@ │ │ │ │ add.w r3, r6, #28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, r5, [sp] │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ + ldr r4, [r0, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb602 │ │ │ │ + @ instruction: 0xb622 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrh r6, [r3, r1] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsls r4, r7, #28 │ │ │ │ + lsls r4, r3, #29 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r0, r2, #29 │ │ │ │ + lsls r0, r6, #29 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r6, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #448] @ (3a34a0 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #784] @ (3a35f8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #112] @ (3a3370 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -425379,25 +425378,25 @@ │ │ │ │ ldr r1, [pc, #112] @ (3a3378 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #92] @ (3a337c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (3a3380 ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #52] @ 3a3368 │ │ │ │ ldr r2, [pc, #76] @ (3a3384 ) │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [pc, #72] @ (3a3388 ) │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -425414,27 +425413,27 @@ │ │ │ │ b.w 339524 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, r7} │ │ │ │ + push {r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r2, r6, #24 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r4, r0, #25 │ │ │ │ + lsls r4, r4, #25 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [r0, #120] @ 0x78 │ │ │ │ + str r0, [r4, #120] @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r2, #120] @ 0x78 │ │ │ │ + str r4, [r6, #120] @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r0, [r4, #8] │ │ │ │ lsls r1, r2, #3 │ │ │ │ - str r0, [r7, #116] @ 0x74 │ │ │ │ + str r0, [r3, #120] @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #592] @ 0x250 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -425493,15 +425492,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #953] @ 0x3b9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3a3424 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ strb r6, [r4, #6] │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -425510,47 +425509,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (3a34c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #112] @ (3a34c4 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #108] @ (3a34c8 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #96] @ (3a34cc ) │ │ │ │ ldr r1, [pc, #100] @ (3a34d0 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #84] @ (3a34d4 ) │ │ │ │ ldr r3, [pc, #88] @ (3a34d8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #88] @ (3a34dc ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ movs r2, #11 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #72] @ (3a34e0 ) │ │ │ │ ldr r2, [pc, #72] @ (3a34e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -425558,27 +425557,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cbz r0, 3a352c │ │ │ │ + cbz r0, 3a3534 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsb r2, [r2, r4] │ │ │ │ + ldrsb r2, [r6, r4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r3, pc, #456 @ (adr r3, 3a368c ) │ │ │ │ + add r3, pc, #584 @ (adr r3, 3a370c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r4, [r2, r4] │ │ │ │ + ldrsb r4, [r6, r4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrsb r2, [r5, r4] │ │ │ │ + ldrsb r2, [r1, r5] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r4, [r4, #48] @ 0x30 │ │ │ │ + str r4, [r0, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r0, #52] @ 0x34 │ │ │ │ + str r2, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r3, r5, r6} │ │ │ │ lsls r7, r3, #3 │ │ │ │ @@ -425588,25 +425587,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #160] @ 3a35a0 │ │ │ │ ldr r2, [pc, #160] @ (3a35a4 ) │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ ldr r1, [pc, #156] @ (3a35a8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldrb.w r2, [r4, #957] @ 0x3bd │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 3a3582 │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ addw r1, r4, #1076 @ 0x434 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r4, #1072 @ 0x430 │ │ │ │ @@ -425643,19 +425642,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - uxtb r6, r6 │ │ │ │ + cbz r6, 3a35e8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r7, #96] @ 0x60 │ │ │ │ + str r0, [r3, #100] @ 0x64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #584 @ 0x248 │ │ │ │ + add r1, sp, #712 @ 0x2c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #680] @ (3a3868 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -425664,15 +425663,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (3a3870 ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r5, [r0, #944] @ 0x3b0 │ │ │ │ subs r3, r5, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 3a3752 │ │ │ │ ldr.w r2, [r0, #940] @ 0x3ac │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r2, #1020 @ 0x3fc │ │ │ │ @@ -425732,15 +425731,15 @@ │ │ │ │ str r4, [r3, r5] │ │ │ │ ldr.w r1, [r6, #3328] @ 0xd00 │ │ │ │ add r1, r5 │ │ │ │ bl 663ac0 │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r8 │ │ │ │ - bl 7351dc │ │ │ │ + bl 73520c │ │ │ │ ldr.w r3, [r6, #3328] @ 0xd00 │ │ │ │ lsls r2, r7, #8 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ add r3, r5 │ │ │ │ orr.w r0, r0, r1, lsl #24 │ │ │ │ orr.w r0, r0, r2, asr #31 │ │ │ │ orr.w r2, r2, #16777216 @ 0x1000000 │ │ │ │ @@ -425798,15 +425797,15 @@ │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #292] @ (3a3880 ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425818,27 +425817,27 @@ │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #244] @ (3a3888 ) │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3a376c │ │ │ │ movs r1, #32 │ │ │ │ ldr r4, [pc, #224] @ (3a388c ) │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #220] @ (3a3890 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425851,27 +425850,27 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3a376c │ │ │ │ mov.w r1, #1020 @ 0x3fc │ │ │ │ ldr r4, [pc, #156] @ (3a38a0 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #152] @ (3a38a4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425880,100 +425879,100 @@ │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #112] @ (3a38ac ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #399 @ 0x18f │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3a376c │ │ │ │ ldr r4, [pc, #96] @ (3a38b0 ) │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #96] @ (3a38b4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #409 @ 0x199 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ b.n 3a376c │ │ │ │ - sxth r2, r7 │ │ │ │ + sxtb r2, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r7, #84] @ 0x54 │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #848 @ 0x350 │ │ │ │ + add r0, sp, #976 @ 0x3d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [r4, #96] @ 0x60 │ │ │ │ + str r6, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r2, #96] @ 0x60 │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r5, #64] @ 0x40 │ │ │ │ + str r2, [r1, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r1, #64] @ 0x40 │ │ │ │ + str r2, [r5, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r4, #68] @ 0x44 │ │ │ │ + str r0, [r0, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r2, #60] @ 0x3c │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ + str r2, [r2, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #248 @ 0xf8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r1, #68] @ 0x44 │ │ │ │ + str r0, [r5, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r0, #56] @ 0x38 │ │ │ │ + str r2, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r1, #0] │ │ │ │ + str r2, [r5, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r7, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r4, #56] @ 0x38 │ │ │ │ + str r0, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r5, #48] @ 0x30 │ │ │ │ + str r4, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r2, [r6, r7] │ │ │ │ + str r2, [r2, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #56] @ 3a3908 │ │ │ │ ldr r2, [pc, #56] @ (3a390c ) │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ ldr r1, [pc, #52] @ (3a3910 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 3a38f4 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r7, sp, #152 @ 0x98 │ │ │ │ + add r7, sp, #280 @ 0x118 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [r4, #36] @ 0x24 │ │ │ │ + str r4, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #776 @ (adr r5, 3a3c1c ) │ │ │ │ + add r5, pc, #904 @ (adr r5, 3a3c9c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3a3950 │ │ │ │ sub sp, #12 │ │ │ │ @@ -425981,24 +425980,24 @@ │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ ldr r1, [pc, #40] @ (3a3958 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b998 │ │ │ │ - add r6, sp, #832 @ 0x340 │ │ │ │ + add r6, sp, #960 @ 0x3c0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r6, [r1, #32] │ │ │ │ + str r6, [r5, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #432 @ (adr r5, 3a3b0c ) │ │ │ │ + add r5, pc, #560 @ (adr r5, 3a3b8c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3a39b4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -426007,34 +426006,34 @@ │ │ │ │ ldr r1, [pc, #68] @ (3a39bc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r3, [r0, #954] @ 0x3ba │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs.w r2, r4, r3 │ │ │ │ itt eq │ │ │ │ moveq r3, #1 │ │ │ │ strbeq.w r3, [r0, #956] @ 0x3bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r6, sp, #552 @ 0x228 │ │ │ │ + add r6, sp, #680 @ 0x2a8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [r1, #28] │ │ │ │ + str r4, [r5, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #152 @ (adr r5, 3a3a58 ) │ │ │ │ + add r5, pc, #280 @ (adr r5, 3a3ad8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #520] @ (3a3be0 ) │ │ │ │ @@ -426043,15 +426042,15 @@ │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ ldr r1, [pc, #520] @ (3a3be8 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r4, [r0, #936] @ 0x3a8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3a3a86 │ │ │ │ mov.w r8, #0 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov sl, r8 │ │ │ │ @@ -426206,19 +426205,19 @@ │ │ │ │ str.w r8, [ip, #4]! │ │ │ │ cmp ip, lr │ │ │ │ bne.n 3a3b3a │ │ │ │ b.n 3a3b5a │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - add r6, sp, #128 @ 0x80 │ │ │ │ + add r6, sp, #256 @ 0x100 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r4, #20] │ │ │ │ + str r0, [r0, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #752 @ (adr r4, 3a3edc ) │ │ │ │ + add r4, pc, #880 @ (adr r4, 3a3f5c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003a3bec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -426232,27 +426231,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #136 @ 0x88 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ adds r6, #152 @ 0x98 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r1, [r4, #936] @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ subs r1, #32 │ │ │ │ add.w r6, r1, r2, lsl #5 │ │ │ │ ldr r2, [pc, #492] @ (3a3e20 ) │ │ │ │ ldr r1, [pc, #496] @ (3a3e24 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 32b598 │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a3d36 │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -426410,25 +426409,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r3, sp, #1000 @ 0x3e8 │ │ │ │ + add r4, sp, #104 @ 0x68 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stc2l 0, cr0, [r8, #-320] @ 0xfffffec0 │ │ │ │ - stc2 0, cr0, [lr, #-320]! @ 0xfffffec0 │ │ │ │ - ldr r7, [pc, #128] @ (3a3ea4 ) │ │ │ │ + stc2l 0, cr0, [r8, #-320]! @ 0xfffffec0 │ │ │ │ + stc2l 0, cr0, [lr, #-320] @ 0xfffffec0 │ │ │ │ + ldr r7, [pc, #256] @ (3a3f24 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r3, [sp, #520] @ 0x208 │ │ │ │ + ldr r3, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r0, [r6, r5] │ │ │ │ + ldrsh r0, [r2, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r6, [r0, r4] │ │ │ │ + ldrsh r6, [r4, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a3e30 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -426452,28 +426451,28 @@ │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (3a3e90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3f4 │ │ │ │ + bl 87f424 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dab0 │ │ │ │ ldr r5, [pc, #1000] @ (3a4268 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r6, r1] │ │ │ │ + ldrsh r2, [r2, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r2, [r3, r1] │ │ │ │ + ldrsh r2, [r7, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r4, [r3, r1] │ │ │ │ + ldrsh r4, [r7, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -426492,22 +426491,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (3a3ee0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a3eb4 │ │ │ │ nop │ │ │ │ ldr r5, [pc, #584] @ (3a4124 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #12] │ │ │ │ + str r6, [r1, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #152] @ (3a3f90 ) │ │ │ │ @@ -426537,22 +426536,22 @@ │ │ │ │ ldr r1, [pc, #112] @ (3a3f9c ) │ │ │ │ ldr r5, [pc, #112] @ (3a3fa0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ ubfx r2, r2, #6, #16 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ blx r3 │ │ │ │ @@ -426564,34 +426563,34 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 3a3f0c │ │ │ │ negs r0, r0 │ │ │ │ blx 28bd10 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (3a3fa4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a3f0c │ │ │ │ ldr r0, [pc, #32] @ (3a3fa8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a3f0c │ │ │ │ nop │ │ │ │ ldr r5, [pc, #264] @ (3a409c ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r2, #12] │ │ │ │ + str r4, [r6, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #424 @ 0x1a8 │ │ │ │ + add r1, sp, #552 @ 0x228 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r4, #8] │ │ │ │ + str r0, [r0, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r6, #8] │ │ │ │ + str r2, [r2, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (3a4010 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -426600,25 +426599,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (3a4018 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #64] @ (3a401c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #64] @ (3a4020 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #52] @ (3a4024 ) │ │ │ │ ldr r3, [pc, #52] @ (3a4028 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ @@ -426626,32 +426625,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #880 @ 0x370 │ │ │ │ + add r0, sp, #1008 @ 0x3f0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r3, [pc, #552] @ (3a4240 ) │ │ │ │ + ldr r3, [pc, #680] @ (3a42c0 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r7, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #576] @ (3a4260 ) │ │ │ │ + ldr r3, [pc, #704] @ (3a42e0 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r3, [pc, #672] @ (3a42c4 ) │ │ │ │ + ldr r3, [pc, #800] @ (3a4344 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ lsls r1, r2, #3 │ │ │ │ ldr r0, [pc, #8] @ (3a4038 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ nop │ │ │ │ str r2, [r6, #124] @ 0x7c │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -426660,15 +426659,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3a40a4 ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #80] @ (3a40a8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #48] @ 3a4098 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, #1312 @ 0x520 │ │ │ │ add.w r1, r0, #1296 @ 0x510 │ │ │ │ add.w r0, r0, #1320 @ 0x528 │ │ │ │ vstr d7, [r1] │ │ │ │ movs r1, #0 │ │ │ │ @@ -426677,91 +426676,91 @@ │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ str.w r1, [r3, #1276] @ 0x4fc │ │ │ │ str.w r1, [r3, #1280] @ 0x500 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d4c0 │ │ │ │ ... │ │ │ │ - add r0, sp, #296 @ 0x128 │ │ │ │ + add r0, sp, #424 @ 0x1a8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsh r0, [r0, r6] │ │ │ │ + ldrsh r0, [r4, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r6, [r4, r6] │ │ │ │ + ldrsh r6, [r0, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #56] @ 3a40fc │ │ │ │ ldr r2, [pc, #56] @ (3a4100 ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #56] @ (3a4104 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 3a40e6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #848 @ (adr r7, 3a4450 ) │ │ │ │ + add r7, pc, #976 @ (adr r7, 3a44d0 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsh r6, [r0, r4] │ │ │ │ + ldrsh r6, [r4, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r0, [r6, r4] │ │ │ │ + ldrsh r0, [r2, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr.w ip, [pc, #56] @ 3a4158 │ │ │ │ ldr r2, [pc, #56] @ (3a415c ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #56] @ (3a4160 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 3a4142 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #480 @ (adr r7, 3a433c ) │ │ │ │ + add r7, pc, #608 @ (adr r7, 3a43bc ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsh r2, [r5, r2] │ │ │ │ + ldrsh r2, [r1, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r4, [r2, r3] │ │ │ │ + ldrsh r4, [r6, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a4164 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -426774,15 +426773,15 @@ │ │ │ │ ldr r2, [pc, #212] @ (3a4258 ) │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #200] @ (3a425c ) │ │ │ │ add.w sl, r4, #920 @ 0x398 │ │ │ │ ldr r6, [pc, #196] @ (3a4260 ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ mov fp, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -426845,25 +426844,25 @@ │ │ │ │ adds r5, #116 @ 0x74 │ │ │ │ b.n 3a41c2 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #136 @ (adr r7, 3a42dc ) │ │ │ │ + add r7, pc, #264 @ (adr r7, 3a435c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xf7d40050 │ │ │ │ - @ instruction: 0xf7b80050 │ │ │ │ - strh r4, [r6, #42] @ 0x2a │ │ │ │ + @ instruction: 0xf7f40050 │ │ │ │ + @ instruction: 0xf7d80050 │ │ │ │ + strh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r2, [pc, #544] @ (3a4484 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldrsh r6, [r0, r2] │ │ │ │ + ldrsh r6, [r4, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r4, [r2, r2] │ │ │ │ + ldrsh r4, [r6, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r6, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r4, #92] @ 0x5c │ │ │ │ lsls r1, r2, #3 │ │ │ │ │ │ │ │ 003a4274 : │ │ │ │ @@ -426883,21 +426882,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #784] @ (3a45a8 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, r7] │ │ │ │ + ldrsh r2, [r0, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r4, r7] │ │ │ │ + ldrsh r4, [r0, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3a42ac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ str r6, [r3, #96] @ 0x60 │ │ │ │ lsls r1, r2, #3 │ │ │ │ ldr.w r3, [r0, #940] @ 0x3ac │ │ │ │ sub.w ip, r3, #32 │ │ │ │ cmp ip, r1 │ │ │ │ bhi.n 3a4314 │ │ │ │ push {r4, lr} │ │ │ │ @@ -426942,25 +426941,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (3a4354 ) │ │ │ │ ldr r0, [pc, #32] @ (3a4358 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #928 @ (adr r5, 3a46e8 ) │ │ │ │ + add r6, pc, #32 @ (adr r6, 3a4368 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r2, [r2, r6] │ │ │ │ + ldrb r2, [r6, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r6, r3] │ │ │ │ + str r4, [r2, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #848 @ (adr r5, 3a46a4 ) │ │ │ │ + add r5, pc, #976 @ (adr r5, 3a4724 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r6, [r7, r5] │ │ │ │ + ldrb r6, [r3, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r2, r6] │ │ │ │ + ldrb r0, [r6, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #156] @ (3a440c ) │ │ │ │ @@ -426979,33 +426978,33 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r4, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ movs r3, #21 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 3a43f0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87eeac │ │ │ │ + bl 87eedc │ │ │ │ ldr r2, [pc, #84] @ (3a4420 ) │ │ │ │ ldr r3, [pc, #68] @ (3a4410 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -427030,19 +427029,19 @@ │ │ │ │ b.n 3a43c8 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #808] @ (3a4738 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #584 @ (adr r5, 3a4660 ) │ │ │ │ + add r5, pc, #712 @ (adr r5, 3a46e0 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r2, [r4, r5] │ │ │ │ + ldrb r2, [r0, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r6, r4] │ │ │ │ + ldr r2, [r2, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #448] @ (3a45e4 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ cbz r6, 3a4496 │ │ │ │ lsls r7, r3, #3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -427056,58 +427055,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (3a44a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #84] @ (3a44ac ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #84] @ (3a44b0 ) │ │ │ │ add.w r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #64] @ (3a44b4 ) │ │ │ │ ldr r1, [pc, #64] @ (3a44b8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #52] @ (3a44bc ) │ │ │ │ ldr r1, [pc, #52] @ (3a44c0 ) │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f650 │ │ │ │ - add r4, pc, #800 @ (adr r4, 3a47c4 ) │ │ │ │ + b.w 72f680 │ │ │ │ + add r4, pc, #928 @ (adr r4, 3a4844 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bx r1 │ │ │ │ + bx r5 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r3, [sp, #424] @ 0x1a8 │ │ │ │ + str r3, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r4, [r4, r3] │ │ │ │ + ldrsb r4, [r0, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #256] @ 0x100 │ │ │ │ + ldr r2, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r0, [r5, r1] │ │ │ │ + ldrb r0, [r1, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r0, r1] │ │ │ │ + ldr r2, [r4, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r7, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 6, pc, cr7, cr15, {7} @ │ │ │ │ │ │ │ │ 003a44c4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ @@ -427648,25 +427647,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (3a4ae4 ) │ │ │ │ ldr r0, [pc, #32] @ (3a4ae8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - ldr r6, [sp, #360] @ 0x168 │ │ │ │ + ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsb r4, [r0, r0] │ │ │ │ + ldrsb r4, [r4, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 3a4ac0 │ │ │ │ + bne.n 3a4b00 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [sp, #272] @ 0x110 │ │ │ │ + ldr r6, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r6, [r5, r7] │ │ │ │ + ldrsb r6, [r1, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r2, [r6, r0] │ │ │ │ + ldrsb r2, [r2, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a4aec : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -428192,15 +428191,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ ldr.w r0, [pc, #1540] @ 3a56c4 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a5114 │ │ │ │ subs.w r7, r2, #24576 @ 0x6000 │ │ │ │ ldrd r0, r1, [sp, #80] @ 0x50 │ │ │ │ sbc.w r3, r6, #0 │ │ │ │ cmp.w r7, #8160 @ 0x1fe0 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ @@ -428347,26 +428346,26 @@ │ │ │ │ ldr.w r0, [pc, #1084] @ 3a56cc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a510a │ │ │ │ ldr.w r1, [pc, #1064] @ 3a56d0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #1060] @ 3a56d4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a50fc │ │ │ │ cmp.w r4, #640 @ 0x280 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 3a5344 │ │ │ │ cmp.w r4, #512 @ 0x200 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.w 3a560a │ │ │ │ @@ -428655,15 +428654,15 @@ │ │ │ │ ldr r1, [pc, #228] @ (3a56dc ) │ │ │ │ mov.w r2, #3840 @ 0xf00 │ │ │ │ ldr r0, [pc, #228] @ (3a56e0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a53c2 │ │ │ │ sub.w r1, r4, #512 @ 0x200 │ │ │ │ sxth r1, r1 │ │ │ │ lsls r1, r1, #3 │ │ │ │ cmp r1, #31 │ │ │ │ ble.w 3a5462 │ │ │ │ ldr.w r3, [ip, #940] @ 0x3ac │ │ │ │ @@ -428727,29 +428726,29 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, r4] │ │ │ │ + str r6, [r6, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r5, #8] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #960] @ (3a5a90 ) │ │ │ │ + ldr r7, [pc, #64] @ (3a5710 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + str r7, [sp, #24] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [pc, #624] @ (3a5948 ) │ │ │ │ + ldr r6, [pc, #752] @ (3a59c8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #16] │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r3, [sp, #616] @ 0x268 │ │ │ │ + str r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r3, [pc, #88] @ (3a573c ) │ │ │ │ + ldr r3, [pc, #216] @ (3a57bc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a56e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -428980,15 +428979,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd r1, fp, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a57bc │ │ │ │ ldr.w r3, [pc, #1244] @ 3a5e8c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a57bc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -429000,26 +428999,26 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd r1, fp, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a57bc │ │ │ │ ldr.w r1, [pc, #1200] @ 3a5e94 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #1200] @ 3a5e98 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a57ae │ │ │ │ sub.w r1, r4, #256 @ 0x100 │ │ │ │ sxth r1, r1 │ │ │ │ lsls r1, r1, #3 │ │ │ │ cmp r1, #31 │ │ │ │ ble.n 3a5964 │ │ │ │ ldr.w r3, [r9, #940] @ 0x3ac │ │ │ │ @@ -429081,15 +429080,15 @@ │ │ │ │ ldr r1, [pc, #1012] @ (3a5e9c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #1012] @ (3a5ea0 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a5964 │ │ │ │ ldr.w r3, [r9, #1060] @ 0x424 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ eors r2, r3 │ │ │ │ lsls r7, r3, #25 │ │ │ │ itt mi │ │ │ │ andmi.w r2, r2, #3 │ │ │ │ @@ -429412,27 +429411,27 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #440] @ (3a6044 ) │ │ │ │ + ldr r1, [pc, #568] @ (3a60c4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #856] @ (3a61ec ) │ │ │ │ + ldr r0, [pc, #984] @ (3a626c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r5, #60] @ 0x3c │ │ │ │ + ldrh r4, [r1, #62] @ 0x3e │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [pc, #504] @ (3a6094 ) │ │ │ │ + ldr r0, [pc, #632] @ (3a6114 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r5, #54] @ 0x36 │ │ │ │ + ldrh r4, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - blxns r0 │ │ │ │ + blxns r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a5ea4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -429497,54 +429496,54 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3a5eee │ │ │ │ ldr r0, [pc, #32] @ (3a5f7c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w lr, [r6, r3, lsl #2] │ │ │ │ b.n 3a5eee │ │ │ │ nop │ │ │ │ cmp r5, #110 @ 0x6e │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, r0 │ │ │ │ + add r4, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #8] @ 3a5f90 │ │ │ │ vstr d7, [r3] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ... │ │ │ │ ldr r0, [pc, #4] @ (3a5fa0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldr r1, [pc, #376] @ (3a611c ) │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ mov r8, r0 │ │ │ │ add.w r7, r0, #1312 @ 0x520 │ │ │ │ add.w sl, r0, #1376 @ 0x560 │ │ │ │ mov.w r9, #1 │ │ │ │ b.n 3a5ff6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ sub.w r3, r5, #32 │ │ │ │ rsb r2, r5, #32 │ │ │ │ lsl.w r5, r9, r5 │ │ │ │ lsl.w r3, r9, r3 │ │ │ │ cmp r0, r5 │ │ │ │ lsr.w r2, r9, r2 │ │ │ │ orr.w r3, r3, r2 │ │ │ │ @@ -429604,15 +429603,15 @@ │ │ │ │ bic.w fp, fp, #15 │ │ │ │ mul.w r3, ip, r3 │ │ │ │ strd fp, r0, [r4, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ bpl.n 3a5fc8 │ │ │ │ mov.w fp, r3, lsr #3 │ │ │ │ mov r0, ip │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ mul.w r0, r0, fp │ │ │ │ b.n 3a5fce │ │ │ │ ldr.w r5, [r8, #1292] @ 0x50c │ │ │ │ add.w r4, r8, #1408 @ 0x580 │ │ │ │ lsls r1, r5, #27 │ │ │ │ itt mi │ │ │ │ andmi.w r5, r5, #15 │ │ │ │ @@ -429642,17 +429641,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (3a60fc ) │ │ │ │ movw r2, #1486 @ 0x5ce │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #8] │ │ │ │ + ldrh r0, [r4, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r0, r7 │ │ │ │ + cmn r0, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #224] @ (3a61f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -429662,25 +429661,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #200] @ (3a61fc ) │ │ │ │ ldr r1, [pc, #200] @ (3a6200 ) │ │ │ │ movs r3, #25 │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 3a614e │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r2, [r4, #1324] @ 0x52c │ │ │ │ ldr.w r3, [r4, #1332] @ 0x534 │ │ │ │ @@ -429723,23 +429722,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r2, #6] │ │ │ │ + ldrh r4, [r6, #6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r6, #190 @ 0xbe │ │ │ │ + subs r6, #222 @ 0xde │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #228 @ 0xe4 │ │ │ │ + subs r7, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - negs r6, r5 │ │ │ │ + cmp r6, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r7, #52 @ 0x34 │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ (3a62bc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -429748,91 +429747,91 @@ │ │ │ │ ldr r1, [pc, #164] @ (3a62c4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ ldr r2, [pc, #144] @ (3a62c8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #144] @ (3a62cc ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #132] @ (3a62d0 ) │ │ │ │ ldr r1, [pc, #136] @ (3a62d4 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #116] @ (3a62d8 ) │ │ │ │ ldr r1, [pc, #120] @ (3a62dc ) │ │ │ │ mov r7, r0 │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #104] @ (3a62e0 ) │ │ │ │ ldr r1, [pc, #104] @ (3a62e4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r2, [pc, #92] @ (3a62e8 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r7, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r3 │ │ │ │ - bl 7307f4 │ │ │ │ + bl 730824 │ │ │ │ ldr r3, [pc, #76] @ (3a62ec ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r1, #62] @ 0x3e │ │ │ │ + strh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r1, #48 @ 0x30 │ │ │ │ + cmp r1, #80 @ 0x50 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r0, [r2, #22] │ │ │ │ + strb r0, [r6, #22] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #52 @ 0x34 │ │ │ │ + cmp r1, #84 @ 0x54 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r1, #74 @ 0x4a │ │ │ │ + cmp r1, #106 @ 0x6a │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adcs r6, r2 │ │ │ │ + adcs r6, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #26 │ │ │ │ + subs r6, #58 @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r5, #106 @ 0x6a │ │ │ │ + subs r5, #138 @ 0x8a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r5, #148 @ 0x94 │ │ │ │ + subs r5, #180 @ 0xb4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #576] @ 0x240 │ │ │ │ lsls r7, r3, #3 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ adds r1, #41 @ 0x29 │ │ │ │ @@ -429909,15 +429908,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3a6332 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #612] @ (3a6614 ) │ │ │ │ strd r1, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6332 │ │ │ │ cmp r2, #149 @ 0x95 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.w 3a64f6 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 3a6460 │ │ │ │ @@ -430002,30 +430001,30 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (3a6618 ) │ │ │ │ ldr r0, [pc, #348] @ (3a661c ) │ │ │ │ add r1, pc │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 3a631c │ │ │ │ ldr r1, [pc, #328] @ (3a6620 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3a6328 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.w 3a6328 │ │ │ │ ldr r0, [pc, #312] @ (3a6624 ) │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6328 │ │ │ │ cmp.w r2, #320 @ 0x140 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 3a6568 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ movt r1, #65535 @ 0xffff │ │ │ │ adds r1, r2, r1 │ │ │ │ @@ -430111,25 +430110,25 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - eors r6, r1 │ │ │ │ + eors r6, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r5, #40] @ 0x28 │ │ │ │ + strh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r4, #140 @ 0x8c │ │ │ │ + subs r4, #172 @ 0xac │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrsb r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #212 @ 0xd4 │ │ │ │ + subs r6, #244 @ 0xf4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r0, #38] @ 0x26 │ │ │ │ + strh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #300] @ (3a676c ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -430234,15 +430233,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb r6, [r5, #0] │ │ │ │ b.n 3a6678 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #246 @ 0xf6 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -430253,15 +430252,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #54 @ 0x36 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #248 @ 0xf8 │ │ │ │ + subs r5, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ movs r5, #0 │ │ │ │ sub sp, #32 │ │ │ │ @@ -430284,15 +430283,15 @@ │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, lr │ │ │ │ mov r6, ip │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ lsrs r1, r1, #3 │ │ │ │ mov r7, lr │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r1, r0, #3 │ │ │ │ strd r5, r5, [sp, #24] │ │ │ │ adds r2, r1, r2 │ │ │ │ mov.w r1, #1 │ │ │ │ strb.w r1, [sp, #28] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -430315,18 +430314,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3a67ba │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r2 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ - bl 8a7bd8 │ │ │ │ + bl 8a7c08 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ ubfx r3, r3, #0, #19 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r3, #0 │ │ │ │ add sp, #32 │ │ │ │ @@ -430435,15 +430434,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #56] @ (3a69a0 ) │ │ │ │ vldr d7, [r4, #16] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb r7, [r4, #0] │ │ │ │ ldr.w r0, [r5, #1256] @ 0x4e8 │ │ │ │ b.n 3a68a6 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ movs r3, #196 @ 0xc4 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -430454,15 +430453,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #28 │ │ │ │ lsls r3, r4, #3 │ │ │ │ strb r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #114 @ 0x72 │ │ │ │ + subs r3, #146 @ 0x92 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #376] @ (3a6b30 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -430555,25 +430554,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a6b0a │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a69e2 │ │ │ │ ldr r0, [pc, #172] @ (3a6b48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a69e0 │ │ │ │ ldr r3, [pc, #148] @ (3a6b3c ) │ │ │ │ ldr r1, [r5, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3a69e0 │ │ │ │ ldr r0, [pc, #156] @ (3a6b4c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a69e0 │ │ │ │ ldr r2, [pc, #136] @ (3a6b44 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a6aa4 │ │ │ │ ldr r2, [pc, #136] @ (3a6b50 ) │ │ │ │ @@ -430589,15 +430588,15 @@ │ │ │ │ movmi r2, r3 │ │ │ │ ldrmi r0, [r7, #4] │ │ │ │ bpl.n 3a6aa8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #112] @ (3a6b54 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a6a96 │ │ │ │ ldrb r2, [r7, #0] │ │ │ │ b.n 3a6a6e │ │ │ │ ldr r3, [pc, #88] @ (3a6b50 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -430619,15 +430618,15 @@ │ │ │ │ ldr r1, [r5, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 3a6a96 │ │ │ │ ldr r0, [pc, #60] @ (3a6b5c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6aea │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -430635,25 +430634,25 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #86 @ 0x56 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #184 @ 0xb8 │ │ │ │ + subs r2, #216 @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r3, #106 @ 0x6a │ │ │ │ + subs r3, #138 @ 0x8a │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrh r0, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #220 @ 0xdc │ │ │ │ + subs r2, #252 @ 0xfc │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #74 @ 0x4a │ │ │ │ + subs r2, #106 @ 0x6a │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -430745,15 +430744,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3a6c06 │ │ │ │ ldr r0, [pc, #100] @ (3a6cb8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b.n 3a6c06 │ │ │ │ ldrd r7, r4, [r5, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr.w ip, [r5, #12] │ │ │ │ b.n 3a6bfc │ │ │ │ ldr r3, [pc, #76] @ (3a6cbc ) │ │ │ │ @@ -430768,15 +430767,15 @@ │ │ │ │ bpl.n 3a6c06 │ │ │ │ ldr r0, [pc, #60] @ (3a6cc0 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b.n 3a6c06 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #192 @ 0xc0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -430787,19 +430786,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #50 @ 0x32 │ │ │ │ lsls r3, r4, #3 │ │ │ │ strb r4, [r1, #11] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #218 @ 0xda │ │ │ │ + subs r1, #250 @ 0xfa │ │ │ │ lsls r2, r2, #1 │ │ │ │ strh r0, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #252 @ 0xfc │ │ │ │ + subs r2, #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #476] @ (3a6eb4 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -430871,15 +430870,15 @@ │ │ │ │ bpl.n 3a6d1e │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #344] @ (3a6ed0 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6d1e │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a6b60 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3a6e42 │ │ │ │ @@ -430910,36 +430909,36 @@ │ │ │ │ bpl.n 3a6d30 │ │ │ │ ldr r1, [pc, #248] @ (3a6ed4 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #248] @ (3a6ed8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6d30 │ │ │ │ ldr r3, [pc, #216] @ (3a6ec4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 3a6d30 │ │ │ │ ldr r1, [pc, #228] @ (3a6edc ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #228] @ (3a6ee0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6d30 │ │ │ │ ldr r1, [pc, #220] @ (3a6ee4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #220] @ (3a6ee8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6d30 │ │ │ │ ldr r3, [pc, #208] @ (3a6eec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a6d1c │ │ │ │ ldr r3, [pc, #156] @ (3a6ec4 ) │ │ │ │ @@ -430949,30 +430948,30 @@ │ │ │ │ bpl.w 3a6d1c │ │ │ │ ldr r0, [pc, #188] @ (3a6ef0 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ mov fp, r9 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6d1e │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a6d32 │ │ │ │ ldr r2, [pc, #124] @ (3a6ec4 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #20 │ │ │ │ bpl.w 3a6d30 │ │ │ │ ldr r1, [pc, #160] @ (3a6ef4 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #160] @ (3a6ef8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6d30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ movw r4, #1023 @ 0x3ff │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ @@ -430992,15 +430991,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #96] @ (3a6f00 ) │ │ │ │ add r4, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r4, #184 @ 0xb8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6d30 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ subs r0, r4, #5 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #5 │ │ │ │ @@ -431009,39 +431008,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r0, #4 │ │ │ │ lsls r3, r4, #3 │ │ │ │ str r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #196 @ 0xc4 │ │ │ │ + subs r1, #228 @ 0xe4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r1, #16] │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r2, #92 @ 0x5c │ │ │ │ + subs r2, #124 @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r6, #15] │ │ │ │ + ldrb r2, [r2, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r1, #244 @ 0xf4 │ │ │ │ + subs r2, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r4, #15] │ │ │ │ + ldrb r0, [r0, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r1, #178 @ 0xb2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ rors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #180 @ 0xb4 │ │ │ │ + subs r0, #212 @ 0xd4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r2, #14] │ │ │ │ + ldrb r4, [r6, #14] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r1, #118 @ 0x76 │ │ │ │ + subs r1, #150 @ 0x96 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r1, #13] │ │ │ │ + ldrb r6, [r5, #13] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r1, #114 @ 0x72 │ │ │ │ + subs r1, #146 @ 0x92 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w ip, [pc, #544] @ 3a7138 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -431140,38 +431139,38 @@ │ │ │ │ bpl.n 3a6f82 │ │ │ │ ldr r1, [pc, #332] @ (3a7150 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #332] @ (3a7154 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6f82 │ │ │ │ ldr r3, [pc, #304] @ (3a7148 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 3a6f82 │ │ │ │ ldr r3, [pc, #312] @ (3a7158 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #312] @ (3a715c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #200 @ 0xc8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6f82 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a6f84 │ │ │ │ ldr r4, [pc, #296] @ (3a7160 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #296] @ (3a7164 ) │ │ │ │ add r4, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r4, #200 @ 0xc8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6f82 │ │ │ │ ldr r3, [pc, #284] @ (3a7168 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a6fae │ │ │ │ ldr r3, [pc, #240] @ (3a7148 ) │ │ │ │ @@ -431182,15 +431181,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (3a716c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r7, r8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a6fb0 │ │ │ │ ldr.w r3, [r6, #1440] @ 0x5a0 │ │ │ │ cmp r3, fp │ │ │ │ bhi.n 3a710c │ │ │ │ ldr r2, [pc, #200] @ (3a7148 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -431199,30 +431198,30 @@ │ │ │ │ bpl.w 3a6f82 │ │ │ │ ldr r1, [pc, #228] @ (3a7170 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #228] @ (3a7174 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6f82 │ │ │ │ ldr r3, [pc, #168] @ (3a7148 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3a6f82 │ │ │ │ ldr r5, [pc, #204] @ (3a7178 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #204] @ (3a717c ) │ │ │ │ mov r2, r8 │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r5, #200 @ 0xc8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6f82 │ │ │ │ ldr r3, [pc, #188] @ (3a7180 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a6f70 │ │ │ │ ldr r3, [pc, #120] @ (3a7148 ) │ │ │ │ @@ -431232,29 +431231,29 @@ │ │ │ │ bpl.w 3a6f70 │ │ │ │ ldr r0, [pc, #168] @ (3a7184 ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, r8 │ │ │ │ strd ip, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a6f70 │ │ │ │ ldr r3, [pc, #88] @ (3a7148 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a6f82 │ │ │ │ ldr r1, [pc, #140] @ (3a7188 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #140] @ (3a718c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a6f82 │ │ │ │ add r3, sp, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r6, #1256] @ 0x4e8 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ @@ -431275,45 +431274,45 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #2 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldrb r4, [r4, #7] │ │ │ │ + ldrb r4, [r0, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r1, #254 @ 0xfe │ │ │ │ + subs r2, #30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r1, #7] │ │ │ │ + ldrb r0, [r5, #7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r1, #70 @ 0x46 │ │ │ │ + subs r1, #102 @ 0x66 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r6, #6] │ │ │ │ + ldrb r0, [r2, #7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r0, #250 @ 0xfa │ │ │ │ + subs r1, #26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r4, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #244 @ 0xf4 │ │ │ │ + subs r0, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r3, #5] │ │ │ │ + ldrb r4, [r7, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r1, #166 @ 0xa6 │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r7, #4] │ │ │ │ + ldrb r4, [r3, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r0, #232 @ 0xe8 │ │ │ │ + subs r1, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #226 @ 0xe2 │ │ │ │ + subs r0, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r5, #3] │ │ │ │ + ldrb r4, [r1, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r0, #226 @ 0xe2 │ │ │ │ + subs r1, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #232] @ 3a7288 │ │ │ │ sub sp, #8 │ │ │ │ @@ -431323,15 +431322,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ mov r4, r0 │ │ │ │ add.w ip, r3, #12288 @ 0x3000 │ │ │ │ ldr.w r0, [r3, #936] @ 0x3a8 │ │ │ │ cbz r0, 3a7216 │ │ │ │ ldr.w r3, [ip, #3328] @ 0xd00 │ │ │ │ movs r2, #0 │ │ │ │ @@ -431349,15 +431348,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (3a729c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1929 @ 0x789 │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -431394,25 +431393,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r6, #36 @ 0x24 │ │ │ │ + cmp r6, #68 @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #78 @ 0x4e │ │ │ │ + cmp r6, #110 @ 0x6e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r7, #31] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r0, #128 @ 0x80 │ │ │ │ + subs r0, #160 @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #176 @ 0xb0 │ │ │ │ + adds r1, #208 @ 0xd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r6, #212 @ 0xd4 │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -431482,15 +431481,15 @@ │ │ │ │ lsls r7, r2, #20 │ │ │ │ bpl.n 3a72e4 │ │ │ │ ldr r0, [pc, #460] @ (3a7528 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ strd ip, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a72e4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a72e6 │ │ │ │ ldr.w r3, [r6, #1256] @ 0x4e8 │ │ │ │ mov.w r2, #1 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add.w r7, r3, #972 @ 0x3cc │ │ │ │ @@ -431555,31 +431554,31 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3a72e4 │ │ │ │ ldr r0, [pc, #256] @ (3a7530 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a72e4 │ │ │ │ ldr r0, [pc, #248] @ (3a7534 ) │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a72e4 │ │ │ │ ldr r2, [pc, #216] @ (3a7520 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #20 │ │ │ │ bpl.w 3a72e4 │ │ │ │ ldr r0, [pc, #228] @ (3a7538 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a72e4 │ │ │ │ ldr r3, [pc, #200] @ (3a752c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a736c │ │ │ │ ldr r3, [pc, #208] @ (3a753c ) │ │ │ │ @@ -431592,15 +431591,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a736c │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #184] @ (3a7540 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3a736c │ │ │ │ ldrb.w r3, [r9] │ │ │ │ b.n 3a741a │ │ │ │ ldr r3, [pc, #136] @ (3a752c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -431617,15 +431616,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3a736c │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #120] @ (3a7544 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 3a7494 │ │ │ │ ldr r1, [pc, #108] @ (3a7548 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3a741a │ │ │ │ @@ -431637,48 +431636,48 @@ │ │ │ │ strd r6, r0, [sp, #20] │ │ │ │ strd ip, lr, [sp, #12] │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #76] @ (3a754c ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r3, [r9] │ │ │ │ b.n 3a741a │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, r0, r6 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r5 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r2, r5 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - adds r7, #104 @ 0x68 │ │ │ │ + adds r7, #136 @ 0x88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #202 @ 0xca │ │ │ │ + adds r7, #234 @ 0xea │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r3, #98 @ 0x62 │ │ │ │ + adds r3, #130 @ 0x82 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #64 @ 0x40 │ │ │ │ + adds r6, #96 @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp ip, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #116 @ 0x74 │ │ │ │ + adds r6, #148 @ 0x94 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #50 @ 0x32 │ │ │ │ + adds r6, #82 @ 0x52 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r6, [pc, #688] @ (3a77fc ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #130 @ 0x82 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #440] @ (3a771c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -431768,15 +431767,15 @@ │ │ │ │ ldr.w r3, [r3, #936] @ 0x3a8 │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 3a758c │ │ │ │ movs r0, #2 │ │ │ │ b.n 3a758e │ │ │ │ ldr r0, [pc, #228] @ (3a7734 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a758c │ │ │ │ ldr r3, [pc, #212] @ (3a7730 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a76ce │ │ │ │ movs r0, #0 │ │ │ │ @@ -431793,15 +431792,15 @@ │ │ │ │ bne.n 3a76f4 │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3a758c │ │ │ │ ldr r0, [pc, #180] @ (3a7738 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a758c │ │ │ │ ldr.w lr, [pc, #172] @ 3a773c │ │ │ │ ldr.w r7, [r5, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 3a7636 │ │ │ │ ldr.w lr, [pc, #132] @ 3a7728 │ │ │ │ @@ -431811,15 +431810,15 @@ │ │ │ │ beq.n 3a7636 │ │ │ │ strd r2, ip, [sp] │ │ │ │ and.w r2, r0, #1 │ │ │ │ ldr r0, [pc, #132] @ (3a7740 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a7662 │ │ │ │ b.n 3a7636 │ │ │ │ ldr r3, [pc, #116] @ (3a7744 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -431829,30 +431828,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3a7662 │ │ │ │ ldr r0, [pc, #100] @ (3a7748 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a7662 │ │ │ │ b.n 3a7636 │ │ │ │ ldr r2, [pc, #76] @ (3a7744 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a767c │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3a767c │ │ │ │ ldr r0, [pc, #72] @ (3a774c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a7636 │ │ │ │ ldr r3, [pc, #24] @ (3a7728 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 3a767c │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -431864,27 +431863,27 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r5, #26 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #220 @ 0xdc │ │ │ │ + adds r5, #252 @ 0xfc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #122 @ 0x7a │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r0, [r1, #7] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #208 @ 0xd0 │ │ │ │ + adds r5, #240 @ 0xf0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r4, [r2, #13] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #94 @ 0x5e │ │ │ │ + adds r5, #126 @ 0x7e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r5, #62 @ 0x3e │ │ │ │ + adds r5, #94 @ 0x5e │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r2 │ │ │ │ mov sl, r2 │ │ │ │ @@ -431998,15 +431997,15 @@ │ │ │ │ bpl.n 3a77f6 │ │ │ │ ldr r1, [pc, #192] @ (3a7944 ) │ │ │ │ ldr r0, [pc, #196] @ (3a7948 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #284 @ 0x11c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a77f6 │ │ │ │ ldr.w r3, [r7, #1256] @ 0x4e8 │ │ │ │ mov.w r6, #664 @ 0x298 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ ldr.w r3, [r3, #3328] @ 0xd00 │ │ │ │ @@ -432041,43 +432040,43 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ mla r0, ip, r6, r0 │ │ │ │ bl 3ab424 │ │ │ │ b.n 3a78b2 │ │ │ │ ldr r0, [pc, #64] @ (3a794c ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a7838 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #52] @ (3a7950 ) │ │ │ │ mov r3, fp │ │ │ │ mov.w r2, #544 @ 0x220 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b674 │ │ │ │ asrs r0, r2, #19 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #9] │ │ │ │ + strb r0, [r2, #10] │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r6, r4, #18 │ │ │ │ lsls r3, r4, #3 │ │ │ │ asrs r2, r0, #17 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #5] │ │ │ │ + strb r0, [r1, #6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r4, #200 @ 0xc8 │ │ │ │ + adds r4, #232 @ 0xe8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #18 │ │ │ │ + adds r4, #50 @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #132 @ 0x84 │ │ │ │ + cmp r2, #164 @ 0xa4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #172] @ (3a7a14 ) │ │ │ │ @@ -432135,26 +432134,26 @@ │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3a798c │ │ │ │ asrs r6, r1, #11 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #114 @ 0x72 │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #128] @ 3a7abc │ │ │ │ @@ -432211,15 +432210,15 @@ │ │ │ │ beq.n 3a7a88 │ │ │ │ b.n 3a7a86 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r7, #7 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #120] @ 0x78 │ │ │ │ + ldr r0, [r6, #120] @ 0x78 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r0, r6, #6 │ │ │ │ lsls r3, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -432437,21 +432436,21 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 3a7d16 │ │ │ │ ldr r0, [pc, #108] @ (3a7d7c ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3a83e6 │ │ │ │ add.w r0, r8, #1 │ │ │ │ ldr.w r1, [r7, #1456] @ 0x5b0 │ │ │ │ - bl 8a7e34 │ │ │ │ + bl 8a7e64 │ │ │ │ ldr.w r2, [r7, #1312] @ 0x520 │ │ │ │ ubfx r3, r1, #0, #15 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ eor.w r3, r2, r3, lsl #5 │ │ │ │ ands r3, r1 │ │ │ │ eors r3, r2 │ │ │ │ @@ -432472,17 +432471,17 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #31 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldr r4, [r1, #80] @ 0x50 │ │ │ │ + ldr r4, [r5, #80] @ 0x50 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r6, #236 @ 0xec │ │ │ │ + cmp r7, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r3, [pc, #3040] @ 3a8964 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3a7d9c │ │ │ │ ldr.w r3, [pc, #3032] @ 3a8968 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -432642,15 +432641,15 @@ │ │ │ │ bpl.w 3a7d1e │ │ │ │ ldr.w r1, [pc, #2652] @ 3a896c │ │ │ │ ldr.w r0, [pc, #2652] @ 3a8970 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a7d1e │ │ │ │ ldr.w r3, [r7, #1288] @ 0x508 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 3a7d1e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432663,15 +432662,15 @@ │ │ │ │ ldr.w r3, [pc, #2588] @ 3a8968 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3a7d1e │ │ │ │ ldr.w r0, [pc, #2588] @ 3a8978 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a7d1e │ │ │ │ ldr.w r2, [r7, #1288] @ 0x508 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ strd r3, r3, [sp, #184] @ 0xb8 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ @@ -432774,15 +432773,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3a7d16 │ │ │ │ ldr.w r0, [pc, #2288] @ 3a8984 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a7d16 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [sp, #220] @ 0xdc │ │ │ │ ldr r4, [sp, #228] @ 0xe4 │ │ │ │ ldrh.w r5, [sp, #218] @ 0xda │ │ │ │ ldrh.w r6, [sp, #226] @ 0xe2 │ │ │ │ @@ -432941,15 +432940,15 @@ │ │ │ │ ldr.w r3, [pc, #1796] @ 3a8968 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a7d1e │ │ │ │ ldr.w r0, [pc, #1816] @ 3a898c │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a7d1e │ │ │ │ ldr.w r2, [r7, #1288] @ 0x508 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ strd r3, r3, [sp, #184] @ 0xb8 │ │ │ │ @@ -433088,15 +433087,15 @@ │ │ │ │ bpl.w 3a7c6a │ │ │ │ ldr.w r1, [pc, #1424] @ 3a8994 │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r0, [pc, #1420] @ 3a8998 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a7c6a │ │ │ │ mov r1, r0 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #0] │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ @@ -433114,15 +433113,15 @@ │ │ │ │ ldr.w r3, [r7, #1468] @ 0x5bc │ │ │ │ adds r2, r4, r2 │ │ │ │ ldr.w r0, [pc, #1348] @ 3a89a0 │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a7c6a │ │ │ │ ldr.w r3, [pc, #1268] @ 3a8968 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3a7c6a │ │ │ │ ldr.w r2, [pc, #1312] @ 3a89a4 │ │ │ │ @@ -433153,21 +433152,21 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a7d1e │ │ │ │ ldr.w r0, [pc, #1248] @ 3a89b8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a7d1e │ │ │ │ ldr.w r0, [pc, #1236] @ 3a89bc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ subs r3, r6, #1 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ bhi.n 3a84ac │ │ │ │ add r2, pc, #8 @ (adr r2, 3a8504 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ bx r2 │ │ │ │ @@ -433279,29 +433278,29 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #888] @ (3a89c4 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r1, #368 @ 0x170 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a7d1e │ │ │ │ ldr.w r2, [r7, #1288] @ 0x508 │ │ │ │ and.w r2, r2, #2 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3a8ac8 │ │ │ │ ldr r3, [pc, #760] @ (3a8968 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3a7d16 │ │ │ │ ldr r0, [pc, #840] @ (3a89c8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a7d16 │ │ │ │ sub.w r3, r4, #8192 @ 0x2000 │ │ │ │ cmp.w r3, #57344 @ 0xe000 │ │ │ │ bcc.w 3a8056 │ │ │ │ ldr r3, [pc, #720] @ (3a8968 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -433309,26 +433308,26 @@ │ │ │ │ bpl.w 3a7d16 │ │ │ │ ldr r1, [pc, #804] @ (3a89cc ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #804] @ (3a89d0 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #400 @ 0x190 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a7d16 │ │ │ │ ldr r3, [pc, #684] @ (3a8968 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 3a7d1e │ │ │ │ ldr r0, [pc, #772] @ (3a89d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a7d1e │ │ │ │ ldr r2, [pc, #764] @ (3a89d8 ) │ │ │ │ ldr r3, [pc, #716] @ (3a89a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -433340,27 +433339,27 @@ │ │ │ │ ldr r0, [pc, #748] @ (3a89e0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ add sp, #244 @ 0xf4 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #604] @ (3a8968 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a7d1e │ │ │ │ ldr r1, [pc, #712] @ (3a89e4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #712] @ (3a89e8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a7d1e │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #192] @ 0xc0 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -433406,15 +433405,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a7d1e │ │ │ │ ldr r0, [pc, #564] @ (3a89ec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a7d1e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a7d1e │ │ │ │ ldr r3, [pc, #544] @ (3a89f0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -433424,29 +433423,29 @@ │ │ │ │ ldr r3, [pc, #392] @ (3a8968 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a7d1e │ │ │ │ ldr r0, [pc, #520] @ (3a89f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a7d1e │ │ │ │ ldr r3, [pc, #512] @ (3a89f8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a8110 │ │ │ │ ldr r3, [pc, #352] @ (3a8968 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a8110 │ │ │ │ ldr r0, [pc, #488] @ (3a89fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a8110 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #480] @ (3a8a00 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a82ea │ │ │ │ @@ -433455,15 +433454,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3a82ea │ │ │ │ ldr r0, [pc, #456] @ (3a8a04 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b.n 3a82ea │ │ │ │ ldrd r5, r4, [sp, #216] @ 0xd8 │ │ │ │ cmp r4, #0 │ │ │ │ uxth r1, r5 │ │ │ │ it lt │ │ │ │ lsrlt r5, r5, #16 │ │ │ │ @@ -433498,15 +433497,15 @@ │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ beq.w 3a834a │ │ │ │ ldr r0, [pc, #352] @ (3a8a10 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #28] │ │ │ │ b.n 3a834e │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #332] @ (3a8a14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -433518,15 +433517,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3a82fe │ │ │ │ ldr r0, [pc, #308] @ (3a8a18 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b.n 3a82fe │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #292] @ (3a8a1c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -433536,15 +433535,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a8312 │ │ │ │ ldr r0, [pc, #268] @ (3a8a20 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b.n 3a8312 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a82ea │ │ │ │ @@ -433571,129 +433570,129 @@ │ │ │ │ beq.w 3a8332 │ │ │ │ b.n 3a885a │ │ │ │ nop │ │ │ │ ldr r0, [r0, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #44] @ 0x2c │ │ │ │ + ldr r6, [r6, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r3, #26 │ │ │ │ + cmp r3, #58 @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #246 @ 0xf6 │ │ │ │ + adds r0, #22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xfa65ffff │ │ │ │ - ldr r6, [r0, #24] │ │ │ │ + ldr r6, [r4, #24] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r4, #52 @ 0x34 │ │ │ │ + adds r4, #84 @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ + ldr r6, [r7, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r5, #154 @ 0x9a │ │ │ │ + cmp r5, #186 @ 0xba │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r7, #112] @ 0x70 │ │ │ │ + str r4, [r3, #116] @ 0x74 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r4, #92] @ 0x5c │ │ │ │ + str r0, [r0, #96] @ 0x60 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r1, #130 @ 0x82 │ │ │ │ + adds r1, #162 @ 0xa2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r1, #88] @ 0x58 │ │ │ │ + str r6, [r5, #88] @ 0x58 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r1, #180 @ 0xb4 │ │ │ │ + cmp r1, #212 @ 0xd4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r2, r6, #30 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #84] @ 0x54 │ │ │ │ + str r6, [r4, #84] @ 0x54 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r1, #88 @ 0x58 │ │ │ │ + cmp r1, #120 @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #124 @ 0x7c │ │ │ │ + adds r0, #156 @ 0x9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #88 @ 0x58 │ │ │ │ + cmp r1, #120 @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r4, #56] @ 0x38 │ │ │ │ + str r0, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r4, #202 @ 0xca │ │ │ │ + cmp r4, #234 @ 0xea │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #160 @ 0xa0 │ │ │ │ + movs r6, #192 @ 0xc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r0, #52] @ 0x34 │ │ │ │ + str r2, [r4, #52] @ 0x34 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r6, #0 │ │ │ │ + cmp r6, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #18 │ │ │ │ + cmp r2, #50 @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r0, r4, #21 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - str r0, [r7, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r6, #234 @ 0xea │ │ │ │ + movs r7, #10 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r1, #44] @ 0x2c │ │ │ │ + str r6, [r5, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r4, #160 @ 0xa0 │ │ │ │ + cmp r4, #192 @ 0xc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #70 @ 0x46 │ │ │ │ + cmp r1, #102 @ 0x66 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r5, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #60 @ 0x3c │ │ │ │ + movs r7, #92 @ 0x5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #0 │ │ │ │ + cmp r2, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r4, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #158 @ 0x9e │ │ │ │ + movs r6, #190 @ 0xbe │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r1, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #576] @ (3a8c50 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #110 @ 0x6e │ │ │ │ + cmp r0, #142 @ 0x8e │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r4, [r4, #9] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #174 @ 0xae │ │ │ │ + movs r5, #206 @ 0xce │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #104 @ 0x68 │ │ │ │ + cmp r0, #136 @ 0x88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r2, [pc, #1168] @ 3a8eb8 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #20 │ │ │ │ bpl.w 3a7d1e │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [pc, #1152] @ 3a8ebc │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1152] @ 3a8ec0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a7d1e │ │ │ │ ldr.w r3, [pc, #1124] @ 3a8eb8 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 3a7d1e │ │ │ │ ldr.w r0, [pc, #1120] @ 3a8ec4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a7d1e │ │ │ │ lsrs r5, r5, #16 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3a83a8 │ │ │ │ ldr.w r3, [pc, #1100] @ 3a8ec8 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -433743,15 +433742,15 @@ │ │ │ │ bpl.w 3a7d16 │ │ │ │ ldr r1, [pc, #972] @ (3a8ecc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #972] @ (3a8ed0 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #340 @ 0x154 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a7d16 │ │ │ │ ldr r3, [pc, #956] @ (3a8ed4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a80c6 │ │ │ │ ldr r3, [pc, #916] @ (3a8eb8 ) │ │ │ │ @@ -433761,15 +433760,15 @@ │ │ │ │ bpl.w 3a80c6 │ │ │ │ ldr r0, [pc, #932] @ (3a8ed8 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.w 3a80c6 │ │ │ │ ldr r2, [pc, #912] @ (3a8edc ) │ │ │ │ ldr.w r1, [r9, r2] │ │ │ │ ldrh r2, [r1, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3a8186 │ │ │ │ @@ -433779,15 +433778,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3a8186 │ │ │ │ ldr r0, [pc, #888] @ (3a8ee0 ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.w 3a8186 │ │ │ │ ldr r3, [pc, #872] @ (3a8ee4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a8244 │ │ │ │ @@ -433802,15 +433801,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #8, #12 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a8244 │ │ │ │ ldr r3, [pc, #824] @ (3a8eec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a7cd8 │ │ │ │ ldr r3, [pc, #756] @ (3a8eb8 ) │ │ │ │ @@ -433818,15 +433817,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a7cd8 │ │ │ │ ldr r0, [pc, #800] @ (3a8ef0 ) │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a7cd8 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ str r5, [sp, #92] @ 0x5c │ │ │ │ @@ -433917,15 +433916,15 @@ │ │ │ │ bpl.w 3a7d1e │ │ │ │ ldr r1, [pc, #540] @ (3a8ef4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #540] @ (3a8ef8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a7d1e │ │ │ │ ldr.w lr, [pc, #524] @ 3a8efc │ │ │ │ ldr.w r2, [r9, lr] │ │ │ │ ldrh.w lr, [r2] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.w 3a7ed6 │ │ │ │ ldr.w lr, [pc, #436] @ 3a8eb8 │ │ │ │ @@ -433938,15 +433937,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r1, [r7, #1288] @ 0x508 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ b.w 3a7ed6 │ │ │ │ ldr r0, [pc, #460] @ (3a8f04 ) │ │ │ │ ldr.w r0, [r9, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -433954,15 +433953,15 @@ │ │ │ │ ldr r0, [pc, #368] @ (3a8eb8 ) │ │ │ │ ldr.w r0, [r9, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.w 3a7fa0 │ │ │ │ ldr r0, [pc, #436] @ (3a8f08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ b.w 3a7fa0 │ │ │ │ ldr r3, [pc, #424] @ (3a8f0c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a803e │ │ │ │ @@ -433975,15 +433974,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a803e │ │ │ │ ldr r3, [pc, #380] @ (3a8f14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a82a8 │ │ │ │ ldr r3, [pc, #272] @ (3a8eb8 ) │ │ │ │ @@ -433991,15 +433990,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a82a8 │ │ │ │ ldr r0, [pc, #356] @ (3a8f18 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ b.w 3a82a8 │ │ │ │ ldr r3, [pc, #340] @ (3a8f1c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a85ca │ │ │ │ @@ -434013,15 +434012,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ubfx r3, r4, #8, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ b.w 3a85cc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ b.n 3a8a90 │ │ │ │ ldr r3, [pc, #280] @ (3a8f24 ) │ │ │ │ @@ -434035,25 +434034,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3a83da │ │ │ │ ldr r0, [pc, #256] @ (3a8f28 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.w 3a83da │ │ │ │ ldr r0, [pc, #236] @ (3a8f2c ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ b.n 3a8aa2 │ │ │ │ ldr.w r3, [r7, #1256] @ 0x4e8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ mov.w r5, #664 @ 0x298 │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ @@ -434073,90 +434072,90 @@ │ │ │ │ bpl.w 3a7d16 │ │ │ │ ldr r1, [pc, #164] @ (3a8f30 ) │ │ │ │ ldr r0, [pc, #164] @ (3a8f34 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add.w r1, r1, #400 @ 0x190 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.w 3a7d16 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #144] @ (3a8f38 ) │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1236 @ 0x4d4 │ │ │ │ blx 28b674 │ │ │ │ nop │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r5, r6] │ │ │ │ + ldrsh r2, [r1, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r0, #160 @ 0xa0 │ │ │ │ + cmp r0, #192 @ 0xc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #120 @ 0x78 │ │ │ │ + movs r5, #152 @ 0x98 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r1, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r5, r3] │ │ │ │ + ldrsh r0, [r1, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r2, #70 @ 0x46 │ │ │ │ + movs r2, #102 @ 0x66 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #94 @ 0x5e │ │ │ │ + movs r7, #126 @ 0x7e │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r0, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #98 @ 0x62 │ │ │ │ + movs r6, #130 @ 0x82 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #230 @ 0xe6 │ │ │ │ + movs r4, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #110 @ 0x6e │ │ │ │ + movs r6, #142 @ 0x8e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r2, r4] │ │ │ │ + ldrb r0, [r6, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r6, #254 @ 0xfe │ │ │ │ + movs r7, #30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r7, [pc, #384] @ (3a9080 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #58 @ 0x3a │ │ │ │ + movs r6, #90 @ 0x5a │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #168 @ 0xa8 │ │ │ │ + movs r6, #200 @ 0xc8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #192 @ 0xc0 │ │ │ │ + movs r6, #224 @ 0xe0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r4, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #96 @ 0x60 │ │ │ │ + movs r7, #128 @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #70 @ 0x46 │ │ │ │ + movs r2, #102 @ 0x66 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [pc, #576] @ (3a9168 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #246 @ 0xf6 │ │ │ │ + movs r3, #22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r3, r5] │ │ │ │ + ldrh r6, [r7, r5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r6, #94 @ 0x5e │ │ │ │ + movs r6, #126 @ 0x7e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r7, #19 │ │ │ │ + asrs r4, r3, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w r4, [pc, #1072] @ 3a9380 │ │ │ │ @@ -434237,15 +434236,15 @@ │ │ │ │ ldr r0, [pc, #884] @ (3a9390 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a8f86 │ │ │ │ cmp r2, #149 @ 0x95 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.w 3a9158 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 3a90e2 │ │ │ │ @@ -434316,26 +434315,26 @@ │ │ │ │ ldr r1, [pc, #660] @ (3a9394 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #660] @ (3a9398 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a8ffa │ │ │ │ ldr r1, [pc, #644] @ (3a939c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #644] @ (3a93a0 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r1, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a8f78 │ │ │ │ ldr r3, [pc, #628] @ (3a93a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a8f86 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -434344,15 +434343,15 @@ │ │ │ │ ldr r0, [pc, #612] @ (3a93a8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a8f86 │ │ │ │ cmp.w r2, #320 @ 0x140 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.w 3a92a4 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.w 3a8f68 │ │ │ │ @@ -434388,15 +434387,15 @@ │ │ │ │ ldr r1, [pc, #480] @ (3a93ac ) │ │ │ │ movs r2, #8 │ │ │ │ ldr r0, [pc, #480] @ (3a93b0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a8ffa │ │ │ │ str.w r9, [r1, #1308] @ 0x51c │ │ │ │ bic.w r3, r8, #1 │ │ │ │ ldr.w r2, [r1, #1316] @ 0x524 │ │ │ │ mov r7, r9 │ │ │ │ ldr.w r0, [r0, #1312] @ 0x520 │ │ │ │ str.w r3, [r1, #1304] @ 0x518 │ │ │ │ @@ -434452,15 +434451,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (3a93b4 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #292] @ (3a93b8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a8ffa │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ movt r3, #65535 @ 0xffff │ │ │ │ adds r3, r2, r3 │ │ │ │ sbc.w r2, r6, #0 │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ @@ -434480,15 +434479,15 @@ │ │ │ │ ldr r1, [pc, #220] @ (3a93bc ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #220] @ (3a93c0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a8ffa │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ ldr.w r3, [r3, #1060] @ 0x424 │ │ │ │ lsls r0, r3, #25 │ │ │ │ bmi.n 3a9216 │ │ │ │ ldr r3, [pc, #132] @ (3a9384 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -434498,15 +434497,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (3a93c4 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #184] @ (3a93c8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a8ffa │ │ │ │ str.w r8, [r0, #1308] @ 0x51c │ │ │ │ b.n 3a8ffa │ │ │ │ ldr.w r2, [r0, #1308] @ 0x51c │ │ │ │ bic.w r3, r8, #1 │ │ │ │ ldr.w r0, [r0, #1312] @ 0x520 │ │ │ │ ldr.w r7, [r1, #1316] @ 0x524 │ │ │ │ @@ -434538,43 +434537,43 @@ │ │ │ │ stc2l 0, cr0, [r6], #904 @ 0x388 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #236 @ 0xec │ │ │ │ + movs r6, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ + ldr r6, [r0, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r0, r5, #4 │ │ │ │ + asrs r0, r1, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r2, r3] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r4, r1, #5 │ │ │ │ + asrs r4, r5, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #114 @ 0x72 │ │ │ │ + movs r4, #146 @ 0x92 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r3, r0] │ │ │ │ + ldr r4, [r7, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r6, r3, #1 │ │ │ │ + asrs r6, r7, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r6, [r2, r5] │ │ │ │ + ldrsb r6, [r6, r5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r0, r3, #30 │ │ │ │ + lsrs r0, r7, #30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r0, [r1, r4] │ │ │ │ + ldrsb r0, [r5, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r2, r1, #29 │ │ │ │ + lsrs r2, r5, #29 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r2, [r3, r3] │ │ │ │ + ldrsb r2, [r7, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r4, r3, #28 │ │ │ │ + lsrs r4, r7, #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r2, [r0, #1276] @ 0x4fc │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.n 3a93e2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -434642,15 +434641,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ ldrd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ ldr r6, [sp, #148] @ 0x94 │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r7, [pc, #376] @ (3a9628 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r7, pc │ │ │ │ cbnz r3, 3a94c4 │ │ │ │ ldr r3, [pc, #368] @ (3a962c ) │ │ │ │ @@ -434689,15 +434688,15 @@ │ │ │ │ add.w r1, sp, #63 @ 0x3f │ │ │ │ movs r4, #1 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 538228 │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a9600 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 3a95a0 │ │ │ │ ldrb.w r3, [sp, #63] @ 0x3f │ │ │ │ @@ -434748,15 +434747,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a953c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #124] @ (3a9634 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b6ec │ │ │ │ + bl 87b71c │ │ │ │ b.n 3a953c │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 3a95da │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 3a95da │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ @@ -434799,19 +434798,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf78800e2 │ │ │ │ ldrsb r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6dc00e2 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, r6] │ │ │ │ + strb r4, [r3, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r6, [r4, #30] │ │ │ │ + strb r6, [r0, #31] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r2, [r7, #30] │ │ │ │ + strb r2, [r3, #31] │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r4, [pc, #540] @ (3a9878 ) │ │ │ │ @@ -434867,15 +434866,15 @@ │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ strd r2, r2, [r3] │ │ │ │ strb.w r6, [sp, #120] @ 0x78 │ │ │ │ ldmia.w r3, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmia.w r3, {r0, r1} │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3a9710 │ │ │ │ ldr r3, [pc, #384] @ (3a9884 ) │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434914,15 +434913,15 @@ │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d9, [sp, #16] │ │ │ │ ldmia r1, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ bl 538228 │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a984e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3a9790 │ │ │ │ dmb ish │ │ │ │ @@ -434995,15 +434994,15 @@ │ │ │ │ b.n 3a9744 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #80] @ (3a988c ) │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b6ec │ │ │ │ + bl 87b71c │ │ │ │ b.n 3a9790 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (3a9890 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #64] @ (3a9894 ) │ │ │ │ ldr r0, [pc, #64] @ (3a9898 ) │ │ │ │ add r3, pc │ │ │ │ @@ -435023,19 +435022,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, lr, #7405568 @ 0x710000 │ │ │ │ ldrsb r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, ip, #7405568 @ 0x710000 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, r5] │ │ │ │ + strh r6, [r1, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r0, [r3, #21] │ │ │ │ + strb r0, [r7, #21] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r4, [r5, #21] │ │ │ │ + strb r4, [r1, #22] │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldrd r2, r3, [r0, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 3a98c0 │ │ │ │ mov.w ip, r3, lsr #31 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strb.w ip, [r0, #656] @ 0x290 │ │ │ │ @@ -435136,22 +435135,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (3a99d8 ) │ │ │ │ ldr r0, [pc, #28] @ (3a99dc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ @ instruction: 0xf30a00e2 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, r0] │ │ │ │ + strh r6, [r4, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r0, r4, #2 │ │ │ │ + adds r0, r0, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ mov r7, r0 │ │ │ │ @@ -435181,15 +435180,15 @@ │ │ │ │ adc.w r9, r3, r0, asr #31 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #92] @ 0x5c │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3a9a66 │ │ │ │ ldr r3, [pc, #416] @ (3a9bfc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -435225,15 +435224,15 @@ │ │ │ │ ldmia.w r5, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ vldr d7, [pc, #296] @ 3a9be8 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 538228 │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a9bce │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a9b6e │ │ │ │ @@ -435297,15 +435296,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a9ae0 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #128] @ (3a9c04 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b6ec │ │ │ │ + bl 87b71c │ │ │ │ b.n 3a9ae0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a9b46 │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 3a9bae │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 3a9bae │ │ │ │ @@ -435347,19 +435346,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf22a00e2 │ │ │ │ ldrsb r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0f200e2 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #952] @ (3a9fc4 ) │ │ │ │ + str r6, [r1, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r0, [r3, #7] │ │ │ │ + strb r0, [r7, #7] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r4, [r5, #7] │ │ │ │ + strb r4, [r1, #8] │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003a9c14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -435384,15 +435383,15 @@ │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ and.w r3, r3, #2 │ │ │ │ orrs r3, r4 │ │ │ │ mov.w r3, #0 │ │ │ │ ite ne │ │ │ │ movne.w r2, #262144 @ 0x40000 │ │ │ │ moveq.w r2, #131072 @ 0x20000 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov r1, r3 │ │ │ │ add.w ip, sl, r0 │ │ │ │ mov.w r3, #664 @ 0x298 │ │ │ │ mov lr, r2 │ │ │ │ mov fp, r1 │ │ │ │ mov r2, lr │ │ │ │ cmp r5, #4 │ │ │ │ @@ -435542,15 +435541,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r1, [sl, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a9cd8 │ │ │ │ sub.w r3, lr, #69120 @ 0x10e00 │ │ │ │ orrs r3, r1 │ │ │ │ beq.w 3aa284 │ │ │ │ movw r3, #3585 @ 0xe01 │ │ │ │ movt r3, #1 │ │ │ │ cmp lr, r3 │ │ │ │ @@ -435621,25 +435620,25 @@ │ │ │ │ ldr.w r0, [pc, #1164] @ 3aa3c0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r1, [sl, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3a9cce │ │ │ │ ldr.w r1, [pc, #1144] @ 3aa3c4 │ │ │ │ mov r3, fp │ │ │ │ ldr.w r0, [pc, #1144] @ 3aa3c8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 3a9cc0 │ │ │ │ mov.w r3, #3968 @ 0xf80 │ │ │ │ movt r3, #1 │ │ │ │ cmp r1, r0 │ │ │ │ it eq │ │ │ │ cmpeq lr, r3 │ │ │ │ @@ -436001,31 +436000,31 @@ │ │ │ │ and.w r0, sl, #226 @ 0xe2 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, r3 │ │ │ │ + adds r6, r2, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #30 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [pc, #456] @ (3aa590 ) │ │ │ │ + ldr r4, [pc, #584] @ (3aa610 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r4, r7, #7 │ │ │ │ + lsls r4, r3, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #760] @ (3aa6c8 ) │ │ │ │ + ldr r1, [pc, #888] @ (3aa748 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [pc, #160] @ (3aa474 ) │ │ │ │ + ldr r0, [pc, #288] @ (3aa4f4 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r6, r7, #11 │ │ │ │ + asrs r6, r3, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r2, #12 │ │ │ │ + asrs r6, r6, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003aa3dc : │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3aa3f0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -436097,15 +436096,15 @@ │ │ │ │ ldr r3, [r6, #40] @ 0x28 │ │ │ │ and.w r3, r3, #2 │ │ │ │ orrs r3, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ ite ne │ │ │ │ movne.w r2, #262144 @ 0x40000 │ │ │ │ moveq.w r2, #131072 @ 0x20000 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ mov.w r1, #664 @ 0x298 │ │ │ │ add.w ip, r7, r0 │ │ │ │ mov sl, r2 │ │ │ │ cmp r4, #4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mul.w ip, r1, ip │ │ │ │ add.w r7, r6, ip │ │ │ │ @@ -436299,25 +436298,25 @@ │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3aa50c │ │ │ │ ldr.w r1, [pc, #1400] @ 3aac84 │ │ │ │ mov r2, sl │ │ │ │ ldr.w r0, [pc, #1400] @ 3aac88 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r1, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3aa4fe │ │ │ │ ldr.w r3, [pc, #1384] @ 3aac8c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3aa50c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -436328,15 +436327,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3aa50c │ │ │ │ mov.w r0, #3968 @ 0xf80 │ │ │ │ movt r0, #1 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r2, r0 │ │ │ │ beq.w 3aa894 │ │ │ │ @@ -436483,15 +436482,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (3aac94 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #900] @ (3aac98 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ b.n 3aa6c0 │ │ │ │ ldrd r3, r1, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r3, #31 │ │ │ │ bpl.w 3aa6c0 │ │ │ │ ldr r3, [r7, #36] @ 0x24 │ │ │ │ tst.w r9, #1 │ │ │ │ @@ -436559,15 +436558,15 @@ │ │ │ │ ldr r1, [pc, #708] @ (3aac9c ) │ │ │ │ movs r2, #8 │ │ │ │ ldr r0, [pc, #708] @ (3aaca0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ b.n 3aa6c0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r0, r3, #0 │ │ │ │ bcc.w 3aa8f6 │ │ │ │ movs r0, #128 @ 0x80 │ │ │ │ movt r0, #1 │ │ │ │ @@ -436799,34 +436798,34 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #4 │ │ │ │ + asrs r6, r4, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add sl, r6 │ │ │ │ + add sl, sl │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfb580051 │ │ │ │ + @ instruction: 0xfb780051 │ │ │ │ ldr r7, [pc, #512] @ (3aae90 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #1 │ │ │ │ + asrs r6, r5, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, r6 │ │ │ │ + cmn r0, r2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsb.w r0, [sl, r1, lsl #1] │ │ │ │ - rors r6, r4 │ │ │ │ + ldrsh.w r0, [sl, r1, lsl #1] │ │ │ │ + tst r6, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr.w r0, [r2, r1, lsl #1] │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + ldr??.w r0, [r2, r1, lsl #1] │ │ │ │ + subs r7, #130 @ 0x82 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r0, r7, #8 │ │ │ │ + lsrs r0, r3, #9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r2, #9 │ │ │ │ + lsrs r0, r6, #9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003aacb0 : │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3aacba │ │ │ │ b.w 3a47d4 │ │ │ │ @@ -437169,15 +437168,15 @@ │ │ │ │ vstr d8, [sp, #16] │ │ │ │ ldmia r1, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ ldrd r8, r9, [sp, #136] @ 0x88 │ │ │ │ strd r8, r9, [sp, #24] │ │ │ │ bl 538228 │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3ab372 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3ab08e │ │ │ │ dmb ish │ │ │ │ @@ -437202,15 +437201,15 @@ │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ sbc.w sl, r3, r2 │ │ │ │ adds.w r9, r9, r4 │ │ │ │ adc.w sl, r7, sl │ │ │ │ vstr d9, [sp, #144] @ 0x90 │ │ │ │ vstr d9, [sp, #152] @ 0x98 │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3ab0ea │ │ │ │ ldr r3, [pc, #500] @ (3ab2d4 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -437247,15 +437246,15 @@ │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ vstr d8, [sp, #16] │ │ │ │ ldmia.w r8, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ bl 538228 │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3ab372 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3ab170 │ │ │ │ dmb ish │ │ │ │ @@ -437308,15 +437307,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrd r0, r1, [sp, #164] @ 0xa4 │ │ │ │ strb.w r5, [sp, #126] @ 0x7e │ │ │ │ stmia.w r3, {r0, r1} │ │ │ │ strb.w r5, [sp, #127] @ 0x7f │ │ │ │ vstr d9, [sp, #128] @ 0x80 │ │ │ │ vstr d9, [sp, #136] @ 0x88 │ │ │ │ - bl 883810 │ │ │ │ + bl 883840 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3ab224 │ │ │ │ ldr r3, [pc, #188] @ (3ab2d4 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -437437,23 +437436,23 @@ │ │ │ │ b.w 3a47d4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #72] @ (3ab390 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b6ec │ │ │ │ + bl 87b71c │ │ │ │ b.n 3ab08e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #52] @ (3ab390 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b6ec │ │ │ │ + bl 87b71c │ │ │ │ b.n 3ab170 │ │ │ │ ldrd r0, r1, [sp, #144] @ 0x90 │ │ │ │ b.n 3ab120 │ │ │ │ blx 28bc00 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #32] @ (3ab394 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #32] @ (3ab398 ) │ │ │ │ @@ -437466,19 +437465,19 @@ │ │ │ │ nop │ │ │ │ bls.n 3ab3bc │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #74 @ 0x4a │ │ │ │ + subs r0, #106 @ 0x6a │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r4, [r6, r0] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r0, [r1, r1] │ │ │ │ + ldrh r0, [r5, r1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003ab3a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -437823,28 +437822,28 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3ab6ce │ │ │ │ ldr r0, [pc, #40] @ (3ab760 ) │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3ab6ce │ │ │ │ bl 28e80c │ │ │ │ bpl.n 3ab67c │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #4 │ │ │ │ + lsls r2, r0, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003ab764 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -437957,15 +437956,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3ab7e0 │ │ │ │ ldr r0, [pc, #60] @ (3ab8c4 ) │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3ab7e2 │ │ │ │ ldr r3, [pc, #44] @ (3ab8c8 ) │ │ │ │ movs r2, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (3ab8cc ) │ │ │ │ ldr r0, [pc, #48] @ (3ab8d0 ) │ │ │ │ @@ -437980,45 +437979,45 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #336] @ (3aba10 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, r4 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r3, #36 @ 0x24 │ │ │ │ + adds r3, #68 @ 0x44 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldc2l 0, cr0, [sl, #324]! @ 0x144 │ │ │ │ - ldr r2, [r2, #44] @ 0x2c │ │ │ │ + mrc2 0, 0, r0, cr10, cr1, {2} │ │ │ │ + ldr r2, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3ab8e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ @ instruction: 0xf0b200d0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 3ab93c │ │ │ │ ldr r2, [pc, #68] @ (3ab940 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3ab944 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #56] @ (3ab948 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (3ab94c ) │ │ │ │ ldr r2, [pc, #52] @ (3ab950 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -438028,24 +438027,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r3, #142 @ 0x8e │ │ │ │ + adds r3, #174 @ 0xae │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bcs.n 3ab9ec │ │ │ │ + bcs.n 3aba2c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - subs r2, r6, #2 │ │ │ │ + subs r2, r2, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ orns r0, r0, #208 @ 0xd0 │ │ │ │ - vshr.u8 q8, , #2 │ │ │ │ + vshr.u32 q8, , #18 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #148] @ (3ab9f8 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #148] @ (3ab9fc ) │ │ │ │ @@ -438054,34 +438053,34 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #128] @ (3aba04 ) │ │ │ │ ldr r1, [pc, #132] @ (3aba08 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #112] @ (3aba0c ) │ │ │ │ ldr r1, [pc, #116] @ (3aba10 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #100] @ (3aba14 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ add r1, pc │ │ │ │ bl 32b598 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r7 │ │ │ │ bl 339474 │ │ │ │ @@ -438100,25 +438099,25 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 52be58 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 339524 │ │ │ │ - vshr.u32 q0, , #4 │ │ │ │ - adds r3, #30 │ │ │ │ + vshr.u16 q8, , #4 │ │ │ │ + adds r3, #62 @ 0x3e │ │ │ │ lsls r5, r4, #1 │ │ │ │ - vshr.u8 q0, , #6 │ │ │ │ - ldrb r2, [r6, #30] │ │ │ │ + vshr.u32 q0, , #22 │ │ │ │ + ldrb r2, [r2, #31] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r6, [r0, #31] │ │ │ │ + ldrb r6, [r4, #31] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bne.n 3ab978 │ │ │ │ + bne.n 3ab9b8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - subs r6, r2, #0 │ │ │ │ + subs r6, r6, #0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ vshr.s64 q0, q0, #6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -438257,23 +438256,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (3abb94 ) │ │ │ │ ldr r0, [pc, #24] @ (3abb98 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3abaa6 │ │ │ │ bcs.n 3abb9c │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #12 │ │ │ │ + adds r1, #44 @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r1, pc, #920 @ (adr r1, 3abf34 ) │ │ │ │ + add r2, pc, #24 @ (adr r2, 3abbb4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -438302,21 +438301,21 @@ │ │ │ │ beq.n 3abbf8 │ │ │ │ ldr.w lr, [r5, #928] @ 0x3a0 │ │ │ │ b.n 3abbbe │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ rbit r3, r3 │ │ │ │ clz r3, r3 │ │ │ │ add r3, r0 │ │ │ │ sxth r3, r3 │ │ │ │ lsls r3, r3, #2 │ │ │ │ str.w r3, [r5, #928] @ 0x3a0 │ │ │ │ b.n 3abbec │ │ │ │ @@ -438391,15 +438390,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3abcbe │ │ │ │ ldr r1, [pc, #116] @ (3abd48 ) │ │ │ │ ldr r0, [pc, #116] @ (3abd4c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3abcbe │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ bic.w r3, r3, ip │ │ │ │ str.w r3, [r0, #956] @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -438428,17 +438427,17 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3abb9c │ │ │ │ nop │ │ │ │ ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #182 @ 0xb6 │ │ │ │ + cmp r7, #214 @ 0xd6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, pc, #576 @ (adr r0, 3abf90 ) │ │ │ │ + add r0, pc, #704 @ (adr r0, 3ac010 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r2, #0 │ │ │ │ add.w r3, r1, #31 │ │ │ │ @@ -438472,19 +438471,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3abdcc ) │ │ │ │ ldr r0, [pc, #20] @ (3abdd0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + cmp r6, #240 @ 0xf0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xb6ea │ │ │ │ + @ instruction: 0xb70a │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xb6fe │ │ │ │ + @ instruction: 0xb71e │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 3abe28 │ │ │ │ sub sp, #12 │ │ │ │ @@ -438492,35 +438491,35 @@ │ │ │ │ movs r3, #8 │ │ │ │ ldr r1, [pc, #64] @ (3abe30 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #28] @ 3abe20 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #944 @ 0x3b0 │ │ │ │ vstr d7, [r0, #-16] │ │ │ │ vstr d7, [r0, #-8] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d4c0 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - cmp r6, #158 @ 0x9e │ │ │ │ + cmp r6, #190 @ 0xbe │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfb0c0051 │ │ │ │ - @ instruction: 0xfb320051 │ │ │ │ + @ instruction: 0xfb2c0051 │ │ │ │ + @ instruction: 0xfb520051 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3abe40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ @ instruction: 0xebf600d0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #136] @ (3abee0 ) │ │ │ │ @@ -438528,26 +438527,26 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #140] @ (3abee8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #128] @ (3abeec ) │ │ │ │ ldr r2, [pc, #128] @ (3abef0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #84] @ 3abed8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #104] @ (3abef4 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -438575,22 +438574,22 @@ │ │ │ │ b.w 339474 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #148 @ 0x94 │ │ │ │ + cmp r6, #180 @ 0xb4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r2, [r4, #11] │ │ │ │ + ldrb r2, [r0, #12] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r6, [r6, #11] │ │ │ │ + ldrb r6, [r2, #12] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xfb200051 │ │ │ │ - @ instruction: 0xfafc0051 │ │ │ │ + @ instruction: 0xfb400051 │ │ │ │ + @ instruction: 0xfb1c0051 │ │ │ │ @ instruction: 0xeb9e00d0 │ │ │ │ lsrs r7, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -438665,15 +438664,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3abf3a │ │ │ │ mov r3, r2 │ │ │ │ movs r7, #0 │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ sbcs.w r2, r4, #0 │ │ │ │ bcs.n 3abf7a │ │ │ │ @@ -438888,30 +438887,30 @@ │ │ │ │ ldr r1, [pc, #92] @ (3ac304 ) │ │ │ │ ldr r0, [pc, #92] @ (3ac308 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r1 │ │ │ │ b.n 3abf8a │ │ │ │ ldrd r3, r2, [r0, #968] @ 0x3c8 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ bic.w r1, r1, r3 │ │ │ │ ldr.w r3, [r0, #940] @ 0x3ac │ │ │ │ bic.w r3, r3, r2 │ │ │ │ b.n 3abf8a │ │ │ │ ldr r1, [pc, #52] @ (3ac30c ) │ │ │ │ ldr r0, [pc, #56] @ (3ac310 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3abf30 │ │ │ │ ldr r1, [pc, #44] @ (3ac314 ) │ │ │ │ ldr r0, [pc, #48] @ (3ac318 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ add r0, pc │ │ │ │ b.n 3ac2b0 │ │ │ │ @@ -438919,25 +438918,25 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa160051 │ │ │ │ - cmp r2, #70 @ 0x46 │ │ │ │ + @ instruction: 0xfa360051 │ │ │ │ + cmp r2, #102 @ 0x66 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xf6ee0051 │ │ │ │ - cmp r2, #24 │ │ │ │ + @ instruction: 0xf70e0051 │ │ │ │ + cmp r2, #56 @ 0x38 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bcc.n 3ac3e4 │ │ │ │ + bcc.n 3ac224 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r2, #8 │ │ │ │ + cmp r2, #40 @ 0x28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bcc.n 3ac3cc │ │ │ │ + bcc.n 3ac40c │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ (3ac3dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -438958,43 +438957,43 @@ │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ cbnz r3, 3ac396 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r2, [r4, #944] @ 0x3b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ bic.w r5, r5, r2 │ │ │ │ ldr.w r2, [r4, #948] @ 0x3b4 │ │ │ │ bic.w r6, r6, r2 │ │ │ │ orrs r5, r6 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ cbnz r3, 3ac3b8 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r3, [pc, #76] @ (3ac3e4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3ac362 │ │ │ │ ldr r3, [pc, #68] @ (3ac3e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3ac362 │ │ │ │ ldr r0, [pc, #64] @ (3ac3ec ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3ac362 │ │ │ │ ldr r3, [pc, #52] @ (3ac3f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3ac388 │ │ │ │ @@ -439002,30 +439001,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3ac388 │ │ │ │ ldr r0, [pc, #36] @ (3ac3f4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3ac388 │ │ │ │ nop │ │ │ │ ldmia r1!, {r3} │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6520051 │ │ │ │ + @ instruction: 0xf6720051 │ │ │ │ adds r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6580051 │ │ │ │ + @ instruction: 0xf6780051 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r7, [pc, #1464] @ 3ac9c4 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w r1, [pc, #1464] @ 3ac9c8 │ │ │ │ @@ -439215,15 +439214,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3ac4d2 │ │ │ │ ldr.w r0, [pc, #1044] @ 3ac9d4 │ │ │ │ strd ip, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3ac4d2 │ │ │ │ ldr r1, [pc, #1020] @ (3ac9d0 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r0, [r1, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3ac434 │ │ │ │ @@ -439256,24 +439255,24 @@ │ │ │ │ ldr r1, [pc, #952] @ (3ac9d8 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #952] @ (3ac9dc ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ac59a │ │ │ │ ldr r1, [pc, #940] @ (3ac9e0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #940] @ (3ac9e4 ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ac59a │ │ │ │ ldrd r0, r1, [r5, #968] @ 0x3c8 │ │ │ │ orn r0, r0, r2 │ │ │ │ orn r1, r1, r3 │ │ │ │ ldr.w r2, [r5, #936] @ 0x3a8 │ │ │ │ ldr.w r3, [r5, #940] @ 0x3ac │ │ │ │ ands r2, r0 │ │ │ │ @@ -439290,27 +439289,27 @@ │ │ │ │ lsls r0, r1, #21 │ │ │ │ bpl.n 3ac59a │ │ │ │ ldr r1, [pc, #876] @ (3ac9e8 ) │ │ │ │ ldr r0, [pc, #876] @ (3ac9ec ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ac59a │ │ │ │ ldr r1, [pc, #832] @ (3ac9cc ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #21 │ │ │ │ bpl.n 3ac59a │ │ │ │ ldr r1, [pc, #856] @ (3ac9f0 ) │ │ │ │ ldr r0, [pc, #860] @ (3ac9f4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ac59a │ │ │ │ ldrd r0, r1, [r5, #952] @ 0x3b8 │ │ │ │ bic.w r0, r0, r2 │ │ │ │ bic.w r1, r1, r3 │ │ │ │ strd r0, r1, [r5, #952] @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ @@ -439422,15 +439421,15 @@ │ │ │ │ bic.w r3, r3, #491520 @ 0x78000 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r5, #988] @ 0x3dc │ │ │ │ b.n 3ac59a │ │ │ │ ldr r0, [pc, #436] @ (3ac9f8 ) │ │ │ │ strd ip, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ac5e8 │ │ │ │ cmp r1, #225 @ 0xe1 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ bcs.w 3ac58e │ │ │ │ cmp r1, #152 @ 0x98 │ │ │ │ mov r2, r8 │ │ │ │ and.w r3, r6, #4 │ │ │ │ @@ -439524,63 +439523,63 @@ │ │ │ │ ldr r3, [pc, #28] @ (3ac9cc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3ac59a │ │ │ │ ldr r0, [pc, #64] @ (3ac9fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ac59a │ │ │ │ nop │ │ │ │ ldmia r0!, {r3, r5} │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, ip, #13697024 @ 0xd10000 │ │ │ │ - movs r6, #202 @ 0xca │ │ │ │ + @ instruction: 0xf4ac0051 │ │ │ │ + movs r6, #234 @ 0xea │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds.w r0, r0, #13697024 @ 0xd10000 │ │ │ │ - movs r6, #182 @ 0xb6 │ │ │ │ + @ instruction: 0xf5300051 │ │ │ │ + movs r6, #214 @ 0xd6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - beq.n 3ac9f8 │ │ │ │ + beq.n 3aca38 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r6, #114 @ 0x72 │ │ │ │ + movs r6, #146 @ 0x92 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - orr.w r0, r0, #13697024 @ 0xd10000 │ │ │ │ - movs r6, #88 @ 0x58 │ │ │ │ + orn r0, r0, #13697024 @ 0xd10000 │ │ │ │ + movs r6, #120 @ 0x78 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xf3e60051 │ │ │ │ - addw r0, sl, #81 @ 0x51 │ │ │ │ - adc.w r0, sl, #81 @ 0x51 │ │ │ │ + and.w r0, r6, #13697024 @ 0xd10000 │ │ │ │ + @ instruction: 0xf22a0051 │ │ │ │ + sbc.w r0, sl, #81 @ 0x51 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 3aca60 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #76] @ (3aca64 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3aca68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #60] @ (3aca6c ) │ │ │ │ ldr r1, [pc, #64] @ (3aca70 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (3aca74 ) │ │ │ │ ldr r2, [pc, #52] @ (3aca78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -439589,41 +439588,41 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r2, #214 @ 0xd6 │ │ │ │ + movs r2, #246 @ 0xf6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r1!, {r2, r4, r5} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r2, r2, #22 │ │ │ │ + lsrs r2, r6, #22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bl fffbea6e <__bss_end__@@Base+0xfecaabea> │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ svc 238 @ 0xee │ │ │ │ lsls r0, r2, #3 │ │ │ │ - @ instruction: 0xf1280051 │ │ │ │ + adc.w r0, r8, #81 @ 0x51 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 3acb00 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #112] @ (3acb04 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #112] @ (3acb08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #68] @ 3acaf0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r0, #928] @ 0x3a0 │ │ │ │ vstr d7, [r0, #968] @ 0x3c8 │ │ │ │ vldr d7, [pc, #60] @ 3acaf8 │ │ │ │ strd r2, r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -439645,18 +439644,18 @@ │ │ │ │ @ instruction: 0xfffffff8 │ │ │ │ subs r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ lsls r0, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #90 @ 0x5a │ │ │ │ + movs r2, #122 @ 0x7a │ │ │ │ lsls r5, r4, #1 │ │ │ │ - mrc 0, 6, r0, cr4, cr1, {2} │ │ │ │ - mrc 0, 7, r0, cr2, cr1, {2} │ │ │ │ + mrc 0, 7, r0, cr4, cr1, {2} │ │ │ │ + vqadd.s16 q0, q1, │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #512] @ 3acd20 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -439785,15 +439784,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #160] @ (3acd30 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldrd r6, r7, [r4, #936] @ 0x3a8 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 3acd1c │ │ │ │ mov.w ip, #1 │ │ │ │ sub.w lr, r5, #32 │ │ │ │ rsb r0, r5, #32 │ │ │ │ mov.w sl, r3, asr #31 │ │ │ │ @@ -439823,53 +439822,53 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 3acb5c │ │ │ │ ldr r0, [pc, #40] @ (3acd38 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3acb5c │ │ │ │ bl 28e86c │ │ │ │ stmia r1!, {r1, r2, r4} │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #96 @ 0x60 │ │ │ │ + movs r0, #128 @ 0x80 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - mrc 0, 7, r0, cr14, cr1, {2} │ │ │ │ + vqadd.s16 q0, q7, │ │ │ │ strh r4, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 5, r0, cr2, cr1, {2} │ │ │ │ + mcr 0, 6, r0, cr2, cr1, {2} │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (3acd8c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ble.n 3acc98 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -439878,25 +439877,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (3ace48 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #148] @ (3ace4c ) │ │ │ │ ldr r1, [pc, #148] @ (3ace50 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #88] @ 3ace28 │ │ │ │ ldr r2, [pc, #128] @ (3ace54 ) │ │ │ │ movs r1, #32 │ │ │ │ ldr r3, [pc, #128] @ (3ace58 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #112] @ 0x70 │ │ │ │ @@ -439933,23 +439932,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, #6 │ │ │ │ + subs r0, r3, #7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - pop {r1, r3, r5, r7, pc} │ │ │ │ + pop {r1, r3, r6, r7, pc} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r2, r1, #8 │ │ │ │ + lsrs r2, r5, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mrc 0, 1, r0, cr10, cr1, {2} │ │ │ │ - mrc 0, 2, r0, cr8, cr1, {2} │ │ │ │ - mcr 0, 2, r0, cr14, cr1, {2} │ │ │ │ + mrc 0, 2, r0, cr10, cr1, {2} │ │ │ │ + mrc 0, 3, r0, cr8, cr1, {2} │ │ │ │ + mcr 0, 3, r0, cr14, cr1, {2} │ │ │ │ bgt.n 3ace3c │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r4, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -439960,39 +439959,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (3acee8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #100] @ (3aceec ) │ │ │ │ ldr r1, [pc, #100] @ (3acef0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #84] @ (3acef4 ) │ │ │ │ ldr r2, [pc, #88] @ (3acef8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #84] @ (3acefc ) │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #84] @ (3acf00 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r3, [pc, #72] @ (3acf04 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ add sp, #8 │ │ │ │ @@ -440000,23 +439999,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r0, r5, #3 │ │ │ │ + subs r0, r1, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - pop {r1, r3, r4, r6, r7} │ │ │ │ + pop {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r2, r7, #4 │ │ │ │ + lsrs r2, r3, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stcl 0, cr0, [sl, #-324]! @ 0xfffffebc │ │ │ │ - stc 0, cr0, [r6, #324] @ 0x144 │ │ │ │ - stc 0, cr0, [r2, #324]! @ 0x144 │ │ │ │ + stc 0, cr0, [sl, #324] @ 0x144 │ │ │ │ + stc 0, cr0, [r6, #324]! @ 0x144 │ │ │ │ + stcl 0, cr0, [r2, #324] @ 0x144 │ │ │ │ lsrs r5, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 3acf30 │ │ │ │ @@ -440031,25 +440030,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3acfb0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #132] @ (3acfb4 ) │ │ │ │ ldr r1, [pc, #132] @ (3acfb8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #80] @ 3acf98 │ │ │ │ ldr r2, [pc, #112] @ (3acfbc ) │ │ │ │ movs r4, #32 │ │ │ │ ldr r3, [pc, #112] @ (3acfc0 ) │ │ │ │ movs r1, #19 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ @@ -440080,23 +440079,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, #1 │ │ │ │ + subs r0, r4, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - pop {r1, r4, r5} │ │ │ │ + pop {r1, r4, r6} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r2, r2, #2 │ │ │ │ + lsrs r2, r6, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stcl 0, cr0, [r2], {81} @ 0x51 │ │ │ │ - ldcl 0, cr0, [lr], {81} @ 0x51 │ │ │ │ - stc 0, cr0, [ip, #-324] @ 0xfffffebc │ │ │ │ + stcl 0, cr0, [r2], #324 @ 0x144 │ │ │ │ + ldcl 0, cr0, [lr], #324 @ 0x144 │ │ │ │ + stc 0, cr0, [ip, #-324]! @ 0xfffffebc │ │ │ │ str r4, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -440105,25 +440104,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #148] @ (3ad070 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #136] @ (3ad074 ) │ │ │ │ ldr r1, [pc, #136] @ (3ad078 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #92] @ 3ad060 │ │ │ │ ldr r2, [pc, #116] @ (3ad07c ) │ │ │ │ mov.w ip, #32 │ │ │ │ ldr r3, [pc, #116] @ (3ad080 ) │ │ │ │ movs r4, #10 │ │ │ │ ldr r1, [pc, #116] @ (3ad084 ) │ │ │ │ add r2, pc │ │ │ │ @@ -440154,52 +440153,52 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, #6 │ │ │ │ + adds r4, r4, #6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cbnz r6, 3ad0cc │ │ │ │ + cbnz r6, 3ad0d4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r6, r2, #31 │ │ │ │ + lsls r6, r6, #31 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc 0, cr0, [r6], {81} @ 0x51 │ │ │ │ - stc 0, cr0, [r2], #-324 @ 0xfffffebc │ │ │ │ + stc 0, cr0, [r6], #-324 @ 0xfffffebc │ │ │ │ + mcrr 0, 5, r0, r2, cr1 │ │ │ │ bge.n 3ad008 │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r2, [r1, #24] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - stcl 0, cr0, [r0], #-324 @ 0xfffffebc │ │ │ │ + stc 0, cr0, [r0], {81} @ 0x51 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3ad128 ) │ │ │ │ ldr r2, [pc, #144] @ (3ad12c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3ad130 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #132] @ (3ad134 ) │ │ │ │ ldr r1, [pc, #132] @ (3ad138 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #88] @ 3ad120 │ │ │ │ ldr r2, [pc, #112] @ (3ad13c ) │ │ │ │ movs r4, #32 │ │ │ │ ldr r3, [pc, #112] @ (3ad140 ) │ │ │ │ ldr r1, [pc, #116] @ (3ad144 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ @@ -440229,52 +440228,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, #3 │ │ │ │ + adds r0, r4, #3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - hlt 0x0032 │ │ │ │ + revsh r2, r2 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r2, r2, #28 │ │ │ │ + lsls r2, r6, #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adc.w r0, r2, r1, lsr #1 │ │ │ │ - adcs.w r0, lr, r1, lsr #1 │ │ │ │ + sbc.w r0, r2, r1, lsr #1 │ │ │ │ + sbcs.w r0, lr, r1, lsr #1 │ │ │ │ bge.n 3ad148 │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r2, [r1, #12] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - rsb r0, r4, r1, lsr #1 │ │ │ │ + @ instruction: 0xebe40051 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3ad1e8 ) │ │ │ │ ldr r2, [pc, #144] @ (3ad1ec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3ad1f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #132] @ (3ad1f4 ) │ │ │ │ ldr r1, [pc, #132] @ (3ad1f8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #88] @ 3ad1e0 │ │ │ │ ldr r2, [pc, #112] @ (3ad1fc ) │ │ │ │ mov.w ip, #32 │ │ │ │ ldr r3, [pc, #112] @ (3ad200 ) │ │ │ │ movs r4, #10 │ │ │ │ ldr r1, [pc, #112] @ (3ad204 ) │ │ │ │ add r2, pc │ │ │ │ @@ -440304,52 +440303,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, #0 │ │ │ │ + adds r0, r4, #0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cbnz r2, 3ad22c │ │ │ │ + rev r2, r2 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r2, r2, #25 │ │ │ │ + lsls r2, r6, #25 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - eor.w r0, r2, r1, lsr #1 │ │ │ │ - eors.w r0, lr, r1, lsr #1 │ │ │ │ + @ instruction: 0xeaa20051 │ │ │ │ + @ instruction: 0xeabe0051 │ │ │ │ bls.n 3ad280 │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r6, [r0, #0] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - @ instruction: 0xeb200051 │ │ │ │ + adc.w r0, r0, r1, lsr #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3ad2a8 ) │ │ │ │ ldr r2, [pc, #144] @ (3ad2ac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3ad2b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r2, [pc, #132] @ (3ad2b4 ) │ │ │ │ ldr r1, [pc, #132] @ (3ad2b8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ vldr d7, [pc, #88] @ 3ad2a0 │ │ │ │ ldr r2, [pc, #112] @ (3ad2bc ) │ │ │ │ movs r4, #32 │ │ │ │ ldr r3, [pc, #112] @ (3ad2c0 ) │ │ │ │ ldr r1, [pc, #116] @ (3ad2c4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ @@ -440379,60 +440378,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, r5 │ │ │ │ + subs r0, r4, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cbnz r2, 3ad2bc │ │ │ │ + cbnz r2, 3ad2c4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r2, r2, #22 │ │ │ │ + lsls r2, r6, #22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strd r0, r0, [r2, #324] @ 0x144 │ │ │ │ - ldrd r0, r0, [lr, #324] @ 0x144 │ │ │ │ + strd r0, r0, [r2, #324]! @ 0x144 │ │ │ │ + ldrd r0, r0, [lr, #324]! @ 0x144 │ │ │ │ bhi.n 3ad1c8 │ │ │ │ lsls r0, r2, #3 │ │ │ │ ldrsh r2, [r1, r5] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - eor.w r0, r8, r1, lsr #1 │ │ │ │ + @ instruction: 0xeaa80051 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 3ad318 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #60] @ (3ad31c ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (3ad320 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ blx 28b99c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1088] @ 0x440 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r6, r7, r1 │ │ │ │ + subs r6, r3, r2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmdb r0, {r0, r4, r6} │ │ │ │ - stmdb lr!, {r0, r4, r6} │ │ │ │ + ldmdb r0!, {r0, r4, r6} │ │ │ │ + strd r0, r0, [lr, #-324] @ 0x144 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #124] @ (3ad3b4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -440443,17 +440442,17 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (3ad3bc ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #112] @ (3ad3c0 ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r7, r0 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r3, [pc, #104] @ (3ad3c4 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r7, #1088] @ 0x440 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsrs r3, r6, #2 │ │ │ │ @@ -440482,29 +440481,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (3ad3d0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ad376 │ │ │ │ - subs r4, r4, r0 │ │ │ │ + subs r4, r0, r1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia.w r2!, {r0, r4, r6} │ │ │ │ - @ instruction: 0xe8cc0051 │ │ │ │ + @ instruction: 0xe8d20051 │ │ │ │ + strd r0, r0, [ip], #324 @ 0x144 │ │ │ │ @ instruction: 0xb8e0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r8, #-324] @ 0x144 │ │ │ │ + ldrd r0, r0, [r8, #-324]! @ 0x144 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #124] @ (3ad464 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -440515,17 +440514,17 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (3ad46c ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #112] @ (3ad470 ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r7, r0 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r3, [pc, #104] @ (3ad474 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r7, #1088] @ 0x440 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsrs r3, r6, #2 │ │ │ │ @@ -440554,54 +440553,54 @@ │ │ │ │ ldr r0, [pc, #44] @ (3ad480 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ad426 │ │ │ │ - adds r4, r6, r5 │ │ │ │ + adds r4, r2, r6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xe8020051 │ │ │ │ - @ instruction: 0xe81c0051 │ │ │ │ + @ instruction: 0xe8220051 │ │ │ │ + @ instruction: 0xe83c0051 │ │ │ │ @ instruction: 0xb830 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w r8!, {r0, r4, r6} │ │ │ │ + @ instruction: 0xe8c80051 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #132] @ (3ad528 ) │ │ │ │ ldr r2, [pc, #132] @ (3ad52c ) │ │ │ │ ldr r1, [pc, #136] @ (3ad530 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #124] @ (3ad534 ) │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r3, [r7, #108] @ 0x6c │ │ │ │ cmp r3, r4 │ │ │ │ bls.n 3ad514 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 3ad514 │ │ │ │ ldr r3, [pc, #100] @ (3ad538 ) │ │ │ │ @@ -440609,15 +440608,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ad4ec │ │ │ │ addw r4, r4, #654 @ 0x28e │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r3, [pc, #76] @ (3ad53c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3ad4d8 │ │ │ │ ldr r3, [pc, #72] @ (3ad540 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -440626,44 +440625,44 @@ │ │ │ │ bpl.n 3ad4d8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ (3ad544 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ad4d8 │ │ │ │ ldr r3, [pc, #48] @ (3ad548 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #48] @ (3ad54c ) │ │ │ │ ldr r0, [pc, #52] @ (3ad550 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - adds r0, r7, r2 │ │ │ │ + adds r0, r3, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ad3c8 │ │ │ │ - lsls r1, r2, #1 │ │ │ │ b.n 3ad408 │ │ │ │ lsls r1, r2, #1 │ │ │ │ + b.n 3ad448 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ @ instruction: 0xb77e │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w r8, {r0, r4, r6} │ │ │ │ - adds r4, r0, r1 │ │ │ │ + stmia.w r8!, {r0, r4, r6} │ │ │ │ + adds r4, r4, r1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xe8160051 │ │ │ │ - @ instruction: 0xe82a0051 │ │ │ │ + @ instruction: 0xe8360051 │ │ │ │ + strex r0, r0, [sl, #324] @ 0x144 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (3ad5d0 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #108] @ (3ad5d4 ) │ │ │ │ @@ -440671,22 +440670,22 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #23 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1088] @ 0x440 │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ lsls r2, r2, #2 │ │ │ │ blx 28d4c4 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ @@ -440700,19 +440699,19 @@ │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r4, #2772 @ 0xad4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28d4c0 │ │ │ │ nop │ │ │ │ - asrs r6, r6, #31 │ │ │ │ + adds r6, r2, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ad2f0 │ │ │ │ + b.n 3ad330 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ad328 │ │ │ │ + b.n 3ad368 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #184] @ (3ad6a8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -440724,23 +440723,23 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r9, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r2, r9, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r8, [pc, #168] @ 3ad6b4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #23 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ add r8, pc │ │ │ │ cmp r3, #10 │ │ │ │ bhi.n 3ad692 │ │ │ │ cbz r3, 3ad67c │ │ │ │ ldr r3, [pc, #132] @ (3ad6b8 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -440755,21 +440754,21 @@ │ │ │ │ add r8, pc │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ ldr r2, [r6, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 734cfc │ │ │ │ + bl 734d2c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 3ad652 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -440782,33 +440781,33 @@ │ │ │ │ add.w r3, r9, #92 @ 0x5c │ │ │ │ ldr r0, [pc, #48] @ (3ad6cc ) │ │ │ │ mov.w r2, #808 @ 0x328 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 3ad2ac │ │ │ │ - lsls r1, r2, #1 │ │ │ │ b.n 3ad2ec │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r2, r4, #29 │ │ │ │ + b.n 3ad32c │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + asrs r2, r0, #30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xb612 │ │ │ │ lsls r2, r4, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ad618 │ │ │ │ + b.n 3ad658 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ble.n 3ad678 │ │ │ │ + ble.n 3ad6b8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - udf #16 │ │ │ │ + udf #48 @ 0x30 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3ad3f8 │ │ │ │ + b.n 3ad438 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ad518 │ │ │ │ + b.n 3ad558 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r8, [pc, #340] @ 3ad838 │ │ │ │ sub sp, #28 │ │ │ │ @@ -440822,31 +440821,31 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #120 @ 0x78 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r8, #36 @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r7, r0 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [pc, #276] @ (3ad84c ) │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r7, #920 @ 0x398 │ │ │ │ ldrd sl, fp, [r6, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ @@ -440901,18 +440900,18 @@ │ │ │ │ bls.n 3ad800 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72f134 │ │ │ │ + bl 72f164 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3ad7c4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -440938,58 +440937,59 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - asrs r4, r6, #25 │ │ │ │ + asrs r4, r2, #26 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [r1, #36] @ 0x24 │ │ │ │ + str r2, [r5, #36] @ 0x24 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3ad24c │ │ │ │ + b.n 3ad28c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [r4, #36] @ 0x24 │ │ │ │ + str r0, [r0, #40] @ 0x28 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3ad280 │ │ │ │ + b.n 3ad2c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ad5d0 │ │ │ │ + b.n 3ad610 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ad588 │ │ │ │ + b.n 3ad5c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r7, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3ad8c2 │ │ │ │ + cbz r6, 3ad8ca │ │ │ │ lsls r7, r1, #1 │ │ │ │ - vshr.u32 q8, , #4 │ │ │ │ + movs r4, r3 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r2 │ │ │ │ mov sl, r3 │ │ │ │ ldr.w r8, [pc, #476] @ 3ada58 │ │ │ │ ldrd r6, r7, [sp, #40] @ 0x28 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r3, [pc, #468] @ (3ada5c ) │ │ │ │ add r8, pc │ │ │ │ ldr r2, [pc, #468] @ (3ada60 ) │ │ │ │ ldr r1, [pc, #472] @ (3ada64 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr.w r1, [r9, #144] @ 0x90 │ │ │ │ cmp r1, #0 │ │ │ │ ble.w 3ada2c │ │ │ │ lsrs r4, r4, #2 │ │ │ │ ldr.w r2, [r9, #140] @ 0x8c │ │ │ │ orr.w r4, r4, sl, lsl #30 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -441075,15 +441075,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3ad91a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ (3ada74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r6, [r5, #1088] @ 0x440 │ │ │ │ add.w r6, r6, r4, lsl #2 │ │ │ │ b.n 3ad91a │ │ │ │ ldr.w r2, [r5, #1088] @ 0x440 │ │ │ │ str.w r3, [r2, r4, lsl #2] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -441102,15 +441102,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3ad91a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ (3ada7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr.w r6, [r5, #1088] @ 0x440 │ │ │ │ add.w r6, r6, r4, lsl #2 │ │ │ │ b.n 3ad91a │ │ │ │ ldr r3, [pc, #116] @ (3ada80 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -441119,15 +441119,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3ad948 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ (3ada84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ad948 │ │ │ │ ldr r3, [pc, #88] @ (3ada88 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #88] @ (3ada8c ) │ │ │ │ movs r2, #169 @ 0xa9 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -441142,71 +441142,71 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cbz r6, 3adac8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - asrs r4, r2, #19 │ │ │ │ + asrs r4, r6, #19 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ae134 │ │ │ │ - lsls r1, r2, #1 │ │ │ │ b.n 3ae174 │ │ │ │ lsls r1, r2, #1 │ │ │ │ + b.n 3ae1b4 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ad3fc │ │ │ │ + b.n 3ad43c │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ad3c8 │ │ │ │ + b.n 3ad408 │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ad2d0 │ │ │ │ + b.n 3ad310 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r5, #12 │ │ │ │ + asrs r4, r1, #13 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ae088 │ │ │ │ + b.n 3ae0c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r2, #12 │ │ │ │ + asrs r6, r6, #12 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ae068 │ │ │ │ + b.n 3ae0a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ae254 │ │ │ │ + b.n 3ae294 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r2 │ │ │ │ mov sl, r3 │ │ │ │ ldr.w r8, [pc, #504] @ 3adcb0 │ │ │ │ ldrd r6, r5, [sp, #72] @ 0x48 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #488] @ (3adcb4 ) │ │ │ │ ldr r1, [pc, #492] @ (3adcb8 ) │ │ │ │ add r8, pc │ │ │ │ ldr.w r9, [pc, #492] @ 3adcbc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ add r9, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ orrs.w r3, r6, r5 │ │ │ │ bne.n 3adb08 │ │ │ │ ldr r3, [pc, #468] @ (3adcc0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.n 3adbea │ │ │ │ @@ -441302,15 +441302,15 @@ │ │ │ │ bl 3ad484 │ │ │ │ b.n 3adb78 │ │ │ │ ldr r0, [pc, #220] @ (3adcc8 ) │ │ │ │ add.w r1, r8, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #204] @ (3adccc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3adb94 │ │ │ │ ldr r3, [pc, #180] @ (3adcc0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -441318,15 +441318,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3adb94 │ │ │ │ ldr r0, [pc, #184] @ (3adcd0 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3adb94 │ │ │ │ ldr r1, [pc, #172] @ (3adcd4 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3adbdc │ │ │ │ ldr r1, [pc, #140] @ (3adcc0 ) │ │ │ │ @@ -441336,15 +441336,15 @@ │ │ │ │ bpl.n 3adbdc │ │ │ │ ldr r0, [pc, #152] @ (3adcd8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3adbdc │ │ │ │ ldr r2, [pc, #136] @ (3adcdc ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3adbc8 │ │ │ │ @@ -441357,15 +441357,15 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #104] @ (3adce0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3adbc8 │ │ │ │ ldr r3, [pc, #92] @ (3adce4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #92] @ (3adce8 ) │ │ │ │ movs r2, #169 @ 0xa9 │ │ │ │ add r3, pc │ │ │ │ @@ -441379,73 +441379,73 @@ │ │ │ │ ldr r0, [pc, #80] @ (3adcf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r2, #10 │ │ │ │ + asrs r4, r6, #10 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3adefc │ │ │ │ + b.n 3adf3c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3adf38 │ │ │ │ + b.n 3adf78 │ │ │ │ lsls r1, r2, #1 │ │ │ │ cbz r6, 3adcd6 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ae274 │ │ │ │ + b.n 3ae2b4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ae24c │ │ │ │ + b.n 3ae28c │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r7, [pc, #992] @ (3ae0b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ae338 │ │ │ │ + b.n 3ae378 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ae264 │ │ │ │ + b.n 3ae2a4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r2, #3 │ │ │ │ + asrs r4, r6, #3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ade34 │ │ │ │ + b.n 3ade74 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r7, #2 │ │ │ │ + asrs r6, r3, #3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ade14 │ │ │ │ + b.n 3ade54 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ae000 │ │ │ │ + b.n 3ae040 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r8, [pc, #724] @ 3adfe0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r2 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #712] @ (3adfe4 ) │ │ │ │ add r8, pc │ │ │ │ ldr r1, [pc, #712] @ (3adfe8 ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #696] @ (3adfec ) │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ cmp r3, r4 │ │ │ │ bls.w 3adfca │ │ │ │ ldr r3, [pc, #684] @ (3adff0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r8, [r6, #140] @ 0x8c │ │ │ │ @@ -441488,15 +441488,15 @@ │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3adf22 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 3ade72 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr.w sl, [r9, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 3ade60 │ │ │ │ ldr.w r2, [r8, r4] │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -441548,15 +441548,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr.w r4, [r8, r4] │ │ │ │ mov ip, r0 │ │ │ │ add.w r2, r5, r4, lsl #2 │ │ │ │ ldr.w r3, [r2, #2732] @ 0xaac │ │ │ │ tst r6, r3 │ │ │ │ bne.n 3ade98 │ │ │ │ ldr.w r0, [r9, #16] │ │ │ │ @@ -441582,30 +441582,30 @@ │ │ │ │ bpl.n 3ade60 │ │ │ │ ldr r0, [pc, #316] @ (3adffc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r3, [pc, #300] @ (3ae000 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3add6c │ │ │ │ ldr r3, [pc, #280] @ (3adff8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3add6c │ │ │ │ ldr r0, [pc, #280] @ (3ae004 ) │ │ │ │ mov r3, sl │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ b.n 3add6c │ │ │ │ ldr r2, [pc, #244] @ (3adff4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -441615,30 +441615,30 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3ade0e │ │ │ │ ldr r0, [pc, #240] @ (3ae008 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ade0e │ │ │ │ ldr r3, [pc, #232] @ (3ae00c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3addc4 │ │ │ │ ldr r3, [pc, #200] @ (3adff8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3addc4 │ │ │ │ ldr r0, [pc, #212] @ (3ae010 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3addc4 │ │ │ │ ldr.w r8, [r9, #4] │ │ │ │ str.w r6, [r3, r0, lsl #2] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cbnz r3, 3adf9c │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r8 │ │ │ │ @@ -441662,15 +441662,15 @@ │ │ │ │ ldr r0, [pc, #144] @ (3ae018 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr.w r2, [r2, r7, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 3ade4e │ │ │ │ ldr r3, [pc, #116] @ (3ae014 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3adf54 │ │ │ │ @@ -441683,85 +441683,85 @@ │ │ │ │ mov r1, ip │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r3, [r3, r0, lsl #2] │ │ │ │ ldr r0, [pc, #92] @ (3ae01c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3adf54 │ │ │ │ ldr r1, [pc, #84] @ (3ae020 ) │ │ │ │ add.w r3, r8, #280 @ 0x118 │ │ │ │ ldr r0, [pc, #80] @ (3ae024 ) │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r0, #1 │ │ │ │ + asrs r6, r4, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - udf #214 @ 0xd6 │ │ │ │ + udf #246 @ 0xf6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #242 @ 0xf2 │ │ │ │ + svc 18 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r7, sp, #8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ae288 │ │ │ │ + b.n 3ae2c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ae198 │ │ │ │ + b.n 3ae1d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ae1e8 │ │ │ │ + b.n 3ae228 │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r0, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ae158 │ │ │ │ + b.n 3ae198 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - svc 172 @ 0xac │ │ │ │ + svc 204 @ 0xcc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - svc 118 @ 0x76 │ │ │ │ + svc 150 @ 0x96 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ble.n 3ae0e0 │ │ │ │ + ble.n 3ae120 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - svc 200 @ 0xc8 │ │ │ │ + svc 232 @ 0xe8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w r8, [pc, #484] @ 3ae220 │ │ │ │ mov r4, r0 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [sp, #56] @ 0x38 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ ldr r2, [pc, #468] @ (3ae224 ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #464] @ (3ae228 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ ldr r6, [pc, #460] @ (3ae22c ) │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ orrs.w r3, r5, r7 │ │ │ │ bne.n 3ae090 │ │ │ │ ldr r3, [pc, #440] @ (3ae230 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.n 3ae134 │ │ │ │ @@ -441832,15 +441832,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3ad484 │ │ │ │ ldr r0, [pc, #256] @ (3ae238 ) │ │ │ │ add.w r1, r8, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr r0, [pc, #244] @ (3ae23c ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 3ae158 │ │ │ │ ldr r0, [pc, #224] @ (3ae230 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -441863,15 +441863,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (3ae244 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ movs r3, #0 │ │ │ │ b.n 3ae124 │ │ │ │ ldr r2, [pc, #184] @ (3ae248 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3ae122 │ │ │ │ @@ -441884,15 +441884,15 @@ │ │ │ │ mov r1, lr │ │ │ │ ldr r0, [pc, #160] @ (3ae24c ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ae122 │ │ │ │ ldr r3, [pc, #144] @ (3ae250 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #144] @ (3ae254 ) │ │ │ │ movs r2, #169 @ 0xa9 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -441901,15 +441901,15 @@ │ │ │ │ blx 28b674 │ │ │ │ ldr r0, [pc, #132] @ (3ae258 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, lr │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ add.w r0, r8, #692 @ 0x2b4 │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ add.w r2, r4, r0, lsl #2 │ │ │ │ ldr r7, [r2, #4] │ │ │ │ cbz r7, 3ae1fe │ │ │ │ ldr.w r2, [r4, #1088] @ 0x440 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -441925,49 +441925,49 @@ │ │ │ │ ldr r0, [pc, #84] @ (3ae264 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r3, #20 │ │ │ │ + lsrs r4, r7, #20 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - blt.n 3ae16c │ │ │ │ + blt.n 3ae1ac │ │ │ │ lsls r1, r2, #1 │ │ │ │ - blt.n 3ae1a8 │ │ │ │ + blt.n 3ae1e8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r3, sp, #848 @ 0x350 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3ae150 │ │ │ │ + ble.n 3ae190 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r4, [r3, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #992] @ (3ae624 ) │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3ae228 │ │ │ │ + udf #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3ae164 │ │ │ │ + ble.n 3ae1a4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r4, r3, #14 │ │ │ │ + lsrs r4, r7, #14 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - blt.n 3ae330 │ │ │ │ + blt.n 3ae170 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #98 @ 0x62 │ │ │ │ + udf #130 @ 0x82 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r0, r2, #13 │ │ │ │ + lsrs r0, r6, #13 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - blt.n 3ae2a8 │ │ │ │ + blt.n 3ae2e8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 3ae290 │ │ │ │ + bgt.n 3ae2d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ @@ -441981,17 +441981,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr.w r8, [pc, #196] @ 3ae358 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r9, r0 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r3, [pc, #176] @ (3ae35c ) │ │ │ │ lsrs r4, r6, #2 │ │ │ │ orr.w r4, r4, r5, lsl #30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ae31c │ │ │ │ sub.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -442042,32 +442042,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (3ae368 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ae2b8 │ │ │ │ nop │ │ │ │ - lsrs r4, r3, #11 │ │ │ │ + lsrs r4, r7, #11 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bls.n 3ae274 │ │ │ │ + bls.n 3ae2b4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3ae434 │ │ │ │ + bls.n 3ae274 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r1, sp, #656 @ 0x290 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3ae3f4 │ │ │ │ + ble.n 3ae434 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ @@ -442081,17 +442081,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr.w r8, [pc, #196] @ 3ae45c │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r9, r0 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r3, [pc, #176] @ (3ae460 ) │ │ │ │ lsrs r4, r6, #2 │ │ │ │ orr.w r4, r4, r5, lsl #30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ae420 │ │ │ │ sub.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -442142,32 +442142,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (3ae46c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ae3bc │ │ │ │ nop │ │ │ │ - lsrs r0, r3, #7 │ │ │ │ + lsrs r0, r7, #7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bhi.n 3ae370 │ │ │ │ + bhi.n 3ae3b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bhi.n 3ae530 │ │ │ │ + bhi.n 3ae370 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r0, sp, #640 @ 0x280 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3ae4f0 │ │ │ │ + bgt.n 3ae530 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ @@ -442181,17 +442181,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr.w r8, [pc, #192] @ 3ae55c │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r9, r0 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r3, [pc, #172] @ (3ae560 ) │ │ │ │ lsrs r4, r6, #2 │ │ │ │ orr.w r4, r4, r5, lsl #30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ae520 │ │ │ │ cmp r4, #21 │ │ │ │ @@ -442241,32 +442241,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (3ae56c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ae4c0 │ │ │ │ nop │ │ │ │ - lsrs r4, r2, #3 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bvc.n 3ae468 │ │ │ │ + bvc.n 3ae4a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 3ae628 │ │ │ │ + bvc.n 3ae468 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r7, pc, #624 @ (adr r7, 3ae7d0 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3ae5f0 │ │ │ │ + blt.n 3ae630 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -442280,17 +442280,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #332] @ (3ae6e8 ) │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r9, r0 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r3, [pc, #316] @ (3ae6ec ) │ │ │ │ lsrs r4, r7, #2 │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3ae6a6 │ │ │ │ @@ -442391,35 +442391,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ (3ae6f8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ae5be │ │ │ │ cmp.w r4, #3776 @ 0xec0 │ │ │ │ bne.n 3ae5ec │ │ │ │ b.n 3ae62c │ │ │ │ nop │ │ │ │ - lsls r4, r2, #31 │ │ │ │ + lsls r4, r6, #31 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bvs.n 3ae5f4 │ │ │ │ + bvs.n 3ae634 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvs.n 3ae7b4 │ │ │ │ + bvs.n 3ae5f4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r6, pc, #632 @ (adr r6, 3ae964 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3ae678 │ │ │ │ + bls.n 3ae6b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -442433,17 +442433,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #332] @ (3ae874 ) │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r9, r0 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r3, [pc, #316] @ (3ae878 ) │ │ │ │ lsrs r4, r7, #2 │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3ae832 │ │ │ │ @@ -442544,35 +442544,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ (3ae884 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ae74a │ │ │ │ cmp.w r4, #2752 @ 0xac0 │ │ │ │ bne.n 3ae778 │ │ │ │ b.n 3ae7b8 │ │ │ │ nop │ │ │ │ - lsls r0, r1, #25 │ │ │ │ + lsls r0, r5, #25 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bmi.n 3ae868 │ │ │ │ + bpl.n 3ae8a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 3ae828 │ │ │ │ + bmi.n 3ae868 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r5, pc, #72 @ (adr r5, 3ae8c0 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 3ae8ec │ │ │ │ + bhi.n 3ae92c │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -442586,17 +442586,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #316] @ (3ae9f0 ) │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r9, r0 │ │ │ │ - bl 7333d4 │ │ │ │ + bl 733404 │ │ │ │ ldr r3, [pc, #300] @ (3ae9f4 ) │ │ │ │ lsrs r4, r7, #2 │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3ae9ae │ │ │ │ @@ -442693,92 +442693,92 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ (3aea00 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3ae8d6 │ │ │ │ cmp.w r4, #704 @ 0x2c0 │ │ │ │ bne.n 3ae8f4 │ │ │ │ b.n 3ae934 │ │ │ │ nop │ │ │ │ - lsls r4, r7, #18 │ │ │ │ + lsls r4, r3, #19 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bcc.n 3aeacc │ │ │ │ + bcc.n 3ae90c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 3aea8c │ │ │ │ + bcc.n 3aeacc │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r3, pc, #536 @ (adr r3, 3aec0c ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 3ae970 │ │ │ │ + bvs.n 3ae9b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3aea10 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ stmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r0, [r0, #1764] @ 0x6e4 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 32b704 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 3aea8c │ │ │ │ ldr r2, [pc, #60] @ (3aea90 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3aea94 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #48] @ (3aea98 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3aea9c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r5, #17 │ │ │ │ + lsls r6, r1, #18 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, pc, #1008 @ (adr r0, 3aee84 ) │ │ │ │ + add r1, pc, #112 @ (adr r1, 3aeb04 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldcl 0, cr0, [sl, #-324] @ 0xfffffebc │ │ │ │ + ldcl 0, cr0, [sl, #-324]! @ 0xfffffebc │ │ │ │ asrs r2, r0, #8 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ @@ -442796,45 +442796,45 @@ │ │ │ │ add r1, pc │ │ │ │ add r9, pc │ │ │ │ movs r3, #28 │ │ │ │ add r8, pc │ │ │ │ add.w r4, r7, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w sl, r7, #32 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #420] @ (3aec9c ) │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 72eee4 │ │ │ │ + bl 72ef14 │ │ │ │ ldr r1, [pc, #412] @ (3aeca0 ) │ │ │ │ ldr.w r2, [r4, #1760] @ 0x6e0 │ │ │ │ add r1, pc │ │ │ │ str.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ ldr r1, [pc, #400] @ (3aeca4 ) │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #392] @ (3aeca8 ) │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ movs r3, #19 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r3, [pc, #372] @ (3aecac ) │ │ │ │ add r5, pc │ │ │ │ mov fp, r0 │ │ │ │ mov.w r8, #65536 @ 0x10000 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -442952,50 +442952,50 @@ │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #16 │ │ │ │ + lsls r6, r4, #16 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bvs.n 3aeb98 │ │ │ │ - lsls r1, r2, #1 │ │ │ │ bvs.n 3aebd8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [pc, #464] @ (3aee68 ) │ │ │ │ + bvs.n 3aec18 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + ldr r6, [pc, #592] @ (3aeee8 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r6, [pc, #544] @ (3aeebc ) │ │ │ │ + ldr r6, [pc, #672] @ (3aef3c ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r2, r4, #11 │ │ │ │ + asrs r2, r0, #12 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r6, #11 │ │ │ │ + asrs r0, r2, #12 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r4, #11 │ │ │ │ + asrs r6, r0, #12 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r1, pc, #24 @ (adr r1, 3aecc4 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r5, [pc, #176] @ (3aed60 ) │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ - bvs.n 3aece0 │ │ │ │ + bvs.n 3aed20 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvs.n 3aecec │ │ │ │ + bvs.n 3aed2c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvs.n 3aed5c │ │ │ │ + bvs.n 3aed9c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvs.n 3aed80 │ │ │ │ + bvs.n 3aedc0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 3aed64 │ │ │ │ + bpl.n 3aeda4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 3aed9c │ │ │ │ + bpl.n 3aebdc │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3aecd4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ stmia r0!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ @@ -443029,42 +443029,42 @@ │ │ │ │ ldr r2, [pc, #72] @ (3aed8c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (3aed90 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #60] @ (3aed94 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #56] @ (3aed98 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #48] @ (3aed9c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r0, #7 │ │ │ │ + lsls r6, r4, #7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ + ldr r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - orn r0, sl, r1, lsr #1 │ │ │ │ + eor.w r0, sl, r1, lsr #1 │ │ │ │ vminnm.f16 , , │ │ │ │ lsrs r0, r7, #28 │ │ │ │ lsls r7, r3, #3 │ │ │ │ stmia r0!, {r3, r5} │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -443140,15 +443140,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #8] @ (3aee90 ) │ │ │ │ add r0, pc │ │ │ │ bl 522f58 │ │ │ │ nop │ │ │ │ - bcc.n 3aedcc │ │ │ │ + bcc.n 3aee0c │ │ │ │ lsls r1, r2, #1 │ │ │ │ add.w r3, r0, r1, lsl #1 │ │ │ │ ldrb.w r2, [r3, #920] @ 0x398 │ │ │ │ ldrb.w r3, [r3, #921] @ 0x399 │ │ │ │ tst r2, r3 │ │ │ │ beq.n 3aeec4 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -443157,46 +443157,46 @@ │ │ │ │ ldr.w r3, [r0, #1308] @ 0x51c │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r0, #1308] @ 0x51c │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 3aeee6 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #1308] @ 0x51c │ │ │ │ lsls r2, r1 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #1308] @ 0x51c │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ sub.w ip, r1, #32 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #1312] @ 0x520 │ │ │ │ lsl.w r2, r2, ip │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #1312] @ 0x520 │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ sub.w ip, r1, #32 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #1312] @ 0x520 │ │ │ │ lsl.w r2, r2, ip │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r0, #1312] @ 0x520 │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, r2, lsr #4 │ │ │ │ orr.w ip, ip, r3, lsl #28 │ │ │ │ @@ -443278,17 +443278,17 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ bl 522f58 │ │ │ │ ldr r0, [pc, #12] @ (3af04c ) │ │ │ │ add r0, pc │ │ │ │ bl 522f58 │ │ │ │ nop │ │ │ │ - bcs.n 3af0a4 │ │ │ │ + bcs.n 3af0e4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 3af018 │ │ │ │ + bcs.n 3af058 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr.w r3, [r0, #1316] @ 0x524 │ │ │ │ ubfx ip, r1, #3, #8 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne.w ip, #15 │ │ │ │ bhi.n 3af094 │ │ │ │ @@ -443327,36 +443327,36 @@ │ │ │ │ ldr r1, [pc, #160] @ (3af160 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #24 │ │ │ │ ldr r2, [pc, #140] @ (3af164 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #140] @ (3af168 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #128] @ (3af16c ) │ │ │ │ ldr r1, [pc, #128] @ (3af170 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add.w r4, r7, #1320 @ 0x528 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #112] @ (3af174 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r7, #1576 @ 0x628 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ bl 32b598 │ │ │ │ @@ -443382,35 +443382,35 @@ │ │ │ │ bl 52be58 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 339524 │ │ │ │ nop │ │ │ │ - cdp2 0, 4, cr0, cr14, cr4, {3} │ │ │ │ - ldr r2, [sp, #576] @ 0x240 │ │ │ │ + cdp2 0, 6, cr0, cr14, cr4, {3} │ │ │ │ + ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 3aef48 │ │ │ │ + b.n 3aef88 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 3af100 │ │ │ │ + bne.n 3af140 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 3af148 │ │ │ │ + bcs.n 3af188 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [pc, #320] @ (3af2b0 ) │ │ │ │ + ldr r0, [pc, #448] @ (3af330 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r0, [pc, #400] @ (3af304 ) │ │ │ │ + ldr r0, [pc, #528] @ (3af384 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ pop {r1, r2, r5, r6} │ │ │ │ lsls r0, r2, #3 │ │ │ │ - bne.n 3af0e0 │ │ │ │ + bne.n 3af120 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3af188 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ pop {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -443418,46 +443418,46 @@ │ │ │ │ ldr r2, [pc, #68] @ (3af1e8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3af1ec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #56] @ (3af1f0 ) │ │ │ │ ldr r1, [pc, #60] @ (3af1f4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (3af1f8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r2, #400]! @ 0x190 │ │ │ │ - ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ + stc2l 0, cr0, [r2, #400] @ 0x190 │ │ │ │ + ldr r1, [sp, #816] @ 0x330 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 3aee04 │ │ │ │ + b.n 3aee44 │ │ │ │ lsls r1, r2, #1 │ │ │ │ pop {r6, r7} │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsls r3, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 3af100 │ │ │ │ + bne.n 3af140 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (3af2b0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -443467,35 +443467,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #152] @ (3af2bc ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #148] @ (3af2c0 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #128] @ (3af2c4 ) │ │ │ │ ldr r1, [pc, #128] @ (3af2c8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #76] @ 3af2a8 │ │ │ │ ldr r2, [pc, #108] @ (3af2cc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -443520,26 +443520,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 339474 │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r2, #-400]! @ 0xfffffe70 │ │ │ │ - ldr r1, [sp, #224] @ 0xe0 │ │ │ │ + ldc2l 0, cr0, [r2, #-400] @ 0xfffffe70 │ │ │ │ + ldr r1, [sp, #352] @ 0x160 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 3aedec │ │ │ │ + b.n 3aee2c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 3af398 │ │ │ │ + bne.n 3af1d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 3af344 │ │ │ │ + bne.n 3af384 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - mov sl, lr │ │ │ │ + bx r2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bx r1 │ │ │ │ + bx r5 │ │ │ │ lsls r0, r2, #1 │ │ │ │ pop {r2, r4} │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsls r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -443555,15 +443555,15 @@ │ │ │ │ ands r3, r6 │ │ │ │ ldr.w r0, [r0, #956] @ 0x3bc │ │ │ │ ands r2, r5 │ │ │ │ orrs r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r2, r3, [r4, #936] @ 0x3a8 │ │ │ │ bic.w ip, r6, r2 │ │ │ │ bic.w r3, r5, r3 │ │ │ │ orrs.w r2, ip, r3 │ │ │ │ beq.n 3af36a │ │ │ │ ldr.w r5, [r4, #948] @ 0x3b4 │ │ │ │ cmp r5, #31 │ │ │ │ @@ -443586,26 +443586,26 @@ │ │ │ │ lsrs r2, r1 │ │ │ │ and.w r2, r2, #15 │ │ │ │ cmp r5, r2 │ │ │ │ bcs.n 3af330 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ orrs.w r5, ip, r3 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w r3, r1, #32 │ │ │ │ movs r4, #1 │ │ │ │ mov r5, r2 │ │ │ │ rsb r2, r1, #32 │ │ │ │ lsl.w r3, r4, r3 │ │ │ │ @@ -443903,28 +443903,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (3af72c ) │ │ │ │ ldr r0, [pc, #44] @ (3af730 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3af40e │ │ │ │ rbit r3, r3 │ │ │ │ clz r3, r3 │ │ │ │ add.w r7, r3, #32 │ │ │ │ b.n 3af612 │ │ │ │ ldr r0, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [r6, r4, lsl #2] │ │ │ │ - ldmia r4, {r2, r4, r7} │ │ │ │ + str??.w r0, [r6, r4, lsl #2] │ │ │ │ + ldmia r4, {r2, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r7, [sp, #224] @ 0xe0 │ │ │ │ + ldr r7, [sp, #352] @ 0x160 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ subs.w r1, r2, #256 @ 0x100 │ │ │ │ @@ -444045,41 +444045,41 @@ │ │ │ │ ldr r1, [pc, #64] @ (3af8e0 ) │ │ │ │ ldr r0, [pc, #64] @ (3af8e4 ) │ │ │ │ add ip, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, ip, #68 @ 0x44 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3af7c4 │ │ │ │ ldr r2, [pc, #48] @ (3af8e8 ) │ │ │ │ lsrs r3, r1, #2 │ │ │ │ ldr r0, [pc, #48] @ (3af8ec ) │ │ │ │ orr.w r3, r3, r4, lsl #30 │ │ │ │ ldr r1, [pc, #44] @ (3af8f0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ adds r2, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ str r4, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, r6, #2148 @ 0x864 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + movt r0, #26724 @ 0x6864 │ │ │ │ + ldmia r3!, {r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #600] @ 0x258 │ │ │ │ + ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf6860064 │ │ │ │ - ldmia r2!, {r5, r6, r7} │ │ │ │ + subw r0, r6, #2148 @ 0x864 │ │ │ │ + ldmia r3!, {} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2!, {r4, r6, r7} │ │ │ │ + ldmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 3af950 │ │ │ │ sub sp, #12 │ │ │ │ @@ -444087,15 +444087,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #72] @ (3af958 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #40] @ 3af948 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ strd r2, r3, [r0, #928] @ 0x3a0 │ │ │ │ add.w r0, r0, #960 @ 0x3c0 │ │ │ │ @@ -444105,18 +444105,18 @@ │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d4c0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf63a0064 │ │ │ │ - ldmia r2, {r1, r2, r5, r6} │ │ │ │ + @ instruction: 0xf65a0064 │ │ │ │ + ldmia r2, {r1, r2, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2, {r2, r7} │ │ │ │ + ldmia r2, {r2, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r1, #0 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ adds r2, #230 @ 0xe6 │ │ │ │ @@ -444147,15 +444147,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3af9c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ push {r1, r2, r3, r4, r6, lr} │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -444163,19 +444163,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (3afa24 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3afa28 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #56] @ (3afa2c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (3afa30 ) │ │ │ │ ldr r2, [pc, #52] @ (3afa34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -444185,24 +444185,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs.w r0, sl, #14942208 @ 0xe40000 │ │ │ │ - str r1, [sp, #448] @ 0x1c0 │ │ │ │ + rsbs r0, sl, #14942208 @ 0xe40000 │ │ │ │ + str r1, [sp, #576] @ 0x240 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ble.n 3af9c8 │ │ │ │ + ble.n 3afa08 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r4, lr} │ │ │ │ lsls r0, r2, #3 │ │ │ │ - ldmia r1, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (3afab0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -444211,25 +444211,25 @@ │ │ │ │ ldr r1, [pc, #104] @ (3afab8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #88] @ (3afabc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (3afac0 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #44] @ 3afaa8 │ │ │ │ ldr r2, [pc, #68] @ (3afac4 ) │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #64] @ (3afac8 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ @@ -444244,26 +444244,26 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 339524 │ │ │ │ lsrs r0, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, ip, #14942208 @ 0xe40000 │ │ │ │ - subs r6, #234 @ 0xea │ │ │ │ + sbc.w r0, ip, #14942208 @ 0xe40000 │ │ │ │ + subs r7, #10 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r6, #254 @ 0xfe │ │ │ │ + subs r7, #30 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldmia r1, {r1, r7} │ │ │ │ + ldmia r1, {r1, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r1, r2, r4, r7} │ │ │ │ lsls r0, r2, #3 │ │ │ │ - ldmia r1!, {r2, r3, r7} │ │ │ │ + ldmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 3afb0c │ │ │ │ sub sp, #12 │ │ │ │ @@ -444271,33 +444271,33 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #44] @ (3afb14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov.w r2, #3584 @ 0xe00 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d4c0 │ │ │ │ - @ instruction: 0xf4b60064 │ │ │ │ - ldmia r1!, {} │ │ │ │ + @ instruction: 0xf4d60064 │ │ │ │ + ldmia r1!, {r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003afb18 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3afb24 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ push {r1, r5, r7} │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -444305,15 +444305,15 @@ │ │ │ │ ldr r2, [pc, #136] @ (3afbc4 ) │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #136] @ (3afbc8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldrb.w r3, [r0, #944] @ 0x3b0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 3afb92 │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r0, #1004 @ 0x3ec │ │ │ │ mov r5, r6 │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ @@ -444337,25 +444337,25 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ mov r1, r5 │ │ │ │ strd r3, r3, [r4, #956] @ 0x3bc │ │ │ │ strd r5, r5, [r4, #964] @ 0x3c4 │ │ │ │ strd r5, r3, [r4, #972] @ 0x3cc │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ - eor.w r0, r8, #14942208 @ 0xe40000 │ │ │ │ - add r2, r2 │ │ │ │ + @ instruction: 0xf4a80064 │ │ │ │ + add r2, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r1, r5, r6, r7} │ │ │ │ + ldmia r1, {r1} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3afc2c │ │ │ │ sub sp, #8 │ │ │ │ @@ -444363,41 +444363,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3afc34 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #64] @ (3afc38 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r1, [pc, #56] @ (3afc3c ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e27c │ │ │ │ + bl 72e2ac │ │ │ │ ldr r3, [pc, #48] @ (3afc40 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf3e20064 │ │ │ │ - ldrh r0, [r5, #58] @ 0x3a │ │ │ │ + and.w r0, r2, #14942208 @ 0xe40000 │ │ │ │ + ldrh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - blt.n 3afbc8 │ │ │ │ + blt.n 3afc08 │ │ │ │ lsls r1, r2, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsls r6, r7, #17 │ │ │ │ lsls r7, r3, #3 │ │ │ │ lsls r1, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ @@ -444537,23 +444537,23 @@ │ │ │ │ b.n 3afce2 │ │ │ │ ldr r1, [pc, #24] @ (3afdd0 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #24] @ (3afdd4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3afcb6 │ │ │ │ nop │ │ │ │ ldrh r6, [r3, #62] @ 0x3e │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, lr, #100 @ 0x64 │ │ │ │ - movs r7, #188 @ 0xbc │ │ │ │ + @ instruction: 0xf22e0064 │ │ │ │ + movs r7, #220 @ 0xdc │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #88] @ (3afe44 ) │ │ │ │ @@ -444561,15 +444561,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #92] @ (3afe4c ) │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ cbz r3, 3afe18 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -444580,31 +444580,31 @@ │ │ │ │ ldr r1, [pc, #48] @ (3afe50 ) │ │ │ │ ldr r4, [pc, #52] @ (3afe54 ) │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbs r0, r6, #100 @ 0x64 │ │ │ │ - adcs r0, r4 │ │ │ │ + @ instruction: 0xf1f60064 │ │ │ │ + sbcs r0, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r6!, {r1, r4, r5} │ │ │ │ + stmia r6!, {r1, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r6!, {r4} │ │ │ │ + stmia r6!, {r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r6!, {r5} │ │ │ │ + stmia r6!, {r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #156] @ (3aff08 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -444614,34 +444614,34 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #148] @ (3aff14 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #144] @ (3aff18 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #124] @ (3aff1c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (3aff20 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add.w r1, r4, #756 @ 0x2f4 │ │ │ │ bl 339474 │ │ │ │ add.w r1, r4, #760 @ 0x2f8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -444666,26 +444666,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 52be58 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 339524 │ │ │ │ - adcs.w r0, r6, #100 @ 0x64 │ │ │ │ - ldrh r4, [r3, #38] @ 0x26 │ │ │ │ + sbcs.w r0, r6, #100 @ 0x64 │ │ │ │ + ldrh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bls.n 3aff8c │ │ │ │ + bls.n 3affcc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r5!, {r5, r7} │ │ │ │ + stmia r5!, {r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r2, r0 │ │ │ │ + lsrs r2, r4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, #158 @ 0x9e │ │ │ │ + subs r2, #190 @ 0xbe │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r2, #176 @ 0xb0 │ │ │ │ + subs r2, #208 @ 0xd0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #368 @ 0x170 │ │ │ │ lsls r0, r2, #3 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -444801,15 +444801,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 3b002e │ │ │ │ str.w r4, [r7, #968] @ 0x3c8 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r7, #760] @ 0x2f8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r2 │ │ │ │ mov lr, r3 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r9, r3 │ │ │ │ str.w r3, [r2, #956] @ 0x3bc │ │ │ │ ldrd r3, r2, [r5, #988] @ 0x3dc │ │ │ │ @@ -444838,15 +444838,15 @@ │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, r6 │ │ │ │ blt.n 3b009c │ │ │ │ ldr.w r0, [r7, #756] @ 0x2f4 │ │ │ │ movs r1, #1 │ │ │ │ str.w lr, [r7, #964] @ 0x3c4 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrb.w r2, [r7, #944] @ 0x3b0 │ │ │ │ mov r6, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3aff72 │ │ │ │ ldr.w r0, [r7, #976] @ 0x3d0 │ │ │ │ b.n 3afff4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -444991,26 +444991,26 @@ │ │ │ │ ldr r1, [pc, #848] @ (3b05cc ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #848] @ (3b05d0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3b0184 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 3b017e │ │ │ │ lsls r0, r2, #30 │ │ │ │ bmi.w 3b0474 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bpl.w 3b018c │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrb.w r6, [r4, #944] @ 0x3b0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #956] @ 0x3bc │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3b018c │ │ │ │ movs r0, #0 │ │ │ │ mov ip, r4 │ │ │ │ @@ -445153,28 +445153,28 @@ │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 3b03fe │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #1 │ │ │ │ str.w r7, [r4, #968] @ 0x3c8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldr r1, [pc, #372] @ (3b05d4 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #372] @ (3b05d8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrb.w r3, [r4, #944] @ 0x3b0 │ │ │ │ mov r2, r3 │ │ │ │ mov r8, r3 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #960] @ 0x3c0 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -445229,15 +445229,15 @@ │ │ │ │ mov sl, r3 │ │ │ │ cmp r8, r3 │ │ │ │ bgt.n 3b04da │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #1 │ │ │ │ str.w r6, [r4, #968] @ 0x3c8 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3b029a │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r4 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r9, r6 │ │ │ │ str.w r6, [r4, #956] @ 0x3bc │ │ │ │ @@ -445267,15 +445267,15 @@ │ │ │ │ add.w r8, r8, #56 @ 0x38 │ │ │ │ mov r9, r3 │ │ │ │ cmp r0, r3 │ │ │ │ bgt.n 3b0548 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #1 │ │ │ │ str.w r6, [r4, #964] @ 0x3c4 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrb.w r0, [r4, #944] @ 0x3b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3b018c │ │ │ │ ldr.w ip, [r4, #976] @ 0x3d0 │ │ │ │ b.n 3b03c0 │ │ │ │ sub.w ip, r1, #96 @ 0x60 │ │ │ │ cmp.w ip, #28 │ │ │ │ @@ -445283,19 +445283,19 @@ │ │ │ │ b.n 3b017e │ │ │ │ mov r1, lr │ │ │ │ b.n 3b01e4 │ │ │ │ ldrh r2, [r3, #24] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [sl, #-400] @ 0xfffffe70 │ │ │ │ - cmp r6, #220 @ 0xdc │ │ │ │ + stcl 0, cr0, [sl, #-400]! @ 0xfffffe70 │ │ │ │ + cmp r6, #252 @ 0xfc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sbc.w r0, r4, r4, asr #1 │ │ │ │ - movs r1, #18 │ │ │ │ + @ instruction: 0xeb840064 │ │ │ │ + movs r1, #50 @ 0x32 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003b05dc : │ │ │ │ str.w r1, [r0, #936] @ 0x3a8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -445307,15 +445307,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3b0600 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -445329,25 +445329,25 @@ │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r2, [r2, #1020] @ 0x3fc │ │ │ │ ands r3, r1 │ │ │ │ tst r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr.w r2, [r4, #932] @ 0x3a4 │ │ │ │ ldrd r3, r1, [r4, #920] @ 0x398 │ │ │ │ ldr.w r0, [r4, #1172] @ 0x494 │ │ │ │ orrs r3, r1 │ │ │ │ tst r3, r2 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ mov.w ip, #1 │ │ │ │ ldr.w r3, [r0, #920] @ 0x398 │ │ │ │ lsl.w ip, ip, r1 │ │ │ │ cbz r2, 3b067c │ │ │ │ orr.w r3, r3, ip │ │ │ │ str.w r3, [r0, #920] @ 0x398 │ │ │ │ @@ -445365,36 +445365,36 @@ │ │ │ │ ldr r2, [pc, #60] @ (3b06dc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3b06e0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #48] @ (3b06e4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3b06e8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xe98e0064 │ │ │ │ - strh r0, [r6, #36] @ 0x24 │ │ │ │ + @ instruction: 0xe9ae0064 │ │ │ │ + strh r0, [r2, #38] @ 0x26 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bne.n 3b0700 │ │ │ │ + bne.n 3b0740 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #408 @ 0x198 │ │ │ │ lsls r0, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -445408,35 +445408,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #152] @ (3b07ac ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #148] @ (3b07b0 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #128] @ (3b07b4 ) │ │ │ │ ldr r1, [pc, #128] @ (3b07b8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #32 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #76] @ 3b0798 │ │ │ │ ldr r2, [pc, #108] @ (3b07bc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -445461,26 +445461,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 339474 │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb sl!, {r2, r5, r6} │ │ │ │ - strh r0, [r1, #34] @ 0x22 │ │ │ │ + strd r0, r0, [sl, #-400] @ 0x190 │ │ │ │ + strh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - beq.n 3b06fc │ │ │ │ + beq.n 3b073c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r2, r3, r4, r6, pc} │ │ │ │ + pop {r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r6, pc} │ │ │ │ + pop {r5, r6, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, #2 │ │ │ │ + adds r2, #34 @ 0x22 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r2, #24 │ │ │ │ + adds r2, #56 @ 0x38 │ │ │ │ lsls r0, r2, #1 │ │ │ │ add r0, sp, #832 @ 0x340 │ │ │ │ lsls r0, r2, #3 │ │ │ │ mcr2 15, 7, pc, cr11, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -445618,24 +445618,24 @@ │ │ │ │ bl 3b0604 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr.w lr, [r0, #1096] @ 0x448 │ │ │ │ b.n 3b08c2 │ │ │ │ ldr r0, [pc, #24] @ (3b0958 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3b088e │ │ │ │ nop │ │ │ │ strh r4, [r3, #34] @ 0x22 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - b.n 3b090c │ │ │ │ + b.n 3b094c │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 3b09aa │ │ │ │ + cbnz r6, 3b09b2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (3b09e4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -445643,15 +445643,15 @@ │ │ │ │ movs r3, #25 │ │ │ │ ldr r1, [pc, #120] @ (3b09ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ add.w r5, r4, #1080 @ 0x438 │ │ │ │ blx 28d4c4 │ │ │ │ add.w r1, r4, #1016 @ 0x3f8 │ │ │ │ @@ -445675,19 +445675,19 @@ │ │ │ │ bne.n 3b09b4 │ │ │ │ mov r0, r4 │ │ │ │ str.w r2, [r4, #1084] @ 0x43c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 3b0604 │ │ │ │ nop │ │ │ │ - b.n 3b0760 │ │ │ │ + b.n 3b07a0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - revsh r2, r6 │ │ │ │ + cbnz r2, 3b0a30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - revsh r6, r7 │ │ │ │ + cbnz r6, 3b0a36 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #416] @ 3b0ba0 │ │ │ │ subs.w r1, r2, #256 @ 0x100 │ │ │ │ @@ -445818,33 +445818,33 @@ │ │ │ │ ldr r3, [pc, #40] @ (3b0ba4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 3b0a5e │ │ │ │ ldr r0, [pc, #32] @ (3b0ba8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3b0a5e │ │ │ │ ldr r0, [pc, #24] @ (3b0bac ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ strh r0, [r6, #16] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 3b0bb0 │ │ │ │ + cbnz r4, 3b0bb8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r0, 3b0bba │ │ │ │ + cbnz r0, 3b0bc2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3b0bb8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ add r5, pc, #88 @ (adr r5, 3b0c14 ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -445852,37 +445852,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3b0c10 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3b0c14 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #48] @ (3b0c18 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3b0c1c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 3b053c │ │ │ │ + b.n 3b057c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r4, [r7, #29] │ │ │ │ + ldrb r4, [r3, #30] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #856 @ (adr r4, 3b0f78 ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -446056,40 +446056,40 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (3b0e2c ) │ │ │ │ ldr r0, [pc, #48] @ (3b0e30 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3b0c5a │ │ │ │ ldr r3, [pc, #40] @ (3b0e34 ) │ │ │ │ movw r2, #574 @ 0x23e │ │ │ │ ldr r1, [pc, #36] @ (3b0e38 ) │ │ │ │ ldr r0, [pc, #40] @ (3b0e3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ ldrb r2, [r7, #31] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3b14b0 │ │ │ │ + b.n 3b14f0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 3b130c │ │ │ │ + b.n 3b134c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r4, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3b12e8 │ │ │ │ + b.n 3b1328 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r2, [r2, #104] @ 0x68 │ │ │ │ + str r2, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r2, sp, #152 @ 0x98 │ │ │ │ + add r2, sp, #280 @ 0x118 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r1, [r0, #946] @ 0x3b2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -446103,15 +446103,15 @@ │ │ │ │ subs r3, #32 │ │ │ │ lsl.w r2, r0, r2 │ │ │ │ orrs r1, r2 │ │ │ │ lsr.w r3, r0, r3 │ │ │ │ orrs r1, r3 │ │ │ │ and.w r1, r1, #1 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldrd r0, r1, [r4, #936] @ 0x3a8 │ │ │ │ ldrd r3, r2, [r4, #928] @ 0x3a0 │ │ │ │ ands r2, r1 │ │ │ │ ands r3, r0 │ │ │ │ orrs r3, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -446120,15 +446120,15 @@ │ │ │ │ ldrb.w r3, [r4, #945] @ 0x3b1 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ ldrb.w r1, [r0, #944] @ 0x3b0 │ │ │ │ sub.w r2, r3, #97 @ 0x61 │ │ │ │ subs r3, #64 @ 0x40 │ │ │ │ adds r2, #1 │ │ │ │ itt lt │ │ │ │ lsrlt r1, r3 │ │ │ │ andlt.w r1, r1, #1 │ │ │ │ @@ -446139,19 +446139,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3b0ee8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 3b1218 │ │ │ │ + b.n 3b1258 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r4, [r2, #92] @ 0x5c │ │ │ │ + str r4, [r6, #92] @ 0x5c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r5, #92] @ 0x5c │ │ │ │ + str r0, [r1, #96] @ 0x60 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #132] @ (3b0f84 ) │ │ │ │ @@ -446189,15 +446189,15 @@ │ │ │ │ ldr.w r0, [r0, ip] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3b0f20 │ │ │ │ ldr r0, [pc, #52] @ (3b0f94 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldrb.w r2, [r5, #944] @ 0x3b0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3b0f24 │ │ │ │ ldr r3, [pc, #36] @ (3b0f98 ) │ │ │ │ movs r2, #71 @ 0x47 │ │ │ │ ldr r1, [pc, #36] @ (3b0f9c ) │ │ │ │ ldr r0, [pc, #40] @ (3b0fa0 ) │ │ │ │ @@ -446210,21 +446210,21 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb61e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3b1184 │ │ │ │ + b.n 3b11c4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - push {r1, r3, r4, r5, r7, lr} │ │ │ │ + push {r1, r3, r4, r6, r7, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r2, r3, r6, r7, lr} │ │ │ │ + push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #160] @ (3b1058 ) │ │ │ │ @@ -446274,15 +446274,15 @@ │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3b0fce │ │ │ │ ldr r0, [pc, #52] @ (3b1068 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd ip, r1, [r4, #928] @ 0x3a0 │ │ │ │ b.n 3b0fd2 │ │ │ │ ldr r3, [pc, #36] @ (3b106c ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #36] @ (3b1070 ) │ │ │ │ ldr r0, [pc, #40] @ (3b1074 ) │ │ │ │ @@ -446295,21 +446295,21 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r3, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4, r5, r6, lr} │ │ │ │ + push {r1, r4, r7, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3b10b0 │ │ │ │ + b.n 3b10f0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - push {r1, r2, r5, r6, r7} │ │ │ │ + push {r1, r2, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r1, [pc, #324] @ (3b11c0 ) │ │ │ │ subs.w ip, r2, #12 │ │ │ │ push {r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ mov r5, r1 │ │ │ │ sbc.w r1, r3, #0 │ │ │ │ @@ -446406,23 +446406,23 @@ │ │ │ │ b.n 3b0e40 │ │ │ │ ldr r1, [pc, #24] @ (3b11c8 ) │ │ │ │ ldr r0, [pc, #28] @ (3b11cc ) │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ ldrb r4, [r7, #14] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - udf #188 @ 0xbc │ │ │ │ + udf #220 @ 0xdc │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [sp, #776] @ 0x308 │ │ │ │ + ldr r0, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3b1230 │ │ │ │ sub sp, #12 │ │ │ │ @@ -446430,15 +446430,15 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #76] @ (3b1238 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #40] @ 3b1228 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #945] @ 0x3b1 │ │ │ │ strh.w r3, [r0, #946] @ 0x3b2 │ │ │ │ vstr d7, [r0, #936] @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -446447,19 +446447,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - udf #130 @ 0x82 │ │ │ │ + udf #162 @ 0xa2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cbz r0, 3b12b2 │ │ │ │ + push {r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r2} │ │ │ │ + push {r1, r2, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #232] @ (3b1338 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -446469,15 +446469,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #216] @ (3b1344 ) │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ @@ -446495,91 +446495,91 @@ │ │ │ │ bl 52be58 │ │ │ │ ldr r5, [pc, #180] @ (3b1354 ) │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add r8, pc │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add r5, pc │ │ │ │ bl 339524 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #136] @ (3b1358 ) │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #132] @ (3b135c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ bl 32b4d8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ movs r3, #8 │ │ │ │ ldr r1, [pc, #108] @ (3b1360 ) │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #108] @ (3b1364 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ bl 32b4d8 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ bl 339474 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 339474 │ │ │ │ nop │ │ │ │ - cbz r2, 3b13a4 │ │ │ │ + cbz r2, 3b13ac │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #20 │ │ │ │ + udf #52 @ 0x34 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cbz r0, 3b13a2 │ │ │ │ + cbz r0, 3b13aa │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r6, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r2, #3 │ │ │ │ - movs r6, #186 @ 0xba │ │ │ │ + movs r6, #218 @ 0xda │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r6, #204 @ 0xcc │ │ │ │ + movs r6, #236 @ 0xec │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r4, [r4, #2] │ │ │ │ + ldrb r4, [r0, #3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r5!, {r1} │ │ │ │ + stmia r5!, {r1, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stc2l 15, cr15, [fp], {255} @ 0xff │ │ │ │ - cbz r4, 3b13aa │ │ │ │ + cbz r4, 3b13b2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xfbf1ffff │ │ │ │ - cbz r2, 3b13ac │ │ │ │ + cbz r2, 3b13b4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3b1370 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldr r6, [sp, #8] │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -446587,37 +446587,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3b13c8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3b13cc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #48] @ (3b13d0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f5ec │ │ │ │ + bl 72f61c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3b13d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ble.n 3b131c │ │ │ │ + ble.n 3b135c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strb r4, [r0, #31] │ │ │ │ + strb r4, [r4, #31] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r4!, {r1, r5} │ │ │ │ + stmia r4!, {r1, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -446720,39 +446720,39 @@ │ │ │ │ lsls r1, r1, #21 │ │ │ │ bpl.n 3b1426 │ │ │ │ ldr r1, [pc, #64] @ (3b1534 ) │ │ │ │ ldr r0, [pc, #68] @ (3b1538 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3b1426 │ │ │ │ subs.w r1, r2, #96 @ 0x60 │ │ │ │ sbc.w lr, r3, #0 │ │ │ │ cmp r1, #16 │ │ │ │ sbcs.w r4, lr, #0 │ │ │ │ bcs.n 3b148a │ │ │ │ lsrs r3, r1, #2 │ │ │ │ orr.w r3, r3, lr, lsl #30 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ b.n 3b1412 │ │ │ │ ldrb r4, [r1, #1] │ │ │ │ lsls r2, r4, #3 │ │ │ │ - bgt.n 3b14d4 │ │ │ │ + bgt.n 3b1514 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cbz r4, 3b156a │ │ │ │ + sxth r4, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sxth r4, r2 │ │ │ │ + sxth r4, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3b15c0 │ │ │ │ + bgt.n 3b1600 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cbz r6, 3b156e │ │ │ │ + cbz r6, 3b1576 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #312] @ (3b1688 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -446762,25 +446762,25 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r6, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #296] @ (3b1694 ) │ │ │ │ ldr r1, [pc, #296] @ (3b1698 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #252] @ 3b1680 │ │ │ │ ldr r2, [pc, #276] @ (3b169c ) │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -446794,15 +446794,15 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #4 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r7 │ │ │ │ bl 339524 │ │ │ │ ldr r3, [pc, #232] @ (3b16a8 ) │ │ │ │ ldr r1, [pc, #232] @ (3b16ac ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ @@ -446866,127 +446866,127 @@ │ │ │ │ bl 32b5c8 │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #1032 @ 0x408 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r1, r4, [sp] │ │ │ │ - bl 88eaf0 │ │ │ │ + bl 88eb20 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 3b16b8 │ │ │ │ + cbz r2, 3b16c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - blt.n 3b1650 │ │ │ │ + bgt.n 3b1690 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cbz r4, 3b16b4 │ │ │ │ + cbz r4, 3b16bc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r4, #23] │ │ │ │ + strb r0, [r0, #24] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r2!, {r6} │ │ │ │ + stmia r2!, {r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r2, #3 │ │ │ │ - movs r3, #152 @ 0x98 │ │ │ │ + movs r3, #184 @ 0xb8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r3, #172 @ 0xac │ │ │ │ + movs r3, #204 @ 0xcc │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbz r2, 3b16c0 │ │ │ │ + cbz r2, 3b16c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 3b16c6 │ │ │ │ + cbz r4, 3b16ce │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3b16cc │ │ │ │ + cbz r6, 3b16d4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 3b16d4 │ │ │ │ + cbz r0, 3b16dc │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r7, #22 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #976 @ 0x3d0 │ │ │ │ + add sp, #80 @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 3b16dc │ │ │ │ + cbz r2, 3b16e4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #7 │ │ │ │ + lsls r2, r2, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r0, 3b16e0 │ │ │ │ + cbz r0, 3b16e8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r3, [r0, #1064] @ 0x428 │ │ │ │ bics.w r3, r3, #4026531840 @ 0xf0000000 │ │ │ │ beq.n 3b175e │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88ef40 │ │ │ │ + bl 88ef70 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldr.w r0, [r5, #1064] @ 0x428 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r1 │ │ │ │ bic.w r0, r0, #4026531840 @ 0xf0000000 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r2, r4, r3 │ │ │ │ mov.w r2, #61440 @ 0xf000 │ │ │ │ movt r2, #585 @ 0x249 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov.w r2, #61440 @ 0xf000 │ │ │ │ movt r2, #585 @ 0x249 │ │ │ │ - bl 8a8730 │ │ │ │ + bl 8a8760 │ │ │ │ adds.w r2, r9, r0 │ │ │ │ adc.w r3, r7, r8 │ │ │ │ add.w r0, r5, #1032 @ 0x408 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88ee6c │ │ │ │ + b.w 88ee9c │ │ │ │ ldr r3, [pc, #20] @ (3b1774 ) │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ ldr r1, [pc, #20] @ (3b1778 ) │ │ │ │ ldr r0, [pc, #20] @ (3b177c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bls.n 3b171c │ │ │ │ + bls.n 3b175c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r6, sp, #992 @ 0x3e0 │ │ │ │ + add r7, sp, #96 @ 0x60 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, sp, #896 @ 0x380 │ │ │ │ + add sp, #0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (3b17f0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -446994,20 +446994,20 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #96] @ (3b17f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #1032 @ 0x408 │ │ │ │ strh.w r1, [r4, #984] @ 0x3d8 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ strb.w r1, [r4, #1068] @ 0x42c │ │ │ │ str.w r1, [r4, #1064] @ 0x428 │ │ │ │ str.w r1, [r4, #988] @ 0x3dc │ │ │ │ str.w r1, [r4, #1004] @ 0x3ec │ │ │ │ @@ -447016,20 +447016,20 @@ │ │ │ │ str.w r1, [r4, #996] @ 0x3e4 │ │ │ │ str.w r1, [r4, #1012] @ 0x3f4 │ │ │ │ str.w r1, [r4, #1000] @ 0x3e8 │ │ │ │ str.w r1, [r4, #1016] @ 0x3f8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28d4c0 │ │ │ │ - bls.n 3b1734 │ │ │ │ + bls.n 3b1774 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ - lsls r1, r2, #1 │ │ │ │ add r7, sp, #424 @ 0x1a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ + add r7, sp, #552 @ 0x228 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #1072 @ 0x430 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -447084,21 +447084,21 @@ │ │ │ │ addw r4, r0, #1068 @ 0x42c │ │ │ │ addw r5, r0, #1084 @ 0x43c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 730854 │ │ │ │ + bl 730884 │ │ │ │ cmp r5, r4 │ │ │ │ bne.n 3b18b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -447186,31 +447186,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (3b19fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvc.n 3b1904 │ │ │ │ + bvc.n 3b1944 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, sp, #736 @ 0x2e0 │ │ │ │ + add r4, sp, #864 @ 0x360 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, sp, #96 @ 0x60 │ │ │ │ + add r6, sp, #224 @ 0xe0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 3b1ae8 │ │ │ │ + bvc.n 3b1928 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, sp, #656 @ 0x290 │ │ │ │ + add r4, sp, #784 @ 0x310 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r5, sp, #896 @ 0x380 │ │ │ │ + add r6, sp, #0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 3b1acc │ │ │ │ + bvc.n 3b190c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, sp, #576 @ 0x240 │ │ │ │ + add r4, sp, #704 @ 0x2c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r5, sp, #672 @ 0x2a0 │ │ │ │ + add r5, sp, #800 @ 0x320 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -447276,15 +447276,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3b17fc │ │ │ │ str.w r1, [r4, #1064] @ 0x428 │ │ │ │ lsls r3, r1, #3 │ │ │ │ bmi.n 3b1ab4 │ │ │ │ add.w r0, r4, #1032 @ 0x408 │ │ │ │ - bl 88eb84 │ │ │ │ + bl 88ebb4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3b17fc │ │ │ │ and.w r3, r1, #3 │ │ │ │ ubfx r1, r1, #2, #2 │ │ │ │ strb.w r3, [r4, #984] @ 0x3d8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -447339,15 +447339,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (3b1bb4 ) │ │ │ │ ldr r0, [pc, #64] @ (3b1bb8 ) │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ subs.w r0, r2, #128 @ 0x80 │ │ │ │ sbc.w r5, r3, #0 │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ sbcs.w r5, r5, #0 │ │ │ │ bcs.n 3b1b34 │ │ │ │ bic.w r3, r0, #3 │ │ │ │ add r3, r4 │ │ │ │ @@ -447355,17 +447355,17 @@ │ │ │ │ orrs r2, r1 │ │ │ │ str.w r2, [r3, #920] @ 0x398 │ │ │ │ b.n 3b1a88 │ │ │ │ strb r0, [r4, #7] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 3b1b38 │ │ │ │ + bpl.n 3b1b78 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, sp, #456 @ 0x1c8 │ │ │ │ + add r4, sp, #584 @ 0x248 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3b1bee │ │ │ │ @@ -447386,19 +447386,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3b1c0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bpl.n 3b1c8c │ │ │ │ + bpl.n 3b1ccc │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r2, sp, #416 @ 0x1a0 │ │ │ │ + add r2, sp, #544 @ 0x220 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, sp, #128 @ 0x80 │ │ │ │ + add r4, sp, #256 @ 0x100 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3b1c44 │ │ │ │ @@ -447418,19 +447418,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3b1c5c ) │ │ │ │ ldr r0, [pc, #20] @ (3b1c60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ - bmi.n 3b1c34 │ │ │ │ + bpl.n 3b1c74 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ + add r2, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, sp, #808 @ 0x328 │ │ │ │ + add r3, sp, #936 @ 0x3a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3b1c96 │ │ │ │ @@ -447451,19 +447451,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3b1cb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bmi.n 3b1be4 │ │ │ │ + bmi.n 3b1c24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r1, sp, #768 @ 0x300 │ │ │ │ + add r1, sp, #896 @ 0x380 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, sp, #480 @ 0x1e0 │ │ │ │ + add r3, sp, #608 @ 0x260 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3b1cea │ │ │ │ @@ -447484,25 +447484,25 @@ │ │ │ │ ldr r0, [pc, #20] @ (3b1d08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 28bbd0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bmi.n 3b1d90 │ │ │ │ + bmi.n 3b1dd0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r1, sp, #432 @ 0x1b0 │ │ │ │ + add r1, sp, #560 @ 0x230 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + add r3, sp, #272 @ 0x110 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3b1d18 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ str r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -447510,32 +447510,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (3b1d64 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (3b1d68 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #36] @ (3b1d6c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bmi.n 3b1d28 │ │ │ │ + bpl.n 3b1d68 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [r3, #96] @ 0x60 │ │ │ │ + ldr r4, [r7, #96] @ 0x60 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - rev16 r2, r7 │ │ │ │ + hlt 0x001a │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -447548,27 +447548,27 @@ │ │ │ │ add.w r1, r3, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (3b1dbc ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, r5 │ │ │ │ bl 32b704 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ nop │ │ │ │ - bmi.n 3b1cdc │ │ │ │ + bmi.n 3b1d1c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r4, #92] @ 0x5c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - rev r6, r3 │ │ │ │ + rev r6, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (3b1e70 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -447577,26 +447577,26 @@ │ │ │ │ ldr r1, [pc, #160] @ (3b1e78 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #140] @ (3b1e7c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #136] @ (3b1e80 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ vldr d7, [pc, #96] @ 3b1e68 │ │ │ │ ldr r2, [pc, #120] @ (3b1e84 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ vstr d7, [sp] │ │ │ │ add r2, pc │ │ │ │ @@ -447609,56 +447609,56 @@ │ │ │ │ ldr r1, [pc, #96] @ (3b1e8c ) │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r5, #920 @ 0x398 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ - bl 7357d4 │ │ │ │ + bl 735804 │ │ │ │ ldr r2, [pc, #80] @ (3b1e90 ) │ │ │ │ ldr r1, [pc, #80] @ (3b1e94 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #68] @ (3b1e98 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72dd94 │ │ │ │ + b.w 72ddc4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 3b1ef4 │ │ │ │ + bmi.n 3b1f34 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r2, r4, r5 │ │ │ │ + subs r2, r0, r6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r6, r6, r5 │ │ │ │ + subs r6, r2, r6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r2, sp, #752 @ 0x2f0 │ │ │ │ + add r2, sp, #880 @ 0x370 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3b1f3c │ │ │ │ + b.n 3b1f7c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r2, sp, #776 @ 0x308 │ │ │ │ + add r2, sp, #904 @ 0x388 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - svc 172 @ 0xac │ │ │ │ + svc 204 @ 0xcc │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r2, [r5, #11] │ │ │ │ + ldrb r2, [r1, #12] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [r2, #80] @ 0x50 │ │ │ │ + ldr r0, [r6, #80] @ 0x50 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cbnz r6, 3b1eb2 │ │ │ │ + cbnz r6, 3b1eba │ │ │ │ lsls r1, r2, #1 │ │ │ │ - svc 162 @ 0xa2 │ │ │ │ + svc 194 @ 0xc2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #224] @ (3b1f90 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -447670,54 +447670,54 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #200] @ (3b1f9c ) │ │ │ │ ldr r1, [pc, #204] @ (3b1fa0 ) │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #18 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r2, [pc, #184] @ (3b1fa4 ) │ │ │ │ ldr r1, [pc, #188] @ (3b1fa8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #168] @ (3b1fac ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd94 │ │ │ │ + bl 72ddc4 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r1, sl │ │ │ │ bl 3397d4 │ │ │ │ cbz r0, 3b1f7a │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 3394c4 │ │ │ │ ldr r1, [pc, #108] @ (3b1fb0 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ @@ -447743,29 +447743,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subs r2, r1, r2 │ │ │ │ + subs r2, r5, r2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r0, r4, r2 │ │ │ │ + subs r0, r0, r3 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bcc.n 3b2054 │ │ │ │ + bcc.n 3b2094 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r1, sp, #880 @ 0x370 │ │ │ │ + add r1, sp, #1008 @ 0x3f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - svc 124 @ 0x7c │ │ │ │ + svc 156 @ 0x9c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [r4, #68] @ 0x44 │ │ │ │ + ldr r4, [r0, #72] @ 0x48 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xb8c6 │ │ │ │ + @ instruction: 0xb8e6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #252 @ 0xfc │ │ │ │ + svc 28 │ │ │ │ lsls r0, r2, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ @@ -447776,15 +447776,15 @@ │ │ │ │ ldrcc.w r0, [r0, r2, lsl #2] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3b1fe0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ str r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr.w lr, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ tst.w lr, #2 │ │ │ │ @@ -447809,15 +447809,15 @@ │ │ │ │ str.w r3, [ip, #960] @ 0x3c0 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r1, #0 │ │ │ │ andne.w r1, lr, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730854 │ │ │ │ + b.w 730884 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 3b2028 │ │ │ │ movs r3, #0 │ │ │ │ b.n 3b2028 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -447891,30 +447891,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (3b2154 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (3b2158 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r3, [pc, #32] @ (3b215c ) │ │ │ │ ldr r1, [pc, #36] @ (3b2160 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - bne.n 3b21a0 │ │ │ │ + bne.n 3b21e0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ + ldr r0, [r1, #36] @ 0x24 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xb686 │ │ │ │ + @ instruction: 0xb6a6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ b.n 3b1c18 │ │ │ │ lsls r6, r3, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -447930,15 +447930,15 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add r6, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r2, r6, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr.w r1, [r0, #752] @ 0x2f0 │ │ │ │ cbz r1, 3b21da │ │ │ │ ldr r2, [pc, #112] @ (3b2210 ) │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #48 @ 0x30 │ │ │ │ @@ -447965,32 +447965,32 @@ │ │ │ │ ldr r4, [pc, #56] @ (3b2214 ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - add r7, pc, #456 @ (adr r7, 3b23d0 ) │ │ │ │ + add r7, pc, #584 @ (adr r7, 3b2450 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, pc, #544 @ (adr r7, 3b242c ) │ │ │ │ + add r7, pc, #672 @ (adr r7, 3b24ac ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - beq.n 3b21a8 │ │ │ │ + beq.n 3b21e8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r0, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r2, #3 │ │ │ │ - add r7, pc, #208 @ (adr r7, 3b22e8 ) │ │ │ │ + add r7, pc, #336 @ (adr r7, 3b2368 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #120] @ (3b22a0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -447999,66 +447999,66 @@ │ │ │ │ ldr r1, [pc, #120] @ (3b22a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #100] @ (3b22ac ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (3b22b0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #92] @ (3b22b4 ) │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ ldr r1, [pc, #88] @ (3b22b8 ) │ │ │ │ movs r2, #32 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ bl 32b598 │ │ │ │ ldr r2, [pc, #80] @ (3b22bc ) │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r7, #928 @ 0x3a0 │ │ │ │ bl 339474 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ add.w r1, r7, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 339524 │ │ │ │ - beq.n 3b22e4 │ │ │ │ + beq.n 3b2324 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r6, pc, #744 @ (adr r6, 3b2590 ) │ │ │ │ + add r6, pc, #872 @ (adr r6, 3b2610 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, pc, #824 @ (adr r6, 3b25e4 ) │ │ │ │ + add r6, pc, #952 @ (adr r6, 3b2664 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [r0, #16] │ │ │ │ + ldr r4, [r4, #16] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - push {r2, r5, r6, lr} │ │ │ │ + push {r2, r7, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r7, #27 │ │ │ │ + asrs r0, r3, #28 │ │ │ │ lsls r0, r2, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ - asrs r0, r2, #27 │ │ │ │ + asrs r0, r6, #27 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003b22c0 : │ │ │ │ ldr.w ip, [pc, #68] @ 3b2308 │ │ │ │ ldr r2, [pc, #68] @ (3b230c ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (3b2310 ) │ │ │ │ @@ -448083,27 +448083,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (3b2318 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3b22dc │ │ │ │ ldr r0, [pc, #28] @ (3b231c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 8845c4 │ │ │ │ + b.w 8845f4 │ │ │ │ nop │ │ │ │ add r5, sp, #984 @ 0x3d8 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r4, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #448 @ (adr r6, 3b24e0 ) │ │ │ │ + add r6, pc, #576 @ (adr r6, 3b2560 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003b2320 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -448138,29 +448138,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (3b2390 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3b2346 │ │ │ │ ldr r0, [pc, #32] @ (3b2394 ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ b.n 3b2346 │ │ │ │ add r5, sp, #544 @ 0x220 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #456 @ 0x1c8 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #144 @ (adr r6, 3b2428 ) │ │ │ │ + add r6, pc, #272 @ (adr r6, 3b24a8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003b2398 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -448187,41 +448187,41 @@ │ │ │ │ ldr r3, [pc, #36] @ (3b23f8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3b23b8 │ │ │ │ ldr r0, [pc, #32] @ (3b23fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 8845c4 │ │ │ │ + bl 8845f4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 3b23b8 │ │ │ │ nop │ │ │ │ ldr r2, [r2, #8] │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r7, [pc, #944] @ (3b27a8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #928 @ (adr r5, 3b27a0 ) │ │ │ │ + add r6, pc, #32 @ (adr r6, 3b2420 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3b2424 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d3c │ │ │ │ + bl 732d6c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732d3c │ │ │ │ + b.w 732d6c │ │ │ │ ldrh r0, [r1, #54] @ 0x36 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -448229,15 +448229,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (3b2484 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3b2488 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr r1, [pc, #56] @ (3b248c ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 3b2490 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (3b2494 ) │ │ │ │ @@ -448247,25 +448247,25 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e27c │ │ │ │ + b.w 72e2ac │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r2, r4, r6} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r0, [r2, #112] @ 0x70 │ │ │ │ + str r0, [r6, #112] @ 0x70 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cbz r6, 3b24e6 │ │ │ │ + cbz r6, 3b24ee │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #584 @ (adr r5, 3b26dc ) │ │ │ │ + add r5, pc, #712 @ (adr r5, 3b275c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ b.n 3b29c0 │ │ │ │ lsls r6, r3, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -448281,34 +448281,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72f284 │ │ │ │ + bl 72f2b4 │ │ │ │ ldr r1, [pc, #156] @ (3b2578 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7333e0 │ │ │ │ + bl 733410 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 7332a0 │ │ │ │ + bl 7332d0 │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -448316,15 +448316,15 @@ │ │ │ │ ble.n 3b253c │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7308f8 │ │ │ │ + bl 730928 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (3b257c ) │ │ │ │ @@ -448333,73 +448333,73 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (3b2584 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 87ea94 │ │ │ │ + bl 87eac4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strb r4, [r5, #9] │ │ │ │ + strb r4, [r1, #10] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r6, [r0, #10] │ │ │ │ + strb r6, [r4, #10] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r5, pc, #80 @ (adr r5, 3b25cc ) │ │ │ │ + add r5, pc, #208 @ (adr r5, 3b264c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r5!, {r1, r4, r6} │ │ │ │ + ldmia r5, TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes